03341e570a5451103de91dca61ff5e3b56e82836
[dragonfly.git] / sys / dev / netif / pcn / if_pcn.c
1 /*
2  * Copyright (c) 2000 Berkeley Software Design, Inc.
3  * Copyright (c) 1997, 1998, 1999, 2000
4  *      Bill Paul <wpaul@osd.bsdi.com>.  All rights reserved.
5  *
6  * Redistribution and use in source and binary forms, with or without
7  * modification, are permitted provided that the following conditions
8  * are met:
9  * 1. Redistributions of source code must retain the above copyright
10  *    notice, this list of conditions and the following disclaimer.
11  * 2. Redistributions in binary form must reproduce the above copyright
12  *    notice, this list of conditions and the following disclaimer in the
13  *    documentation and/or other materials provided with the distribution.
14  * 3. All advertising materials mentioning features or use of this software
15  *    must display the following acknowledgement:
16  *      This product includes software developed by Bill Paul.
17  * 4. Neither the name of the author nor the names of any co-contributors
18  *    may be used to endorse or promote products derived from this software
19  *    without specific prior written permission.
20  *
21  * THIS SOFTWARE IS PROVIDED BY Bill Paul AND CONTRIBUTORS ``AS IS'' AND
22  * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
23  * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
24  * ARE DISCLAIMED.  IN NO EVENT SHALL Bill Paul OR THE VOICES IN HIS HEAD
25  * BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR
26  * CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF
27  * SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS
28  * INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN
29  * CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE)
30  * ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF
31  * THE POSSIBILITY OF SUCH DAMAGE.
32  *
33  * $FreeBSD: src/sys/pci/if_pcn.c,v 1.5.2.10 2003/03/05 18:42:33 njl Exp $
34  * $DragonFly: src/sys/dev/netif/pcn/if_pcn.c,v 1.16 2005/02/19 01:16:46 joerg Exp $
35  *
36  * $FreeBSD: src/sys/pci/if_pcn.c,v 1.5.2.10 2003/03/05 18:42:33 njl Exp $
37  */
38
39 /*
40  * AMD Am79c972 fast ethernet PCI NIC driver. Datatheets are available
41  * from http://www.amd.com.
42  *
43  * Written by Bill Paul <wpaul@osd.bsdi.com>
44  */
45
46 /*
47  * The AMD PCnet/PCI controllers are more advanced and functional
48  * versions of the venerable 7990 LANCE. The PCnet/PCI chips retain
49  * backwards compatibility with the LANCE and thus can be made
50  * to work with older LANCE drivers. This is in fact how the
51  * PCnet/PCI chips were supported in FreeBSD originally. The trouble
52  * is that the PCnet/PCI devices offer several performance enhancements
53  * which can't be exploited in LANCE compatibility mode. Chief among
54  * these enhancements is the ability to perform PCI DMA operations
55  * using 32-bit addressing (which eliminates the need for ISA
56  * bounce-buffering), and special receive buffer alignment (which
57  * allows the receive handler to pass packets to the upper protocol
58  * layers without copying on both the x86 and alpha platforms).
59  */
60
61 #include <sys/param.h>
62 #include <sys/systm.h>
63 #include <sys/sockio.h>
64 #include <sys/mbuf.h>
65 #include <sys/malloc.h>
66 #include <sys/kernel.h>
67 #include <sys/socket.h>
68
69 #include <net/if.h>
70 #include <net/ifq_var.h>
71 #include <net/if_arp.h>
72 #include <net/ethernet.h>
73 #include <net/if_dl.h>
74 #include <net/if_media.h>
75
76 #include <net/bpf.h>
77
78 #include <vm/vm.h>              /* for vtophys */
79 #include <vm/pmap.h>            /* for vtophys */
80 #include <machine/clock.h>      /* for DELAY */
81 #include <machine/bus_pio.h>
82 #include <machine/bus_memio.h>
83 #include <machine/bus.h>
84 #include <machine/resource.h>
85 #include <sys/bus.h>
86 #include <sys/rman.h>
87
88 #include "../mii_layer/mii.h"
89 #include "../mii_layer/miivar.h"
90
91 #include <bus/pci/pcireg.h>
92 #include <bus/pci/pcivar.h>
93
94 #define PCN_USEIOSPACE
95
96 #include "if_pcnreg.h"
97
98 /* "controller miibus0" required.  See GENERIC if you get errors here. */
99 #include "miibus_if.h"
100
101 /*
102  * Various supported device vendors/types and their names.
103  */
104 static struct pcn_type pcn_devs[] = {
105         { PCN_VENDORID, PCN_DEVICEID_PCNET, "AMD PCnet/PCI 10/100BaseTX" },
106         { PCN_VENDORID, PCN_DEVICEID_HOME, "AMD PCnet/Home HomePNA" },
107         { 0, 0, NULL }
108 };
109
110 static u_int32_t pcn_csr_read   (struct pcn_softc *, int);
111 static u_int16_t pcn_csr_read16 (struct pcn_softc *, int);
112 static u_int16_t pcn_bcr_read16 (struct pcn_softc *, int);
113 static void pcn_csr_write       (struct pcn_softc *, int, int);
114 static u_int32_t pcn_bcr_read   (struct pcn_softc *, int);
115 static void pcn_bcr_write       (struct pcn_softc *, int, int);
116
117 static int pcn_probe            (device_t);
118 static int pcn_attach           (device_t);
119 static int pcn_detach           (device_t);
120
121 static int pcn_newbuf           (struct pcn_softc *, int, struct mbuf *);
122 static int pcn_encap            (struct pcn_softc *,
123                                         struct mbuf *, u_int32_t *);
124 static void pcn_rxeof           (struct pcn_softc *);
125 static void pcn_txeof           (struct pcn_softc *);
126 static void pcn_intr            (void *);
127 static void pcn_tick            (void *);
128 static void pcn_start           (struct ifnet *);
129 static int pcn_ioctl            (struct ifnet *, u_long, caddr_t,
130                                         struct ucred *);
131 static void pcn_init            (void *);
132 static void pcn_stop            (struct pcn_softc *);
133 static void pcn_watchdog                (struct ifnet *);
134 static void pcn_shutdown                (device_t);
135 static int pcn_ifmedia_upd      (struct ifnet *);
136 static void pcn_ifmedia_sts     (struct ifnet *, struct ifmediareq *);
137
138 static int pcn_miibus_readreg   (device_t, int, int);
139 static int pcn_miibus_writereg  (device_t, int, int, int);
140 static void pcn_miibus_statchg  (device_t);
141
142 static void pcn_setfilt         (struct ifnet *);
143 static void pcn_setmulti        (struct pcn_softc *);
144 static u_int32_t pcn_crc        (caddr_t);
145 static void pcn_reset           (struct pcn_softc *);
146 static int pcn_list_rx_init     (struct pcn_softc *);
147 static int pcn_list_tx_init     (struct pcn_softc *);
148
149 #ifdef PCN_USEIOSPACE
150 #define PCN_RES                 SYS_RES_IOPORT
151 #define PCN_RID                 PCN_PCI_LOIO
152 #else
153 #define PCN_RES                 SYS_RES_MEMORY
154 #define PCN_RID                 PCN_PCI_LOMEM
155 #endif
156
157 static device_method_t pcn_methods[] = {
158         /* Device interface */
159         DEVMETHOD(device_probe,         pcn_probe),
160         DEVMETHOD(device_attach,        pcn_attach),
161         DEVMETHOD(device_detach,        pcn_detach),
162         DEVMETHOD(device_shutdown,      pcn_shutdown),
163
164         /* bus interface */
165         DEVMETHOD(bus_print_child,      bus_generic_print_child),
166         DEVMETHOD(bus_driver_added,     bus_generic_driver_added),
167
168         /* MII interface */
169         DEVMETHOD(miibus_readreg,       pcn_miibus_readreg),
170         DEVMETHOD(miibus_writereg,      pcn_miibus_writereg),
171         DEVMETHOD(miibus_statchg,       pcn_miibus_statchg),
172
173         { 0, 0 }
174 };
175
176 static driver_t pcn_driver = {
177         "pcn",
178         pcn_methods,
179         sizeof(struct pcn_softc)
180 };
181
182 static devclass_t pcn_devclass;
183
184 DECLARE_DUMMY_MODULE(if_pcn);
185 DRIVER_MODULE(if_pcn, pci, pcn_driver, pcn_devclass, 0, 0);
186 DRIVER_MODULE(miibus, pcn, miibus_driver, miibus_devclass, 0, 0);
187
188 #define PCN_CSR_SETBIT(sc, reg, x)                      \
189         pcn_csr_write(sc, reg, pcn_csr_read(sc, reg) | (x))
190
191 #define PCN_CSR_CLRBIT(sc, reg, x)                      \
192         pcn_csr_write(sc, reg, pcn_csr_read(sc, reg) & ~(x))
193
194 #define PCN_BCR_SETBIT(sc, reg, x)                      \
195         pcn_bcr_write(sc, reg, pcn_bcr_read(sc, reg) | (x))
196
197 #define PCN_BCR_CLRBIT(sc, reg, x)                      \
198         pcn_bcr_write(sc, reg, pcn_bcr_read(sc, reg) & ~(x))
199
200 static u_int32_t pcn_csr_read(sc, reg)
201         struct pcn_softc        *sc;
202         int                     reg;
203 {
204         CSR_WRITE_4(sc, PCN_IO32_RAP, reg);
205         return(CSR_READ_4(sc, PCN_IO32_RDP));
206 }
207
208 static u_int16_t pcn_csr_read16(sc, reg)
209         struct pcn_softc        *sc;
210         int                     reg;
211 {
212         CSR_WRITE_2(sc, PCN_IO16_RAP, reg);
213         return(CSR_READ_2(sc, PCN_IO16_RDP));
214 }
215
216 static void pcn_csr_write(sc, reg, val)
217         struct pcn_softc        *sc;
218         int                     reg;
219 {
220         CSR_WRITE_4(sc, PCN_IO32_RAP, reg);
221         CSR_WRITE_4(sc, PCN_IO32_RDP, val);
222         return;
223 }
224
225 static u_int32_t pcn_bcr_read(sc, reg)
226         struct pcn_softc        *sc;
227         int                     reg;
228 {
229         CSR_WRITE_4(sc, PCN_IO32_RAP, reg);
230         return(CSR_READ_4(sc, PCN_IO32_BDP));
231 }
232
233 static u_int16_t pcn_bcr_read16(sc, reg)
234         struct pcn_softc        *sc;
235         int                     reg;
236 {
237         CSR_WRITE_2(sc, PCN_IO16_RAP, reg);
238         return(CSR_READ_2(sc, PCN_IO16_BDP));
239 }
240
241 static void pcn_bcr_write(sc, reg, val)
242         struct pcn_softc        *sc;
243         int                     reg;
244 {
245         CSR_WRITE_4(sc, PCN_IO32_RAP, reg);
246         CSR_WRITE_4(sc, PCN_IO32_BDP, val);
247         return;
248 }
249
250 static int pcn_miibus_readreg(dev, phy, reg)
251         device_t                dev;
252         int                     phy, reg;
253 {
254         struct pcn_softc        *sc;
255         int                     val;
256
257         sc = device_get_softc(dev);
258
259         if (sc->pcn_phyaddr && phy > sc->pcn_phyaddr)
260                 return(0);
261
262         pcn_bcr_write(sc, PCN_BCR_MIIADDR, reg | (phy << 5));
263         val = pcn_bcr_read(sc, PCN_BCR_MIIDATA) & 0xFFFF;
264         if (val == 0xFFFF)
265                 return(0);
266
267         sc->pcn_phyaddr = phy;
268
269         return(val);
270 }
271
272 static int pcn_miibus_writereg(dev, phy, reg, data)
273         device_t                dev;
274         int                     phy, reg, data;
275 {
276         struct pcn_softc        *sc;
277
278         sc = device_get_softc(dev);
279
280         pcn_bcr_write(sc, PCN_BCR_MIIADDR, reg | (phy << 5));
281         pcn_bcr_write(sc, PCN_BCR_MIIDATA, data);
282
283         return(0);
284 }
285
286 static void pcn_miibus_statchg(dev)
287         device_t                dev;
288 {
289         struct pcn_softc        *sc;
290         struct mii_data         *mii;
291
292         sc = device_get_softc(dev);
293         mii = device_get_softc(sc->pcn_miibus);
294
295         if ((mii->mii_media_active & IFM_GMASK) == IFM_FDX) {
296                 PCN_BCR_SETBIT(sc, PCN_BCR_DUPLEX, PCN_DUPLEX_FDEN);
297         } else {
298                 PCN_BCR_CLRBIT(sc, PCN_BCR_DUPLEX, PCN_DUPLEX_FDEN);
299         }
300
301         return;
302 }
303
304 #define DC_POLY         0xEDB88320
305
306 static u_int32_t pcn_crc(addr)
307         caddr_t                 addr;
308 {
309         u_int32_t               idx, bit, data, crc;
310
311         /* Compute CRC for the address value. */
312         crc = 0xFFFFFFFF; /* initial value */
313
314         for (idx = 0; idx < 6; idx++) {
315                 for (data = *addr++, bit = 0; bit < 8; bit++, data >>= 1)
316                         crc = (crc >> 1) ^ (((crc ^ data) & 1) ? DC_POLY : 0);
317         }
318
319         return ((crc >> 26) & 0x3F);
320 }
321
322 static void pcn_setmulti(sc)
323         struct pcn_softc        *sc;
324 {
325         struct ifnet            *ifp;
326         struct ifmultiaddr      *ifma;
327         u_int32_t               h, i;
328         u_int16_t               hashes[4] = { 0, 0, 0, 0 };
329
330         ifp = &sc->arpcom.ac_if;
331
332         PCN_CSR_SETBIT(sc, PCN_CSR_EXTCTL1, PCN_EXTCTL1_SPND);
333
334         if (ifp->if_flags & IFF_ALLMULTI || ifp->if_flags & IFF_PROMISC) {
335                 for (i = 0; i < 4; i++)
336                         pcn_csr_write(sc, PCN_CSR_MAR0 + i, 0xFFFF);
337                 PCN_CSR_CLRBIT(sc, PCN_CSR_EXTCTL1, PCN_EXTCTL1_SPND);
338                 return;
339         }
340
341         /* first, zot all the existing hash bits */
342         for (i = 0; i < 4; i++)
343                 pcn_csr_write(sc, PCN_CSR_MAR0 + i, 0);
344
345         /* now program new ones */
346         for (ifma = ifp->if_multiaddrs.lh_first; ifma != NULL;
347             ifma = ifma->ifma_link.le_next) {
348                 if (ifma->ifma_addr->sa_family != AF_LINK)
349                         continue;
350                 h = pcn_crc(LLADDR((struct sockaddr_dl *)ifma->ifma_addr));
351                 hashes[h >> 4] |= 1 << (h & 0xF);
352         }
353
354         for (i = 0; i < 4; i++)
355                 pcn_csr_write(sc, PCN_CSR_MAR0 + i, hashes[i]);
356
357         PCN_CSR_CLRBIT(sc, PCN_CSR_EXTCTL1, PCN_EXTCTL1_SPND);
358
359         return;
360 }
361
362 static void pcn_reset(sc)
363         struct pcn_softc        *sc;
364 {
365         /*
366          * Issue a reset by reading from the RESET register.
367          * Note that we don't know if the chip is operating in
368          * 16-bit or 32-bit mode at this point, so we attempt
369          * to reset the chip both ways. If one fails, the other
370          * will succeed.
371          */
372         CSR_READ_2(sc, PCN_IO16_RESET);
373         CSR_READ_4(sc, PCN_IO32_RESET);
374
375         /* Wait a little while for the chip to get its brains in order. */
376         DELAY(1000);
377
378         /* Select 32-bit (DWIO) mode */
379         CSR_WRITE_4(sc, PCN_IO32_RDP, 0);
380
381         /* Select software style 3. */
382         pcn_bcr_write(sc, PCN_BCR_SSTYLE, PCN_SWSTYLE_PCNETPCI_BURST);
383
384         return;
385 }
386
387 /*
388  * Probe for an AMD chip. Check the PCI vendor and device
389  * IDs against our list and return a device name if we find a match.
390  */
391 static int pcn_probe(dev)
392         device_t                dev;
393 {
394         struct pcn_type         *t;
395         struct pcn_softc        *sc;
396         int                     rid;
397         u_int32_t               chip_id;
398
399         t = pcn_devs;
400         sc = device_get_softc(dev);
401
402         while(t->pcn_name != NULL) {
403                 if ((pci_get_vendor(dev) == t->pcn_vid) &&
404                     (pci_get_device(dev) == t->pcn_did)) {
405                         /*
406                          * Temporarily map the I/O space
407                          * so we can read the chip ID register.
408                          */
409                         rid = PCN_RID;
410                         sc->pcn_res = bus_alloc_resource(dev, PCN_RES, &rid,
411                             0, ~0, 1, RF_ACTIVE);
412                         if (sc->pcn_res == NULL) {
413                                 device_printf(dev,
414                                     "couldn't map ports/memory\n");
415                                 return(ENXIO);
416                         }
417                         sc->pcn_btag = rman_get_bustag(sc->pcn_res);
418                         sc->pcn_bhandle = rman_get_bushandle(sc->pcn_res);
419                         /*
420                          * Note: we can *NOT* put the chip into
421                          * 32-bit mode yet. The lnc driver will only
422                          * work in 16-bit mode, and once the chip
423                          * goes into 32-bit mode, the only way to
424                          * get it out again is with a hardware reset.
425                          * So if pcn_probe() is called before the
426                          * lnc driver's probe routine, the chip will
427                          * be locked into 32-bit operation and the lnc
428                          * driver will be unable to attach to it.
429                          * Note II: if the chip happens to already
430                          * be in 32-bit mode, we still need to check
431                          * the chip ID, but first we have to detect
432                          * 32-bit mode using only 16-bit operations.
433                          * The safest way to do this is to read the
434                          * PCI subsystem ID from BCR23/24 and compare
435                          * that with the value read from PCI config
436                          * space.   
437                          */
438                         chip_id = pcn_bcr_read16(sc, PCN_BCR_PCISUBSYSID);
439                         chip_id <<= 16;
440                         chip_id |= pcn_bcr_read16(sc, PCN_BCR_PCISUBVENID);
441                         /*
442                          * Note III: the test for 0x10001000 is a hack to
443                          * pacify VMware, who's pseudo-PCnet interface is
444                          * broken. Reading the subsystem register from PCI
445                          * config space yeilds 0x00000000 while reading the
446                          * same value from I/O space yeilds 0x10001000. It's
447                          * not supposed to be that way.
448                          */
449                         if (chip_id == pci_read_config(dev,
450                             PCIR_SUBVEND_0, 4) || chip_id == 0x10001000) {
451                                 /* We're in 16-bit mode. */
452                                 chip_id = pcn_csr_read16(sc, PCN_CSR_CHIPID1);
453                                 chip_id <<= 16;
454                                 chip_id |= pcn_csr_read16(sc, PCN_CSR_CHIPID0);
455                         } else {
456                                 /* We're in 32-bit mode. */
457                                 chip_id = pcn_csr_read(sc, PCN_CSR_CHIPID1);
458                                 chip_id <<= 16;
459                                 chip_id |= pcn_csr_read(sc, PCN_CSR_CHIPID0);
460                         }
461                         bus_release_resource(dev, PCN_RES,
462                             PCN_RID, sc->pcn_res);
463                         chip_id >>= 12;
464                         sc->pcn_type = chip_id & PART_MASK;
465                         switch(sc->pcn_type) {
466                         case Am79C971:
467                         case Am79C972:
468                         case Am79C973:
469                         case Am79C975:
470                         case Am79C976:
471                         case Am79C978:
472                                 break;
473                         default:
474                                 return(ENXIO);
475                                 break;
476                         }
477                         device_set_desc(dev, t->pcn_name);
478                         return(0);
479                 }
480                 t++;
481         }
482
483         return(ENXIO);
484 }
485
486 /*
487  * Attach the interface. Allocate softc structures, do ifmedia
488  * setup and ethernet/BPF attach.
489  */
490 static int pcn_attach(dev)
491         device_t                dev;
492 {
493         int                     s;
494         uint8_t                 eaddr[ETHER_ADDR_LEN];
495         u_int32_t               command;
496         struct pcn_softc        *sc;
497         struct ifnet            *ifp;
498         int                     unit, error = 0, rid;
499
500         s = splimp();
501
502         sc = device_get_softc(dev);
503         unit = device_get_unit(dev);
504
505         /*
506          * Handle power management nonsense.
507          */
508
509         command = pci_read_config(dev, PCN_PCI_CAPID, 4) & 0x000000FF;
510         if (command == 0x01) {
511
512                 command = pci_read_config(dev, PCN_PCI_PWRMGMTCTRL, 4);
513                 if (command & PCN_PSTATE_MASK) {
514                         u_int32_t               iobase, membase, irq;
515
516                         /* Save important PCI config data. */
517                         iobase = pci_read_config(dev, PCN_PCI_LOIO, 4);
518                         membase = pci_read_config(dev, PCN_PCI_LOMEM, 4);
519                         irq = pci_read_config(dev, PCN_PCI_INTLINE, 4);
520
521                         /* Reset the power state. */
522                         printf("pcn%d: chip is in D%d power mode "
523                         "-- setting to D0\n", unit, command & PCN_PSTATE_MASK);
524                         command &= 0xFFFFFFFC;
525                         pci_write_config(dev, PCN_PCI_PWRMGMTCTRL, command, 4);
526
527                         /* Restore PCI config data. */
528                         pci_write_config(dev, PCN_PCI_LOIO, iobase, 4);
529                         pci_write_config(dev, PCN_PCI_LOMEM, membase, 4);
530                         pci_write_config(dev, PCN_PCI_INTLINE, irq, 4);
531                 }
532         }
533
534         /*
535          * Map control/status registers.
536          */
537         command = pci_read_config(dev, PCIR_COMMAND, 4);
538         command |= (PCIM_CMD_PORTEN|PCIM_CMD_MEMEN|PCIM_CMD_BUSMASTEREN);
539         pci_write_config(dev, PCIR_COMMAND, command, 4);
540         command = pci_read_config(dev, PCIR_COMMAND, 4);
541
542 #ifdef PCN_USEIOSPACE
543         if (!(command & PCIM_CMD_PORTEN)) {
544                 printf("pcn%d: failed to enable I/O ports!\n", unit);
545                 error = ENXIO;;
546                 goto fail;
547         }
548 #else
549         if (!(command & PCIM_CMD_MEMEN)) {
550                 printf("pcn%d: failed to enable memory mapping!\n", unit);
551                 error = ENXIO;;
552                 goto fail;
553         }
554 #endif
555
556         rid = PCN_RID;
557         sc->pcn_res = bus_alloc_resource(dev, PCN_RES, &rid,
558             0, ~0, 1, RF_ACTIVE);
559
560         if (sc->pcn_res == NULL) {
561                 printf("pcn%d: couldn't map ports/memory\n", unit);
562                 error = ENXIO;
563                 goto fail;
564         }
565
566         sc->pcn_btag = rman_get_bustag(sc->pcn_res);
567         sc->pcn_bhandle = rman_get_bushandle(sc->pcn_res);
568
569         /* Allocate interrupt */
570         rid = 0;
571         sc->pcn_irq = bus_alloc_resource(dev, SYS_RES_IRQ, &rid, 0, ~0, 1,
572             RF_SHAREABLE | RF_ACTIVE);
573
574         if (sc->pcn_irq == NULL) {
575                 printf("pcn%d: couldn't map interrupt\n", unit);
576                 bus_release_resource(dev, PCN_RES, PCN_RID, sc->pcn_res);
577                 error = ENXIO;
578                 goto fail;
579         }
580
581         error = bus_setup_intr(dev, sc->pcn_irq, INTR_TYPE_NET,
582             pcn_intr, sc, &sc->pcn_intrhand);
583
584         if (error) {
585                 bus_release_resource(dev, SYS_RES_IRQ, 0, sc->pcn_res);
586                 bus_release_resource(dev, PCN_RES, PCN_RID, sc->pcn_res);
587                 printf("pcn%d: couldn't set up irq\n", unit);
588                 goto fail;
589         }
590
591         /* Reset the adapter. */
592         pcn_reset(sc);
593
594         /*
595          * Get station address from the EEPROM.
596          */
597         *(uint32_t *)eaddr = CSR_READ_4(sc, PCN_IO32_APROM00);
598         *(uint16_t *)(eaddr + 4) = CSR_READ_2(sc, PCN_IO32_APROM01);
599
600         sc->pcn_unit = unit;
601         callout_init(&sc->pcn_stat_timer);
602
603         sc->pcn_ldata = contigmalloc(sizeof(struct pcn_list_data), M_DEVBUF,
604             M_NOWAIT, 0, 0xffffffff, PAGE_SIZE, 0);
605
606         if (sc->pcn_ldata == NULL) {
607                 printf("pcn%d: no memory for list buffers!\n", unit);
608                 bus_teardown_intr(dev, sc->pcn_irq, sc->pcn_intrhand);
609                 bus_release_resource(dev, SYS_RES_IRQ, 0, sc->pcn_irq);
610                 bus_release_resource(dev, PCN_RES, PCN_RID, sc->pcn_res);
611                 error = ENXIO;
612                 goto fail;
613         }
614         bzero(sc->pcn_ldata, sizeof(struct pcn_list_data));
615
616         ifp = &sc->arpcom.ac_if;
617         ifp->if_softc = sc;
618         if_initname(ifp, "pcn", unit);
619         ifp->if_mtu = ETHERMTU;
620         ifp->if_flags = IFF_BROADCAST | IFF_SIMPLEX | IFF_MULTICAST;
621         ifp->if_ioctl = pcn_ioctl;
622         ifp->if_start = pcn_start;
623         ifp->if_watchdog = pcn_watchdog;
624         ifp->if_init = pcn_init;
625         ifp->if_baudrate = 10000000;
626         ifq_set_maxlen(&ifp->if_snd, PCN_TX_LIST_CNT - 1);
627         ifq_set_ready(&ifp->if_snd);
628
629         /*
630          * Do MII setup.
631          */
632         if (mii_phy_probe(dev, &sc->pcn_miibus,
633             pcn_ifmedia_upd, pcn_ifmedia_sts)) {
634                 printf("pcn%d: MII without any PHY!\n", sc->pcn_unit);
635                 contigfree(sc->pcn_ldata, sizeof(struct pcn_list_data),
636                     M_DEVBUF);
637                 bus_teardown_intr(dev, sc->pcn_irq, sc->pcn_intrhand);
638                 bus_release_resource(dev, SYS_RES_IRQ, 0, sc->pcn_irq);
639                 bus_release_resource(dev, PCN_RES, PCN_RID, sc->pcn_res);
640                 error = ENXIO;
641                 goto fail;
642         }
643
644         /*
645          * Call MI attach routine.
646          */
647         ether_ifattach(ifp, eaddr);
648
649 fail:
650         splx(s);
651         return(error);
652 }
653
654 static int pcn_detach(dev)
655         device_t                dev;
656 {
657         struct pcn_softc        *sc;
658         struct ifnet            *ifp;
659         int                     s;
660
661         s = splimp();
662
663         sc = device_get_softc(dev);
664         ifp = &sc->arpcom.ac_if;
665
666         pcn_reset(sc);
667         pcn_stop(sc);
668         ether_ifdetach(ifp);
669
670         if (sc->pcn_miibus != NULL) {
671                 bus_generic_detach(dev);
672                 device_delete_child(dev, sc->pcn_miibus);
673         }
674
675         bus_teardown_intr(dev, sc->pcn_irq, sc->pcn_intrhand);
676         bus_release_resource(dev, SYS_RES_IRQ, 0, sc->pcn_irq);
677         bus_release_resource(dev, PCN_RES, PCN_RID, sc->pcn_res);
678
679         contigfree(sc->pcn_ldata, sizeof(struct pcn_list_data), M_DEVBUF);
680
681         splx(s);
682
683         return(0);
684 }
685
686 /*
687  * Initialize the transmit descriptors.
688  */
689 static int pcn_list_tx_init(sc)
690         struct pcn_softc        *sc;
691 {
692         struct pcn_list_data    *ld;
693         struct pcn_ring_data    *cd;
694         int                     i;
695
696         cd = &sc->pcn_cdata;
697         ld = sc->pcn_ldata;
698
699         for (i = 0; i < PCN_TX_LIST_CNT; i++) {
700                 cd->pcn_tx_chain[i] = NULL;
701                 ld->pcn_tx_list[i].pcn_tbaddr = 0;
702                 ld->pcn_tx_list[i].pcn_txctl = 0;
703                 ld->pcn_tx_list[i].pcn_txstat = 0;
704         }
705
706         cd->pcn_tx_prod = cd->pcn_tx_cons = cd->pcn_tx_cnt = 0;
707
708         return(0);
709 }
710
711
712 /*
713  * Initialize the RX descriptors and allocate mbufs for them.
714  */
715 static int pcn_list_rx_init(sc)
716         struct pcn_softc        *sc;
717 {
718         struct pcn_list_data    *ld;
719         struct pcn_ring_data    *cd;
720         int                     i;
721
722         ld = sc->pcn_ldata;
723         cd = &sc->pcn_cdata;
724
725         for (i = 0; i < PCN_RX_LIST_CNT; i++) {
726                 if (pcn_newbuf(sc, i, NULL) == ENOBUFS)
727                         return(ENOBUFS);
728         }
729
730         cd->pcn_rx_prod = 0;
731
732         return(0);
733 }
734
735 /*
736  * Initialize an RX descriptor and attach an MBUF cluster.
737  */
738 static int pcn_newbuf(sc, idx, m)
739         struct pcn_softc        *sc;
740         int                     idx;
741         struct mbuf             *m;
742 {
743         struct mbuf             *m_new = NULL;
744         struct pcn_rx_desc      *c;
745
746         c = &sc->pcn_ldata->pcn_rx_list[idx];
747
748         if (m == NULL) {
749                 MGETHDR(m_new, MB_DONTWAIT, MT_DATA);
750                 if (m_new == NULL)
751                         return(ENOBUFS);
752
753                 MCLGET(m_new, MB_DONTWAIT);
754                 if (!(m_new->m_flags & M_EXT)) {
755                         m_freem(m_new);
756                         return(ENOBUFS);
757                 }
758                 m_new->m_len = m_new->m_pkthdr.len = MCLBYTES;
759         } else {
760                 m_new = m;
761                 m_new->m_len = m_new->m_pkthdr.len = MCLBYTES;
762                 m_new->m_data = m_new->m_ext.ext_buf;
763         }
764
765         m_adj(m_new, ETHER_ALIGN);
766
767         sc->pcn_cdata.pcn_rx_chain[idx] = m_new;
768         c->pcn_rbaddr = vtophys(mtod(m_new, caddr_t));
769         c->pcn_bufsz = (~(PCN_RXLEN) + 1) & PCN_RXLEN_BUFSZ;
770         c->pcn_bufsz |= PCN_RXLEN_MBO;
771         c->pcn_rxstat = PCN_RXSTAT_STP|PCN_RXSTAT_ENP|PCN_RXSTAT_OWN;
772
773         return(0);
774 }
775
776 /*
777  * A frame has been uploaded: pass the resulting mbuf chain up to
778  * the higher level protocols.
779  */
780 static void pcn_rxeof(sc)
781         struct pcn_softc        *sc;
782 {
783         struct mbuf             *m;
784         struct ifnet            *ifp;
785         struct pcn_rx_desc      *cur_rx;
786         int                     i;
787
788         ifp = &sc->arpcom.ac_if;
789         i = sc->pcn_cdata.pcn_rx_prod;
790
791         while(PCN_OWN_RXDESC(&sc->pcn_ldata->pcn_rx_list[i])) {
792                 cur_rx = &sc->pcn_ldata->pcn_rx_list[i];
793                 m = sc->pcn_cdata.pcn_rx_chain[i];
794                 sc->pcn_cdata.pcn_rx_chain[i] = NULL;
795
796                 /*
797                  * If an error occurs, update stats, clear the
798                  * status word and leave the mbuf cluster in place:
799                  * it should simply get re-used next time this descriptor
800                  * comes up in the ring.
801                  */
802                 if (cur_rx->pcn_rxstat & PCN_RXSTAT_ERR) {
803                         ifp->if_ierrors++;
804                         pcn_newbuf(sc, i, m);
805                         PCN_INC(i, PCN_RX_LIST_CNT);
806                         continue;
807                 }
808
809                 if (pcn_newbuf(sc, i, NULL)) {
810                         /* Ran out of mbufs; recycle this one. */
811                         pcn_newbuf(sc, i, m);
812                         ifp->if_ierrors++;
813                         PCN_INC(i, PCN_RX_LIST_CNT);
814                         continue;
815                 }
816
817                 PCN_INC(i, PCN_RX_LIST_CNT);
818
819                 /* No errors; receive the packet. */
820                 ifp->if_ipackets++;
821                 m->m_len = m->m_pkthdr.len =
822                     cur_rx->pcn_rxlen - ETHER_CRC_LEN;
823                 m->m_pkthdr.rcvif = ifp;
824
825                 (*ifp->if_input)(ifp, m);
826         }
827
828         sc->pcn_cdata.pcn_rx_prod = i;
829
830         return;
831 }
832
833 /*
834  * A frame was downloaded to the chip. It's safe for us to clean up
835  * the list buffers.
836  */
837
838 static void pcn_txeof(sc)
839         struct pcn_softc        *sc;
840 {
841         struct pcn_tx_desc      *cur_tx = NULL;
842         struct ifnet            *ifp;
843         u_int32_t               idx;
844
845         ifp = &sc->arpcom.ac_if;
846
847         /*
848          * Go through our tx list and free mbufs for those
849          * frames that have been transmitted.
850          */
851         idx = sc->pcn_cdata.pcn_tx_cons;
852         while (idx != sc->pcn_cdata.pcn_tx_prod) {
853                 cur_tx = &sc->pcn_ldata->pcn_tx_list[idx];
854
855                 if (!PCN_OWN_TXDESC(cur_tx))
856                         break;
857
858                 if (!(cur_tx->pcn_txctl & PCN_TXCTL_ENP)) {
859                         sc->pcn_cdata.pcn_tx_cnt--;
860                         PCN_INC(idx, PCN_TX_LIST_CNT);
861                         continue;
862                 }
863
864                 if (cur_tx->pcn_txctl & PCN_TXCTL_ERR) {
865                         ifp->if_oerrors++;
866                         if (cur_tx->pcn_txstat & PCN_TXSTAT_EXDEF)
867                                 ifp->if_collisions++;
868                         if (cur_tx->pcn_txstat & PCN_TXSTAT_RTRY)
869                                 ifp->if_collisions++;
870                 }
871
872                 ifp->if_collisions +=
873                     cur_tx->pcn_txstat & PCN_TXSTAT_TRC;
874
875                 ifp->if_opackets++;
876                 if (sc->pcn_cdata.pcn_tx_chain[idx] != NULL) {
877                         m_freem(sc->pcn_cdata.pcn_tx_chain[idx]);
878                         sc->pcn_cdata.pcn_tx_chain[idx] = NULL;
879                 }
880
881                 sc->pcn_cdata.pcn_tx_cnt--;
882                 PCN_INC(idx, PCN_TX_LIST_CNT);
883         }
884
885         if (idx != sc->pcn_cdata.pcn_tx_cons) {
886                 /* Some buffers have been freed. */
887                 sc->pcn_cdata.pcn_tx_cons = idx;
888                 ifp->if_flags &= ~IFF_OACTIVE;
889         }
890         ifp->if_timer = (sc->pcn_cdata.pcn_tx_cnt == 0) ? 0 : 5;
891
892         return;
893 }
894
895 static void pcn_tick(xsc)
896         void                    *xsc;
897 {
898         struct pcn_softc        *sc;
899         struct mii_data         *mii;
900         struct ifnet            *ifp;
901         int                     s;
902
903         s = splimp();
904
905         sc = xsc;
906         ifp = &sc->arpcom.ac_if;
907
908         mii = device_get_softc(sc->pcn_miibus);
909         mii_tick(mii);
910
911         if (sc->pcn_link & !(mii->mii_media_status & IFM_ACTIVE))
912                 sc->pcn_link = 0;
913
914         if (!sc->pcn_link) {
915                 mii_pollstat(mii);
916                 if (mii->mii_media_status & IFM_ACTIVE &&
917                     IFM_SUBTYPE(mii->mii_media_active) != IFM_NONE)
918                         sc->pcn_link++;
919                         if (!ifq_is_empty(&ifp->if_snd))
920                                 pcn_start(ifp);
921         }
922
923         callout_reset(&sc->pcn_stat_timer, hz, pcn_tick, sc);
924
925         splx(s);
926
927         return;
928 }
929
930 static void pcn_intr(arg)
931         void                    *arg;
932 {
933         struct pcn_softc        *sc;
934         struct ifnet            *ifp;
935         u_int32_t               status;
936
937         sc = arg;
938         ifp = &sc->arpcom.ac_if;
939
940         /* Supress unwanted interrupts */
941         if (!(ifp->if_flags & IFF_UP)) {
942                 pcn_stop(sc);
943                 return;
944         }
945
946         CSR_WRITE_4(sc, PCN_IO32_RAP, PCN_CSR_CSR);
947
948         while ((status = CSR_READ_4(sc, PCN_IO32_RDP)) & PCN_CSR_INTR) {
949                 CSR_WRITE_4(sc, PCN_IO32_RDP, status);
950
951                 if (status & PCN_CSR_RINT)
952                         pcn_rxeof(sc);
953
954                 if (status & PCN_CSR_TINT)
955                         pcn_txeof(sc);
956
957                 if (status & PCN_CSR_ERR) {
958                         pcn_init(sc);
959                         break;
960                 }
961         }
962
963         if (!ifq_is_empty(&ifp->if_snd))
964                 pcn_start(ifp);
965
966         return;
967 }
968
969 /*
970  * Encapsulate an mbuf chain in a descriptor by coupling the mbuf data
971  * pointers to the fragment pointers.
972  */
973 static int pcn_encap(sc, m_head, txidx)
974         struct pcn_softc        *sc;
975         struct mbuf             *m_head;
976         u_int32_t               *txidx;
977 {
978         struct pcn_tx_desc      *f = NULL;
979         struct mbuf             *m;
980         int                     frag, cur, cnt = 0;
981
982         /*
983          * Start packing the mbufs in this chain into
984          * the fragment pointers. Stop when we run out
985          * of fragments or hit the end of the mbuf chain.
986          */
987         m = m_head;
988         cur = frag = *txidx;
989
990         for (m = m_head; m != NULL; m = m->m_next) {
991                 if (m->m_len != 0) {
992                         if ((PCN_TX_LIST_CNT -
993                             (sc->pcn_cdata.pcn_tx_cnt + cnt)) < 2)
994                                 return(ENOBUFS);
995                         f = &sc->pcn_ldata->pcn_tx_list[frag];
996                         f->pcn_txctl = (~(m->m_len) + 1) & PCN_TXCTL_BUFSZ;
997                         f->pcn_txctl |= PCN_TXCTL_MBO;
998                         f->pcn_tbaddr = vtophys(mtod(m, vm_offset_t));
999                         if (cnt == 0)
1000                                 f->pcn_txctl |= PCN_TXCTL_STP;
1001                         else
1002                                 f->pcn_txctl |= PCN_TXCTL_OWN;
1003                         cur = frag;
1004                         PCN_INC(frag, PCN_TX_LIST_CNT);
1005                         cnt++;
1006                 }
1007         }
1008
1009         if (m != NULL)
1010                 return(ENOBUFS);
1011
1012         sc->pcn_cdata.pcn_tx_chain[cur] = m_head;
1013         sc->pcn_ldata->pcn_tx_list[cur].pcn_txctl |=
1014             PCN_TXCTL_ENP|PCN_TXCTL_ADD_FCS|PCN_TXCTL_MORE_LTINT;
1015         sc->pcn_ldata->pcn_tx_list[*txidx].pcn_txctl |= PCN_TXCTL_OWN;
1016         sc->pcn_cdata.pcn_tx_cnt += cnt;
1017         *txidx = frag;
1018
1019         return(0);
1020 }
1021
1022 /*
1023  * Main transmit routine. To avoid having to do mbuf copies, we put pointers
1024  * to the mbuf data regions directly in the transmit lists. We also save a
1025  * copy of the pointers since the transmit list fragment pointers are
1026  * physical addresses.
1027  */
1028 static void pcn_start(ifp)
1029         struct ifnet            *ifp;
1030 {
1031         struct pcn_softc        *sc;
1032         struct mbuf             *m_head = NULL;
1033         u_int32_t               idx;
1034
1035         sc = ifp->if_softc;
1036
1037         if (!sc->pcn_link)
1038                 return;
1039
1040         idx = sc->pcn_cdata.pcn_tx_prod;
1041
1042         if (ifp->if_flags & IFF_OACTIVE)
1043                 return;
1044
1045         while(sc->pcn_cdata.pcn_tx_chain[idx] == NULL) {
1046                 m_head = ifq_poll(&ifp->if_snd);
1047                 if (m_head == NULL)
1048                         break;
1049
1050                 if (pcn_encap(sc, m_head, &idx)) {
1051                         ifp->if_flags |= IFF_OACTIVE;
1052                         break;
1053                 }
1054                 m_head = ifq_dequeue(&ifp->if_snd);
1055
1056                 BPF_MTAP(ifp, m_head);
1057         }
1058
1059         /* Transmit */
1060         sc->pcn_cdata.pcn_tx_prod = idx;
1061         pcn_csr_write(sc, PCN_CSR_CSR, PCN_CSR_TX|PCN_CSR_INTEN);
1062
1063         /*
1064          * Set a timeout in case the chip goes out to lunch.
1065          */
1066         ifp->if_timer = 5;
1067
1068         return;
1069 }
1070
1071 void pcn_setfilt(ifp)
1072         struct ifnet            *ifp;
1073 {
1074         struct pcn_softc        *sc;
1075
1076         sc = ifp->if_softc;
1077
1078         /* If we want promiscuous mode, set the allframes bit. */
1079         if (ifp->if_flags & IFF_PROMISC) {
1080                 PCN_CSR_SETBIT(sc, PCN_CSR_MODE, PCN_MODE_PROMISC);
1081         } else {
1082                 PCN_CSR_CLRBIT(sc, PCN_CSR_MODE, PCN_MODE_PROMISC);
1083         }
1084
1085         /* Set the capture broadcast bit to capture broadcast frames. */
1086         if (ifp->if_flags & IFF_BROADCAST) {
1087                 PCN_CSR_CLRBIT(sc, PCN_CSR_MODE, PCN_MODE_RXNOBROAD);
1088         } else {
1089                 PCN_CSR_SETBIT(sc, PCN_CSR_MODE, PCN_MODE_RXNOBROAD);
1090         }
1091
1092         return;
1093 }
1094
1095 static void pcn_init(xsc)
1096         void                    *xsc;
1097 {
1098         struct pcn_softc        *sc = xsc;
1099         struct ifnet            *ifp = &sc->arpcom.ac_if;
1100         struct mii_data         *mii = NULL;
1101         int                     s;
1102
1103         s = splimp();
1104
1105         /*
1106          * Cancel pending I/O and free all RX/TX buffers.
1107          */
1108         pcn_stop(sc);
1109         pcn_reset(sc);
1110
1111         mii = device_get_softc(sc->pcn_miibus);
1112
1113         /* Set MAC address */
1114         pcn_csr_write(sc, PCN_CSR_PAR0,
1115             ((u_int16_t *)sc->arpcom.ac_enaddr)[0]);
1116         pcn_csr_write(sc, PCN_CSR_PAR1,
1117             ((u_int16_t *)sc->arpcom.ac_enaddr)[1]);
1118         pcn_csr_write(sc, PCN_CSR_PAR2,
1119             ((u_int16_t *)sc->arpcom.ac_enaddr)[2]);
1120
1121         /* Init circular RX list. */
1122         if (pcn_list_rx_init(sc) == ENOBUFS) {
1123                 printf("pcn%d: initialization failed: no "
1124                     "memory for rx buffers\n", sc->pcn_unit);
1125                 pcn_stop(sc);
1126                 (void)splx(s);
1127                 return;
1128         }
1129
1130         /* Set up RX filter. */
1131         pcn_setfilt(ifp);
1132
1133         /*
1134          * Init tx descriptors.
1135          */
1136         pcn_list_tx_init(sc);
1137
1138         /* Set up the mode register. */
1139         pcn_csr_write(sc, PCN_CSR_MODE, PCN_PORT_MII);
1140
1141         /*
1142          * Load the multicast filter.
1143          */
1144         pcn_setmulti(sc);
1145
1146         /*
1147          * Load the addresses of the RX and TX lists.
1148          */
1149         pcn_csr_write(sc, PCN_CSR_RXADDR0,
1150             vtophys(&sc->pcn_ldata->pcn_rx_list[0]) & 0xFFFF);
1151         pcn_csr_write(sc, PCN_CSR_RXADDR1,
1152             (vtophys(&sc->pcn_ldata->pcn_rx_list[0]) >> 16) & 0xFFFF);
1153         pcn_csr_write(sc, PCN_CSR_TXADDR0,
1154             vtophys(&sc->pcn_ldata->pcn_tx_list[0]) & 0xFFFF);
1155         pcn_csr_write(sc, PCN_CSR_TXADDR1,
1156             (vtophys(&sc->pcn_ldata->pcn_tx_list[0]) >> 16) & 0xFFFF);
1157
1158         /* Set the RX and TX ring sizes. */
1159         pcn_csr_write(sc, PCN_CSR_RXRINGLEN, (~PCN_RX_LIST_CNT) + 1);
1160         pcn_csr_write(sc, PCN_CSR_TXRINGLEN, (~PCN_TX_LIST_CNT) + 1);
1161
1162         /* We're not using the initialization block. */
1163         pcn_csr_write(sc, PCN_CSR_IAB1, 0);
1164
1165         /* Enable fast suspend mode. */
1166         PCN_CSR_SETBIT(sc, PCN_CSR_EXTCTL2, PCN_EXTCTL2_FASTSPNDE);
1167
1168         /*
1169          * Enable burst read and write. Also set the no underflow
1170          * bit. This will avoid transmit underruns in certain
1171          * conditions while still providing decent performance.
1172          */
1173         PCN_BCR_SETBIT(sc, PCN_BCR_BUSCTL, PCN_BUSCTL_NOUFLOW|
1174             PCN_BUSCTL_BREAD|PCN_BUSCTL_BWRITE);
1175
1176         /* Enable graceful recovery from underflow. */
1177         PCN_CSR_SETBIT(sc, PCN_CSR_IMR, PCN_IMR_DXSUFLO);
1178
1179         /* Enable auto-padding of short TX frames. */
1180         PCN_CSR_SETBIT(sc, PCN_CSR_TFEAT, PCN_TFEAT_PAD_TX);
1181
1182         /* Disable MII autoneg (we handle this ourselves). */
1183         PCN_BCR_SETBIT(sc, PCN_BCR_MIICTL, PCN_MIICTL_DANAS);
1184
1185         if (sc->pcn_type == Am79C978)
1186                 pcn_bcr_write(sc, PCN_BCR_PHYSEL,
1187                     PCN_PHYSEL_PCNET|PCN_PHY_HOMEPNA);
1188
1189         /* Enable interrupts and start the controller running. */
1190         pcn_csr_write(sc, PCN_CSR_CSR, PCN_CSR_INTEN|PCN_CSR_START);
1191
1192         mii_mediachg(mii);
1193
1194         ifp->if_flags |= IFF_RUNNING;
1195         ifp->if_flags &= ~IFF_OACTIVE;
1196
1197         (void)splx(s);
1198         callout_reset(&sc->pcn_stat_timer, hz, pcn_tick, sc);
1199 }
1200
1201 /*
1202  * Set media options.
1203  */
1204 static int pcn_ifmedia_upd(ifp)
1205         struct ifnet            *ifp;
1206 {
1207         struct pcn_softc        *sc;
1208         struct mii_data         *mii;
1209
1210         sc = ifp->if_softc;
1211         mii = device_get_softc(sc->pcn_miibus);
1212
1213         sc->pcn_link = 0;
1214         if (mii->mii_instance) {
1215                 struct mii_softc        *miisc;
1216                 for (miisc = LIST_FIRST(&mii->mii_phys); miisc != NULL;
1217                     miisc = LIST_NEXT(miisc, mii_list))
1218                         mii_phy_reset(miisc);
1219         }
1220         mii_mediachg(mii);
1221
1222         return(0);
1223 }
1224
1225 /*
1226  * Report current media status.
1227  */
1228 static void pcn_ifmedia_sts(ifp, ifmr)
1229         struct ifnet            *ifp;
1230         struct ifmediareq       *ifmr;
1231 {
1232         struct pcn_softc        *sc;
1233         struct mii_data         *mii;
1234
1235         sc = ifp->if_softc;
1236
1237         mii = device_get_softc(sc->pcn_miibus);
1238         mii_pollstat(mii);
1239         ifmr->ifm_active = mii->mii_media_active;
1240         ifmr->ifm_status = mii->mii_media_status;
1241
1242         return;
1243 }
1244
1245 static int pcn_ioctl(ifp, command, data, cr)
1246         struct ifnet            *ifp;
1247         u_long                  command;
1248         caddr_t                 data;
1249         struct ucred            *cr;
1250 {
1251         struct pcn_softc        *sc = ifp->if_softc;
1252         struct ifreq            *ifr = (struct ifreq *) data;
1253         struct mii_data         *mii = NULL;
1254         int                     s, error = 0;
1255
1256         s = splimp();
1257
1258         switch(command) {
1259         case SIOCSIFADDR:
1260         case SIOCGIFADDR:
1261         case SIOCSIFMTU:
1262                 error = ether_ioctl(ifp, command, data);
1263                 break;
1264         case SIOCSIFFLAGS:
1265                 if (ifp->if_flags & IFF_UP) {
1266                         if (ifp->if_flags & IFF_RUNNING &&
1267                             ifp->if_flags & IFF_PROMISC &&
1268                             !(sc->pcn_if_flags & IFF_PROMISC)) {
1269                                 PCN_CSR_SETBIT(sc, PCN_CSR_EXTCTL1,
1270                                     PCN_EXTCTL1_SPND);
1271                                 pcn_setfilt(ifp);
1272                                 PCN_CSR_CLRBIT(sc, PCN_CSR_EXTCTL1,
1273                                     PCN_EXTCTL1_SPND);
1274                                 pcn_csr_write(sc, PCN_CSR_CSR,
1275                                     PCN_CSR_INTEN|PCN_CSR_START);
1276                         } else if (ifp->if_flags & IFF_RUNNING &&
1277                             !(ifp->if_flags & IFF_PROMISC) &&
1278                                 sc->pcn_if_flags & IFF_PROMISC) {
1279                                 PCN_CSR_SETBIT(sc, PCN_CSR_EXTCTL1,
1280                                     PCN_EXTCTL1_SPND);
1281                                 pcn_setfilt(ifp);
1282                                 PCN_CSR_CLRBIT(sc, PCN_CSR_EXTCTL1,
1283                                     PCN_EXTCTL1_SPND);
1284                                 pcn_csr_write(sc, PCN_CSR_CSR,
1285                                     PCN_CSR_INTEN|PCN_CSR_START);
1286                         } else if (!(ifp->if_flags & IFF_RUNNING))
1287                                 pcn_init(sc);
1288                 } else {
1289                         if (ifp->if_flags & IFF_RUNNING)
1290                                 pcn_stop(sc);
1291                 }
1292                 sc->pcn_if_flags = ifp->if_flags;
1293                 error = 0;
1294                 break;
1295         case SIOCADDMULTI:
1296         case SIOCDELMULTI:
1297                 pcn_setmulti(sc);
1298                 error = 0;
1299                 break;
1300         case SIOCGIFMEDIA:
1301         case SIOCSIFMEDIA:
1302                 mii = device_get_softc(sc->pcn_miibus);
1303                 error = ifmedia_ioctl(ifp, ifr, &mii->mii_media, command);
1304                 break;
1305         default:
1306                 error = EINVAL;
1307                 break;
1308         }
1309
1310         (void)splx(s);
1311
1312         return(error);
1313 }
1314
1315 static void pcn_watchdog(ifp)
1316         struct ifnet            *ifp;
1317 {
1318         struct pcn_softc        *sc;
1319
1320         sc = ifp->if_softc;
1321
1322         ifp->if_oerrors++;
1323         printf("pcn%d: watchdog timeout\n", sc->pcn_unit);
1324
1325         pcn_stop(sc);
1326         pcn_reset(sc);
1327         pcn_init(sc);
1328
1329         if (!ifq_is_empty(&ifp->if_snd))
1330                 pcn_start(ifp);
1331
1332         return;
1333 }
1334
1335 /*
1336  * Stop the adapter and free any mbufs allocated to the
1337  * RX and TX lists.
1338  */
1339 static void pcn_stop(sc)
1340         struct pcn_softc        *sc;
1341 {
1342         int             i;
1343         struct ifnet            *ifp;
1344
1345         ifp = &sc->arpcom.ac_if;
1346         ifp->if_timer = 0;
1347
1348         callout_stop(&sc->pcn_stat_timer);
1349         PCN_CSR_SETBIT(sc, PCN_CSR_CSR, PCN_CSR_STOP);
1350         sc->pcn_link = 0;
1351
1352         /*
1353          * Free data in the RX lists.
1354          */
1355         for (i = 0; i < PCN_RX_LIST_CNT; i++) {
1356                 if (sc->pcn_cdata.pcn_rx_chain[i] != NULL) {
1357                         m_freem(sc->pcn_cdata.pcn_rx_chain[i]);
1358                         sc->pcn_cdata.pcn_rx_chain[i] = NULL;
1359                 }
1360         }
1361         bzero((char *)&sc->pcn_ldata->pcn_rx_list,
1362                 sizeof(sc->pcn_ldata->pcn_rx_list));
1363
1364         /*
1365          * Free the TX list buffers.
1366          */
1367         for (i = 0; i < PCN_TX_LIST_CNT; i++) {
1368                 if (sc->pcn_cdata.pcn_tx_chain[i] != NULL) {
1369                         m_freem(sc->pcn_cdata.pcn_tx_chain[i]);
1370                         sc->pcn_cdata.pcn_tx_chain[i] = NULL;
1371                 }
1372         }
1373
1374         bzero((char *)&sc->pcn_ldata->pcn_tx_list,
1375                 sizeof(sc->pcn_ldata->pcn_tx_list));
1376
1377         ifp->if_flags &= ~(IFF_RUNNING | IFF_OACTIVE);
1378
1379         return;
1380 }
1381
1382 /*
1383  * Stop all chip I/O so that the kernel's probe routines don't
1384  * get confused by errant DMAs when rebooting.
1385  */
1386 static void pcn_shutdown(dev)
1387         device_t                dev;
1388 {
1389         struct pcn_softc        *sc;
1390
1391         sc = device_get_softc(dev);
1392
1393         pcn_reset(sc);
1394         pcn_stop(sc);
1395
1396         return;
1397 }