Merge from vendor branch NETGRAPH:
[dragonfly.git] / sys / dev / netif / fxp / if_fxp.c
1 /*-
2  * Copyright (c) 1995, David Greenman
3  * Copyright (c) 2001 Jonathan Lemon <jlemon@freebsd.org>
4  * All rights reserved.
5  *
6  * Redistribution and use in source and binary forms, with or without
7  * modification, are permitted provided that the following conditions
8  * are met:
9  * 1. Redistributions of source code must retain the above copyright
10  *    notice unmodified, this list of conditions, and the following
11  *    disclaimer.
12  * 2. Redistributions in binary form must reproduce the above copyright
13  *    notice, this list of conditions and the following disclaimer in the
14  *    documentation and/or other materials provided with the distribution.
15  *
16  * THIS SOFTWARE IS PROVIDED BY THE AUTHOR AND CONTRIBUTORS ``AS IS'' AND
17  * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
18  * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
19  * ARE DISCLAIMED.  IN NO EVENT SHALL THE AUTHOR OR CONTRIBUTORS BE LIABLE
20  * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
21  * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS
22  * OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION)
23  * HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
24  * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
25  * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
26  * SUCH DAMAGE.
27  *
28  * $FreeBSD: src/sys/dev/fxp/if_fxp.c,v 1.110.2.30 2003/06/12 16:47:05 mux Exp $
29  * $DragonFly: src/sys/dev/netif/fxp/if_fxp.c,v 1.54 2008/06/25 11:56:13 sephe Exp $
30  */
31
32 /*
33  * Intel EtherExpress Pro/100B PCI Fast Ethernet driver
34  */
35
36 #include "opt_polling.h"
37 #include "opt_ethernet.h"
38
39 #include <sys/param.h>
40 #include <sys/systm.h>
41 #include <sys/mbuf.h>
42 #include <sys/malloc.h>
43 #include <sys/kernel.h>
44 #include <sys/interrupt.h>
45 #include <sys/socket.h>
46 #include <sys/sysctl.h>
47 #include <sys/thread2.h>
48
49 #include <net/if.h>
50 #include <net/ifq_var.h>
51 #include <net/if_dl.h>
52 #include <net/if_media.h>
53
54 #ifdef NS
55 #include <netns/ns.h>
56 #include <netns/ns_if.h>
57 #endif
58
59 #include <net/bpf.h>
60 #include <sys/sockio.h>
61 #include <sys/bus.h>
62 #include <sys/rman.h>
63
64 #include <net/ethernet.h>
65 #include <net/if_arp.h>
66
67 #include <vm/vm.h>              /* for vtophys */
68 #include <vm/pmap.h>            /* for vtophys */
69
70 #include <net/if_types.h>
71 #include <net/vlan/if_vlan_var.h>
72
73 #include <bus/pci/pcivar.h>
74 #include <bus/pci/pcireg.h>             /* for PCIM_CMD_xxx */
75
76 #include "../mii_layer/mii.h"
77 #include "../mii_layer/miivar.h"
78
79 #include "if_fxpreg.h"
80 #include "if_fxpvar.h"
81 #include "rcvbundl.h"
82
83 #include "miibus_if.h"
84
85 /*
86  * NOTE!  On the Alpha, we have an alignment constraint.  The
87  * card DMAs the packet immediately following the RFA.  However,
88  * the first thing in the packet is a 14-byte Ethernet header.
89  * This means that the packet is misaligned.  To compensate,
90  * we actually offset the RFA 2 bytes into the cluster.  This
91  * alignes the packet after the Ethernet header at a 32-bit
92  * boundary.  HOWEVER!  This means that the RFA is misaligned!
93  */
94 #define RFA_ALIGNMENT_FUDGE     2
95
96 /*
97  * Set initial transmit threshold at 64 (512 bytes). This is
98  * increased by 64 (512 bytes) at a time, to maximum of 192
99  * (1536 bytes), if an underrun occurs.
100  */
101 static int tx_threshold = 64;
102
103 /*
104  * The configuration byte map has several undefined fields which
105  * must be one or must be zero.  Set up a template for these bits
106  * only, (assuming a 82557 chip) leaving the actual configuration
107  * to fxp_init.
108  *
109  * See struct fxp_cb_config for the bit definitions.
110  */
111 static u_char fxp_cb_config_template[] = {
112         0x0, 0x0,               /* cb_status */
113         0x0, 0x0,               /* cb_command */
114         0x0, 0x0, 0x0, 0x0,     /* link_addr */
115         0x0,    /*  0 */
116         0x0,    /*  1 */
117         0x0,    /*  2 */
118         0x0,    /*  3 */
119         0x0,    /*  4 */
120         0x0,    /*  5 */
121         0x32,   /*  6 */
122         0x0,    /*  7 */
123         0x0,    /*  8 */
124         0x0,    /*  9 */
125         0x6,    /* 10 */
126         0x0,    /* 11 */
127         0x0,    /* 12 */
128         0x0,    /* 13 */
129         0xf2,   /* 14 */
130         0x48,   /* 15 */
131         0x0,    /* 16 */
132         0x40,   /* 17 */
133         0xf0,   /* 18 */
134         0x0,    /* 19 */
135         0x3f,   /* 20 */
136         0x5     /* 21 */
137 };
138
139 struct fxp_ident {
140         u_int16_t       devid;
141         int16_t         revid;          /* -1 matches anything */
142         char            *name;
143 };
144
145 /*
146  * Claim various Intel PCI device identifiers for this driver.  The
147  * sub-vendor and sub-device field are extensively used to identify
148  * particular variants, but we don't currently differentiate between
149  * them.
150  */
151 static struct fxp_ident fxp_ident_table[] = {
152      { 0x1029,  -1,     "Intel 82559 PCI/CardBus Pro/100" },
153      { 0x1030,  -1,     "Intel 82559 Pro/100 Ethernet" },
154      { 0x1031,  -1,     "Intel 82801CAM (ICH3) Pro/100 VE Ethernet" },
155      { 0x1032,  -1,     "Intel 82801CAM (ICH3) Pro/100 VE Ethernet" },
156      { 0x1033,  -1,     "Intel 82801CAM (ICH3) Pro/100 VM Ethernet" },
157      { 0x1034,  -1,     "Intel 82801CAM (ICH3) Pro/100 VM Ethernet" },
158      { 0x1035,  -1,     "Intel 82801CAM (ICH3) Pro/100 Ethernet" },
159      { 0x1036,  -1,     "Intel 82801CAM (ICH3) Pro/100 Ethernet" },
160      { 0x1037,  -1,     "Intel 82801CAM (ICH3) Pro/100 Ethernet" },
161      { 0x1038,  -1,     "Intel 82801CAM (ICH3) Pro/100 VM Ethernet" },
162      { 0x1039,  -1,     "Intel 82801DB (ICH4) Pro/100 VE Ethernet" },
163      { 0x103A,  -1,     "Intel 82801DB (ICH4) Pro/100 Ethernet" },
164      { 0x103B,  -1,     "Intel 82801DB (ICH4) Pro/100 VM Ethernet" },
165      { 0x103C,  -1,     "Intel 82801DB (ICH4) Pro/100 Ethernet" },
166      { 0x103D,  -1,     "Intel 82801DB (ICH4) Pro/100 VE Ethernet" },
167      { 0x103E,  -1,     "Intel 82801DB (ICH4) Pro/100 VM Ethernet" },
168      { 0x1050,  -1,     "Intel 82801BA (D865) Pro/100 VE Ethernet" },
169      { 0x1051,  -1,     "Intel 82562ET (ICH5/ICH5R) Pro/100 VE Ethernet" },
170      { 0x1059,  -1,     "Intel 82551QM Pro/100 M Mobile Connection" },
171      { 0x1064,  -1,     "Intel 82562ET/EZ/GT/GZ (ICH6/ICH6R) Pro/100 VE Ethernet" },
172      { 0x1065,  -1,     "Intel 82562ET/EZ/GT/GZ PRO/100 VE Ethernet" },
173      { 0x1068,  -1,     "Intel 82801FBM (ICH6-M) Pro/100 VE Ethernet" },
174      { 0x1069,  -1,     "Intel 82562EM/EX/GX Pro/100 Ethernet" },
175      { 0x1091,  -1,     "Intel 82562GX Pro/100 Ethernet" },
176      { 0x1092,  -1,     "Intel Pro/100 VE Network Connection" },
177      { 0x1093,  -1,     "Intel Pro/100 VM Network Connection" },
178      { 0x1094,  -1,     "Intel Pro/100 946GZ (ICH7) Network Connection" },
179      { 0x1209,  -1,     "Intel 82559ER Embedded 10/100 Ethernet" },
180      { 0x1229,  0x01,   "Intel 82557 Pro/100 Ethernet" },
181      { 0x1229,  0x02,   "Intel 82557 Pro/100 Ethernet" },
182      { 0x1229,  0x03,   "Intel 82557 Pro/100 Ethernet" },
183      { 0x1229,  0x04,   "Intel 82558 Pro/100 Ethernet" },
184      { 0x1229,  0x05,   "Intel 82558 Pro/100 Ethernet" },
185      { 0x1229,  0x06,   "Intel 82559 Pro/100 Ethernet" },
186      { 0x1229,  0x07,   "Intel 82559 Pro/100 Ethernet" },
187      { 0x1229,  0x08,   "Intel 82559 Pro/100 Ethernet" },
188      { 0x1229,  0x09,   "Intel 82559ER Pro/100 Ethernet" },
189      { 0x1229,  0x0c,   "Intel 82550 Pro/100 Ethernet" },
190      { 0x1229,  0x0d,   "Intel 82550 Pro/100 Ethernet" },
191      { 0x1229,  0x0e,   "Intel 82550 Pro/100 Ethernet" },
192      { 0x1229,  0x0f,   "Intel 82551 Pro/100 Ethernet" },
193      { 0x1229,  0x10,   "Intel 82551 Pro/100 Ethernet" },
194      { 0x1229,  -1,     "Intel 82557/8/9 Pro/100 Ethernet" },
195      { 0x2449,  -1,     "Intel 82801BA/CAM (ICH2/3) Pro/100 Ethernet" },
196      { 0x27dc,  -1,     "Intel 82801GB (ICH7) 10/100 Ethernet" },
197      { 0,       -1,     NULL },
198 };
199
200 static int              fxp_probe(device_t dev);
201 static int              fxp_attach(device_t dev);
202 static int              fxp_detach(device_t dev);
203 static int              fxp_shutdown(device_t dev);
204 static int              fxp_suspend(device_t dev);
205 static int              fxp_resume(device_t dev);
206
207 static void             fxp_intr(void *xsc);
208 static void             fxp_intr_body(struct fxp_softc *sc,
209                                 u_int8_t statack, int count);
210
211 static void             fxp_init(void *xsc);
212 static void             fxp_tick(void *xsc);
213 static void             fxp_powerstate_d0(device_t dev);
214 static void             fxp_start(struct ifnet *ifp);
215 static void             fxp_stop(struct fxp_softc *sc);
216 static void             fxp_release(device_t dev);
217 static int              fxp_ioctl(struct ifnet *ifp, u_long command,
218                             caddr_t data, struct ucred *);
219 static void             fxp_watchdog(struct ifnet *ifp);
220 static int              fxp_add_rfabuf(struct fxp_softc *sc, struct mbuf *oldm);
221 static int              fxp_mc_addrs(struct fxp_softc *sc);
222 static void             fxp_mc_setup(struct fxp_softc *sc);
223 static u_int16_t        fxp_eeprom_getword(struct fxp_softc *sc, int offset,
224                             int autosize);
225 static void             fxp_eeprom_putword(struct fxp_softc *sc, int offset,
226                             u_int16_t data);
227 static void             fxp_autosize_eeprom(struct fxp_softc *sc);
228 static void             fxp_read_eeprom(struct fxp_softc *sc, u_short *data,
229                             int offset, int words);
230 static void             fxp_write_eeprom(struct fxp_softc *sc, u_short *data,
231                             int offset, int words);
232 static int              fxp_ifmedia_upd(struct ifnet *ifp);
233 static void             fxp_ifmedia_sts(struct ifnet *ifp,
234                             struct ifmediareq *ifmr);
235 static int              fxp_serial_ifmedia_upd(struct ifnet *ifp);
236 static void             fxp_serial_ifmedia_sts(struct ifnet *ifp,
237                             struct ifmediareq *ifmr);
238 static int              fxp_miibus_readreg(device_t dev, int phy, int reg);
239 static void             fxp_miibus_writereg(device_t dev, int phy, int reg,
240                             int value);
241 static void             fxp_load_ucode(struct fxp_softc *sc);
242 static int              sysctl_int_range(SYSCTL_HANDLER_ARGS,
243                             int low, int high);
244 static int              sysctl_hw_fxp_bundle_max(SYSCTL_HANDLER_ARGS);
245 static int              sysctl_hw_fxp_int_delay(SYSCTL_HANDLER_ARGS);
246 #ifdef DEVICE_POLLING
247 static poll_handler_t fxp_poll;
248 #endif
249
250 static void             fxp_lwcopy(volatile u_int32_t *src,
251                             volatile u_int32_t *dst);
252 static void             fxp_scb_wait(struct fxp_softc *sc);
253 static void             fxp_scb_cmd(struct fxp_softc *sc, int cmd);
254 static void             fxp_dma_wait(volatile u_int16_t *status,
255                             struct fxp_softc *sc);
256
257 static device_method_t fxp_methods[] = {
258         /* Device interface */
259         DEVMETHOD(device_probe,         fxp_probe),
260         DEVMETHOD(device_attach,        fxp_attach),
261         DEVMETHOD(device_detach,        fxp_detach),
262         DEVMETHOD(device_shutdown,      fxp_shutdown),
263         DEVMETHOD(device_suspend,       fxp_suspend),
264         DEVMETHOD(device_resume,        fxp_resume),
265
266         /* MII interface */
267         DEVMETHOD(miibus_readreg,       fxp_miibus_readreg),
268         DEVMETHOD(miibus_writereg,      fxp_miibus_writereg),
269
270         { 0, 0 }
271 };
272
273 static driver_t fxp_driver = {
274         "fxp",
275         fxp_methods,
276         sizeof(struct fxp_softc),
277 };
278
279 static devclass_t fxp_devclass;
280
281 DECLARE_DUMMY_MODULE(if_fxp);
282 MODULE_DEPEND(if_fxp, miibus, 1, 1, 1);
283 DRIVER_MODULE(if_fxp, pci, fxp_driver, fxp_devclass, 0, 0);
284 DRIVER_MODULE(if_fxp, cardbus, fxp_driver, fxp_devclass, 0, 0);
285 DRIVER_MODULE(miibus, fxp, miibus_driver, miibus_devclass, 0, 0);
286
287 static int fxp_rnr;
288 SYSCTL_INT(_hw, OID_AUTO, fxp_rnr, CTLFLAG_RW, &fxp_rnr, 0, "fxp rnr events");
289
290 /*
291  * Copy a 16-bit aligned 32-bit quantity.
292  */
293 static void
294 fxp_lwcopy(volatile u_int32_t *src, volatile u_int32_t *dst)
295 {
296 #ifdef __i386__
297         *dst = *src;
298 #else
299         volatile u_int16_t *a = (volatile u_int16_t *)src;
300         volatile u_int16_t *b = (volatile u_int16_t *)dst;
301
302         b[0] = a[0];
303         b[1] = a[1];
304 #endif
305 }
306
307 /*
308  * Wait for the previous command to be accepted (but not necessarily
309  * completed).
310  */
311 static void
312 fxp_scb_wait(struct fxp_softc *sc)
313 {
314         int i = 10000;
315
316         while (CSR_READ_1(sc, FXP_CSR_SCB_COMMAND) && --i)
317                 DELAY(2);
318         if (i == 0) {
319                 if_printf(&sc->arpcom.ac_if,
320                     "SCB timeout: 0x%x 0x%x 0x%x 0x%x\n",
321                     CSR_READ_1(sc, FXP_CSR_SCB_COMMAND),
322                     CSR_READ_1(sc, FXP_CSR_SCB_STATACK),
323                     CSR_READ_1(sc, FXP_CSR_SCB_RUSCUS),
324                     CSR_READ_2(sc, FXP_CSR_FLOWCONTROL));
325         }
326 }
327
328 static void
329 fxp_scb_cmd(struct fxp_softc *sc, int cmd)
330 {
331
332         if (cmd == FXP_SCB_COMMAND_CU_RESUME && sc->cu_resume_bug) {
333                 CSR_WRITE_1(sc, FXP_CSR_SCB_COMMAND, FXP_CB_COMMAND_NOP);
334                 fxp_scb_wait(sc);
335         }
336         CSR_WRITE_1(sc, FXP_CSR_SCB_COMMAND, cmd);
337 }
338
339 static void
340 fxp_dma_wait(volatile u_int16_t *status, struct fxp_softc *sc)
341 {
342         int i = 10000;
343
344         while (!(*status & FXP_CB_STATUS_C) && --i)
345                 DELAY(2);
346         if (i == 0)
347                 if_printf(&sc->arpcom.ac_if, "DMA timeout\n");
348 }
349
350 /*
351  * Return identification string if this is device is ours.
352  */
353 static int
354 fxp_probe(device_t dev)
355 {
356         u_int16_t devid;
357         u_int8_t revid;
358         struct fxp_ident *ident;
359
360         if (pci_get_vendor(dev) == FXP_VENDORID_INTEL) {
361                 devid = pci_get_device(dev);
362                 revid = pci_get_revid(dev);
363                 for (ident = fxp_ident_table; ident->name != NULL; ident++) {
364                         if (ident->devid == devid &&
365                             (ident->revid == revid || ident->revid == -1)) {
366                                 device_set_desc(dev, ident->name);
367                                 return (0);
368                         }
369                 }
370         }
371         return (ENXIO);
372 }
373
374 static void
375 fxp_powerstate_d0(device_t dev)
376 {
377         u_int32_t iobase, membase, irq;
378
379         if (pci_get_powerstate(dev) != PCI_POWERSTATE_D0) {
380                 /* Save important PCI config data. */
381                 iobase = pci_read_config(dev, FXP_PCI_IOBA, 4);
382                 membase = pci_read_config(dev, FXP_PCI_MMBA, 4);
383                 irq = pci_read_config(dev, PCIR_INTLINE, 4);
384
385                 /* Reset the power state. */
386                 device_printf(dev, "chip is in D%d power mode "
387                     "-- setting to D0\n", pci_get_powerstate(dev));
388
389                 pci_set_powerstate(dev, PCI_POWERSTATE_D0);
390
391                 /* Restore PCI config data. */
392                 pci_write_config(dev, FXP_PCI_IOBA, iobase, 4);
393                 pci_write_config(dev, FXP_PCI_MMBA, membase, 4);
394                 pci_write_config(dev, PCIR_INTLINE, irq, 4);
395         }
396 }
397
398 static int
399 fxp_attach(device_t dev)
400 {
401         int error = 0;
402         struct fxp_softc *sc = device_get_softc(dev);
403         struct ifnet *ifp;
404         u_int32_t val;
405         u_int16_t data;
406         int i, rid, m1, m2, prefer_iomap;
407
408         callout_init(&sc->fxp_stat_timer);
409         sysctl_ctx_init(&sc->sysctl_ctx);
410
411         /*
412          * Enable bus mastering. Enable memory space too, in case
413          * BIOS/Prom forgot about it.
414          */
415         pci_enable_busmaster(dev);
416         pci_enable_io(dev, SYS_RES_MEMORY);
417         val = pci_read_config(dev, PCIR_COMMAND, 2);
418
419         fxp_powerstate_d0(dev);
420
421         /*
422          * Figure out which we should try first - memory mapping or i/o mapping?
423          * We default to memory mapping. Then we accept an override from the
424          * command line. Then we check to see which one is enabled.
425          */
426         m1 = PCIM_CMD_MEMEN;
427         m2 = PCIM_CMD_PORTEN;
428         prefer_iomap = 0;
429         if (resource_int_value(device_get_name(dev), device_get_unit(dev),
430             "prefer_iomap", &prefer_iomap) == 0 && prefer_iomap != 0) {
431                 m1 = PCIM_CMD_PORTEN;
432                 m2 = PCIM_CMD_MEMEN;
433         }
434
435         if (val & m1) {
436                 sc->rtp =
437                     (m1 == PCIM_CMD_MEMEN)? SYS_RES_MEMORY : SYS_RES_IOPORT;
438                 sc->rgd = (m1 == PCIM_CMD_MEMEN)? FXP_PCI_MMBA : FXP_PCI_IOBA;
439                 sc->mem = bus_alloc_resource_any(dev, sc->rtp, &sc->rgd,
440                     RF_ACTIVE);
441         }
442         if (sc->mem == NULL && (val & m2)) {
443                 sc->rtp =
444                     (m2 == PCIM_CMD_MEMEN)? SYS_RES_MEMORY : SYS_RES_IOPORT;
445                 sc->rgd = (m2 == PCIM_CMD_MEMEN)? FXP_PCI_MMBA : FXP_PCI_IOBA;
446                 sc->mem = bus_alloc_resource_any(dev, sc->rtp, &sc->rgd,
447                     RF_ACTIVE);
448         }
449
450         if (!sc->mem) {
451                 device_printf(dev, "could not map device registers\n");
452                 error = ENXIO;
453                 goto fail;
454         }
455         if (bootverbose) {
456                 device_printf(dev, "using %s space register mapping\n",
457                    sc->rtp == SYS_RES_MEMORY? "memory" : "I/O");
458         }
459
460         sc->sc_st = rman_get_bustag(sc->mem);
461         sc->sc_sh = rman_get_bushandle(sc->mem);
462
463         /*
464          * Allocate our interrupt.
465          */
466         rid = 0;
467         sc->irq = bus_alloc_resource_any(dev, SYS_RES_IRQ, &rid,
468             RF_SHAREABLE | RF_ACTIVE);
469         if (sc->irq == NULL) {
470                 device_printf(dev, "could not map interrupt\n");
471                 error = ENXIO;
472                 goto fail;
473         }
474
475         /*
476          * Reset to a stable state.
477          */
478         CSR_WRITE_4(sc, FXP_CSR_PORT, FXP_PORT_SELECTIVE_RESET);
479         DELAY(10);
480
481         sc->cbl_base = kmalloc(sizeof(struct fxp_cb_tx) * FXP_NTXCB,
482             M_DEVBUF, M_WAITOK | M_ZERO);
483
484         sc->fxp_stats = kmalloc(sizeof(struct fxp_stats), M_DEVBUF,
485             M_WAITOK | M_ZERO);
486
487         sc->mcsp = kmalloc(sizeof(struct fxp_cb_mcs), M_DEVBUF, M_WAITOK);
488
489         /*
490          * Pre-allocate our receive buffers.
491          */
492         for (i = 0; i < FXP_NRFABUFS; i++) {
493                 if (fxp_add_rfabuf(sc, NULL) != 0) {
494                         goto failmem;
495                 }
496         }
497
498         /*
499          * Find out how large of an SEEPROM we have.
500          */
501         fxp_autosize_eeprom(sc);
502
503         /*
504          * Determine whether we must use the 503 serial interface.
505          */
506         fxp_read_eeprom(sc, &data, 6, 1);
507         if ((data & FXP_PHY_DEVICE_MASK) != 0 &&
508             (data & FXP_PHY_SERIAL_ONLY))
509                 sc->flags |= FXP_FLAG_SERIAL_MEDIA;
510
511         /*
512          * Create the sysctl tree
513          */
514         sc->sysctl_tree = SYSCTL_ADD_NODE(&sc->sysctl_ctx,
515             SYSCTL_STATIC_CHILDREN(_hw), OID_AUTO,
516             device_get_nameunit(dev), CTLFLAG_RD, 0, "");
517         if (sc->sysctl_tree == NULL)
518                 goto fail;
519         SYSCTL_ADD_PROC(&sc->sysctl_ctx, SYSCTL_CHILDREN(sc->sysctl_tree),
520             OID_AUTO, "int_delay", CTLTYPE_INT | CTLFLAG_RW | CTLFLAG_PRISON,
521             &sc->tunable_int_delay, 0, &sysctl_hw_fxp_int_delay, "I",
522             "FXP driver receive interrupt microcode bundling delay");
523         SYSCTL_ADD_PROC(&sc->sysctl_ctx, SYSCTL_CHILDREN(sc->sysctl_tree),
524             OID_AUTO, "bundle_max", CTLTYPE_INT | CTLFLAG_RW | CTLFLAG_PRISON,
525             &sc->tunable_bundle_max, 0, &sysctl_hw_fxp_bundle_max, "I",
526             "FXP driver receive interrupt microcode bundle size limit");
527
528         /*
529          * Pull in device tunables.
530          */
531         sc->tunable_int_delay = TUNABLE_INT_DELAY;
532         sc->tunable_bundle_max = TUNABLE_BUNDLE_MAX;
533         resource_int_value(device_get_name(dev), device_get_unit(dev),
534             "int_delay", &sc->tunable_int_delay);
535         resource_int_value(device_get_name(dev), device_get_unit(dev),
536             "bundle_max", &sc->tunable_bundle_max);
537
538         /*
539          * Find out the chip revision; lump all 82557 revs together.
540          */
541         fxp_read_eeprom(sc, &data, 5, 1);
542         if ((data >> 8) == 1)
543                 sc->revision = FXP_REV_82557;
544         else
545                 sc->revision = pci_get_revid(dev);
546
547         /*
548          * Enable workarounds for certain chip revision deficiencies.
549          *
550          * Systems based on the ICH2/ICH2-M chip from Intel, and possibly
551          * some systems based a normal 82559 design, have a defect where
552          * the chip can cause a PCI protocol violation if it receives
553          * a CU_RESUME command when it is entering the IDLE state.  The 
554          * workaround is to disable Dynamic Standby Mode, so the chip never
555          * deasserts CLKRUN#, and always remains in an active state.
556          *
557          * See Intel 82801BA/82801BAM Specification Update, Errata #30.
558          */
559         i = pci_get_device(dev);
560         if (i == 0x2449 || (i > 0x1030 && i < 0x1039) ||
561             sc->revision >= FXP_REV_82559_A0) {
562                 fxp_read_eeprom(sc, &data, 10, 1);
563                 if (data & 0x02) {                      /* STB enable */
564                         u_int16_t cksum;
565                         int i;
566
567                         device_printf(dev,
568                             "Disabling dynamic standby mode in EEPROM\n");
569                         data &= ~0x02;
570                         fxp_write_eeprom(sc, &data, 10, 1);
571                         device_printf(dev, "New EEPROM ID: 0x%x\n", data);
572                         cksum = 0;
573                         for (i = 0; i < (1 << sc->eeprom_size) - 1; i++) {
574                                 fxp_read_eeprom(sc, &data, i, 1);
575                                 cksum += data;
576                         }
577                         i = (1 << sc->eeprom_size) - 1;
578                         cksum = 0xBABA - cksum;
579                         fxp_read_eeprom(sc, &data, i, 1);
580                         fxp_write_eeprom(sc, &cksum, i, 1);
581                         device_printf(dev,
582                             "EEPROM checksum @ 0x%x: 0x%x -> 0x%x\n",
583                             i, data, cksum);
584 #if 1
585                         /*
586                          * If the user elects to continue, try the software
587                          * workaround, as it is better than nothing.
588                          */
589                         sc->flags |= FXP_FLAG_CU_RESUME_BUG;
590 #endif
591                 }
592         }
593
594         /*
595          * If we are not a 82557 chip, we can enable extended features.
596          */
597         if (sc->revision != FXP_REV_82557) {
598                 /*
599                  * If MWI is enabled in the PCI configuration, and there
600                  * is a valid cacheline size (8 or 16 dwords), then tell
601                  * the board to turn on MWI.
602                  */
603                 if (val & PCIM_CMD_MWRICEN &&
604                     pci_read_config(dev, PCIR_CACHELNSZ, 1) != 0)
605                         sc->flags |= FXP_FLAG_MWI_ENABLE;
606
607                 /* turn on the extended TxCB feature */
608                 sc->flags |= FXP_FLAG_EXT_TXCB;
609
610                 /* enable reception of long frames for VLAN */
611                 sc->flags |= FXP_FLAG_LONG_PKT_EN;
612         }
613
614         /*
615          * Read MAC address.
616          */
617         fxp_read_eeprom(sc, (u_int16_t *)sc->arpcom.ac_enaddr, 0, 3);
618         if (sc->flags & FXP_FLAG_SERIAL_MEDIA)
619                 device_printf(dev, "10Mbps\n");
620         if (bootverbose) {
621                 device_printf(dev, "PCI IDs: %04x %04x %04x %04x %04x\n",
622                     pci_get_vendor(dev), pci_get_device(dev),
623                     pci_get_subvendor(dev), pci_get_subdevice(dev),
624                     pci_get_revid(dev));
625                 fxp_read_eeprom(sc, &data, 10, 1);
626                 device_printf(dev, "Dynamic Standby mode is %s\n",
627                     data & 0x02 ? "enabled" : "disabled");
628         }
629
630         /*
631          * If this is only a 10Mbps device, then there is no MII, and
632          * the PHY will use a serial interface instead.
633          *
634          * The Seeq 80c24 AutoDUPLEX(tm) Ethernet Interface Adapter
635          * doesn't have a programming interface of any sort.  The
636          * media is sensed automatically based on how the link partner
637          * is configured.  This is, in essence, manual configuration.
638          */
639         if (sc->flags & FXP_FLAG_SERIAL_MEDIA) {
640                 ifmedia_init(&sc->sc_media, 0, fxp_serial_ifmedia_upd,
641                     fxp_serial_ifmedia_sts);
642                 ifmedia_add(&sc->sc_media, IFM_ETHER|IFM_MANUAL, 0, NULL);
643                 ifmedia_set(&sc->sc_media, IFM_ETHER|IFM_MANUAL);
644         } else {
645                 if (mii_phy_probe(dev, &sc->miibus, fxp_ifmedia_upd,
646                     fxp_ifmedia_sts)) {
647                         device_printf(dev, "MII without any PHY!\n");
648                         error = ENXIO;
649                         goto fail;
650                 }
651         }
652
653         ifp = &sc->arpcom.ac_if;
654         if_initname(ifp, device_get_name(dev), device_get_unit(dev));
655         ifp->if_baudrate = 100000000;
656         ifp->if_init = fxp_init;
657         ifp->if_softc = sc;
658         ifp->if_flags = IFF_BROADCAST | IFF_SIMPLEX | IFF_MULTICAST;
659         ifp->if_ioctl = fxp_ioctl;
660         ifp->if_start = fxp_start;
661 #ifdef DEVICE_POLLING
662         ifp->if_poll = fxp_poll;
663 #endif
664         ifp->if_watchdog = fxp_watchdog;
665
666         /*
667          * Attach the interface.
668          */
669         ether_ifattach(ifp, sc->arpcom.ac_enaddr, NULL);
670
671         /*
672          * Tell the upper layer(s) we support long frames.
673          */
674         ifp->if_data.ifi_hdrlen = sizeof(struct ether_vlan_header);
675
676         /*
677          * Let the system queue as many packets as we have available
678          * TX descriptors.
679          */
680         ifq_set_maxlen(&ifp->if_snd, FXP_USABLE_TXCB);
681         ifq_set_ready(&ifp->if_snd);
682
683         error = bus_setup_intr(dev, sc->irq, INTR_NETSAFE,
684                                fxp_intr, sc, &sc->ih, 
685                                ifp->if_serializer);
686         if (error) {
687                 ether_ifdetach(ifp);
688                 if (sc->flags & FXP_FLAG_SERIAL_MEDIA)
689                         ifmedia_removeall(&sc->sc_media);
690                 device_printf(dev, "could not setup irq\n");
691                 goto fail;
692         }
693
694         ifp->if_cpuid = ithread_cpuid(rman_get_start(sc->irq));
695         KKASSERT(ifp->if_cpuid >= 0 && ifp->if_cpuid < ncpus);
696
697         return (0);
698
699 failmem:
700         device_printf(dev, "Failed to malloc memory\n");
701         error = ENOMEM;
702 fail:
703         fxp_release(dev);
704         return (error);
705 }
706
707 /*
708  * release all resources
709  */
710 static void
711 fxp_release(device_t dev)
712 {
713         struct fxp_softc *sc = device_get_softc(dev);
714
715         if (sc->miibus)
716                 device_delete_child(dev, sc->miibus);
717         bus_generic_detach(dev);
718
719         if (sc->cbl_base)
720                 kfree(sc->cbl_base, M_DEVBUF);
721         if (sc->fxp_stats)
722                 kfree(sc->fxp_stats, M_DEVBUF);
723         if (sc->mcsp)
724                 kfree(sc->mcsp, M_DEVBUF);
725         if (sc->rfa_headm)
726                 m_freem(sc->rfa_headm);
727
728         if (sc->irq)
729                 bus_release_resource(dev, SYS_RES_IRQ, 0, sc->irq);
730         if (sc->mem)
731                 bus_release_resource(dev, sc->rtp, sc->rgd, sc->mem);
732
733         sysctl_ctx_free(&sc->sysctl_ctx);
734 }
735
736 /*
737  * Detach interface.
738  */
739 static int
740 fxp_detach(device_t dev)
741 {
742         struct fxp_softc *sc = device_get_softc(dev);
743
744         lwkt_serialize_enter(sc->arpcom.ac_if.if_serializer);
745
746         /*
747          * Stop DMA and drop transmit queue.
748          */
749         fxp_stop(sc);
750
751         /*
752          * Disable interrupts.
753          *
754          * NOTE: This should be done after fxp_stop(), because software
755          * resetting in fxp_stop() may leave interrupts turned on.
756          */
757         CSR_WRITE_1(sc, FXP_CSR_SCB_INTRCNTL, FXP_SCB_INTR_DISABLE);
758
759         /*
760          * Free all media structures.
761          */
762         if (sc->flags & FXP_FLAG_SERIAL_MEDIA)
763                 ifmedia_removeall(&sc->sc_media);
764
765         if (sc->ih)
766                 bus_teardown_intr(dev, sc->irq, sc->ih);
767
768         lwkt_serialize_exit(sc->arpcom.ac_if.if_serializer);
769
770         /*
771          * Close down routes etc.
772          */
773         ether_ifdetach(&sc->arpcom.ac_if);
774
775         /* Release our allocated resources. */
776         fxp_release(dev);
777
778         return (0);
779 }
780
781 /*
782  * Device shutdown routine. Called at system shutdown after sync. The
783  * main purpose of this routine is to shut off receiver DMA so that
784  * kernel memory doesn't get clobbered during warmboot.
785  */
786 static int
787 fxp_shutdown(device_t dev)
788 {
789         /*
790          * Make sure that DMA is disabled prior to reboot. Not doing
791          * do could allow DMA to corrupt kernel memory during the
792          * reboot before the driver initializes.
793          */
794         fxp_stop((struct fxp_softc *) device_get_softc(dev));
795         return (0);
796 }
797
798 /*
799  * Device suspend routine.  Stop the interface and save some PCI
800  * settings in case the BIOS doesn't restore them properly on
801  * resume.
802  */
803 static int
804 fxp_suspend(device_t dev)
805 {
806         struct fxp_softc *sc = device_get_softc(dev);
807         int i;
808
809         lwkt_serialize_enter(sc->arpcom.ac_if.if_serializer);
810
811         fxp_stop(sc);
812         
813         for (i = 0; i < 5; i++)
814                 sc->saved_maps[i] = pci_read_config(dev, PCIR_BAR(i), 4);
815         sc->saved_biosaddr = pci_read_config(dev, PCIR_BIOS, 4);
816         sc->saved_intline = pci_read_config(dev, PCIR_INTLINE, 1);
817         sc->saved_cachelnsz = pci_read_config(dev, PCIR_CACHELNSZ, 1);
818         sc->saved_lattimer = pci_read_config(dev, PCIR_LATTIMER, 1);
819
820         sc->suspended = 1;
821
822         lwkt_serialize_exit(sc->arpcom.ac_if.if_serializer);
823         return (0);
824 }
825
826 /*
827  * Device resume routine.  Restore some PCI settings in case the BIOS
828  * doesn't, re-enable busmastering, and restart the interface if
829  * appropriate.
830  */
831 static int
832 fxp_resume(device_t dev)
833 {
834         struct fxp_softc *sc = device_get_softc(dev);
835         struct ifnet *ifp = &sc->arpcom.ac_if;
836         int i;
837
838         lwkt_serialize_enter(sc->arpcom.ac_if.if_serializer);
839
840         fxp_powerstate_d0(dev);
841
842         /* better way to do this? */
843         for (i = 0; i < 5; i++)
844                 pci_write_config(dev, PCIR_BAR(i), sc->saved_maps[i], 4);
845         pci_write_config(dev, PCIR_BIOS, sc->saved_biosaddr, 4);
846         pci_write_config(dev, PCIR_INTLINE, sc->saved_intline, 1);
847         pci_write_config(dev, PCIR_CACHELNSZ, sc->saved_cachelnsz, 1);
848         pci_write_config(dev, PCIR_LATTIMER, sc->saved_lattimer, 1);
849
850         /* reenable busmastering and memory space */
851         pci_enable_busmaster(dev);
852         pci_enable_io(dev, SYS_RES_MEMORY);
853
854         CSR_WRITE_4(sc, FXP_CSR_PORT, FXP_PORT_SELECTIVE_RESET);
855         DELAY(10);
856
857         /* reinitialize interface if necessary */
858         if (ifp->if_flags & IFF_UP)
859                 fxp_init(sc);
860
861         sc->suspended = 0;
862
863         lwkt_serialize_exit(sc->arpcom.ac_if.if_serializer);
864         return (0);
865 }
866
867 static void 
868 fxp_eeprom_shiftin(struct fxp_softc *sc, int data, int length)
869 {
870         u_int16_t reg;
871         int x;
872
873         /*
874          * Shift in data.
875          */
876         for (x = 1 << (length - 1); x; x >>= 1) {
877                 if (data & x)
878                         reg = FXP_EEPROM_EECS | FXP_EEPROM_EEDI;
879                 else
880                         reg = FXP_EEPROM_EECS;
881                 CSR_WRITE_2(sc, FXP_CSR_EEPROMCONTROL, reg);
882                 DELAY(1);
883                 CSR_WRITE_2(sc, FXP_CSR_EEPROMCONTROL, reg | FXP_EEPROM_EESK);
884                 DELAY(1);
885                 CSR_WRITE_2(sc, FXP_CSR_EEPROMCONTROL, reg);
886                 DELAY(1);
887         }
888 }
889
890 /*
891  * Read from the serial EEPROM. Basically, you manually shift in
892  * the read opcode (one bit at a time) and then shift in the address,
893  * and then you shift out the data (all of this one bit at a time).
894  * The word size is 16 bits, so you have to provide the address for
895  * every 16 bits of data.
896  */
897 static u_int16_t
898 fxp_eeprom_getword(struct fxp_softc *sc, int offset, int autosize)
899 {
900         u_int16_t reg, data;
901         int x;
902
903         CSR_WRITE_2(sc, FXP_CSR_EEPROMCONTROL, FXP_EEPROM_EECS);
904         /*
905          * Shift in read opcode.
906          */
907         fxp_eeprom_shiftin(sc, FXP_EEPROM_OPC_READ, 3);
908         /*
909          * Shift in address.
910          */
911         data = 0;
912         for (x = 1 << (sc->eeprom_size - 1); x; x >>= 1) {
913                 if (offset & x)
914                         reg = FXP_EEPROM_EECS | FXP_EEPROM_EEDI;
915                 else
916                         reg = FXP_EEPROM_EECS;
917                 CSR_WRITE_2(sc, FXP_CSR_EEPROMCONTROL, reg);
918                 DELAY(1);
919                 CSR_WRITE_2(sc, FXP_CSR_EEPROMCONTROL, reg | FXP_EEPROM_EESK);
920                 DELAY(1);
921                 CSR_WRITE_2(sc, FXP_CSR_EEPROMCONTROL, reg);
922                 DELAY(1);
923                 reg = CSR_READ_2(sc, FXP_CSR_EEPROMCONTROL) & FXP_EEPROM_EEDO;
924                 data++;
925                 if (autosize && reg == 0) {
926                         sc->eeprom_size = data;
927                         break;
928                 }
929         }
930         /*
931          * Shift out data.
932          */
933         data = 0;
934         reg = FXP_EEPROM_EECS;
935         for (x = 1 << 15; x; x >>= 1) {
936                 CSR_WRITE_2(sc, FXP_CSR_EEPROMCONTROL, reg | FXP_EEPROM_EESK);
937                 DELAY(1);
938                 if (CSR_READ_2(sc, FXP_CSR_EEPROMCONTROL) & FXP_EEPROM_EEDO)
939                         data |= x;
940                 CSR_WRITE_2(sc, FXP_CSR_EEPROMCONTROL, reg);
941                 DELAY(1);
942         }
943         CSR_WRITE_2(sc, FXP_CSR_EEPROMCONTROL, 0);
944         DELAY(1);
945
946         return (data);
947 }
948
949 static void
950 fxp_eeprom_putword(struct fxp_softc *sc, int offset, u_int16_t data)
951 {
952         int i;
953
954         /*
955          * Erase/write enable.
956          */
957         CSR_WRITE_2(sc, FXP_CSR_EEPROMCONTROL, FXP_EEPROM_EECS);
958         fxp_eeprom_shiftin(sc, 0x4, 3);
959         fxp_eeprom_shiftin(sc, 0x03 << (sc->eeprom_size - 2), sc->eeprom_size);
960         CSR_WRITE_2(sc, FXP_CSR_EEPROMCONTROL, 0);
961         DELAY(1);
962         /*
963          * Shift in write opcode, address, data.
964          */
965         CSR_WRITE_2(sc, FXP_CSR_EEPROMCONTROL, FXP_EEPROM_EECS);
966         fxp_eeprom_shiftin(sc, FXP_EEPROM_OPC_WRITE, 3);
967         fxp_eeprom_shiftin(sc, offset, sc->eeprom_size);
968         fxp_eeprom_shiftin(sc, data, 16);
969         CSR_WRITE_2(sc, FXP_CSR_EEPROMCONTROL, 0);
970         DELAY(1);
971         /*
972          * Wait for EEPROM to finish up.
973          */
974         CSR_WRITE_2(sc, FXP_CSR_EEPROMCONTROL, FXP_EEPROM_EECS);
975         DELAY(1);
976         for (i = 0; i < 1000; i++) {
977                 if (CSR_READ_2(sc, FXP_CSR_EEPROMCONTROL) & FXP_EEPROM_EEDO)
978                         break;
979                 DELAY(50);
980         }
981         CSR_WRITE_2(sc, FXP_CSR_EEPROMCONTROL, 0);
982         DELAY(1);
983         /*
984          * Erase/write disable.
985          */
986         CSR_WRITE_2(sc, FXP_CSR_EEPROMCONTROL, FXP_EEPROM_EECS);
987         fxp_eeprom_shiftin(sc, 0x4, 3);
988         fxp_eeprom_shiftin(sc, 0, sc->eeprom_size);
989         CSR_WRITE_2(sc, FXP_CSR_EEPROMCONTROL, 0);
990         DELAY(1);
991 }
992
993 /*
994  * From NetBSD:
995  *
996  * Figure out EEPROM size.
997  *
998  * 559's can have either 64-word or 256-word EEPROMs, the 558
999  * datasheet only talks about 64-word EEPROMs, and the 557 datasheet
1000  * talks about the existance of 16 to 256 word EEPROMs.
1001  *
1002  * The only known sizes are 64 and 256, where the 256 version is used
1003  * by CardBus cards to store CIS information.
1004  *
1005  * The address is shifted in msb-to-lsb, and after the last
1006  * address-bit the EEPROM is supposed to output a `dummy zero' bit,
1007  * after which follows the actual data. We try to detect this zero, by
1008  * probing the data-out bit in the EEPROM control register just after
1009  * having shifted in a bit. If the bit is zero, we assume we've
1010  * shifted enough address bits. The data-out should be tri-state,
1011  * before this, which should translate to a logical one.
1012  */
1013 static void
1014 fxp_autosize_eeprom(struct fxp_softc *sc)
1015 {
1016
1017         /* guess maximum size of 256 words */
1018         sc->eeprom_size = 8;
1019
1020         /* autosize */
1021         fxp_eeprom_getword(sc, 0, 1);
1022 }
1023
1024 static void
1025 fxp_read_eeprom(struct fxp_softc *sc, u_short *data, int offset, int words)
1026 {
1027         int i;
1028
1029         for (i = 0; i < words; i++)
1030                 data[i] = fxp_eeprom_getword(sc, offset + i, 0);
1031 }
1032
1033 static void
1034 fxp_write_eeprom(struct fxp_softc *sc, u_short *data, int offset, int words)
1035 {
1036         int i;
1037
1038         for (i = 0; i < words; i++)
1039                 fxp_eeprom_putword(sc, offset + i, data[i]);
1040 }
1041
1042 /*
1043  * Start packet transmission on the interface.
1044  */
1045 static void
1046 fxp_start(struct ifnet *ifp)
1047 {
1048         struct fxp_softc *sc = ifp->if_softc;
1049         struct fxp_cb_tx *txp;
1050
1051         /*
1052          * See if we need to suspend xmit until the multicast filter
1053          * has been reprogrammed (which can only be done at the head
1054          * of the command chain).
1055          */
1056         if (sc->need_mcsetup) {
1057                 ifq_purge(&ifp->if_snd);
1058                 return;
1059         }
1060
1061         if ((ifp->if_flags & (IFF_RUNNING | IFF_OACTIVE)) != IFF_RUNNING)
1062                 return;
1063
1064         txp = NULL;
1065
1066         /*
1067          * We're finished if there is nothing more to add to the list or if
1068          * we're all filled up with buffers to transmit.
1069          * NOTE: One TxCB is reserved to guarantee that fxp_mc_setup() can add
1070          *       a NOP command when needed.
1071          */
1072         while (!ifq_is_empty(&ifp->if_snd) && sc->tx_queued < FXP_USABLE_TXCB) {
1073                 struct mbuf *m, *mb_head;
1074                 int segment, ntries = 0;
1075
1076                 /*
1077                  * Grab a packet to transmit.
1078                  */
1079                 mb_head = ifq_dequeue(&ifp->if_snd, NULL);
1080                 if (mb_head == NULL)
1081                         break;
1082 tbdinit:
1083                 /*
1084                  * Make sure that the packet fits into one TX desc
1085                  */
1086                 segment = 0;
1087                 for (m = mb_head; m != NULL; m = m->m_next) {
1088                         if (m->m_len != 0) {
1089                                 ++segment;
1090                                 if (segment >= FXP_NTXSEG)
1091                                         break;
1092                         }
1093                 }
1094                 if (segment >= FXP_NTXSEG) {
1095                         struct mbuf *mn;
1096
1097                         if (ntries) {
1098                                 /*
1099                                  * Packet is excessively fragmented,
1100                                  * and will never fit into one TX
1101                                  * desc.  Give it up.
1102                                  */
1103                                 m_freem(mb_head);
1104                                 ifp->if_oerrors++;
1105                                 continue;
1106                         }
1107
1108                         mn = m_dup(mb_head, MB_DONTWAIT);
1109                         if (mn == NULL) {
1110                                 m_freem(mb_head);
1111                                 ifp->if_oerrors++;
1112                                 continue;
1113                         }
1114
1115                         m_freem(mb_head);
1116                         mb_head = mn;
1117                         ntries = 1;
1118                         goto tbdinit;
1119                 }
1120
1121                 /*
1122                  * Get pointer to next available tx desc.
1123                  */
1124                 txp = sc->cbl_last->next;
1125
1126                 /*
1127                  * Go through each of the mbufs in the chain and initialize
1128                  * the transmit buffer descriptors with the physical address
1129                  * and size of the mbuf.
1130                  */
1131                 for (m = mb_head, segment = 0; m != NULL; m = m->m_next) {
1132                         if (m->m_len != 0) {
1133                                 KKASSERT(segment < FXP_NTXSEG);
1134
1135                                 txp->tbd[segment].tb_addr =
1136                                     vtophys(mtod(m, vm_offset_t));
1137                                 txp->tbd[segment].tb_size = m->m_len;
1138                                 segment++;
1139                         }
1140                 }
1141                 KKASSERT(m == NULL);
1142
1143                 txp->tbd_number = segment;
1144                 txp->mb_head = mb_head;
1145                 txp->cb_status = 0;
1146                 if (sc->tx_queued != FXP_CXINT_THRESH - 1) {
1147                         txp->cb_command =
1148                             FXP_CB_COMMAND_XMIT | FXP_CB_COMMAND_SF |
1149                             FXP_CB_COMMAND_S;
1150                 } else {
1151                         txp->cb_command =
1152                             FXP_CB_COMMAND_XMIT | FXP_CB_COMMAND_SF |
1153                             FXP_CB_COMMAND_S | FXP_CB_COMMAND_I;
1154                 }
1155                 txp->tx_threshold = tx_threshold;
1156
1157                 /*
1158                  * Advance the end of list forward.
1159                  */
1160                 sc->cbl_last->cb_command &= ~FXP_CB_COMMAND_S;
1161                 sc->cbl_last = txp;
1162
1163                 /*
1164                  * Advance the beginning of the list forward if there are
1165                  * no other packets queued (when nothing is queued, cbl_first
1166                  * sits on the last TxCB that was sent out).
1167                  */
1168                 if (sc->tx_queued == 0)
1169                         sc->cbl_first = txp;
1170
1171                 sc->tx_queued++;
1172                 /*
1173                  * Set a 5 second timer just in case we don't hear
1174                  * from the card again.
1175                  */
1176                 ifp->if_timer = 5;
1177
1178                 BPF_MTAP(ifp, mb_head);
1179         }
1180
1181         if (sc->tx_queued >= FXP_USABLE_TXCB)
1182                 ifp->if_flags |= IFF_OACTIVE;
1183
1184         /*
1185          * We're finished. If we added to the list, issue a RESUME to get DMA
1186          * going again if suspended.
1187          */
1188         if (txp != NULL) {
1189                 fxp_scb_wait(sc);
1190                 fxp_scb_cmd(sc, FXP_SCB_COMMAND_CU_RESUME);
1191         }
1192 }
1193
1194 #ifdef DEVICE_POLLING
1195
1196 static void
1197 fxp_poll(struct ifnet *ifp, enum poll_cmd cmd, int count)
1198 {
1199         struct fxp_softc *sc = ifp->if_softc;
1200         u_int8_t statack;
1201
1202         switch(cmd) {
1203         case POLL_REGISTER:
1204                 /* disable interrupts */
1205                 CSR_WRITE_1(sc, FXP_CSR_SCB_INTRCNTL, FXP_SCB_INTR_DISABLE);
1206                 break;
1207         case POLL_DEREGISTER:
1208                 /* enable interrupts */
1209                 CSR_WRITE_1(sc, FXP_CSR_SCB_INTRCNTL, 0);
1210                 break;
1211         default:
1212                 statack = FXP_SCB_STATACK_CXTNO | FXP_SCB_STATACK_CNA |
1213                           FXP_SCB_STATACK_FR;
1214                 if (cmd == POLL_AND_CHECK_STATUS) {
1215                         u_int8_t tmp;
1216
1217                         tmp = CSR_READ_1(sc, FXP_CSR_SCB_STATACK);
1218                         if (tmp == 0xff || tmp == 0)
1219                                 return; /* nothing to do */
1220                         tmp &= ~statack;
1221                         /* ack what we can */
1222                         if (tmp != 0)
1223                                 CSR_WRITE_1(sc, FXP_CSR_SCB_STATACK, tmp);
1224                         statack |= tmp;
1225                 }
1226                 fxp_intr_body(sc, statack, count);
1227                 break;
1228         }
1229 }
1230
1231 #endif /* DEVICE_POLLING */
1232
1233 /*
1234  * Process interface interrupts.
1235  */
1236 static void
1237 fxp_intr(void *xsc)
1238 {
1239         struct fxp_softc *sc = xsc;
1240         u_int8_t statack;
1241
1242         if (sc->suspended) {
1243                 return;
1244         }
1245
1246         while ((statack = CSR_READ_1(sc, FXP_CSR_SCB_STATACK)) != 0) {
1247                 /*
1248                  * It should not be possible to have all bits set; the
1249                  * FXP_SCB_INTR_SWI bit always returns 0 on a read.  If 
1250                  * all bits are set, this may indicate that the card has
1251                  * been physically ejected, so ignore it.
1252                  */  
1253                 if (statack == 0xff) 
1254                         return;
1255
1256                 /*
1257                  * First ACK all the interrupts in this pass.
1258                  */
1259                 CSR_WRITE_1(sc, FXP_CSR_SCB_STATACK, statack);
1260                 fxp_intr_body(sc, statack, -1);
1261         }
1262 }
1263
1264 static void
1265 fxp_intr_body(struct fxp_softc *sc, u_int8_t statack, int count)
1266 {
1267         struct ifnet *ifp = &sc->arpcom.ac_if;
1268         struct mbuf *m;
1269         struct fxp_rfa *rfa;
1270         int rnr = (statack & FXP_SCB_STATACK_RNR) ? 1 : 0;
1271 #ifdef ETHER_INPUT_CHAIN
1272         struct mbuf_chain chain[MAXCPU];
1273 #endif
1274
1275         if (rnr)
1276                 fxp_rnr++;
1277 #ifdef DEVICE_POLLING
1278         /* Pick up a deferred RNR condition if `count' ran out last time. */
1279         if (sc->flags & FXP_FLAG_DEFERRED_RNR) {
1280                 sc->flags &= ~FXP_FLAG_DEFERRED_RNR;
1281                 rnr = 1;
1282         }
1283 #endif
1284
1285         /*
1286          * Free any finished transmit mbuf chains.
1287          *
1288          * Handle the CNA event likt a CXTNO event. It used to
1289          * be that this event (control unit not ready) was not
1290          * encountered, but it is now with the SMPng modifications.
1291          * The exact sequence of events that occur when the interface
1292          * is brought up are different now, and if this event
1293          * goes unhandled, the configuration/rxfilter setup sequence
1294          * can stall for several seconds. The result is that no
1295          * packets go out onto the wire for about 5 to 10 seconds
1296          * after the interface is ifconfig'ed for the first time.
1297          */
1298         if (statack & (FXP_SCB_STATACK_CXTNO | FXP_SCB_STATACK_CNA)) {
1299                 struct fxp_cb_tx *txp;
1300
1301                 for (txp = sc->cbl_first; sc->tx_queued &&
1302                     (txp->cb_status & FXP_CB_STATUS_C) != 0;
1303                     txp = txp->next) {
1304                         if ((m = txp->mb_head) != NULL) {
1305                                 txp->mb_head = NULL;
1306                                 sc->tx_queued--;
1307                                 m_freem(m);
1308                         } else {
1309                                 sc->tx_queued--;
1310                         }
1311                 }
1312                 sc->cbl_first = txp;
1313
1314                 if (sc->tx_queued < FXP_USABLE_TXCB)
1315                         ifp->if_flags &= ~IFF_OACTIVE;
1316
1317                 if (sc->tx_queued == 0) {
1318                         ifp->if_timer = 0;
1319                         if (sc->need_mcsetup)
1320                                 fxp_mc_setup(sc);
1321                 }
1322
1323                 /*
1324                  * Try to start more packets transmitting.
1325                  */
1326                 if (!ifq_is_empty(&ifp->if_snd))
1327                         if_devstart(ifp);
1328         }
1329
1330         /*
1331          * Just return if nothing happened on the receive side.
1332          */
1333         if (!rnr && (statack & FXP_SCB_STATACK_FR) == 0)
1334                 return;
1335
1336 #ifdef ETHER_INPUT_CHAIN
1337         ether_input_chain_init(chain);
1338 #endif
1339
1340         /*
1341          * Process receiver interrupts. If a no-resource (RNR)
1342          * condition exists, get whatever packets we can and
1343          * re-start the receiver.
1344          *
1345          * When using polling, we do not process the list to completion,
1346          * so when we get an RNR interrupt we must defer the restart
1347          * until we hit the last buffer with the C bit set.
1348          * If we run out of cycles and rfa_headm has the C bit set,
1349          * record the pending RNR in the FXP_FLAG_DEFERRED_RNR flag so
1350          * that the info will be used in the subsequent polling cycle.
1351          */
1352         for (;;) {
1353                 m = sc->rfa_headm;
1354                 rfa = (struct fxp_rfa *)(m->m_ext.ext_buf +
1355                     RFA_ALIGNMENT_FUDGE);
1356
1357 #ifdef DEVICE_POLLING /* loop at most count times if count >=0 */
1358                 if (count >= 0 && count-- == 0) {
1359                         if (rnr) {
1360                                 /* Defer RNR processing until the next time. */
1361                                 sc->flags |= FXP_FLAG_DEFERRED_RNR;
1362                                 rnr = 0;
1363                         }
1364                         break;
1365                 }
1366 #endif /* DEVICE_POLLING */
1367
1368                 if ( (rfa->rfa_status & FXP_RFA_STATUS_C) == 0)
1369                         break;
1370
1371                 /*
1372                  * Remove first packet from the chain.
1373                  */
1374                 sc->rfa_headm = m->m_next;
1375                 m->m_next = NULL;
1376
1377                 /*
1378                  * Add a new buffer to the receive chain.
1379                  * If this fails, the old buffer is recycled
1380                  * instead.
1381                  */
1382                 if (fxp_add_rfabuf(sc, m) == 0) {
1383                         int total_len;
1384
1385                         /*
1386                          * Fetch packet length (the top 2 bits of
1387                          * actual_size are flags set by the controller
1388                          * upon completion), and drop the packet in case
1389                          * of bogus length or CRC errors.
1390                          */
1391                         total_len = rfa->actual_size & 0x3fff;
1392                         if (total_len < sizeof(struct ether_header) ||
1393                             total_len > MCLBYTES - RFA_ALIGNMENT_FUDGE -
1394                                 sizeof(struct fxp_rfa) ||
1395                             rfa->rfa_status & FXP_RFA_STATUS_CRC) {
1396                                 m_freem(m);
1397                                 continue;
1398                         }
1399                         m->m_pkthdr.len = m->m_len = total_len;
1400 #ifdef ETHER_INPUT_CHAIN
1401 #ifdef ETHER_INPUT2
1402                         ether_input_chain2(ifp, m, chain);
1403 #else
1404                         ether_input_chain(ifp, m, chain);
1405 #endif
1406 #else
1407                         ifp->if_input(ifp, m);
1408 #endif
1409                 }
1410         }
1411
1412 #ifdef ETHER_INPUT_CHAIN
1413         ether_input_dispatch(chain);
1414 #endif
1415
1416         if (rnr) {
1417                 fxp_scb_wait(sc);
1418                 CSR_WRITE_4(sc, FXP_CSR_SCB_GENERAL,
1419                     vtophys(sc->rfa_headm->m_ext.ext_buf) +
1420                     RFA_ALIGNMENT_FUDGE);
1421                 fxp_scb_cmd(sc, FXP_SCB_COMMAND_RU_START);
1422         }
1423 }
1424
1425 /*
1426  * Update packet in/out/collision statistics. The i82557 doesn't
1427  * allow you to access these counters without doing a fairly
1428  * expensive DMA to get _all_ of the statistics it maintains, so
1429  * we do this operation here only once per second. The statistics
1430  * counters in the kernel are updated from the previous dump-stats
1431  * DMA and then a new dump-stats DMA is started. The on-chip
1432  * counters are zeroed when the DMA completes. If we can't start
1433  * the DMA immediately, we don't wait - we just prepare to read
1434  * them again next time.
1435  */
1436 static void
1437 fxp_tick(void *xsc)
1438 {
1439         struct fxp_softc *sc = xsc;
1440         struct ifnet *ifp = &sc->arpcom.ac_if;
1441         struct fxp_stats *sp = sc->fxp_stats;
1442         struct fxp_cb_tx *txp;
1443         struct mbuf *m;
1444
1445         lwkt_serialize_enter(sc->arpcom.ac_if.if_serializer);
1446
1447         ifp->if_opackets += sp->tx_good;
1448         ifp->if_collisions += sp->tx_total_collisions;
1449         if (sp->rx_good) {
1450                 ifp->if_ipackets += sp->rx_good;
1451                 sc->rx_idle_secs = 0;
1452         } else {
1453                 /*
1454                  * Receiver's been idle for another second.
1455                  */
1456                 sc->rx_idle_secs++;
1457         }
1458         ifp->if_ierrors +=
1459             sp->rx_crc_errors +
1460             sp->rx_alignment_errors +
1461             sp->rx_rnr_errors +
1462             sp->rx_overrun_errors;
1463         /*
1464          * If any transmit underruns occured, bump up the transmit
1465          * threshold by another 512 bytes (64 * 8).
1466          */
1467         if (sp->tx_underruns) {
1468                 ifp->if_oerrors += sp->tx_underruns;
1469                 if (tx_threshold < 192)
1470                         tx_threshold += 64;
1471         }
1472
1473         /*
1474          * Release any xmit buffers that have completed DMA. This isn't
1475          * strictly necessary to do here, but it's advantagous for mbufs
1476          * with external storage to be released in a timely manner rather
1477          * than being defered for a potentially long time. This limits
1478          * the delay to a maximum of one second.
1479          */
1480         for (txp = sc->cbl_first; sc->tx_queued &&
1481             (txp->cb_status & FXP_CB_STATUS_C) != 0;
1482             txp = txp->next) {
1483                 if ((m = txp->mb_head) != NULL) {
1484                         txp->mb_head = NULL;
1485                         sc->tx_queued--;
1486                         m_freem(m);
1487                 } else {
1488                         sc->tx_queued--;
1489                 }
1490         }
1491         sc->cbl_first = txp;
1492
1493         if (sc->tx_queued < FXP_USABLE_TXCB)
1494                 ifp->if_flags &= ~IFF_OACTIVE;
1495         if (sc->tx_queued == 0)
1496                 ifp->if_timer = 0;
1497
1498         /*
1499          * Try to start more packets transmitting.
1500          */
1501         if (!ifq_is_empty(&ifp->if_snd))
1502                 if_devstart(ifp);
1503
1504         /*
1505          * If we haven't received any packets in FXP_MAC_RX_IDLE seconds,
1506          * then assume the receiver has locked up and attempt to clear
1507          * the condition by reprogramming the multicast filter. This is
1508          * a work-around for a bug in the 82557 where the receiver locks
1509          * up if it gets certain types of garbage in the syncronization
1510          * bits prior to the packet header. This bug is supposed to only
1511          * occur in 10Mbps mode, but has been seen to occur in 100Mbps
1512          * mode as well (perhaps due to a 10/100 speed transition).
1513          */
1514         if (sc->rx_idle_secs > FXP_MAX_RX_IDLE) {
1515                 sc->rx_idle_secs = 0;
1516                 fxp_mc_setup(sc);
1517         }
1518         /*
1519          * If there is no pending command, start another stats
1520          * dump. Otherwise punt for now.
1521          */
1522         if (CSR_READ_1(sc, FXP_CSR_SCB_COMMAND) == 0) {
1523                 /*
1524                  * Start another stats dump.
1525                  */
1526                 fxp_scb_cmd(sc, FXP_SCB_COMMAND_CU_DUMPRESET);
1527         } else {
1528                 /*
1529                  * A previous command is still waiting to be accepted.
1530                  * Just zero our copy of the stats and wait for the
1531                  * next timer event to update them.
1532                  */
1533                 sp->tx_good = 0;
1534                 sp->tx_underruns = 0;
1535                 sp->tx_total_collisions = 0;
1536
1537                 sp->rx_good = 0;
1538                 sp->rx_crc_errors = 0;
1539                 sp->rx_alignment_errors = 0;
1540                 sp->rx_rnr_errors = 0;
1541                 sp->rx_overrun_errors = 0;
1542         }
1543         if (sc->miibus != NULL)
1544                 mii_tick(device_get_softc(sc->miibus));
1545         /*
1546          * Schedule another timeout one second from now.
1547          */
1548         callout_reset(&sc->fxp_stat_timer, hz, fxp_tick, sc);
1549
1550         lwkt_serialize_exit(sc->arpcom.ac_if.if_serializer);
1551 }
1552
1553 /*
1554  * Stop the interface. Cancels the statistics updater and resets
1555  * the interface.
1556  */
1557 static void
1558 fxp_stop(struct fxp_softc *sc)
1559 {
1560         struct ifnet *ifp = &sc->arpcom.ac_if;
1561         struct fxp_cb_tx *txp;
1562         int i;
1563
1564         ifp->if_flags &= ~(IFF_RUNNING | IFF_OACTIVE);
1565         ifp->if_timer = 0;
1566
1567         /*
1568          * Cancel stats updater.
1569          */
1570         callout_stop(&sc->fxp_stat_timer);
1571
1572         /*
1573          * Issue software reset, which also unloads the microcode.
1574          */
1575         sc->flags &= ~FXP_FLAG_UCODE;
1576         CSR_WRITE_4(sc, FXP_CSR_PORT, FXP_PORT_SOFTWARE_RESET);
1577         DELAY(50);
1578
1579         /*
1580          * Release any xmit buffers.
1581          */
1582         txp = sc->cbl_base;
1583         if (txp != NULL) {
1584                 for (i = 0; i < FXP_NTXCB; i++) {
1585                         if (txp[i].mb_head != NULL) {
1586                                 m_freem(txp[i].mb_head);
1587                                 txp[i].mb_head = NULL;
1588                         }
1589                 }
1590         }
1591         sc->tx_queued = 0;
1592
1593         /*
1594          * Free all the receive buffers then reallocate/reinitialize
1595          */
1596         if (sc->rfa_headm != NULL)
1597                 m_freem(sc->rfa_headm);
1598         sc->rfa_headm = NULL;
1599         sc->rfa_tailm = NULL;
1600         for (i = 0; i < FXP_NRFABUFS; i++) {
1601                 if (fxp_add_rfabuf(sc, NULL) != 0) {
1602                         /*
1603                          * This "can't happen" - we're at splimp()
1604                          * and we just freed all the buffers we need
1605                          * above.
1606                          */
1607                         panic("fxp_stop: no buffers!");
1608                 }
1609         }
1610 }
1611
1612 /*
1613  * Watchdog/transmission transmit timeout handler. Called when a
1614  * transmission is started on the interface, but no interrupt is
1615  * received before the timeout. This usually indicates that the
1616  * card has wedged for some reason.
1617  */
1618 static void
1619 fxp_watchdog(struct ifnet *ifp)
1620 {
1621         if_printf(ifp, "device timeout\n");
1622         ifp->if_oerrors++;
1623         fxp_init(ifp->if_softc);
1624 }
1625
1626 static void
1627 fxp_init(void *xsc)
1628 {
1629         struct fxp_softc *sc = xsc;
1630         struct ifnet *ifp = &sc->arpcom.ac_if;
1631         struct fxp_cb_config *cbp;
1632         struct fxp_cb_ias *cb_ias;
1633         struct fxp_cb_tx *txp;
1634         struct fxp_cb_mcs *mcsp;
1635         int i, prm;
1636
1637         /*
1638          * Cancel any pending I/O
1639          */
1640         fxp_stop(sc);
1641
1642         prm = (ifp->if_flags & IFF_PROMISC) ? 1 : 0;
1643
1644         /*
1645          * Initialize base of CBL and RFA memory. Loading with zero
1646          * sets it up for regular linear addressing.
1647          */
1648         CSR_WRITE_4(sc, FXP_CSR_SCB_GENERAL, 0);
1649         fxp_scb_cmd(sc, FXP_SCB_COMMAND_CU_BASE);
1650
1651         fxp_scb_wait(sc);
1652         fxp_scb_cmd(sc, FXP_SCB_COMMAND_RU_BASE);
1653
1654         /*
1655          * Initialize base of dump-stats buffer.
1656          */
1657         fxp_scb_wait(sc);
1658         CSR_WRITE_4(sc, FXP_CSR_SCB_GENERAL, vtophys(sc->fxp_stats));
1659         fxp_scb_cmd(sc, FXP_SCB_COMMAND_CU_DUMP_ADR);
1660
1661         /*
1662          * Attempt to load microcode if requested.
1663          */
1664         if (ifp->if_flags & IFF_LINK0 && (sc->flags & FXP_FLAG_UCODE) == 0)
1665                 fxp_load_ucode(sc);
1666
1667         /*
1668          * Initialize the multicast address list.
1669          */
1670         if (fxp_mc_addrs(sc)) {
1671                 mcsp = sc->mcsp;
1672                 mcsp->cb_status = 0;
1673                 mcsp->cb_command = FXP_CB_COMMAND_MCAS | FXP_CB_COMMAND_EL;
1674                 mcsp->link_addr = -1;
1675                 /*
1676                  * Start the multicast setup command.
1677                  */
1678                 fxp_scb_wait(sc);
1679                 CSR_WRITE_4(sc, FXP_CSR_SCB_GENERAL, vtophys(&mcsp->cb_status));
1680                 fxp_scb_cmd(sc, FXP_SCB_COMMAND_CU_START);
1681                 /* ...and wait for it to complete. */
1682                 fxp_dma_wait(&mcsp->cb_status, sc);
1683         }
1684
1685         /*
1686          * We temporarily use memory that contains the TxCB list to
1687          * construct the config CB. The TxCB list memory is rebuilt
1688          * later.
1689          */
1690         cbp = (struct fxp_cb_config *) sc->cbl_base;
1691
1692         /*
1693          * This bcopy is kind of disgusting, but there are a bunch of must be
1694          * zero and must be one bits in this structure and this is the easiest
1695          * way to initialize them all to proper values.
1696          */
1697         bcopy(fxp_cb_config_template,
1698                 (void *)(uintptr_t)(volatile void *)&cbp->cb_status,
1699                 sizeof(fxp_cb_config_template));
1700
1701         cbp->cb_status =        0;
1702         cbp->cb_command =       FXP_CB_COMMAND_CONFIG | FXP_CB_COMMAND_EL;
1703         cbp->link_addr =        -1;     /* (no) next command */
1704         cbp->byte_count =       22;     /* (22) bytes to config */
1705         cbp->rx_fifo_limit =    8;      /* rx fifo threshold (32 bytes) */
1706         cbp->tx_fifo_limit =    0;      /* tx fifo threshold (0 bytes) */
1707         cbp->adaptive_ifs =     0;      /* (no) adaptive interframe spacing */
1708         cbp->mwi_enable =       sc->flags & FXP_FLAG_MWI_ENABLE ? 1 : 0;
1709         cbp->type_enable =      0;      /* actually reserved */
1710         cbp->read_align_en =    sc->flags & FXP_FLAG_READ_ALIGN ? 1 : 0;
1711         cbp->end_wr_on_cl =     sc->flags & FXP_FLAG_WRITE_ALIGN ? 1 : 0;
1712         cbp->rx_dma_bytecount = 0;      /* (no) rx DMA max */
1713         cbp->tx_dma_bytecount = 0;      /* (no) tx DMA max */
1714         cbp->dma_mbce =         0;      /* (disable) dma max counters */
1715         cbp->late_scb =         0;      /* (don't) defer SCB update */
1716         cbp->direct_dma_dis =   1;      /* disable direct rcv dma mode */
1717         cbp->tno_int_or_tco_en =0;      /* (disable) tx not okay interrupt */
1718         cbp->ci_int =           1;      /* interrupt on CU idle */
1719         cbp->ext_txcb_dis =     sc->flags & FXP_FLAG_EXT_TXCB ? 0 : 1;
1720         cbp->ext_stats_dis =    1;      /* disable extended counters */
1721         cbp->keep_overrun_rx =  0;      /* don't pass overrun frames to host */
1722         cbp->save_bf =          sc->revision == FXP_REV_82557 ? 1 : prm;
1723         cbp->disc_short_rx =    !prm;   /* discard short packets */
1724         cbp->underrun_retry =   1;      /* retry mode (once) on DMA underrun */
1725         cbp->two_frames =       0;      /* do not limit FIFO to 2 frames */
1726         cbp->dyn_tbd =          0;      /* (no) dynamic TBD mode */
1727         cbp->mediatype =        sc->flags & FXP_FLAG_SERIAL_MEDIA ? 0 : 1;
1728         cbp->csma_dis =         0;      /* (don't) disable link */
1729         cbp->tcp_udp_cksum =    0;      /* (don't) enable checksum */
1730         cbp->vlan_tco =         0;      /* (don't) enable vlan wakeup */
1731         cbp->link_wake_en =     0;      /* (don't) assert PME# on link change */
1732         cbp->arp_wake_en =      0;      /* (don't) assert PME# on arp */
1733         cbp->mc_wake_en =       0;      /* (don't) enable PME# on mcmatch */
1734         cbp->nsai =             1;      /* (don't) disable source addr insert */
1735         cbp->preamble_length =  2;      /* (7 byte) preamble */
1736         cbp->loopback =         0;      /* (don't) loopback */
1737         cbp->linear_priority =  0;      /* (normal CSMA/CD operation) */
1738         cbp->linear_pri_mode =  0;      /* (wait after xmit only) */
1739         cbp->interfrm_spacing = 6;      /* (96 bits of) interframe spacing */
1740         cbp->promiscuous =      prm;    /* promiscuous mode */
1741         cbp->bcast_disable =    0;      /* (don't) disable broadcasts */
1742         cbp->wait_after_win =   0;      /* (don't) enable modified backoff alg*/
1743         cbp->ignore_ul =        0;      /* consider U/L bit in IA matching */
1744         cbp->crc16_en =         0;      /* (don't) enable crc-16 algorithm */
1745         cbp->crscdt =           sc->flags & FXP_FLAG_SERIAL_MEDIA ? 1 : 0;
1746
1747         cbp->stripping =        !prm;   /* truncate rx packet to byte count */
1748         cbp->padding =          1;      /* (do) pad short tx packets */
1749         cbp->rcv_crc_xfer =     0;      /* (don't) xfer CRC to host */
1750         cbp->long_rx_en =       sc->flags & FXP_FLAG_LONG_PKT_EN ? 1 : 0;
1751         cbp->ia_wake_en =       0;      /* (don't) wake up on address match */
1752         cbp->magic_pkt_dis =    0;      /* (don't) disable magic packet */
1753                                         /* must set wake_en in PMCSR also */
1754         cbp->force_fdx =        0;      /* (don't) force full duplex */
1755         cbp->fdx_pin_en =       1;      /* (enable) FDX# pin */
1756         cbp->multi_ia =         0;      /* (don't) accept multiple IAs */
1757         cbp->mc_all =           sc->flags & FXP_FLAG_ALL_MCAST ? 1 : 0;
1758
1759         if (sc->revision == FXP_REV_82557) {
1760                 /*
1761                  * The 82557 has no hardware flow control, the values
1762                  * below are the defaults for the chip.
1763                  */
1764                 cbp->fc_delay_lsb =     0;
1765                 cbp->fc_delay_msb =     0x40;
1766                 cbp->pri_fc_thresh =    3;
1767                 cbp->tx_fc_dis =        0;
1768                 cbp->rx_fc_restop =     0;
1769                 cbp->rx_fc_restart =    0;
1770                 cbp->fc_filter =        0;
1771                 cbp->pri_fc_loc =       1;
1772         } else {
1773                 cbp->fc_delay_lsb =     0x1f;
1774                 cbp->fc_delay_msb =     0x01;
1775                 cbp->pri_fc_thresh =    3;
1776                 cbp->tx_fc_dis =        0;      /* enable transmit FC */
1777                 cbp->rx_fc_restop =     1;      /* enable FC restop frames */
1778                 cbp->rx_fc_restart =    1;      /* enable FC restart frames */
1779                 cbp->fc_filter =        !prm;   /* drop FC frames to host */
1780                 cbp->pri_fc_loc =       1;      /* FC pri location (byte31) */
1781         }
1782
1783         /*
1784          * Start the config command/DMA.
1785          */
1786         fxp_scb_wait(sc);
1787         CSR_WRITE_4(sc, FXP_CSR_SCB_GENERAL, vtophys(&cbp->cb_status));
1788         fxp_scb_cmd(sc, FXP_SCB_COMMAND_CU_START);
1789         /* ...and wait for it to complete. */
1790         fxp_dma_wait(&cbp->cb_status, sc);
1791
1792         /*
1793          * Now initialize the station address. Temporarily use the TxCB
1794          * memory area like we did above for the config CB.
1795          */
1796         cb_ias = (struct fxp_cb_ias *) sc->cbl_base;
1797         cb_ias->cb_status = 0;
1798         cb_ias->cb_command = FXP_CB_COMMAND_IAS | FXP_CB_COMMAND_EL;
1799         cb_ias->link_addr = -1;
1800         bcopy(sc->arpcom.ac_enaddr,
1801             (void *)(uintptr_t)(volatile void *)cb_ias->macaddr,
1802             sizeof(sc->arpcom.ac_enaddr));
1803
1804         /*
1805          * Start the IAS (Individual Address Setup) command/DMA.
1806          */
1807         fxp_scb_wait(sc);
1808         fxp_scb_cmd(sc, FXP_SCB_COMMAND_CU_START);
1809         /* ...and wait for it to complete. */
1810         fxp_dma_wait(&cb_ias->cb_status, sc);
1811
1812         /*
1813          * Initialize transmit control block (TxCB) list.
1814          */
1815
1816         txp = sc->cbl_base;
1817         bzero(txp, sizeof(struct fxp_cb_tx) * FXP_NTXCB);
1818         for (i = 0; i < FXP_NTXCB; i++) {
1819                 txp[i].cb_status = FXP_CB_STATUS_C | FXP_CB_STATUS_OK;
1820                 txp[i].cb_command = FXP_CB_COMMAND_NOP;
1821                 txp[i].link_addr =
1822                     vtophys(&txp[(i + 1) & FXP_TXCB_MASK].cb_status);
1823                 if (sc->flags & FXP_FLAG_EXT_TXCB)
1824                         txp[i].tbd_array_addr = vtophys(&txp[i].tbd[2]);
1825                 else
1826                         txp[i].tbd_array_addr = vtophys(&txp[i].tbd[0]);
1827                 txp[i].next = &txp[(i + 1) & FXP_TXCB_MASK];
1828         }
1829         /*
1830          * Set the suspend flag on the first TxCB and start the control
1831          * unit. It will execute the NOP and then suspend.
1832          */
1833         txp->cb_command = FXP_CB_COMMAND_NOP | FXP_CB_COMMAND_S;
1834         sc->cbl_first = sc->cbl_last = txp;
1835         sc->tx_queued = 1;
1836
1837         fxp_scb_wait(sc);
1838         fxp_scb_cmd(sc, FXP_SCB_COMMAND_CU_START);
1839
1840         /*
1841          * Initialize receiver buffer area - RFA.
1842          */
1843         fxp_scb_wait(sc);
1844         CSR_WRITE_4(sc, FXP_CSR_SCB_GENERAL,
1845             vtophys(sc->rfa_headm->m_ext.ext_buf) + RFA_ALIGNMENT_FUDGE);
1846         fxp_scb_cmd(sc, FXP_SCB_COMMAND_RU_START);
1847
1848         /*
1849          * Set current media.
1850          */
1851         if (sc->miibus != NULL)
1852                 mii_mediachg(device_get_softc(sc->miibus));
1853
1854         ifp->if_flags |= IFF_RUNNING;
1855         ifp->if_flags &= ~IFF_OACTIVE;
1856
1857         /*
1858          * Enable interrupts.
1859          */
1860 #ifdef DEVICE_POLLING
1861         /*
1862          * ... but only do that if we are not polling. And because (presumably)
1863          * the default is interrupts on, we need to disable them explicitly!
1864          */
1865         if ( ifp->if_flags & IFF_POLLING )
1866                 CSR_WRITE_1(sc, FXP_CSR_SCB_INTRCNTL, FXP_SCB_INTR_DISABLE);
1867         else
1868 #endif /* DEVICE_POLLING */
1869         CSR_WRITE_1(sc, FXP_CSR_SCB_INTRCNTL, 0);
1870
1871         /*
1872          * Start stats updater.
1873          */
1874         callout_reset(&sc->fxp_stat_timer, hz, fxp_tick, sc);
1875 }
1876
1877 static int
1878 fxp_serial_ifmedia_upd(struct ifnet *ifp)
1879 {
1880
1881         return (0);
1882 }
1883
1884 static void
1885 fxp_serial_ifmedia_sts(struct ifnet *ifp, struct ifmediareq *ifmr)
1886 {
1887
1888         ifmr->ifm_active = IFM_ETHER|IFM_MANUAL;
1889 }
1890
1891 /*
1892  * Change media according to request.
1893  */
1894 static int
1895 fxp_ifmedia_upd(struct ifnet *ifp)
1896 {
1897         struct fxp_softc *sc = ifp->if_softc;
1898         struct mii_data *mii;
1899
1900         mii = device_get_softc(sc->miibus);
1901         mii_mediachg(mii);
1902         return (0);
1903 }
1904
1905 /*
1906  * Notify the world which media we're using.
1907  */
1908 static void
1909 fxp_ifmedia_sts(struct ifnet *ifp, struct ifmediareq *ifmr)
1910 {
1911         struct fxp_softc *sc = ifp->if_softc;
1912         struct mii_data *mii;
1913
1914         mii = device_get_softc(sc->miibus);
1915         mii_pollstat(mii);
1916         ifmr->ifm_active = mii->mii_media_active;
1917         ifmr->ifm_status = mii->mii_media_status;
1918
1919         if (ifmr->ifm_status & IFM_10_T && sc->flags & FXP_FLAG_CU_RESUME_BUG)
1920                 sc->cu_resume_bug = 1;
1921         else
1922                 sc->cu_resume_bug = 0;
1923 }
1924
1925 /*
1926  * Add a buffer to the end of the RFA buffer list.
1927  * Return 0 if successful, 1 for failure. A failure results in
1928  * adding the 'oldm' (if non-NULL) on to the end of the list -
1929  * tossing out its old contents and recycling it.
1930  * The RFA struct is stuck at the beginning of mbuf cluster and the
1931  * data pointer is fixed up to point just past it.
1932  */
1933 static int
1934 fxp_add_rfabuf(struct fxp_softc *sc, struct mbuf *oldm)
1935 {
1936         u_int32_t v;
1937         struct mbuf *m;
1938         struct fxp_rfa *rfa, *p_rfa;
1939
1940         m = m_getcl(MB_DONTWAIT, MT_DATA, M_PKTHDR);
1941         if (m == NULL) { /* try to recycle the old mbuf instead */
1942                 if (oldm == NULL)
1943                         return 1;
1944                 m = oldm;
1945                 m->m_data = m->m_ext.ext_buf;
1946         }
1947
1948         /*
1949          * Move the data pointer up so that the incoming data packet
1950          * will be 32-bit aligned.
1951          */
1952         m->m_data += RFA_ALIGNMENT_FUDGE;
1953
1954         /*
1955          * Get a pointer to the base of the mbuf cluster and move
1956          * data start past it.
1957          */
1958         rfa = mtod(m, struct fxp_rfa *);
1959         m->m_data += sizeof(struct fxp_rfa);
1960         rfa->size = (u_int16_t)(MCLBYTES - sizeof(struct fxp_rfa) - RFA_ALIGNMENT_FUDGE);
1961
1962         /*
1963          * Initialize the rest of the RFA.  Note that since the RFA
1964          * is misaligned, we cannot store values directly.  Instead,
1965          * we use an optimized, inline copy.
1966          */
1967
1968         rfa->rfa_status = 0;
1969         rfa->rfa_control = FXP_RFA_CONTROL_EL;
1970         rfa->actual_size = 0;
1971
1972         v = -1;
1973         fxp_lwcopy(&v, (volatile u_int32_t *) rfa->link_addr);
1974         fxp_lwcopy(&v, (volatile u_int32_t *) rfa->rbd_addr);
1975
1976         /*
1977          * If there are other buffers already on the list, attach this
1978          * one to the end by fixing up the tail to point to this one.
1979          */
1980         if (sc->rfa_headm != NULL) {
1981                 p_rfa = (struct fxp_rfa *) (sc->rfa_tailm->m_ext.ext_buf +
1982                     RFA_ALIGNMENT_FUDGE);
1983                 sc->rfa_tailm->m_next = m;
1984                 v = vtophys(rfa);
1985                 fxp_lwcopy(&v, (volatile u_int32_t *) p_rfa->link_addr);
1986                 p_rfa->rfa_control = 0;
1987         } else {
1988                 sc->rfa_headm = m;
1989         }
1990         sc->rfa_tailm = m;
1991
1992         return (m == oldm);
1993 }
1994
1995 static int
1996 fxp_miibus_readreg(device_t dev, int phy, int reg)
1997 {
1998         struct fxp_softc *sc = device_get_softc(dev);
1999         int count = 10000;
2000         int value;
2001
2002         CSR_WRITE_4(sc, FXP_CSR_MDICONTROL,
2003             (FXP_MDI_READ << 26) | (reg << 16) | (phy << 21));
2004
2005         while (((value = CSR_READ_4(sc, FXP_CSR_MDICONTROL)) & 0x10000000) == 0
2006             && count--)
2007                 DELAY(10);
2008
2009         if (count <= 0)
2010                 device_printf(dev, "fxp_miibus_readreg: timed out\n");
2011
2012         return (value & 0xffff);
2013 }
2014
2015 static void
2016 fxp_miibus_writereg(device_t dev, int phy, int reg, int value)
2017 {
2018         struct fxp_softc *sc = device_get_softc(dev);
2019         int count = 10000;
2020
2021         CSR_WRITE_4(sc, FXP_CSR_MDICONTROL,
2022             (FXP_MDI_WRITE << 26) | (reg << 16) | (phy << 21) |
2023             (value & 0xffff));
2024
2025         while ((CSR_READ_4(sc, FXP_CSR_MDICONTROL) & 0x10000000) == 0 &&
2026             count--)
2027                 DELAY(10);
2028
2029         if (count <= 0)
2030                 device_printf(dev, "fxp_miibus_writereg: timed out\n");
2031 }
2032
2033 static int
2034 fxp_ioctl(struct ifnet *ifp, u_long command, caddr_t data, struct ucred *cr)
2035 {
2036         struct fxp_softc *sc = ifp->if_softc;
2037         struct ifreq *ifr = (struct ifreq *)data;
2038         struct mii_data *mii;
2039         int error = 0;
2040
2041         switch (command) {
2042
2043         case SIOCSIFFLAGS:
2044                 if (ifp->if_flags & IFF_ALLMULTI)
2045                         sc->flags |= FXP_FLAG_ALL_MCAST;
2046                 else
2047                         sc->flags &= ~FXP_FLAG_ALL_MCAST;
2048
2049                 /*
2050                  * If interface is marked up and not running, then start it.
2051                  * If it is marked down and running, stop it.
2052                  * XXX If it's up then re-initialize it. This is so flags
2053                  * such as IFF_PROMISC are handled.
2054                  */
2055                 if (ifp->if_flags & IFF_UP) {
2056                         fxp_init(sc);
2057                 } else {
2058                         if (ifp->if_flags & IFF_RUNNING)
2059                                 fxp_stop(sc);
2060                 }
2061                 break;
2062
2063         case SIOCADDMULTI:
2064         case SIOCDELMULTI:
2065                 if (ifp->if_flags & IFF_ALLMULTI)
2066                         sc->flags |= FXP_FLAG_ALL_MCAST;
2067                 else
2068                         sc->flags &= ~FXP_FLAG_ALL_MCAST;
2069                 /*
2070                  * Multicast list has changed; set the hardware filter
2071                  * accordingly.
2072                  */
2073                 if ((sc->flags & FXP_FLAG_ALL_MCAST) == 0)
2074                         fxp_mc_setup(sc);
2075                 /*
2076                  * fxp_mc_setup() can set FXP_FLAG_ALL_MCAST, so check it
2077                  * again rather than else {}.
2078                  */
2079                 if (sc->flags & FXP_FLAG_ALL_MCAST)
2080                         fxp_init(sc);
2081                 error = 0;
2082                 break;
2083
2084         case SIOCSIFMEDIA:
2085         case SIOCGIFMEDIA:
2086                 if (sc->miibus != NULL) {
2087                         mii = device_get_softc(sc->miibus);
2088                         error = ifmedia_ioctl(ifp, ifr,
2089                             &mii->mii_media, command);
2090                 } else {
2091                         error = ifmedia_ioctl(ifp, ifr, &sc->sc_media, command);
2092                 }
2093                 break;
2094
2095         default:
2096                 error = ether_ioctl(ifp, command, data);
2097                 break;
2098         }
2099         return (error);
2100 }
2101
2102 /*
2103  * Fill in the multicast address list and return number of entries.
2104  */
2105 static int
2106 fxp_mc_addrs(struct fxp_softc *sc)
2107 {
2108         struct fxp_cb_mcs *mcsp = sc->mcsp;
2109         struct ifnet *ifp = &sc->arpcom.ac_if;
2110         struct ifmultiaddr *ifma;
2111         int nmcasts;
2112
2113         nmcasts = 0;
2114         if ((sc->flags & FXP_FLAG_ALL_MCAST) == 0) {
2115                 LIST_FOREACH(ifma, &ifp->if_multiaddrs, ifma_link) {
2116                         if (ifma->ifma_addr->sa_family != AF_LINK)
2117                                 continue;
2118                         if (nmcasts >= MAXMCADDR) {
2119                                 sc->flags |= FXP_FLAG_ALL_MCAST;
2120                                 nmcasts = 0;
2121                                 break;
2122                         }
2123                         bcopy(LLADDR((struct sockaddr_dl *)ifma->ifma_addr),
2124                             (void *)(uintptr_t)(volatile void *)
2125                                 &sc->mcsp->mc_addr[nmcasts][0], 6);
2126                         nmcasts++;
2127                 }
2128         }
2129         mcsp->mc_cnt = nmcasts * 6;
2130         return (nmcasts);
2131 }
2132
2133 /*
2134  * Program the multicast filter.
2135  *
2136  * We have an artificial restriction that the multicast setup command
2137  * must be the first command in the chain, so we take steps to ensure
2138  * this. By requiring this, it allows us to keep up the performance of
2139  * the pre-initialized command ring (esp. link pointers) by not actually
2140  * inserting the mcsetup command in the ring - i.e. its link pointer
2141  * points to the TxCB ring, but the mcsetup descriptor itself is not part
2142  * of it. We then can do 'CU_START' on the mcsetup descriptor and have it
2143  * lead into the regular TxCB ring when it completes.
2144  *
2145  * This function must be called at splimp.
2146  */
2147 static void
2148 fxp_mc_setup(struct fxp_softc *sc)
2149 {
2150         struct fxp_cb_mcs *mcsp = sc->mcsp;
2151         struct ifnet *ifp = &sc->arpcom.ac_if;
2152         int count;
2153
2154         /*
2155          * If there are queued commands, we must wait until they are all
2156          * completed. If we are already waiting, then add a NOP command
2157          * with interrupt option so that we're notified when all commands
2158          * have been completed - fxp_start() ensures that no additional
2159          * TX commands will be added when need_mcsetup is true.
2160          */
2161         if (sc->tx_queued) {
2162                 struct fxp_cb_tx *txp;
2163
2164                 /*
2165                  * need_mcsetup will be true if we are already waiting for the
2166                  * NOP command to be completed (see below). In this case, bail.
2167                  */
2168                 if (sc->need_mcsetup)
2169                         return;
2170                 sc->need_mcsetup = 1;
2171
2172                 /*
2173                  * Add a NOP command with interrupt so that we are notified
2174                  * when all TX commands have been processed.
2175                  */
2176                 txp = sc->cbl_last->next;
2177                 txp->mb_head = NULL;
2178                 txp->cb_status = 0;
2179                 txp->cb_command = FXP_CB_COMMAND_NOP |
2180                     FXP_CB_COMMAND_S | FXP_CB_COMMAND_I;
2181                 /*
2182                  * Advance the end of list forward.
2183                  */
2184                 sc->cbl_last->cb_command &= ~FXP_CB_COMMAND_S;
2185                 sc->cbl_last = txp;
2186                 sc->tx_queued++;
2187                 /*
2188                  * Issue a resume in case the CU has just suspended.
2189                  */
2190                 fxp_scb_wait(sc);
2191                 fxp_scb_cmd(sc, FXP_SCB_COMMAND_CU_RESUME);
2192                 /*
2193                  * Set a 5 second timer just in case we don't hear from the
2194                  * card again.
2195                  */
2196                 ifp->if_timer = 5;
2197
2198                 return;
2199         }
2200         sc->need_mcsetup = 0;
2201
2202         /*
2203          * Initialize multicast setup descriptor.
2204          */
2205         mcsp->next = sc->cbl_base;
2206         mcsp->mb_head = NULL;
2207         mcsp->cb_status = 0;
2208         mcsp->cb_command = FXP_CB_COMMAND_MCAS |
2209             FXP_CB_COMMAND_S | FXP_CB_COMMAND_I;
2210         mcsp->link_addr = vtophys(&sc->cbl_base->cb_status);
2211         fxp_mc_addrs(sc);
2212         sc->cbl_first = sc->cbl_last = (struct fxp_cb_tx *) mcsp;
2213         sc->tx_queued = 1;
2214
2215         /*
2216          * Wait until command unit is not active. This should never
2217          * be the case when nothing is queued, but make sure anyway.
2218          */
2219         count = 100;
2220         while ((CSR_READ_1(sc, FXP_CSR_SCB_RUSCUS) >> 6) ==
2221             FXP_SCB_CUS_ACTIVE && --count)
2222                 DELAY(10);
2223         if (count == 0) {
2224                 if_printf(&sc->arpcom.ac_if, "command queue timeout\n");
2225                 return;
2226         }
2227
2228         /*
2229          * Start the multicast setup command.
2230          */
2231         fxp_scb_wait(sc);
2232         CSR_WRITE_4(sc, FXP_CSR_SCB_GENERAL, vtophys(&mcsp->cb_status));
2233         fxp_scb_cmd(sc, FXP_SCB_COMMAND_CU_START);
2234
2235         ifp->if_timer = 2;
2236         return;
2237 }
2238
2239 static u_int32_t fxp_ucode_d101a[] = D101_A_RCVBUNDLE_UCODE;
2240 static u_int32_t fxp_ucode_d101b0[] = D101_B0_RCVBUNDLE_UCODE;
2241 static u_int32_t fxp_ucode_d101ma[] = D101M_B_RCVBUNDLE_UCODE;
2242 static u_int32_t fxp_ucode_d101s[] = D101S_RCVBUNDLE_UCODE;
2243 static u_int32_t fxp_ucode_d102[] = D102_B_RCVBUNDLE_UCODE;
2244 static u_int32_t fxp_ucode_d102c[] = D102_C_RCVBUNDLE_UCODE;
2245
2246 #define UCODE(x)        x, sizeof(x)
2247
2248 struct ucode {
2249         u_int32_t       revision;
2250         u_int32_t       *ucode;
2251         int             length;
2252         u_short         int_delay_offset;
2253         u_short         bundle_max_offset;
2254 } ucode_table[] = {
2255         { FXP_REV_82558_A4, UCODE(fxp_ucode_d101a), D101_CPUSAVER_DWORD, 0 },
2256         { FXP_REV_82558_B0, UCODE(fxp_ucode_d101b0), D101_CPUSAVER_DWORD, 0 },
2257         { FXP_REV_82559_A0, UCODE(fxp_ucode_d101ma),
2258             D101M_CPUSAVER_DWORD, D101M_CPUSAVER_BUNDLE_MAX_DWORD },
2259         { FXP_REV_82559S_A, UCODE(fxp_ucode_d101s),
2260             D101S_CPUSAVER_DWORD, D101S_CPUSAVER_BUNDLE_MAX_DWORD },
2261         { FXP_REV_82550, UCODE(fxp_ucode_d102),
2262             D102_B_CPUSAVER_DWORD, D102_B_CPUSAVER_BUNDLE_MAX_DWORD },
2263         { FXP_REV_82550_C, UCODE(fxp_ucode_d102c),
2264             D102_C_CPUSAVER_DWORD, D102_C_CPUSAVER_BUNDLE_MAX_DWORD },
2265         { 0, NULL, 0, 0, 0 }
2266 };
2267
2268 static void
2269 fxp_load_ucode(struct fxp_softc *sc)
2270 {
2271         struct ucode *uc;
2272         struct fxp_cb_ucode *cbp;
2273
2274         for (uc = ucode_table; uc->ucode != NULL; uc++)
2275                 if (sc->revision == uc->revision)
2276                         break;
2277         if (uc->ucode == NULL)
2278                 return;
2279         cbp = (struct fxp_cb_ucode *)sc->cbl_base;
2280         cbp->cb_status = 0;
2281         cbp->cb_command = FXP_CB_COMMAND_UCODE | FXP_CB_COMMAND_EL;
2282         cbp->link_addr = -1;            /* (no) next command */
2283         memcpy(cbp->ucode, uc->ucode, uc->length);
2284         if (uc->int_delay_offset)
2285                 *(u_short *)&cbp->ucode[uc->int_delay_offset] =
2286                     sc->tunable_int_delay + sc->tunable_int_delay / 2;
2287         if (uc->bundle_max_offset)
2288                 *(u_short *)&cbp->ucode[uc->bundle_max_offset] =
2289                     sc->tunable_bundle_max;
2290         /*
2291          * Download the ucode to the chip.
2292          */
2293         fxp_scb_wait(sc);
2294         CSR_WRITE_4(sc, FXP_CSR_SCB_GENERAL, vtophys(&cbp->cb_status));
2295         fxp_scb_cmd(sc, FXP_SCB_COMMAND_CU_START);
2296         /* ...and wait for it to complete. */
2297         fxp_dma_wait(&cbp->cb_status, sc);
2298         if_printf(&sc->arpcom.ac_if,
2299             "Microcode loaded, int_delay: %d usec  bundle_max: %d\n",
2300             sc->tunable_int_delay, 
2301             uc->bundle_max_offset == 0 ? 0 : sc->tunable_bundle_max);
2302         sc->flags |= FXP_FLAG_UCODE;
2303 }
2304
2305 static int
2306 sysctl_int_range(SYSCTL_HANDLER_ARGS, int low, int high)
2307 {
2308         int error, value;
2309
2310         value = *(int *)arg1;
2311         error = sysctl_handle_int(oidp, &value, 0, req);
2312         if (error || !req->newptr)
2313                 return (error);
2314         if (value < low || value > high)
2315                 return (EINVAL);
2316         *(int *)arg1 = value;
2317         return (0);
2318 }
2319
2320 /*
2321  * Interrupt delay is expressed in microseconds, a multiplier is used
2322  * to convert this to the appropriate clock ticks before using. 
2323  */
2324 static int
2325 sysctl_hw_fxp_int_delay(SYSCTL_HANDLER_ARGS)
2326 {
2327         return (sysctl_int_range(oidp, arg1, arg2, req, 300, 3000));
2328 }
2329
2330 static int
2331 sysctl_hw_fxp_bundle_max(SYSCTL_HANDLER_ARGS)
2332 {
2333         return (sysctl_int_range(oidp, arg1, arg2, req, 1, 0xffff));
2334 }