i386: Prepare mp_enable() for multi-stage procedure segmentation
[dragonfly.git] / sys / platform / pc32 / apic / lapic.h
1 /*
2  * Copyright (c) 1996, by Steve Passe
3  * All rights reserved.
4  *
5  * Redistribution and use in source and binary forms, with or without
6  * modification, are permitted provided that the following conditions
7  * are met:
8  * 1. Redistributions of source code must retain the above copyright
9  *    notice, this list of conditions and the following disclaimer.
10  * 2. The name of the developer may NOT be used to endorse or promote products
11  *    derived from this software without specific prior written permission.
12  *
13  * THIS SOFTWARE IS PROVIDED BY THE AUTHOR AND CONTRIBUTORS ``AS IS'' AND
14  * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
15  * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
16  * ARE DISCLAIMED.  IN NO EVENT SHALL THE AUTHOR OR CONTRIBUTORS BE LIABLE
17  * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
18  * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS
19  * OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION)
20  * HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
21  * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
22  * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
23  * SUCH DAMAGE.
24  *
25  * $FreeBSD: src/sys/i386/include/mpapic.h,v 1.14.2.2 2000/09/30 02:49:34 ps Exp $
26  * $DragonFly: src/sys/platform/pc32/apic/mpapic.h,v 1.12 2008/06/07 11:37:23 mneumann Exp $
27  */
28
29 #ifndef _ARCH_APIC_LAPIC_H_
30 #define _ARCH_APIC_LAPIC_H_
31
32 #include <machine_base/apic/apicreg.h>
33
34 /*
35  * APIC ID <-> CPU ID mapping macros
36  */
37 #define CPUID_TO_APICID(cpu_id)         (cpu_id_to_apic_id[(cpu_id)])
38 #define APICID_TO_CPUID(apic_id)        (apic_id_to_cpu_id[(apic_id)])
39
40 #ifndef _SYS_QUEUE_H_
41 #include <sys/queue.h>
42 #endif
43
44 struct lapic_enumerator {
45         int     lapic_prio;
46         TAILQ_ENTRY(lapic_enumerator) lapic_link;
47         int     (*lapic_probe)(struct lapic_enumerator *);
48         void    (*lapic_enumerate)(struct lapic_enumerator *);
49 };
50
51 #define LAPIC_ENUM_PRIO_MPTABLE         20
52 #define LAPIC_ENUM_PRIO_MADT            40
53
54 #ifdef SMP
55
56 extern volatile lapic_t         *lapic;
57 extern int                      cpu_id_to_apic_id[];
58 extern int                      apic_id_to_cpu_id[];
59 extern int                      lapic_enable;
60
61 void    apic_dump(char*);
62 void    lapic_init(boolean_t);
63 int     apic_ipi(int, int, int);
64 void    selected_apic_ipi(cpumask_t, int, int);
65 void    single_apic_ipi(int, int, int);
66 int     single_apic_ipi_passive(int, int, int);
67 void    lapic_set_cpuid(int, int);
68 int     lapic_config(void);
69 void    lapic_enumerator_register(struct lapic_enumerator *);
70 void    set_apic_timer(int);
71 int     get_apic_timer_frequency(void);
72 int     read_apic_timer(void);
73 void    u_sleep(int);
74
75 /*
76  * Send an IPI INTerrupt containing 'vector' to all CPUs EXCEPT myself
77  */
78 static __inline int
79 all_but_self_ipi(int vector)
80 {
81         if (smp_active_mask == 1)
82                 return 0;
83         return apic_ipi(APIC_DEST_ALLESELF, vector, APIC_DELMODE_FIXED);
84 }
85
86 #endif
87
88 void    lapic_map(vm_offset_t /* XXX should be vm_paddr_t */);
89 int     lapic_unused_apic_id(int);
90 void    lapic_fixup_noioapic(void);
91
92 #endif /* _ARCH_APIC_LAPIC_H_ */