3dc9d58257768a027f6c759e2375afdf6882a844
[dragonfly.git] / sys / dev / netif / txp / if_txp.c
1 /*      $OpenBSD: if_txp.c,v 1.48 2001/06/27 06:34:50 kjc Exp $ */
2 /*      $FreeBSD: src/sys/dev/txp/if_txp.c,v 1.4.2.4 2001/12/14 19:50:43 jlemon Exp $ */
3 /*      $DragonFly: src/sys/dev/netif/txp/if_txp.c,v 1.16 2005/02/20 03:11:53 joerg Exp $ */
4
5 /*
6  * Copyright (c) 2001
7  *      Jason L. Wright <jason@thought.net>, Theo de Raadt, and
8  *      Aaron Campbell <aaron@monkey.org>.  All rights reserved.
9  *
10  * Redistribution and use in source and binary forms, with or without
11  * modification, are permitted provided that the following conditions
12  * are met:
13  * 1. Redistributions of source code must retain the above copyright
14  *    notice, this list of conditions and the following disclaimer.
15  * 2. Redistributions in binary form must reproduce the above copyright
16  *    notice, this list of conditions and the following disclaimer in the
17  *    documentation and/or other materials provided with the distribution.
18  * 3. All advertising materials mentioning features or use of this software
19  *    must display the following acknowledgement:
20  *      This product includes software developed by Jason L. Wright,
21  *      Theo de Raadt and Aaron Campbell.
22  * 4. Neither the name of the author nor the names of any co-contributors
23  *    may be used to endorse or promote products derived from this software
24  *    without specific prior written permission.
25  *
26  * THIS SOFTWARE IS PROVIDED BY THE AUTHORS ``AS IS'' AND ANY EXPRESS OR
27  * IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED
28  * WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
29  * ARE DISCLAIMED.  IN NO EVENT SHALL Bill Paul OR THE VOICES IN HIS HEAD
30  * BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR
31  * CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF
32  * SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS
33  * INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN
34  * CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE)
35  * ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF
36  * THE POSSIBILITY OF SUCH DAMAGE.
37  *
38  * $FreeBSD: src/sys/dev/txp/if_txp.c,v 1.4.2.4 2001/12/14 19:50:43 jlemon Exp $
39  */
40
41 /*
42  * Driver for 3c990 (Typhoon) Ethernet ASIC
43  */
44
45 #include <sys/param.h>
46 #include <sys/systm.h>
47 #include <sys/sockio.h>
48 #include <sys/mbuf.h>
49 #include <sys/malloc.h>
50 #include <sys/kernel.h>
51 #include <sys/socket.h>
52
53 #include <net/if.h>
54 #include <net/ifq_var.h>
55 #include <net/if_arp.h>
56 #include <net/ethernet.h>
57 #include <net/if_dl.h>
58 #include <net/if_types.h>
59 #include <net/vlan/if_vlan_var.h>
60
61 #include <netinet/in.h>
62 #include <netinet/in_systm.h>
63 #include <netinet/in_var.h>
64 #include <netinet/ip.h>
65 #include <netinet/if_ether.h>
66 #include <sys/in_cksum.h>
67
68 #include <net/if_media.h>
69
70 #include <net/bpf.h>
71
72 #include <vm/vm.h>              /* for vtophys */
73 #include <vm/pmap.h>            /* for vtophys */
74 #include <machine/clock.h>      /* for DELAY */
75 #include <machine/bus_pio.h>
76 #include <machine/bus_memio.h>
77 #include <machine/bus.h>
78 #include <machine/resource.h>
79 #include <sys/bus.h>
80 #include <sys/rman.h>
81
82 #include "../mii_layer/mii.h"
83 #include "../mii_layer/miivar.h"
84 #include <bus/pci/pcireg.h>
85 #include <bus/pci/pcivar.h>
86
87 #define TXP_USEIOSPACE
88 #define __STRICT_ALIGNMENT
89
90 #include "if_txpreg.h"
91 #include "3c990img.h"
92
93 /*
94  * Various supported device vendors/types and their names.
95  */
96 static struct txp_type txp_devs[] = {
97         { TXP_VENDORID_3COM, TXP_DEVICEID_3CR990_TX_95,
98             "3Com 3cR990-TX-95 Etherlink with 3XP Processor" },
99         { TXP_VENDORID_3COM, TXP_DEVICEID_3CR990_TX_97,
100             "3Com 3cR990-TX-97 Etherlink with 3XP Processor" },
101         { TXP_VENDORID_3COM, TXP_DEVICEID_3CR990B_TXM,
102             "3Com 3cR990B-TXM Etherlink with 3XP Processor" },
103         { TXP_VENDORID_3COM, TXP_DEVICEID_3CR990_SRV_95,
104             "3Com 3cR990-SRV-95 Etherlink Server with 3XP Processor" },
105         { TXP_VENDORID_3COM, TXP_DEVICEID_3CR990_SRV_97,
106             "3Com 3cR990-SRV-97 Etherlink Server with 3XP Processor" },
107         { TXP_VENDORID_3COM, TXP_DEVICEID_3CR990B_SRV,
108             "3Com 3cR990B-SRV Etherlink Server with 3XP Processor" },
109         { 0, 0, NULL }
110 };
111
112 static int txp_probe    (device_t);
113 static int txp_attach   (device_t);
114 static int txp_detach   (device_t);
115 static void txp_intr    (void *);
116 static void txp_tick    (void *);
117 static int txp_shutdown (device_t);
118 static int txp_ioctl    (struct ifnet *, u_long, caddr_t, struct ucred *);
119 static void txp_start   (struct ifnet *);
120 static void txp_stop    (struct txp_softc *);
121 static void txp_init    (void *);
122 static void txp_watchdog        (struct ifnet *);
123
124 static void txp_release_resources (struct txp_softc *);
125 static int txp_chip_init (struct txp_softc *);
126 static int txp_reset_adapter (struct txp_softc *);
127 static int txp_download_fw (struct txp_softc *);
128 static int txp_download_fw_wait (struct txp_softc *);
129 static int txp_download_fw_section (struct txp_softc *,
130     struct txp_fw_section_header *, int);
131 static int txp_alloc_rings (struct txp_softc *);
132 static int txp_rxring_fill (struct txp_softc *);
133 static void txp_rxring_empty (struct txp_softc *);
134 static void txp_set_filter (struct txp_softc *);
135
136 static int txp_cmd_desc_numfree (struct txp_softc *);
137 static int txp_command (struct txp_softc *, u_int16_t, u_int16_t, u_int32_t,
138     u_int32_t, u_int16_t *, u_int32_t *, u_int32_t *, int);
139 static int txp_command2 (struct txp_softc *, u_int16_t, u_int16_t,
140     u_int32_t, u_int32_t, struct txp_ext_desc *, u_int8_t,
141     struct txp_rsp_desc **, int);
142 static int txp_response (struct txp_softc *, u_int32_t, u_int16_t, u_int16_t,
143     struct txp_rsp_desc **);
144 static void txp_rsp_fixup (struct txp_softc *, struct txp_rsp_desc *,
145     struct txp_rsp_desc *);
146 static void txp_capabilities (struct txp_softc *);
147
148 static void txp_ifmedia_sts (struct ifnet *, struct ifmediareq *);
149 static int txp_ifmedia_upd (struct ifnet *);
150 #ifdef TXP_DEBUG
151 static void txp_show_descriptor (void *);
152 #endif
153 static void txp_tx_reclaim (struct txp_softc *, struct txp_tx_ring *);
154 static void txp_rxbuf_reclaim (struct txp_softc *);
155 static void txp_rx_reclaim (struct txp_softc *, struct txp_rx_ring *);
156
157 #ifdef TXP_USEIOSPACE
158 #define TXP_RES                 SYS_RES_IOPORT
159 #define TXP_RID                 TXP_PCI_LOIO
160 #else
161 #define TXP_RES                 SYS_RES_MEMORY
162 #define TXP_RID                 TXP_PCI_LOMEM
163 #endif
164
165 static device_method_t txp_methods[] = {
166         /* Device interface */
167         DEVMETHOD(device_probe,         txp_probe),
168         DEVMETHOD(device_attach,        txp_attach),
169         DEVMETHOD(device_detach,        txp_detach),
170         DEVMETHOD(device_shutdown,      txp_shutdown),
171         { 0, 0 }
172 };
173
174 static driver_t txp_driver = {
175         "txp",
176         txp_methods,
177         sizeof(struct txp_softc)
178 };
179
180 static devclass_t txp_devclass;
181
182 DECLARE_DUMMY_MODULE(if_txp);
183 DRIVER_MODULE(if_txp, pci, txp_driver, txp_devclass, 0, 0);
184
185 static int
186 txp_probe(dev)
187         device_t dev;
188 {
189         struct txp_type *t;
190
191         t = txp_devs;
192
193         while(t->txp_name != NULL) {
194                 if ((pci_get_vendor(dev) == t->txp_vid) &&
195                     (pci_get_device(dev) == t->txp_did)) {
196                         device_set_desc(dev, t->txp_name);
197                         return(0);
198                 }
199                 t++;
200         }
201
202         return(ENXIO);
203 }
204
205 static int
206 txp_attach(dev)
207         device_t dev;
208 {
209         struct txp_softc *sc;
210         struct ifnet *ifp;
211         u_int32_t command;
212         u_int16_t p1;
213         u_int32_t p2;
214         int unit, error = 0, rid;
215
216         sc = device_get_softc(dev);
217         unit = device_get_unit(dev);
218         sc->sc_dev = dev;
219         sc->sc_cold = 1;
220         callout_init(&sc->txp_stat_timer);
221
222         /*
223          * Map control/status registers.
224          */
225         command = pci_read_config(dev, PCIR_COMMAND, 4);
226         command |= (PCIM_CMD_PORTEN|PCIM_CMD_MEMEN|PCIM_CMD_BUSMASTEREN);
227         pci_write_config(dev, PCIR_COMMAND, command, 4);
228         command = pci_read_config(dev, PCIR_COMMAND, 4);
229
230 #ifdef TXP_USEIOSPACE
231         if (!(command & PCIM_CMD_PORTEN)) {
232                 device_printf(dev, "failed to enable I/O ports!\n");
233                 error = ENXIO;;
234                 goto fail;
235         }
236 #else
237         if (!(command & PCIM_CMD_MEMEN)) {
238                 device_printf(dev, "failed to enable memory mapping!\n");
239                 error = ENXIO;;
240                 goto fail;
241         }
242 #endif
243
244         rid = TXP_RID;
245         sc->sc_res = bus_alloc_resource(dev, TXP_RES, &rid,
246             0, ~0, 1, RF_ACTIVE);
247
248         if (sc->sc_res == NULL) {
249                 device_printf(dev, "couldn't map ports/memory\n");
250                 error = ENXIO;
251                 goto fail;
252         }
253
254         sc->sc_bt = rman_get_bustag(sc->sc_res);
255         sc->sc_bh = rman_get_bushandle(sc->sc_res);
256
257         /* Allocate interrupt */
258         rid = 0;
259         sc->sc_irq = bus_alloc_resource(dev, SYS_RES_IRQ, &rid, 0, ~0, 1,
260             RF_SHAREABLE | RF_ACTIVE);
261
262         if (sc->sc_irq == NULL) {
263                 device_printf(dev, "couldn't map interrupt\n");
264                 txp_release_resources(sc);
265                 error = ENXIO;
266                 goto fail;
267         }
268
269         error = bus_setup_intr(dev, sc->sc_irq, INTR_TYPE_NET,
270             txp_intr, sc, &sc->sc_intrhand);
271
272         if (error) {
273                 txp_release_resources(sc);
274                 device_printf(dev, "couldn't set up irq\n");
275                 goto fail;
276         }
277
278         if (txp_chip_init(sc)) {
279                 txp_release_resources(sc);
280                 goto fail;
281         }
282
283         sc->sc_fwbuf = contigmalloc(32768, M_DEVBUF,
284             M_NOWAIT, 0, 0xffffffff, PAGE_SIZE, 0);
285         error = txp_download_fw(sc);
286         contigfree(sc->sc_fwbuf, 32768, M_DEVBUF);
287         sc->sc_fwbuf = NULL;
288
289         if (error) {
290                 txp_release_resources(sc);
291                 goto fail;
292         }
293
294         sc->sc_ldata = contigmalloc(sizeof(struct txp_ldata), M_DEVBUF,
295             M_NOWAIT, 0, 0xffffffff, PAGE_SIZE, 0);
296         bzero(sc->sc_ldata, sizeof(struct txp_ldata));
297
298         if (txp_alloc_rings(sc)) {
299                 txp_release_resources(sc);
300                 goto fail;
301         }
302
303         if (txp_command(sc, TXP_CMD_MAX_PKT_SIZE_WRITE, TXP_MAX_PKTLEN, 0, 0,
304             NULL, NULL, NULL, 1)) {
305                 txp_release_resources(sc);
306                 goto fail;
307         }
308
309         if (txp_command(sc, TXP_CMD_STATION_ADDRESS_READ, 0, 0, 0,
310             &p1, &p2, NULL, 1)) {
311                 txp_release_resources(sc);
312                 goto fail;
313         }
314
315         txp_set_filter(sc);
316
317         sc->sc_arpcom.ac_enaddr[0] = ((uint8_t *)&p1)[1];
318         sc->sc_arpcom.ac_enaddr[1] = ((uint8_t *)&p1)[0];
319         sc->sc_arpcom.ac_enaddr[2] = ((uint8_t *)&p2)[3];
320         sc->sc_arpcom.ac_enaddr[3] = ((uint8_t *)&p2)[2];
321         sc->sc_arpcom.ac_enaddr[4] = ((uint8_t *)&p2)[1];
322         sc->sc_arpcom.ac_enaddr[5] = ((uint8_t *)&p2)[0];
323
324         sc->sc_cold = 0;
325
326         ifmedia_init(&sc->sc_ifmedia, 0, txp_ifmedia_upd, txp_ifmedia_sts);
327         ifmedia_add(&sc->sc_ifmedia, IFM_ETHER|IFM_10_T, 0, NULL);
328         ifmedia_add(&sc->sc_ifmedia, IFM_ETHER|IFM_10_T|IFM_HDX, 0, NULL);
329         ifmedia_add(&sc->sc_ifmedia, IFM_ETHER|IFM_10_T|IFM_FDX, 0, NULL);
330         ifmedia_add(&sc->sc_ifmedia, IFM_ETHER|IFM_100_TX, 0, NULL);
331         ifmedia_add(&sc->sc_ifmedia, IFM_ETHER|IFM_100_TX|IFM_HDX, 0, NULL);
332         ifmedia_add(&sc->sc_ifmedia, IFM_ETHER|IFM_100_TX|IFM_FDX, 0, NULL);
333         ifmedia_add(&sc->sc_ifmedia, IFM_ETHER|IFM_AUTO, 0, NULL);
334
335         sc->sc_xcvr = TXP_XCVR_AUTO;
336         txp_command(sc, TXP_CMD_XCVR_SELECT, TXP_XCVR_AUTO, 0, 0,
337             NULL, NULL, NULL, 0);
338         ifmedia_set(&sc->sc_ifmedia, IFM_ETHER|IFM_AUTO);
339
340         ifp = &sc->sc_arpcom.ac_if;
341         ifp->if_softc = sc;
342         if_initname(ifp, "txp", unit);
343         ifp->if_mtu = ETHERMTU;
344         ifp->if_flags = IFF_BROADCAST | IFF_SIMPLEX | IFF_MULTICAST;
345         ifp->if_ioctl = txp_ioctl;
346         ifp->if_start = txp_start;
347         ifp->if_watchdog = txp_watchdog;
348         ifp->if_init = txp_init;
349         ifp->if_baudrate = 100000000;
350         ifq_set_maxlen(&ifp->if_snd, TX_ENTRIES);
351         ifq_set_ready(&ifp->if_snd);
352         ifp->if_hwassist = 0;
353         txp_capabilities(sc);
354
355         /*
356          * Attach us everywhere
357          */
358         ether_ifattach(ifp, sc->sc_arpcom.ac_enaddr);
359         return(0);
360
361 fail:
362         txp_release_resources(sc);
363         return(error);
364 }
365
366 static int
367 txp_detach(dev)
368         device_t dev;
369 {
370         struct txp_softc *sc;
371         struct ifnet *ifp;
372         int i;
373
374         sc = device_get_softc(dev);
375         ifp = &sc->sc_arpcom.ac_if;
376
377         txp_stop(sc);
378         txp_shutdown(dev);
379
380         ifmedia_removeall(&sc->sc_ifmedia);
381         ether_ifdetach(ifp);
382
383         for (i = 0; i < RXBUF_ENTRIES; i++)
384                 free(sc->sc_rxbufs[i].rb_sd, M_DEVBUF);
385
386         txp_release_resources(sc);
387
388         return(0);
389 }
390
391 static void
392 txp_release_resources(sc)
393         struct txp_softc *sc;
394 {
395         device_t dev;
396
397         dev = sc->sc_dev;
398
399         if (sc->sc_intrhand != NULL)
400                 bus_teardown_intr(dev, sc->sc_irq, sc->sc_intrhand);
401
402         if (sc->sc_irq != NULL)
403                 bus_release_resource(dev, SYS_RES_IRQ, 0, sc->sc_irq);
404
405         if (sc->sc_res != NULL)
406                 bus_release_resource(dev, TXP_RES, TXP_RID, sc->sc_res);
407
408         if (sc->sc_ldata != NULL)
409                 contigfree(sc->sc_ldata, sizeof(struct txp_ldata), M_DEVBUF);
410
411         return;
412 }
413
414 static int
415 txp_chip_init(sc)
416         struct txp_softc *sc;
417 {
418         /* disable interrupts */
419         WRITE_REG(sc, TXP_IER, 0);
420         WRITE_REG(sc, TXP_IMR,
421             TXP_INT_SELF | TXP_INT_PCI_TABORT | TXP_INT_PCI_MABORT |
422             TXP_INT_DMA3 | TXP_INT_DMA2 | TXP_INT_DMA1 | TXP_INT_DMA0 |
423             TXP_INT_LATCH);
424
425         /* ack all interrupts */
426         WRITE_REG(sc, TXP_ISR, TXP_INT_RESERVED | TXP_INT_LATCH |
427             TXP_INT_A2H_7 | TXP_INT_A2H_6 | TXP_INT_A2H_5 | TXP_INT_A2H_4 |
428             TXP_INT_SELF | TXP_INT_PCI_TABORT | TXP_INT_PCI_MABORT |
429             TXP_INT_DMA3 | TXP_INT_DMA2 | TXP_INT_DMA1 | TXP_INT_DMA0 |
430             TXP_INT_A2H_3 | TXP_INT_A2H_2 | TXP_INT_A2H_1 | TXP_INT_A2H_0);
431
432         if (txp_reset_adapter(sc))
433                 return (-1);
434
435         /* disable interrupts */
436         WRITE_REG(sc, TXP_IER, 0);
437         WRITE_REG(sc, TXP_IMR,
438             TXP_INT_SELF | TXP_INT_PCI_TABORT | TXP_INT_PCI_MABORT |
439             TXP_INT_DMA3 | TXP_INT_DMA2 | TXP_INT_DMA1 | TXP_INT_DMA0 |
440             TXP_INT_LATCH);
441
442         /* ack all interrupts */
443         WRITE_REG(sc, TXP_ISR, TXP_INT_RESERVED | TXP_INT_LATCH |
444             TXP_INT_A2H_7 | TXP_INT_A2H_6 | TXP_INT_A2H_5 | TXP_INT_A2H_4 |
445             TXP_INT_SELF | TXP_INT_PCI_TABORT | TXP_INT_PCI_MABORT |
446             TXP_INT_DMA3 | TXP_INT_DMA2 | TXP_INT_DMA1 | TXP_INT_DMA0 |
447             TXP_INT_A2H_3 | TXP_INT_A2H_2 | TXP_INT_A2H_1 | TXP_INT_A2H_0);
448
449         return (0);
450 }
451
452 static int
453 txp_reset_adapter(sc)
454         struct txp_softc *sc;
455 {
456         u_int32_t r;
457         int i;
458
459         WRITE_REG(sc, TXP_SRR, TXP_SRR_ALL);
460         DELAY(1000);
461         WRITE_REG(sc, TXP_SRR, 0);
462
463         /* Should wait max 6 seconds */
464         for (i = 0; i < 6000; i++) {
465                 r = READ_REG(sc, TXP_A2H_0);
466                 if (r == STAT_WAITING_FOR_HOST_REQUEST)
467                         break;
468                 DELAY(1000);
469         }
470
471         if (r != STAT_WAITING_FOR_HOST_REQUEST) {
472                 device_printf(sc->sc_dev, "reset hung\n");
473                 return (-1);
474         }
475
476         return (0);
477 }
478
479 static int
480 txp_download_fw(sc)
481         struct txp_softc *sc;
482 {
483         struct txp_fw_file_header *fileheader;
484         struct txp_fw_section_header *secthead;
485         int sect;
486         u_int32_t r, i, ier, imr;
487
488         ier = READ_REG(sc, TXP_IER);
489         WRITE_REG(sc, TXP_IER, ier | TXP_INT_A2H_0);
490
491         imr = READ_REG(sc, TXP_IMR);
492         WRITE_REG(sc, TXP_IMR, imr | TXP_INT_A2H_0);
493
494         for (i = 0; i < 10000; i++) {
495                 r = READ_REG(sc, TXP_A2H_0);
496                 if (r == STAT_WAITING_FOR_HOST_REQUEST)
497                         break;
498                 DELAY(50);
499         }
500         if (r != STAT_WAITING_FOR_HOST_REQUEST) {
501                 device_printf(sc->sc_dev, "not waiting for host request\n");
502                 return (-1);
503         }
504
505         /* Ack the status */
506         WRITE_REG(sc, TXP_ISR, TXP_INT_A2H_0);
507
508         fileheader = (struct txp_fw_file_header *)tc990image;
509         if (bcmp("TYPHOON", fileheader->magicid, sizeof(fileheader->magicid))) {
510                 device_printf(sc->sc_dev, "fw invalid magic\n");
511                 return (-1);
512         }
513
514         /* Tell boot firmware to get ready for image */
515         WRITE_REG(sc, TXP_H2A_1, fileheader->addr);
516         WRITE_REG(sc, TXP_H2A_0, TXP_BOOTCMD_RUNTIME_IMAGE);
517
518         if (txp_download_fw_wait(sc)) {
519                 device_printf(sc->sc_dev, "fw wait failed, initial\n");
520                 return (-1);
521         }
522
523         secthead = (struct txp_fw_section_header *)(((u_int8_t *)tc990image) +
524             sizeof(struct txp_fw_file_header));
525
526         for (sect = 0; sect < fileheader->nsections; sect++) {
527                 if (txp_download_fw_section(sc, secthead, sect))
528                         return (-1);
529                 secthead = (struct txp_fw_section_header *)
530                     (((u_int8_t *)secthead) + secthead->nbytes +
531                     sizeof(*secthead));
532         }
533
534         WRITE_REG(sc, TXP_H2A_0, TXP_BOOTCMD_DOWNLOAD_COMPLETE);
535
536         for (i = 0; i < 10000; i++) {
537                 r = READ_REG(sc, TXP_A2H_0);
538                 if (r == STAT_WAITING_FOR_BOOT)
539                         break;
540                 DELAY(50);
541         }
542         if (r != STAT_WAITING_FOR_BOOT) {
543                 device_printf(sc->sc_dev, "not waiting for boot\n");
544                 return (-1);
545         }
546
547         WRITE_REG(sc, TXP_IER, ier);
548         WRITE_REG(sc, TXP_IMR, imr);
549
550         return (0);
551 }
552
553 static int
554 txp_download_fw_wait(sc)
555         struct txp_softc *sc;
556 {
557         u_int32_t i, r;
558
559         for (i = 0; i < 10000; i++) {
560                 r = READ_REG(sc, TXP_ISR);
561                 if (r & TXP_INT_A2H_0)
562                         break;
563                 DELAY(50);
564         }
565
566         if (!(r & TXP_INT_A2H_0)) {
567                 device_printf(sc->sc_dev, "fw wait failed comm0\n");
568                 return (-1);
569         }
570
571         WRITE_REG(sc, TXP_ISR, TXP_INT_A2H_0);
572
573         r = READ_REG(sc, TXP_A2H_0);
574         if (r != STAT_WAITING_FOR_SEGMENT) {
575                 device_printf(sc->sc_dev, "fw not waiting for segment\n");
576                 return (-1);
577         }
578         return (0);
579 }
580
581 static int
582 txp_download_fw_section(sc, sect, sectnum)
583         struct txp_softc *sc;
584         struct txp_fw_section_header *sect;
585         int sectnum;
586 {
587         vm_offset_t dma;
588         int rseg, err = 0;
589         struct mbuf m;
590         u_int16_t csum;
591
592         /* Skip zero length sections */
593         if (sect->nbytes == 0)
594                 return (0);
595
596         /* Make sure we aren't past the end of the image */
597         rseg = ((u_int8_t *)sect) - ((u_int8_t *)tc990image);
598         if (rseg >= sizeof(tc990image)) {
599                 device_printf(sc->sc_dev, "fw invalid section address, "
600                     "section %d\n", sectnum);
601                 return (-1);
602         }
603
604         /* Make sure this section doesn't go past the end */
605         rseg += sect->nbytes;
606         if (rseg >= sizeof(tc990image)) {
607                 device_printf(sc->sc_dev, "fw truncated section %d\n",
608                     sectnum);
609                 return (-1);
610         }
611
612         bcopy(((u_int8_t *)sect) + sizeof(*sect), sc->sc_fwbuf, sect->nbytes);
613         dma = vtophys(sc->sc_fwbuf);
614
615         /*
616          * dummy up mbuf and verify section checksum
617          */
618         m.m_type = MT_DATA;
619         m.m_next = m.m_nextpkt = NULL;
620         m.m_len = sect->nbytes;
621         m.m_data = sc->sc_fwbuf;
622         m.m_flags = 0;
623         csum = in_cksum(&m, sect->nbytes);
624         if (csum != sect->cksum) {
625                 device_printf(sc->sc_dev, "fw section %d, bad "
626                     "cksum (expected 0x%x got 0x%x)\n",
627                     sectnum, sect->cksum, csum);
628                 err = -1;
629                 goto bail;
630         }
631
632         WRITE_REG(sc, TXP_H2A_1, sect->nbytes);
633         WRITE_REG(sc, TXP_H2A_2, sect->cksum);
634         WRITE_REG(sc, TXP_H2A_3, sect->addr);
635         WRITE_REG(sc, TXP_H2A_4, 0);
636         WRITE_REG(sc, TXP_H2A_5, dma & 0xffffffff);
637         WRITE_REG(sc, TXP_H2A_0, TXP_BOOTCMD_SEGMENT_AVAILABLE);
638
639         if (txp_download_fw_wait(sc)) {
640                 device_printf(sc->sc_dev, "fw wait failed, "
641                     "section %d\n", sectnum);
642                 err = -1;
643         }
644
645 bail:
646         return (err);
647 }
648
649 static void 
650 txp_intr(vsc)
651         void *vsc;
652 {
653         struct txp_softc *sc = vsc;
654         struct txp_hostvar *hv = sc->sc_hostvar;
655         u_int32_t isr;
656
657         /* mask all interrupts */
658         WRITE_REG(sc, TXP_IMR, TXP_INT_RESERVED | TXP_INT_SELF |
659             TXP_INT_A2H_7 | TXP_INT_A2H_6 | TXP_INT_A2H_5 | TXP_INT_A2H_4 |
660             TXP_INT_A2H_2 | TXP_INT_A2H_1 | TXP_INT_A2H_0 |
661             TXP_INT_DMA3 | TXP_INT_DMA2 | TXP_INT_DMA1 | TXP_INT_DMA0 |
662             TXP_INT_PCI_TABORT | TXP_INT_PCI_MABORT |  TXP_INT_LATCH);
663
664         isr = READ_REG(sc, TXP_ISR);
665         while (isr) {
666                 WRITE_REG(sc, TXP_ISR, isr);
667
668                 if ((*sc->sc_rxhir.r_roff) != (*sc->sc_rxhir.r_woff))
669                         txp_rx_reclaim(sc, &sc->sc_rxhir);
670                 if ((*sc->sc_rxlor.r_roff) != (*sc->sc_rxlor.r_woff))
671                         txp_rx_reclaim(sc, &sc->sc_rxlor);
672
673                 if (hv->hv_rx_buf_write_idx == hv->hv_rx_buf_read_idx)
674                         txp_rxbuf_reclaim(sc);
675
676                 if (sc->sc_txhir.r_cnt && (sc->sc_txhir.r_cons !=
677                     TXP_OFFSET2IDX(*(sc->sc_txhir.r_off))))
678                         txp_tx_reclaim(sc, &sc->sc_txhir);
679
680                 if (sc->sc_txlor.r_cnt && (sc->sc_txlor.r_cons !=
681                     TXP_OFFSET2IDX(*(sc->sc_txlor.r_off))))
682                         txp_tx_reclaim(sc, &sc->sc_txlor);
683
684                 isr = READ_REG(sc, TXP_ISR);
685         }
686
687         /* unmask all interrupts */
688         WRITE_REG(sc, TXP_IMR, TXP_INT_A2H_3);
689
690         txp_start(&sc->sc_arpcom.ac_if);
691
692         return;
693 }
694
695 static void
696 txp_rx_reclaim(sc, r)
697         struct txp_softc *sc;
698         struct txp_rx_ring *r;
699 {
700         struct ifnet *ifp = &sc->sc_arpcom.ac_if;
701         struct txp_rx_desc *rxd;
702         struct mbuf *m;
703         struct txp_swdesc *sd = NULL;
704         u_int32_t roff, woff;
705
706         roff = *r->r_roff;
707         woff = *r->r_woff;
708         rxd = r->r_desc + (roff / sizeof(struct txp_rx_desc));
709
710         while (roff != woff) {
711
712                 if (rxd->rx_flags & RX_FLAGS_ERROR) {
713                         device_printf(sc->sc_dev, "error 0x%x\n",
714                             rxd->rx_stat);
715                         ifp->if_ierrors++;
716                         goto next;
717                 }
718
719                 /* retrieve stashed pointer */
720                 sd = rxd->rx_sd;
721
722                 m = sd->sd_mbuf;
723                 sd->sd_mbuf = NULL;
724
725                 m->m_pkthdr.len = m->m_len = rxd->rx_len;
726
727 #ifdef __STRICT_ALIGNMENT
728                 {
729                         /*
730                          * XXX Nice chip, except it won't accept "off by 2"
731                          * buffers, so we're force to copy.  Supposedly
732                          * this will be fixed in a newer firmware rev
733                          * and this will be temporary.
734                          */
735                         struct mbuf *mnew;
736
737                         MGETHDR(mnew, MB_DONTWAIT, MT_DATA);
738                         if (mnew == NULL) {
739                                 m_freem(m);
740                                 goto next;
741                         }
742                         if (m->m_len > (MHLEN - 2)) {
743                                 MCLGET(mnew, MB_DONTWAIT);
744                                 if (!(mnew->m_flags & M_EXT)) {
745                                         m_freem(mnew);
746                                         m_freem(m);
747                                         goto next;
748                                 }
749                         }
750                         mnew->m_pkthdr.rcvif = ifp;
751                         m_adj(mnew, 2);
752                         mnew->m_pkthdr.len = mnew->m_len = m->m_len;
753                         m_copydata(m, 0, m->m_pkthdr.len, mtod(mnew, caddr_t));
754                         m_freem(m);
755                         m = mnew;
756                 }
757 #endif
758
759                 if (rxd->rx_stat & RX_STAT_IPCKSUMBAD)
760                         m->m_pkthdr.csum_flags |= CSUM_IP_CHECKED;
761                 else if (rxd->rx_stat & RX_STAT_IPCKSUMGOOD)
762                         m->m_pkthdr.csum_flags |=
763                             CSUM_IP_CHECKED|CSUM_IP_VALID;
764
765                 if ((rxd->rx_stat & RX_STAT_TCPCKSUMGOOD) ||
766                     (rxd->rx_stat & RX_STAT_UDPCKSUMGOOD)) {
767                         m->m_pkthdr.csum_flags |=
768                             CSUM_DATA_VALID|CSUM_PSEUDO_HDR;
769                         m->m_pkthdr.csum_data = 0xffff;
770                 }
771
772                 if (rxd->rx_stat & RX_STAT_VLAN)
773                         VLAN_INPUT_TAG(m, htons(rxd->rx_vlan >> 16));
774                 else
775                         (*ifp->if_input)(ifp, m);
776
777 next:
778
779                 roff += sizeof(struct txp_rx_desc);
780                 if (roff == (RX_ENTRIES * sizeof(struct txp_rx_desc))) {
781                         roff = 0;
782                         rxd = r->r_desc;
783                 } else
784                         rxd++;
785                 woff = *r->r_woff;
786         }
787
788         *r->r_roff = woff;
789
790         return;
791 }
792
793 static void
794 txp_rxbuf_reclaim(sc)
795         struct txp_softc *sc;
796 {
797         struct ifnet *ifp = &sc->sc_arpcom.ac_if;
798         struct txp_hostvar *hv = sc->sc_hostvar;
799         struct txp_rxbuf_desc *rbd;
800         struct txp_swdesc *sd;
801         u_int32_t i;
802
803         if (!(ifp->if_flags & IFF_RUNNING))
804                 return;
805
806         i = sc->sc_rxbufprod;
807         rbd = sc->sc_rxbufs + i;
808
809         while (1) {
810                 sd = rbd->rb_sd;
811                 if (sd->sd_mbuf != NULL)
812                         break;
813
814                 MGETHDR(sd->sd_mbuf, MB_DONTWAIT, MT_DATA);
815                 if (sd->sd_mbuf == NULL)
816                         goto err_sd;
817
818                 MCLGET(sd->sd_mbuf, MB_DONTWAIT);
819                 if ((sd->sd_mbuf->m_flags & M_EXT) == 0)
820                         goto err_mbuf;
821                 sd->sd_mbuf->m_pkthdr.rcvif = ifp;
822                 sd->sd_mbuf->m_pkthdr.len = sd->sd_mbuf->m_len = MCLBYTES;
823
824                 rbd->rb_paddrlo = vtophys(mtod(sd->sd_mbuf, vm_offset_t))
825                     & 0xffffffff;
826                 rbd->rb_paddrhi = 0;
827
828                 hv->hv_rx_buf_write_idx = TXP_IDX2OFFSET(i);
829
830                 if (++i == RXBUF_ENTRIES) {
831                         i = 0;
832                         rbd = sc->sc_rxbufs;
833                 } else
834                         rbd++;
835         }
836
837         sc->sc_rxbufprod = i;
838
839         return;
840
841 err_mbuf:
842         m_freem(sd->sd_mbuf);
843 err_sd:
844         free(sd, M_DEVBUF);
845 }
846
847 /*
848  * Reclaim mbufs and entries from a transmit ring.
849  */
850 static void
851 txp_tx_reclaim(sc, r)
852         struct txp_softc *sc;
853         struct txp_tx_ring *r;
854 {
855         struct ifnet *ifp = &sc->sc_arpcom.ac_if;
856         u_int32_t idx = TXP_OFFSET2IDX(*(r->r_off));
857         u_int32_t cons = r->r_cons, cnt = r->r_cnt;
858         struct txp_tx_desc *txd = r->r_desc + cons;
859         struct txp_swdesc *sd = sc->sc_txd + cons;
860         struct mbuf *m;
861
862         while (cons != idx) {
863                 if (cnt == 0)
864                         break;
865
866                 if ((txd->tx_flags & TX_FLAGS_TYPE_M) ==
867                     TX_FLAGS_TYPE_DATA) {
868                         m = sd->sd_mbuf;
869                         if (m != NULL) {
870                                 m_freem(m);
871                                 txd->tx_addrlo = 0;
872                                 txd->tx_addrhi = 0;
873                                 ifp->if_opackets++;
874                         }
875                 }
876                 ifp->if_flags &= ~IFF_OACTIVE;
877
878                 if (++cons == TX_ENTRIES) {
879                         txd = r->r_desc;
880                         cons = 0;
881                         sd = sc->sc_txd;
882                 } else {
883                         txd++;
884                         sd++;
885                 }
886
887                 cnt--;
888         }
889
890         r->r_cons = cons;
891         r->r_cnt = cnt;
892         if (cnt == 0)
893                 ifp->if_timer = 0;
894 }
895
896 static int
897 txp_shutdown(dev)
898         device_t dev;
899 {
900         struct txp_softc *sc;
901
902         sc = device_get_softc(dev);
903
904         /* mask all interrupts */
905         WRITE_REG(sc, TXP_IMR,
906             TXP_INT_SELF | TXP_INT_PCI_TABORT | TXP_INT_PCI_MABORT |
907             TXP_INT_DMA3 | TXP_INT_DMA2 | TXP_INT_DMA1 | TXP_INT_DMA0 |
908             TXP_INT_LATCH);
909
910         txp_command(sc, TXP_CMD_TX_DISABLE, 0, 0, 0, NULL, NULL, NULL, 0);
911         txp_command(sc, TXP_CMD_RX_DISABLE, 0, 0, 0, NULL, NULL, NULL, 0);
912         txp_command(sc, TXP_CMD_HALT, 0, 0, 0, NULL, NULL, NULL, 0);
913
914         return(0);
915 }
916
917 static int
918 txp_alloc_rings(sc)
919         struct txp_softc *sc;
920 {
921         struct txp_boot_record *boot;
922         struct txp_ldata *ld;
923         u_int32_t r;
924         int i;
925
926         ld = sc->sc_ldata;
927         boot = &ld->txp_boot;
928
929         /* boot record */
930         sc->sc_boot = boot;
931
932         /* host variables */
933         bzero(&ld->txp_hostvar, sizeof(struct txp_hostvar));
934         boot->br_hostvar_lo = vtophys(&ld->txp_hostvar);
935         boot->br_hostvar_hi = 0;
936         sc->sc_hostvar = (struct txp_hostvar *)&ld->txp_hostvar;
937
938         /* hi priority tx ring */
939         boot->br_txhipri_lo = vtophys(&ld->txp_txhiring);;
940         boot->br_txhipri_hi = 0;
941         boot->br_txhipri_siz = TX_ENTRIES * sizeof(struct txp_tx_desc);
942         sc->sc_txhir.r_reg = TXP_H2A_1;
943         sc->sc_txhir.r_desc = (struct txp_tx_desc *)&ld->txp_txhiring;
944         sc->sc_txhir.r_cons = sc->sc_txhir.r_prod = sc->sc_txhir.r_cnt = 0;
945         sc->sc_txhir.r_off = &sc->sc_hostvar->hv_tx_hi_desc_read_idx;
946
947         /* lo priority tx ring */
948         boot->br_txlopri_lo = vtophys(&ld->txp_txloring);
949         boot->br_txlopri_hi = 0;
950         boot->br_txlopri_siz = TX_ENTRIES * sizeof(struct txp_tx_desc);
951         sc->sc_txlor.r_reg = TXP_H2A_3;
952         sc->sc_txlor.r_desc = (struct txp_tx_desc *)&ld->txp_txloring;
953         sc->sc_txlor.r_cons = sc->sc_txlor.r_prod = sc->sc_txlor.r_cnt = 0;
954         sc->sc_txlor.r_off = &sc->sc_hostvar->hv_tx_lo_desc_read_idx;
955
956         /* high priority rx ring */
957         boot->br_rxhipri_lo = vtophys(&ld->txp_rxhiring);
958         boot->br_rxhipri_hi = 0;
959         boot->br_rxhipri_siz = RX_ENTRIES * sizeof(struct txp_rx_desc);
960         sc->sc_rxhir.r_desc = (struct txp_rx_desc *)&ld->txp_rxhiring;
961         sc->sc_rxhir.r_roff = &sc->sc_hostvar->hv_rx_hi_read_idx;
962         sc->sc_rxhir.r_woff = &sc->sc_hostvar->hv_rx_hi_write_idx;
963
964         /* low priority rx ring */
965         boot->br_rxlopri_lo = vtophys(&ld->txp_rxloring);
966         boot->br_rxlopri_hi = 0;
967         boot->br_rxlopri_siz = RX_ENTRIES * sizeof(struct txp_rx_desc);
968         sc->sc_rxlor.r_desc = (struct txp_rx_desc *)&ld->txp_rxloring;
969         sc->sc_rxlor.r_roff = &sc->sc_hostvar->hv_rx_lo_read_idx;
970         sc->sc_rxlor.r_woff = &sc->sc_hostvar->hv_rx_lo_write_idx;
971
972         /* command ring */
973         bzero(&ld->txp_cmdring, sizeof(struct txp_cmd_desc) * CMD_ENTRIES);
974         boot->br_cmd_lo = vtophys(&ld->txp_cmdring);
975         boot->br_cmd_hi = 0;
976         boot->br_cmd_siz = CMD_ENTRIES * sizeof(struct txp_cmd_desc);
977         sc->sc_cmdring.base = (struct txp_cmd_desc *)&ld->txp_cmdring;
978         sc->sc_cmdring.size = CMD_ENTRIES * sizeof(struct txp_cmd_desc);
979         sc->sc_cmdring.lastwrite = 0;
980
981         /* response ring */
982         bzero(&ld->txp_rspring, sizeof(struct txp_rsp_desc) * RSP_ENTRIES);
983         boot->br_resp_lo = vtophys(&ld->txp_rspring);
984         boot->br_resp_hi = 0;
985         boot->br_resp_siz = CMD_ENTRIES * sizeof(struct txp_rsp_desc);
986         sc->sc_rspring.base = (struct txp_rsp_desc *)&ld->txp_rspring;
987         sc->sc_rspring.size = RSP_ENTRIES * sizeof(struct txp_rsp_desc);
988         sc->sc_rspring.lastwrite = 0;
989
990         /* receive buffer ring */
991         boot->br_rxbuf_lo = vtophys(&ld->txp_rxbufs);
992         boot->br_rxbuf_hi = 0;
993         boot->br_rxbuf_siz = RXBUF_ENTRIES * sizeof(struct txp_rxbuf_desc);
994         sc->sc_rxbufs = (struct txp_rxbuf_desc *)&ld->txp_rxbufs;
995
996         for (i = 0; i < RXBUF_ENTRIES; i++) {
997                 struct txp_swdesc *sd;
998                 if (sc->sc_rxbufs[i].rb_sd != NULL)
999                         continue;
1000                 sc->sc_rxbufs[i].rb_sd = malloc(sizeof(struct txp_swdesc),
1001                     M_DEVBUF, M_WAITOK);
1002                 if (sc->sc_rxbufs[i].rb_sd == NULL)
1003                         return(ENOBUFS);
1004                 sd = sc->sc_rxbufs[i].rb_sd;
1005                 sd->sd_mbuf = NULL;
1006         }
1007         sc->sc_rxbufprod = 0;
1008
1009         /* zero dma */
1010         bzero(&ld->txp_zero, sizeof(u_int32_t));
1011         boot->br_zero_lo = vtophys(&ld->txp_zero);
1012         boot->br_zero_hi = 0;
1013
1014         /* See if it's waiting for boot, and try to boot it */
1015         for (i = 0; i < 10000; i++) {
1016                 r = READ_REG(sc, TXP_A2H_0);
1017                 if (r == STAT_WAITING_FOR_BOOT)
1018                         break;
1019                 DELAY(50);
1020         }
1021
1022         if (r != STAT_WAITING_FOR_BOOT) {
1023                 device_printf(sc->sc_dev, "not waiting for boot\n");
1024                 return(ENXIO);
1025         }
1026
1027         WRITE_REG(sc, TXP_H2A_2, 0);
1028         WRITE_REG(sc, TXP_H2A_1, vtophys(sc->sc_boot));
1029         WRITE_REG(sc, TXP_H2A_0, TXP_BOOTCMD_REGISTER_BOOT_RECORD);
1030
1031         /* See if it booted */
1032         for (i = 0; i < 10000; i++) {
1033                 r = READ_REG(sc, TXP_A2H_0);
1034                 if (r == STAT_RUNNING)
1035                         break;
1036                 DELAY(50);
1037         }
1038         if (r != STAT_RUNNING) {
1039                 device_printf(sc->sc_dev, "fw not running\n");
1040                 return(ENXIO);
1041         }
1042
1043         /* Clear TX and CMD ring write registers */
1044         WRITE_REG(sc, TXP_H2A_1, TXP_BOOTCMD_NULL);
1045         WRITE_REG(sc, TXP_H2A_2, TXP_BOOTCMD_NULL);
1046         WRITE_REG(sc, TXP_H2A_3, TXP_BOOTCMD_NULL);
1047         WRITE_REG(sc, TXP_H2A_0, TXP_BOOTCMD_NULL);
1048
1049         return (0);
1050 }
1051
1052 static int
1053 txp_ioctl(ifp, command, data, cr)
1054         struct ifnet *ifp;
1055         u_long command;
1056         caddr_t data;
1057         struct ucred *cr;
1058 {
1059         struct txp_softc *sc = ifp->if_softc;
1060         struct ifreq *ifr = (struct ifreq *)data;
1061         int s, error = 0;
1062
1063         s = splnet();
1064
1065         if ((error = ether_ioctl(ifp, command, data)) > 0) {
1066                 splx(s);
1067                 return error;
1068         }
1069
1070         switch(command) {
1071         case SIOCSIFADDR:
1072         case SIOCGIFADDR:
1073         case SIOCSIFMTU:
1074                 error = ether_ioctl(ifp, command, data);
1075                 break;
1076         case SIOCSIFFLAGS:
1077                 if (ifp->if_flags & IFF_UP) {
1078                         txp_init(sc);
1079                 } else {
1080                         if (ifp->if_flags & IFF_RUNNING)
1081                                 txp_stop(sc);
1082                 }
1083                 break;
1084         case SIOCADDMULTI:
1085         case SIOCDELMULTI:
1086                 /*
1087                  * Multicast list has changed; set the hardware
1088                  * filter accordingly.
1089                  */
1090                 txp_set_filter(sc);
1091                 error = 0;
1092                 break;
1093         case SIOCGIFMEDIA:
1094         case SIOCSIFMEDIA:
1095                 error = ifmedia_ioctl(ifp, ifr, &sc->sc_ifmedia, command);
1096                 break;
1097         default:
1098                 error = EINVAL;
1099                 break;
1100         }
1101
1102         (void)splx(s);
1103
1104         return(error);
1105 }
1106
1107 static int
1108 txp_rxring_fill(sc)
1109         struct txp_softc *sc;
1110 {
1111         int i;
1112         struct ifnet *ifp;
1113         struct txp_swdesc *sd;
1114
1115         ifp = &sc->sc_arpcom.ac_if;
1116
1117         for (i = 0; i < RXBUF_ENTRIES; i++) {
1118                 sd = sc->sc_rxbufs[i].rb_sd;
1119                 MGETHDR(sd->sd_mbuf, MB_DONTWAIT, MT_DATA);
1120                 if (sd->sd_mbuf == NULL)
1121                         return(ENOBUFS);
1122
1123                 MCLGET(sd->sd_mbuf, MB_DONTWAIT);
1124                 if ((sd->sd_mbuf->m_flags & M_EXT) == 0) {
1125                         m_freem(sd->sd_mbuf);
1126                         return(ENOBUFS);
1127                 }
1128                 sd->sd_mbuf->m_pkthdr.len = sd->sd_mbuf->m_len = MCLBYTES;
1129                 sd->sd_mbuf->m_pkthdr.rcvif = ifp;
1130
1131                 sc->sc_rxbufs[i].rb_paddrlo =
1132                     vtophys(mtod(sd->sd_mbuf, vm_offset_t));
1133                 sc->sc_rxbufs[i].rb_paddrhi = 0;
1134         }
1135
1136         sc->sc_hostvar->hv_rx_buf_write_idx = (RXBUF_ENTRIES - 1) *
1137             sizeof(struct txp_rxbuf_desc);
1138
1139         return(0);
1140 }
1141
1142 static void
1143 txp_rxring_empty(sc)
1144         struct txp_softc *sc;
1145 {
1146         int i;
1147         struct txp_swdesc *sd;
1148
1149         if (sc->sc_rxbufs == NULL)
1150                 return;
1151
1152         for (i = 0; i < RXBUF_ENTRIES; i++) {
1153                 if (&sc->sc_rxbufs[i] == NULL)
1154                         continue;
1155                 sd = sc->sc_rxbufs[i].rb_sd;
1156                 if (sd == NULL)
1157                         continue;
1158                 if (sd->sd_mbuf != NULL) {
1159                         m_freem(sd->sd_mbuf);
1160                         sd->sd_mbuf = NULL;
1161                 }
1162         }
1163
1164         return;
1165 }
1166
1167 static void
1168 txp_init(xsc)
1169         void *xsc;
1170 {
1171         struct txp_softc *sc;
1172         struct ifnet *ifp;
1173         u_int16_t p1;
1174         u_int32_t p2;
1175         int s;
1176
1177         sc = xsc;
1178         ifp = &sc->sc_arpcom.ac_if;
1179
1180         if (ifp->if_flags & IFF_RUNNING)
1181                 return;
1182
1183         txp_stop(sc);
1184
1185         s = splnet();
1186
1187         txp_command(sc, TXP_CMD_MAX_PKT_SIZE_WRITE, TXP_MAX_PKTLEN, 0, 0,
1188             NULL, NULL, NULL, 1);
1189
1190         /* Set station address. */
1191         ((u_int8_t *)&p1)[1] = sc->sc_arpcom.ac_enaddr[0];
1192         ((u_int8_t *)&p1)[0] = sc->sc_arpcom.ac_enaddr[1];
1193         ((u_int8_t *)&p2)[3] = sc->sc_arpcom.ac_enaddr[2];
1194         ((u_int8_t *)&p2)[2] = sc->sc_arpcom.ac_enaddr[3];
1195         ((u_int8_t *)&p2)[1] = sc->sc_arpcom.ac_enaddr[4];
1196         ((u_int8_t *)&p2)[0] = sc->sc_arpcom.ac_enaddr[5];
1197         txp_command(sc, TXP_CMD_STATION_ADDRESS_WRITE, p1, p2, 0,
1198             NULL, NULL, NULL, 1);
1199
1200         txp_set_filter(sc);
1201
1202         txp_rxring_fill(sc);
1203
1204         txp_command(sc, TXP_CMD_TX_ENABLE, 0, 0, 0, NULL, NULL, NULL, 1);
1205         txp_command(sc, TXP_CMD_RX_ENABLE, 0, 0, 0, NULL, NULL, NULL, 1);
1206
1207         WRITE_REG(sc, TXP_IER, TXP_INT_RESERVED | TXP_INT_SELF |
1208             TXP_INT_A2H_7 | TXP_INT_A2H_6 | TXP_INT_A2H_5 | TXP_INT_A2H_4 |
1209             TXP_INT_A2H_2 | TXP_INT_A2H_1 | TXP_INT_A2H_0 |
1210             TXP_INT_DMA3 | TXP_INT_DMA2 | TXP_INT_DMA1 | TXP_INT_DMA0 |
1211             TXP_INT_PCI_TABORT | TXP_INT_PCI_MABORT |  TXP_INT_LATCH);
1212         WRITE_REG(sc, TXP_IMR, TXP_INT_A2H_3);
1213
1214         ifp->if_flags |= IFF_RUNNING;
1215         ifp->if_flags &= ~IFF_OACTIVE;
1216         ifp->if_timer = 0;
1217
1218         callout_reset(&sc->txp_stat_timer, hz, txp_tick, sc);
1219
1220         splx(s);
1221 }
1222
1223 static void
1224 txp_tick(vsc)
1225         void *vsc;
1226 {
1227         struct txp_softc *sc = vsc;
1228         struct ifnet *ifp = &sc->sc_arpcom.ac_if;
1229         struct txp_rsp_desc *rsp = NULL;
1230         struct txp_ext_desc *ext;
1231         int s;
1232
1233         s = splnet();
1234         txp_rxbuf_reclaim(sc);
1235
1236         if (txp_command2(sc, TXP_CMD_READ_STATISTICS, 0, 0, 0, NULL, 0,
1237             &rsp, 1))
1238                 goto out;
1239         if (rsp->rsp_numdesc != 6)
1240                 goto out;
1241         if (txp_command(sc, TXP_CMD_CLEAR_STATISTICS, 0, 0, 0,
1242             NULL, NULL, NULL, 1))
1243                 goto out;
1244         ext = (struct txp_ext_desc *)(rsp + 1);
1245
1246         ifp->if_ierrors += ext[3].ext_2 + ext[3].ext_3 + ext[3].ext_4 +
1247             ext[4].ext_1 + ext[4].ext_4;
1248         ifp->if_oerrors += ext[0].ext_1 + ext[1].ext_1 + ext[1].ext_4 +
1249             ext[2].ext_1;
1250         ifp->if_collisions += ext[0].ext_2 + ext[0].ext_3 + ext[1].ext_2 +
1251             ext[1].ext_3;
1252         ifp->if_opackets += rsp->rsp_par2;
1253         ifp->if_ipackets += ext[2].ext_3;
1254
1255 out:
1256         if (rsp != NULL)
1257                 free(rsp, M_DEVBUF);
1258
1259         splx(s);
1260         callout_reset(&sc->txp_stat_timer, hz, txp_tick, sc);
1261
1262         return;
1263 }
1264
1265 static void
1266 txp_start(ifp)
1267         struct ifnet *ifp;
1268 {
1269         struct txp_softc *sc = ifp->if_softc;
1270         struct txp_tx_ring *r = &sc->sc_txhir;
1271         struct txp_tx_desc *txd;
1272         struct txp_frag_desc *fxd;
1273         struct mbuf *m, *m0;
1274         struct txp_swdesc *sd;
1275         u_int32_t firstprod, firstcnt, prod, cnt;
1276         struct ifvlan           *ifv;
1277
1278         if ((ifp->if_flags & (IFF_RUNNING | IFF_OACTIVE)) != IFF_RUNNING)
1279                 return;
1280
1281         prod = r->r_prod;
1282         cnt = r->r_cnt;
1283
1284         while (1) {
1285                 m = ifq_poll(&ifp->if_snd);
1286                 if (m == NULL)
1287                         break;
1288
1289                 firstprod = prod;
1290                 firstcnt = cnt;
1291
1292                 sd = sc->sc_txd + prod;
1293                 sd->sd_mbuf = m;
1294
1295                 if ((TX_ENTRIES - cnt) < 4)
1296                         goto oactive;
1297
1298                 txd = r->r_desc + prod;
1299
1300                 txd->tx_flags = TX_FLAGS_TYPE_DATA;
1301                 txd->tx_numdesc = 0;
1302                 txd->tx_addrlo = 0;
1303                 txd->tx_addrhi = 0;
1304                 txd->tx_totlen = 0;
1305                 txd->tx_pflags = 0;
1306
1307                 if (++prod == TX_ENTRIES)
1308                         prod = 0;
1309
1310                 if (++cnt >= (TX_ENTRIES - 4))
1311                         goto oactive;
1312
1313                 if ((m->m_flags & (M_PROTO1|M_PKTHDR)) == (M_PROTO1|M_PKTHDR) &&
1314                     m->m_pkthdr.rcvif != NULL) {
1315                         ifv = m->m_pkthdr.rcvif->if_softc;
1316                         txd->tx_pflags = TX_PFLAGS_VLAN |
1317                             (htons(ifv->ifv_tag) << TX_PFLAGS_VLANTAG_S);
1318                 }
1319
1320                 if (m->m_pkthdr.csum_flags & CSUM_IP)
1321                         txd->tx_pflags |= TX_PFLAGS_IPCKSUM;
1322
1323 #if 0
1324                 if (m->m_pkthdr.csum_flags & CSUM_TCP)
1325                         txd->tx_pflags |= TX_PFLAGS_TCPCKSUM;
1326                 if (m->m_pkthdr.csum_flags & CSUM_UDP)
1327                         txd->tx_pflags |= TX_PFLAGS_UDPCKSUM;
1328 #endif
1329
1330                 fxd = (struct txp_frag_desc *)(r->r_desc + prod);
1331                 for (m0 = m; m0 != NULL; m0 = m0->m_next) {
1332                         if (m0->m_len == 0)
1333                                 continue;
1334                         if (++cnt >= (TX_ENTRIES - 4))
1335                                 goto oactive;
1336
1337                         txd->tx_numdesc++;
1338
1339                         fxd->frag_flags = FRAG_FLAGS_TYPE_FRAG;
1340                         fxd->frag_rsvd1 = 0;
1341                         fxd->frag_len = m0->m_len;
1342                         fxd->frag_addrlo = vtophys(mtod(m0, vm_offset_t));
1343                         fxd->frag_addrhi = 0;
1344                         fxd->frag_rsvd2 = 0;
1345
1346                         if (++prod == TX_ENTRIES) {
1347                                 fxd = (struct txp_frag_desc *)r->r_desc;
1348                                 prod = 0;
1349                         } else
1350                                 fxd++;
1351
1352                 }
1353
1354                 ifp->if_timer = 5;
1355
1356                 m = ifq_dequeue(&ifp->if_snd);
1357                 BPF_MTAP(ifp, m);
1358                 WRITE_REG(sc, r->r_reg, TXP_IDX2OFFSET(prod));
1359         }
1360
1361         r->r_prod = prod;
1362         r->r_cnt = cnt;
1363         return;
1364
1365 oactive:
1366         ifp->if_flags |= IFF_OACTIVE;
1367         r->r_prod = firstprod;
1368         r->r_cnt = firstcnt;
1369         return;
1370 }
1371
1372 /*
1373  * Handle simple commands sent to the typhoon
1374  */
1375 static int
1376 txp_command(sc, id, in1, in2, in3, out1, out2, out3, wait)
1377         struct txp_softc *sc;
1378         u_int16_t id, in1, *out1;
1379         u_int32_t in2, in3, *out2, *out3;
1380         int wait;
1381 {
1382         struct txp_rsp_desc *rsp = NULL;
1383
1384         if (txp_command2(sc, id, in1, in2, in3, NULL, 0, &rsp, wait))
1385                 return (-1);
1386
1387         if (!wait)
1388                 return (0);
1389
1390         if (out1 != NULL)
1391                 *out1 = rsp->rsp_par1;
1392         if (out2 != NULL)
1393                 *out2 = rsp->rsp_par2;
1394         if (out3 != NULL)
1395                 *out3 = rsp->rsp_par3;
1396         free(rsp, M_DEVBUF);
1397         return (0);
1398 }
1399
1400 static int
1401 txp_command2(sc, id, in1, in2, in3, in_extp, in_extn, rspp, wait)
1402         struct txp_softc *sc;
1403         u_int16_t id, in1;
1404         u_int32_t in2, in3;
1405         struct txp_ext_desc *in_extp;
1406         u_int8_t in_extn;
1407         struct txp_rsp_desc **rspp;
1408         int wait;
1409 {
1410         struct txp_hostvar *hv = sc->sc_hostvar;
1411         struct txp_cmd_desc *cmd;
1412         struct txp_ext_desc *ext;
1413         u_int32_t idx, i;
1414         u_int16_t seq;
1415
1416         if (txp_cmd_desc_numfree(sc) < (in_extn + 1)) {
1417                 device_printf(sc->sc_dev, "no free cmd descriptors\n");
1418                 return (-1);
1419         }
1420
1421         idx = sc->sc_cmdring.lastwrite;
1422         cmd = (struct txp_cmd_desc *)(((u_int8_t *)sc->sc_cmdring.base) + idx);
1423         bzero(cmd, sizeof(*cmd));
1424
1425         cmd->cmd_numdesc = in_extn;
1426         cmd->cmd_seq = seq = sc->sc_seq++;
1427         cmd->cmd_id = id;
1428         cmd->cmd_par1 = in1;
1429         cmd->cmd_par2 = in2;
1430         cmd->cmd_par3 = in3;
1431         cmd->cmd_flags = CMD_FLAGS_TYPE_CMD |
1432             (wait ? CMD_FLAGS_RESP : 0) | CMD_FLAGS_VALID;
1433
1434         idx += sizeof(struct txp_cmd_desc);
1435         if (idx == sc->sc_cmdring.size)
1436                 idx = 0;
1437
1438         for (i = 0; i < in_extn; i++) {
1439                 ext = (struct txp_ext_desc *)(((u_int8_t *)sc->sc_cmdring.base) + idx);
1440                 bcopy(in_extp, ext, sizeof(struct txp_ext_desc));
1441                 in_extp++;
1442                 idx += sizeof(struct txp_cmd_desc);
1443                 if (idx == sc->sc_cmdring.size)
1444                         idx = 0;
1445         }
1446
1447         sc->sc_cmdring.lastwrite = idx;
1448
1449         WRITE_REG(sc, TXP_H2A_2, sc->sc_cmdring.lastwrite);
1450
1451         if (!wait)
1452                 return (0);
1453
1454         for (i = 0; i < 10000; i++) {
1455                 idx = hv->hv_resp_read_idx;
1456                 if (idx != hv->hv_resp_write_idx) {
1457                         *rspp = NULL;
1458                         if (txp_response(sc, idx, id, seq, rspp))
1459                                 return (-1);
1460                         if (*rspp != NULL)
1461                                 break;
1462                 }
1463                 DELAY(50);
1464         }
1465         if (i == 1000 || (*rspp) == NULL) {
1466                 device_printf(sc->sc_dev, "0x%x command failed\n", id);
1467                 return (-1);
1468         }
1469
1470         return (0);
1471 }
1472
1473 static int
1474 txp_response(sc, ridx, id, seq, rspp)
1475         struct txp_softc *sc;
1476         u_int32_t ridx;
1477         u_int16_t id;
1478         u_int16_t seq;
1479         struct txp_rsp_desc **rspp;
1480 {
1481         struct txp_hostvar *hv = sc->sc_hostvar;
1482         struct txp_rsp_desc *rsp;
1483
1484         while (ridx != hv->hv_resp_write_idx) {
1485                 rsp = (struct txp_rsp_desc *)(((u_int8_t *)sc->sc_rspring.base) + ridx);
1486
1487                 if (id == rsp->rsp_id && rsp->rsp_seq == seq) {
1488                         *rspp = (struct txp_rsp_desc *)malloc(
1489                             sizeof(struct txp_rsp_desc) * (rsp->rsp_numdesc + 1),
1490                             M_DEVBUF, M_INTWAIT);
1491                         if ((*rspp) == NULL)
1492                                 return (-1);
1493                         txp_rsp_fixup(sc, rsp, *rspp);
1494                         return (0);
1495                 }
1496
1497                 if (rsp->rsp_flags & RSP_FLAGS_ERROR) {
1498                         device_printf(sc->sc_dev, "response error!\n");
1499                         txp_rsp_fixup(sc, rsp, NULL);
1500                         ridx = hv->hv_resp_read_idx;
1501                         continue;
1502                 }
1503
1504                 switch (rsp->rsp_id) {
1505                 case TXP_CMD_CYCLE_STATISTICS:
1506                 case TXP_CMD_MEDIA_STATUS_READ:
1507                         break;
1508                 case TXP_CMD_HELLO_RESPONSE:
1509                         device_printf(sc->sc_dev, "hello\n");
1510                         break;
1511                 default:
1512                         device_printf(sc->sc_dev, "unknown id(0x%x)\n",
1513                             rsp->rsp_id);
1514                 }
1515
1516                 txp_rsp_fixup(sc, rsp, NULL);
1517                 ridx = hv->hv_resp_read_idx;
1518                 hv->hv_resp_read_idx = ridx;
1519         }
1520
1521         return (0);
1522 }
1523
1524 static void
1525 txp_rsp_fixup(sc, rsp, dst)
1526         struct txp_softc *sc;
1527         struct txp_rsp_desc *rsp, *dst;
1528 {
1529         struct txp_rsp_desc *src = rsp;
1530         struct txp_hostvar *hv = sc->sc_hostvar;
1531         u_int32_t i, ridx;
1532
1533         ridx = hv->hv_resp_read_idx;
1534
1535         for (i = 0; i < rsp->rsp_numdesc + 1; i++) {
1536                 if (dst != NULL)
1537                         bcopy(src, dst++, sizeof(struct txp_rsp_desc));
1538                 ridx += sizeof(struct txp_rsp_desc);
1539                 if (ridx == sc->sc_rspring.size) {
1540                         src = sc->sc_rspring.base;
1541                         ridx = 0;
1542                 } else
1543                         src++;
1544                 sc->sc_rspring.lastwrite = hv->hv_resp_read_idx = ridx;
1545         }
1546         
1547         hv->hv_resp_read_idx = ridx;
1548 }
1549
1550 static int
1551 txp_cmd_desc_numfree(sc)
1552         struct txp_softc *sc;
1553 {
1554         struct txp_hostvar *hv = sc->sc_hostvar;
1555         struct txp_boot_record *br = sc->sc_boot;
1556         u_int32_t widx, ridx, nfree;
1557
1558         widx = sc->sc_cmdring.lastwrite;
1559         ridx = hv->hv_cmd_read_idx;
1560
1561         if (widx == ridx) {
1562                 /* Ring is completely free */
1563                 nfree = br->br_cmd_siz - sizeof(struct txp_cmd_desc);
1564         } else {
1565                 if (widx > ridx)
1566                         nfree = br->br_cmd_siz -
1567                             (widx - ridx + sizeof(struct txp_cmd_desc));
1568                 else
1569                         nfree = ridx - widx - sizeof(struct txp_cmd_desc);
1570         }
1571
1572         return (nfree / sizeof(struct txp_cmd_desc));
1573 }
1574
1575 static void
1576 txp_stop(sc)
1577         struct txp_softc *sc;
1578 {
1579         struct ifnet *ifp;
1580
1581         ifp = &sc->sc_arpcom.ac_if;
1582
1583         ifp->if_flags &= ~(IFF_RUNNING | IFF_OACTIVE);
1584
1585         callout_stop(&sc->txp_stat_timer);
1586
1587         txp_command(sc, TXP_CMD_TX_DISABLE, 0, 0, 0, NULL, NULL, NULL, 1);
1588         txp_command(sc, TXP_CMD_RX_DISABLE, 0, 0, 0, NULL, NULL, NULL, 1);
1589
1590         txp_rxring_empty(sc);
1591
1592         return;
1593 }
1594
1595 static void
1596 txp_watchdog(ifp)
1597         struct ifnet *ifp;
1598 {
1599         return;
1600 }
1601
1602 static int
1603 txp_ifmedia_upd(ifp)
1604         struct ifnet *ifp;
1605 {
1606         struct txp_softc *sc = ifp->if_softc;
1607         struct ifmedia *ifm = &sc->sc_ifmedia;
1608         u_int16_t new_xcvr;
1609
1610         if (IFM_TYPE(ifm->ifm_media) != IFM_ETHER)
1611                 return (EINVAL);
1612
1613         if (IFM_SUBTYPE(ifm->ifm_media) == IFM_10_T) {
1614                 if ((ifm->ifm_media & IFM_GMASK) == IFM_FDX)
1615                         new_xcvr = TXP_XCVR_10_FDX;
1616                 else
1617                         new_xcvr = TXP_XCVR_10_HDX;
1618         } else if (IFM_SUBTYPE(ifm->ifm_media) == IFM_100_TX) {
1619                 if ((ifm->ifm_media & IFM_GMASK) == IFM_FDX)
1620                         new_xcvr = TXP_XCVR_100_FDX;
1621                 else
1622                         new_xcvr = TXP_XCVR_100_HDX;
1623         } else if (IFM_SUBTYPE(ifm->ifm_media) == IFM_AUTO) {
1624                 new_xcvr = TXP_XCVR_AUTO;
1625         } else
1626                 return (EINVAL);
1627
1628         /* nothing to do */
1629         if (sc->sc_xcvr == new_xcvr)
1630                 return (0);
1631
1632         txp_command(sc, TXP_CMD_XCVR_SELECT, new_xcvr, 0, 0,
1633             NULL, NULL, NULL, 0);
1634         sc->sc_xcvr = new_xcvr;
1635
1636         return (0);
1637 }
1638
1639 static void
1640 txp_ifmedia_sts(ifp, ifmr)
1641         struct ifnet *ifp;
1642         struct ifmediareq *ifmr;
1643 {
1644         struct txp_softc *sc = ifp->if_softc;
1645         struct ifmedia *ifm = &sc->sc_ifmedia;
1646         u_int16_t bmsr, bmcr, anlpar;
1647
1648         ifmr->ifm_status = IFM_AVALID;
1649         ifmr->ifm_active = IFM_ETHER;
1650
1651         if (txp_command(sc, TXP_CMD_PHY_MGMT_READ, 0, MII_BMSR, 0,
1652             &bmsr, NULL, NULL, 1))
1653                 goto bail;
1654         if (txp_command(sc, TXP_CMD_PHY_MGMT_READ, 0, MII_BMSR, 0,
1655             &bmsr, NULL, NULL, 1))
1656                 goto bail;
1657
1658         if (txp_command(sc, TXP_CMD_PHY_MGMT_READ, 0, MII_BMCR, 0,
1659             &bmcr, NULL, NULL, 1))
1660                 goto bail;
1661
1662         if (txp_command(sc, TXP_CMD_PHY_MGMT_READ, 0, MII_ANLPAR, 0,
1663             &anlpar, NULL, NULL, 1))
1664                 goto bail;
1665
1666         if (bmsr & BMSR_LINK)
1667                 ifmr->ifm_status |= IFM_ACTIVE;
1668
1669         if (bmcr & BMCR_ISO) {
1670                 ifmr->ifm_active |= IFM_NONE;
1671                 ifmr->ifm_status = 0;
1672                 return;
1673         }
1674
1675         if (bmcr & BMCR_LOOP)
1676                 ifmr->ifm_active |= IFM_LOOP;
1677
1678         if (bmcr & BMCR_AUTOEN) {
1679                 if ((bmsr & BMSR_ACOMP) == 0) {
1680                         ifmr->ifm_active |= IFM_NONE;
1681                         return;
1682                 }
1683
1684                 if (anlpar & ANLPAR_T4)
1685                         ifmr->ifm_active |= IFM_100_T4;
1686                 else if (anlpar & ANLPAR_TX_FD)
1687                         ifmr->ifm_active |= IFM_100_TX|IFM_FDX;
1688                 else if (anlpar & ANLPAR_TX)
1689                         ifmr->ifm_active |= IFM_100_TX;
1690                 else if (anlpar & ANLPAR_10_FD)
1691                         ifmr->ifm_active |= IFM_10_T|IFM_FDX;
1692                 else if (anlpar & ANLPAR_10)
1693                         ifmr->ifm_active |= IFM_10_T;
1694                 else
1695                         ifmr->ifm_active |= IFM_NONE;
1696         } else
1697                 ifmr->ifm_active = ifm->ifm_cur->ifm_media;
1698         return;
1699
1700 bail:
1701         ifmr->ifm_active |= IFM_NONE;
1702         ifmr->ifm_status &= ~IFM_AVALID;
1703 }
1704
1705 #ifdef TXP_DEBUG
1706 static void
1707 txp_show_descriptor(d)
1708         void *d;
1709 {
1710         struct txp_cmd_desc *cmd = d;
1711         struct txp_rsp_desc *rsp = d;
1712         struct txp_tx_desc *txd = d;
1713         struct txp_frag_desc *frgd = d;
1714
1715         switch (cmd->cmd_flags & CMD_FLAGS_TYPE_M) {
1716         case CMD_FLAGS_TYPE_CMD:
1717                 /* command descriptor */
1718                 printf("[cmd flags 0x%x num %d id %d seq %d par1 0x%x par2 0x%x par3 0x%x]\n",
1719                     cmd->cmd_flags, cmd->cmd_numdesc, cmd->cmd_id, cmd->cmd_seq,
1720                     cmd->cmd_par1, cmd->cmd_par2, cmd->cmd_par3);
1721                 break;
1722         case CMD_FLAGS_TYPE_RESP:
1723                 /* response descriptor */
1724                 printf("[rsp flags 0x%x num %d id %d seq %d par1 0x%x par2 0x%x par3 0x%x]\n",
1725                     rsp->rsp_flags, rsp->rsp_numdesc, rsp->rsp_id, rsp->rsp_seq,
1726                     rsp->rsp_par1, rsp->rsp_par2, rsp->rsp_par3);
1727                 break;
1728         case CMD_FLAGS_TYPE_DATA:
1729                 /* data header (assuming tx for now) */
1730                 printf("[data flags 0x%x num %d totlen %d addr 0x%x/0x%x pflags 0x%x]",
1731                     txd->tx_flags, txd->tx_numdesc, txd->tx_totlen,
1732                     txd->tx_addrlo, txd->tx_addrhi, txd->tx_pflags);
1733                 break;
1734         case CMD_FLAGS_TYPE_FRAG:
1735                 /* fragment descriptor */
1736                 printf("[frag flags 0x%x rsvd1 0x%x len %d addr 0x%x/0x%x rsvd2 0x%x]",
1737                     frgd->frag_flags, frgd->frag_rsvd1, frgd->frag_len,
1738                     frgd->frag_addrlo, frgd->frag_addrhi, frgd->frag_rsvd2);
1739                 break;
1740         default:
1741                 printf("[unknown(%x) flags 0x%x num %d id %d seq %d par1 0x%x par2 0x%x par3 0x%x]\n",
1742                     cmd->cmd_flags & CMD_FLAGS_TYPE_M,
1743                     cmd->cmd_flags, cmd->cmd_numdesc, cmd->cmd_id, cmd->cmd_seq,
1744                     cmd->cmd_par1, cmd->cmd_par2, cmd->cmd_par3);
1745                 break;
1746         }
1747 }
1748 #endif
1749
1750 static void
1751 txp_set_filter(sc)
1752         struct txp_softc *sc;
1753 {
1754         struct ifnet *ifp = &sc->sc_arpcom.ac_if;
1755         u_int32_t crc, carry, hashbit, hash[2];
1756         u_int16_t filter;
1757         u_int8_t octet;
1758         int i, j, mcnt = 0;
1759         struct ifmultiaddr *ifma;
1760         char *enm;
1761
1762         if (ifp->if_flags & IFF_PROMISC) {
1763                 filter = TXP_RXFILT_PROMISC;
1764                 goto setit;
1765         }
1766
1767         filter = TXP_RXFILT_DIRECT;
1768
1769         if (ifp->if_flags & IFF_BROADCAST)
1770                 filter |= TXP_RXFILT_BROADCAST;
1771
1772         if (ifp->if_flags & IFF_ALLMULTI)
1773                 filter |= TXP_RXFILT_ALLMULTI;
1774         else {
1775                 hash[0] = hash[1] = 0;
1776
1777                 for (ifma = ifp->if_multiaddrs.lh_first; ifma != NULL;
1778                     ifma = ifma->ifma_link.le_next) {
1779                         if (ifma->ifma_addr->sa_family != AF_LINK)
1780                                 continue;
1781
1782                         enm = LLADDR((struct sockaddr_dl *)ifma->ifma_addr);
1783                         mcnt++;
1784                         crc = 0xffffffff;
1785
1786                         for (i = 0; i < ETHER_ADDR_LEN; i++) {
1787                                 octet = enm[i];
1788                                 for (j = 0; j < 8; j++) {
1789                                         carry = ((crc & 0x80000000) ? 1 : 0) ^
1790                                             (octet & 1);
1791                                         crc <<= 1;
1792                                         octet >>= 1;
1793                                         if (carry)
1794                                                 crc = (crc ^ TXP_POLYNOMIAL) |
1795                                                     carry;
1796                                 }
1797                         }
1798                         hashbit = (u_int16_t)(crc & (64 - 1));
1799                         hash[hashbit / 32] |= (1 << hashbit % 32);
1800                 }
1801
1802                 if (mcnt > 0) {
1803                         filter |= TXP_RXFILT_HASHMULTI;
1804                         txp_command(sc, TXP_CMD_MCAST_HASH_MASK_WRITE,
1805                             2, hash[0], hash[1], NULL, NULL, NULL, 0);
1806                 }
1807         }
1808
1809 setit:
1810
1811         txp_command(sc, TXP_CMD_RX_FILTER_WRITE, filter, 0, 0,
1812             NULL, NULL, NULL, 1);
1813
1814         return;
1815 }
1816
1817 static void
1818 txp_capabilities(sc)
1819         struct txp_softc *sc;
1820 {
1821         struct ifnet *ifp = &sc->sc_arpcom.ac_if;
1822         struct txp_rsp_desc *rsp = NULL;
1823         struct txp_ext_desc *ext;
1824
1825         if (txp_command2(sc, TXP_CMD_OFFLOAD_READ, 0, 0, 0, NULL, 0, &rsp, 1))
1826                 goto out;
1827
1828         if (rsp->rsp_numdesc != 1)
1829                 goto out;
1830         ext = (struct txp_ext_desc *)(rsp + 1);
1831
1832         sc->sc_tx_capability = ext->ext_1 & OFFLOAD_MASK;
1833         sc->sc_rx_capability = ext->ext_2 & OFFLOAD_MASK;
1834         ifp->if_capabilities = 0;
1835
1836         if (rsp->rsp_par2 & rsp->rsp_par3 & OFFLOAD_VLAN) {
1837                 sc->sc_tx_capability |= OFFLOAD_VLAN;
1838                 sc->sc_rx_capability |= OFFLOAD_VLAN;
1839         }
1840
1841 #if 0
1842         /* not ready yet */
1843         if (rsp->rsp_par2 & rsp->rsp_par3 & OFFLOAD_IPSEC) {
1844                 sc->sc_tx_capability |= OFFLOAD_IPSEC;
1845                 sc->sc_rx_capability |= OFFLOAD_IPSEC;
1846                 ifp->if_capabilities |= IFCAP_IPSEC;
1847         }
1848 #endif
1849
1850         if (rsp->rsp_par2 & rsp->rsp_par3 & OFFLOAD_IPCKSUM) {
1851                 sc->sc_tx_capability |= OFFLOAD_IPCKSUM;
1852                 sc->sc_rx_capability |= OFFLOAD_IPCKSUM;
1853                 ifp->if_capabilities |= IFCAP_HWCSUM;
1854                 ifp->if_hwassist |= CSUM_IP;
1855         }
1856
1857         if (rsp->rsp_par2 & rsp->rsp_par3 & OFFLOAD_TCPCKSUM) {
1858 #if 0
1859                 sc->sc_tx_capability |= OFFLOAD_TCPCKSUM;
1860 #endif
1861                 sc->sc_rx_capability |= OFFLOAD_TCPCKSUM;
1862                 ifp->if_capabilities |= IFCAP_HWCSUM;
1863         }
1864
1865         if (rsp->rsp_par2 & rsp->rsp_par3 & OFFLOAD_UDPCKSUM) {
1866 #if 0
1867                 sc->sc_tx_capability |= OFFLOAD_UDPCKSUM;
1868 #endif
1869                 sc->sc_rx_capability |= OFFLOAD_UDPCKSUM;
1870                 ifp->if_capabilities |= IFCAP_HWCSUM;
1871         }
1872         ifp->if_capenable = ifp->if_capabilities;
1873
1874         if (txp_command(sc, TXP_CMD_OFFLOAD_WRITE, 0,
1875             sc->sc_tx_capability, sc->sc_rx_capability, NULL, NULL, NULL, 1))
1876                 goto out;
1877
1878 out:
1879         if (rsp != NULL)
1880                 free(rsp, M_DEVBUF);
1881
1882         return;
1883 }