drm/i915: Update to Linux 4.3
[dragonfly.git] / sys / dev / drm / include / uapi_drm / i915_drm.h
1 /*
2  * Copyright 2003 Tungsten Graphics, Inc., Cedar Park, Texas.
3  * All Rights Reserved.
4  *
5  * Permission is hereby granted, free of charge, to any person obtaining a
6  * copy of this software and associated documentation files (the
7  * "Software"), to deal in the Software without restriction, including
8  * without limitation the rights to use, copy, modify, merge, publish,
9  * distribute, sub license, and/or sell copies of the Software, and to
10  * permit persons to whom the Software is furnished to do so, subject to
11  * the following conditions:
12  *
13  * The above copyright notice and this permission notice (including the
14  * next paragraph) shall be included in all copies or substantial portions
15  * of the Software.
16  *
17  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS
18  * OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
19  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT.
20  * IN NO EVENT SHALL TUNGSTEN GRAPHICS AND/OR ITS SUPPLIERS BE LIABLE FOR
21  * ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT,
22  * TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE
23  * SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
24  *
25  */
26
27 #ifndef _UAPI_I915_DRM_H_
28 #define _UAPI_I915_DRM_H_
29
30 #include <uapi_drm/drm.h>
31
32 /* Please note that modifications to all structs defined here are
33  * subject to backwards-compatibility constraints.
34  */
35
36 /**
37  * DOC: uevents generated by i915 on it's device node
38  *
39  * I915_L3_PARITY_UEVENT - Generated when the driver receives a parity mismatch
40  *      event from the gpu l3 cache. Additional information supplied is ROW,
41  *      BANK, SUBBANK, SLICE of the affected cacheline. Userspace should keep
42  *      track of these events and if a specific cache-line seems to have a
43  *      persistent error remap it with the l3 remapping tool supplied in
44  *      intel-gpu-tools.  The value supplied with the event is always 1.
45  *
46  * I915_ERROR_UEVENT - Generated upon error detection, currently only via
47  *      hangcheck. The error detection event is a good indicator of when things
48  *      began to go badly. The value supplied with the event is a 1 upon error
49  *      detection, and a 0 upon reset completion, signifying no more error
50  *      exists. NOTE: Disabling hangcheck or reset via module parameter will
51  *      cause the related events to not be seen.
52  *
53  * I915_RESET_UEVENT - Event is generated just before an attempt to reset the
54  *      the GPU. The value supplied with the event is always 1. NOTE: Disable
55  *      reset via module parameter will cause this event to not be seen.
56  */
57 #define I915_L3_PARITY_UEVENT           "L3_PARITY_ERROR"
58 #define I915_ERROR_UEVENT               "ERROR"
59 #define I915_RESET_UEVENT               "RESET"
60
61 /* Each region is a minimum of 16k, and there are at most 255 of them.
62  */
63 #define I915_NR_TEX_REGIONS 255 /* table size 2k - maximum due to use
64                                  * of chars for next/prev indices */
65 #define I915_LOG_MIN_TEX_REGION_SIZE 14
66
67 typedef struct _drm_i915_init {
68         enum {
69                 I915_INIT_DMA = 0x01,
70                 I915_CLEANUP_DMA = 0x02,
71                 I915_RESUME_DMA = 0x03
72         } func;
73         unsigned int mmio_offset;
74         int sarea_priv_offset;
75         unsigned int ring_start;
76         unsigned int ring_end;
77         unsigned int ring_size;
78         unsigned int front_offset;
79         unsigned int back_offset;
80         unsigned int depth_offset;
81         unsigned int w;
82         unsigned int h;
83         unsigned int pitch;
84         unsigned int pitch_bits;
85         unsigned int back_pitch;
86         unsigned int depth_pitch;
87         unsigned int cpp;
88         unsigned int chipset;
89 } drm_i915_init_t;
90
91 typedef struct _drm_i915_sarea {
92         struct drm_tex_region texList[I915_NR_TEX_REGIONS + 1];
93         int last_upload;        /* last time texture was uploaded */
94         int last_enqueue;       /* last time a buffer was enqueued */
95         int last_dispatch;      /* age of the most recently dispatched buffer */
96         int ctxOwner;           /* last context to upload state */
97         int texAge;
98         int pf_enabled;         /* is pageflipping allowed? */
99         int pf_active;
100         int pf_current_page;    /* which buffer is being displayed? */
101         int perf_boxes;         /* performance boxes to be displayed */
102         int width, height;      /* screen size in pixels */
103
104         drm_handle_t front_handle;
105         int front_offset;
106         int front_size;
107
108         drm_handle_t back_handle;
109         int back_offset;
110         int back_size;
111
112         drm_handle_t depth_handle;
113         int depth_offset;
114         int depth_size;
115
116         drm_handle_t tex_handle;
117         int tex_offset;
118         int tex_size;
119         int log_tex_granularity;
120         int pitch;
121         int rotation;           /* 0, 90, 180 or 270 */
122         int rotated_offset;
123         int rotated_size;
124         int rotated_pitch;
125         int virtualX, virtualY;
126
127         unsigned int front_tiled;
128         unsigned int back_tiled;
129         unsigned int depth_tiled;
130         unsigned int rotated_tiled;
131         unsigned int rotated2_tiled;
132
133         int pipeA_x;
134         int pipeA_y;
135         int pipeA_w;
136         int pipeA_h;
137         int pipeB_x;
138         int pipeB_y;
139         int pipeB_w;
140         int pipeB_h;
141
142         /* fill out some space for old userspace triple buffer */
143         drm_handle_t unused_handle;
144         __u32 unused1, unused2, unused3;
145
146         /* buffer object handles for static buffers. May change
147          * over the lifetime of the client.
148          */
149         __u32 front_bo_handle;
150         __u32 back_bo_handle;
151         __u32 unused_bo_handle;
152         __u32 depth_bo_handle;
153
154 } drm_i915_sarea_t;
155
156 /* due to userspace building against these headers we need some compat here */
157 #define planeA_x pipeA_x
158 #define planeA_y pipeA_y
159 #define planeA_w pipeA_w
160 #define planeA_h pipeA_h
161 #define planeB_x pipeB_x
162 #define planeB_y pipeB_y
163 #define planeB_w pipeB_w
164 #define planeB_h pipeB_h
165
166 /* Flags for perf_boxes
167  */
168 #define I915_BOX_RING_EMPTY    0x1
169 #define I915_BOX_FLIP          0x2
170 #define I915_BOX_WAIT          0x4
171 #define I915_BOX_TEXTURE_LOAD  0x8
172 #define I915_BOX_LOST_CONTEXT  0x10
173
174 /* I915 specific ioctls
175  * The device specific ioctl range is 0x40 to 0x79.
176  */
177 #define DRM_I915_INIT           0x00
178 #define DRM_I915_FLUSH          0x01
179 #define DRM_I915_FLIP           0x02
180 #define DRM_I915_BATCHBUFFER    0x03
181 #define DRM_I915_IRQ_EMIT       0x04
182 #define DRM_I915_IRQ_WAIT       0x05
183 #define DRM_I915_GETPARAM       0x06
184 #define DRM_I915_SETPARAM       0x07
185 #define DRM_I915_ALLOC          0x08
186 #define DRM_I915_FREE           0x09
187 #define DRM_I915_INIT_HEAP      0x0a
188 #define DRM_I915_CMDBUFFER      0x0b
189 #define DRM_I915_DESTROY_HEAP   0x0c
190 #define DRM_I915_SET_VBLANK_PIPE        0x0d
191 #define DRM_I915_GET_VBLANK_PIPE        0x0e
192 #define DRM_I915_VBLANK_SWAP    0x0f
193 #define DRM_I915_HWS_ADDR       0x11
194 #define DRM_I915_GEM_INIT       0x13
195 #define DRM_I915_GEM_EXECBUFFER 0x14
196 #define DRM_I915_GEM_PIN        0x15
197 #define DRM_I915_GEM_UNPIN      0x16
198 #define DRM_I915_GEM_BUSY       0x17
199 #define DRM_I915_GEM_THROTTLE   0x18
200 #define DRM_I915_GEM_ENTERVT    0x19
201 #define DRM_I915_GEM_LEAVEVT    0x1a
202 #define DRM_I915_GEM_CREATE     0x1b
203 #define DRM_I915_GEM_PREAD      0x1c
204 #define DRM_I915_GEM_PWRITE     0x1d
205 #define DRM_I915_GEM_MMAP       0x1e
206 #define DRM_I915_GEM_SET_DOMAIN 0x1f
207 #define DRM_I915_GEM_SW_FINISH  0x20
208 #define DRM_I915_GEM_SET_TILING 0x21
209 #define DRM_I915_GEM_GET_TILING 0x22
210 #define DRM_I915_GEM_GET_APERTURE 0x23
211 #define DRM_I915_GEM_MMAP_GTT   0x24
212 #define DRM_I915_GET_PIPE_FROM_CRTC_ID  0x25
213 #define DRM_I915_GEM_MADVISE    0x26
214 #define DRM_I915_OVERLAY_PUT_IMAGE      0x27
215 #define DRM_I915_OVERLAY_ATTRS  0x28
216 #define DRM_I915_GEM_EXECBUFFER2        0x29
217 #define DRM_I915_GET_SPRITE_COLORKEY    0x2a
218 #define DRM_I915_SET_SPRITE_COLORKEY    0x2b
219 #define DRM_I915_GEM_WAIT       0x2c
220 #define DRM_I915_GEM_CONTEXT_CREATE     0x2d
221 #define DRM_I915_GEM_CONTEXT_DESTROY    0x2e
222 #define DRM_I915_GEM_SET_CACHING        0x2f
223 #define DRM_I915_GEM_GET_CACHING        0x30
224 #define DRM_I915_REG_READ               0x31
225 #define DRM_I915_GET_RESET_STATS        0x32
226 #define DRM_I915_GEM_USERPTR            0x33
227 #define DRM_I915_GEM_CONTEXT_GETPARAM   0x34
228 #define DRM_I915_GEM_CONTEXT_SETPARAM   0x35
229
230 #define DRM_IOCTL_I915_INIT             DRM_IOW( DRM_COMMAND_BASE + DRM_I915_INIT, drm_i915_init_t)
231 #define DRM_IOCTL_I915_FLUSH            DRM_IO ( DRM_COMMAND_BASE + DRM_I915_FLUSH)
232 #define DRM_IOCTL_I915_FLIP             DRM_IO ( DRM_COMMAND_BASE + DRM_I915_FLIP)
233 #define DRM_IOCTL_I915_BATCHBUFFER      DRM_IOW( DRM_COMMAND_BASE + DRM_I915_BATCHBUFFER, drm_i915_batchbuffer_t)
234 #define DRM_IOCTL_I915_IRQ_EMIT         DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_IRQ_EMIT, drm_i915_irq_emit_t)
235 #define DRM_IOCTL_I915_IRQ_WAIT         DRM_IOW( DRM_COMMAND_BASE + DRM_I915_IRQ_WAIT, drm_i915_irq_wait_t)
236 #define DRM_IOCTL_I915_GETPARAM         DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_GETPARAM, drm_i915_getparam_t)
237 #define DRM_IOCTL_I915_SETPARAM         DRM_IOW( DRM_COMMAND_BASE + DRM_I915_SETPARAM, drm_i915_setparam_t)
238 #define DRM_IOCTL_I915_ALLOC            DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_ALLOC, drm_i915_mem_alloc_t)
239 #define DRM_IOCTL_I915_FREE             DRM_IOW( DRM_COMMAND_BASE + DRM_I915_FREE, drm_i915_mem_free_t)
240 #define DRM_IOCTL_I915_INIT_HEAP        DRM_IOW( DRM_COMMAND_BASE + DRM_I915_INIT_HEAP, drm_i915_mem_init_heap_t)
241 #define DRM_IOCTL_I915_CMDBUFFER        DRM_IOW( DRM_COMMAND_BASE + DRM_I915_CMDBUFFER, drm_i915_cmdbuffer_t)
242 #define DRM_IOCTL_I915_DESTROY_HEAP     DRM_IOW( DRM_COMMAND_BASE + DRM_I915_DESTROY_HEAP, drm_i915_mem_destroy_heap_t)
243 #define DRM_IOCTL_I915_SET_VBLANK_PIPE  DRM_IOW( DRM_COMMAND_BASE + DRM_I915_SET_VBLANK_PIPE, drm_i915_vblank_pipe_t)
244 #define DRM_IOCTL_I915_GET_VBLANK_PIPE  DRM_IOR( DRM_COMMAND_BASE + DRM_I915_GET_VBLANK_PIPE, drm_i915_vblank_pipe_t)
245 #define DRM_IOCTL_I915_VBLANK_SWAP      DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_VBLANK_SWAP, drm_i915_vblank_swap_t)
246 #define DRM_IOCTL_I915_HWS_ADDR         DRM_IOW(DRM_COMMAND_BASE + DRM_I915_HWS_ADDR, struct drm_i915_gem_init)
247 #define DRM_IOCTL_I915_GEM_INIT         DRM_IOW(DRM_COMMAND_BASE + DRM_I915_GEM_INIT, struct drm_i915_gem_init)
248 #define DRM_IOCTL_I915_GEM_EXECBUFFER   DRM_IOW(DRM_COMMAND_BASE + DRM_I915_GEM_EXECBUFFER, struct drm_i915_gem_execbuffer)
249 #define DRM_IOCTL_I915_GEM_EXECBUFFER2  DRM_IOW(DRM_COMMAND_BASE + DRM_I915_GEM_EXECBUFFER2, struct drm_i915_gem_execbuffer2)
250 #define DRM_IOCTL_I915_GEM_PIN          DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_GEM_PIN, struct drm_i915_gem_pin)
251 #define DRM_IOCTL_I915_GEM_UNPIN        DRM_IOW(DRM_COMMAND_BASE + DRM_I915_GEM_UNPIN, struct drm_i915_gem_unpin)
252 #define DRM_IOCTL_I915_GEM_BUSY         DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_GEM_BUSY, struct drm_i915_gem_busy)
253 #define DRM_IOCTL_I915_GEM_SET_CACHING          DRM_IOW(DRM_COMMAND_BASE + DRM_I915_GEM_SET_CACHING, struct drm_i915_gem_caching)
254 #define DRM_IOCTL_I915_GEM_GET_CACHING          DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_GEM_GET_CACHING, struct drm_i915_gem_caching)
255 #define DRM_IOCTL_I915_GEM_THROTTLE     DRM_IO ( DRM_COMMAND_BASE + DRM_I915_GEM_THROTTLE)
256 #define DRM_IOCTL_I915_GEM_ENTERVT      DRM_IO(DRM_COMMAND_BASE + DRM_I915_GEM_ENTERVT)
257 #define DRM_IOCTL_I915_GEM_LEAVEVT      DRM_IO(DRM_COMMAND_BASE + DRM_I915_GEM_LEAVEVT)
258 #define DRM_IOCTL_I915_GEM_CREATE       DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_GEM_CREATE, struct drm_i915_gem_create)
259 #define DRM_IOCTL_I915_GEM_PREAD        DRM_IOW (DRM_COMMAND_BASE + DRM_I915_GEM_PREAD, struct drm_i915_gem_pread)
260 #define DRM_IOCTL_I915_GEM_PWRITE       DRM_IOW (DRM_COMMAND_BASE + DRM_I915_GEM_PWRITE, struct drm_i915_gem_pwrite)
261 #define DRM_IOCTL_I915_GEM_MMAP         DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_GEM_MMAP, struct drm_i915_gem_mmap)
262 #define DRM_IOCTL_I915_GEM_MMAP_GTT     DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_GEM_MMAP_GTT, struct drm_i915_gem_mmap_gtt)
263 #define DRM_IOCTL_I915_GEM_SET_DOMAIN   DRM_IOW (DRM_COMMAND_BASE + DRM_I915_GEM_SET_DOMAIN, struct drm_i915_gem_set_domain)
264 #define DRM_IOCTL_I915_GEM_SW_FINISH    DRM_IOW (DRM_COMMAND_BASE + DRM_I915_GEM_SW_FINISH, struct drm_i915_gem_sw_finish)
265 #define DRM_IOCTL_I915_GEM_SET_TILING   DRM_IOWR (DRM_COMMAND_BASE + DRM_I915_GEM_SET_TILING, struct drm_i915_gem_set_tiling)
266 #define DRM_IOCTL_I915_GEM_GET_TILING   DRM_IOWR (DRM_COMMAND_BASE + DRM_I915_GEM_GET_TILING, struct drm_i915_gem_get_tiling)
267 #define DRM_IOCTL_I915_GEM_GET_APERTURE DRM_IOR  (DRM_COMMAND_BASE + DRM_I915_GEM_GET_APERTURE, struct drm_i915_gem_get_aperture)
268 #define DRM_IOCTL_I915_GET_PIPE_FROM_CRTC_ID DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_GET_PIPE_FROM_CRTC_ID, struct drm_i915_get_pipe_from_crtc_id)
269 #define DRM_IOCTL_I915_GEM_MADVISE      DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_GEM_MADVISE, struct drm_i915_gem_madvise)
270 #define DRM_IOCTL_I915_OVERLAY_PUT_IMAGE        DRM_IOW(DRM_COMMAND_BASE + DRM_I915_OVERLAY_PUT_IMAGE, struct drm_intel_overlay_put_image)
271 #define DRM_IOCTL_I915_OVERLAY_ATTRS    DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_OVERLAY_ATTRS, struct drm_intel_overlay_attrs)
272 #define DRM_IOCTL_I915_SET_SPRITE_COLORKEY DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_SET_SPRITE_COLORKEY, struct drm_intel_sprite_colorkey)
273 #define DRM_IOCTL_I915_GET_SPRITE_COLORKEY DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_GET_SPRITE_COLORKEY, struct drm_intel_sprite_colorkey)
274 #define DRM_IOCTL_I915_GEM_WAIT         DRM_IOWR(DRM_COMMAND_BASE + DRM_I915_GEM_WAIT, struct drm_i915_gem_wait)
275 #define DRM_IOCTL_I915_GEM_CONTEXT_CREATE       DRM_IOWR (DRM_COMMAND_BASE + DRM_I915_GEM_CONTEXT_CREATE, struct drm_i915_gem_context_create)
276 #define DRM_IOCTL_I915_GEM_CONTEXT_DESTROY      DRM_IOW (DRM_COMMAND_BASE + DRM_I915_GEM_CONTEXT_DESTROY, struct drm_i915_gem_context_destroy)
277 #define DRM_IOCTL_I915_REG_READ                 DRM_IOWR (DRM_COMMAND_BASE + DRM_I915_REG_READ, struct drm_i915_reg_read)
278 #define DRM_IOCTL_I915_GET_RESET_STATS          DRM_IOWR (DRM_COMMAND_BASE + DRM_I915_GET_RESET_STATS, struct drm_i915_reset_stats)
279 #define DRM_IOCTL_I915_GEM_USERPTR                      DRM_IOWR (DRM_COMMAND_BASE + DRM_I915_GEM_USERPTR, struct drm_i915_gem_userptr)
280 #define DRM_IOCTL_I915_GEM_CONTEXT_GETPARAM     DRM_IOWR (DRM_COMMAND_BASE + DRM_I915_GEM_CONTEXT_GETPARAM, struct drm_i915_gem_context_param)
281 #define DRM_IOCTL_I915_GEM_CONTEXT_SETPARAM     DRM_IOWR (DRM_COMMAND_BASE + DRM_I915_GEM_CONTEXT_SETPARAM, struct drm_i915_gem_context_param)
282
283 /* Allow drivers to submit batchbuffers directly to hardware, relying
284  * on the security mechanisms provided by hardware.
285  */
286 typedef struct drm_i915_batchbuffer {
287         int start;              /* agp offset */
288         int used;               /* nr bytes in use */
289         int DR1;                /* hw flags for GFX_OP_DRAWRECT_INFO */
290         int DR4;                /* window origin for GFX_OP_DRAWRECT_INFO */
291         int num_cliprects;      /* mulitpass with multiple cliprects? */
292         struct drm_clip_rect __user *cliprects; /* pointer to userspace cliprects */
293 } drm_i915_batchbuffer_t;
294
295 /* As above, but pass a pointer to userspace buffer which can be
296  * validated by the kernel prior to sending to hardware.
297  */
298 typedef struct _drm_i915_cmdbuffer {
299         char __user *buf;       /* pointer to userspace command buffer */
300         int sz;                 /* nr bytes in buf */
301         int DR1;                /* hw flags for GFX_OP_DRAWRECT_INFO */
302         int DR4;                /* window origin for GFX_OP_DRAWRECT_INFO */
303         int num_cliprects;      /* mulitpass with multiple cliprects? */
304         struct drm_clip_rect __user *cliprects; /* pointer to userspace cliprects */
305 } drm_i915_cmdbuffer_t;
306
307 /* Userspace can request & wait on irq's:
308  */
309 typedef struct drm_i915_irq_emit {
310         int __user *irq_seq;
311 } drm_i915_irq_emit_t;
312
313 typedef struct drm_i915_irq_wait {
314         int irq_seq;
315 } drm_i915_irq_wait_t;
316
317 /* Ioctl to query kernel params:
318  */
319 #define I915_PARAM_IRQ_ACTIVE            1
320 #define I915_PARAM_ALLOW_BATCHBUFFER     2
321 #define I915_PARAM_LAST_DISPATCH         3
322 #define I915_PARAM_CHIPSET_ID            4
323 #define I915_PARAM_HAS_GEM               5
324 #define I915_PARAM_NUM_FENCES_AVAIL      6
325 #define I915_PARAM_HAS_OVERLAY           7
326 #define I915_PARAM_HAS_PAGEFLIPPING      8
327 #define I915_PARAM_HAS_EXECBUF2          9
328 #define I915_PARAM_HAS_BSD               10
329 #define I915_PARAM_HAS_BLT               11
330 #define I915_PARAM_HAS_RELAXED_FENCING   12
331 #define I915_PARAM_HAS_COHERENT_RINGS    13
332 #define I915_PARAM_HAS_EXEC_CONSTANTS    14
333 #define I915_PARAM_HAS_RELAXED_DELTA     15
334 #define I915_PARAM_HAS_GEN7_SOL_RESET    16
335 #define I915_PARAM_HAS_LLC               17
336 #define I915_PARAM_HAS_ALIASING_PPGTT    18
337 #define I915_PARAM_HAS_WAIT_TIMEOUT      19
338 #define I915_PARAM_HAS_SEMAPHORES        20
339 #define I915_PARAM_HAS_PRIME_VMAP_FLUSH  21
340 #define I915_PARAM_HAS_VEBOX             22
341 #define I915_PARAM_HAS_SECURE_BATCHES    23
342 #define I915_PARAM_HAS_PINNED_BATCHES    24
343 #define I915_PARAM_HAS_EXEC_NO_RELOC     25
344 #define I915_PARAM_HAS_EXEC_HANDLE_LUT   26
345 #define I915_PARAM_HAS_WT                27
346 #define I915_PARAM_CMD_PARSER_VERSION    28
347 #define I915_PARAM_HAS_COHERENT_PHYS_GTT 29
348 #define I915_PARAM_MMAP_VERSION          30
349 #define I915_PARAM_HAS_BSD2              31
350 #define I915_PARAM_REVISION              32
351 #define I915_PARAM_SUBSLICE_TOTAL        33
352 #define I915_PARAM_EU_TOTAL              34
353 #define I915_PARAM_HAS_GPU_RESET         35
354 #define I915_PARAM_HAS_RESOURCE_STREAMER 36
355
356 typedef struct drm_i915_getparam {
357         int param;
358         int __user *value;
359 } drm_i915_getparam_t;
360
361 /* Ioctl to set kernel params:
362  */
363 #define I915_SETPARAM_USE_MI_BATCHBUFFER_START            1
364 #define I915_SETPARAM_TEX_LRU_LOG_GRANULARITY             2
365 #define I915_SETPARAM_ALLOW_BATCHBUFFER                   3
366 #define I915_SETPARAM_NUM_USED_FENCES                     4
367
368 typedef struct drm_i915_setparam {
369         int param;
370         int value;
371 } drm_i915_setparam_t;
372
373 /* A memory manager for regions of shared memory:
374  */
375 #define I915_MEM_REGION_AGP 1
376
377 typedef struct drm_i915_mem_alloc {
378         int region;
379         int alignment;
380         int size;
381         int __user *region_offset;      /* offset from start of fb or agp */
382 } drm_i915_mem_alloc_t;
383
384 typedef struct drm_i915_mem_free {
385         int region;
386         int region_offset;
387 } drm_i915_mem_free_t;
388
389 typedef struct drm_i915_mem_init_heap {
390         int region;
391         int size;
392         int start;
393 } drm_i915_mem_init_heap_t;
394
395 /* Allow memory manager to be torn down and re-initialized (eg on
396  * rotate):
397  */
398 typedef struct drm_i915_mem_destroy_heap {
399         int region;
400 } drm_i915_mem_destroy_heap_t;
401
402 /* Allow X server to configure which pipes to monitor for vblank signals
403  */
404 #define DRM_I915_VBLANK_PIPE_A  1
405 #define DRM_I915_VBLANK_PIPE_B  2
406
407 typedef struct drm_i915_vblank_pipe {
408         int pipe;
409 } drm_i915_vblank_pipe_t;
410
411 /* Schedule buffer swap at given vertical blank:
412  */
413 typedef struct drm_i915_vblank_swap {
414         drm_drawable_t drawable;
415         enum drm_vblank_seq_type seqtype;
416         unsigned int sequence;
417 } drm_i915_vblank_swap_t;
418
419 typedef struct drm_i915_hws_addr {
420         __u64 addr;
421 } drm_i915_hws_addr_t;
422
423 struct drm_i915_gem_init {
424         /**
425          * Beginning offset in the GTT to be managed by the DRM memory
426          * manager.
427          */
428         __u64 gtt_start;
429         /**
430          * Ending offset in the GTT to be managed by the DRM memory
431          * manager.
432          */
433         __u64 gtt_end;
434 };
435
436 struct drm_i915_gem_create {
437         /**
438          * Requested size for the object.
439          *
440          * The (page-aligned) allocated size for the object will be returned.
441          */
442         __u64 size;
443         /**
444          * Returned handle for the object.
445          *
446          * Object handles are nonzero.
447          */
448         __u32 handle;
449         __u32 pad;
450 };
451
452 struct drm_i915_gem_pread {
453         /** Handle for the object being read. */
454         __u32 handle;
455         __u32 pad;
456         /** Offset into the object to read from */
457         __u64 offset;
458         /** Length of data to read */
459         __u64 size;
460         /**
461          * Pointer to write the data into.
462          *
463          * This is a fixed-size type for 32/64 compatibility.
464          */
465         __u64 data_ptr;
466 };
467
468 struct drm_i915_gem_pwrite {
469         /** Handle for the object being written to. */
470         __u32 handle;
471         __u32 pad;
472         /** Offset into the object to write to */
473         __u64 offset;
474         /** Length of data to write */
475         __u64 size;
476         /**
477          * Pointer to read the data from.
478          *
479          * This is a fixed-size type for 32/64 compatibility.
480          */
481         __u64 data_ptr;
482 };
483
484 struct drm_i915_gem_mmap {
485         /** Handle for the object being mapped. */
486         __u32 handle;
487         __u32 pad;
488         /** Offset in the object to map. */
489         __u64 offset;
490         /**
491          * Length of data to map.
492          *
493          * The value will be page-aligned.
494          */
495         __u64 size;
496         /**
497          * Returned pointer the data was mapped at.
498          *
499          * This is a fixed-size type for 32/64 compatibility.
500          */
501         __u64 addr_ptr;
502
503         /**
504          * Flags for extended behaviour.
505          *
506          * Added in version 2.
507          */
508         __u64 flags;
509 #define I915_MMAP_WC 0x1
510 };
511
512 struct drm_i915_gem_mmap_gtt {
513         /** Handle for the object being mapped. */
514         __u32 handle;
515         __u32 pad;
516         /**
517          * Fake offset to use for subsequent mmap call
518          *
519          * This is a fixed-size type for 32/64 compatibility.
520          */
521         __u64 offset;
522 };
523
524 struct drm_i915_gem_set_domain {
525         /** Handle for the object */
526         __u32 handle;
527
528         /** New read domains */
529         __u32 read_domains;
530
531         /** New write domain */
532         __u32 write_domain;
533 };
534
535 struct drm_i915_gem_sw_finish {
536         /** Handle for the object */
537         __u32 handle;
538 };
539
540 struct drm_i915_gem_relocation_entry {
541         /**
542          * Handle of the buffer being pointed to by this relocation entry.
543          *
544          * It's appealing to make this be an index into the mm_validate_entry
545          * list to refer to the buffer, but this allows the driver to create
546          * a relocation list for state buffers and not re-write it per
547          * exec using the buffer.
548          */
549         __u32 target_handle;
550
551         /**
552          * Value to be added to the offset of the target buffer to make up
553          * the relocation entry.
554          */
555         __u32 delta;
556
557         /** Offset in the buffer the relocation entry will be written into */
558         __u64 offset;
559
560         /**
561          * Offset value of the target buffer that the relocation entry was last
562          * written as.
563          *
564          * If the buffer has the same offset as last time, we can skip syncing
565          * and writing the relocation.  This value is written back out by
566          * the execbuffer ioctl when the relocation is written.
567          */
568         __u64 presumed_offset;
569
570         /**
571          * Target memory domains read by this operation.
572          */
573         __u32 read_domains;
574
575         /**
576          * Target memory domains written by this operation.
577          *
578          * Note that only one domain may be written by the whole
579          * execbuffer operation, so that where there are conflicts,
580          * the application will get -EINVAL back.
581          */
582         __u32 write_domain;
583 };
584
585 /** @{
586  * Intel memory domains
587  *
588  * Most of these just align with the various caches in
589  * the system and are used to flush and invalidate as
590  * objects end up cached in different domains.
591  */
592 /** CPU cache */
593 #define I915_GEM_DOMAIN_CPU             0x00000001
594 /** Render cache, used by 2D and 3D drawing */
595 #define I915_GEM_DOMAIN_RENDER          0x00000002
596 /** Sampler cache, used by texture engine */
597 #define I915_GEM_DOMAIN_SAMPLER         0x00000004
598 /** Command queue, used to load batch buffers */
599 #define I915_GEM_DOMAIN_COMMAND         0x00000008
600 /** Instruction cache, used by shader programs */
601 #define I915_GEM_DOMAIN_INSTRUCTION     0x00000010
602 /** Vertex address cache */
603 #define I915_GEM_DOMAIN_VERTEX          0x00000020
604 /** GTT domain - aperture and scanout */
605 #define I915_GEM_DOMAIN_GTT             0x00000040
606 /** @} */
607
608 struct drm_i915_gem_exec_object {
609         /**
610          * User's handle for a buffer to be bound into the GTT for this
611          * operation.
612          */
613         __u32 handle;
614
615         /** Number of relocations to be performed on this buffer */
616         __u32 relocation_count;
617         /**
618          * Pointer to array of struct drm_i915_gem_relocation_entry containing
619          * the relocations to be performed in this buffer.
620          */
621         __u64 relocs_ptr;
622
623         /** Required alignment in graphics aperture */
624         __u64 alignment;
625
626         /**
627          * Returned value of the updated offset of the object, for future
628          * presumed_offset writes.
629          */
630         __u64 offset;
631 };
632
633 struct drm_i915_gem_execbuffer {
634         /**
635          * List of buffers to be validated with their relocations to be
636          * performend on them.
637          *
638          * This is a pointer to an array of struct drm_i915_gem_validate_entry.
639          *
640          * These buffers must be listed in an order such that all relocations
641          * a buffer is performing refer to buffers that have already appeared
642          * in the validate list.
643          */
644         __u64 buffers_ptr;
645         __u32 buffer_count;
646
647         /** Offset in the batchbuffer to start execution from. */
648         __u32 batch_start_offset;
649         /** Bytes used in batchbuffer from batch_start_offset */
650         __u32 batch_len;
651         __u32 DR1;
652         __u32 DR4;
653         __u32 num_cliprects;
654         /** This is a struct drm_clip_rect *cliprects */
655         __u64 cliprects_ptr;
656 };
657
658 struct drm_i915_gem_exec_object2 {
659         /**
660          * User's handle for a buffer to be bound into the GTT for this
661          * operation.
662          */
663         __u32 handle;
664
665         /** Number of relocations to be performed on this buffer */
666         __u32 relocation_count;
667         /**
668          * Pointer to array of struct drm_i915_gem_relocation_entry containing
669          * the relocations to be performed in this buffer.
670          */
671         __u64 relocs_ptr;
672
673         /** Required alignment in graphics aperture */
674         __u64 alignment;
675
676         /**
677          * Returned value of the updated offset of the object, for future
678          * presumed_offset writes.
679          */
680         __u64 offset;
681
682 #define EXEC_OBJECT_NEEDS_FENCE (1<<0)
683 #define EXEC_OBJECT_NEEDS_GTT   (1<<1)
684 #define EXEC_OBJECT_WRITE       (1<<2)
685 #define __EXEC_OBJECT_UNKNOWN_FLAGS -(EXEC_OBJECT_WRITE<<1)
686         __u64 flags;
687
688         __u64 rsvd1;
689         __u64 rsvd2;
690 };
691
692 struct drm_i915_gem_execbuffer2 {
693         /**
694          * List of gem_exec_object2 structs
695          */
696         __u64 buffers_ptr;
697         __u32 buffer_count;
698
699         /** Offset in the batchbuffer to start execution from. */
700         __u32 batch_start_offset;
701         /** Bytes used in batchbuffer from batch_start_offset */
702         __u32 batch_len;
703         __u32 DR1;
704         __u32 DR4;
705         __u32 num_cliprects;
706         /** This is a struct drm_clip_rect *cliprects */
707         __u64 cliprects_ptr;
708 #define I915_EXEC_RING_MASK              (7<<0)
709 #define I915_EXEC_DEFAULT                (0<<0)
710 #define I915_EXEC_RENDER                 (1<<0)
711 #define I915_EXEC_BSD                    (2<<0)
712 #define I915_EXEC_BLT                    (3<<0)
713 #define I915_EXEC_VEBOX                  (4<<0)
714
715 /* Used for switching the constants addressing mode on gen4+ RENDER ring.
716  * Gen6+ only supports relative addressing to dynamic state (default) and
717  * absolute addressing.
718  *
719  * These flags are ignored for the BSD and BLT rings.
720  */
721 #define I915_EXEC_CONSTANTS_MASK        (3<<6)
722 #define I915_EXEC_CONSTANTS_REL_GENERAL (0<<6) /* default */
723 #define I915_EXEC_CONSTANTS_ABSOLUTE    (1<<6)
724 #define I915_EXEC_CONSTANTS_REL_SURFACE (2<<6) /* gen4/5 only */
725         __u64 flags;
726         __u64 rsvd1; /* now used for context info */
727         __u64 rsvd2;
728 };
729
730 /** Resets the SO write offset registers for transform feedback on gen7. */
731 #define I915_EXEC_GEN7_SOL_RESET        (1<<8)
732
733 /** Request a privileged ("secure") batch buffer. Note only available for
734  * DRM_ROOT_ONLY | DRM_MASTER processes.
735  */
736 #define I915_EXEC_SECURE                (1<<9)
737
738 /** Inform the kernel that the batch is and will always be pinned. This
739  * negates the requirement for a workaround to be performed to avoid
740  * an incoherent CS (such as can be found on 830/845). If this flag is
741  * not passed, the kernel will endeavour to make sure the batch is
742  * coherent with the CS before execution. If this flag is passed,
743  * userspace assumes the responsibility for ensuring the same.
744  */
745 #define I915_EXEC_IS_PINNED             (1<<10)
746
747 /** Provide a hint to the kernel that the command stream and auxiliary
748  * state buffers already holds the correct presumed addresses and so the
749  * relocation process may be skipped if no buffers need to be moved in
750  * preparation for the execbuffer.
751  */
752 #define I915_EXEC_NO_RELOC              (1<<11)
753
754 /** Use the reloc.handle as an index into the exec object array rather
755  * than as the per-file handle.
756  */
757 #define I915_EXEC_HANDLE_LUT            (1<<12)
758
759 /** Used for switching BSD rings on the platforms with two BSD rings */
760 #define I915_EXEC_BSD_MASK              (3<<13)
761 #define I915_EXEC_BSD_DEFAULT           (0<<13) /* default ping-pong mode */
762 #define I915_EXEC_BSD_RING1             (1<<13)
763 #define I915_EXEC_BSD_RING2             (2<<13)
764
765 /** Tell the kernel that the batchbuffer is processed by
766  *  the resource streamer.
767  */
768 #define I915_EXEC_RESOURCE_STREAMER     (1<<15)
769
770 #define __I915_EXEC_UNKNOWN_FLAGS -(I915_EXEC_RESOURCE_STREAMER<<1)
771
772 #define I915_EXEC_CONTEXT_ID_MASK       (0xffffffff)
773 #define i915_execbuffer2_set_context_id(eb2, context) \
774         (eb2).rsvd1 = context & I915_EXEC_CONTEXT_ID_MASK
775 #define i915_execbuffer2_get_context_id(eb2) \
776         ((eb2).rsvd1 & I915_EXEC_CONTEXT_ID_MASK)
777
778 struct drm_i915_gem_pin {
779         /** Handle of the buffer to be pinned. */
780         __u32 handle;
781         __u32 pad;
782
783         /** alignment required within the aperture */
784         __u64 alignment;
785
786         /** Returned GTT offset of the buffer. */
787         __u64 offset;
788 };
789
790 struct drm_i915_gem_unpin {
791         /** Handle of the buffer to be unpinned. */
792         __u32 handle;
793         __u32 pad;
794 };
795
796 struct drm_i915_gem_busy {
797         /** Handle of the buffer to check for busy */
798         __u32 handle;
799
800         /** Return busy status (1 if busy, 0 if idle).
801          * The high word is used to indicate on which rings the object
802          * currently resides:
803          *  16:31 - busy (r or r/w) rings (16 render, 17 bsd, 18 blt, etc)
804          */
805         __u32 busy;
806 };
807
808 /**
809  * I915_CACHING_NONE
810  *
811  * GPU access is not coherent with cpu caches. Default for machines without an
812  * LLC.
813  */
814 #define I915_CACHING_NONE               0
815 /**
816  * I915_CACHING_CACHED
817  *
818  * GPU access is coherent with cpu caches and furthermore the data is cached in
819  * last-level caches shared between cpu cores and the gpu GT. Default on
820  * machines with HAS_LLC.
821  */
822 #define I915_CACHING_CACHED             1
823 /**
824  * I915_CACHING_DISPLAY
825  *
826  * Special GPU caching mode which is coherent with the scanout engines.
827  * Transparently falls back to I915_CACHING_NONE on platforms where no special
828  * cache mode (like write-through or gfdt flushing) is available. The kernel
829  * automatically sets this mode when using a buffer as a scanout target.
830  * Userspace can manually set this mode to avoid a costly stall and clflush in
831  * the hotpath of drawing the first frame.
832  */
833 #define I915_CACHING_DISPLAY            2
834
835 struct drm_i915_gem_caching {
836         /**
837          * Handle of the buffer to set/get the caching level of. */
838         __u32 handle;
839
840         /**
841          * Cacheing level to apply or return value
842          *
843          * bits0-15 are for generic caching control (i.e. the above defined
844          * values). bits16-31 are reserved for platform-specific variations
845          * (e.g. l3$ caching on gen7). */
846         __u32 caching;
847 };
848
849 #define I915_TILING_NONE        0
850 #define I915_TILING_X           1
851 #define I915_TILING_Y           2
852
853 #define I915_BIT_6_SWIZZLE_NONE         0
854 #define I915_BIT_6_SWIZZLE_9            1
855 #define I915_BIT_6_SWIZZLE_9_10         2
856 #define I915_BIT_6_SWIZZLE_9_11         3
857 #define I915_BIT_6_SWIZZLE_9_10_11      4
858 /* Not seen by userland */
859 #define I915_BIT_6_SWIZZLE_UNKNOWN      5
860 /* Seen by userland. */
861 #define I915_BIT_6_SWIZZLE_9_17         6
862 #define I915_BIT_6_SWIZZLE_9_10_17      7
863
864 struct drm_i915_gem_set_tiling {
865         /** Handle of the buffer to have its tiling state updated */
866         __u32 handle;
867
868         /**
869          * Tiling mode for the object (I915_TILING_NONE, I915_TILING_X,
870          * I915_TILING_Y).
871          *
872          * This value is to be set on request, and will be updated by the
873          * kernel on successful return with the actual chosen tiling layout.
874          *
875          * The tiling mode may be demoted to I915_TILING_NONE when the system
876          * has bit 6 swizzling that can't be managed correctly by GEM.
877          *
878          * Buffer contents become undefined when changing tiling_mode.
879          */
880         __u32 tiling_mode;
881
882         /**
883          * Stride in bytes for the object when in I915_TILING_X or
884          * I915_TILING_Y.
885          */
886         __u32 stride;
887
888         /**
889          * Returned address bit 6 swizzling required for CPU access through
890          * mmap mapping.
891          */
892         __u32 swizzle_mode;
893 };
894
895 struct drm_i915_gem_get_tiling {
896         /** Handle of the buffer to get tiling state for. */
897         __u32 handle;
898
899         /**
900          * Current tiling mode for the object (I915_TILING_NONE, I915_TILING_X,
901          * I915_TILING_Y).
902          */
903         __u32 tiling_mode;
904
905         /**
906          * Returned address bit 6 swizzling required for CPU access through
907          * mmap mapping.
908          */
909         __u32 swizzle_mode;
910
911         /**
912          * Returned address bit 6 swizzling required for CPU access through
913          * mmap mapping whilst bound.
914          */
915         __u32 phys_swizzle_mode;
916 };
917
918 struct drm_i915_gem_get_aperture {
919         /** Total size of the aperture used by i915_gem_execbuffer, in bytes */
920         __u64 aper_size;
921
922         /**
923          * Available space in the aperture used by i915_gem_execbuffer, in
924          * bytes
925          */
926         __u64 aper_available_size;
927 };
928
929 struct drm_i915_get_pipe_from_crtc_id {
930         /** ID of CRTC being requested **/
931         __u32 crtc_id;
932
933         /** pipe of requested CRTC **/
934         __u32 pipe;
935 };
936
937 #define I915_MADV_WILLNEED 0
938 #define I915_MADV_DONTNEED 1
939 #define __I915_MADV_PURGED 2 /* internal state */
940
941 struct drm_i915_gem_madvise {
942         /** Handle of the buffer to change the backing store advice */
943         __u32 handle;
944
945         /* Advice: either the buffer will be needed again in the near future,
946          *         or wont be and could be discarded under memory pressure.
947          */
948         __u32 madv;
949
950         /** Whether the backing store still exists. */
951         __u32 retained;
952 };
953
954 /* flags */
955 #define I915_OVERLAY_TYPE_MASK          0xff
956 #define I915_OVERLAY_YUV_PLANAR         0x01
957 #define I915_OVERLAY_YUV_PACKED         0x02
958 #define I915_OVERLAY_RGB                0x03
959
960 #define I915_OVERLAY_DEPTH_MASK         0xff00
961 #define I915_OVERLAY_RGB24              0x1000
962 #define I915_OVERLAY_RGB16              0x2000
963 #define I915_OVERLAY_RGB15              0x3000
964 #define I915_OVERLAY_YUV422             0x0100
965 #define I915_OVERLAY_YUV411             0x0200
966 #define I915_OVERLAY_YUV420             0x0300
967 #define I915_OVERLAY_YUV410             0x0400
968
969 #define I915_OVERLAY_SWAP_MASK          0xff0000
970 #define I915_OVERLAY_NO_SWAP            0x000000
971 #define I915_OVERLAY_UV_SWAP            0x010000
972 #define I915_OVERLAY_Y_SWAP             0x020000
973 #define I915_OVERLAY_Y_AND_UV_SWAP      0x030000
974
975 #define I915_OVERLAY_FLAGS_MASK         0xff000000
976 #define I915_OVERLAY_ENABLE             0x01000000
977
978 struct drm_intel_overlay_put_image {
979         /* various flags and src format description */
980         __u32 flags;
981         /* source picture description */
982         __u32 bo_handle;
983         /* stride values and offsets are in bytes, buffer relative */
984         __u16 stride_Y; /* stride for packed formats */
985         __u16 stride_UV;
986         __u32 offset_Y; /* offset for packet formats */
987         __u32 offset_U;
988         __u32 offset_V;
989         /* in pixels */
990         __u16 src_width;
991         __u16 src_height;
992         /* to compensate the scaling factors for partially covered surfaces */
993         __u16 src_scan_width;
994         __u16 src_scan_height;
995         /* output crtc description */
996         __u32 crtc_id;
997         __u16 dst_x;
998         __u16 dst_y;
999         __u16 dst_width;
1000         __u16 dst_height;
1001 };
1002
1003 /* flags */
1004 #define I915_OVERLAY_UPDATE_ATTRS       (1<<0)
1005 #define I915_OVERLAY_UPDATE_GAMMA       (1<<1)
1006 #define I915_OVERLAY_DISABLE_DEST_COLORKEY      (1<<2)
1007 struct drm_intel_overlay_attrs {
1008         __u32 flags;
1009         __u32 color_key;
1010         __s32 brightness;
1011         __u32 contrast;
1012         __u32 saturation;
1013         __u32 gamma0;
1014         __u32 gamma1;
1015         __u32 gamma2;
1016         __u32 gamma3;
1017         __u32 gamma4;
1018         __u32 gamma5;
1019 };
1020
1021 /*
1022  * Intel sprite handling
1023  *
1024  * Color keying works with a min/mask/max tuple.  Both source and destination
1025  * color keying is allowed.
1026  *
1027  * Source keying:
1028  * Sprite pixels within the min & max values, masked against the color channels
1029  * specified in the mask field, will be transparent.  All other pixels will
1030  * be displayed on top of the primary plane.  For RGB surfaces, only the min
1031  * and mask fields will be used; ranged compares are not allowed.
1032  *
1033  * Destination keying:
1034  * Primary plane pixels that match the min value, masked against the color
1035  * channels specified in the mask field, will be replaced by corresponding
1036  * pixels from the sprite plane.
1037  *
1038  * Note that source & destination keying are exclusive; only one can be
1039  * active on a given plane.
1040  */
1041
1042 #define I915_SET_COLORKEY_NONE          (1<<0) /* disable color key matching */
1043 #define I915_SET_COLORKEY_DESTINATION   (1<<1)
1044 #define I915_SET_COLORKEY_SOURCE        (1<<2)
1045 struct drm_intel_sprite_colorkey {
1046         __u32 plane_id;
1047         __u32 min_value;
1048         __u32 channel_mask;
1049         __u32 max_value;
1050         __u32 flags;
1051 };
1052
1053 struct drm_i915_gem_wait {
1054         /** Handle of BO we shall wait on */
1055         __u32 bo_handle;
1056         __u32 flags;
1057         /** Number of nanoseconds to wait, Returns time remaining. */
1058         __s64 timeout_ns;
1059 };
1060
1061 struct drm_i915_gem_context_create {
1062         /*  output: id of new context*/
1063         __u32 ctx_id;
1064         __u32 pad;
1065 };
1066
1067 struct drm_i915_gem_context_destroy {
1068         __u32 ctx_id;
1069         __u32 pad;
1070 };
1071
1072 struct drm_i915_reg_read {
1073         __u64 offset;
1074         __u64 val; /* Return value */
1075 };
1076
1077 struct drm_i915_reset_stats {
1078         __u32 ctx_id;
1079         __u32 flags;
1080
1081         /* All resets since boot/module reload, for all contexts */
1082         __u32 reset_count;
1083
1084         /* Number of batches lost when active in GPU, for this context */
1085         __u32 batch_active;
1086
1087         /* Number of batches lost pending for execution, for this context */
1088         __u32 batch_pending;
1089
1090         __u32 pad;
1091 };
1092
1093 struct drm_i915_gem_userptr {
1094         __u64 user_ptr;
1095         __u64 user_size;
1096         __u32 flags;
1097 #define I915_USERPTR_READ_ONLY 0x1
1098 #define I915_USERPTR_UNSYNCHRONIZED 0x80000000
1099         /**
1100          * Returned handle for the object.
1101          *
1102          * Object handles are nonzero.
1103          */
1104         __u32 handle;
1105 };
1106
1107 struct drm_i915_gem_context_param {
1108         __u32 ctx_id;
1109         __u32 size;
1110         __u64 param;
1111 #define I915_CONTEXT_PARAM_BAN_PERIOD 0x1
1112 #define I915_CONTEXT_PARAM_NO_ZEROMAP 0x2
1113         __u64 value;
1114 };
1115
1116 #endif /* _UAPI_I915_DRM_H_ */