* Ansify function definitions.
[dragonfly.git] / sys / dev / netif / pcn / if_pcn.c
1 /*
2  * Copyright (c) 2000 Berkeley Software Design, Inc.
3  * Copyright (c) 1997, 1998, 1999, 2000
4  *      Bill Paul <wpaul@osd.bsdi.com>.  All rights reserved.
5  *
6  * Redistribution and use in source and binary forms, with or without
7  * modification, are permitted provided that the following conditions
8  * are met:
9  * 1. Redistributions of source code must retain the above copyright
10  *    notice, this list of conditions and the following disclaimer.
11  * 2. Redistributions in binary form must reproduce the above copyright
12  *    notice, this list of conditions and the following disclaimer in the
13  *    documentation and/or other materials provided with the distribution.
14  * 3. All advertising materials mentioning features or use of this software
15  *    must display the following acknowledgement:
16  *      This product includes software developed by Bill Paul.
17  * 4. Neither the name of the author nor the names of any co-contributors
18  *    may be used to endorse or promote products derived from this software
19  *    without specific prior written permission.
20  *
21  * THIS SOFTWARE IS PROVIDED BY Bill Paul AND CONTRIBUTORS ``AS IS'' AND
22  * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
23  * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
24  * ARE DISCLAIMED.  IN NO EVENT SHALL Bill Paul OR THE VOICES IN HIS HEAD
25  * BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR
26  * CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF
27  * SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS
28  * INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN
29  * CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE)
30  * ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF
31  * THE POSSIBILITY OF SUCH DAMAGE.
32  *
33  * $FreeBSD: src/sys/pci/if_pcn.c,v 1.5.2.10 2003/03/05 18:42:33 njl Exp $
34  * $DragonFly: src/sys/dev/netif/pcn/if_pcn.c,v 1.27 2005/12/11 01:54:09 swildner Exp $
35  */
36
37 /*
38  * AMD Am79c972 fast ethernet PCI NIC driver. Datatheets are available
39  * from http://www.amd.com.
40  *
41  * Written by Bill Paul <wpaul@osd.bsdi.com>
42  */
43
44 /*
45  * The AMD PCnet/PCI controllers are more advanced and functional
46  * versions of the venerable 7990 LANCE. The PCnet/PCI chips retain
47  * backwards compatibility with the LANCE and thus can be made
48  * to work with older LANCE drivers. This is in fact how the
49  * PCnet/PCI chips were supported in FreeBSD originally. The trouble
50  * is that the PCnet/PCI devices offer several performance enhancements
51  * which can't be exploited in LANCE compatibility mode. Chief among
52  * these enhancements is the ability to perform PCI DMA operations
53  * using 32-bit addressing (which eliminates the need for ISA
54  * bounce-buffering), and special receive buffer alignment (which
55  * allows the receive handler to pass packets to the upper protocol
56  * layers without copying on both the x86 and alpha platforms).
57  */
58
59 #include <sys/param.h>
60 #include <sys/systm.h>
61 #include <sys/sockio.h>
62 #include <sys/mbuf.h>
63 #include <sys/malloc.h>
64 #include <sys/kernel.h>
65 #include <sys/socket.h>
66 #include <sys/serialize.h>
67 #include <sys/thread2.h>
68
69 #include <net/if.h>
70 #include <net/ifq_var.h>
71 #include <net/if_arp.h>
72 #include <net/ethernet.h>
73 #include <net/if_dl.h>
74 #include <net/if_media.h>
75
76 #include <net/bpf.h>
77
78 #include <vm/vm.h>              /* for vtophys */
79 #include <vm/pmap.h>            /* for vtophys */
80 #include <machine/clock.h>      /* for DELAY */
81 #include <machine/bus_pio.h>
82 #include <machine/bus_memio.h>
83 #include <machine/bus.h>
84 #include <machine/resource.h>
85 #include <sys/bus.h>
86 #include <sys/rman.h>
87
88 #include "../mii_layer/mii.h"
89 #include "../mii_layer/miivar.h"
90
91 #include <bus/pci/pcireg.h>
92 #include <bus/pci/pcivar.h>
93
94 #define PCN_USEIOSPACE
95
96 #include "if_pcnreg.h"
97
98 /* "controller miibus0" required.  See GENERIC if you get errors here. */
99 #include "miibus_if.h"
100
101 /*
102  * Various supported device vendors/types and their names.
103  */
104 static struct pcn_type pcn_devs[] = {
105         { PCN_VENDORID, PCN_DEVICEID_PCNET, "AMD PCnet/PCI 10/100BaseTX" },
106         { PCN_VENDORID, PCN_DEVICEID_HOME, "AMD PCnet/Home HomePNA" },
107         { 0, 0, NULL }
108 };
109
110 static u_int32_t pcn_csr_read   (struct pcn_softc *, int);
111 static u_int16_t pcn_csr_read16 (struct pcn_softc *, int);
112 static u_int16_t pcn_bcr_read16 (struct pcn_softc *, int);
113 static void pcn_csr_write       (struct pcn_softc *, int, int);
114 static u_int32_t pcn_bcr_read   (struct pcn_softc *, int);
115 static void pcn_bcr_write       (struct pcn_softc *, int, int);
116
117 static int pcn_probe            (device_t);
118 static int pcn_attach           (device_t);
119 static int pcn_detach           (device_t);
120
121 static int pcn_newbuf           (struct pcn_softc *, int, struct mbuf *);
122 static int pcn_encap            (struct pcn_softc *,
123                                         struct mbuf *, u_int32_t *);
124 static void pcn_rxeof           (struct pcn_softc *);
125 static void pcn_txeof           (struct pcn_softc *);
126 static void pcn_intr            (void *);
127 static void pcn_tick            (void *);
128 static void pcn_start           (struct ifnet *);
129 static int pcn_ioctl            (struct ifnet *, u_long, caddr_t,
130                                         struct ucred *);
131 static void pcn_init            (void *);
132 static void pcn_stop            (struct pcn_softc *);
133 static void pcn_watchdog        (struct ifnet *);
134 static void pcn_shutdown        (device_t);
135 static int pcn_ifmedia_upd      (struct ifnet *);
136 static void pcn_ifmedia_sts     (struct ifnet *, struct ifmediareq *);
137
138 static int pcn_miibus_readreg   (device_t, int, int);
139 static int pcn_miibus_writereg  (device_t, int, int, int);
140 static void pcn_miibus_statchg  (device_t);
141
142 static void pcn_setfilt         (struct ifnet *);
143 static void pcn_setmulti        (struct pcn_softc *);
144 static u_int32_t pcn_crc        (caddr_t);
145 static void pcn_reset           (struct pcn_softc *);
146 static int pcn_list_rx_init     (struct pcn_softc *);
147 static int pcn_list_tx_init     (struct pcn_softc *);
148
149 #ifdef PCN_USEIOSPACE
150 #define PCN_RES                 SYS_RES_IOPORT
151 #define PCN_RID                 PCN_PCI_LOIO
152 #else
153 #define PCN_RES                 SYS_RES_MEMORY
154 #define PCN_RID                 PCN_PCI_LOMEM
155 #endif
156
157 static device_method_t pcn_methods[] = {
158         /* Device interface */
159         DEVMETHOD(device_probe,         pcn_probe),
160         DEVMETHOD(device_attach,        pcn_attach),
161         DEVMETHOD(device_detach,        pcn_detach),
162         DEVMETHOD(device_shutdown,      pcn_shutdown),
163
164         /* bus interface */
165         DEVMETHOD(bus_print_child,      bus_generic_print_child),
166         DEVMETHOD(bus_driver_added,     bus_generic_driver_added),
167
168         /* MII interface */
169         DEVMETHOD(miibus_readreg,       pcn_miibus_readreg),
170         DEVMETHOD(miibus_writereg,      pcn_miibus_writereg),
171         DEVMETHOD(miibus_statchg,       pcn_miibus_statchg),
172
173         { 0, 0 }
174 };
175
176 static driver_t pcn_driver = {
177         "pcn",
178         pcn_methods,
179         sizeof(struct pcn_softc)
180 };
181
182 static devclass_t pcn_devclass;
183
184 DECLARE_DUMMY_MODULE(if_pcn);
185 DRIVER_MODULE(if_pcn, pci, pcn_driver, pcn_devclass, 0, 0);
186 DRIVER_MODULE(miibus, pcn, miibus_driver, miibus_devclass, 0, 0);
187
188 #define PCN_CSR_SETBIT(sc, reg, x)                      \
189         pcn_csr_write(sc, reg, pcn_csr_read(sc, reg) | (x))
190
191 #define PCN_CSR_CLRBIT(sc, reg, x)                      \
192         pcn_csr_write(sc, reg, pcn_csr_read(sc, reg) & ~(x))
193
194 #define PCN_BCR_SETBIT(sc, reg, x)                      \
195         pcn_bcr_write(sc, reg, pcn_bcr_read(sc, reg) | (x))
196
197 #define PCN_BCR_CLRBIT(sc, reg, x)                      \
198         pcn_bcr_write(sc, reg, pcn_bcr_read(sc, reg) & ~(x))
199
200 static u_int32_t
201 pcn_csr_read(struct pcn_softc *sc, int reg)
202 {
203         CSR_WRITE_4(sc, PCN_IO32_RAP, reg);
204         return(CSR_READ_4(sc, PCN_IO32_RDP));
205 }
206
207 static u_int16_t
208 pcn_csr_read16(struct pcn_softc *sc, int reg)
209 {
210         CSR_WRITE_2(sc, PCN_IO16_RAP, reg);
211         return(CSR_READ_2(sc, PCN_IO16_RDP));
212 }
213
214 static void
215 pcn_csr_write(struct pcn_softc *sc, int reg, int val)
216 {
217         CSR_WRITE_4(sc, PCN_IO32_RAP, reg);
218         CSR_WRITE_4(sc, PCN_IO32_RDP, val);
219         return;
220 }
221
222 static u_int32_t
223 pcn_bcr_read(struct pcn_softc *sc, int reg)
224 {
225         CSR_WRITE_4(sc, PCN_IO32_RAP, reg);
226         return(CSR_READ_4(sc, PCN_IO32_BDP));
227 }
228
229 static u_int16_t
230 pcn_bcr_read16(struct pcn_softc *sc, int reg)
231 {
232         CSR_WRITE_2(sc, PCN_IO16_RAP, reg);
233         return(CSR_READ_2(sc, PCN_IO16_BDP));
234 }
235
236 static void
237 pcn_bcr_write(struct pcn_softc *sc, int reg, int val)
238 {
239         CSR_WRITE_4(sc, PCN_IO32_RAP, reg);
240         CSR_WRITE_4(sc, PCN_IO32_BDP, val);
241         return;
242 }
243
244 static int
245 pcn_miibus_readreg(device_t dev, int phy, int reg)
246 {
247         struct pcn_softc        *sc;
248         int                     val;
249
250         sc = device_get_softc(dev);
251
252         if (sc->pcn_phyaddr && phy > sc->pcn_phyaddr)
253                 return(0);
254
255         pcn_bcr_write(sc, PCN_BCR_MIIADDR, reg | (phy << 5));
256         val = pcn_bcr_read(sc, PCN_BCR_MIIDATA) & 0xFFFF;
257         if (val == 0xFFFF)
258                 return(0);
259
260         sc->pcn_phyaddr = phy;
261
262         return(val);
263 }
264
265 static int
266 pcn_miibus_writereg(device_t dev, int phy, int reg, int data)
267 {
268         struct pcn_softc        *sc;
269
270         sc = device_get_softc(dev);
271
272         pcn_bcr_write(sc, PCN_BCR_MIIADDR, reg | (phy << 5));
273         pcn_bcr_write(sc, PCN_BCR_MIIDATA, data);
274
275         return(0);
276 }
277
278 static void
279 pcn_miibus_statchg(device_t dev)
280 {
281         struct pcn_softc        *sc;
282         struct mii_data         *mii;
283
284         sc = device_get_softc(dev);
285         mii = device_get_softc(sc->pcn_miibus);
286
287         if ((mii->mii_media_active & IFM_GMASK) == IFM_FDX) {
288                 PCN_BCR_SETBIT(sc, PCN_BCR_DUPLEX, PCN_DUPLEX_FDEN);
289         } else {
290                 PCN_BCR_CLRBIT(sc, PCN_BCR_DUPLEX, PCN_DUPLEX_FDEN);
291         }
292
293         return;
294 }
295
296 #define DC_POLY         0xEDB88320
297
298 static u_int32_t
299 pcn_crc(caddr_t addr)
300 {
301         u_int32_t               idx, bit, data, crc;
302
303         /* Compute CRC for the address value. */
304         crc = 0xFFFFFFFF; /* initial value */
305
306         for (idx = 0; idx < 6; idx++) {
307                 for (data = *addr++, bit = 0; bit < 8; bit++, data >>= 1)
308                         crc = (crc >> 1) ^ (((crc ^ data) & 1) ? DC_POLY : 0);
309         }
310
311         return ((crc >> 26) & 0x3F);
312 }
313
314 static void
315 pcn_setmulti(struct pcn_softc *sc)
316 {
317         struct ifnet            *ifp;
318         struct ifmultiaddr      *ifma;
319         u_int32_t               h, i;
320         u_int16_t               hashes[4] = { 0, 0, 0, 0 };
321
322         ifp = &sc->arpcom.ac_if;
323
324         PCN_CSR_SETBIT(sc, PCN_CSR_EXTCTL1, PCN_EXTCTL1_SPND);
325
326         if (ifp->if_flags & IFF_ALLMULTI || ifp->if_flags & IFF_PROMISC) {
327                 for (i = 0; i < 4; i++)
328                         pcn_csr_write(sc, PCN_CSR_MAR0 + i, 0xFFFF);
329                 PCN_CSR_CLRBIT(sc, PCN_CSR_EXTCTL1, PCN_EXTCTL1_SPND);
330                 return;
331         }
332
333         /* first, zot all the existing hash bits */
334         for (i = 0; i < 4; i++)
335                 pcn_csr_write(sc, PCN_CSR_MAR0 + i, 0);
336
337         /* now program new ones */
338         LIST_FOREACH(ifma, &ifp->if_multiaddrs, ifma_link) {
339                 if (ifma->ifma_addr->sa_family != AF_LINK)
340                         continue;
341                 h = pcn_crc(LLADDR((struct sockaddr_dl *)ifma->ifma_addr));
342                 hashes[h >> 4] |= 1 << (h & 0xF);
343         }
344
345         for (i = 0; i < 4; i++)
346                 pcn_csr_write(sc, PCN_CSR_MAR0 + i, hashes[i]);
347
348         PCN_CSR_CLRBIT(sc, PCN_CSR_EXTCTL1, PCN_EXTCTL1_SPND);
349
350         return;
351 }
352
353 static void
354 pcn_reset(struct pcn_softc *sc)
355 {
356         /*
357          * Issue a reset by reading from the RESET register.
358          * Note that we don't know if the chip is operating in
359          * 16-bit or 32-bit mode at this point, so we attempt
360          * to reset the chip both ways. If one fails, the other
361          * will succeed.
362          */
363         CSR_READ_2(sc, PCN_IO16_RESET);
364         CSR_READ_4(sc, PCN_IO32_RESET);
365
366         /* Wait a little while for the chip to get its brains in order. */
367         DELAY(1000);
368
369         /* Select 32-bit (DWIO) mode */
370         CSR_WRITE_4(sc, PCN_IO32_RDP, 0);
371
372         /* Select software style 3. */
373         pcn_bcr_write(sc, PCN_BCR_SSTYLE, PCN_SWSTYLE_PCNETPCI_BURST);
374
375         return;
376 }
377
378 /*
379  * Probe for an AMD chip. Check the PCI vendor and device
380  * IDs against our list and return a device name if we find a match.
381  */
382 static int
383 pcn_probe(device_t dev)
384 {
385         struct pcn_type         *t;
386         struct pcn_softc        *sc;
387         int                     rid;
388         u_int32_t               chip_id;
389
390         t = pcn_devs;
391         sc = device_get_softc(dev);
392
393         while(t->pcn_name != NULL) {
394                 if ((pci_get_vendor(dev) == t->pcn_vid) &&
395                     (pci_get_device(dev) == t->pcn_did)) {
396                         /*
397                          * Temporarily map the I/O space
398                          * so we can read the chip ID register.
399                          */
400                         rid = PCN_RID;
401                         sc->pcn_res = bus_alloc_resource_any(dev, PCN_RES,
402                             &rid, RF_ACTIVE);
403                         if (sc->pcn_res == NULL) {
404                                 device_printf(dev,
405                                     "couldn't map ports/memory\n");
406                                 return(ENXIO);
407                         }
408                         sc->pcn_btag = rman_get_bustag(sc->pcn_res);
409                         sc->pcn_bhandle = rman_get_bushandle(sc->pcn_res);
410                         /*
411                          * Note: we can *NOT* put the chip into
412                          * 32-bit mode yet. The lnc driver will only
413                          * work in 16-bit mode, and once the chip
414                          * goes into 32-bit mode, the only way to
415                          * get it out again is with a hardware reset.
416                          * So if pcn_probe() is called before the
417                          * lnc driver's probe routine, the chip will
418                          * be locked into 32-bit operation and the lnc
419                          * driver will be unable to attach to it.
420                          * Note II: if the chip happens to already
421                          * be in 32-bit mode, we still need to check
422                          * the chip ID, but first we have to detect
423                          * 32-bit mode using only 16-bit operations.
424                          * The safest way to do this is to read the
425                          * PCI subsystem ID from BCR23/24 and compare
426                          * that with the value read from PCI config
427                          * space.   
428                          */
429                         chip_id = pcn_bcr_read16(sc, PCN_BCR_PCISUBSYSID);
430                         chip_id <<= 16;
431                         chip_id |= pcn_bcr_read16(sc, PCN_BCR_PCISUBVENID);
432                         /*
433                          * Note III: the test for 0x10001000 is a hack to
434                          * pacify VMware, who's pseudo-PCnet interface is
435                          * broken. Reading the subsystem register from PCI
436                          * config space yeilds 0x00000000 while reading the
437                          * same value from I/O space yeilds 0x10001000. It's
438                          * not supposed to be that way.
439                          */
440                         if (chip_id == pci_read_config(dev,
441                             PCIR_SUBVEND_0, 4) || chip_id == 0x10001000) {
442                                 /* We're in 16-bit mode. */
443                                 chip_id = pcn_csr_read16(sc, PCN_CSR_CHIPID1);
444                                 chip_id <<= 16;
445                                 chip_id |= pcn_csr_read16(sc, PCN_CSR_CHIPID0);
446                         } else {
447                                 /* We're in 32-bit mode. */
448                                 chip_id = pcn_csr_read(sc, PCN_CSR_CHIPID1);
449                                 chip_id <<= 16;
450                                 chip_id |= pcn_csr_read(sc, PCN_CSR_CHIPID0);
451                         }
452                         bus_release_resource(dev, PCN_RES,
453                             PCN_RID, sc->pcn_res);
454                         chip_id >>= 12;
455                         sc->pcn_type = chip_id & PART_MASK;
456                         switch(sc->pcn_type) {
457                         case Am79C971:
458                         case Am79C972:
459                         case Am79C973:
460                         case Am79C975:
461                         case Am79C976:
462                         case Am79C978:
463                                 break;
464                         default:
465                                 return(ENXIO);
466                                 break;
467                         }
468                         device_set_desc(dev, t->pcn_name);
469                         return(0);
470                 }
471                 t++;
472         }
473
474         return(ENXIO);
475 }
476
477 /*
478  * Attach the interface. Allocate softc structures, do ifmedia
479  * setup and ethernet/BPF attach.
480  */
481 static int
482 pcn_attach(device_t dev)
483 {
484         uint8_t                 eaddr[ETHER_ADDR_LEN];
485         u_int32_t               command;
486         struct pcn_softc        *sc;
487         struct ifnet            *ifp;
488         int                     unit, error = 0, rid;
489
490         sc = device_get_softc(dev);
491         unit = device_get_unit(dev);
492
493         /*
494          * Handle power management nonsense.
495          */
496
497         command = pci_read_config(dev, PCN_PCI_CAPID, 4) & 0x000000FF;
498         if (command == 0x01) {
499
500                 command = pci_read_config(dev, PCN_PCI_PWRMGMTCTRL, 4);
501                 if (command & PCN_PSTATE_MASK) {
502                         u_int32_t               iobase, membase, irq;
503
504                         /* Save important PCI config data. */
505                         iobase = pci_read_config(dev, PCN_PCI_LOIO, 4);
506                         membase = pci_read_config(dev, PCN_PCI_LOMEM, 4);
507                         irq = pci_read_config(dev, PCN_PCI_INTLINE, 4);
508
509                         /* Reset the power state. */
510                         printf("pcn%d: chip is in D%d power mode "
511                         "-- setting to D0\n", unit, command & PCN_PSTATE_MASK);
512                         command &= 0xFFFFFFFC;
513                         pci_write_config(dev, PCN_PCI_PWRMGMTCTRL, command, 4);
514
515                         /* Restore PCI config data. */
516                         pci_write_config(dev, PCN_PCI_LOIO, iobase, 4);
517                         pci_write_config(dev, PCN_PCI_LOMEM, membase, 4);
518                         pci_write_config(dev, PCN_PCI_INTLINE, irq, 4);
519                 }
520         }
521
522         /*
523          * Map control/status registers.
524          */
525         command = pci_read_config(dev, PCIR_COMMAND, 4);
526         command |= (PCIM_CMD_PORTEN|PCIM_CMD_MEMEN|PCIM_CMD_BUSMASTEREN);
527         pci_write_config(dev, PCIR_COMMAND, command, 4);
528         command = pci_read_config(dev, PCIR_COMMAND, 4);
529
530 #ifdef PCN_USEIOSPACE
531         if (!(command & PCIM_CMD_PORTEN)) {
532                 printf("pcn%d: failed to enable I/O ports!\n", unit);
533                 error = ENXIO;
534                 return(error);
535         }
536 #else
537         if (!(command & PCIM_CMD_MEMEN)) {
538                 printf("pcn%d: failed to enable memory mapping!\n", unit);
539                 error = ENXIO;
540                 return(error);
541         }
542 #endif
543
544         rid = PCN_RID;
545         sc->pcn_res = bus_alloc_resource_any(dev, PCN_RES, &rid, RF_ACTIVE);
546
547         if (sc->pcn_res == NULL) {
548                 printf("pcn%d: couldn't map ports/memory\n", unit);
549                 error = ENXIO;
550                 return(error);
551         }
552
553         sc->pcn_btag = rman_get_bustag(sc->pcn_res);
554         sc->pcn_bhandle = rman_get_bushandle(sc->pcn_res);
555
556         /* Allocate interrupt */
557         rid = 0;
558         sc->pcn_irq = bus_alloc_resource_any(dev, SYS_RES_IRQ, &rid,
559             RF_SHAREABLE | RF_ACTIVE);
560
561         if (sc->pcn_irq == NULL) {
562                 printf("pcn%d: couldn't map interrupt\n", unit);
563                 error = ENXIO;
564                 goto fail;
565         }
566
567         /* Reset the adapter. */
568         pcn_reset(sc);
569
570         /*
571          * Get station address from the EEPROM.
572          */
573         *(uint32_t *)eaddr = CSR_READ_4(sc, PCN_IO32_APROM00);
574         *(uint16_t *)(eaddr + 4) = CSR_READ_2(sc, PCN_IO32_APROM01);
575
576         sc->pcn_unit = unit;
577         callout_init(&sc->pcn_stat_timer);
578
579         sc->pcn_ldata = contigmalloc(sizeof(struct pcn_list_data), M_DEVBUF,
580             M_NOWAIT, 0, 0xffffffff, PAGE_SIZE, 0);
581
582         if (sc->pcn_ldata == NULL) {
583                 printf("pcn%d: no memory for list buffers!\n", unit);
584                 error = ENXIO;
585                 goto fail;
586         }
587         bzero(sc->pcn_ldata, sizeof(struct pcn_list_data));
588
589         ifp = &sc->arpcom.ac_if;
590         ifp->if_softc = sc;
591         if_initname(ifp, "pcn", unit);
592         ifp->if_mtu = ETHERMTU;
593         ifp->if_flags = IFF_BROADCAST | IFF_SIMPLEX | IFF_MULTICAST;
594         ifp->if_ioctl = pcn_ioctl;
595         ifp->if_start = pcn_start;
596         ifp->if_watchdog = pcn_watchdog;
597         ifp->if_init = pcn_init;
598         ifp->if_baudrate = 10000000;
599         ifq_set_maxlen(&ifp->if_snd, PCN_TX_LIST_CNT - 1);
600         ifq_set_ready(&ifp->if_snd);
601
602         /*
603          * Do MII setup.
604          */
605         if (mii_phy_probe(dev, &sc->pcn_miibus,
606             pcn_ifmedia_upd, pcn_ifmedia_sts)) {
607                 printf("pcn%d: MII without any PHY!\n", sc->pcn_unit);
608                 error = ENXIO;
609                 goto fail;
610         }
611
612         /*
613          * Call MI attach routine.
614          */
615         ether_ifattach(ifp, eaddr, NULL);
616
617         error = bus_setup_intr(dev, sc->pcn_irq, INTR_NETSAFE,
618                                pcn_intr, sc, &sc->pcn_intrhand, 
619                                ifp->if_serializer);
620         if (error) {
621                 ether_ifdetach(ifp);
622                 device_printf(dev, "couldn't set up irq\n");
623                 goto fail;
624         }
625
626 fail:
627         pcn_detach(dev);
628         return(error);
629 }
630
631 static int
632 pcn_detach(device_t dev)
633 {
634         struct pcn_softc *sc = device_get_softc(dev);
635         struct ifnet *ifp = &sc->arpcom.ac_if;
636
637         lwkt_serialize_enter(ifp->if_serializer);
638
639         if (device_is_attached(dev)) {
640                 pcn_reset(sc);
641                 pcn_stop(sc);
642                 ether_ifdetach(ifp);
643         }
644
645         if (sc->pcn_miibus != NULL)
646                 device_delete_child(dev, sc->pcn_miibus);
647         bus_generic_detach(dev);
648
649         if (sc->pcn_intrhand)
650                 bus_teardown_intr(dev, sc->pcn_irq, sc->pcn_intrhand);
651
652         if (sc->pcn_irq)
653                 bus_release_resource(dev, SYS_RES_IRQ, 0, sc->pcn_irq);
654         if (sc->pcn_res)
655                 bus_release_resource(dev, PCN_RES, PCN_RID, sc->pcn_res);
656
657         if (sc->pcn_ldata) {
658                 contigfree(sc->pcn_ldata, sizeof(struct pcn_list_data),
659                            M_DEVBUF);
660         }
661         lwkt_serialize_exit(ifp->if_serializer);
662
663         return(0);
664 }
665
666 /*
667  * Initialize the transmit descriptors.
668  */
669 static int
670 pcn_list_tx_init(struct pcn_softc *sc)
671 {
672         struct pcn_list_data    *ld;
673         struct pcn_ring_data    *cd;
674         int                     i;
675
676         cd = &sc->pcn_cdata;
677         ld = sc->pcn_ldata;
678
679         for (i = 0; i < PCN_TX_LIST_CNT; i++) {
680                 cd->pcn_tx_chain[i] = NULL;
681                 ld->pcn_tx_list[i].pcn_tbaddr = 0;
682                 ld->pcn_tx_list[i].pcn_txctl = 0;
683                 ld->pcn_tx_list[i].pcn_txstat = 0;
684         }
685
686         cd->pcn_tx_prod = cd->pcn_tx_cons = cd->pcn_tx_cnt = 0;
687
688         return(0);
689 }
690
691
692 /*
693  * Initialize the RX descriptors and allocate mbufs for them.
694  */
695 static int
696 pcn_list_rx_init(struct pcn_softc *sc)
697 {
698         struct pcn_list_data    *ld;
699         struct pcn_ring_data    *cd;
700         int                     i;
701
702         ld = sc->pcn_ldata;
703         cd = &sc->pcn_cdata;
704
705         for (i = 0; i < PCN_RX_LIST_CNT; i++) {
706                 if (pcn_newbuf(sc, i, NULL) == ENOBUFS)
707                         return(ENOBUFS);
708         }
709
710         cd->pcn_rx_prod = 0;
711
712         return(0);
713 }
714
715 /*
716  * Initialize an RX descriptor and attach an MBUF cluster.
717  */
718 static int
719 pcn_newbuf(struct pcn_softc *sc, int idx, struct mbuf *m)
720 {
721         struct mbuf             *m_new = NULL;
722         struct pcn_rx_desc      *c;
723
724         c = &sc->pcn_ldata->pcn_rx_list[idx];
725
726         if (m == NULL) {
727                 MGETHDR(m_new, MB_DONTWAIT, MT_DATA);
728                 if (m_new == NULL)
729                         return(ENOBUFS);
730
731                 MCLGET(m_new, MB_DONTWAIT);
732                 if (!(m_new->m_flags & M_EXT)) {
733                         m_freem(m_new);
734                         return(ENOBUFS);
735                 }
736                 m_new->m_len = m_new->m_pkthdr.len = MCLBYTES;
737         } else {
738                 m_new = m;
739                 m_new->m_len = m_new->m_pkthdr.len = MCLBYTES;
740                 m_new->m_data = m_new->m_ext.ext_buf;
741         }
742
743         m_adj(m_new, ETHER_ALIGN);
744
745         sc->pcn_cdata.pcn_rx_chain[idx] = m_new;
746         c->pcn_rbaddr = vtophys(mtod(m_new, caddr_t));
747         c->pcn_bufsz = (~(PCN_RXLEN) + 1) & PCN_RXLEN_BUFSZ;
748         c->pcn_bufsz |= PCN_RXLEN_MBO;
749         c->pcn_rxstat = PCN_RXSTAT_STP|PCN_RXSTAT_ENP|PCN_RXSTAT_OWN;
750
751         return(0);
752 }
753
754 /*
755  * A frame has been uploaded: pass the resulting mbuf chain up to
756  * the higher level protocols.
757  */
758 static void
759 pcn_rxeof(struct pcn_softc *sc)
760 {
761         struct mbuf             *m;
762         struct ifnet            *ifp;
763         struct pcn_rx_desc      *cur_rx;
764         int                     i;
765
766         ifp = &sc->arpcom.ac_if;
767         i = sc->pcn_cdata.pcn_rx_prod;
768
769         while(PCN_OWN_RXDESC(&sc->pcn_ldata->pcn_rx_list[i])) {
770                 cur_rx = &sc->pcn_ldata->pcn_rx_list[i];
771                 m = sc->pcn_cdata.pcn_rx_chain[i];
772                 sc->pcn_cdata.pcn_rx_chain[i] = NULL;
773
774                 /*
775                  * If an error occurs, update stats, clear the
776                  * status word and leave the mbuf cluster in place:
777                  * it should simply get re-used next time this descriptor
778                  * comes up in the ring.
779                  */
780                 if (cur_rx->pcn_rxstat & PCN_RXSTAT_ERR) {
781                         ifp->if_ierrors++;
782                         pcn_newbuf(sc, i, m);
783                         PCN_INC(i, PCN_RX_LIST_CNT);
784                         continue;
785                 }
786
787                 if (pcn_newbuf(sc, i, NULL)) {
788                         /* Ran out of mbufs; recycle this one. */
789                         pcn_newbuf(sc, i, m);
790                         ifp->if_ierrors++;
791                         PCN_INC(i, PCN_RX_LIST_CNT);
792                         continue;
793                 }
794
795                 PCN_INC(i, PCN_RX_LIST_CNT);
796
797                 /* No errors; receive the packet. */
798                 ifp->if_ipackets++;
799                 m->m_len = m->m_pkthdr.len =
800                     cur_rx->pcn_rxlen - ETHER_CRC_LEN;
801                 m->m_pkthdr.rcvif = ifp;
802
803                 ifp->if_input(ifp, m);
804         }
805
806         sc->pcn_cdata.pcn_rx_prod = i;
807
808         return;
809 }
810
811 /*
812  * A frame was downloaded to the chip. It's safe for us to clean up
813  * the list buffers.
814  */
815
816 static void
817 pcn_txeof(struct pcn_softc *sc)
818 {
819         struct pcn_tx_desc      *cur_tx = NULL;
820         struct ifnet            *ifp;
821         u_int32_t               idx;
822
823         ifp = &sc->arpcom.ac_if;
824
825         /*
826          * Go through our tx list and free mbufs for those
827          * frames that have been transmitted.
828          */
829         idx = sc->pcn_cdata.pcn_tx_cons;
830         while (idx != sc->pcn_cdata.pcn_tx_prod) {
831                 cur_tx = &sc->pcn_ldata->pcn_tx_list[idx];
832
833                 if (!PCN_OWN_TXDESC(cur_tx))
834                         break;
835
836                 if (!(cur_tx->pcn_txctl & PCN_TXCTL_ENP)) {
837                         sc->pcn_cdata.pcn_tx_cnt--;
838                         PCN_INC(idx, PCN_TX_LIST_CNT);
839                         continue;
840                 }
841
842                 if (cur_tx->pcn_txctl & PCN_TXCTL_ERR) {
843                         ifp->if_oerrors++;
844                         if (cur_tx->pcn_txstat & PCN_TXSTAT_EXDEF)
845                                 ifp->if_collisions++;
846                         if (cur_tx->pcn_txstat & PCN_TXSTAT_RTRY)
847                                 ifp->if_collisions++;
848                 }
849
850                 ifp->if_collisions +=
851                     cur_tx->pcn_txstat & PCN_TXSTAT_TRC;
852
853                 ifp->if_opackets++;
854                 if (sc->pcn_cdata.pcn_tx_chain[idx] != NULL) {
855                         m_freem(sc->pcn_cdata.pcn_tx_chain[idx]);
856                         sc->pcn_cdata.pcn_tx_chain[idx] = NULL;
857                 }
858
859                 sc->pcn_cdata.pcn_tx_cnt--;
860                 PCN_INC(idx, PCN_TX_LIST_CNT);
861         }
862
863         if (idx != sc->pcn_cdata.pcn_tx_cons) {
864                 /* Some buffers have been freed. */
865                 sc->pcn_cdata.pcn_tx_cons = idx;
866                 ifp->if_flags &= ~IFF_OACTIVE;
867         }
868         ifp->if_timer = (sc->pcn_cdata.pcn_tx_cnt == 0) ? 0 : 5;
869
870         return;
871 }
872
873 static void
874 pcn_tick(void *xsc)
875 {
876         struct pcn_softc *sc = xsc;
877         struct mii_data *mii;
878         struct ifnet *ifp = &sc->arpcom.ac_if;
879
880         lwkt_serialize_enter(ifp->if_serializer);
881
882         mii = device_get_softc(sc->pcn_miibus);
883         mii_tick(mii);
884
885         if (sc->pcn_link & !(mii->mii_media_status & IFM_ACTIVE))
886                 sc->pcn_link = 0;
887
888         if (!sc->pcn_link) {
889                 mii_pollstat(mii);
890                 if (mii->mii_media_status & IFM_ACTIVE &&
891                     IFM_SUBTYPE(mii->mii_media_active) != IFM_NONE)
892                         sc->pcn_link++;
893                         if (!ifq_is_empty(&ifp->if_snd))
894                                 pcn_start(ifp);
895         }
896         callout_reset(&sc->pcn_stat_timer, hz, pcn_tick, sc);
897
898         lwkt_serialize_exit(ifp->if_serializer);
899 }
900
901 static void
902 pcn_intr(void *arg)
903 {
904         struct pcn_softc        *sc;
905         struct ifnet            *ifp;
906         u_int32_t               status;
907
908         sc = arg;
909         ifp = &sc->arpcom.ac_if;
910
911         /* Supress unwanted interrupts */
912         if (!(ifp->if_flags & IFF_UP)) {
913                 pcn_stop(sc);
914                 return;
915         }
916
917         CSR_WRITE_4(sc, PCN_IO32_RAP, PCN_CSR_CSR);
918
919         while ((status = CSR_READ_4(sc, PCN_IO32_RDP)) & PCN_CSR_INTR) {
920                 CSR_WRITE_4(sc, PCN_IO32_RDP, status);
921
922                 if (status & PCN_CSR_RINT)
923                         pcn_rxeof(sc);
924
925                 if (status & PCN_CSR_TINT)
926                         pcn_txeof(sc);
927
928                 if (status & PCN_CSR_ERR) {
929                         pcn_init(sc);
930                         break;
931                 }
932         }
933
934         if (!ifq_is_empty(&ifp->if_snd))
935                 pcn_start(ifp);
936
937         return;
938 }
939
940 /*
941  * Encapsulate an mbuf chain in a descriptor by coupling the mbuf data
942  * pointers to the fragment pointers.
943  */
944 static int
945 pcn_encap(struct pcn_softc *sc, struct mbuf *m_head, u_int32_t *txidx)
946 {
947         struct pcn_tx_desc      *f = NULL;
948         struct mbuf             *m;
949         int                     frag, cur, cnt = 0;
950
951         /*
952          * Start packing the mbufs in this chain into
953          * the fragment pointers. Stop when we run out
954          * of fragments or hit the end of the mbuf chain.
955          */
956         m = m_head;
957         cur = frag = *txidx;
958
959         for (m = m_head; m != NULL; m = m->m_next) {
960                 if (m->m_len != 0) {
961                         if ((PCN_TX_LIST_CNT -
962                             (sc->pcn_cdata.pcn_tx_cnt + cnt)) < 2)
963                                 return(ENOBUFS);
964                         f = &sc->pcn_ldata->pcn_tx_list[frag];
965                         f->pcn_txctl = (~(m->m_len) + 1) & PCN_TXCTL_BUFSZ;
966                         f->pcn_txctl |= PCN_TXCTL_MBO;
967                         f->pcn_tbaddr = vtophys(mtod(m, vm_offset_t));
968                         if (cnt == 0)
969                                 f->pcn_txctl |= PCN_TXCTL_STP;
970                         else
971                                 f->pcn_txctl |= PCN_TXCTL_OWN;
972                         cur = frag;
973                         PCN_INC(frag, PCN_TX_LIST_CNT);
974                         cnt++;
975                 }
976         }
977
978         if (m != NULL)
979                 return(ENOBUFS);
980
981         sc->pcn_cdata.pcn_tx_chain[cur] = m_head;
982         sc->pcn_ldata->pcn_tx_list[cur].pcn_txctl |=
983             PCN_TXCTL_ENP|PCN_TXCTL_ADD_FCS|PCN_TXCTL_MORE_LTINT;
984         sc->pcn_ldata->pcn_tx_list[*txidx].pcn_txctl |= PCN_TXCTL_OWN;
985         sc->pcn_cdata.pcn_tx_cnt += cnt;
986         *txidx = frag;
987
988         return(0);
989 }
990
991 /*
992  * Main transmit routine. To avoid having to do mbuf copies, we put pointers
993  * to the mbuf data regions directly in the transmit lists. We also save a
994  * copy of the pointers since the transmit list fragment pointers are
995  * physical addresses.
996  */
997 static void
998 pcn_start(struct ifnet *ifp)
999 {
1000         struct pcn_softc        *sc;
1001         struct mbuf             *m_head = NULL;
1002         u_int32_t               idx;
1003         int need_trans;
1004
1005         sc = ifp->if_softc;
1006
1007         if (!sc->pcn_link)
1008                 return;
1009
1010         idx = sc->pcn_cdata.pcn_tx_prod;
1011
1012         if (ifp->if_flags & IFF_OACTIVE)
1013                 return;
1014
1015         need_trans = 0;
1016         while(sc->pcn_cdata.pcn_tx_chain[idx] == NULL) {
1017                 m_head = ifq_poll(&ifp->if_snd);
1018                 if (m_head == NULL)
1019                         break;
1020
1021                 if (pcn_encap(sc, m_head, &idx)) {
1022                         ifp->if_flags |= IFF_OACTIVE;
1023                         break;
1024                 }
1025                 ifq_dequeue(&ifp->if_snd, m_head);
1026                 need_trans = 1;
1027
1028                 BPF_MTAP(ifp, m_head);
1029         }
1030
1031         if (!need_trans)
1032                 return;
1033
1034         /* Transmit */
1035         sc->pcn_cdata.pcn_tx_prod = idx;
1036         pcn_csr_write(sc, PCN_CSR_CSR, PCN_CSR_TX|PCN_CSR_INTEN);
1037
1038         /*
1039          * Set a timeout in case the chip goes out to lunch.
1040          */
1041         ifp->if_timer = 5;
1042 }
1043
1044 void
1045 pcn_setfilt(struct ifnet *ifp)
1046 {
1047         struct pcn_softc        *sc;
1048
1049         sc = ifp->if_softc;
1050
1051         /* If we want promiscuous mode, set the allframes bit. */
1052         if (ifp->if_flags & IFF_PROMISC) {
1053                 PCN_CSR_SETBIT(sc, PCN_CSR_MODE, PCN_MODE_PROMISC);
1054         } else {
1055                 PCN_CSR_CLRBIT(sc, PCN_CSR_MODE, PCN_MODE_PROMISC);
1056         }
1057
1058         /* Set the capture broadcast bit to capture broadcast frames. */
1059         if (ifp->if_flags & IFF_BROADCAST) {
1060                 PCN_CSR_CLRBIT(sc, PCN_CSR_MODE, PCN_MODE_RXNOBROAD);
1061         } else {
1062                 PCN_CSR_SETBIT(sc, PCN_CSR_MODE, PCN_MODE_RXNOBROAD);
1063         }
1064
1065         return;
1066 }
1067
1068 static void
1069 pcn_init(void *xsc)
1070 {
1071         struct pcn_softc        *sc = xsc;
1072         struct ifnet            *ifp = &sc->arpcom.ac_if;
1073         struct mii_data         *mii = NULL;
1074
1075         /*
1076          * Cancel pending I/O and free all RX/TX buffers.
1077          */
1078         pcn_stop(sc);
1079         pcn_reset(sc);
1080
1081         mii = device_get_softc(sc->pcn_miibus);
1082
1083         /* Set MAC address */
1084         pcn_csr_write(sc, PCN_CSR_PAR0,
1085             ((u_int16_t *)sc->arpcom.ac_enaddr)[0]);
1086         pcn_csr_write(sc, PCN_CSR_PAR1,
1087             ((u_int16_t *)sc->arpcom.ac_enaddr)[1]);
1088         pcn_csr_write(sc, PCN_CSR_PAR2,
1089             ((u_int16_t *)sc->arpcom.ac_enaddr)[2]);
1090
1091         /* Init circular RX list. */
1092         if (pcn_list_rx_init(sc) == ENOBUFS) {
1093                 printf("pcn%d: initialization failed: no "
1094                     "memory for rx buffers\n", sc->pcn_unit);
1095                 pcn_stop(sc);
1096
1097                 return;
1098         }
1099
1100         /* Set up RX filter. */
1101         pcn_setfilt(ifp);
1102
1103         /*
1104          * Init tx descriptors.
1105          */
1106         pcn_list_tx_init(sc);
1107
1108         /* Set up the mode register. */
1109         pcn_csr_write(sc, PCN_CSR_MODE, PCN_PORT_MII);
1110
1111         /*
1112          * Load the multicast filter.
1113          */
1114         pcn_setmulti(sc);
1115
1116         /*
1117          * Load the addresses of the RX and TX lists.
1118          */
1119         pcn_csr_write(sc, PCN_CSR_RXADDR0,
1120             vtophys(&sc->pcn_ldata->pcn_rx_list[0]) & 0xFFFF);
1121         pcn_csr_write(sc, PCN_CSR_RXADDR1,
1122             (vtophys(&sc->pcn_ldata->pcn_rx_list[0]) >> 16) & 0xFFFF);
1123         pcn_csr_write(sc, PCN_CSR_TXADDR0,
1124             vtophys(&sc->pcn_ldata->pcn_tx_list[0]) & 0xFFFF);
1125         pcn_csr_write(sc, PCN_CSR_TXADDR1,
1126             (vtophys(&sc->pcn_ldata->pcn_tx_list[0]) >> 16) & 0xFFFF);
1127
1128         /* Set the RX and TX ring sizes. */
1129         pcn_csr_write(sc, PCN_CSR_RXRINGLEN, (~PCN_RX_LIST_CNT) + 1);
1130         pcn_csr_write(sc, PCN_CSR_TXRINGLEN, (~PCN_TX_LIST_CNT) + 1);
1131
1132         /* We're not using the initialization block. */
1133         pcn_csr_write(sc, PCN_CSR_IAB1, 0);
1134
1135         /* Enable fast suspend mode. */
1136         PCN_CSR_SETBIT(sc, PCN_CSR_EXTCTL2, PCN_EXTCTL2_FASTSPNDE);
1137
1138         /*
1139          * Enable burst read and write. Also set the no underflow
1140          * bit. This will avoid transmit underruns in certain
1141          * conditions while still providing decent performance.
1142          */
1143         PCN_BCR_SETBIT(sc, PCN_BCR_BUSCTL, PCN_BUSCTL_NOUFLOW|
1144             PCN_BUSCTL_BREAD|PCN_BUSCTL_BWRITE);
1145
1146         /* Enable graceful recovery from underflow. */
1147         PCN_CSR_SETBIT(sc, PCN_CSR_IMR, PCN_IMR_DXSUFLO);
1148
1149         /* Enable auto-padding of short TX frames. */
1150         PCN_CSR_SETBIT(sc, PCN_CSR_TFEAT, PCN_TFEAT_PAD_TX);
1151
1152         /* Disable MII autoneg (we handle this ourselves). */
1153         PCN_BCR_SETBIT(sc, PCN_BCR_MIICTL, PCN_MIICTL_DANAS);
1154
1155         if (sc->pcn_type == Am79C978)
1156                 pcn_bcr_write(sc, PCN_BCR_PHYSEL,
1157                     PCN_PHYSEL_PCNET|PCN_PHY_HOMEPNA);
1158
1159         /* Enable interrupts and start the controller running. */
1160         pcn_csr_write(sc, PCN_CSR_CSR, PCN_CSR_INTEN|PCN_CSR_START);
1161
1162         mii_mediachg(mii);
1163
1164         ifp->if_flags |= IFF_RUNNING;
1165         ifp->if_flags &= ~IFF_OACTIVE;
1166
1167         callout_reset(&sc->pcn_stat_timer, hz, pcn_tick, sc);
1168 }
1169
1170 /*
1171  * Set media options.
1172  */
1173 static int
1174 pcn_ifmedia_upd(struct ifnet *ifp)
1175 {
1176         struct pcn_softc        *sc;
1177         struct mii_data         *mii;
1178
1179         sc = ifp->if_softc;
1180         mii = device_get_softc(sc->pcn_miibus);
1181
1182         sc->pcn_link = 0;
1183         if (mii->mii_instance) {
1184                 struct mii_softc        *miisc;
1185                 for (miisc = LIST_FIRST(&mii->mii_phys); miisc != NULL;
1186                     miisc = LIST_NEXT(miisc, mii_list))
1187                         mii_phy_reset(miisc);
1188         }
1189         mii_mediachg(mii);
1190
1191         return(0);
1192 }
1193
1194 /*
1195  * Report current media status.
1196  */
1197 static void
1198 pcn_ifmedia_sts(struct ifnet *ifp, struct ifmediareq *ifmr)
1199 {
1200         struct pcn_softc        *sc;
1201         struct mii_data         *mii;
1202
1203         sc = ifp->if_softc;
1204
1205         mii = device_get_softc(sc->pcn_miibus);
1206         mii_pollstat(mii);
1207         ifmr->ifm_active = mii->mii_media_active;
1208         ifmr->ifm_status = mii->mii_media_status;
1209
1210         return;
1211 }
1212
1213 static int
1214 pcn_ioctl(struct ifnet *ifp, u_long command, caddr_t data, struct ucred *cr)
1215 {
1216         struct pcn_softc        *sc = ifp->if_softc;
1217         struct ifreq            *ifr = (struct ifreq *) data;
1218         struct mii_data         *mii = NULL;
1219         int                     error = 0;
1220
1221         switch(command) {
1222         case SIOCSIFFLAGS:
1223                 if (ifp->if_flags & IFF_UP) {
1224                         if (ifp->if_flags & IFF_RUNNING &&
1225                             ifp->if_flags & IFF_PROMISC &&
1226                             !(sc->pcn_if_flags & IFF_PROMISC)) {
1227                                 PCN_CSR_SETBIT(sc, PCN_CSR_EXTCTL1,
1228                                     PCN_EXTCTL1_SPND);
1229                                 pcn_setfilt(ifp);
1230                                 PCN_CSR_CLRBIT(sc, PCN_CSR_EXTCTL1,
1231                                     PCN_EXTCTL1_SPND);
1232                                 pcn_csr_write(sc, PCN_CSR_CSR,
1233                                     PCN_CSR_INTEN|PCN_CSR_START);
1234                         } else if (ifp->if_flags & IFF_RUNNING &&
1235                             !(ifp->if_flags & IFF_PROMISC) &&
1236                                 sc->pcn_if_flags & IFF_PROMISC) {
1237                                 PCN_CSR_SETBIT(sc, PCN_CSR_EXTCTL1,
1238                                     PCN_EXTCTL1_SPND);
1239                                 pcn_setfilt(ifp);
1240                                 PCN_CSR_CLRBIT(sc, PCN_CSR_EXTCTL1,
1241                                     PCN_EXTCTL1_SPND);
1242                                 pcn_csr_write(sc, PCN_CSR_CSR,
1243                                     PCN_CSR_INTEN|PCN_CSR_START);
1244                         } else if (!(ifp->if_flags & IFF_RUNNING))
1245                                 pcn_init(sc);
1246                 } else {
1247                         if (ifp->if_flags & IFF_RUNNING)
1248                                 pcn_stop(sc);
1249                 }
1250                 sc->pcn_if_flags = ifp->if_flags;
1251                 error = 0;
1252                 break;
1253         case SIOCADDMULTI:
1254         case SIOCDELMULTI:
1255                 pcn_setmulti(sc);
1256                 error = 0;
1257                 break;
1258         case SIOCGIFMEDIA:
1259         case SIOCSIFMEDIA:
1260                 mii = device_get_softc(sc->pcn_miibus);
1261                 error = ifmedia_ioctl(ifp, ifr, &mii->mii_media, command);
1262                 break;
1263         default:
1264                 error = ether_ioctl(ifp, command, data);
1265                 break;
1266         }
1267         return(error);
1268 }
1269
1270 static void
1271 pcn_watchdog(struct ifnet *ifp)
1272 {
1273         struct pcn_softc        *sc;
1274
1275         sc = ifp->if_softc;
1276
1277         ifp->if_oerrors++;
1278         printf("pcn%d: watchdog timeout\n", sc->pcn_unit);
1279
1280         pcn_stop(sc);
1281         pcn_reset(sc);
1282         pcn_init(sc);
1283
1284         if (!ifq_is_empty(&ifp->if_snd))
1285                 pcn_start(ifp);
1286
1287         return;
1288 }
1289
1290 /*
1291  * Stop the adapter and free any mbufs allocated to the
1292  * RX and TX lists.
1293  */
1294 static void
1295 pcn_stop(struct pcn_softc *sc)
1296 {
1297         int             i;
1298         struct ifnet            *ifp;
1299
1300         ifp = &sc->arpcom.ac_if;
1301         ifp->if_timer = 0;
1302
1303         callout_stop(&sc->pcn_stat_timer);
1304         PCN_CSR_SETBIT(sc, PCN_CSR_CSR, PCN_CSR_STOP);
1305         sc->pcn_link = 0;
1306
1307         /*
1308          * Free data in the RX lists.
1309          */
1310         for (i = 0; i < PCN_RX_LIST_CNT; i++) {
1311                 if (sc->pcn_cdata.pcn_rx_chain[i] != NULL) {
1312                         m_freem(sc->pcn_cdata.pcn_rx_chain[i]);
1313                         sc->pcn_cdata.pcn_rx_chain[i] = NULL;
1314                 }
1315         }
1316         bzero((char *)&sc->pcn_ldata->pcn_rx_list,
1317                 sizeof(sc->pcn_ldata->pcn_rx_list));
1318
1319         /*
1320          * Free the TX list buffers.
1321          */
1322         for (i = 0; i < PCN_TX_LIST_CNT; i++) {
1323                 if (sc->pcn_cdata.pcn_tx_chain[i] != NULL) {
1324                         m_freem(sc->pcn_cdata.pcn_tx_chain[i]);
1325                         sc->pcn_cdata.pcn_tx_chain[i] = NULL;
1326                 }
1327         }
1328
1329         bzero((char *)&sc->pcn_ldata->pcn_tx_list,
1330                 sizeof(sc->pcn_ldata->pcn_tx_list));
1331
1332         ifp->if_flags &= ~(IFF_RUNNING | IFF_OACTIVE);
1333
1334         return;
1335 }
1336
1337 /*
1338  * Stop all chip I/O so that the kernel's probe routines don't
1339  * get confused by errant DMAs when rebooting.
1340  */
1341 static void
1342 pcn_shutdown(device_t dev)
1343 {
1344         struct pcn_softc *sc = device_get_softc(dev);
1345         struct ifnet *ifp = &sc->arpcom.ac_if;
1346
1347         lwkt_serialize_enter(ifp->if_serializer);
1348         pcn_reset(sc);
1349         pcn_stop(sc);
1350         lwkt_serialize_exit(ifp->if_serializer);
1351 }
1352