e9bf35e444a7d4a6bae8091384f44a913119edd7
[dragonfly.git] / sys / platform / pc32 / icu / icu.c
1 /*-
2  * Copyright (c) 1991 The Regents of the University of California.
3  * All rights reserved.
4  *
5  * This code is derived from software contributed to Berkeley by
6  * William Jolitz.
7  *
8  * Redistribution and use in source and binary forms, with or without
9  * modification, are permitted provided that the following conditions
10  * are met:
11  * 1. Redistributions of source code must retain the above copyright
12  *    notice, this list of conditions and the following disclaimer.
13  * 2. Redistributions in binary form must reproduce the above copyright
14  *    notice, this list of conditions and the following disclaimer in the
15  *    documentation and/or other materials provided with the distribution.
16  * 3. All advertising materials mentioning features or use of this software
17  *    must display the following acknowledgement:
18  *      This product includes software developed by the University of
19  *      California, Berkeley and its contributors.
20  * 4. Neither the name of the University nor the names of its contributors
21  *    may be used to endorse or promote products derived from this software
22  *    without specific prior written permission.
23  *
24  * THIS SOFTWARE IS PROVIDED BY THE REGENTS AND CONTRIBUTORS ``AS IS'' AND
25  * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
26  * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
27  * ARE DISCLAIMED.  IN NO EVENT SHALL THE REGENTS OR CONTRIBUTORS BE LIABLE
28  * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
29  * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS
30  * OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION)
31  * HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
32  * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
33  * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
34  * SUCH DAMAGE.
35  *
36  *      from: @(#)isa.c 7.2 (Berkeley) 5/13/91
37  * $FreeBSD: src/sys/i386/isa/intr_machdep.c,v 1.29.2.5 2001/10/14 06:54:27 luigi Exp $
38  * $DragonFly: src/sys/platform/pc32/isa/intr_machdep.c,v 1.48 2008/08/02 01:14:43 dillon Exp $
39  */
40 /*
41  * This file contains an aggregated module marked:
42  * Copyright (c) 1997, Stefan Esser <se@freebsd.org>
43  * All rights reserved.
44  * See the notice for details.
45  */
46
47 #include "opt_auto_eoi.h"
48
49 #include <sys/param.h>
50 #include <sys/systm.h>
51 #include <sys/machintr.h>
52 #include <sys/interrupt.h>
53 #include <sys/thread2.h>
54 #include <bus/isa/isareg.h>
55 #include <cpu/cpufunc.h>
56 #include <machine/smp.h>
57 #include <machine/intr_machdep.h>
58 #include <machine_base/icu/icu.h>
59 #include <machine_base/icu/icu_var.h>
60 #include <machine_base/apic/ioapic.h>
61
62 static void     icu_init(void);
63
64 static void
65 icu_init(void)
66 {
67 #ifdef AUTO_EOI_1
68         int auto_eoi = 2;               /* auto EOI, 8086 mode */
69 #else
70         int auto_eoi = 0;               /* 8086 mode */
71 #endif
72
73 #ifdef SMP
74         if (ioapic_enable)
75                 auto_eoi = 2;           /* auto EOI, 8086 mode */
76 #endif
77
78         /*
79          * Program master
80          */
81         outb(IO_ICU1, 0x11);            /* reset; program device, four bytes */
82         outb(IO_ICU1 + ICU_IMR_OFFSET, IDT_OFFSET);
83                                         /* starting at this vector index */
84         outb(IO_ICU1 + ICU_IMR_OFFSET, 1 << ICU_IRQ_SLAVE);
85                                         /* slave on line 2 */
86         outb(IO_ICU1 + ICU_IMR_OFFSET, auto_eoi | 1); /* 8086 mode */
87
88         outb(IO_ICU1 + ICU_IMR_OFFSET, 0xff); /* leave interrupts masked */
89         outb(IO_ICU1, 0x0a);            /* default to IRR on read */
90         outb(IO_ICU1, 0xc0 | (3 - 1));  /* pri order 3-7, 0-2 (com2 first) */
91
92         /*
93          * Program slave
94          */
95         outb(IO_ICU2, 0x11);            /* reset; program device, four bytes */
96         outb(IO_ICU2 + ICU_IMR_OFFSET, IDT_OFFSET + 8);
97                                         /* staring at this vector index */
98         outb(IO_ICU2 + ICU_IMR_OFFSET, ICU_IRQ_SLAVE);
99 #ifdef AUTO_EOI_2
100         outb(IO_ICU2 + ICU_IMR_OFFSET, 2 | 1); /* auto EOI, 8086 mode */
101 #else
102         outb(IO_ICU2 + ICU_IMR_OFFSET, 1); /* 8086 mode */
103 #endif
104
105         outb(IO_ICU2 + ICU_IMR_OFFSET, 0xff); /* leave interrupts masked */
106         outb(IO_ICU2, 0x0a);            /* default to IRR on read */
107 }
108
109 void
110 icu_definit(void)
111 {
112         u_long ef;
113
114         KKASSERT(MachIntrABI.type == MACHINTR_ICU);
115
116         ef = read_eflags();
117         cpu_disable_intr();
118
119         /* Leave interrupts masked */
120         outb(IO_ICU1 + ICU_IMR_OFFSET, 0xff);
121         outb(IO_ICU2 + ICU_IMR_OFFSET, 0xff);
122
123         MachIntrABI.setdefault();
124         icu_init();
125
126         write_eflags(ef);
127 }
128
129 /*
130  *  ICU reinitialize when ICU configuration has lost.
131  */
132 void
133 icu_reinit(void)
134 {
135         int i;
136
137         icu_init();
138         for (i = 0; i < MAX_HARDINTS; ++i) {
139                 if (count_registered_ints(i))
140                         machintr_intren(i);
141         }
142 }
143
144 /*
145  * Return a bitmap of the current interrupt requests.  This is 8259-specific
146  * and is only suitable for use at probe time.
147  */
148 intrmask_t
149 icu_irq_pending(void)
150 {
151         u_char irr1;
152         u_char irr2;
153
154         irr1 = inb(IO_ICU1);
155         irr2 = inb(IO_ICU2);
156         return ((irr2 << 8) | irr1);
157 }
158
159 int
160 icu_ioapic_extint(int irq, int vec)
161 {
162         uint8_t mask;
163
164         /*
165          * Only first 8 interrupt is supported.
166          * Don't allow setup for the slave link.
167          */
168         if (irq >= 8 || irq == 2)
169                 return EOPNOTSUPP;
170
171         mask = ~(1 << irq);
172
173         /*
174          * Re-initialize master 8259:
175          *   reset; prog 4 bytes, single ICU, edge triggered
176          */
177         outb(IO_ICU1, 0x13);
178         outb(IO_ICU1 + 1, vec);         /* start vector (unused) */
179         outb(IO_ICU1 + 1, 0x00);        /* ignore slave */
180         outb(IO_ICU1 + 1, 0x03);        /* auto EOI, 8086 */
181         outb(IO_ICU1 + 1, mask);
182
183         return 0;
184 }
185
186 #ifdef SMP
187
188 void
189 icu_reinit_noioapic(void)
190 {
191         u_long ef;
192
193         KKASSERT(MachIntrABI.type == MACHINTR_ICU);
194         KKASSERT(ioapic_enable == 0);
195
196         crit_enter();
197         ef = read_eflags();
198         cpu_disable_intr();
199
200         /* Leave interrupts masked */
201         outb(IO_ICU1 + ICU_IMR_OFFSET, 0xff);
202         outb(IO_ICU2 + ICU_IMR_OFFSET, 0xff);
203
204         icu_init();
205         MachIntrABI.stabilize();
206
207         write_eflags(ef);
208
209         MachIntrABI.cleanup();
210         crit_exit();
211 }
212
213 #endif