Build infrastructure for GCC 3.4
authorJoerg Sonnenberger <joerg@dragonflybsd.org>
Mon, 14 Jun 2004 22:27:56 +0000 (22:27 +0000)
committerJoerg Sonnenberger <joerg@dragonflybsd.org>
Mon, 14 Jun 2004 22:27:56 +0000 (22:27 +0000)
This is based both on the logical structure of GCC own Makefiles
and the build framework of GCC 3.3. For the moment, the generated
helper files are recreated for each directory using them to make
the dependencies simpler. libgcc_r is not included, because the
only difference is the normal version is an explicit call to
pthread_mutex_init instead of using the static init model, which
is serialized by a spinlock for all those locks.

This is not yet hooked into the normal buildworld system.

64 files changed:
gnu/lib/gcc34/Makefile [new file with mode: 0644]
gnu/lib/gcc34/Makefile.inc [new file with mode: 0644]
gnu/lib/gcc34/libgcc/Makefile [new file with mode: 0644]
gnu/lib/gcc34/libgcov/Makefile [new file with mode: 0644]
gnu/lib/gcc34/libobjc/Makefile [new file with mode: 0644]
gnu/lib/gcc34/libstdc++/Makefile [new file with mode: 0644]
gnu/lib/gcc34/libstdc++/c++config.h [new file with mode: 0644]
gnu/lib/gcc34/libsupc++/Makefile [new file with mode: 0644]
gnu/usr.bin/cc34/Makefile [new file with mode: 0644]
gnu/usr.bin/cc34/Makefile.inc [new file with mode: 0644]
gnu/usr.bin/cc34/Makefile.langs [new file with mode: 0644]
gnu/usr.bin/cc34/Makefile.tgt [new file with mode: 0644]
gnu/usr.bin/cc34/c++/Makefile [new file with mode: 0644]
gnu/usr.bin/cc34/c++filt/Makefile [new file with mode: 0644]
gnu/usr.bin/cc34/cc/Makefile [new file with mode: 0644]
gnu/usr.bin/cc34/cc/cc.1 [new file with mode: 0644]
gnu/usr.bin/cc34/cc1/Makefile [new file with mode: 0644]
gnu/usr.bin/cc34/cc1obj/Makefile [new file with mode: 0644]
gnu/usr.bin/cc34/cc1plus/Makefile [new file with mode: 0644]
gnu/usr.bin/cc34/cc_prep/Makefile [new file with mode: 0644]
gnu/usr.bin/cc34/cc_prep/bconfig.h [new file with mode: 0644]
gnu/usr.bin/cc34/cc_prep/config.h [new file with mode: 0644]
gnu/usr.bin/cc34/cc_prep/config/dragonfly-spec.h [new file with mode: 0644]
gnu/usr.bin/cc34/cc_prep/config/dragonfly.h [new file with mode: 0644]
gnu/usr.bin/cc34/cc_prep/config/i386/dragonfly.h [new file with mode: 0644]
gnu/usr.bin/cc34/cc_prep/dragonfly-native.h [new file with mode: 0644]
gnu/usr.bin/cc34/cc_prep/gthr-default.h [new file with mode: 0644]
gnu/usr.bin/cc34/cc_prep/multilib.h [new file with mode: 0644]
gnu/usr.bin/cc34/cc_prep/patches/libgcc2.c.patch [new file with mode: 0644]
gnu/usr.bin/cc34/cc_prep/tconfig.h [new file with mode: 0644]
gnu/usr.bin/cc34/cc_prep/tm.h [new file with mode: 0644]
gnu/usr.bin/cc34/cc_prep/tm_p.h [new file with mode: 0644]
gnu/usr.bin/cc34/cc_tools/Makefile [new file with mode: 0644]
gnu/usr.bin/cc34/cc_tools/Makefile.inc [new file with mode: 0644]
gnu/usr.bin/cc34/cc_tools/Makefile.tools [new file with mode: 0644]
gnu/usr.bin/cc34/cc_tools/fini/Makefile [new file with mode: 0644]
gnu/usr.bin/cc34/cc_tools/gcov-iov/Makefile [new file with mode: 0644]
gnu/usr.bin/cc34/cc_tools/genattr/Makefile [new file with mode: 0644]
gnu/usr.bin/cc34/cc_tools/genattrtab/Makefile [new file with mode: 0644]
gnu/usr.bin/cc34/cc_tools/gencheck/Makefile [new file with mode: 0644]
gnu/usr.bin/cc34/cc_tools/gencodes/Makefile [new file with mode: 0644]
gnu/usr.bin/cc34/cc_tools/genconditions/Makefile [new file with mode: 0644]
gnu/usr.bin/cc34/cc_tools/genconfig/Makefile [new file with mode: 0644]
gnu/usr.bin/cc34/cc_tools/genconstants/Makefile [new file with mode: 0644]
gnu/usr.bin/cc34/cc_tools/genemit/Makefile [new file with mode: 0644]
gnu/usr.bin/cc34/cc_tools/genextract/Makefile [new file with mode: 0644]
gnu/usr.bin/cc34/cc_tools/genflags/Makefile [new file with mode: 0644]
gnu/usr.bin/cc34/cc_tools/gengenrtl/Makefile [new file with mode: 0644]
gnu/usr.bin/cc34/cc_tools/gengtype/Makefile [new file with mode: 0644]
gnu/usr.bin/cc34/cc_tools/genmodes/Makefile [new file with mode: 0644]
gnu/usr.bin/cc34/cc_tools/genopinit/Makefile [new file with mode: 0644]
gnu/usr.bin/cc34/cc_tools/genoutput/Makefile [new file with mode: 0644]
gnu/usr.bin/cc34/cc_tools/genpeep/Makefile [new file with mode: 0644]
gnu/usr.bin/cc34/cc_tools/genpreds/Makefile [new file with mode: 0644]
gnu/usr.bin/cc34/cc_tools/genrecog/Makefile [new file with mode: 0644]
gnu/usr.bin/cc34/cpp/Makefile [new file with mode: 0644]
gnu/usr.bin/cc34/cpp/cpp.1 [new file with mode: 0644]
gnu/usr.bin/cc34/f771/Makefile [new file with mode: 0644]
gnu/usr.bin/cc34/g77/Makefile [new file with mode: 0644]
gnu/usr.bin/cc34/g77/g77.1 [new file with mode: 0644]
gnu/usr.bin/cc34/gcov/Makefile [new file with mode: 0644]
gnu/usr.bin/cc34/gcov/gcov.1 [new file with mode: 0644]
gnu/usr.bin/cc34/libbackend/Makefile [new file with mode: 0644]
gnu/usr.bin/cc34/libcpp/Makefile [new file with mode: 0644]

diff --git a/gnu/lib/gcc34/Makefile b/gnu/lib/gcc34/Makefile
new file mode 100644 (file)
index 0000000..289857c
--- /dev/null
@@ -0,0 +1,12 @@
+# $DragonFly: src/gnu/lib/gcc34/Makefile,v 1.1 2004/06/14 22:27:52 joerg Exp $
+
+SUBDIR=                libgcc libgcov
+
+.if !defined(.DIRECTIVE_MAKEENV)
+MAKE := CCVER=gcc3 ${MAKE}
+.endif
+
+SUBDIR+=       libobjc
+SUBDIR+=       libstdc++ libsupc++
+
+.include <bsd.subdir.mk>
diff --git a/gnu/lib/gcc34/Makefile.inc b/gnu/lib/gcc34/Makefile.inc
new file mode 100644 (file)
index 0000000..f90314e
--- /dev/null
@@ -0,0 +1,7 @@
+# $DragonFly: src/gnu/lib/gcc34/Makefile.inc,v 1.1 2004/06/14 22:27:52 joerg Exp $
+
+TOP_PREFIX=    ../../../usr.bin/cc34/cc_tools
+CCVER=gcc34
+USEGNUDIR=YES
+
+.include "../../usr.bin/cc34/Makefile.inc"
diff --git a/gnu/lib/gcc34/libgcc/Makefile b/gnu/lib/gcc34/libgcc/Makefile
new file mode 100644 (file)
index 0000000..0a9c5c0
--- /dev/null
@@ -0,0 +1,46 @@
+# $DragonFly: src/gnu/lib/gcc34/libgcc/Makefile,v 1.1 2004/06/14 22:27:52 joerg Exp $
+
+.include "../Makefile.inc"
+.include "${STOPDIR}/cc_tools/Makefile.tools"
+
+CFLAGS+=       -I.
+CFLAGS+=       -fexceptions
+CFLAGS+=       -DIN_LIBGCC2 -D__GCC_FLOAT_NOT_NEEDED -DHAVE_GTHR_DEFAULT
+CFLAGS+=       -DIN_GCC
+
+LIB=           gcc
+
+# used by shared libs
+INSTALL_PIC_ARCHIVE=   yes
+
+FUNCS=         __gcc_bcmp __main _absvdi2 _absvsi2 _addvdi3 _addvsi3
+FUNCS+=                _ashldi3 _ashrdi3 _clear_cache _clz _clzdi2 _clzsi2
+FUNCS+=                _cmpdi2 _ctors _ctzdi2 _ctzsi2 _divdi3 _eprintf _ffsdi2
+FUNCS+=                _ffssi2 _fixdfdi _fixsfdi _fixtfdi _fixunsdfdi _fixunsdfsi
+FUNCS+=                _fixunssfdi _fixunssfsi _fixunstfdi _fixunsxfdi _fixunsxfsi
+FUNCS+=                _fixxfdi _floatdidf _floatdisf _floatditf _floatdixf _gcov
+FUNCS+=                _gcov_merge_add _gcov_merge_delta _gcov_merge_single _lshrdi3
+FUNCS+=                _moddi3 _muldi3 _mulvdi3 _mulvsi3 _negdi2 _negvdi2
+FUNCS+=                _negvsi2 _paritydi2 _paritysi2 _popcount_tab _popcountdi2
+FUNCS+=                _popcountsi2 _subvdi3 _subvsi3 _trampoline _ucmpdi2
+FUNCS+=                _udiv_w_sdiv _udivdi3 _udivmoddi4 _umoddi3
+
+SRCS+=         ${FUNCS:S/$/.c/g}
+CLEANFILES+=   ${FUNCS:S/$/.c/g}
+SRCS+=         gthr-gnat.c unwind-c.c unwind-dw2-fde.c unwind-dw2.c
+SRCS+=         unwind-sjlj.c
+SRCS+=         insn-flags.h insn-constants.h
+
+
+.for F in ${FUNCS}
+${F}.c:
+       echo '#define L${.TARGET:T:R}' > ${.TARGET}
+       echo '#include "libgcc2.c"' >> ${.TARGET}
+.endfor
+
+.for F in _moddi3.c _udivdi3.c _umoddi3.c _udivmoddi4.c
+${F:R:S/$/.o/}: ${F}
+       ${CC} ${CFLAGS} -fnon-call-exceptions -c ${.IMPSRC}
+.endfor
+
+.include <bsd.lib.mk>
diff --git a/gnu/lib/gcc34/libgcov/Makefile b/gnu/lib/gcc34/libgcov/Makefile
new file mode 100644 (file)
index 0000000..e96ce51
--- /dev/null
@@ -0,0 +1,26 @@
+# $DragonFly: src/gnu/lib/gcc34/libgcov/Makefile,v 1.1 2004/06/14 22:27:52 joerg Exp $
+
+.include "../Makefile.inc"
+.include "${STOPDIR}/cc_tools/Makefile.tools"
+
+CFLAGS+=       -I.
+CFLAGS+=       -DIN_LIBGCC2 -D__GCC_FLOAT_NOT_NEEDED -DHAVE_GTHR_DEFAULT
+CFLAGS+=       -DIN_GCC
+
+LIB=           gcov
+
+# used by shared libs
+INSTALL_PIC_ARCHIVE=   yes
+
+FUNCS= _gcov _gcov_merge_add _gcov_merge_delta _gcov_merge_single
+
+SRCS=  ${FUNCS:S/$/.c/g}
+SRCS+= insn-flags.h insn-constants.h
+
+.for F in ${FUNCS}
+${F}.c:
+       echo '#define L${.TARGET:T:R}' > ${.TARGET}
+       echo '#include "libgcc2.c"' >> ${.TARGET}
+.endfor
+
+.include <bsd.lib.mk>
diff --git a/gnu/lib/gcc34/libobjc/Makefile b/gnu/lib/gcc34/libobjc/Makefile
new file mode 100644 (file)
index 0000000..ce42341
--- /dev/null
@@ -0,0 +1,28 @@
+# $DragonFly: src/gnu/lib/gcc34/libobjc/Makefile,v 1.1 2004/06/14 22:27:52 joerg Exp $
+
+GCC_NO_PATH=   1
+.include "../Makefile.inc"
+.include "${STOPDIR}/cc_tools/Makefile.tools"
+
+.PATH:         ${GCCDIR}/libobjc ${GCCDIR}/libobjc/objc
+
+CFLAGS+=       -I${GCCDIR}/libobjc/objc -I.
+
+LIB=           objc
+
+SRCS=          NXConstStr.m Object.m Protocol.m archive.c class.c encoding.c
+SRCS+=         gc.c hash.c init.c linking.m misc.c nil_method.c objects.c
+SRCS+=         sarray.c selector.c sendmsg.c thr-objc.c thr.c
+SRCS+=         insn-flags.h insn-constants.h runtime-info.h
+
+INCS=          NXConstStr.h Object.h Protocol.h encoding.h hash.h objc-api.h
+INCS+=         objc-list.h objc.h runtime.h sarray.h thr.h typedstream.h
+INCSDIR=       ${INCLUDEDIR}/objc
+
+runtime-info.h: 
+       echo "" > tmp-runtime.m
+       echo "/* This file is automatically generated */" > ${.TARGET}
+       ${CC} -print-objc-runtime-info -S tmp-runtime.m >> ${.TARGET}
+       rm -f tmp-runtime.m tmp-runtime.s
+
+.include <bsd.lib.mk>
diff --git a/gnu/lib/gcc34/libstdc++/Makefile b/gnu/lib/gcc34/libstdc++/Makefile
new file mode 100644 (file)
index 0000000..bd09f6c
--- /dev/null
@@ -0,0 +1,212 @@
+# $DragonFly: src/gnu/lib/gcc34/libstdc++/Makefile,v 1.1 2004/06/14 22:27:52 joerg Exp $
+
+.include "../Makefile.inc"
+
+.if ${MACHINE_ARCH} == "sparc64"
+MARCHDIR=      sparc
+.elif ${MACHINE_ARCH} == "i386" && ${MACHINE_CPU} != 'i386'
+MARCHDIR=      i486
+.else
+MARCHDIR=      ${MACHINE_ARCH}
+.endif
+
+SRCDIR=        ${GCCDIR}/libstdc++-v3
+SUPDIR=        ${SRCDIR}/libsupc++
+
+.PATH: ${SRCDIR}/src ${SRCDIR}/libmath ${SRCDIR}/config/io
+.PATH: ${SRCDIR}/config/locale/generic ${SRCDIR} ${SRCDIR}/std
+.PATH: ${SUPDIR} ${GCCDIR}/gcc ${GCCDIR}/libiberty
+
+#SUBDIR=       doc
+
+LIB=           stdc++
+SHLIB_MAJOR=   6
+
+CFLAGS+=       -DIN_GLIBCPP_V3 -DHAVE_CONFIG_H
+CFLAGS+=       -I${.CURDIR} -I${SUPDIR} -I${GCCDIR}/gcc -I${GCCDIR}/include
+CXXFLAGS+=     -I${SRCDIR}/config/cpu/${MARCHDIR}
+CXXFLAGS+=     -fno-implicit-templates -ffunction-sections -fdata-sections \
+               -Wno-deprecated
+#LDFLAGS+=     -Wl,-version-info,4:0:0 -Wl,--version-script=${SRCDIR}/src/linker.map
+
+LDADD+=                -lm
+DPADD+=                ${LIBM}
+
+# libstdc++ sources (libstdc++/src/Makefile.in, do not reorder)
+SRCS+= allocator.cc codecvt.cc complex_io.cc ctype.cc debug.cc debug_list.cc
+SRCS+= functexcept.cc globals_locale.cc globals_io.cc ios.cc ios_failure.cc
+SRCS+= ios_init.cc ios_locale.cc limits.cc list.cc locale.cc locale_init.cc
+SRCS+= locale_facets.cc localename.cc stdexcept.cc strstream.cc tree.cc
+SRCS+= allocator-inst.cc concept-inst.cc fstream-inst.cc ext-inst.cc
+SRCS+= io-inst.cc istream-inst.cc locale-inst.cc locale-misc-inst.cc
+SRCS+= misc-inst.cc ostream-inst.cc sstream-inst.cc streambuf-inst.cc
+SRCS+= string-inst.cc valarray-inst.cc wlocale-inst.cc
+SRCS+= basic_file_stdio.cc c_locale.cc
+
+# target sources
+SRCS+= codecvt_members.cc collate_members.cc ctype_members.cc
+SRCS+= messages_members.cc monetary_members.cc numeric_members.cc
+SRCS+= time_members.cc
+
+atomicity.cc:
+       echo '#include "atomicity.h"' > ${.TARGET}
+
+SRCS+=         atomicity.cc
+CLEANFILES+=   atomicity.cc
+
+# C parts of math
+SRCS+= signbit.c signbitf.c stubs.c
+
+# Embedded copy of libsupc++
+SRCS+= del_op.cc del_opnt.cc del_opv.cc del_opvnt.cc
+SRCS+= eh_alloc.cc eh_aux_runtime.cc eh_catch.cc eh_exception.cc
+SRCS+= eh_globals.cc eh_personality.cc eh_term_handler.cc eh_terminate.cc
+SRCS+= eh_throw.cc eh_type.cc eh_unex_handler.cc guard.cc new_handler.cc
+SRCS+= new_op.cc new_opnt.cc new_opv.cc new_opvnt.cc pure.cc tinfo.cc
+SRCS+= tinfo2.cc vec.cc vterminate.cc
+
+# from libiberty:
+SRCS+= cp-demangle.c
+# dyn-string.c
+
+strstream-fixed.cc:    ${SRCDIR}/src/strstream.cc
+       sed -e 's,^#include <strstream>,#include <backward/strstream>,g' \
+           < ${SRCDIR}/src/strstream.cc > strstream-fixed.cc
+
+CLEANFILES+=   strstream-fixed.cc
+
+INCSGROUPS=    BITSHDRS BKWHDRS DEBUGHDRS EXTHDRS BASEHDRS BASEXHDRS STDHDRS \
+               TARGETHDRS THRHDRS
+
+BITSHDRS=      allocator.h atomicity.h basic_ios.h basic_ios.tcc
+BITSHDRS+=     basic_string.h basic_string.tcc boost_concept_check.h
+BITSHDRS+=     char_traits.h codecvt.h concept_check.h
+BITSHDRS+=     concurrence.h cpp_type_traits.h deque.tcc fstream.tcc
+BITSHDRS+=     functexcept.h gslice.h gslice_array.h indirect_array.h
+BITSHDRS+=     ios_base.h istream.tcc list.tcc locale_classes.h
+BITSHDRS+=     locale_facets.h locale_facets.tcc localefwd.h mask_array.h
+BITSHDRS+=     ostream.tcc postypes.h slice_array.h sstream.tcc stl_algo.h
+BITSHDRS+=     stl_algobase.h stl_bvector.h stl_construct.h stl_deque.h
+BITSHDRS+=     stl_function.h stl_heap.h stl_iterator.h
+BITSHDRS+=     stl_iterator_base_funcs.h stl_iterator_base_types.h stl_list.h
+BITSHDRS+=     stl_map.h stl_multimap.h stl_multiset.h stl_numeric.h
+BITSHDRS+=     stl_pair.h stl_queue.h stl_raw_storage_iter.h stl_relops.h
+BITSHDRS+=     stl_set.h stl_stack.h stl_tempbuf.h stl_threads.h stl_tree.h
+BITSHDRS+=     stl_uninitialized.h stl_vector.h stream_iterator.h
+BITSHDRS+=     streambuf.tcc streambuf_iterator.h stringfwd.h type_traits.h
+BITSHDRS+=     valarray_after.h valarray_array.h valarray_array.tcc
+BITSHDRS+=     valarray_before.h vector.tcc
+
+BITSHDRS:=     ${BITSHDRS:S;^;${SRCDIR}/include/bits/;}
+BITSHDRSDIR=   ${INCLUDEDIR}/c++/3.4/bits
+
+BKWHDRS=       algo.h algobase.h alloc.h backward_warning.h bvector.h
+BKWHDRS+=      complex.h defalloc.h deque.h fstream.h function.h hash_map.h
+BKWHDRS+=      hash_set.h hashtable.h heap.h iomanip.h iostream.h istream.h
+BKWHDRS+=      iterator.h list.h map.h multimap.h multiset.h new.h ostream.h
+BKWHDRS+=      pair.h queue.h rope.h set.h slist.h stack.h stream.h
+BKWHDRS+=      streambuf.h strstream tempbuf.h tree.h vector.h
+BKWHDRS:=      ${BKWHDRS:S;^;${SRCDIR}/include/backward/;}
+BKWHDRSDIR=    ${INCLUDEDIR}/c++/3.4/backward
+
+DEBUGHDRS=     bitset debug.h deque formatter.h hash_map hash_map.h
+DEBUGHDRS+=    hash_multimap.h hash_multiset.h hash_set hash_set.h list map
+DEBUGHDRS+=    map.h multimap.h multiset.h safe_base.h safe_iterator.h
+DEBUGHDRS+=    safe_iterator.tcc safe_sequence.h set set.h string vector
+DEBUGHDRS:=    ${DEBUGHDRS:S;^;${SRCDIR}/include/debug/;}
+DEBUGHDRSDIR=  ${INCLUDEDIR}/c++/3.4/debug
+
+EXTHDRS=       algorithm bitmap_allocator.h debug_allocator.h demangle.h
+EXTHDRS+=      enc_filebuf.h functional hash_fun.h hash_map hash_set
+EXTHDRS+=      hashtable.h iterator malloc_allocator.h memory mt_allocator.h
+EXTHDRS+=      new_allocator.h numeric pod_char_traits.h pool_allocator.h
+EXTHDRS+=      rb_tree rope ropeimpl.h slist stdio_filebuf.h
+EXTHDRS+=      stdio_sync_filebuf.h
+EXTHDRS:=      ${EXTHDRS:S;^;${SRCDIR}/include/ext/;}
+EXTHDRSDIR=    ${INCLUDEDIR}/c++/3.4/ext
+
+# This is the common subset of files that all three "C" header models use.
+BASEHDRS=      std_cassert.h std_cctype.h std_cerrno.h std_cfloat.h
+BASEHDRS+=     std_ciso646.h std_climits.h std_clocale.h std_cmath.h
+BASEHDRS+=     std_csetjmp.h std_csignal.h std_cstdarg.h std_cstddef.h
+BASEHDRS+=     std_cstdio.h std_cstdlib.h std_cstring.h std_ctime.h
+BASEHDRS+=     std_cwchar.h std_cwctype.h
+.for h in ${BASEHDRS}
+BASEHDRSNAME_$h=${h:R:S;^std_;;}
+.endfor
+BASEHDRS:=     ${BASEHDRS:S;^;${SRCDIR}/include/c_std/;}
+BASEHDRSDIR=   ${INCLUDEDIR}/c++/3.4
+
+# Some of the different "C" header models need extra files.
+BASEXHDRS=     ${SRCDIR}/include/c_std/cmath.tcc
+BASEXHDRSDIR=  ${INCLUDEDIR}/c++/3.4/bits
+
+STDHDRS=       std_algorithm.h std_bitset.h std_complex.h std_deque.h
+STDHDRS+=      std_fstream.h std_functional.h std_iomanip.h std_ios.h
+STDHDRS+=      std_iosfwd.h std_iostream.h std_istream.h std_iterator.h
+STDHDRS+=      std_limits.h std_list.h std_locale.h std_map.h std_memory.h
+STDHDRS+=      std_numeric.h std_ostream.h std_queue.h std_set.h
+STDHDRS+=      std_sstream.h std_stack.h std_stdexcept.h std_streambuf.h
+STDHDRS+=      std_string.h std_utility.h std_valarray.h std_vector.h
+.for h in ${STDHDRS}
+STDHDRSNAME_$h=${h:R:S;^std_;;}
+.endfor
+STDHDRS:=      ${STDHDRS:S;^;${SRCDIR}/include/std/;}
+STDHDRSDIR=    ${INCLUDEDIR}/c++/3.4
+
+# c++locale <- c_locale.h
+TARGETHDRS=    io/basic_file_stdio.h io/c_io_stdio.h
+TARGETHDRS+=   allocator/new_allocator_base.h
+TARGETHDRS+=   os/bsd/freebsd/ctype_inline.h os/bsd/freebsd/ctype_noninline.h
+TARGETHDRS+=   os/bsd/freebsd/os_defines.h os/bsd/freebsd/ctype_base.h
+TARGETHDRS+=   locale/generic/messages_members.h locale/generic/time_members.h
+TARGETHDRS+=   locale/generic/codecvt_specializations.h
+TARGETHDRS+=   locale/generic/c_locale.h
+TARGETHDRS:=   ${TARGETHDRS:S;^;${SRCDIR}/config/;}
+
+TARGETHDRSNAME_c_io_stdio.h=           c++io.h
+TARGETHDRSNAME_new_allocator_base.h=   c++allocator.h
+TARGETHDRSNAME_basic_file_stdio.h=     basic_file.h
+TARGETHDRSNAME_c_locale.h=             c++locale.h
+TARGETHDRS+=   ${.CURDIR}/c++config.h
+TARGETHDRSDIR= ${INCLUDEDIR}/c++/3.4/bits
+
+MARCHHDRS=     atomic_word.h
+
+.for h in ${MARCHHDRS}
+.if exists(${SRCDIR}/config/cpu/${MARCHDIR}/${h})
+TARGETHDRS+=   ${SRCDIR}/config/cpu/${MARCHDIR}/${h}
+.else
+TARGETHDRS+=   ${SRCDIR}/config/cpu/generic/${h}
+.endif
+.endfor
+
+THRHDRS=       gthr.h gthr-single.h gthr-posix.h gthr-default.h
+THRHDRSDIR=    ${INCLUDEDIR}/c++/3.4/bits
+
+gthr.h: ${GCCDIR}/gcc/gthr.h
+       sed -e '/^#/s/\([ABCDEFGHIJKLMNOPQRSTUVWXYZ_][ABCDEFGHIJKLMNOPQRSTUVWXYZ_]*\)/_GLIBCPP_\1/g' \
+           -e 's,^#include "\(.*\)",#include <bits/\1>,g' \
+           < ${GCCDIR}/gcc/gthr.h > gthr.h
+
+gthr-single.h: ${GCCDIR}/gcc/gthr-single.h
+       sed -e 's/\(UNUSED\)/_GLIBCPP_\1/g' \
+           -e 's/\(GCC[ABCDEFGHIJKLMNOPQRSTUVWXYZ_]*_H\)/_GLIBCPP_\1/g' \
+           < ${GCCDIR}/gcc/gthr-single.h > gthr-single.h
+
+gthr-posix.h: ${GCCDIR}/gcc/gthr-posix.h
+       sed -e 's/\(UNUSED\)/_GLIBCPP_\1/g' \
+           -e 's/\(GCC[ABCDEFGHIJKLMNOPQRSTUVWXYZ_]*_H\)/_GLIBCPP_\1/g' \
+           -e 's/\([ABCDEFGHIJKLMNOPQRSTUVWXYZ_]*WEAK\)/_GLIBCPP_\1/g' \
+           < ${GCCDIR}/gcc/gthr-posix.h > gthr-posix.h
+
+gthr-default.h: ${GCCDIR}/gcc/gthr-posix.h
+       sed -e 's/\(UNUSED\)/_GLIBCPP_\1/g' \
+           -e 's/\(GCC[ABCDEFGHIJKLMNOPQRSTUVWXYZ_]*_H\)/_GLIBCPP_\1/g' \
+           -e 's/\([ABCDEFGHIJKLMNOPQRSTUVWXYZ_]*WEAK\)/_GLIBCPP_\1/g' \
+           -e 's,^#include "\(.*\)",#include <bits/\1>,g' \
+           < ${GCCDIR}/gcc/gthr-posix.h > gthr-default.h
+
+CLEANFILES+=   ${THRHDRS}
+
+.include <bsd.lib.mk>
diff --git a/gnu/lib/gcc34/libstdc++/c++config.h b/gnu/lib/gcc34/libstdc++/c++config.h
new file mode 100644 (file)
index 0000000..2aed3e1
--- /dev/null
@@ -0,0 +1,1296 @@
+/* $DragonFly: src/gnu/lib/gcc34/libstdc++/c++config.h,v 1.1 2004/06/14 22:27:52 joerg Exp $ */
+
+// Predefined symbols and macros -*- C++ -*-
+
+// Copyright (C) 1997, 1998, 1999, 2000, 2001, 2002, 2003, 2004
+// Free Software Foundation, Inc.
+//
+// This file is part of the GNU ISO C++ Library.  This library is free
+// software; you can redistribute it and/or modify it under the
+// terms of the GNU General Public License as published by the
+// Free Software Foundation; either version 2, or (at your option)
+// any later version.
+
+// This library is distributed in the hope that it will be useful,
+// but WITHOUT ANY WARRANTY; without even the implied warranty of
+// MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
+// GNU General Public License for more details.
+
+// You should have received a copy of the GNU General Public License along
+// with this library; see the file COPYING.  If not, write to the Free
+// Software Foundation, 59 Temple Place - Suite 330, Boston, MA 02111-1307,
+// USA.
+
+// As a special exception, you may use this file as part of a free software
+// library without restriction.  Specifically, if other files instantiate
+// templates or use macros or inline functions from this file, or you compile
+// this file and link it with other files to produce an executable, this
+// file does not by itself cause the resulting executable to be covered by
+// the GNU General Public License.  This exception does not however
+// invalidate any other reasons why the executable file might be covered by
+// the GNU General Public License.
+
+#ifndef _CXXCONFIG
+#define _CXXCONFIG 1
+
+// Pick up any OS-specific definitions.
+#include <bits/os_defines.h>
+
+// The current version of the C++ library in compressed ISO date format.
+#define __GLIBCXX__ 20040604
+
+// Allow use of "export template." This is currently not a feature
+// that g++ supports.
+// #define _GLIBCXX_EXPORT_TEMPLATE 1
+
+// Allow use of the GNU syntax extension, "extern template." This
+// extension is fully documented in the g++ manual, but in a nutshell,
+// it inhibits all implicit instantiations and is used throughout the
+// library to avoid multiple weak definitions for required types that
+// are already explicitly instantiated in the library binary. This
+// substantially reduces the binary size of resulting executables.
+#ifndef _GLIBCXX_EXTERN_TEMPLATE
+# define _GLIBCXX_EXTERN_TEMPLATE 1
+#endif
+
+// Debug mode support. Debug mode basic_string is not allowed to be
+// associated with std, because of locale and exception link
+// dependence.
+namespace __gnu_debug_def { }
+
+namespace __gnu_debug 
+{ 
+  using namespace __gnu_debug_def;
+}
+
+#ifdef _GLIBCXX_DEBUG
+# define _GLIBCXX_STD __gnu_norm
+namespace __gnu_norm 
+{ 
+  using namespace std; 
+}
+namespace std
+{
+  using namespace __gnu_debug_def __attribute__ ((strong));
+}
+#else
+# define _GLIBCXX_STD std
+#endif
+
+
+// The remainder of the prewritten config is automatic; all the
+// user hooks are listed above.
+
+// Create a boolean flag to be used to determine if --fast-math is set.
+#ifdef __FAST_MATH__
+# define _GLIBCXX_FAST_MATH 1
+#else
+# define _GLIBCXX_FAST_MATH 0
+#endif
+
+// This marks string literals in header files to be extracted for eventual
+// translation.  It is primarily used for messages in thrown exceptions; see
+// src/functexcept.cc.  We use __N because the more traditional _N is used
+// for something else under certain OSes (see BADNAMES).
+#define __N(msgid)     (msgid)
+
+// End of prewritten config; the discovered settings follow.
+/* config.h.  Generated by configure.  */
+/* config.h.in.  Generated from configure.ac by autoheader.  */
+// acconfig.h symbols and macros for libstdc++ v3 -*- C++ -*-
+
+// Defines libstdc++ version.
+/* #undef _GLIBCXX_PACKAGE */
+/* #undef _GLIBCXX_VERSION */
+
+// Needed for gettext.
+/* #undef ENABLE_NLS */
+/* #undef _GLIBCXX_HAVE_CATGETS */
+/* #undef _GLIBCXX_HAVE_GETTEXT */
+/* #undef _GLIBCXX_HAVE_STPCPY */
+
+// Include I/O support for 'long long' and 'unsigned long long'.
+#define _GLIBCXX_USE_LONG_LONG 1
+
+// Include support for 'long double'.
+/* #undef _GLIBCXX_USE_LONG_DOUBLE */
+
+// Define if C99 math functions (like fpclassify) should be exposed.
+/* #undef _GLIBCXX_USE_C99_MATH */
+
+// Define if C99 features such as lldiv_t, llabs, lldiv should be exposed.
+/* #undef _GLIBCXX_USE_C99 */
+
+// Define if code specialized for wchar_t should be used.
+/* #undef _GLIBCXX_USE_WCHAR_T */
+
+// Define if using setrlimit to set resource limits during 'make check'.
+#define _GLIBCXX_RES_LIMITS 1
+
+// Define to use concept checking code from the boost libraries.
+/* #undef _GLIBCXX_CONCEPT_CHECKS */
+
+// Define to use symbol versioning in the shared library.
+#define _GLIBCXX_SYMVER 1
+
+// Define symbol versioning in assember directives. If symbol
+// versioning is beigng used, and the assembler supports this kind of
+// thing, then use it.
+// NB: _GLIBCXX_AT_AT is a hack to work around quoting issues in m4.
+#if _GLIBCXX_SYMVER
+  #define _GLIBCXX_ASM_SYMVER(cur, old, version) \
+   asm (".symver " #cur "," #old _GLIBCXX_AT_AT #version);
+#else
+  #define _GLIBCXX_ASM_SYMVER(cur, old, version)
+#endif
+
+// Define if LFS support is available.
+/* #undef _GLIBCXX_USE_LFS */
+
+// Define if NLS translations are to be used.
+/* #undef _GLIBCXX_USE_NLS */
+
+// Define if gthr-default.h exists (meaning that threading support is enabled).
+#define _GLIBCXX_HAVE_GTHR_DEFAULT 1
+
+// Define if the atan2f function exists.
+#define _GLIBCXX_HAVE_ATAN2F 1
+
+// Define if the atan2l function exists.
+/* #undef _GLIBCXX_HAVE_ATAN2L */
+
+// Define if the tanl function exists.
+/* #undef _GLIBCXX_HAVE_TANL */
+
+// Define if the copysignf function exists.
+#define _GLIBCXX_HAVE_COPYSIGNF 1
+
+// Define if getpagesize exists.
+#define _GLIBCXX_HAVE_GETPAGESIZE 1
+
+// Define if setenv exists.
+#define _GLIBCXX_HAVE_SETENV 1
+
+// Define if sigsetjmp exists.
+#define _GLIBCXX_HAVE_SIGSETJMP 1
+
+// Define if mbstate_t exists in wchar.h.
+#define _GLIBCXX_HAVE_MBSTATE_T 1
+
+// Define if you have the modff function.
+#define _GLIBCXX_HAVE_MODFF 1
+
+// Define if you have the modfl function.
+/* #undef _GLIBCXX_HAVE_MODFL */
+
+// Define if you have the expf function.
+#define _GLIBCXX_HAVE_EXPF 1
+
+// Define if you have the expl function.
+/* #undef _GLIBCXX_HAVE_EXPL */
+
+// Define if you have the hypot function.
+#define _GLIBCXX_HAVE_HYPOT 1
+
+// Define if you have the hypotf function.
+#define _GLIBCXX_HAVE_HYPOTF 1
+
+// Define if you have the hypotl function.
+/* #undef _GLIBCXX_HAVE_HYPOTL */
+
+// Define if the compiler/host combination has __builtin_abs
+#define _GLIBCXX_HAVE___BUILTIN_ABS 1
+
+// Define if the compiler/host combination has __builtin_labs
+#define _GLIBCXX_HAVE___BUILTIN_LABS 1
+
+// Define if the compiler/host combination has __builtin_cos
+#define _GLIBCXX_HAVE___BUILTIN_COS 1
+
+// Define if the compiler/host combination has __builtin_cosf
+#define _GLIBCXX_HAVE___BUILTIN_COSF 1
+
+// Define if the compiler/host combination has __builtin_cosl
+#define _GLIBCXX_HAVE___BUILTIN_COSL 1
+
+// Define if the compiler/host combination has __builtin_fabs
+#define _GLIBCXX_HAVE___BUILTIN_FABS 1
+
+// Define if the compiler/host combination has __builtin_fabsf
+#define _GLIBCXX_HAVE___BUILTIN_FABSF 1
+
+// Define if the compiler/host combination has __builtin_fabsl
+#define _GLIBCXX_HAVE___BUILTIN_FABSL 1
+
+// Define if the compiler/host combination has __builtin_sin
+#define _GLIBCXX_HAVE___BUILTIN_SIN 1
+
+// Define if the compiler/host combination has __builtin_sinf
+#define _GLIBCXX_HAVE___BUILTIN_SINF 1
+
+// Define if the compiler/host combination has __builtin_sinl
+#define _GLIBCXX_HAVE___BUILTIN_SINL 1
+
+// Define if the compiler/host combination has __builtin_sqrt
+#define _GLIBCXX_HAVE___BUILTIN_SQRT 1
+
+// Define if the compiler/host combination has __builtin_sqrtf
+#define _GLIBCXX_HAVE___BUILTIN_SQRTF 1
+
+// Define if the compiler/host combination has __builtin_sqrtl
+#define _GLIBCXX_HAVE___BUILTIN_SQRTL 1
+
+// Define if poll is available in <poll.h>.
+#define _GLIBCXX_HAVE_POLL 1
+
+// Define if S_ISREG (Posix) is available in <sys/stat.h>.
+#define _GLIBCXX_HAVE_S_ISREG 1
+
+// Define if S_IFREG is available in <sys/stat.h>.
+/* #undef _GLIBCXX_HAVE_S_IFREG */
+
+// Define if writev is available in <sys/uio.h>.
+/* #undef _GLIBCXX_HAVE_WRITEV */
+
+// Define if int64_t is available in <stdint.h>.
+#define _GLIBCXX_HAVE_INT64_T 1
+
+// Define if LC_MESSAGES is available in <locale.h>.
+#define _GLIBCXX_HAVE_LC_MESSAGES 1
+
+// Define if <float.h> exists.
+#define _GLIBCXX_HAVE_FLOAT_H 1
+
+// Define if modf is present in <math.h>
+/* #undef _GLIBCXX_HAVE_MODF */
+
+
+/* Define to 1 if you have the `acosf' function. */
+#define _GLIBCXX_HAVE_ACOSF 1
+
+/* Define to 1 if you have the `acosl' function. */
+/* #undef _GLIBCXX_HAVE_ACOSL */
+
+/* Define to 1 if you have the `asinf' function. */
+#define _GLIBCXX_HAVE_ASINF 1
+
+/* Define to 1 if you have the `asinl' function. */
+/* #undef _GLIBCXX_HAVE_ASINL */
+
+/* Define to 1 if you have the `atan2f' function. */
+#define _GLIBCXX_HAVE_ATAN2F 1
+
+/* Define to 1 if you have the `atan2l' function. */
+/* #undef _GLIBCXX_HAVE_ATAN2L */
+
+/* Define to 1 if you have the `atanf' function. */
+#define _GLIBCXX_HAVE_ATANF 1
+
+/* Define to 1 if you have the `atanl' function. */
+/* #undef _GLIBCXX_HAVE_ATANL */
+
+/* Define to 1 if you have the `btowc' function. */
+/* #undef _GLIBCXX_HAVE_BTOWC */
+
+/* Define to 1 if you have the `ceilf' function. */
+#define _GLIBCXX_HAVE_CEILF 1
+
+/* Define to 1 if you have the `ceill' function. */
+/* #undef _GLIBCXX_HAVE_CEILL */
+
+/* Define to 1 if you have the `copysign' function. */
+#define _GLIBCXX_HAVE_COPYSIGN 1
+
+/* Define to 1 if you have the `copysignf' function. */
+#define _GLIBCXX_HAVE_COPYSIGNF 1
+
+/* Define to 1 if you have the `copysignl' function. */
+/* #undef _GLIBCXX_HAVE_COPYSIGNL */
+
+/* Define to 1 if you have the `cosf' function. */
+#define _GLIBCXX_HAVE_COSF 1
+
+/* Define to 1 if you have the `coshf' function. */
+#define _GLIBCXX_HAVE_COSHF 1
+
+/* Define to 1 if you have the `coshl' function. */
+/* #undef _GLIBCXX_HAVE_COSHL */
+
+/* Define to 1 if you have the `cosl' function. */
+/* #undef _GLIBCXX_HAVE_COSL */
+
+/* Define to 1 if you have the <endian.h> header file. */
+/* #undef _GLIBCXX_HAVE_ENDIAN_H */
+
+/* Define to 1 if you have the `expf' function. */
+#define _GLIBCXX_HAVE_EXPF 1
+
+/* Define to 1 if you have the `expl' function. */
+/* #undef _GLIBCXX_HAVE_EXPL */
+
+/* Define to 1 if you have the `fabsf' function. */
+#define _GLIBCXX_HAVE_FABSF 1
+
+/* Define to 1 if you have the `fabsl' function. */
+/* #undef _GLIBCXX_HAVE_FABSL */
+
+/* Define to 1 if you have the `fgetwc' function. */
+/* #undef _GLIBCXX_HAVE_FGETWC */
+
+/* Define to 1 if you have the `fgetws' function. */
+/* #undef _GLIBCXX_HAVE_FGETWS */
+
+/* Define to 1 if you have the `finite' function. */
+#define _GLIBCXX_HAVE_FINITE 1
+
+/* Define to 1 if you have the `finitef' function. */
+#define _GLIBCXX_HAVE_FINITEF 1
+
+/* Define to 1 if you have the `finitel' function. */
+/* #undef _GLIBCXX_HAVE_FINITEL */
+
+/* Define to 1 if you have the <float.h> header file. */
+#define _GLIBCXX_HAVE_FLOAT_H 1
+
+/* Define to 1 if you have the `floorf' function. */
+#define _GLIBCXX_HAVE_FLOORF 1
+
+/* Define to 1 if you have the `floorl' function. */
+/* #undef _GLIBCXX_HAVE_FLOORL */
+
+/* Define to 1 if you have the `fmodf' function. */
+#define _GLIBCXX_HAVE_FMODF 1
+
+/* Define to 1 if you have the `fmodl' function. */
+/* #undef _GLIBCXX_HAVE_FMODL */
+
+/* Define to 1 if you have the `fpclass' function. */
+/* #undef _GLIBCXX_HAVE_FPCLASS */
+
+/* Define to 1 if you have the `fputwc' function. */
+/* #undef _GLIBCXX_HAVE_FPUTWC */
+
+/* Define to 1 if you have the `fputws' function. */
+/* #undef _GLIBCXX_HAVE_FPUTWS */
+
+/* Define to 1 if you have the <fp.h> header file. */
+/* #undef _GLIBCXX_HAVE_FP_H */
+
+/* Define to 1 if you have the `frexpf' function. */
+#define _GLIBCXX_HAVE_FREXPF 1
+
+/* Define to 1 if you have the `frexpl' function. */
+/* #undef _GLIBCXX_HAVE_FREXPL */
+
+/* Define to 1 if you have the `fwide' function. */
+/* #undef _GLIBCXX_HAVE_FWIDE */
+
+/* Define to 1 if you have the `fwprintf' function. */
+/* #undef _GLIBCXX_HAVE_FWPRINTF */
+
+/* Define to 1 if you have the `fwscanf' function. */
+/* #undef _GLIBCXX_HAVE_FWSCANF */
+
+/* Define to 1 if you have the <gconv.h> header file. */
+/* #undef _GLIBCXX_HAVE_GCONV_H */
+
+/* Define to 1 if you have the `getpagesize' function. */
+#define _GLIBCXX_HAVE_GETPAGESIZE 1
+
+/* Define to 1 if you have the `getwc' function. */
+/* #undef _GLIBCXX_HAVE_GETWC */
+
+/* Define to 1 if you have the `getwchar' function. */
+/* #undef _GLIBCXX_HAVE_GETWCHAR */
+
+/* Define to 1 if you have the `hypot' function. */
+#define _GLIBCXX_HAVE_HYPOT 1
+
+/* Define to 1 if you have the `hypotf' function. */
+#define _GLIBCXX_HAVE_HYPOTF 1
+
+/* Define to 1 if you have the `hypotl' function. */
+/* #undef _GLIBCXX_HAVE_HYPOTL */
+
+/* Define to 1 if you have the `iconv' function. */
+#define _GLIBCXX_HAVE_ICONV 1
+
+/* Define to 1 if you have the `iconv_close' function. */
+#define _GLIBCXX_HAVE_ICONV_CLOSE 1
+
+/* Define to 1 if you have the `iconv_open' function. */
+#define _GLIBCXX_HAVE_ICONV_OPEN 1
+
+/* Define to 1 if you have the <ieeefp.h> header file. */
+#define _GLIBCXX_HAVE_IEEEFP_H 1
+
+/* Define to 1 if you have the <inttypes.h> header file. */
+#define _GLIBCXX_HAVE_INTTYPES_H 1
+
+/* Define to 1 if you have the `isinf' function. */
+#define _GLIBCXX_HAVE_ISINF 1
+
+/* Define to 1 if you have the `isinff' function. */
+/* #undef _GLIBCXX_HAVE_ISINFF */
+
+/* Define to 1 if you have the `isinfl' function. */
+/* #undef _GLIBCXX_HAVE_ISINFL */
+
+/* Define to 1 if you have the `isnan' function. */
+#define _GLIBCXX_HAVE_ISNAN 1
+
+/* Define to 1 if you have the `isnanf' function. */
+#define _GLIBCXX_HAVE_ISNANF 1
+
+/* Define to 1 if you have the `isnanl' function. */
+/* #undef _GLIBCXX_HAVE_ISNANL */
+
+/* Define to 1 if you have the `iswblank' function. */
+/* #undef _GLIBCXX_HAVE_ISWBLANK */
+
+/* Define to 1 if you have the `ldexpf' function. */
+#define _GLIBCXX_HAVE_LDEXPF 1
+
+/* Define to 1 if you have the `ldexpl' function. */
+/* #undef _GLIBCXX_HAVE_LDEXPL */
+
+/* Define to 1 if you have the <libintl.h> header file. */
+/* #undef _GLIBCXX_HAVE_LIBINTL_H */
+
+/* Define to 1 if you have the `m' library (-lm). */
+#define _GLIBCXX_HAVE_LIBM 1
+
+/* Only used in build directory testsuite_hooks.h. */
+#define _GLIBCXX_HAVE_LIMIT_AS 0
+
+/* Only used in build directory testsuite_hooks.h. */
+#define _GLIBCXX_HAVE_LIMIT_DATA 1
+
+/* Only used in build directory testsuite_hooks.h. */
+#define _GLIBCXX_HAVE_LIMIT_FSIZE 1
+
+/* Only used in build directory testsuite_hooks.h. */
+#define _GLIBCXX_HAVE_LIMIT_RSS 1
+
+/* Only used in build directory testsuite_hooks.h. */
+#define _GLIBCXX_HAVE_LIMIT_VMEM 1
+
+/* Define to 1 if you have the <locale.h> header file. */
+#define _GLIBCXX_HAVE_LOCALE_H 1
+
+/* Define to 1 if you have the `log10f' function. */
+#define _GLIBCXX_HAVE_LOG10F 1
+
+/* Define to 1 if you have the `log10l' function. */
+/* #undef _GLIBCXX_HAVE_LOG10L */
+
+/* Define to 1 if you have the `logf' function. */
+#define _GLIBCXX_HAVE_LOGF 1
+
+/* Define to 1 if you have the `logl' function. */
+/* #undef _GLIBCXX_HAVE_LOGL */
+
+/* Define to 1 if you have the <machine/endian.h> header file. */
+#define _GLIBCXX_HAVE_MACHINE_ENDIAN_H 1
+
+/* Define to 1 if you have the <machine/param.h> header file. */
+#define _GLIBCXX_HAVE_MACHINE_PARAM_H 1
+
+/* Define to 1 if you have the `mbrlen' function. */
+/* #undef _GLIBCXX_HAVE_MBRLEN */
+
+/* Define to 1 if you have the `mbrtowc' function. */
+/* #undef _GLIBCXX_HAVE_MBRTOWC */
+
+/* Define to 1 if you have the `mbsinit' function. */
+/* #undef _GLIBCXX_HAVE_MBSINIT */
+
+/* Define to 1 if you have the `mbsrtowcs' function. */
+/* #undef _GLIBCXX_HAVE_MBSRTOWCS */
+
+/* Define to 1 if you have the <memory.h> header file. */
+#define _GLIBCXX_HAVE_MEMORY_H 1
+
+/* Define to 1 if you have a working `mmap' system call. */
+#define _GLIBCXX_HAVE_MMAP 1
+
+/* Define to 1 if you have the `modff' function. */
+#define _GLIBCXX_HAVE_MODFF 1
+
+/* Define to 1 if you have the `modfl' function. */
+/* #undef _GLIBCXX_HAVE_MODFL */
+
+/* Define to 1 if you have the <nan.h> header file. */
+/* #undef _GLIBCXX_HAVE_NAN_H */
+
+/* Define to 1 if you have the `nl_langinfo' function. */
+#define _GLIBCXX_HAVE_NL_LANGINFO 1
+
+/* Define to 1 if you have the `powf' function. */
+#define _GLIBCXX_HAVE_POWF 1
+
+/* Define to 1 if you have the `powl' function. */
+/* #undef _GLIBCXX_HAVE_POWL */
+
+/* Define to 1 if you have the `putwc' function. */
+/* #undef _GLIBCXX_HAVE_PUTWC */
+
+/* Define to 1 if you have the `putwchar' function. */
+/* #undef _GLIBCXX_HAVE_PUTWCHAR */
+
+/* Define to 1 if you have the `qfpclass' function. */
+/* #undef _GLIBCXX_HAVE_QFPCLASS */
+
+/* Define to 1 if you have the `setenv' function. */
+#define _GLIBCXX_HAVE_SETENV 1
+
+/* Define if sigsetjmp is available. */
+#define _GLIBCXX_HAVE_SIGSETJMP 1
+
+/* Define to 1 if you have the `sincos' function. */
+/* #undef _GLIBCXX_HAVE_SINCOS */
+
+/* Define to 1 if you have the `sincosf' function. */
+/* #undef _GLIBCXX_HAVE_SINCOSF */
+
+/* Define to 1 if you have the `sincosl' function. */
+/* #undef _GLIBCXX_HAVE_SINCOSL */
+
+/* Define to 1 if you have the `sinf' function. */
+#define _GLIBCXX_HAVE_SINF 1
+
+/* Define to 1 if you have the `sinhf' function. */
+#define _GLIBCXX_HAVE_SINHF 1
+
+/* Define to 1 if you have the `sinhl' function. */
+/* #undef _GLIBCXX_HAVE_SINHL */
+
+/* Define to 1 if you have the `sinl' function. */
+/* #undef _GLIBCXX_HAVE_SINL */
+
+/* Define to 1 if you have the `sqrtf' function. */
+#define _GLIBCXX_HAVE_SQRTF 1
+
+/* Define to 1 if you have the `sqrtl' function. */
+/* #undef _GLIBCXX_HAVE_SQRTL */
+
+/* Define to 1 if you have the <stdint.h> header file. */
+#define _GLIBCXX_HAVE_STDINT_H 1
+
+/* Define to 1 if you have the <stdlib.h> header file. */
+#define _GLIBCXX_HAVE_STDLIB_H 1
+
+/* Define to 1 if you have the <strings.h> header file. */
+#define _GLIBCXX_HAVE_STRINGS_H 1
+
+/* Define to 1 if you have the <string.h> header file. */
+#define _GLIBCXX_HAVE_STRING_H 1
+
+/* Define to 1 if you have the `strtof' function. */
+/* #undef _GLIBCXX_HAVE_STRTOF */
+
+/* Define to 1 if you have the `strtold' function. */
+/* #undef _GLIBCXX_HAVE_STRTOLD */
+
+/* Define to 1 if you have the `swprintf' function. */
+/* #undef _GLIBCXX_HAVE_SWPRINTF */
+
+/* Define to 1 if you have the `swscanf' function. */
+/* #undef _GLIBCXX_HAVE_SWSCANF */
+
+/* Define to 1 if you have the <sys/filio.h> header file. */
+#define _GLIBCXX_HAVE_SYS_FILIO_H 1
+
+/* Define to 1 if you have the <sys/ioctl.h> header file. */
+#define _GLIBCXX_HAVE_SYS_IOCTL_H 1
+
+/* Define to 1 if you have the <sys/isa_defs.h> header file. */
+/* #undef _GLIBCXX_HAVE_SYS_ISA_DEFS_H */
+
+/* Define to 1 if you have the <sys/machine.h> header file. */
+/* #undef _GLIBCXX_HAVE_SYS_MACHINE_H */
+
+/* Define to 1 if you have the <sys/param.h> header file. */
+/* #undef _GLIBCXX_HAVE_SYS_PARAM_H */
+
+/* Define to 1 if you have the <sys/resource.h> header file. */
+#define _GLIBCXX_HAVE_SYS_RESOURCE_H 1
+
+/* Define to 1 if you have the <sys/stat.h> header file. */
+#define _GLIBCXX_HAVE_SYS_STAT_H 1
+
+/* Define to 1 if you have the <sys/time.h> header file. */
+#define _GLIBCXX_HAVE_SYS_TIME_H 1
+
+/* Define to 1 if you have the <sys/types.h> header file. */
+#define _GLIBCXX_HAVE_SYS_TYPES_H 1
+
+/* Define to 1 if you have the <sys/uio.h> header file. */
+#define _GLIBCXX_HAVE_SYS_UIO_H 1
+
+/* Define to 1 if you have the `tanf' function. */
+#define _GLIBCXX_HAVE_TANF 1
+
+/* Define to 1 if you have the `tanhf' function. */
+#define _GLIBCXX_HAVE_TANHF 1
+
+/* Define to 1 if you have the `tanhl' function. */
+/* #undef _GLIBCXX_HAVE_TANHL */
+
+/* Define to 1 if you have the `tanl' function. */
+/* #undef _GLIBCXX_HAVE_TANL */
+
+/* Define to 1 if you have the `ungetwc' function. */
+/* #undef _GLIBCXX_HAVE_UNGETWC */
+
+/* Define to 1 if you have the <unistd.h> header file. */
+#define _GLIBCXX_HAVE_UNISTD_H 1
+
+/* Define to 1 if you have the `vfwprintf' function. */
+/* #undef _GLIBCXX_HAVE_VFWPRINTF */
+
+/* Define to 1 if you have the `vfwscanf' function. */
+/* #undef _GLIBCXX_HAVE_VFWSCANF */
+
+/* Define to 1 if you have the `vswprintf' function. */
+/* #undef _GLIBCXX_HAVE_VSWPRINTF */
+
+/* Define to 1 if you have the `vswscanf' function. */
+/* #undef _GLIBCXX_HAVE_VSWSCANF */
+
+/* Define to 1 if you have the `vwprintf' function. */
+/* #undef _GLIBCXX_HAVE_VWPRINTF */
+
+/* Define to 1 if you have the `vwscanf' function. */
+/* #undef _GLIBCXX_HAVE_VWSCANF */
+
+/* Define to 1 if you have the <wchar.h> header file. */
+#define _GLIBCXX_HAVE_WCHAR_H 1
+
+/* Define to 1 if you have the `wcrtomb' function. */
+/* #undef _GLIBCXX_HAVE_WCRTOMB */
+
+/* Define to 1 if you have the `wcscat' function. */
+#define _GLIBCXX_HAVE_WCSCAT 1
+
+/* Define to 1 if you have the `wcschr' function. */
+#define _GLIBCXX_HAVE_WCSCHR 1
+
+/* Define to 1 if you have the `wcscmp' function. */
+#define _GLIBCXX_HAVE_WCSCMP 1
+
+/* Define to 1 if you have the `wcscoll' function. */
+/* #undef _GLIBCXX_HAVE_WCSCOLL */
+
+/* Define to 1 if you have the `wcscpy' function. */
+#define _GLIBCXX_HAVE_WCSCPY 1
+
+/* Define to 1 if you have the `wcscspn' function. */
+#define _GLIBCXX_HAVE_WCSCSPN 1
+
+/* Define to 1 if you have the `wcsftime' function. */
+/* #undef _GLIBCXX_HAVE_WCSFTIME */
+
+/* Define to 1 if you have the `wcslen' function. */
+#define _GLIBCXX_HAVE_WCSLEN 1
+
+/* Define to 1 if you have the `wcsncat' function. */
+#define _GLIBCXX_HAVE_WCSNCAT 1
+
+/* Define to 1 if you have the `wcsncmp' function. */
+#define _GLIBCXX_HAVE_WCSNCMP 1
+
+/* Define to 1 if you have the `wcsncpy' function. */
+#define _GLIBCXX_HAVE_WCSNCPY 1
+
+/* Define to 1 if you have the `wcspbrk' function. */
+#define _GLIBCXX_HAVE_WCSPBRK 1
+
+/* Define to 1 if you have the `wcsrchr' function. */
+#define _GLIBCXX_HAVE_WCSRCHR 1
+
+/* Define to 1 if you have the `wcsrtombs' function. */
+/* #undef _GLIBCXX_HAVE_WCSRTOMBS */
+
+/* Define to 1 if you have the `wcsspn' function. */
+#define _GLIBCXX_HAVE_WCSSPN 1
+
+/* Define to 1 if you have the `wcsstr' function. */
+#define _GLIBCXX_HAVE_WCSSTR 1
+
+/* Define to 1 if you have the `wcstod' function. */
+/* #undef _GLIBCXX_HAVE_WCSTOD */
+
+/* Define to 1 if you have the `wcstof' function. */
+/* #undef _GLIBCXX_HAVE_WCSTOF */
+
+/* Define to 1 if you have the `wcstok' function. */
+/* #undef _GLIBCXX_HAVE_WCSTOK */
+
+/* Define to 1 if you have the `wcstol' function. */
+/* #undef _GLIBCXX_HAVE_WCSTOL */
+
+/* Define to 1 if you have the `wcstoul' function. */
+/* #undef _GLIBCXX_HAVE_WCSTOUL */
+
+/* Define to 1 if you have the `wcsxfrm' function. */
+/* #undef _GLIBCXX_HAVE_WCSXFRM */
+
+/* Define to 1 if you have the `wctob' function. */
+/* #undef _GLIBCXX_HAVE_WCTOB */
+
+/* Define to 1 if you have the <wctype.h> header file. */
+#define _GLIBCXX_HAVE_WCTYPE_H 1
+
+/* Define to 1 if you have the `wmemchr' function. */
+#define _GLIBCXX_HAVE_WMEMCHR 1
+
+/* Define to 1 if you have the `wmemcmp' function. */
+#define _GLIBCXX_HAVE_WMEMCMP 1
+
+/* Define to 1 if you have the `wmemcpy' function. */
+#define _GLIBCXX_HAVE_WMEMCPY 1
+
+/* Define to 1 if you have the `wmemmove' function. */
+#define _GLIBCXX_HAVE_WMEMMOVE 1
+
+/* Define to 1 if you have the `wmemset' function. */
+#define _GLIBCXX_HAVE_WMEMSET 1
+
+/* Define to 1 if you have the `wprintf' function. */
+/* #undef _GLIBCXX_HAVE_WPRINTF */
+
+/* Define to 1 if you have the `wscanf' function. */
+/* #undef _GLIBCXX_HAVE_WSCANF */
+
+/* Define to 1 if you have the `_acosf' function. */
+/* #undef _GLIBCXX_HAVE__ACOSF */
+
+/* Define to 1 if you have the `_acosl' function. */
+/* #undef _GLIBCXX_HAVE__ACOSL */
+
+/* Define to 1 if you have the `_asinf' function. */
+/* #undef _GLIBCXX_HAVE__ASINF */
+
+/* Define to 1 if you have the `_asinl' function. */
+/* #undef _GLIBCXX_HAVE__ASINL */
+
+/* Define to 1 if you have the `_atan2f' function. */
+/* #undef _GLIBCXX_HAVE__ATAN2F */
+
+/* Define to 1 if you have the `_atan2l' function. */
+/* #undef _GLIBCXX_HAVE__ATAN2L */
+
+/* Define to 1 if you have the `_atanf' function. */
+/* #undef _GLIBCXX_HAVE__ATANF */
+
+/* Define to 1 if you have the `_atanl' function. */
+/* #undef _GLIBCXX_HAVE__ATANL */
+
+/* Define to 1 if you have the `_ceilf' function. */
+/* #undef _GLIBCXX_HAVE__CEILF */
+
+/* Define to 1 if you have the `_ceill' function. */
+/* #undef _GLIBCXX_HAVE__CEILL */
+
+/* Define to 1 if you have the `_copysign' function. */
+/* #undef _GLIBCXX_HAVE__COPYSIGN */
+
+/* Define to 1 if you have the `_copysignl' function. */
+/* #undef _GLIBCXX_HAVE__COPYSIGNL */
+
+/* Define to 1 if you have the `_cosf' function. */
+/* #undef _GLIBCXX_HAVE__COSF */
+
+/* Define to 1 if you have the `_coshf' function. */
+/* #undef _GLIBCXX_HAVE__COSHF */
+
+/* Define to 1 if you have the `_coshl' function. */
+/* #undef _GLIBCXX_HAVE__COSHL */
+
+/* Define to 1 if you have the `_cosl' function. */
+/* #undef _GLIBCXX_HAVE__COSL */
+
+/* Define to 1 if you have the `_expf' function. */
+/* #undef _GLIBCXX_HAVE__EXPF */
+
+/* Define to 1 if you have the `_expl' function. */
+/* #undef _GLIBCXX_HAVE__EXPL */
+
+/* Define to 1 if you have the `_fabsf' function. */
+/* #undef _GLIBCXX_HAVE__FABSF */
+
+/* Define to 1 if you have the `_fabsl' function. */
+/* #undef _GLIBCXX_HAVE__FABSL */
+
+/* Define to 1 if you have the `_finite' function. */
+/* #undef _GLIBCXX_HAVE__FINITE */
+
+/* Define to 1 if you have the `_finitef' function. */
+/* #undef _GLIBCXX_HAVE__FINITEF */
+
+/* Define to 1 if you have the `_finitel' function. */
+/* #undef _GLIBCXX_HAVE__FINITEL */
+
+/* Define to 1 if you have the `_floorf' function. */
+/* #undef _GLIBCXX_HAVE__FLOORF */
+
+/* Define to 1 if you have the `_floorl' function. */
+/* #undef _GLIBCXX_HAVE__FLOORL */
+
+/* Define to 1 if you have the `_fmodf' function. */
+/* #undef _GLIBCXX_HAVE__FMODF */
+
+/* Define to 1 if you have the `_fmodl' function. */
+/* #undef _GLIBCXX_HAVE__FMODL */
+
+/* Define to 1 if you have the `_fpclass' function. */
+/* #undef _GLIBCXX_HAVE__FPCLASS */
+
+/* Define to 1 if you have the `_frexpf' function. */
+/* #undef _GLIBCXX_HAVE__FREXPF */
+
+/* Define to 1 if you have the `_frexpl' function. */
+/* #undef _GLIBCXX_HAVE__FREXPL */
+
+/* Define to 1 if you have the `_hypot' function. */
+/* #undef _GLIBCXX_HAVE__HYPOT */
+
+/* Define to 1 if you have the `_hypotf' function. */
+/* #undef _GLIBCXX_HAVE__HYPOTF */
+
+/* Define to 1 if you have the `_hypotl' function. */
+/* #undef _GLIBCXX_HAVE__HYPOTL */
+
+/* Define to 1 if you have the `_isinf' function. */
+/* #undef _GLIBCXX_HAVE__ISINF */
+
+/* Define to 1 if you have the `_isinff' function. */
+/* #undef _GLIBCXX_HAVE__ISINFF */
+
+/* Define to 1 if you have the `_isinfl' function. */
+/* #undef _GLIBCXX_HAVE__ISINFL */
+
+/* Define to 1 if you have the `_isnan' function. */
+/* #undef _GLIBCXX_HAVE__ISNAN */
+
+/* Define to 1 if you have the `_isnanf' function. */
+/* #undef _GLIBCXX_HAVE__ISNANF */
+
+/* Define to 1 if you have the `_isnanl' function. */
+/* #undef _GLIBCXX_HAVE__ISNANL */
+
+/* Define to 1 if you have the `_ldexpf' function. */
+/* #undef _GLIBCXX_HAVE__LDEXPF */
+
+/* Define to 1 if you have the `_ldexpl' function. */
+/* #undef _GLIBCXX_HAVE__LDEXPL */
+
+/* Define to 1 if you have the `_log10f' function. */
+/* #undef _GLIBCXX_HAVE__LOG10F */
+
+/* Define to 1 if you have the `_log10l' function. */
+/* #undef _GLIBCXX_HAVE__LOG10L */
+
+/* Define to 1 if you have the `_logf' function. */
+/* #undef _GLIBCXX_HAVE__LOGF */
+
+/* Define to 1 if you have the `_logl' function. */
+/* #undef _GLIBCXX_HAVE__LOGL */
+
+/* Define to 1 if you have the `_modff' function. */
+/* #undef _GLIBCXX_HAVE__MODFF */
+
+/* Define to 1 if you have the `_modfl' function. */
+/* #undef _GLIBCXX_HAVE__MODFL */
+
+/* Define to 1 if you have the `_powf' function. */
+/* #undef _GLIBCXX_HAVE__POWF */
+
+/* Define to 1 if you have the `_powl' function. */
+/* #undef _GLIBCXX_HAVE__POWL */
+
+/* Define to 1 if you have the `_qfpclass' function. */
+/* #undef _GLIBCXX_HAVE__QFPCLASS */
+
+/* Define to 1 if you have the `_sincos' function. */
+/* #undef _GLIBCXX_HAVE__SINCOS */
+
+/* Define to 1 if you have the `_sincosf' function. */
+/* #undef _GLIBCXX_HAVE__SINCOSF */
+
+/* Define to 1 if you have the `_sincosl' function. */
+/* #undef _GLIBCXX_HAVE__SINCOSL */
+
+/* Define to 1 if you have the `_sinf' function. */
+/* #undef _GLIBCXX_HAVE__SINF */
+
+/* Define to 1 if you have the `_sinhf' function. */
+/* #undef _GLIBCXX_HAVE__SINHF */
+
+/* Define to 1 if you have the `_sinhl' function. */
+/* #undef _GLIBCXX_HAVE__SINHL */
+
+/* Define to 1 if you have the `_sinl' function. */
+/* #undef _GLIBCXX_HAVE__SINL */
+
+/* Define to 1 if you have the `_sqrtf' function. */
+/* #undef _GLIBCXX_HAVE__SQRTF */
+
+/* Define to 1 if you have the `_sqrtl' function. */
+/* #undef _GLIBCXX_HAVE__SQRTL */
+
+/* Define to 1 if you have the `_tanf' function. */
+/* #undef _GLIBCXX_HAVE__TANF */
+
+/* Define to 1 if you have the `_tanhf' function. */
+/* #undef _GLIBCXX_HAVE__TANHF */
+
+/* Define to 1 if you have the `_tanhl' function. */
+/* #undef _GLIBCXX_HAVE__TANHL */
+
+/* Define to 1 if you have the `_tanl' function. */
+/* #undef _GLIBCXX_HAVE__TANL */
+
+/* Define to 1 if you have the `__signbit' function. */
+/* #undef _GLIBCXX_HAVE___SIGNBIT */
+
+/* Define to 1 if you have the `__signbitf' function. */
+/* #undef _GLIBCXX_HAVE___SIGNBITF */
+
+/* Define to 1 if you have the `__signbitl' function. */
+/* #undef _GLIBCXX_HAVE___SIGNBITL */
+
+/* Define to the address where bug reports for this package should be sent. */
+#define _GLIBCXX_PACKAGE_BUGREPORT ""
+
+/* Define to the full name of this package. */
+#define _GLIBCXX_PACKAGE_NAME "package-unused"
+
+/* Define to the full name and version of this package. */
+#define _GLIBCXX_PACKAGE_STRING "package-unused version-unused"
+
+/* Define to the one symbol short name of this package. */
+#define _GLIBCXX_PACKAGE_TARNAME "libstdc++"
+
+/* Define to the version of this package. */
+#define _GLIBCXX_PACKAGE__GLIBCXX_VERSION "version-unused"
+
+/* Define to 1 if you have the ANSI C header files. */
+#define STDC_HEADERS 1
+
+/* Define to 1 if a full hosted library is built, or 0 if freestanding. */
+#define _GLIBCXX_HOSTED 1
+
+/* Define if the compiler is configured for setjmp/longjmp exceptions. */
+/* #undef _GLIBCXX_SJLJ_EXCEPTIONS */
+//
+// Systems that have certain non-standard functions prefixed with an
+// underscore, we'll handle those here. Must come after config.h.in.
+//
+#if defined (_GLIBCXX_HAVE__ISNAN) && ! defined (_GLIBCXX_HAVE_ISNAN)
+# define _GLIBCXX_HAVE_ISNAN 1
+# define isnan _isnan
+#endif
+
+#if defined (_GLIBCXX_HAVE__ISNANF) && ! defined (_GLIBCXX_HAVE_ISNANF)
+# define _GLIBCXX_HAVE_ISNANF 1
+# define isnanf _isnanf
+#endif
+
+#if defined (_GLIBCXX_HAVE__ISNANL) && ! defined (_GLIBCXX_HAVE_ISNANL)
+# define _GLIBCXX_HAVE_ISNANL 1
+# define isnanl _isnanl
+#endif
+
+#if defined (_GLIBCXX_HAVE__ISINF) && ! defined (_GLIBCXX_HAVE_ISINF)
+# define _GLIBCXX_HAVE_ISINF 1
+# define isinf _isinf
+#endif
+
+#if defined (_GLIBCXX_HAVE__ISINFF) && ! defined (_GLIBCXX_HAVE_ISINFF)
+# define _GLIBCXX_HAVE_ISINFF 1
+# define isinff _isinff
+#endif
+
+#if defined (_GLIBCXX_HAVE__ISINFL) && ! defined (_GLIBCXX_HAVE_ISINFL)
+# define _GLIBCXX_HAVE_ISINFL 1
+# define isinfl _isinfl
+#endif
+
+#if defined (_GLIBCXX_HAVE__COPYSIGN) && ! defined (_GLIBCXX_HAVE_COPYSIGN)
+# define _GLIBCXX_HAVE_COPYSIGN 1
+# define copysign _copysign
+#endif
+
+#if defined (_GLIBCXX_HAVE__COPYSIGNL) && ! defined (_GLIBCXX_HAVE_COPYSIGNL)
+# define _GLIBCXX_HAVE_COPYSIGNL 1
+# define copysignl _copysignl
+#endif
+
+#if defined (_GLIBCXX_HAVE__COSF) && ! defined (_GLIBCXX_HAVE_COSF)
+# define _GLIBCXX_HAVE_COSF 1
+# define cosf _cosf
+#endif
+
+#if defined (_GLIBCXX_HAVE__ACOSF) && ! defined (_GLIBCXX_HAVE_ACOSF)
+# define _GLIBCXX_HAVE_ACOSF 1
+# define acosf _acosf
+#endif
+
+#if defined (_GLIBCXX_HAVE__ACOSL) && ! defined (_GLIBCXX_HAVE_ACOSL)
+# define _GLIBCXX_HAVE_ACOSL 1
+# define acosl _acosl
+#endif
+
+#if defined (_GLIBCXX_HAVE__ASINF) && ! defined (_GLIBCXX_HAVE_ASINF)
+# define _GLIBCXX_HAVE_ASINF 1
+# define asinf _asinf
+#endif
+
+#if defined (_GLIBCXX_HAVE__ASINL) && ! defined (_GLIBCXX_HAVE_ASINL)
+# define _GLIBCXX_HAVE_ASINL 1
+# define asinl _asinl
+#endif
+
+#if defined (_GLIBCXX_HAVE__ATANF) && ! defined (_GLIBCXX_HAVE_ATANF)
+# define _GLIBCXX_HAVE_ATANF 1
+# define atanf _atanf
+#endif
+
+#if defined (_GLIBCXX_HAVE__ATANL) && ! defined (_GLIBCXX_HAVE_ATANL)
+# define _GLIBCXX_HAVE_ATANL 1
+# define atanl _atanl
+#endif
+
+#if defined (_GLIBCXX_HAVE__CEILF) && ! defined (_GLIBCXX_HAVE_CEILF)
+# define _GLIBCXX_HAVE_CEILF 1
+# define aceil _ceilf
+#endif
+
+#if defined (_GLIBCXX_HAVE__CEILL) && ! defined (_GLIBCXX_HAVE_CEILL)
+# define _GLIBCXX_HAVE_CEILL 1
+# define aceil _ceill
+#endif
+
+#if defined (_GLIBCXX_HAVE__COSHF) && ! defined (_GLIBCXX_HAVE_COSHF)
+# define _GLIBCXX_HAVE_COSHF 1
+# define coshf _coshf
+#endif
+
+#if defined (_GLIBCXX_HAVE__COSL) && ! defined (_GLIBCXX_HAVE_COSL)
+# define _GLIBCXX_HAVE_COSL 1
+# define cosl _cosl
+#endif
+
+#if defined (_GLIBCXX_HAVE__LOGF) && ! defined (_GLIBCXX_HAVE_LOGF)
+# define _GLIBCXX_HAVE_LOGF 1
+# define logf _logf
+#endif
+
+#if defined (_GLIBCXX_HAVE__COSHL) && ! defined (_GLIBCXX_HAVE_COSHL)
+# define _GLIBCXX_HAVE_COSHL 1
+# define coshl _coshl
+#endif
+
+#if defined (_GLIBCXX_HAVE__EXPF) && ! defined (_GLIBCXX_HAVE_EXPF)
+# define _GLIBCXX_HAVE_EXPF 1
+# define expf _expf
+#endif
+
+#if defined (_GLIBCXX_HAVE__EXPL) && ! defined (_GLIBCXX_HAVE_EXPL)
+# define _GLIBCXX_HAVE_EXPL 1
+# define expl _expl
+#endif
+
+#if defined (_GLIBCXX_HAVE__FABSF) && ! defined (_GLIBCXX_HAVE_FABSF)
+# define _GLIBCXX_HAVE_FABSF 1
+# define fabsf _fabsf
+#endif
+
+#if defined (_GLIBCXX_HAVE__FABSL) && ! defined (_GLIBCXX_HAVE_FABSL)
+# define _GLIBCXX_HAVE_FABSL 1
+# define fabsl _fabsl
+#endif
+
+#if defined (_GLIBCXX_HAVE__FLOORF) && ! defined (_GLIBCXX_HAVE_FLOORF)
+# define _GLIBCXX_HAVE_FLOORF 1
+# define floorf _floorf
+#endif
+
+#if defined (_GLIBCXX_HAVE__FLOORL) && ! defined (_GLIBCXX_HAVE_FLOORL)
+# define _GLIBCXX_HAVE_FLOORL 1
+# define floorl _floorl
+#endif
+
+#if defined (_GLIBCXX_HAVE__FMODF) && ! defined (_GLIBCXX_HAVE_FMODF)
+# define _GLIBCXX_HAVE_FMODF 1
+# define fmodf _fmodf
+#endif
+
+#if defined (_GLIBCXX_HAVE__FMODL) && ! defined (_GLIBCXX_HAVE_FMODL)
+# define _GLIBCXX_HAVE_FMODL 1
+# define fmodl _fmodl
+#endif
+
+#if defined (_GLIBCXX_HAVE__FREXPF) && ! defined (_GLIBCXX_HAVE_FREXPF)
+# define _GLIBCXX_HAVE_FREXPF 1
+# define frexpf _frexpf
+#endif
+
+#if defined (_GLIBCXX_HAVE__FREXPL) && ! defined (_GLIBCXX_HAVE_FREXPL)
+# define _GLIBCXX_HAVE_FREXPL 1
+# define frexpl _frexpl
+#endif
+
+#if defined (_GLIBCXX_HAVE__LDEXPF) && ! defined (_GLIBCXX_HAVE_LDEXPF)
+# define _GLIBCXX_HAVE_LDEXPF 1
+# define ldexpf _ldexpf
+#endif
+
+#if defined (_GLIBCXX_HAVE__LDEXPL) && ! defined (_GLIBCXX_HAVE_LDEXPL)
+# define _GLIBCXX_HAVE_LDEXPL 1
+# define ldexpl _ldexpl
+#endif
+
+#if defined (_GLIBCXX_HAVE__LOG10F) && ! defined (_GLIBCXX_HAVE_LOG10F)
+# define _GLIBCXX_HAVE_LOG10F 1
+# define log10f _log10f
+#endif
+
+#if defined (_GLIBCXX_HAVE__LOGL) && ! defined (_GLIBCXX_HAVE_LOGL)
+# define _GLIBCXX_HAVE_LOGL 1
+# define logl _logl
+#endif
+
+#if defined (_GLIBCXX_HAVE__POWF) && ! defined (_GLIBCXX_HAVE_POWF)
+# define _GLIBCXX_HAVE_POWF 1
+# define powf _powf
+#endif
+
+#if defined (_GLIBCXX_HAVE__LOG10L) && ! defined (_GLIBCXX_HAVE_LOG10L)
+# define _GLIBCXX_HAVE_LOG10L 1
+# define log10l _log10l
+#endif
+
+#if defined (_GLIBCXX_HAVE__MODF) && ! defined (_GLIBCXX_HAVE_MODF)
+# define _GLIBCXX_HAVE_MODF 1
+# define modf _modf
+#endif
+
+#if defined (_GLIBCXX_HAVE__MODL) && ! defined (_GLIBCXX_HAVE_MODL)
+# define _GLIBCXX_HAVE_MODL 1
+# define modl _modl
+#endif
+
+#if defined (_GLIBCXX_HAVE__SINF) && ! defined (_GLIBCXX_HAVE_SINF)
+# define _GLIBCXX_HAVE_SINF 1
+# define sinf _sinf
+#endif
+
+#if defined (_GLIBCXX_HAVE__POWL) && ! defined (_GLIBCXX_HAVE_POWL)
+# define _GLIBCXX_HAVE_POWL 1
+# define powl _powl
+#endif
+
+#if defined (_GLIBCXX_HAVE__SINHF) && ! defined (_GLIBCXX_HAVE_SINHF)
+# define _GLIBCXX_HAVE_SINHF 1
+# define sinhf _sinhf
+#endif
+
+#if defined (_GLIBCXX_HAVE__SINL) && ! defined (_GLIBCXX_HAVE_SINL)
+# define _GLIBCXX_HAVE_SINL 1
+# define sinl _sinl
+#endif
+
+#if defined (_GLIBCXX_HAVE__SQRTF) && ! defined (_GLIBCXX_HAVE_SQRTF)
+# define _GLIBCXX_HAVE_SQRTF 1
+# define sqrtf _sqrtf
+#endif
+
+#if defined (_GLIBCXX_HAVE__SINHL) && ! defined (_GLIBCXX_HAVE_SINHL)
+# define _GLIBCXX_HAVE_SINHL 1
+# define sinhl _sinhl
+#endif
+
+#if defined (_GLIBCXX_HAVE__TANF) && ! defined (_GLIBCXX_HAVE_TANF)
+# define _GLIBCXX_HAVE_TANF 1
+# define tanf _tanf
+#endif
+
+#if defined (_GLIBCXX_HAVE__SQRTL) && ! defined (_GLIBCXX_HAVE_SQRTL)
+# define _GLIBCXX_HAVE_SQRTL 1
+# define sqrtl _sqrtl
+#endif
+
+#if defined (_GLIBCXX_HAVE__TANHF) && ! defined (_GLIBCXX_HAVE_TANHF)
+# define _GLIBCXX_HAVE_TANHF 1
+# define tanhf _tanhf
+#endif
+
+#if defined (_GLIBCXX_HAVE__TANL) && ! defined (_GLIBCXX_HAVE_TANL)
+# define _GLIBCXX_HAVE_TANF 1
+# define tanf _tanf
+#endif
+
+#if defined (_GLIBCXX_HAVE__STRTOF) && ! defined (_GLIBCXX_HAVE_STRTOF)
+# define _GLIBCXX_HAVE_STRTOF 1
+# define strtof _strtof
+#endif
+
+#if defined (_GLIBCXX_HAVE__TANHL) && ! defined (_GLIBCXX_HAVE_TANHL)
+# define _GLIBCXX_HAVE_TANHL 1
+# define tanhl _tanhl
+#endif
+
+#if defined (_GLIBCXX_HAVE__STRTOLD) && ! defined (_GLIBCXX_HAVE_STRTOLD)
+# define _GLIBCXX_HAVE_STRTOLD 1
+# define strtold _strtold
+#endif
+
+#if defined (_GLIBCXX_HAVE__SINCOS) && ! defined (_GLIBCXX_HAVE_SINCOS)
+# define _GLIBCXX_HAVE_SINCOS 1
+# define sincos _sincos
+#endif
+
+#if defined (_GLIBCXX_HAVE__SINCOSF) && ! defined (_GLIBCXX_HAVE_SINCOSF)
+# define _GLIBCXX_HAVE_SINCOSF 1
+# define sincosf _sincosf
+#endif
+
+#if defined (_GLIBCXX_HAVE__SINCOSL) && ! defined (_GLIBCXX_HAVE_SINCOSL)
+# define _GLIBCXX_HAVE_SINCOSL 1
+# define sincosl _sincosl
+#endif
+
+#if defined (_GLIBCXX_HAVE__FINITE) && ! defined (_GLIBCXX_HAVE_FINITE)
+# define _GLIBCXX_HAVE_FINITE 1
+# define finite _finite
+#endif
+
+#if defined (_GLIBCXX_HAVE__FINITEF) && ! defined (_GLIBCXX_HAVE_FINITEF)
+# define _GLIBCXX_HAVE_FINITEF 1
+# define finitef _finitef
+#endif
+
+#if defined (_GLIBCXX_HAVE__FINITEL) && ! defined (_GLIBCXX_HAVE_FINITEL)
+# define _GLIBCXX_HAVE_FINITEL 1
+# define finitel _finitel
+#endif
+
+#if defined (_GLIBCXX_HAVE__QFINITE) && ! defined (_GLIBCXX_HAVE_QFINITE)
+# define _GLIBCXX_HAVE_QFINITE 1
+# define qfinite _qfinite
+#endif
+
+#if defined (_GLIBCXX_HAVE__FPCLASS) && ! defined (_GLIBCXX_HAVE_FPCLASS)
+# define _GLIBCXX_HAVE_FPCLASS 1
+# define fpclass _fpclass
+#endif
+
+#if defined (_GLIBCXX_HAVE__QFPCLASS) && ! defined (_GLIBCXX_HAVE_QFPCLASS)
+# define _GLIBCXX_HAVE_QFPCLASS 1
+# define qfpclass _qfpclass
+#endif
+
+#endif // _CXXCONFIG_
diff --git a/gnu/lib/gcc34/libsupc++/Makefile b/gnu/lib/gcc34/libsupc++/Makefile
new file mode 100644 (file)
index 0000000..b1e730d
--- /dev/null
@@ -0,0 +1,27 @@
+# $DragonFly: src/gnu/lib/gcc34/libsupc++/Makefile,v 1.1 2004/06/14 22:27:52 joerg Exp $
+
+.include "../Makefile.inc"
+
+.PATH: ${GCCDIR}/libstdc++-v3/libsupc++
+
+CFLAGS+=       -DIN_GLIBCPP_V3 -DHAVE_CONFIG_H
+CXXFLAGS+=     -fno-implicit-templates -ffunction-sections -fdata-sections
+CXXFLAGS+=     -I${GCCDIR}/libstdc++-v3/libsupc++ 
+CXXFLAGS+=     -I${GCCDIR}/libstdc++-v3/include/c_std
+CXXFLAGS+=     -I${STOPDIR}/cc_prep/c++ -I.
+
+INCS=          exception new typeinfo cxxabi.h exception_defines.h
+INCSDIR=       ${INCLUDEDIR}/c++/3.4
+
+LIB=           supc++
+
+SRCS=  del_op.cc del_opnt.cc del_opv.cc del_opvnt.cc
+SRCS+= eh_alloc.cc eh_aux_runtime.cc eh_catch.cc eh_exception.cc
+SRCS+= eh_globals.cc eh_personality.cc eh_term_handler.cc eh_terminate.cc
+SRCS+= eh_throw.cc eh_type.cc eh_unex_handler.cc guard.cc new_handler.cc
+SRCS+= new_op.cc new_opnt.cc new_opv.cc new_opvnt.cc pure.cc tinfo.cc
+SRCS+= tinfo2.cc vec.cc vterminate.cc
+# from libiberty
+SRCS+= cp-demangle.c
+
+.include <bsd.lib.mk>
diff --git a/gnu/usr.bin/cc34/Makefile b/gnu/usr.bin/cc34/Makefile
new file mode 100644 (file)
index 0000000..45be538
--- /dev/null
@@ -0,0 +1,10 @@
+# $DragonFly: src/gnu/usr.bin/cc34/Makefile,v 1.1 2004/06/14 22:27:52 joerg Exp $
+
+SUBDIR=                cc_prep cc_tools libbackend libcpp cc1 cc
+SUBDIR+=       cpp
+SUBDIR+=       gcov
+SUBDIR+=       cc1plus c++ c++filt
+SUBDIR+=       f771 g77
+SUBDIR+=       cc1obj
+
+.include <bsd.subdir.mk>
diff --git a/gnu/usr.bin/cc34/Makefile.inc b/gnu/usr.bin/cc34/Makefile.inc
new file mode 100644 (file)
index 0000000..9570332
--- /dev/null
@@ -0,0 +1,36 @@
+# $DragonFly: src/gnu/usr.bin/cc34/Makefile.inc,v 1.1 2004/06/14 22:27:52 joerg Exp $
+
+BINDIR?=       /usr/libexec/gcc34
+MY_CCVER=      gcc34
+.include "../Makefile.inc"
+
+GCCDIR=                ${.CURDIR}/${TOP_PREFIX}/../../../../contrib/gcc-3.4
+OTOPDIR=       ${.OBJDIR}/${TOP_PREFIX}/..
+STOPDIR=       ${.CURDIR}/${TOP_PREFIX}/..
+
+TOOLDIR=       ${OTOPDIR}/cc_tools
+SRC_TOOLDIR=   ${STOPDIR}/cc_tools
+
+CFLAGS+=       -I${OTOPDIR}/cc_prep -I${STOPDIR}/cc_prep
+CFLAGS+=       -I${GCCDIR}/gcc -I${GCCDIR}/gcc/config -I${GCCDIR}/include
+
+CFLAGS+=       -DIN_GCC -DHAVE_CONFIG_H
+CFLAGS+=       -DPREFIX=\"${TOOLS_PREFIX}/usr\"
+CFLAGS+=       -DPREFIX1=\"${TOOLS_PREFIX}/usr\"
+CFLAGS+=       -DPREFIX2=\"${USRDATA_PREFIX}/usr\"
+
+.include "Makefile.tgt"
+
+.if ${TARGET_ARCH} != ${MACHINE_ARCH}
+CFLAGS+=       -DCROSS_COMPILE
+.endif
+
+MD_FILE=       ${GCCDIR}/gcc/config/${GCC_CPU}/${GCC_CPU}.md
+
+.if defined(GCC_LANG_DIR)
+.PATH: ${GCCDIR}/${GCC_LANG_DIR}
+.endif
+
+.if !defined(GCC_NO_PATH)
+.PATH: ${OTOPDIR}/cc_prep ${STOPDIR}/cc_prep ${GCCDIR}/gcc ${GCCDIR}/libiberty
+.endif
diff --git a/gnu/usr.bin/cc34/Makefile.langs b/gnu/usr.bin/cc34/Makefile.langs
new file mode 100644 (file)
index 0000000..6ac7a85
--- /dev/null
@@ -0,0 +1,99 @@
+# $DragonFly: src/gnu/usr.bin/cc34/Makefile.langs,v 1.1 2004/06/14 22:27:52 joerg Exp $
+
+gencheck_defs= cp/cp-tree.def
+gencheck_defs+=        objc/objc-tree.def
+
+optionsfiles=  ${GCCDIR}/gcc/c.opt
+optionsfiles+= ${GCCDIR}/gcc/common.opt
+optionsfiles+= ${GCCDIR}/gcc/f/lang.opt
+
+options.c options.h: ${optionsfiles} ${STOPDIR}/Makefile.langs
+       /bin/sh ${GCCDIR}/gcc/opts.sh 'mv' options.c options.h ${optionsfiles}
+
+LANG_SPECS_FILES=      cp/lang-specs.h
+LANG_SPECS_FILES+=     f/lang-specs.h
+LANG_SPECS_FILES+=     objc/lang-specs.h
+
+specs.h:
+       rm -f specs.h
+.for F in ${LANG_SPECS_FILES}
+       echo "#include \"${F}\"" >> specs.h
+.endfor
+
+c-parse.y: c-parse.in
+       echo '/*WARNING: This file is automatically generated!*/' > ${.TARGET}
+       sed -e "/^@@ifobjc.*/,/^@@end_ifobjc.*/d" \
+           -e "/^@@ifc.*/d" -e "/^@@end_ifc.*/d" \
+           < ${GCCDIR}/gcc/c-parse.in >> ${.TARGET}
+
+objc-parse.y: c-parse.in
+       echo '/*WARNING: This file is automatically generated!*/' > ${.TARGET}
+       sed -e "/^@@ifc.*/,/^@@end_ifc.*/d" \
+           -e "/^@@ifobjc.*/d" -e "/^@@end_ifobjc.*/d" \
+           < ${GCCDIR}/gcc/c-parse.in >> ${.TARGET}
+
+CLEANFILES+=   specs.h c-parse.y
+
+# this is directly from GCC's Makefile, beware evil
+GTFILES = $(srcdir)/input.h $(srcdir)/coretypes.h $(srcdir)/cpplib.h \
+  $(host_xm_file_list) $(tm_file_list) $(HASHTAB_H) $(SPLAY_TREE_H) \
+  $(srcdir)/bitmap.h $(srcdir)/coverage.c $(srcdir)/function.h  $(srcdir)/rtl.h \
+  $(srcdir)/optabs.h $(srcdir)/tree.h $(srcdir)/libfuncs.h $(srcdir)/hashtable.h \
+  $(srcdir)/real.h $(srcdir)/varray.h $(srcdir)/insn-addr.h \
+  $(srcdir)/cselib.h $(srcdir)/basic-block.h  $(srcdir)/cgraph.h \
+  $(srcdir)/c-common.h $(srcdir)/c-tree.h \
+  $(srcdir)/alias.c $(srcdir)/bitmap.c $(srcdir)/cselib.c $(srcdir)/cgraph.c \
+  $(srcdir)/dbxout.c $(srcdir)/dwarf2out.c $(srcdir)/dwarf2asm.c \
+  $(srcdir)/emit-rtl.c $(srcdir)/except.c $(srcdir)/explow.c $(srcdir)/expr.c \
+  $(srcdir)/fold-const.c $(srcdir)/function.c \
+  $(srcdir)/gcse.c $(srcdir)/integrate.c $(srcdir)/lists.c $(srcdir)/optabs.c \
+  $(srcdir)/profile.c $(srcdir)/ra-build.c $(srcdir)/regclass.c \
+  $(srcdir)/reg-stack.c $(srcdir)/cfglayout.c $(srcdir)/langhooks.c \
+  $(srcdir)/sdbout.c $(srcdir)/stmt.c $(srcdir)/stor-layout.c \
+  $(srcdir)/stringpool.c $(srcdir)/tree.c $(srcdir)/varasm.c \
+  $(out_file)
+# C++
+GTFILES+=   $(srcdir)/cp/mangle.c $(srcdir)/cp/name-lookup.h $(srcdir)/cp/name-lookup.c \
+   $(srcdir)/cp/cp-tree.h $(srcdir)/cp/decl.h $(srcdir)/cp/lex.h $(srcdir)/cp/call.c \
+   $(srcdir)/cp/decl.c $(srcdir)/cp/decl2.c $(srcdir)/cp/pt.c $(srcdir)/cp/repo.c \
+   $(srcdir)/cp/semantics.c $(srcdir)/cp/tree.c $(srcdir)/cp/parser.c \
+   $(srcdir)/cp/method.c $(srcdir)/c-common.c $(srcdir)/c-common.h $(srcdir)/c-pragma.c
+
+# Fortran
+GTFILES+=      $(srcdir)/f/com.c $(srcdir)/f/com.h $(srcdir)/f/ste.c $(srcdir)/f/where.h \
+   $(srcdir)/f/where.c $(srcdir)/f/lex.c
+# Objective C
+GTFILES+=      $(srcdir)/objc/objc-act.h
+# C
+GTFILES+=      $(srcdir)/c-parse.in $(srcdir)/c-tree.h $(srcdir)/c-decl.c \
+   $(srcdir)/c-objc-common.c $(srcdir)/c-common.c $(srcdir)/c-common.h $(srcdir)/c-pragma.c \
+   $(srcdir)/objc/objc-act.c $(srcdir)/c-lang.c $(srcdir)/c-parse.in $(srcdir)/c-tree.h \
+   $(srcdir)/c-decl.c $(srcdir)/c-common.c $(srcdir)/c-common.h $(srcdir)/c-pragma.c \
+   $(srcdir)/c-objc-common.c
+
+# C
+GTFILES_FILES_LANGS+=  c  c  c  c  c  c  c  c 
+GTFILES_FILES_FILES+=  $(srcdir)/c-lang.c  $(srcdir)/c-parse.in  $(srcdir)/c-tree.h  $(srcdir)/c-decl.c \
+   $(srcdir)/c-common.c  $(srcdir)/c-common.h  $(srcdir)/c-pragma.c  $(srcdir)/c-objc-common.c 
+GTFILES_LANG_DIR_NAMES=
+
+# C++
+GTFILES_FILES_LANGS+=  cp  cp  cp  cp  cp  cp  cp  cp  cp  cp  cp  cp  cp  cp  cp  cp  cp  cp
+GTFILES_FILES_FILES+=  $(srcdir)/cp/mangle.c  $(srcdir)/cp/name-lookup.h  $(srcdir)/cp/name-lookup.c \
+   $(srcdir)/cp/cp-tree.h  $(srcdir)/cp/decl.h  $(srcdir)/cp/lex.h  $(srcdir)/cp/call.c \
+   $(srcdir)/cp/decl.c  $(srcdir)/cp/decl2.c  $(srcdir)/cp/pt.c  $(srcdir)/cp/repo.c \
+   $(srcdir)/cp/semantics.c  $(srcdir)/cp/tree.c  $(srcdir)/cp/parser.c  $(srcdir)/cp/method.c \
+   $(srcdir)/c-common.c  $(srcdir)/c-common.h  $(srcdir)/c-pragma.c
+GTFILES_LANG_DIR_NAMES+= cp
+
+#Fortran
+GTFILES_FILES_LANGS+=  f  f  f  f  f  f 
+GTFILES_FILES_FILES+=  $(srcdir)/f/com.c  $(srcdir)/f/com.h  $(srcdir)/f/ste.c  $(srcdir)/f/where.h \
+   $(srcdir)/f/where.c  $(srcdir)/f/lex.c
+GTFILES_LANG_DIR_NAMES+= f
+
+# Objective C
+GTFILES_FILES_LANGS+=  objc  objc  objc  objc  objc  objc  objc  objc  objc
+GTFILES_FILES_FILES+=  $(srcdir)/objc/objc-act.h $(srcdir)/c-parse.in  $(srcdir)/c-tree.h \
+   $(srcdir)/c-decl.c  $(srcdir)/c-objc-common.c  $(srcdir)/c-common.c  $(srcdir)/c-common.h  $(srcdir)/c-pragma.c  $(srcdir)/objc/objc-act.c  
+GTFILES_LANG_DIR_NAMES+= objc
diff --git a/gnu/usr.bin/cc34/Makefile.tgt b/gnu/usr.bin/cc34/Makefile.tgt
new file mode 100644 (file)
index 0000000..57b1c05
--- /dev/null
@@ -0,0 +1,8 @@
+# $DragonFly: src/gnu/usr.bin/cc34/Makefile.tgt,v 1.1 2004/06/14 22:27:52 joerg Exp $
+
+TARGET_ARCH?=  ${MACHINE_ARCH}
+
+version=       3.4.1
+target=                ${TARGET_ARCH}-just-dragonflybsd
+
+GCC_CPU?=      i386
diff --git a/gnu/usr.bin/cc34/c++/Makefile b/gnu/usr.bin/cc34/c++/Makefile
new file mode 100644 (file)
index 0000000..4143c62
--- /dev/null
@@ -0,0 +1,24 @@
+# $DragonFly: src/gnu/usr.bin/cc34/c++/Makefile,v 1.1 2004/06/14 22:27:52 joerg Exp $
+
+.include "../Makefile.inc"
+.include "../cc_tools/Makefile.tools"
+.include "../Makefile.langs"
+
+.PATH: ${GCCDIR}/gcc/cp
+
+PROG=  c++
+NOMAN= 1
+LINKS= ${BINDIR}/c++ ${BINDIR}/g++
+LINKS+=        ${BINDIR}/c++ ${BINDIR}/CC
+
+SRCS=  gcc_local.c g++spec.c intl.c prefix.c version_local.c
+SRCS+= insn-constants.h insn-flags.h specs.h
+SRCS+= concat.c make-relative-prefix.c lbasename.c lrealpath.c
+SRCS+= make-temp-file.c obstack.c pex-unix.c safe-ctype.c xexit.c
+SRCS+= xmalloc.c xstrdup.c xmemdup.c xstrerror.c
+
+CFLAGS+= -I.
+CFLAGS+= -DDEFAULT_TARGET_VERSION=\"${version}\"
+CFLAGS+= -DDEFAULT_TARGET_MACHINE=\"${target}\"
+
+.include <bsd.prog.mk>
diff --git a/gnu/usr.bin/cc34/c++filt/Makefile b/gnu/usr.bin/cc34/c++filt/Makefile
new file mode 100644 (file)
index 0000000..abd2863
--- /dev/null
@@ -0,0 +1,17 @@
+# $DragonFly: src/gnu/usr.bin/cc34/c++filt/Makefile,v 1.1 2004/06/14 22:27:53 joerg Exp $
+
+.include "../Makefile.inc"
+
+#.PATH: ${GCCDIR}/gcc ${GCCDIR}/libiberty
+
+PROG=  c++filt
+SRCS=  cp-demangle.c cplus-dem.c
+SRCS+=  dyn-string.c safe-ctype.c xexit.c xmalloc.c xstrdup.c
+NOMAN= 1
+
+CFLAGS+= -DSTANDALONE_DEMANGLER -DIN_GCC -DVERSION=\"$(version)\"
+
+DPADD+=        ${LIBCC_INT}
+LDADD+=        ${LIBCC_INT}
+
+.include <bsd.prog.mk>
diff --git a/gnu/usr.bin/cc34/cc/Makefile b/gnu/usr.bin/cc34/cc/Makefile
new file mode 100644 (file)
index 0000000..df63af4
--- /dev/null
@@ -0,0 +1,20 @@
+# $DragonFly: src/gnu/usr.bin/cc34/cc/Makefile,v 1.1 2004/06/14 22:27:53 joerg Exp $
+
+.include "../Makefile.inc"
+.include "../cc_tools/Makefile.tools"
+.include "../Makefile.langs"
+
+PROG=  cc
+LINKS= ${BINDIR}/cc ${BINDIR}/gcc
+
+SRCS=  gcc_local.c gccspec.c intl.c prefix.c version_local.c
+SRCS+= insn-constants.h insn-flags.h specs.h
+SRCS+= concat.c make-relative-prefix.c lbasename.c lrealpath.c
+SRCS+= make-temp-file.c obstack.c pex-unix.c safe-ctype.c xexit.c
+SRCS+= xmalloc.c xstrdup.c xmemdup.c xstrerror.c
+
+CFLAGS+= -I.
+CFLAGS+= -DDEFAULT_TARGET_VERSION=\"${version}\"
+CFLAGS+= -DDEFAULT_TARGET_MACHINE=\"${target}\"
+
+.include <bsd.prog.mk>
diff --git a/gnu/usr.bin/cc34/cc/cc.1 b/gnu/usr.bin/cc34/cc/cc.1
new file mode 100644 (file)
index 0000000..abfd488
--- /dev/null
@@ -0,0 +1,11641 @@
+.\" $DragonFly: src/gnu/usr.bin/cc34/cc/Attic/cc.1,v 1.1 2004/06/14 22:27:53 joerg Exp $
+.\" Copyright (c) 1988, 1989, 1992, 1993, 1994, 1995, 1996, 1997,
+.\" 1998, 1999, 2000, 2001, 2002, 2003, 2004 Free Software Foundation, Inc.
+.\" See section COPYRIGHT for conditions for redistribution
+.rn '' }`
+''' $RCSfile$$Revision$$Date$
+'''
+''' $Log$
+'''
+.de Sh
+.br
+.if t .Sp
+.ne 5
+.PP
+\fB\\$1\fR
+.PP
+..
+.de Sp
+.if t .sp .5v
+.if n .sp
+..
+.de Ip
+.br
+.ie \\n(.$>=3 .ne \\$3
+.el .ne 3
+.IP "\\$1" \\$2
+..
+.de Vb
+.ft CW
+.nf
+.ne \\$1
+..
+.de Ve
+.ft R
+
+.fi
+..
+'''
+'''
+'''     Set up \*(-- to give an unbreakable dash;
+'''     string Tr holds user defined translation string.
+'''     Bell System Logo is used as a dummy character.
+'''
+.tr \(*W-|\(bv\*(Tr
+.ie n \{\
+.ds -- \(*W-
+.ds PI pi
+.if (\n(.H=4u)&(1m=24u) .ds -- \(*W\h'-12u'\(*W\h'-12u'-\" diablo 10 pitch
+.if (\n(.H=4u)&(1m=20u) .ds -- \(*W\h'-12u'\(*W\h'-8u'-\" diablo 12 pitch
+.ds L" ""
+.ds R" ""
+'''   \*(M", \*(S", \*(N" and \*(T" are the equivalent of
+'''   \*(L" and \*(R", except that they are used on ".xx" lines,
+'''   such as .IP and .SH, which do another additional levels of
+'''   double-quote interpretation
+.ds M" """
+.ds S" """
+.ds N" """""
+.ds T" """""
+.ds L' '
+.ds R' '
+.ds M' '
+.ds S' '
+.ds N' '
+.ds T' '
+'br\}
+.el\{\
+.ds -- \(em\|
+.tr \*(Tr
+.ds L" ``
+.ds R" ''
+.ds M" ``
+.ds S" ''
+.ds N" ``
+.ds T" ''
+.ds L' `
+.ds R' '
+.ds M' `
+.ds S' '
+.ds N' `
+.ds T' '
+.ds PI \(*p
+'br\}
+.\"    If the F register is turned on, we'll generate
+.\"    index entries out stderr for the following things:
+.\"            TH      Title 
+.\"            SH      Header
+.\"            Sh      Subsection 
+.\"            Ip      Item
+.\"            X<>     Xref  (embedded
+.\"    Of course, you have to process the output yourself
+.\"    in some meaninful fashion.
+.if \nF \{
+.de IX
+.tm Index:\\$1\t\\n%\t"\\$2"
+..
+.nr % 0
+.rr F
+.\}
+.TH GCC 1 "gcc-3.4.1" "10/Jun/2004" "GNU"
+.UC
+.if n .hy 0
+.if n .na
+.ds C+ C\v'-.1v'\h'-1p'\s-2+\h'-1p'+\s0\v'.1v'\h'-1p'
+.de CQ          \" put $1 in typewriter font
+.ft CW
+'if n "\c
+'if t \\&\\$1\c
+'if n \\&\\$1\c
+'if n \&"
+\\&\\$2 \\$3 \\$4 \\$5 \\$6 \\$7
+'.ft R
+..
+.\" @(#)ms.acc 1.5 88/02/08 SMI; from UCB 4.2
+.      \" AM - accent mark definitions
+.bd B 3
+.      \" fudge factors for nroff and troff
+.if n \{\
+.      ds #H 0
+.      ds #V .8m
+.      ds #F .3m
+.      ds #[ \f1
+.      ds #] \fP
+.\}
+.if t \{\
+.      ds #H ((1u-(\\\\n(.fu%2u))*.13m)
+.      ds #V .6m
+.      ds #F 0
+.      ds #[ \&
+.      ds #] \&
+.\}
+.      \" simple accents for nroff and troff
+.if n \{\
+.      ds ' \&
+.      ds ` \&
+.      ds ^ \&
+.      ds , \&
+.      ds ~ ~
+.      ds ? ?
+.      ds ! !
+.      ds /
+.      ds q
+.\}
+.if t \{\
+.      ds ' \\k:\h'-(\\n(.wu*8/10-\*(#H)'\'\h"|\\n:u"
+.      ds ` \\k:\h'-(\\n(.wu*8/10-\*(#H)'\`\h'|\\n:u'
+.      ds ^ \\k:\h'-(\\n(.wu*10/11-\*(#H)'^\h'|\\n:u'
+.      ds , \\k:\h'-(\\n(.wu*8/10)',\h'|\\n:u'
+.      ds ~ \\k:\h'-(\\n(.wu-\*(#H-.1m)'~\h'|\\n:u'
+.      ds ? \s-2c\h'-\w'c'u*7/10'\u\h'\*(#H'\zi\d\s+2\h'\w'c'u*8/10'
+.      ds ! \s-2\(or\s+2\h'-\w'\(or'u'\v'-.8m'.\v'.8m'
+.      ds / \\k:\h'-(\\n(.wu*8/10-\*(#H)'\z\(sl\h'|\\n:u'
+.      ds q o\h'-\w'o'u*8/10'\s-4\v'.4m'\z\(*i\v'-.4m'\s+4\h'\w'o'u*8/10'
+.\}
+.      \" troff and (daisy-wheel) nroff accents
+.ds : \\k:\h'-(\\n(.wu*8/10-\*(#H+.1m+\*(#F)'\v'-\*(#V'\z.\h'.2m+\*(#F'.\h'|\\n:u'\v'\*(#V'
+.ds 8 \h'\*(#H'\(*b\h'-\*(#H'
+.ds v \\k:\h'-(\\n(.wu*9/10-\*(#H)'\v'-\*(#V'\*(#[\s-4v\s0\v'\*(#V'\h'|\\n:u'\*(#]
+.ds _ \\k:\h'-(\\n(.wu*9/10-\*(#H+(\*(#F*2/3))'\v'-.4m'\z\(hy\v'.4m'\h'|\\n:u'
+.ds . \\k:\h'-(\\n(.wu*8/10)'\v'\*(#V*4/10'\z.\v'-\*(#V*4/10'\h'|\\n:u'
+.ds 3 \*(#[\v'.2m'\s-2\&3\s0\v'-.2m'\*(#]
+.ds o \\k:\h'-(\\n(.wu+\w'\(de'u-\*(#H)/2u'\v'-.3n'\*(#[\z\(de\v'.3n'\h'|\\n:u'\*(#]
+.ds d- \h'\*(#H'\(pd\h'-\w'~'u'\v'-.25m'\f2\(hy\fP\v'.25m'\h'-\*(#H'
+.ds D- D\\k:\h'-\w'D'u'\v'-.11m'\z\(hy\v'.11m'\h'|\\n:u'
+.ds th \*(#[\v'.3m'\s+1I\s-1\v'-.3m'\h'-(\w'I'u*2/3)'\s-1o\s+1\*(#]
+.ds Th \*(#[\s+2I\s-2\h'-\w'I'u*3/5'\v'-.3m'o\v'.3m'\*(#]
+.ds ae a\h'-(\w'a'u*4/10)'e
+.ds Ae A\h'-(\w'A'u*4/10)'E
+.ds oe o\h'-(\w'o'u*4/10)'e
+.ds Oe O\h'-(\w'O'u*4/10)'E
+.      \" corrections for vroff
+.if v .ds ~ \\k:\h'-(\\n(.wu*9/10-\*(#H)'\s-2\u~\d\s+2\h'|\\n:u'
+.if v .ds ^ \\k:\h'-(\\n(.wu*10/11-\*(#H)'\v'-.4m'^\v'.4m'\h'|\\n:u'
+.      \" for low resolution devices (crt and lpr)
+.if \n(.H>23 .if \n(.V>19 \
+\{\
+.      ds : e
+.      ds 8 ss
+.      ds v \h'-1'\o'\(aa\(ga'
+.      ds _ \h'-1'^
+.      ds . \h'-1'.
+.      ds 3 3
+.      ds o a
+.      ds d- d\h'-1'\(ga
+.      ds D- D\h'-1'\(hy
+.      ds th \o'bp'
+.      ds Th \o'LP'
+.      ds ae ae
+.      ds Ae AE
+.      ds oe oe
+.      ds Oe OE
+.\}
+.rm #[ #] #H #V #F C
+.SH "NAME"
+gcc \- GNU project C and \*(C+ compiler
+.SH "SYNOPSIS"
+gcc [\fB\-c\fR|\fB\-S\fR|\fB\-E\fR] [\fB\-std=\fR\fIstandard\fR]
+    [\fB\-g\fR] [\fB\-pg\fR] [\fB\-O\fR\fIlevel\fR]
+    [\fB\-W\fR\fIwarn\fR...] [\fB\-pedantic\fR]
+    [\fB\-I\fR\fIdir\fR...] [\fB\-L\fR\fIdir\fR...]
+    [\fB\-D\fR\fImacro\fR[=\fIdefn\fR]...] [\fB\-U\fR\fImacro\fR]
+    [\fB\-f\fR\fIoption\fR...] [\fB\-m\fR\fImachine-option\fR...]
+    [\fB\-o\fR \fIoutfile\fR] \fIinfile\fR...
+.PP
+Only the most useful options are listed here; see below for the
+remainder.  \fBg++\fR accepts mostly the same options as \fBgcc\fR.
+.SH "DESCRIPTION"
+When you invoke GCC, it normally does preprocessing, compilation,
+assembly and linking.  The ``overall options'\*(R' allow you to stop this
+process at an intermediate stage.  For example, the \fB\-c\fR option
+says not to run the linker.  Then the output consists of object files
+output by the assembler.
+.PP
+Other options are passed on to one stage of processing.  Some options
+control the preprocessor and others the compiler itself.  Yet other
+options control the assembler and linker; most of these are not
+documented here, since you rarely need to use any of them.
+.PP
+Most of the command line options that you can use with GCC are useful
+for C programs; when an option is only useful with another language
+(usually \*(C+), the explanation says so explicitly.  If the description
+for a particular option does not mention a source language, you can use
+that option with all supported languages.
+.PP
+The \fBgcc\fR program accepts options and file names as operands.  Many
+options have multi-letter names; therefore multiple single-letter options
+may \fInot\fR be grouped: \fB\-dr\fR is very different from \fB\-d
+\-r\fR.
+.PP
+You can mix options and other arguments.  For the most part, the order
+you use doesn't matter.  Order does matter when you use several options
+of the same kind; for example, if you specify \fB\-L\fR more than once,
+the directories are searched in the order specified.
+.PP
+Many options have long names starting with \fB\-f\fR or with
+\fB\-W\fR---for example, \fB\-fforce-mem\fR,
+\fB\-fstrength-reduce\fR, \fB\-Wformat\fR and so on.  Most of
+these have both positive and negative forms; the negative form of
+\fB\-ffoo\fR would be \fB\-fno-foo\fR.  This manual documents
+only one of these two forms, whichever one is not the default.
+.SH "OPTIONS"
+.Sh "Option Summary"
+Here is a summary of all the options, grouped by type.  Explanations are
+in the following sections.
+.Ip "\fIOverall Options\fR" 4
+\fB\-c  \-S  \-E  \-o\fR \fIfile\fR  \fB\-pipe  \-pass-exit-codes  
+\-x\fR \fIlanguage\fR  \fB\-v  \-###  --help  --target-help  --version\fR
+.Ip "\fIC Language Options\fR" 4
+\fB\-ansi  \-std=\fR\fIstandard\fR  \fB\-aux-info\fR \fIfilename\fR 
+\fB\-fno-asm  \-fno-builtin  \-fno-builtin-\fR\fIfunction\fR 
+\fB\-fhosted  \-ffreestanding  \-fms-extensions 
+\-trigraphs  \-no-integrated-cpp  \-traditional  \-traditional-cpp 
+\-fallow-single-precision  \-fcond-mismatch 
+\-fsigned-bitfields  \-fsigned-char 
+\-funsigned-bitfields  \-funsigned-char 
+\-fwritable-strings\fR
+.Ip "\fI\*(C+ Language Options\fR" 4
+\fB\-fabi-version=\fR\fIn\fR  \fB\-fno-access-control  \-fcheck-new 
+\-fconserve-space  \-fno-const-strings 
+\-fno-elide-constructors 
+\-fno-enforce-eh-specs 
+\-ffor-scope  \-fno-for-scope  \-fno-gnu-keywords 
+\-fno-implicit-templates 
+\-fno-implicit-inline-templates 
+\-fno-implement-inlines  \-fms-extensions 
+\-fno-nonansi-builtins  \-fno-operator-names 
+\-fno-optional-diags  \-fpermissive 
+\-frepo  \-fno-rtti  \-fstats  \-ftemplate-depth-\fR\fIn\fR 
+\fB\-fuse-cxa-atexit  \-fno-weak  \-nostdinc++ 
+\-fno-default-inline  \-Wabi  \-Wctor-dtor-privacy 
+\-Wnon-virtual-dtor  \-Wreorder 
+\-Weffc++  \-Wno-deprecated 
+\-Wno-non-template-friend  \-Wold-style-cast 
+\-Woverloaded-virtual  \-Wno-pmf-conversions 
+\-Wsign-promo  \-Wsynth\fR
+.Ip "\fIObjective-C Language Options\fR" 4
+\fB\-fconstant-string-class=\fR\fIclass-name\fR 
+\fB\-fgnu-runtime  \-fnext-runtime 
+\-fno-nil-receivers 
+\-fobjc-exceptions 
+\-freplace-objc-classes 
+\-fzero-link 
+\-gen-decls 
+\-Wno-protocol  \-Wselector \-Wundeclared-selector\fR
+.Ip "\fILanguage Independent Options\fR" 4
+\fB\-fmessage-length=\fR\fIn\fR  
+\fB\-fdiagnostics-show-location=\fR[\fBonce\fR|\fBevery-line\fR]
+.Ip "\fIWarning Options\fR" 4
+\fB\-fsyntax-only  \-pedantic  \-pedantic-errors 
+\-w  \-Wextra  \-Wall  \-Waggregate-return 
+\-Wcast-align  \-Wcast-qual  \-Wchar-subscripts  \-Wcomment 
+\-Wconversion  \-Wno-deprecated-declarations 
+\-Wdisabled-optimization  \-Wno-div-by-zero  \-Wendif-labels 
+\-Werror  \-Werror-implicit-function-declaration 
+\-Wfloat-equal  \-Wformat  \-Wformat=2 
+\-Wno-format-extra-args \-Wformat-nonliteral 
+\-Wformat-security  \-Wformat-y2k 
+\-Wimplicit  \-Wimplicit-function-declaration  \-Wimplicit-int 
+\-Wimport  \-Wno-import  \-Winit-self  \-Winline 
+\-Wno-invalid-offsetof  \-Winvalid-pch 
+\-Wlarger-than-\fR\fIlen\fR  \fB\-Wlong-long 
+\-Wmain  \-Wmissing-braces 
+\-Wmissing-format-attribute  \-Wmissing-noreturn 
+\-Wno-multichar  \-Wnonnull  \-Wpacked  \-Wpadded 
+\-Wparentheses  \-Wpointer-arith  \-Wredundant-decls 
+\-Wreturn-type  \-Wsequence-point  \-Wshadow 
+\-Wsign-compare  \-Wstrict-aliasing 
+\-Wswitch  \-Wswitch-default  \-Wswitch-enum 
+\-Wsystem-headers  \-Wtrigraphs  \-Wundef  \-Wuninitialized 
+\-Wunknown-pragmas  \-Wunreachable-code 
+\-Wunused  \-Wunused-function  \-Wunused-label  \-Wunused-parameter 
+\-Wunused-value  \-Wunused-variable  \-Wwrite-strings\fR
+.Ip "\fIC\-only Warning Options\fR" 4
+\fB\-Wbad-function-cast  \-Wmissing-declarations 
+\-Wmissing-prototypes  \-Wnested-externs  \-Wold-style-definition 
+\-Wstrict-prototypes  \-Wtraditional 
+\-Wdeclaration-after-statement\fR
+.Ip "\fIDebugging Options\fR" 4
+\fB\-d\fR\fIletters\fR  \fB\-dumpspecs  \-dumpmachine  \-dumpversion 
+\-fdump-unnumbered  \-fdump-translation-unit\fR[\fB\-\fR\fIn\fR] 
+\fB\-fdump-class-hierarchy\fR[\fB\-\fR\fIn\fR] 
+\fB\-fdump-tree-original\fR[\fB\-\fR\fIn\fR]  
+\fB\-fdump-tree-optimized\fR[\fB\-\fR\fIn\fR] 
+\fB\-fdump-tree-inlined\fR[\fB\-\fR\fIn\fR] 
+\fB\-feliminate-dwarf2-dups \-feliminate-unused-debug-types 
+\-feliminate-unused-debug-symbols \-fmem-report \-fprofile-arcs 
+\-frandom-seed=\fR\fIstring\fR \fB\-fsched-verbose=\fR\fIn\fR 
+\fB\-ftest-coverage  \-ftime-report 
+\-g  \-g\fR\fIlevel\fR  \fB\-gcoff \-gdwarf-2 
+\-ggdb  \-gstabs  \-gstabs+  \-gvms  \-gxcoff  \-gxcoff+ 
+\-p  \-pg  \-print-file-name=\fR\fIlibrary\fR  \fB\-print-libgcc-file-name 
+\-print-multi-directory  \-print-multi-lib 
+\-print-prog-name=\fR\fIprogram\fR  \fB\-print-search-dirs  \-Q 
+\-save-temps  \-time\fR
+.Ip "\fIOptimization Options\fR" 4
+\fB\-falign-functions=\fR\fIn\fR  \fB\-falign-jumps=\fR\fIn\fR 
+\fB\-falign-labels=\fR\fIn\fR  \fB\-falign-loops=\fR\fIn\fR  
+\fB\-fbranch-probabilities \-fprofile-values \-fvpt \-fbranch-target-load-optimize 
+\-fbranch-target-load-optimize2 \-fcaller-saves  \-fcprop-registers 
+\-fcse-follow-jumps  \-fcse-skip-blocks  \-fdata-sections 
+\-fdelayed-branch  \-fdelete-null-pointer-checks 
+\-fexpensive-optimizations  \-ffast-math  \-ffloat-store 
+\-fforce-addr  \-fforce-mem  \-ffunction-sections 
+\-fgcse  \-fgcse-lm  \-fgcse-sm  \-fgcse-las  \-floop-optimize 
+\-fcrossjumping  \-fif-conversion  \-fif-conversion2 
+\-finline-functions  \-finline-limit=\fR\fIn\fR  \fB\-fkeep-inline-functions 
+\-fkeep-static-consts  \-fmerge-constants  \-fmerge-all-constants 
+\-fmove-all-movables  \-fnew-ra  \-fno-branch-count-reg 
+\-fno-default-inline  \-fno-defer-pop 
+\-fno-function-cse  \-fno-guess-branch-probability 
+\-fno-inline  \-fno-math-errno  \-fno-peephole  \-fno-peephole2 
+\-funsafe-math-optimizations  \-ffinite-math-only 
+\-fno-trapping-math  \-fno-zero-initialized-in-bss 
+\-fomit-frame-pointer  \-foptimize-register-move 
+\-foptimize-sibling-calls  \-fprefetch-loop-arrays 
+\-fprofile-generate \-fprofile-use 
+\-freduce-all-givs  \-fregmove  \-frename-registers 
+\-freorder-blocks  \-freorder-functions 
+\-frerun-cse-after-loop  \-frerun-loop-opt 
+\-frounding-math \-fschedule-insns  \-fschedule-insns2 
+\-fno-sched-interblock  \-fno-sched-spec  \-fsched-spec-load 
+\-fsched-spec-load-dangerous  
+\-fsched-stalled-insns=\fR\fIn\fR \fB\-sched-stalled-insns-dep=\fR\fIn\fR 
+\fB\-fsched2-use-superblocks 
+\-fsched2-use-traces  \-fsignaling-nans 
+\-fsingle-precision-constant  
+\-fstrength-reduce  \-fstrict-aliasing  \-ftracer  \-fthread-jumps 
+\-funroll-all-loops  \-funroll-loops  \-fpeel-loops 
+\-funswitch-loops  \-fold-unroll-loops  \-fold-unroll-all-loops 
+--param\fR \fIname\fR\fB=\fR\fIvalue\fR
+\fB\-O  \-O0  \-O1  \-O2  \-O3  \-Os\fR
+.Ip "\fIPreprocessor Options\fR" 4
+\fB\-A\fR\fIquestion\fR\fB=\fR\fIanswer\fR 
+\fB\-A-\fR\fIquestion\fR[\fB=\fR\fIanswer\fR] 
+\fB\-C  \-dD  \-dI  \-dM  \-dN 
+\-D\fR\fImacro\fR[\fB=\fR\fIdefn\fR]  \fB\-E  \-H 
+\-idirafter\fR \fIdir\fR 
+\fB\-include\fR \fIfile\fR  \fB\-imacros\fR \fIfile\fR 
+\fB\-iprefix\fR \fIfile\fR  \fB\-iwithprefix\fR \fIdir\fR 
+\fB\-iwithprefixbefore\fR \fIdir\fR  \fB\-isystem\fR \fIdir\fR 
+\fB\-M  \-\s-1MM\s0  \-\s-1MF\s0  \-\s-1MG\s0  \-\s-1MP\s0  \-\s-1MQ\s0  \-\s-1MT\s0  \-nostdinc  
+\-P  \-fworking-directory  \-remap 
+\-trigraphs  \-undef  \-U\fR\fImacro\fR  \fB\-Wp,\fR\fIoption\fR 
+\fB\-Xpreprocessor\fR \fIoption\fR
+.Ip "\fIAssembler Option\fR" 4
+\fB\-Wa,\fR\fIoption\fR  \fB\-Xassembler\fR \fIoption\fR
+.Ip "\fILinker Options\fR" 4
+\fIobject-file-name\fR  \fB\-l\fR\fIlibrary\fR 
+\fB\-nostartfiles  \-nodefaultlibs  \-nostdlib \-pie 
+\-s  \-static  \-static-libgcc  \-shared  \-shared-libgcc  \-symbolic 
+\-Wl,\fR\fIoption\fR  \fB\-Xlinker\fR \fIoption\fR 
+\fB\-u\fR \fIsymbol\fR
+.Ip "\fIDirectory Options\fR" 4
+\fB\-B\fR\fIprefix\fR  \fB\-I\fR\fIdir\fR  \fB\-I-  \-L\fR\fIdir\fR  \fB\-specs=\fR\fIfile\fR
+.Ip "\fITarget Options\fR" 4
+\fB\-V\fR \fIversion\fR  \fB\-b\fR \fImachine\fR
+.Ip "\fIMachine Dependent Options\fR" 4
+\fIM680x0 Options\fR
+\fB\-m68000  \-m68020  \-m68020-40  \-m68020-60  \-m68030  \-m68040 
+\-m68060  \-mcpu32  \-m5200  \-m68881  \-mbitfield  \-mc68000  \-mc68020   
+\-mnobitfield  \-mrtd  \-mshort  \-msoft-float  \-mpcrel 
+\-malign-int  \-mstrict-align  \-msep-data  \-mno-sep-data 
+\-mshared-library-id=n  \-mid-shared-library  \-mno-id-shared-library\fR
+.Sp
+\fIM68hc1x Options\fR
+\fB\-m6811  \-m6812  \-m68hc11  \-m68hc12   \-m68hcs12 
+\-mauto-incdec  \-minmax  \-mlong-calls  \-mshort 
+\-msoft-reg-count=\fR\fIcount\fR
+.Sp
+\fI\s-1VAX\s0 Options\fR
+\fB\-mg  \-mgnu  \-munix\fR
+.Sp
+\fI\s-1SPARC\s0 Options\fR
+\fB\-mcpu=\fR\fIcpu-type\fR 
+\fB\-mtune=\fR\fIcpu-type\fR 
+\fB\-mcmodel=\fR\fIcode-model\fR 
+\fB\-m32  \-m64  \-mapp-regs  \-mno-app-regs 
+\-mfaster-structs  \-mno-faster-structs 
+\-mflat  \-mno-flat  \-mfpu  \-mno-fpu 
+\-mhard-float  \-msoft-float 
+\-mhard-quad-float  \-msoft-quad-float 
+\-mimpure-text  \-mno-impure-text  \-mlittle-endian 
+\-mstack-bias  \-mno-stack-bias 
+\-munaligned-doubles  \-mno-unaligned-doubles 
+\-mv8plus  \-mno-v8plus  \-mvis  \-mno-vis 
+\-mcypress  \-mf930  \-mf934 
+\-msparclite  \-msupersparc  \-mv8\fR
+.Sp
+\fI\s-1ARM\s0 Options\fR
+\fB\-mapcs-frame  \-mno-apcs-frame 
+\-mapcs-26  \-mapcs-32 
+\-mapcs-stack-check  \-mno-apcs-stack-check 
+\-mapcs-float  \-mno-apcs-float 
+\-mapcs-reentrant  \-mno-apcs-reentrant 
+\-msched-prolog  \-mno-sched-prolog 
+\-mlittle-endian  \-mbig-endian  \-mwords-little-endian 
+\-malignment-traps  \-mno-alignment-traps 
+\-msoft-float  \-mhard-float  \-mfpe 
+\-mthumb-interwork  \-mno-thumb-interwork 
+\-mcpu=\fR\fIname\fR  \fB\-march=\fR\fIname\fR  \fB\-mfpe=\fR\fIname\fR  
+\fB\-mstructure-size-boundary=\fR\fIn\fR 
+\fB\-mabort-on-noreturn 
+\-mlong-calls  \-mno-long-calls 
+\-msingle-pic-base  \-mno-single-pic-base 
+\-mpic-register=\fR\fIreg\fR 
+\fB\-mnop-fun-dllimport 
+\-mcirrus-fix-invalid-insns \-mno-cirrus-fix-invalid-insns 
+\-mpoke-function-name 
+\-mthumb  \-marm 
+\-mtpcs-frame  \-mtpcs-leaf-frame 
+\-mcaller-super-interworking  \-mcallee-super-interworking\fR
+.Sp
+\fI\s-1MN10300\s0 Options\fR
+\fB\-mmult-bug  \-mno-mult-bug 
+\-mam33  \-mno-am33 
+\-mam33-2  \-mno-am33-2 
+\-mno-crt0  \-mrelax\fR
+.Sp
+\fIM32R/D Options\fR
+\fB\-m32r2 \-m32rx \-m32r 
+\-mdebug 
+\-malign-loops \-mno-align-loops 
+\-missue-rate=\fR\fInumber\fR 
+\fB\-mbranch-cost=\fR\fInumber\fR 
+\fB\-mmodel=\fR\fIcode-size-model-type\fR 
+\fB\-msdata=\fR\fIsdata-type\fR 
+\fB\-mno-flush-func \-mflush-func=\fR\fIname\fR 
+\fB\-mno-flush-trap \-mflush-trap=\fR\fInumber\fR 
+\fB\-G\fR \fInum\fR
+.Sp
+\fI\s-1RS/6000\s0 and PowerPC Options\fR
+\fB\-mcpu=\fR\fIcpu-type\fR 
+\fB\-mtune=\fR\fIcpu-type\fR 
+\fB\-mpower  \-mno-power  \-mpower2  \-mno-power2 
+\-mpowerpc  \-mpowerpc64  \-mno-powerpc 
+\-maltivec  \-mno-altivec 
+\-mpowerpc-gpopt  \-mno-powerpc-gpopt 
+\-mpowerpc-gfxopt  \-mno-powerpc-gfxopt 
+\-mnew-mnemonics  \-mold-mnemonics 
+\-mfull-toc   \-mminimal-toc  \-mno-fp-in-toc  \-mno-sum-in-toc 
+\-m64  \-m32  \-mxl-call  \-mno-xl-call  \-mpe 
+\-malign-power  \-malign-natural 
+\-msoft-float  \-mhard-float  \-mmultiple  \-mno-multiple 
+\-mstring  \-mno-string  \-mupdate  \-mno-update 
+\-mfused-madd  \-mno-fused-madd  \-mbit-align  \-mno-bit-align 
+\-mstrict-align  \-mno-strict-align  \-mrelocatable 
+\-mno-relocatable  \-mrelocatable-lib  \-mno-relocatable-lib 
+\-mtoc  \-mno-toc  \-mlittle  \-mlittle-endian  \-mbig  \-mbig-endian 
+\-mdynamic-no-pic 
+\-mprioritize-restricted-insns=\fR\fIpriority\fR 
+\fB\-msched-costly-dep=\fR\fIdependence_type\fR 
+\fB\-minsert-sched-nops=\fR\fIscheme\fR 
+\fB\-mcall-sysv  \-mcall-netbsd 
+\-maix-struct-return  \-msvr4-struct-return 
+\-mabi=altivec  \-mabi=no-altivec 
+\-mabi=spe  \-mabi=no-spe 
+\-misel=yes  \-misel=no 
+\-mspe=yes  \-mspe=no 
+\-mfloat-gprs=yes  \-mfloat-gprs=no 
+\-mprototype  \-mno-prototype 
+\-msim  \-mmvme  \-mads  \-myellowknife  \-memb  \-msdata 
+\-msdata=\fR\fIopt\fR  \fB\-mvxworks  \-mwindiss  \-G\fR \fInum\fR  \fB\-pthread\fR
+.Sp
+\fIDarwin Options\fR
+\fB\-all_load  \-allowable_client  \-arch  \-arch_errors_fatal 
+\-arch_only  \-bind_at_load  \-bundle  \-bundle_loader 
+\-client_name  \-compatibility_version  \-current_version 
+\-dependency-file  \-dylib_file  \-dylinker_install_name 
+\-dynamic  \-dynamiclib  \-exported_symbols_list 
+\-filelist  \-flat_namespace  \-force_cpusubtype_ALL 
+\-force_flat_namespace  \-headerpad_max_install_names 
+\-image_base  \-init  \-install_name  \-keep_private_externs 
+\-multi_module  \-multiply_defined  \-multiply_defined_unused 
+\-noall_load  \-nofixprebinding \-nomultidefs  \-noprebind  \-noseglinkedit 
+\-pagezero_size  \-prebind  \-prebind_all_twolevel_modules 
+\-private_bundle  \-read_only_relocs  \-sectalign 
+\-sectobjectsymbols  \-whyload  \-seg1addr 
+\-sectcreate  \-sectobjectsymbols  \-sectorder 
+\-seg_addr_table  \-seg_addr_table_filename  \-seglinkedit 
+\-segprot  \-segs_read_only_addr  \-segs_read_write_addr 
+\-single_module  \-static  \-sub_library  \-sub_umbrella 
+\-twolevel_namespace  \-umbrella  \-undefined 
+\-unexported_symbols_list  \-weak_reference_mismatches 
+\-whatsloaded\fR
+.Sp
+\fI\s-1MIPS\s0 Options\fR
+\fB\-\s-1EL\s0  \-\s-1EB\s0  \-march=\fR\fIarch\fR  \fB\-mtune=\fR\fIarch\fR 
+\fB\-mips1  \-mips2  \-mips3  \-mips4  \-mips32  \-mips32r2  \-mips64 
+\-mips16  \-mno-mips16  \-mabi=\fR\fIabi\fR  \fB\-mabicalls  \-mno-abicalls 
+\-mxgot  \-mno-xgot  \-membedded-pic  \-mno-embedded-pic 
+\-mgp32  \-mgp64  \-mfp32  \-mfp64  \-mhard-float  \-msoft-float 
+\-msingle-float  \-mdouble-float  \-mint64  \-mlong64  \-mlong32 
+\-G\fR\fInum\fR  \fB\-membedded-data  \-mno-embedded-data 
+\-muninit-const-in-rodata  \-mno-uninit-const-in-rodata 
+\-msplit-addresses  \-mno-split-addresses  
+\-mexplicit-relocs  \-mno-explicit-relocs  
+\-mrnames  \-mno-rnames 
+\-mcheck-zero-division  \-mno-check-zero-division 
+\-mmemcpy  \-mno-memcpy  \-mlong-calls  \-mno-long-calls 
+\-mmad  \-mno-mad  \-mfused-madd  \-mno-fused-madd  \-nocpp 
+\-mfix-sb1  \-mno-fix-sb1  \-mflush-func=\fR\fIfunc\fR 
+\fB\-mno-flush-func  \-mbranch-likely  \-mno-branch-likely\fR
+.Sp
+\fIi386 and x86-64 Options\fR
+\fB\-mtune=\fR\fIcpu-type\fR  \fB\-march=\fR\fIcpu-type\fR 
+\fB\-mfpmath=\fR\fIunit\fR 
+\fB\-masm=\fR\fIdialect\fR  \fB\-mno-fancy-math-387 
+\-mno-fp-ret-in-387  \-msoft-float  \-msvr3-shlib 
+\-mno-wide-multiply  \-mrtd  \-malign-double 
+\-mpreferred-stack-boundary=\fR\fInum\fR 
+\fB\-mmmx  \-msse  \-msse2 \-msse3 \-m3dnow 
+\-mthreads  \-mno-align-stringops  \-minline-all-stringops 
+\-mpush-args  \-maccumulate-outgoing-args  \-m128bit-long-double 
+\-m96bit-long-double  \-mregparm=\fR\fInum\fR  \fB\-momit-leaf-frame-pointer 
+\-mno-red-zone \-mno-tls-direct-seg-refs 
+\-mcmodel=\fR\fIcode-model\fR 
+\fB\-m32  \-m64\fR
+.Sp
+\fI\s-1HPPA\s0 Options\fR
+\fB\-march=\fR\fIarchitecture-type\fR 
+\fB\-mbig-switch  \-mdisable-fpregs  \-mdisable-indexing 
+\-mfast-indirect-calls  \-mgas  \-mgnu-ld   \-mhp-ld 
+\-mjump-in-delay \-mlinker-opt \-mlong-calls 
+\-mlong-load-store  \-mno-big-switch  \-mno-disable-fpregs 
+\-mno-disable-indexing  \-mno-fast-indirect-calls  \-mno-gas 
+\-mno-jump-in-delay  \-mno-long-load-store 
+\-mno-portable-runtime  \-mno-soft-float 
+\-mno-space-regs  \-msoft-float  \-mpa-risc-1-0 
+\-mpa-risc-1-1  \-mpa-risc-2-0  \-mportable-runtime 
+\-mschedule=\fR\fIcpu-type\fR  \fB\-mspace-regs  \-msio  \-mwsio 
+\-nolibdld  \-static  \-threads\fR
+.Sp
+\fIIntel 960 Options\fR
+\fB\-m\fR\fIcpu-type\fR  \fB\-masm-compat  \-mclean-linkage 
+\-mcode-align  \-mcomplex-addr  \-mleaf-procedures 
+\-mic-compat  \-mic2.0-compat  \-mic3.0-compat 
+\-mintel-asm  \-mno-clean-linkage  \-mno-code-align 
+\-mno-complex-addr  \-mno-leaf-procedures 
+\-mno-old-align  \-mno-strict-align  \-mno-tail-call 
+\-mnumerics  \-mold-align  \-msoft-float  \-mstrict-align 
+\-mtail-call\fR
+.Sp
+\fI\s-1DEC\s0 Alpha Options\fR
+\fB\-mno-fp-regs  \-msoft-float  \-malpha-as  \-mgas 
+\-mieee  \-mieee-with-inexact  \-mieee-conformant 
+\-mfp-trap-mode=\fR\fImode\fR  \fB\-mfp-rounding-mode=\fR\fImode\fR 
+\fB\-mtrap-precision=\fR\fImode\fR  \fB\-mbuild-constants 
+\-mcpu=\fR\fIcpu-type\fR  \fB\-mtune=\fR\fIcpu-type\fR 
+\fB\-mbwx  \-mmax  \-mfix  \-mcix 
+\-mfloat-vax  \-mfloat-ieee 
+\-mexplicit-relocs  \-msmall-data  \-mlarge-data 
+\-msmall-text  \-mlarge-text 
+\-mmemory-latency=\fR\fItime\fR
+.Sp
+\fI\s-1DEC\s0 Alpha/\s-1VMS\s0 Options\fR
+\fB\-mvms-return-codes\fR
+.Sp
+\fIH8/300 Options\fR
+\fB\-mrelax  \-mh  \-ms  \-mn  \-mint32  \-malign-300\fR
+.Sp
+\fI\s-1SH\s0 Options\fR
+\fB\-m1  \-m2  \-m2e  \-m3  \-m3e 
+\-m4-nofpu  \-m4-single-only  \-m4-single  \-m4 
+\-m5-64media  \-m5-64media-nofpu 
+\-m5-32media  \-m5-32media-nofpu 
+\-m5-compact  \-m5-compact-nofpu 
+\-mb  \-ml  \-mdalign  \-mrelax 
+\-mbigtable  \-mfmovd  \-mhitachi  \-mnomacsave 
+\-mieee  \-misize  \-mpadstruct  \-mspace 
+\-mprefergot  \-musermode\fR
+.Sp
+\fISystem V Options\fR
+\fB\-Qy  \-Qn  \-\s-1YP\s0,\fR\fIpaths\fR  \fB\-Ym,\fR\fIdir\fR
+.Sp
+\fI\s-1ARC\s0 Options\fR
+\fB\-\s-1EB\s0  \-\s-1EL\s0 
+\-mmangle-cpu  \-mcpu=\fR\fIcpu\fR  \fB\-mtext=\fR\fItext-section\fR 
+\fB\-mdata=\fR\fIdata-section\fR  \fB\-mrodata=\fR\fIreadonly-data-section\fR
+.Sp
+\fITMS320C3x/C4x Options\fR
+\fB\-mcpu=\fR\fIcpu\fR  \fB\-mbig  \-msmall  \-mregparm  \-mmemparm 
+\-mfast-fix  \-mmpyi  \-mbk  \-mti  \-mdp-isr-reload 
+\-mrpts=\fR\fIcount\fR  \fB\-mrptb  \-mdb  \-mloop-unsigned 
+\-mparallel-insns  \-mparallel-mpy  \-mpreserve-float\fR
+.Sp
+\fIV850 Options\fR
+\fB\-mlong-calls  \-mno-long-calls  \-mep  \-mno-ep 
+\-mprolog-function  \-mno-prolog-function  \-mspace 
+\-mtda=\fR\fIn\fR  \fB\-msda=\fR\fIn\fR  \fB\-mzda=\fR\fIn\fR 
+\fB\-mapp-regs  \-mno-app-regs 
+\-mdisable-callt  \-mno-disable-callt 
+\-mv850e1 
+\-mv850e 
+\-mv850  \-mbig-switch\fR
+.Sp
+\fI\s-1NS32K\s0 Options\fR
+\fB\-m32032  \-m32332  \-m32532  \-m32081  \-m32381 
+\-mmult-add  \-mnomult-add  \-msoft-float  \-mrtd  \-mnortd 
+\-mregparam  \-mnoregparam  \-msb  \-mnosb 
+\-mbitfield  \-mnobitfield  \-mhimem  \-mnohimem\fR
+.Sp
+\fI\s-1AVR\s0 Options\fR
+\fB\-mmcu=\fR\fImcu\fR  \fB\-msize  \-minit-stack=\fR\fIn\fR  \fB\-mno-interrupts 
+\-mcall-prologues  \-mno-tablejump  \-mtiny-stack\fR
+.Sp
+\fIMCore Options\fR
+\fB\-mhardlit  \-mno-hardlit  \-mdiv  \-mno-div  \-mrelax-immediates 
+\-mno-relax-immediates  \-mwide-bitfields  \-mno-wide-bitfields 
+\-m4byte-functions  \-mno-4byte-functions  \-mcallgraph-data 
+\-mno-callgraph-data  \-mslow-bytes  \-mno-slow-bytes  \-mno-lsim 
+\-mlittle-endian  \-mbig-endian  \-m210  \-m340  \-mstack-increment\fR
+.Sp
+\fI\s-1MMIX\s0 Options\fR
+\fB\-mlibfuncs  \-mno-libfuncs  \-mepsilon  \-mno-epsilon  \-mabi=gnu 
+\-mabi=mmixware  \-mzero-extend  \-mknuthdiv  \-mtoplevel-symbols 
+\-melf  \-mbranch-predict  \-mno-branch-predict  \-mbase-addresses 
+\-mno-base-addresses  \-msingle-exit  \-mno-single-exit\fR
+.Sp
+\fI\s-1IA\s0\-64 Options\fR
+\fB\-mbig-endian  \-mlittle-endian  \-mgnu-as  \-mgnu-ld  \-mno-pic 
+\-mvolatile-asm-stop  \-mb-step  \-mregister-names  \-mno-sdata 
+\-mconstant-gp  \-mauto-pic  \-minline-float-divide-min-latency 
+\-minline-float-divide-max-throughput 
+\-minline-int-divide-min-latency 
+\-minline-int-divide-max-throughput  \-mno-dwarf2-asm 
+\-mfixed-range=\fR\fIregister-range\fR
+.Sp
+\fID30V Options\fR
+\fB\-mextmem  \-mextmemory  \-monchip  \-mno-asm-optimize 
+\-masm-optimize  \-mbranch-cost=\fR\fIn\fR  \fB\-mcond-exec=\fR\fIn\fR
+.Sp
+\fIS/390 and zSeries Options\fR
+\fB\-mtune=\fR\fIcpu-type\fR  \fB\-march=\fR\fIcpu-type\fR 
+\fB\-mhard-float  \-msoft-float  \-mbackchain  \-mno-backchain 
+\-msmall-exec  \-mno-small-exec  \-mmvcle \-mno-mvcle 
+\-m64  \-m31  \-mdebug  \-mno-debug  \-mesa  \-mzarch  \-mfused-madd  \-mno-fused-madd\fR
+.Sp
+\fI\s-1CRIS\s0 Options\fR
+\fB\-mcpu=\fR\fIcpu\fR  \fB\-march=\fR\fIcpu\fR  \fB\-mtune=\fR\fIcpu\fR 
+\fB\-mmax-stack-frame=\fR\fIn\fR  \fB\-melinux-stacksize=\fR\fIn\fR 
+\fB\-metrax4  \-metrax100  \-mpdebug  \-mcc-init  \-mno-side-effects 
+\-mstack-align  \-mdata-align  \-mconst-align 
+\-m32-bit  \-m16-bit  \-m8-bit  \-mno-prologue-epilogue  \-mno-gotplt 
+\-melf  \-maout  \-melinux  \-mlinux  \-sim  \-sim2 
+\-mmul-bug-workaround  \-mno-mul-bug-workaround\fR
+.Sp
+\fI\s-1PDP\s0\-11 Options\fR
+\fB\-mfpu  \-msoft-float  \-mac0  \-mno-ac0  \-m40  \-m45  \-m10 
+\-mbcopy  \-mbcopy-builtin  \-mint32  \-mno-int16 
+\-mint16  \-mno-int32  \-mfloat32  \-mno-float64 
+\-mfloat64  \-mno-float32  \-mabshi  \-mno-abshi 
+\-mbranch-expensive  \-mbranch-cheap 
+\-msplit  \-mno-split  \-munix-asm  \-mdec-asm\fR
+.Sp
+\fIXstormy16 Options\fR
+\fB\-msim\fR
+.Sp
+\fIXtensa Options\fR
+\fB\-mconst16 \-mno-const16 
+\-mfused-madd  \-mno-fused-madd 
+\-mtext-section-literals  \-mno-text-section-literals 
+\-mtarget-align  \-mno-target-align 
+\-mlongcalls  \-mno-longcalls\fR
+.Sp
+\fI\s-1FRV\s0 Options\fR
+\fB\-mgpr-32  \-mgpr-64  \-mfpr-32  \-mfpr-64 
+\-mhard-float  \-msoft-float 
+\-malloc-cc  \-mfixed-cc  \-mdword  \-mno-dword 
+\-mdouble  \-mno-double 
+\-mmedia  \-mno-media  \-mmuladd  \-mno-muladd 
+\-mlibrary-pic  \-macc-4 \-macc-8 
+\-mpack  \-mno-pack  \-mno-eflags  \-mcond-move  \-mno-cond-move 
+\-mscc  \-mno-scc  \-mcond-exec  \-mno-cond-exec 
+\-mvliw-branch  \-mno-vliw-branch 
+\-mmulti-cond-exec  \-mno-multi-cond-exec  \-mnested-cond-exec 
+\-mno-nested-cond-exec  \-mtomcat-stats 
+\-mcpu=\fR\fIcpu\fR
+.Ip "\fICode Generation Options\fR" 4
+\fB\-fcall-saved-\fR\fIreg\fR  \fB\-fcall-used-\fR\fIreg\fR 
+\fB\-ffixed-\fR\fIreg\fR  \fB\-fexceptions 
+\-fnon-call-exceptions  \-funwind-tables 
+\-fasynchronous-unwind-tables 
+\-finhibit-size-directive  \-finstrument-functions 
+\-fno-common  \-fno-ident 
+\-fpcc-struct-return  \-fpic  \-fPIC \-fpie \-fPIE 
+\-freg-struct-return  \-fshared-data  \-fshort-enums 
+\-fshort-double  \-fshort-wchar 
+\-fverbose-asm  \-fpack-struct  \-fstack-check 
+\-fstack-limit-register=\fR\fIreg\fR  \fB\-fstack-limit-symbol=\fR\fIsym\fR 
+\fB\-fargument-alias  \-fargument-noalias 
+\-fargument-noalias-global  \-fleading-underscore 
+\-ftls-model=\fR\fImodel\fR 
+\fB\-ftrapv  \-fwrapv  \-fbounds-check\fR
+.Sh "Options Controlling the Kind of Output"
+Compilation can involve up to four stages: preprocessing, compilation
+proper, assembly and linking, always in that order.  \s-1GCC\s0 is capable of
+preprocessing and compiling several files either into several
+assembler input files, or into one assembler input file; then each
+assembler input file produces an object file, and linking combines all
+the object files (those newly compiled, and those specified as input)
+into an executable file.
+.PP
+For any given input file, the file name suffix determines what kind of
+compilation is done:
+.Ip "\fIfile\fR\fB.c\fR" 4
+C source code which must be preprocessed.
+.Ip "\fIfile\fR\fB.i\fR" 4
+C source code which should not be preprocessed.
+.Ip "\fIfile\fR\fB.ii\fR" 4
+\*(C+ source code which should not be preprocessed.
+.Ip "\fIfile\fR\fB.m\fR" 4
+Objective-C source code.  Note that you must link with the library
+\fIlibobjc.a\fR to make an Objective-C program work.
+.Ip "\fIfile\fR\fB.mi\fR" 4
+Objective-C source code which should not be preprocessed.
+.Ip "\fIfile\fR\fB.h\fR" 4
+C or \*(C+ header file to be turned into a precompiled header.
+.Ip "\fIfile\fR\fB.cc\fR" 4
+.Ip "\fIfile\fR\fB.cp\fR" 4
+.Ip "\fIfile\fR\fB.cxx\fR" 4
+.Ip "\fIfile\fR\fB.cpp\fR" 4
+.Ip "\fIfile\fR\fB.\s-1CPP\s0\fR" 4
+.Ip "\fIfile\fR\fB.c++\fR" 4
+.Ip "\fIfile\fR\fB.C\fR" 4
+\*(C+ source code which must be preprocessed.  Note that in \fB.cxx\fR,
+the last two letters must both be literally \fBx\fR.  Likewise,
+\&\fB.C\fR refers to a literal capital C.
+.Ip "\fIfile\fR\fB.hh\fR" 4
+.Ip "\fIfile\fR\fB.H\fR" 4
+\*(C+ header file to be turned into a precompiled header.
+.Ip "\fIfile\fR\fB.f\fR" 4
+.Ip "\fIfile\fR\fB.for\fR" 4
+.Ip "\fIfile\fR\fB.\s-1FOR\s0\fR" 4
+Fortran source code which should not be preprocessed.
+.Ip "\fIfile\fR\fB.F\fR" 4
+.Ip "\fIfile\fR\fB.fpp\fR" 4
+.Ip "\fIfile\fR\fB.\s-1FPP\s0\fR" 4
+Fortran source code which must be preprocessed (with the traditional
+preprocessor).
+.Ip "\fIfile\fR\fB.r\fR" 4
+Fortran source code which must be preprocessed with a \s-1RATFOR\s0
+preprocessor (not included with \s-1GCC\s0).
+.Ip "\fIfile\fR\fB.ads\fR" 4
+Ada source code file which contains a library unit declaration (a
+declaration of a package, subprogram, or generic, or a generic
+instantiation), or a library unit renaming declaration (a package,
+generic, or subprogram renaming declaration).  Such files are also
+called \fIspecs\fR.
+.Ip "\fIfile\fR\fB.adb\fR" 4
+Ada source code file containing a library unit body (a subprogram or
+package body).  Such files are also called \fIbodies\fR.
+.Ip "\fIfile\fR\fB.s\fR" 4
+Assembler code.
+.Ip "\fIfile\fR\fB.S\fR" 4
+Assembler code which must be preprocessed.
+.Ip "\fIother\fR" 4
+An object file to be fed straight into linking.
+Any file name with no recognized suffix is treated this way.
+.PP
+You can specify the input language explicitly with the \fB\-x\fR option:
+.Ip "\fB\-x\fR \fIlanguage\fR" 4
+Specify explicitly the \fIlanguage\fR for the following input files
+(rather than letting the compiler choose a default based on the file
+name suffix).  This option applies to all following input files until
+the next \fB\-x\fR option.  Possible values for \fIlanguage\fR are:
+       
+       c  c-header  cpp-output
+       c++  c++\-header  c++\-cpp-output
+       objective-c  objective-c-header  objc-cpp-output
+       assembler  assembler-with-cpp
+       ada
+       f77  f77-cpp-input  ratfor
+       java
+       treelang
+.Ip "\fB\-x none\fR" 4
+Turn off any specification of a language, so that subsequent files are
+handled according to their file name suffixes (as they are if \fB\-x\fR
+has not been used at all).
+.Ip "\fB\-pass-exit-codes\fR" 4
+Normally the \fBgcc\fR program will exit with the code of 1 if any
+phase of the compiler returns a non-success return code.  If you specify
+\fB\-pass-exit-codes\fR, the \fBgcc\fR program will instead return with
+numerically highest error produced by any phase that returned an error
+indication.
+.PP
+If you only want some of the stages of compilation, you can use
+\fB\-x\fR (or filename suffixes) to tell \fBgcc\fR where to start, and
+one of the options \fB\-c\fR, \fB\-S\fR, or \fB\-E\fR to say where
+\fBgcc\fR is to stop.  Note that some combinations (for example,
+\fB\-x cpp-output \-E\fR) instruct \fBgcc\fR to do nothing at all.
+.Ip "\fB\-c\fR" 4
+Compile or assemble the source files, but do not link.  The linking
+stage simply is not done.  The ultimate output is in the form of an
+object file for each source file.
+.Sp
+By default, the object file name for a source file is made by replacing
+the suffix \fB.c\fR, \fB.i\fR, \fB.s\fR, etc., with \fB.o\fR.
+.Sp
+Unrecognized input files, not requiring compilation or assembly, are
+ignored.
+.Ip "\fB\-S\fR" 4
+Stop after the stage of compilation proper; do not assemble.  The output
+is in the form of an assembler code file for each non-assembler input
+file specified.
+.Sp
+By default, the assembler file name for a source file is made by
+replacing the suffix \fB.c\fR, \fB.i\fR, etc., with \fB.s\fR.
+.Sp
+Input files that don't require compilation are ignored.
+.Ip "\fB\-E\fR" 4
+Stop after the preprocessing stage; do not run the compiler proper.  The
+output is in the form of preprocessed source code, which is sent to the
+standard output.
+.Sp
+Input files which don't require preprocessing are ignored.
+.Ip "\fB\-o\fR \fIfile\fR" 4
+Place output in file \fIfile\fR.  This applies regardless to whatever
+sort of output is being produced, whether it be an executable file,
+an object file, an assembler file or preprocessed C code.
+.Sp
+If you specify \fB\-o\fR when compiling more than one input file, or
+you are producing an executable file as output, all the source files
+on the command line will be compiled at once.
+.Sp
+If \fB\-o\fR is not specified, the default is to put an executable file
+in \fIa.out\fR, the object file for \fI\fIsource\fR.\fIsuffix\fR\fR in
+\fI\fIsource\fR.o\fR, its assembler file in \fI\fIsource\fR.s\fR, and
+all preprocessed C source on standard output.
+.Ip "\fB\-v\fR" 4
+Print (on standard error output) the commands executed to run the stages
+of compilation.  Also print the version number of the compiler driver
+program and of the preprocessor and the compiler proper.
+.Ip "\fB\-###\fR" 4
+Like \fB\-v\fR except the commands are not executed and all command
+arguments are quoted.  This is useful for shell scripts to capture the
+driver-generated command lines.
+.Ip "\fB\-pipe\fR" 4
+Use pipes rather than temporary files for communication between the
+various stages of compilation.  This fails to work on some systems where
+the assembler is unable to read from a pipe; but the \s-1GNU\s0 assembler has
+no trouble.
+.Ip "\fB--help\fR" 4
+Print (on the standard output) a description of the command line options
+understood by \fBgcc\fR.  If the \fB\-v\fR option is also specified
+then \fB--help\fR will also be passed on to the various processes
+invoked by \fBgcc\fR, so that they can display the command line options
+they accept.  If the \fB\-Wextra\fR option is also specified then command
+line options which have no documentation associated with them will also
+be displayed.
+.Ip "\fB--target-help\fR" 4
+Print (on the standard output) a description of target specific command
+line options for each tool.
+.Ip "\fB--version\fR" 4
+Display the version number and copyrights of the invoked \s-1GCC\s0.
+.Sh "Compiling \*(C+ Programs"
+\*(C+ source files conventionally use one of the suffixes \fB.C\fR,
+\&\fB.cc\fR, \fB.cpp\fR, \fB.\s-1CPP\s0\fR, \fB.c++\fR, \fB.cp\fR, or
+\&\fB.cxx\fR; \*(C+ header files often use \fB.hh\fR or \fB.H\fR; and
+preprocessed \*(C+ files use the suffix \fB.ii\fR.  \s-1GCC\s0 recognizes
+files with these names and compiles them as \*(C+ programs even if you
+call the compiler the same way as for compiling C programs (usually
+with the name \fBgcc\fR).
+.PP
+However, \*(C+ programs often require class libraries as well as a
+compiler that understands the \*(C+ language---and under some
+circumstances, you might want to compile programs or header files from
+standard input, or otherwise without a suffix that flags them as \*(C+
+programs.  You might also like to precompile a C header file with a
+\&\fB.h\fR extension to be used in \*(C+ compilations.  \fBg++\fR is a
+program that calls \s-1GCC\s0 with the default language set to \*(C+, and
+automatically specifies linking against the \*(C+ library.  On many
+systems, \fBg++\fR is also installed with the name \fBc++\fR.
+.PP
+When you compile \*(C+ programs, you may specify many of the same
+command-line options that you use for compiling programs in any
+language; or command-line options meaningful for C and related
+languages; or options that are meaningful only for \*(C+ programs.
+.Sh "Options Controlling C Dialect"
+The following options control the dialect of C (or languages derived
+from C, such as \*(C+ and Objective-C) that the compiler accepts:
+.Ip "\fB\-ansi\fR" 4
+In C mode, support all \s-1ISO\s0 C90 programs.  In \*(C+ mode,
+remove \s-1GNU\s0 extensions that conflict with \s-1ISO\s0 \*(C+.
+.Sp
+This turns off certain features of \s-1GCC\s0 that are incompatible with \s-1ISO\s0
+C90 (when compiling C code), or of standard \*(C+ (when compiling \*(C+ code),
+such as the \f(CWasm\fR and \f(CWtypeof\fR keywords, and
+predefined macros such as \f(CWunix\fR and \f(CWvax\fR that identify the
+type of system you are using.  It also enables the undesirable and
+rarely used \s-1ISO\s0 trigraph feature.  For the C compiler,
+it disables recognition of \*(C+ style \fB//\fR comments as well as
+the \f(CWinline\fR keyword.
+.Sp
+The alternate keywords \f(CW__asm__\fR, \f(CW__extension__\fR,
+\f(CW__inline__\fR and \f(CW__typeof__\fR continue to work despite
+\fB\-ansi\fR.  You would not want to use them in an \s-1ISO\s0 C program, of
+course, but it is useful to put them in header files that might be included
+in compilations done with \fB\-ansi\fR.  Alternate predefined macros
+such as \f(CW__unix__\fR and \f(CW__vax__\fR are also available, with or
+without \fB\-ansi\fR.
+.Sp
+The \fB\-ansi\fR option does not cause non-\s-1ISO\s0 programs to be
+rejected gratuitously.  For that, \fB\-pedantic\fR is required in
+addition to \fB\-ansi\fR.  
+.Sp
+The macro \f(CW__STRICT_ANSI__\fR is predefined when the \fB\-ansi\fR
+option is used.  Some header files may notice this macro and refrain
+from declaring certain functions or defining certain macros that the
+\s-1ISO\s0 standard doesn't call for; this is to avoid interfering with any
+programs that might use these names for other things.
+.Sp
+Functions which would normally be built in but do not have semantics
+defined by \s-1ISO\s0 C (such as \f(CWalloca\fR and \f(CWffs\fR) are not built-in
+functions with \fB\-ansi\fR is used.  
+.Ip "\fB\-std=\fR" 4
+Determine the language standard.  This option is currently only
+supported when compiling C or \*(C+.  A value for this option must be
+provided; possible values are
+.Ip "\fBc89\fR" 8
+.Ip "\fBiso9899:1990\fR" 8
+\s-1ISO\s0 C90 (same as \fB\-ansi\fR).
+.Ip "\fBiso9899:199409\fR" 8
+\s-1ISO\s0 C90 as modified in amendment 1.
+.Ip "\fBc99\fR" 8
+.Ip "\fBc9x\fR" 8
+.Ip "\fBiso9899:1999\fR" 8
+.Ip "\fBiso9899:199x\fR" 8
+\s-1ISO\s0 C99.  Note that this standard is not yet fully supported; see
+<\fBhttp://gcc.gnu.org/gcc-3.4/c99status.html\fR> for more information.  The
+names \fBc9x\fR and \fBiso9899:199x\fR are deprecated.
+.Ip "\fBgnu89\fR" 8
+Default, \s-1ISO\s0 C90 plus \s-1GNU\s0 extensions (including some C99 features).
+.Ip "\fBgnu99\fR" 8
+.Ip "\fBgnu9x\fR" 8
+\s-1ISO\s0 C99 plus \s-1GNU\s0 extensions.  When \s-1ISO\s0 C99 is fully implemented in \s-1GCC\s0,
+this will become the default.  The name \fBgnu9x\fR is deprecated.
+.Ip "\fBc++98\fR" 8
+The 1998 \s-1ISO\s0 \*(C+ standard plus amendments.
+.Ip "\fBgnu++98\fR" 8
+The same as \fB\-std=c++98\fR plus \s-1GNU\s0 extensions.  This is the
+default for \*(C+ code.
+.Sp
+Even when this option is not specified, you can still use some of the
+features of newer standards in so far as they do not conflict with
+previous C standards.  For example, you may use \f(CW__restrict__\fR even
+when \fB\-std=c99\fR is not specified.
+.Sp
+The \fB\-std\fR options specifying some version of \s-1ISO\s0 C have the same
+effects as \fB\-ansi\fR, except that features that were not in \s-1ISO\s0 C90
+but are in the specified version (for example, \fB//\fR comments and
+the \f(CWinline\fR keyword in \s-1ISO\s0 C99) are not disabled.
+.Ip "\fB\-aux-info\fR \fIfilename\fR" 4
+Output to the given filename prototyped declarations for all functions
+declared and/or defined in a translation unit, including those in header
+files.  This option is silently ignored in any language other than C.
+.Sp
+Besides declarations, the file indicates, in comments, the origin of
+each declaration (source file and line), whether the declaration was
+implicit, prototyped or unprototyped (\fBI\fR, \fBN\fR for new or
+\fBO\fR for old, respectively, in the first character after the line
+number and the colon), and whether it came from a declaration or a
+definition (\fBC\fR or \fBF\fR, respectively, in the following
+character).  In the case of function definitions, a K&R\-style list of
+arguments followed by their declarations is also provided, inside
+comments, after the declaration.
+.Ip "\fB\-fno-asm\fR" 4
+Do not recognize \f(CWasm\fR, \f(CWinline\fR or \f(CWtypeof\fR as a
+keyword, so that code can use these words as identifiers.  You can use
+the keywords \f(CW__asm__\fR, \f(CW__inline__\fR and \f(CW__typeof__\fR
+instead.  \fB\-ansi\fR implies \fB\-fno-asm\fR.
+.Sp
+In \*(C+, this switch only affects the \f(CWtypeof\fR keyword, since
+\f(CWasm\fR and \f(CWinline\fR are standard keywords.  You may want to
+use the \fB\-fno-gnu-keywords\fR flag instead, which has the same
+effect.  In C99 mode (\fB\-std=c99\fR or \fB\-std=gnu99\fR), this
+switch only affects the \f(CWasm\fR and \f(CWtypeof\fR keywords, since
+\f(CWinline\fR is a standard keyword in \s-1ISO\s0 C99.
+.Ip "\fB\-fno-builtin\fR" 4
+.Ip "\fB\-fno-builtin-\fR\fIfunction\fR" 4
+Don't recognize built-in functions that do not begin with
+\fB_\|_builtin_\fR as prefix.  
+.Sp
+\s-1GCC\s0 normally generates special code to handle certain built-in functions
+more efficiently; for instance, calls to \f(CWalloca\fR may become single
+instructions that adjust the stack directly, and calls to \f(CWmemcpy\fR
+may become inline copy loops.  The resulting code is often both smaller
+and faster, but since the function calls no longer appear as such, you
+cannot set a breakpoint on those calls, nor can you change the behavior
+of the functions by linking with a different library.
+.Sp
+With the \fB\-fno-builtin-\fR\fIfunction\fR option
+only the built-in function \fIfunction\fR is
+disabled.  \fIfunction\fR must not begin with \fB_\|_builtin_\fR.  If a
+function is named this is not built-in in this version of \s-1GCC\s0, this
+option is ignored.  There is no corresponding
+\fB\-fbuiltin-\fR\fIfunction\fR option; if you wish to enable
+built-in functions selectively when using \fB\-fno-builtin\fR or
+\fB\-ffreestanding\fR, you may define macros such as:
+.Sp
+.Vb 3
+\&        
+\&        #define abs(n)          __builtin_abs ((n))
+\&        #define strcpy(d, s)    __builtin_strcpy ((d), (s))
+.Ve
+.Ip "\fB\-fhosted\fR" 4
+Assert that compilation takes place in a hosted environment.  This implies
+\fB\-fbuiltin\fR.  A hosted environment is one in which the
+entire standard library is available, and in which \f(CWmain\fR has a return
+type of \f(CWint\fR.  Examples are nearly everything except a kernel.
+This is equivalent to \fB\-fno-freestanding\fR.
+.Ip "\fB\-ffreestanding\fR" 4
+Assert that compilation takes place in a freestanding environment.  This
+implies \fB\-fno-builtin\fR.  A freestanding environment
+is one in which the standard library may not exist, and program startup may
+not necessarily be at \f(CWmain\fR.  The most obvious example is an \s-1OS\s0 kernel.
+This is equivalent to \fB\-fno-hosted\fR.
+.Ip "\fB\-fms-extensions\fR" 4
+Accept some non-standard constructs used in Microsoft header files.
+.Ip "\fB\-trigraphs\fR" 4
+Support \s-1ISO\s0 C trigraphs.  The \fB\-ansi\fR option (and \fB\-std\fR
+options for strict \s-1ISO\s0 C conformance) implies \fB\-trigraphs\fR.
+.Ip "\fB\-no-integrated-cpp\fR" 4
+Performs a compilation in two passes: preprocessing and compiling.  This
+option allows a user supplied \*(L"cc1\*(R", \*(L"cc1plus\*(R", or \*(L"cc1obj\*(R" via the
+\fB\-B\fR option. The user supplied compilation step can then add in
+an additional preprocessing step after normal preprocessing but before
+compiling. The default is to use the integrated cpp (internal cpp)
+.Sp
+The semantics of this option will change if \*(L"cc1\*(R", \*(L"cc1plus\*(R", and
+\*(L"cc1obj\*(R" are merged.
+.Ip "\fB\-traditional\fR" 4
+.Ip "\fB\-traditional-cpp\fR" 4
+Formerly, these options caused \s-1GCC\s0 to attempt to emulate a pre-standard
+C compiler.  They are now only supported with the \fB\-E\fR switch.
+The preprocessor continues to support a pre-standard mode.  See the \s-1GNU\s0
+\s-1CPP\s0 manual for details.
+.Ip "\fB\-fcond-mismatch\fR" 4
+Allow conditional expressions with mismatched types in the second and
+third arguments.  The value of such an expression is void.  This option
+is not supported for \*(C+.
+.Ip "\fB\-funsigned-char\fR" 4
+Let the type \f(CWchar\fR be unsigned, like \f(CWunsigned char\fR.
+.Sp
+Each kind of machine has a default for what \f(CWchar\fR should
+be.  It is either like \f(CWunsigned char\fR by default or like
+\f(CWsigned char\fR by default.
+.Sp
+Ideally, a portable program should always use \f(CWsigned char\fR or
+\f(CWunsigned char\fR when it depends on the signedness of an object.
+But many programs have been written to use plain \f(CWchar\fR and
+expect it to be signed, or expect it to be unsigned, depending on the
+machines they were written for.  This option, and its inverse, let you
+make such a program work with the opposite default.
+.Sp
+The type \f(CWchar\fR is always a distinct type from each of
+\f(CWsigned char\fR or \f(CWunsigned char\fR, even though its behavior
+is always just like one of those two.
+.Ip "\fB\-fsigned-char\fR" 4
+Let the type \f(CWchar\fR be signed, like \f(CWsigned char\fR.
+.Sp
+Note that this is equivalent to \fB\-fno-unsigned-char\fR, which is
+the negative form of \fB\-funsigned-char\fR.  Likewise, the option
+\fB\-fno-signed-char\fR is equivalent to \fB\-funsigned-char\fR.
+.Ip "\fB\-fsigned-bitfields\fR" 4
+.Ip "\fB\-funsigned-bitfields\fR" 4
+.Ip "\fB\-fno-signed-bitfields\fR" 4
+.Ip "\fB\-fno-unsigned-bitfields\fR" 4
+These options control whether a bit-field is signed or unsigned, when the
+declaration does not use either \f(CWsigned\fR or \f(CWunsigned\fR.  By
+default, such a bit-field is signed, because this is consistent: the
+basic integer types such as \f(CWint\fR are signed types.
+.Ip "\fB\-fwritable-strings\fR" 4
+Store string constants in the writable data segment and don't uniquize
+them.  This is for compatibility with old programs which assume they can
+write into string constants.
+.Sp
+Writing into string constants is a very bad idea; ``constants'\*(R' should
+be constant.
+.Sp
+This option is deprecated.
+.Sh "Options Controlling \*(C+ Dialect"
+This section describes the command-line options that are only meaningful
+for \*(C+ programs; but you can also use most of the \s-1GNU\s0 compiler options
+regardless of what language your program is in.  For example, you
+might compile a file \f(CWfirstClass.C\fR like this:
+.PP
+.Vb 2
+\&        
+\&        g++ -g -frepo -O -c firstClass.C
+.Ve
+In this example, only \fB\-frepo\fR is an option meant
+only for \*(C+ programs; you can use the other options with any
+language supported by \s-1GCC\s0.
+.PP
+Here is a list of options that are \fIonly\fR for compiling \*(C+ programs:
+.Ip "\fB\-fabi-version=\fR\fIn\fR" 4
+Use version \fIn\fR of the \*(C+ \s-1ABI\s0.  Version 2 is the version of the
+\*(C+ \s-1ABI\s0 that first appeared in G++ 3.4.  Version 1 is the version of
+the \*(C+ \s-1ABI\s0 that first appeared in G++ 3.2.  Version 0 will always be
+the version that conforms most closely to the \*(C+ \s-1ABI\s0 specification.
+Therefore, the \s-1ABI\s0 obtained using version 0 will change as \s-1ABI\s0 bugs
+are fixed.
+.Sp
+The default is version 2.
+.Ip "\fB\-fno-access-control\fR" 4
+Turn off all access checking.  This switch is mainly useful for working
+around bugs in the access control code.
+.Ip "\fB\-fcheck-new\fR" 4
+Check that the pointer returned by \f(CWoperator new\fR is non-null
+before attempting to modify the storage allocated.  This check is
+normally unnecessary because the \*(C+ standard specifies that
+\f(CWoperator new\fR will only return \f(CW0\fR if it is declared
+\fBthrow()\fR, in which case the compiler will always check the
+return value even without this option.  In all other cases, when
+\f(CWoperator new\fR has a non-empty exception specification, memory
+exhaustion is signalled by throwing \f(CWstd::bad_alloc\fR.  See also
+\fBnew (nothrow)\fR.
+.Ip "\fB\-fconserve-space\fR" 4
+Put uninitialized or runtime-initialized global variables into the
+common segment, as C does.  This saves space in the executable at the
+cost of not diagnosing duplicate definitions.  If you compile with this
+flag and your program mysteriously crashes after \f(CWmain()\fR has
+completed, you may have an object that is being destroyed twice because
+two definitions were merged.
+.Sp
+This option is no longer useful on most targets, now that support has
+been added for putting variables into \s-1BSS\s0 without making them common.
+.Ip "\fB\-fno-const-strings\fR" 4
+Give string constants type \f(CWchar *\fR instead of type \f(CWconst
+char *\fR.  By default, G++ uses type \f(CWconst char *\fR as required by
+the standard.  Even if you use \fB\-fno-const-strings\fR, you cannot
+actually modify the value of a string constant, unless you also use
+\fB\-fwritable-strings\fR.
+.Sp
+This option might be removed in a future release of G++.  For maximum
+portability, you should structure your code so that it works with
+string constants that have type \f(CWconst char *\fR.
+.Ip "\fB\-fno-elide-constructors\fR" 4
+The \*(C+ standard allows an implementation to omit creating a temporary
+which is only used to initialize another object of the same type.
+Specifying this option disables that optimization, and forces G++ to
+call the copy constructor in all cases.
+.Ip "\fB\-fno-enforce-eh-specs\fR" 4
+Don't check for violation of exception specifications at runtime.  This
+option violates the \*(C+ standard, but may be useful for reducing code
+size in production builds, much like defining \fB\s-1NDEBUG\s0\fR.  The compiler
+will still optimize based on the exception specifications.
+.Ip "\fB\-ffor-scope\fR" 4
+.Ip "\fB\-fno-for-scope\fR" 4
+If \fB\-ffor-scope\fR is specified, the scope of variables declared in
+a \fIfor-init-statement\fR is limited to the \fBfor\fR loop itself,
+as specified by the \*(C+ standard.
+If \fB\-fno-for-scope\fR is specified, the scope of variables declared in
+a \fIfor-init-statement\fR extends to the end of the enclosing scope,
+as was the case in old versions of G++, and other (traditional)
+implementations of \*(C+.
+.Sp
+The default if neither flag is given to follow the standard,
+but to allow and give a warning for old-style code that would
+otherwise be invalid, or have different behavior.
+.Ip "\fB\-fno-gnu-keywords\fR" 4
+Do not recognize \f(CWtypeof\fR as a keyword, so that code can use this
+word as an identifier.  You can use the keyword \f(CW__typeof__\fR instead.
+\fB\-ansi\fR implies \fB\-fno-gnu-keywords\fR.
+.Ip "\fB\-fno-implicit-templates\fR" 4
+Never emit code for non-inline templates which are instantiated
+implicitly (i.e. by use); only emit code for explicit instantiations.
+.Ip "\fB\-fno-implicit-inline-templates\fR" 4
+Don't emit code for implicit instantiations of inline templates, either.
+The default is to handle inlines differently so that compiles with and
+without optimization will need the same set of explicit instantiations.
+.Ip "\fB\-fno-implement-inlines\fR" 4
+To save space, do not emit out-of-line copies of inline functions
+controlled by \fB#pragma implementation\fR.  This will cause linker
+errors if these functions are not inlined everywhere they are called.
+.Ip "\fB\-fms-extensions\fR" 4
+Disable pedantic warnings about constructs used in \s-1MFC\s0, such as implicit
+int and getting a pointer to member function via non-standard syntax.
+.Ip "\fB\-fno-nonansi-builtins\fR" 4
+Disable built-in declarations of functions that are not mandated by
+\s-1ANSI/ISO\s0 C.  These include \f(CWffs\fR, \f(CWalloca\fR, \f(CW_exit\fR,
+\f(CWindex\fR, \f(CWbzero\fR, \f(CWconjf\fR, and other related functions.
+.Ip "\fB\-fno-operator-names\fR" 4
+Do not treat the operator name keywords \f(CWand\fR, \f(CWbitand\fR,
+\f(CWbitor\fR, \f(CWcompl\fR, \f(CWnot\fR, \f(CWor\fR and \f(CWxor\fR as
+synonyms as keywords.
+.Ip "\fB\-fno-optional-diags\fR" 4
+Disable diagnostics that the standard says a compiler does not need to
+issue.  Currently, the only such diagnostic issued by G++ is the one for
+a name having multiple meanings within a class.
+.Ip "\fB\-fpermissive\fR" 4
+Downgrade some diagnostics about nonconformant code from errors to
+warnings.  Thus, using \fB\-fpermissive\fR will allow some
+nonconforming code to compile.
+.Ip "\fB\-frepo\fR" 4
+Enable automatic template instantiation at link time.  This option also
+implies \fB\-fno-implicit-templates\fR.  
+.Ip "\fB\-fno-rtti\fR" 4
+Disable generation of information about every class with virtual
+functions for use by the \*(C+ runtime type identification features
+(\fBdynamic_cast\fR and \fBtypeid\fR).  If you don't use those parts
+of the language, you can save some space by using this flag.  Note that
+exception handling uses the same information, but it will generate it as
+needed.
+.Ip "\fB\-fstats\fR" 4
+Emit statistics about front-end processing at the end of the compilation.
+This information is generally only useful to the G++ development team.
+.Ip "\fB\-ftemplate-depth-\fR\fIn\fR" 4
+Set the maximum instantiation depth for template classes to \fIn\fR.
+A limit on the template instantiation depth is needed to detect
+endless recursions during template class instantiation.  \s-1ANSI/ISO\s0 \*(C+
+conforming programs must not rely on a maximum depth greater than 17.
+.Ip "\fB\-fuse-cxa-atexit\fR" 4
+Register destructors for objects with static storage duration with the
+\f(CW__cxa_atexit\fR function rather than the \f(CWatexit\fR function.
+This option is required for fully standards-compliant handling of static
+destructors, but will only work if your C library supports
+\f(CW__cxa_atexit\fR.
+.Ip "\fB\-fno-weak\fR" 4
+Do not use weak symbol support, even if it is provided by the linker.
+By default, G++ will use weak symbols if they are available.  This
+option exists only for testing, and should not be used by end-users;
+it will result in inferior code and has no benefits.  This option may
+be removed in a future release of G++.
+.Ip "\fB\-nostdinc++\fR" 4
+Do not search for header files in the standard directories specific to
+\*(C+, but do still search the other standard directories.  (This option
+is used when building the \*(C+ library.)
+.PP
+In addition, these optimization, warning, and code generation options
+have meanings only for \*(C+ programs:
+.Ip "\fB\-fno-default-inline\fR" 4
+Do not assume \fBinline\fR for functions defined inside a class scope.
+  Note that these
+functions will have linkage like inline functions; they just won't be
+inlined by default.
+.Ip "\fB\-Wabi\fR (\*(C+ only)" 4
+Warn when G++ generates code that is probably not compatible with the
+vendor-neutral \*(C+ \s-1ABI\s0.  Although an effort has been made to warn about
+all such cases, there are probably some cases that are not warned about,
+even though G++ is generating incompatible code.  There may also be
+cases where warnings are emitted even though the code that is generated
+will be compatible.
+.Sp
+You should rewrite your code to avoid these warnings if you are
+concerned about the fact that code generated by G++ may not be binary
+compatible with code generated by other compilers.
+.Sp
+The known incompatibilities at this point include:
+.Ip "\(bu" 8
+Incorrect handling of tail-padding for bit-fields.  G++ may attempt to
+pack data into the same byte as a base class.  For example:
+.Sp
+.Vb 3
+\&        
+\&        struct A { virtual void f(); int f1 : 1; };
+\&        struct B : public A { int f2 : 1; };
+.Ve
+In this case, G++ will place \f(CWB::f2\fR into the same byte
+as\f(CWA::f1\fR; other compilers will not.  You can avoid this problem
+by explicitly padding \f(CWA\fR so that its size is a multiple of the
+byte size on your platform; that will cause G++ and other compilers to
+layout \f(CWB\fR identically.
+.Ip "\(bu" 8
+Incorrect handling of tail-padding for virtual bases.  G++ does not use
+tail padding when laying out virtual bases.  For example:
+.Sp
+.Vb 4
+\&        
+\&        struct A { virtual void f(); char c1; };
+\&        struct B { B(); char c2; };
+\&        struct C : public A, public virtual B {};
+.Ve
+In this case, G++ will not place \f(CWB\fR into the tail-padding for
+\f(CWA\fR; other compilers will.  You can avoid this problem by
+explicitly padding \f(CWA\fR so that its size is a multiple of its
+alignment (ignoring virtual base classes); that will cause G++ and other
+compilers to layout \f(CWC\fR identically.
+.Ip "\(bu" 8
+Incorrect handling of bit-fields with declared widths greater than that
+of their underlying types, when the bit-fields appear in a union.  For
+example:
+.Sp
+.Vb 2
+\&        
+\&        union U { int i : 4096; };
+.Ve
+Assuming that an \f(CWint\fR does not have 4096 bits, G++ will make the
+union too small by the number of bits in an \f(CWint\fR.
+.Ip "\(bu" 8
+Empty classes can be placed at incorrect offsets.  For example:
+.Sp
+.Vb 9
+\&        
+\&        struct A {};
+\&        
+\&        struct B {
+\&          A a;
+\&          virtual void f ();
+\&        };
+\&        
+\&        struct C : public B, public A {};
+.Ve
+G++ will place the \f(CWA\fR base class of \f(CWC\fR at a nonzero offset;
+it should be placed at offset zero.  G++ mistakenly believes that the
+\f(CWA\fR data member of \f(CWB\fR is already at offset zero.
+.Ip "\(bu" 8
+Names of template functions whose types involve \f(CWtypename\fR or
+template template parameters can be mangled incorrectly.
+.Sp
+.Vb 6
+\&        
+\&        template <typename Q>
+\&        void f(typename Q::X) {}
+\&        
+\&        template <template <typename> class Q>
+\&        void f(typename Q<int>::X) {}
+.Ve
+Instantiations of these templates may be mangled incorrectly.
+.Ip "\fB\-Wctor-dtor-privacy\fR (\*(C+ only)" 4
+Warn when a class seems unusable because all the constructors or
+destructors in that class are private, and it has neither friends nor
+public static member functions.
+.Ip "\fB\-Wnon-virtual-dtor\fR (\*(C+ only)" 4
+Warn when a class appears to be polymorphic, thereby requiring a virtual
+destructor, yet it declares a non-virtual one.
+This warning is enabled by \fB\-Wall\fR.
+.Ip "\fB\-Wreorder\fR (\*(C+ only)" 4
+Warn when the order of member initializers given in the code does not
+match the order in which they must be executed.  For instance:
+.Sp
+.Vb 6
+\&        
+\&        struct A {
+\&          int i;
+\&          int j;
+\&          A(): j (0), i (1) { }
+\&        };
+.Ve
+The compiler will rearrange the member initializers for \fBi\fR
+and \fBj\fR to match the declaration order of the members, emitting
+a warning to that effect.  This warning is enabled by \fB\-Wall\fR.
+.PP
+The following \fB\-W...\fR options are not affected by \fB\-Wall\fR.
+.Ip "\fB\-Weffc++\fR (\*(C+ only)" 4
+Warn about violations of the following style guidelines from Scott Meyers\*(R'
+\fIEffective \*(C+\fR book:
+.Ip "\(bu" 8
+Item 11:  Define a copy constructor and an assignment operator for classes
+with dynamically allocated memory.
+.Ip "\(bu" 8
+Item 12:  Prefer initialization to assignment in constructors.
+.Ip "\(bu" 8
+Item 14:  Make destructors virtual in base classes.
+.Ip "\(bu" 8
+Item 15:  Have \f(CWoperator=\fR return a reference to \f(CW*this\fR.
+.Ip "\(bu" 8
+Item 23:  Don't try to return a reference when you must return an object.
+.Sp
+Also warn about violations of the following style guidelines from
+Scott Meyers\*(R' \fIMore Effective \*(C+\fR book:
+.Ip "\(bu" 8
+Item 6:  Distinguish between prefix and postfix forms of increment and
+decrement operators.
+.Ip "\(bu" 8
+Item 7:  Never overload \f(CW&&\fR, \f(CW||\fR, or \f(CW,\fR.
+.Sp
+When selecting this option, be aware that the standard library
+headers do not obey all of these guidelines; use \fBgrep \-v\fR
+to filter out those warnings.
+.Ip "\fB\-Wno-deprecated\fR (\*(C+ only)" 4
+Do not warn about usage of deprecated features.  
+.Ip "\fB\-Wno-non-template-friend\fR (\*(C+ only)" 4
+Disable warnings when non-templatized friend functions are declared
+within a template.  Since the advent of explicit template specification
+support in G++, if the name of the friend is an unqualified-id (i.e.,
+\fBfriend foo(int)\fR), the \*(C+ language specification demands that the
+friend declare or define an ordinary, nontemplate function.  (Section
+14.5.3).  Before G++ implemented explicit specification, unqualified-ids
+could be interpreted as a particular specialization of a templatized
+function.  Because this non-conforming behavior is no longer the default
+behavior for G++, \fB\-Wnon-template-friend\fR allows the compiler to
+check existing code for potential trouble spots and is on by default.
+This new compiler behavior can be turned off with
+\fB\-Wno-non-template-friend\fR which keeps the conformant compiler code
+but disables the helpful warning.
+.Ip "\fB\-Wold-style-cast\fR (\*(C+ only)" 4
+Warn if an old-style (C\-style) cast to a non-void type is used within
+a \*(C+ program.  The new-style casts (\fBstatic_cast\fR,
+\fBreinterpret_cast\fR, and \fBconst_cast\fR) are less vulnerable to
+unintended effects and much easier to search for.
+.Ip "\fB\-Woverloaded-virtual\fR (\*(C+ only)" 4
+Warn when a function declaration hides virtual functions from a
+base class.  For example, in:
+.Sp
+.Vb 8
+\&        
+\&        struct A {
+\&          virtual void f();
+\&        };
+\&        
+\&        struct B: public A {
+\&          void f(int);
+\&        };
+.Ve
+the \f(CWA\fR class version of \f(CWf\fR is hidden in \f(CWB\fR, and code
+like:
+.Sp
+.Vb 3
+\&        
+\&        B* b;
+\&        b->f();
+.Ve
+will fail to compile.
+.Ip "\fB\-Wno-pmf-conversions\fR (\*(C+ only)" 4
+Disable the diagnostic for converting a bound pointer to member function
+to a plain pointer.
+.Ip "\fB\-Wsign-promo\fR (\*(C+ only)" 4
+Warn when overload resolution chooses a promotion from unsigned or
+enumeral type to a signed type, over a conversion to an unsigned type of
+the same size.  Previous versions of G++ would try to preserve
+unsignedness, but the standard mandates the current behavior.
+.Ip "\fB\-Wsynth\fR (\*(C+ only)" 4
+Warn when G++'s synthesis behavior does not match that of cfront.  For
+instance:
+.Sp
+.Vb 11
+\&        
+\&        struct A {
+\&          operator int ();
+\&          A& operator = (int);
+\&        };
+\&        
+\&        main ()
+\&        {
+\&          A a,b;
+\&          a = b;
+\&        }
+.Ve
+In this example, G++ will synthesize a default \fBA& operator =
+(const A&);\fR, while cfront will use the user-defined \fBoperator =\fR.
+.Sh "Options Controlling Objective-C Dialect"
+(\s-1NOTE\s0: This manual does not describe the Objective-C language itself.  See
+<\fBhttp://gcc.gnu.org/readings.html\fR> for references.)
+.PP
+This section describes the command-line options that are only meaningful
+for Objective-C programs, but you can also use most of the \s-1GNU\s0 compiler
+options regardless of what language your program is in.  For example,
+you might compile a file \f(CWsome_class.m\fR like this:
+.PP
+.Vb 2
+\&        
+\&        gcc -g -fgnu-runtime -O -c some_class.m
+.Ve
+In this example, \fB\-fgnu-runtime\fR is an option meant only for
+Objective-C programs; you can use the other options with any language
+supported by \s-1GCC\s0.
+.PP
+Here is a list of options that are \fIonly\fR for compiling Objective-C
+programs:
+.Ip "\fB\-fconstant-string-class=\fR\fIclass-name\fR" 4
+Use \fIclass-name\fR as the name of the class to instantiate for each
+literal string specified with the syntax \f(CW@"..."\fR.  The default
+class name is \f(CWNXConstantString\fR if the \s-1GNU\s0 runtime is being used, and
+\f(CWNSConstantString\fR if the NeXT runtime is being used (see below).  The
+\fB\-fconstant-cfstrings\fR option, if also present, will override the
+\fB\-fconstant-string-class\fR setting and cause \f(CW@"..."\fR literals
+to be laid out as constant CoreFoundation strings.
+.Ip "\fB\-fgnu-runtime\fR" 4
+Generate object code compatible with the standard \s-1GNU\s0 Objective-C
+runtime.  This is the default for most types of systems.
+.Ip "\fB\-fnext-runtime\fR" 4
+Generate output compatible with the NeXT runtime.  This is the default
+for NeXT\-based systems, including Darwin and Mac \s-1OS\s0 X.  The macro
+\f(CW__NEXT_RUNTIME__\fR is predefined if (and only if) this option is
+used.
+.Ip "\fB\-fno-nil-receivers\fR" 4
+Assume that all Objective-C message dispatches (e.g.,
+\f(CW[receiver message:arg]\fR) in this translation unit ensure that the receiver
+is not \f(CWnil\fR.  This allows for more efficient entry points in the runtime to be
+used.  Currently, this option is only available in conjunction with
+the NeXT runtime on Mac \s-1OS\s0 X 10.3 and later.
+.Ip "\fB\-fobjc-exceptions\fR" 4
+Enable syntactic support for structured exception handling in Objective-C,
+similar to what is offered by \*(C+ and Java.  Currently, this option is only
+available in conjunction with the NeXT runtime on Mac \s-1OS\s0 X 10.3 and later.
+.Sp
+.Vb 24
+\&        
+\&          @try {
+\&            ...
+\&               @throw expr;
+\&            ...
+\&          }
+\&          @catch (AnObjCClass *exc) {
+\&            ...
+\&              @throw expr;
+\&            ...
+\&              @throw;
+\&            ...
+\&          }
+\&          @catch (AnotherClass *exc) {
+\&            ...
+\&          }
+\&          @catch (id allOthers) {
+\&            ...
+\&          }
+\&          @finally {
+\&            ...
+\&              @throw expr;
+\&            ...
+\&          }
+.Ve
+The \f(CW@throw\fR statement may appear anywhere in an Objective-C or
+Objective-\*(C+ program; when used inside of a \f(CW@catch\fR block, the
+\f(CW@throw\fR may appear without an argument (as shown above), in which case
+the object caught by the \f(CW@catch\fR will be rethrown.
+.Sp
+Note that only (pointers to) Objective-C objects may be thrown and
+caught using this scheme.  When an object is thrown, it will be caught
+by the nearest \f(CW@catch\fR clause capable of handling objects of that type,
+analogously to how \f(CWcatch\fR blocks work in \*(C+ and Java.  A
+\f(CW@catch(id ...)\fR clause (as shown above) may also be provided to catch
+any and all Objective-C exceptions not caught by previous \f(CW@catch\fR
+clauses (if any).
+.Sp
+The \f(CW@finally\fR clause, if present, will be executed upon exit from the
+immediately preceding \f(CW@try ... @catch\fR section.  This will happen
+regardless of whether any exceptions are thrown, caught or rethrown
+inside the \f(CW@try ... @catch\fR section, analogously to the behavior
+of the \f(CWfinally\fR clause in Java.
+.Sp
+There are several caveats to using the new exception mechanism:
+.Ip "\(bu" 8
+Although currently designed to be binary compatible with \f(CWNS_HANDLER\fR\-style
+idioms provided by the \f(CWNSException\fR class, the new
+exceptions can only be used on Mac \s-1OS\s0 X 10.3 (Panther) and later
+systems, due to additional functionality needed in the (NeXT) Objective-C
+runtime.
+.Ip "\(bu" 8
+As mentioned above, the new exceptions do not support handling
+types other than Objective-C objects.   Furthermore, when used from
+Objective-\*(C+, the Objective-C exception model does not interoperate with \*(C+
+exceptions at this time.  This means you cannot \f(CW@throw\fR an exception
+from Objective-C and \f(CWcatch\fR it in \*(C+, or vice versa
+(i.e., \f(CWthrow ... @catch\fR).
+.Sp
+The \fB\-fobjc-exceptions\fR switch also enables the use of synchronization
+blocks for thread-safe execution:
+.Sp
+.Vb 4
+\&        
+\&          @synchronized (ObjCClass *guard) {
+\&            ...
+\&          }
+.Ve
+Upon entering the \f(CW@synchronized\fR block, a thread of execution shall
+first check whether a lock has been placed on the corresponding \f(CWguard\fR
+object by another thread.  If it has, the current thread shall wait until
+the other thread relinquishes its lock.  Once \f(CWguard\fR becomes available,
+the current thread will place its own lock on it, execute the code contained in
+the \f(CW@synchronized\fR block, and finally relinquish the lock (thereby
+making \f(CWguard\fR available to other threads).
+.Sp
+Unlike Java, Objective-C does not allow for entire methods to be marked
+\f(CW@synchronized\fR.  Note that throwing exceptions out of
+\f(CW@synchronized\fR blocks is allowed, and will cause the guarding object
+to be unlocked properly.
+.Ip "\fB\-freplace-objc-classes\fR" 4
+Emit a special marker instructing \fBld(1)\fR not to statically link in
+the resulting object file, and allow \fBdyld(1)\fR to load it in at
+run time instead.  This is used in conjunction with the Fix-and-Continue
+debugging mode, where the object file in question may be recompiled and
+dynamically reloaded in the course of program execution, without the need
+to restart the program itself.  Currently, Fix-and-Continue functionality
+is only available in conjunction with the NeXT runtime on Mac \s-1OS\s0 X 10.3
+and later.
+.Ip "\fB\-fzero-link\fR" 4
+When compiling for the NeXT runtime, the compiler ordinarily replaces calls
+to \f(CWobjc_getClass("...")\fR (when the name of the class is known at
+compile time) with static class references that get initialized at load time,
+which improves run-time performance.  Specifying the \fB\-fzero-link\fR flag
+suppresses this behavior and causes calls to \f(CWobjc_getClass("...")\fR
+to be retained.  This is useful in Zero-Link debugging mode, since it allows
+for individual class implementations to be modified during program execution.
+.Ip "\fB\-gen-decls\fR" 4
+Dump interface declarations for all classes seen in the source file to a
+file named \fI\fIsourcename\fR.decl\fR.
+.Ip "\fB\-Wno-protocol\fR" 4
+If a class is declared to implement a protocol, a warning is issued for
+every method in the protocol that is not implemented by the class.  The
+default behavior is to issue a warning for every method not explicitly
+implemented in the class, even if a method implementation is inherited
+from the superclass.  If you use the \f(CW-Wno-protocol\fR option, then
+methods inherited from the superclass are considered to be implemented,
+and no warning is issued for them.
+.Ip "\fB\-Wselector\fR" 4
+Warn if multiple methods of different types for the same selector are
+found during compilation.  The check is performed on the list of methods
+in the final stage of compilation.  Additionally, a check is performed
+for each selector appearing in a \f(CW@selector(...)\fR
+expression, and a corresponding method for that selector has been found
+during compilation.  Because these checks scan the method table only at
+the end of compilation, these warnings are not produced if the final
+stage of compilation is not reached, for example because an error is
+found during compilation, or because the \f(CW-fsyntax-only\fR option is
+being used.
+.Ip "\fB\-Wundeclared-selector\fR" 4
+Warn if a \f(CW@selector(...)\fR expression referring to an
+undeclared selector is found.  A selector is considered undeclared if no
+method with that name has been declared before the
+\f(CW@selector(...)\fR expression, either explicitly in an
+\f(CW@interface\fR or \f(CW@protocol\fR declaration, or implicitly in
+an \f(CW@implementation\fR section.  This option always performs its
+checks as soon as a \f(CW@selector(...)\fR expression is found,
+while \f(CW-Wselector\fR only performs its checks in the final stage of
+compilation.  This also enforces the coding style convention
+that methods and selectors must be declared before being used.
+.Ip "\fB\-print-objc-runtime-info\fR" 4
+Generate C header describing the largest structure that is passed by
+value, if any.
+.Sh "Options to Control Diagnostic Messages Formatting"
+Traditionally, diagnostic messages have been formatted irrespective of
+the output device's aspect (e.g. its width, ...).  The options described
+below can be used to control the diagnostic messages formatting
+algorithm, e.g. how many characters per line, how often source location
+information should be reported.  Right now, only the \*(C+ front end can
+honor these options.  However it is expected, in the near future, that
+the remaining front ends would be able to digest them correctly.
+.Ip "\fB\-fmessage-length=\fR\fIn\fR" 4
+Try to format error messages so that they fit on lines of about \fIn\fR
+characters.  The default is 72 characters for \fBg++\fR and 0 for the rest of
+the front ends supported by \s-1GCC\s0.  If \fIn\fR is zero, then no
+line-wrapping will be done; each error message will appear on a single
+line.
+.Ip "\fB\-fdiagnostics-show-location=once\fR" 4
+Only meaningful in line-wrapping mode.  Instructs the diagnostic messages
+reporter to emit \fIonce\fR source location information; that is, in
+case the message is too long to fit on a single physical line and has to
+be wrapped, the source location won't be emitted (as prefix) again,
+over and over, in subsequent continuation lines.  This is the default
+behavior.
+.Ip "\fB\-fdiagnostics-show-location=every-line\fR" 4
+Only meaningful in line-wrapping mode.  Instructs the diagnostic
+messages reporter to emit the same source location information (as
+prefix) for physical lines that result from the process of breaking
+a message which is too long to fit on a single line.
+.Sh "Options to Request or Suppress Warnings"
+Warnings are diagnostic messages that report constructions which
+are not inherently erroneous but which are risky or suggest there
+may have been an error.
+.PP
+You can request many specific warnings with options beginning \fB\-W\fR,
+for example \fB\-Wimplicit\fR to request warnings on implicit
+declarations.  Each of these specific warning options also has a
+negative form beginning \fB\-Wno-\fR to turn off warnings;
+for example, \fB\-Wno-implicit\fR.  This manual lists only one of the
+two forms, whichever is not the default.
+.PP
+The following options control the amount and kinds of warnings produced
+by \s-1GCC\s0; for further, language-specific options also refer to
+\f(CW@ref\fR{\*(C+ Dialect Options} and \f(CW@ref\fR{Objective-C Dialect Options}.
+.Ip "\fB\-fsyntax-only\fR" 4
+Check the code for syntax errors, but don't do anything beyond that.
+.Ip "\fB\-pedantic\fR" 4
+Issue all the warnings demanded by strict \s-1ISO\s0 C and \s-1ISO\s0 \*(C+;
+reject all programs that use forbidden extensions, and some other
+programs that do not follow \s-1ISO\s0 C and \s-1ISO\s0 \*(C+.  For \s-1ISO\s0 C, follows the
+version of the \s-1ISO\s0 C standard specified by any \fB\-std\fR option used.
+.Sp
+Valid \s-1ISO\s0 C and \s-1ISO\s0 \*(C+ programs should compile properly with or without
+this option (though a rare few will require \fB\-ansi\fR or a
+\fB\-std\fR option specifying the required version of \s-1ISO\s0 C).  However,
+without this option, certain \s-1GNU\s0 extensions and traditional C and \*(C+
+features are supported as well.  With this option, they are rejected.
+.Sp
+\fB\-pedantic\fR does not cause warning messages for use of the
+alternate keywords whose names begin and end with \fB_\|_\fR.  Pedantic
+warnings are also disabled in the expression that follows
+\f(CW__extension__\fR.  However, only system header files should use
+these escape routes; application programs should avoid them.
+.Sp
+Some users try to use \fB\-pedantic\fR to check programs for strict \s-1ISO\s0
+C conformance.  They soon find that it does not do quite what they want:
+it finds some non-\s-1ISO\s0 practices, but not all---only those for which
+\s-1ISO\s0 C \fIrequires\fR a diagnostic, and some others for which
+diagnostics have been added.
+.Sp
+A feature to report any failure to conform to \s-1ISO\s0 C might be useful in
+some instances, but would require considerable additional work and would
+be quite different from \fB\-pedantic\fR.  We don't have plans to
+support such a feature in the near future.
+.Sp
+Where the standard specified with \fB\-std\fR represents a \s-1GNU\s0
+extended dialect of C, such as \fBgnu89\fR or \fBgnu99\fR, there is a
+corresponding \fIbase standard\fR, the version of \s-1ISO\s0 C on which the \s-1GNU\s0
+extended dialect is based.  Warnings from \fB\-pedantic\fR are given
+where they are required by the base standard.  (It would not make sense
+for such warnings to be given only for features not in the specified \s-1GNU\s0
+C dialect, since by definition the \s-1GNU\s0 dialects of C include all
+features the compiler supports with the given option, and there would be
+nothing to warn about.)
+.Ip "\fB\-pedantic-errors\fR" 4
+Like \fB\-pedantic\fR, except that errors are produced rather than
+warnings.
+.Ip "\fB\-w\fR" 4
+Inhibit all warning messages.
+.Ip "\fB\-Wno-import\fR" 4
+Inhibit warning messages about the use of \fB#import\fR.
+.Ip "\fB\-Wchar-subscripts\fR" 4
+Warn if an array subscript has type \f(CWchar\fR.  This is a common cause
+of error, as programmers often forget that this type is signed on some
+machines.
+.Ip "\fB\-Wcomment\fR" 4
+Warn whenever a comment-start sequence \fB/*\fR appears in a \fB/*\fR
+comment, or whenever a Backslash-Newline appears in a \fB//\fR comment.
+.Ip "\fB\-Wformat\fR" 4
+Check calls to \f(CWprintf\fR and \f(CWscanf\fR, etc., to make sure that
+the arguments supplied have types appropriate to the format string
+specified, and that the conversions specified in the format string make
+sense.  This includes standard functions, and others specified by format
+attributes, in the \f(CWprintf\fR,
+\f(CWscanf\fR, \f(CWstrftime\fR and \f(CWstrfmon\fR (an X/Open extension,
+not in the C standard) families.
+.Sp
+The formats are checked against the format features supported by \s-1GNU\s0
+libc version 2.2.  These include all \s-1ISO\s0 C90 and C99 features, as well
+as features from the Single Unix Specification and some \s-1BSD\s0 and \s-1GNU\s0
+extensions.  Other library implementations may not support all these
+features; \s-1GCC\s0 does not support warning about features that go beyond a
+particular library's limitations.  However, if \fB\-pedantic\fR is used
+with \fB\-Wformat\fR, warnings will be given about format features not
+in the selected standard version (but not for \f(CWstrfmon\fR formats,
+since those are not in any version of the C standard).  
+.Sp
+Since \fB\-Wformat\fR also checks for null format arguments for
+several functions, \fB\-Wformat\fR also implies \fB\-Wnonnull\fR.
+.Sp
+\fB\-Wformat\fR is included in \fB\-Wall\fR.  For more control over some
+aspects of format checking, the options \fB\-Wformat-y2k\fR,
+\fB\-Wno-format-extra-args\fR, \fB\-Wno-format-zero-length\fR,
+\fB\-Wformat-nonliteral\fR, \fB\-Wformat-security\fR, and
+\fB\-Wformat=2\fR are available, but are not included in \fB\-Wall\fR.
+.Ip "\fB\-Wformat-y2k\fR" 4
+If \fB\-Wformat\fR is specified, also warn about \f(CWstrftime\fR
+formats which may yield only a two-digit year.
+.Ip "\fB\-Wno-format-extra-args\fR" 4
+If \fB\-Wformat\fR is specified, do not warn about excess arguments to a
+\f(CWprintf\fR or \f(CWscanf\fR format function.  The C standard specifies
+that such arguments are ignored.
+.Sp
+Where the unused arguments lie between used arguments that are
+specified with \fB$\fR operand number specifications, normally
+warnings are still given, since the implementation could not know what
+type to pass to \f(CWva_arg\fR to skip the unused arguments.  However,
+in the case of \f(CWscanf\fR formats, this option will suppress the
+warning if the unused arguments are all pointers, since the Single
+Unix Specification says that such unused arguments are allowed.
+.Ip "\fB\-Wno-format-zero-length\fR" 4
+If \fB\-Wformat\fR is specified, do not warn about zero-length formats.
+The C standard specifies that zero-length formats are allowed.
+.Ip "\fB\-Wformat-nonliteral\fR" 4
+If \fB\-Wformat\fR is specified, also warn if the format string is not a
+string literal and so cannot be checked, unless the format function
+takes its format arguments as a \f(CWva_list\fR.
+.Ip "\fB\-Wformat-security\fR" 4
+If \fB\-Wformat\fR is specified, also warn about uses of format
+functions that represent possible security problems.  At present, this
+warns about calls to \f(CWprintf\fR and \f(CWscanf\fR functions where the
+format string is not a string literal and there are no format arguments,
+as in \f(CWprintf (foo);\fR.  This may be a security hole if the format
+string came from untrusted input and contains \fB%n\fR.  (This is
+currently a subset of what \fB\-Wformat-nonliteral\fR warns about, but
+in future warnings may be added to \fB\-Wformat-security\fR that are not
+included in \fB\-Wformat-nonliteral\fR.)
+.Ip "\fB\-Wformat=2\fR" 4
+Enable \fB\-Wformat\fR plus format checks not included in
+\fB\-Wformat\fR.  Currently equivalent to \fB\-Wformat
+\-Wformat-nonliteral \-Wformat-security \-Wformat-y2k\fR.
+.Ip "\fB\-Wnonnull\fR" 4
+Warn about passing a null pointer for arguments marked as
+requiring a non-null value by the \f(CWnonnull\fR function attribute.
+.Sp
+\fB\-Wnonnull\fR is included in \fB\-Wall\fR and \fB\-Wformat\fR.  It
+can be disabled with the \fB\-Wno-nonnull\fR option.
+.Ip "\fB\-Winit-self\fR (C, \*(C+, and Objective-C only)" 4
+Warn about uninitialized variables which are initialized with themselves.
+Note this option can only be used with the \fB\-Wuninitialized\fR option,
+which in turn only works with \fB\-O1\fR and above.
+.Sp
+For example, \s-1GCC\s0 will warn about \f(CWi\fR being uninitialized in the
+following snippet only when \fB\-Winit-self\fR has been specified:
+       
+       int \fIf()\fR
+       {
+         int i = i;
+         return i;
+       }
+.Ip "\fB\-Wimplicit-int\fR" 4
+Warn when a declaration does not specify a type.
+.Ip "\fB\-Wimplicit-function-declaration\fR" 4
+.Ip "\fB\-Werror-implicit-function-declaration\fR" 4
+Give a warning (or error) whenever a function is used before being
+declared.
+.Ip "\fB\-Wimplicit\fR" 4
+Same as \fB\-Wimplicit-int\fR and \fB\-Wimplicit-function-declaration\fR.
+.Ip "\fB\-Wmain\fR" 4
+Warn if the type of \fBmain\fR is suspicious.  \fBmain\fR should be a
+function with external linkage, returning int, taking either zero
+arguments, two, or three arguments of appropriate types.
+.Ip "\fB\-Wmissing-braces\fR" 4
+Warn if an aggregate or union initializer is not fully bracketed.  In
+the following example, the initializer for \fBa\fR is not fully
+bracketed, but that for \fBb\fR is fully bracketed.
+.Sp
+.Vb 3
+\&        
+\&        int a[2][2] = { 0, 1, 2, 3 };
+\&        int b[2][2] = { { 0, 1 }, { 2, 3 } };
+.Ve
+.Ip "\fB\-Wparentheses\fR" 4
+Warn if parentheses are omitted in certain contexts, such
+as when there is an assignment in a context where a truth value
+is expected, or when operators are nested whose precedence people
+often get confused about.
+.Sp
+Also warn about constructions where there may be confusion to which
+\f(CWif\fR statement an \f(CWelse\fR branch belongs.  Here is an example of
+such a case:
+.Sp
+.Vb 8
+\&        
+\&        {
+\&          if (a)
+\&            if (b)
+\&              foo ();
+\&          else
+\&            bar ();
+\&        }
+.Ve
+In C, every \f(CWelse\fR branch belongs to the innermost possible \f(CWif\fR
+statement, which in this example is \f(CWif (b)\fR.  This is often not
+what the programmer expected, as illustrated in the above example by
+indentation the programmer chose.  When there is the potential for this
+confusion, \s-1GCC\s0 will issue a warning when this flag is specified.
+To eliminate the warning, add explicit braces around the innermost
+\f(CWif\fR statement so there is no way the \f(CWelse\fR could belong to
+the enclosing \f(CWif\fR.  The resulting code would look like this:
+.Sp
+.Vb 10
+\&        
+\&        {
+\&          if (a)
+\&            {
+\&              if (b)
+\&                foo ();
+\&              else
+\&                bar ();
+\&            }
+\&        }
+.Ve
+.Ip "\fB\-Wsequence-point\fR" 4
+Warn about code that may have undefined semantics because of violations
+of sequence point rules in the C standard.
+.Sp
+The C standard defines the order in which expressions in a C program are
+evaluated in terms of \fIsequence points\fR, which represent a partial
+ordering between the execution of parts of the program: those executed
+before the sequence point, and those executed after it.  These occur
+after the evaluation of a full expression (one which is not part of a
+larger expression), after the evaluation of the first operand of a
+\f(CW&&\fR, \f(CW||\fR, \f(CW? :\fR or \f(CW,\fR (comma) operator, before a
+function is called (but after the evaluation of its arguments and the
+expression denoting the called function), and in certain other places.
+Other than as expressed by the sequence point rules, the order of
+evaluation of subexpressions of an expression is not specified.  All
+these rules describe only a partial order rather than a total order,
+since, for example, if two functions are called within one expression
+with no sequence point between them, the order in which the functions
+are called is not specified.  However, the standards committee have
+ruled that function calls do not overlap.
+.Sp
+It is not specified when between sequence points modifications to the
+values of objects take effect.  Programs whose behavior depends on this
+have undefined behavior; the C standard specifies that ``Between the
+previous and next sequence point an object shall have its stored value
+modified at most once by the evaluation of an expression.  Furthermore,
+the prior value shall be read only to determine the value to be
+stored.'\*(R'.  If a program breaks these rules, the results on any
+particular implementation are entirely unpredictable.
+.Sp
+Examples of code with undefined behavior are \f(CWa = a++;\fR, \f(CWa[n]
+= b[n++]\fR and \f(CWa[i++] = i;\fR.  Some more complicated cases are not
+diagnosed by this option, and it may give an occasional false positive
+result, but in general it has been found fairly effective at detecting
+this sort of problem in programs.
+.Sp
+The present implementation of this option only works for C programs.  A
+future implementation may also work for \*(C+ programs.
+.Sp
+The C standard is worded confusingly, therefore there is some debate
+over the precise meaning of the sequence point rules in subtle cases.
+Links to discussions of the problem, including proposed formal
+definitions, may be found on our readings page, at
+<\fBhttp://gcc.gnu.org/readings.html\fR>.
+.Ip "\fB\-Wreturn-type\fR" 4
+Warn whenever a function is defined with a return-type that defaults to
+\f(CWint\fR.  Also warn about any \f(CWreturn\fR statement with no
+return-value in a function whose return-type is not \f(CWvoid\fR.
+.Sp
+For \*(C+, a function without return type always produces a diagnostic
+message, even when \fB\-Wno-return-type\fR is specified.  The only
+exceptions are \fBmain\fR and functions defined in system headers.
+.Ip "\fB\-Wswitch\fR" 4
+Warn whenever a \f(CWswitch\fR statement has an index of enumeral type
+and lacks a \f(CWcase\fR for one or more of the named codes of that
+enumeration.  (The presence of a \f(CWdefault\fR label prevents this
+warning.)  \f(CWcase\fR labels outside the enumeration range also
+provoke warnings when this option is used.
+.Ip "\fB\-Wswitch-default\fR" 4
+Warn whenever a \f(CWswitch\fR statement does not have a \f(CWdefault\fR
+case.
+.Ip "\fB\-Wswitch-enum\fR" 4
+Warn whenever a \f(CWswitch\fR statement has an index of enumeral type
+and lacks a \f(CWcase\fR for one or more of the named codes of that
+enumeration.  \f(CWcase\fR labels outside the enumeration range also
+provoke warnings when this option is used.
+.Ip "\fB\-Wtrigraphs\fR" 4
+Warn if any trigraphs are encountered that might change the meaning of
+the program (trigraphs within comments are not warned about).
+.Ip "\fB\-Wunused-function\fR" 4
+Warn whenever a static function is declared but not defined or a
+non\e-inline static function is unused.
+.Ip "\fB\-Wunused-label\fR" 4
+Warn whenever a label is declared but not used.
+.Sp
+To suppress this warning use the \fBunused\fR attribute.
+.Ip "\fB\-Wunused-parameter\fR" 4
+Warn whenever a function parameter is unused aside from its declaration.
+.Sp
+To suppress this warning use the \fBunused\fR attribute.
+.Ip "\fB\-Wunused-variable\fR" 4
+Warn whenever a local variable or non-constant static variable is unused
+aside from its declaration
+.Sp
+To suppress this warning use the \fBunused\fR attribute.
+.Ip "\fB\-Wunused-value\fR" 4
+Warn whenever a statement computes a result that is explicitly not used.
+.Sp
+To suppress this warning cast the expression to \fBvoid\fR.
+.Ip "\fB\-Wunused\fR" 4
+All the above \fB\-Wunused\fR options combined.
+.Sp
+In order to get a warning about an unused function parameter, you must
+either specify \fB\-Wextra \-Wunused\fR (note that \fB\-Wall\fR implies
+\fB\-Wunused\fR), or separately specify \fB\-Wunused-parameter\fR.
+.Ip "\fB\-Wuninitialized\fR" 4
+Warn if an automatic variable is used without first being initialized or
+if a variable may be clobbered by a \f(CWsetjmp\fR call.
+.Sp
+These warnings are possible only in optimizing compilation,
+because they require data flow information that is computed only
+when optimizing.  If you don't specify \fB\-O\fR, you simply won't
+get these warnings.
+.Sp
+If you want to warn about code which uses the uninitialized value of the
+variable in its own initializer, use the \fB\-Winit-self\fR option.
+.Sp
+These warnings occur only for variables that are candidates for
+register allocation.  Therefore, they do not occur for a variable that
+is declared \f(CWvolatile\fR, or whose address is taken, or whose size
+is other than 1, 2, 4 or 8 bytes.  Also, they do not occur for
+structures, unions or arrays, even when they are in registers.
+.Sp
+Note that there may be no warning about a variable that is used only
+to compute a value that itself is never used, because such
+computations may be deleted by data flow analysis before the warnings
+are printed.
+.Sp
+These warnings are made optional because \s-1GCC\s0 is not smart
+enough to see all the reasons why the code might be correct
+despite appearing to have an error.  Here is one example of how
+this can happen:
+.Sp
+.Vb 13
+\&        
+\&        {
+\&          int x;
+\&          switch (y)
+\&            {
+\&            case 1: x = 1;
+\&              break;
+\&            case 2: x = 4;
+\&              break;
+\&            case 3: x = 5;
+\&            }
+\&          foo (x);
+\&        }
+.Ve
+If the value of \f(CWy\fR is always 1, 2 or 3, then \f(CWx\fR is
+always initialized, but \s-1GCC\s0 doesn't know this.  Here is
+another common case:
+.Sp
+.Vb 7
+\&        
+\&        {
+\&          int save_y;
+\&          if (change_y) save_y = y, y = new_y;
+\&          ...
+\&          if (change_y) y = save_y;
+\&        }
+.Ve
+This has no bug because \f(CWsave_y\fR is used only if it is set.
+.Sp
+This option also warns when a non-volatile automatic variable might be
+changed by a call to \f(CWlongjmp\fR.  These warnings as well are possible
+only in optimizing compilation.
+.Sp
+The compiler sees only the calls to \f(CWsetjmp\fR.  It cannot know
+where \f(CWlongjmp\fR will be called; in fact, a signal handler could
+call it at any point in the code.  As a result, you may get a warning
+even when there is in fact no problem because \f(CWlongjmp\fR cannot
+in fact be called at the place which would cause a problem.
+.Sp
+Some spurious warnings can be avoided if you declare all the functions
+you use that never return as \f(CWnoreturn\fR.  
+.Ip "\fB\-Wunknown-pragmas\fR" 4
+Warn when a #pragma directive is encountered which is not understood by
+\s-1GCC\s0.  If this command line option is used, warnings will even be issued
+for unknown pragmas in system header files.  This is not the case if
+the warnings were only enabled by the \fB\-Wall\fR command line option.
+.Ip "\fB\-Wstrict-aliasing\fR" 4
+This option is only active when \fB\-fstrict-aliasing\fR is active.
+It warns about code which might break the strict aliasing rules that the
+compiler is using for optimization. The warning does not catch all
+cases, but does attempt to catch the more common pitfalls. It is
+included in \fB\-Wall\fR.
+.Ip "\fB\-Wall\fR" 4
+All of the above \fB\-W\fR options combined.  This enables all the
+warnings about constructions that some users consider questionable, and
+that are easy to avoid (or modify to prevent the warning), even in
+conjunction with macros.  This also enables some language-specific
+warnings described in \f(CW@ref\fR{\*(C+ Dialect Options} and
+\f(CW@ref\fR{Objective-C Dialect Options}.
+.PP
+The following \fB\-W...\fR options are not implied by \fB\-Wall\fR.
+Some of them warn about constructions that users generally do not
+consider questionable, but which occasionally you might wish to check
+for; others warn about constructions that are necessary or hard to avoid
+in some cases, and there is no simple way to modify the code to suppress
+the warning.
+.Ip "\fB\-Wextra\fR" 4
+(This option used to be called \fB\-W\fR.  The older name is still
+supported, but the newer name is more descriptive.)  Print extra warning
+messages for these events:
+.Ip "\(bu" 8
+A function can return either with or without a value.  (Falling
+off the end of the function body is considered returning without
+a value.)  For example, this function would evoke such a
+warning:
+.Sp
+.Vb 6
+\&        
+\&        foo (a)
+\&        {
+\&          if (a > 0)
+\&            return a;
+\&        }
+.Ve
+.Ip "\(bu" 8
+An expression-statement or the left-hand side of a comma expression
+contains no side effects.
+To suppress the warning, cast the unused expression to void.
+For example, an expression such as \fBx[i,j]\fR will cause a warning,
+but \fBx[(void)i,j]\fR will not.
+.Ip "\(bu" 8
+An unsigned value is compared against zero with \fB<\fR or \fB>=\fR.
+.Ip "\(bu" 8
+A comparison like \fBx<=y<=z\fR appears; this is equivalent to
+\fB(x<=y ? 1 : 0) <= z\fR, which is a different interpretation from
+that of ordinary mathematical notation.
+.Ip "\(bu" 8
+Storage-class specifiers like \f(CWstatic\fR are not the first things in
+a declaration.  According to the C Standard, this usage is obsolescent.
+.Ip "\(bu" 8
+The return type of a function has a type qualifier such as \f(CWconst\fR.
+Such a type qualifier has no effect, since the value returned by a
+function is not an lvalue.  (But don't warn about the \s-1GNU\s0 extension of
+\f(CWvolatile void\fR return types.  That extension will be warned about
+if \fB\-pedantic\fR is specified.)
+.Ip "\(bu" 8
+If \fB\-Wall\fR or \fB\-Wunused\fR is also specified, warn about unused
+arguments.
+.Ip "\(bu" 8
+A comparison between signed and unsigned values could produce an
+incorrect result when the signed value is converted to unsigned.
+(But don't warn if \fB\-Wno-sign-compare\fR is also specified.)
+.Ip "\(bu" 8
+An aggregate has an initializer which does not initialize all members.
+For example, the following code would cause such a warning, because
+\f(CWx.h\fR would be implicitly initialized to zero:
+.Sp
+.Vb 3
+\&        
+\&        struct s { int f, g, h; };
+\&        struct s x = { 3, 4 };
+.Ve
+.Ip "\(bu" 8
+A function parameter is declared without a type specifier in K&R\-style
+functions:
+.Sp
+.Vb 2
+\&        
+\&        void foo(bar) { }
+.Ve
+.Ip "\(bu" 8
+An empty body occurs in an \fBif\fR or \fBelse\fR statement.
+.Ip "\(bu" 8
+A pointer is compared against integer zero with \fB<\fR, \fB<=\fR,
+\fB>\fR, or \fB>=\fR.
+.Ip "\(bu" 8
+A variable might be changed by \fBlongjmp\fR or \fBvfork\fR.
+.Ip "\(bu" 8
+Any of several floating-point events that often indicate errors, such as
+overflow, underflow, loss of precision, etc.
+.Ip "*<(\*(C+ only)>" 8
+An enumerator and a non-enumerator both appear in a conditional expression.
+.Ip "*<(\*(C+ only)>" 8
+A non-static reference or non-static \fBconst\fR member appears in a
+class without constructors.
+.Ip "*<(\*(C+ only)>" 8
+Ambiguous virtual bases.
+.Ip "*<(\*(C+ only)>" 8
+Subscripting an array which has been declared \fBregister\fR.
+.Ip "*<(\*(C+ only)>" 8
+Taking the address of a variable which has been declared \fBregister\fR.
+.Ip "*<(\*(C+ only)>" 8
+A base class is not initialized in a derived class\*(R' copy constructor.
+.Ip "\fB\-Wno-div-by-zero\fR" 4
+Do not warn about compile-time integer division by zero.  Floating point
+division by zero is not warned about, as it can be a legitimate way of
+obtaining infinities and NaNs.
+.Ip "\fB\-Wsystem-headers\fR" 4
+Print warning messages for constructs found in system header files.
+Warnings from system headers are normally suppressed, on the assumption
+that they usually do not indicate real problems and would only make the
+compiler output harder to read.  Using this command line option tells
+\s-1GCC\s0 to emit warnings from system headers as if they occurred in user
+code.  However, note that using \fB\-Wall\fR in conjunction with this
+option will \fInot\fR warn about unknown pragmas in system
+headers---for that, \fB\-Wunknown-pragmas\fR must also be used.
+.Ip "\fB\-Wfloat-equal\fR" 4
+Warn if floating point values are used in equality comparisons.
+.Sp
+The idea behind this is that sometimes it is convenient (for the
+programmer) to consider floating-point values as approximations to
+infinitely precise real numbers.  If you are doing this, then you need
+to compute (by analyzing the code, or in some other way) the maximum or
+likely maximum error that the computation introduces, and allow for it
+when performing comparisons (and when producing output, but that's a
+different problem).  In particular, instead of testing for equality, you
+would check to see whether the two values have ranges that overlap; and
+this is done with the relational operators, so equality comparisons are
+probably mistaken.
+.Ip "\fB\-Wtraditional\fR (C only)" 4
+Warn about certain constructs that behave differently in traditional and
+\s-1ISO\s0 C.  Also warn about \s-1ISO\s0 C constructs that have no traditional C
+equivalent, and/or problematic constructs which should be avoided.
+.Ip "\(bu" 8
+Macro parameters that appear within string literals in the macro body.
+In traditional C macro replacement takes place within string literals,
+but does not in \s-1ISO\s0 C.
+.Ip "\(bu" 8
+In traditional C, some preprocessor directives did not exist.
+Traditional preprocessors would only consider a line to be a directive
+if the \fB#\fR appeared in column 1 on the line.  Therefore
+\fB\-Wtraditional\fR warns about directives that traditional C
+understands but would ignore because the \fB#\fR does not appear as the
+first character on the line.  It also suggests you hide directives like
+\fB#pragma\fR not understood by traditional C by indenting them.  Some
+traditional implementations would not recognize \fB#elif\fR, so it
+suggests avoiding it altogether.
+.Ip "\(bu" 8
+A function-like macro that appears without arguments.
+.Ip "\(bu" 8
+The unary plus operator.
+.Ip "\(bu" 8
+The \fBU\fR integer constant suffix, or the \fBF\fR or \fBL\fR floating point
+constant suffixes.  (Traditional C does support the \fBL\fR suffix on integer
+constants.)  Note, these suffixes appear in macros defined in the system
+headers of most modern systems, e.g. the \fB_MIN\fR/\fB_MAX\fR macros in \f(CW<limits.h>\fR.
+Use of these macros in user code might normally lead to spurious
+warnings, however \s-1GCC\s0's integrated preprocessor has enough context to
+avoid warning in these cases.
+.Ip "\(bu" 8
+A function declared external in one block and then used after the end of
+the block.
+.Ip "\(bu" 8
+A \f(CWswitch\fR statement has an operand of type \f(CWlong\fR.
+.Ip "\(bu" 8
+A non-\f(CWstatic\fR function declaration follows a \f(CWstatic\fR one.
+This construct is not accepted by some traditional C compilers.
+.Ip "\(bu" 8
+The \s-1ISO\s0 type of an integer constant has a different width or
+signedness from its traditional type.  This warning is only issued if
+the base of the constant is ten.  I.e. hexadecimal or octal values, which
+typically represent bit patterns, are not warned about.
+.Ip "\(bu" 8
+Usage of \s-1ISO\s0 string concatenation is detected.
+.Ip "\(bu" 8
+Initialization of automatic aggregates.
+.Ip "\(bu" 8
+Identifier conflicts with labels.  Traditional C lacks a separate
+namespace for labels.
+.Ip "\(bu" 8
+Initialization of unions.  If the initializer is zero, the warning is
+omitted.  This is done under the assumption that the zero initializer in
+user code appears conditioned on e.g. \f(CW__STDC__\fR to avoid missing
+initializer warnings and relies on default initialization to zero in the
+traditional C case.
+.Ip "\(bu" 8
+Conversions by prototypes between fixed/floating point values and vice
+versa.  The absence of these prototypes when compiling with traditional
+C would cause serious problems.  This is a subset of the possible
+conversion warnings, for the full set use \fB\-Wconversion\fR.
+.Ip "\(bu" 8
+Use of \s-1ISO\s0 C style function definitions.  This warning intentionally is
+\fInot\fR issued for prototype declarations or variadic functions
+because these \s-1ISO\s0 C features will appear in your code when using
+libiberty's traditional C compatibility macros, \f(CWPARAMS\fR and
+\f(CWVPARAMS\fR.  This warning is also bypassed for nested functions
+because that feature is already a \s-1GCC\s0 extension and thus not relevant to
+traditional C compatibility.
+.Ip "\fB\-Wdeclaration-after-statement\fR (C only)" 4
+Warn when a declaration is found after a statement in a block.  This
+construct, known from \*(C+, was introduced with \s-1ISO\s0 C99 and is by default
+allowed in \s-1GCC\s0.  It is not supported by \s-1ISO\s0 C90 and was not supported by
+\s-1GCC\s0 versions before \s-1GCC\s0 3.0.  
+.Ip "\fB\-Wundef\fR" 4
+Warn if an undefined identifier is evaluated in an \fB#if\fR directive.
+.Ip "\fB\-Wendif-labels\fR" 4
+Warn whenever an \fB#else\fR or an \fB#endif\fR are followed by text.
+.Ip "\fB\-Wshadow\fR" 4
+Warn whenever a local variable shadows another local variable, parameter or
+global variable or whenever a built-in function is shadowed.
+.Ip "\fB\-Wlarger-than-\fR\fIlen\fR" 4
+Warn whenever an object of larger than \fIlen\fR bytes is defined.
+.Ip "\fB\-Wpointer-arith\fR" 4
+Warn about anything that depends on the ``size of'\*(R' a function type or
+of \f(CWvoid\fR.  \s-1GNU\s0 C assigns these types a size of 1, for
+convenience in calculations with \f(CWvoid *\fR pointers and pointers
+to functions.
+.Ip "\fB\-Wbad-function-cast\fR (C only)" 4
+Warn whenever a function call is cast to a non-matching type.
+For example, warn if \f(CWint malloc()\fR is cast to \f(CWanything *\fR.
+.Ip "\fB\-Wcast-qual\fR" 4
+Warn whenever a pointer is cast so as to remove a type qualifier from
+the target type.  For example, warn if a \f(CWconst char *\fR is cast
+to an ordinary \f(CWchar *\fR.
+.Ip "\fB\-Wcast-align\fR" 4
+Warn whenever a pointer is cast such that the required alignment of the
+target is increased.  For example, warn if a \f(CWchar *\fR is cast to
+an \f(CWint *\fR on machines where integers can only be accessed at
+two- or four-byte boundaries.
+.Ip "\fB\-Wwrite-strings\fR" 4
+When compiling C, give string constants the type \f(CWconst
+char[\fIlength\fR]\fR so that
+copying the address of one into a non-\f(CWconst\fR \f(CWchar *\fR
+pointer will get a warning; when compiling \*(C+, warn about the
+deprecated conversion from string constants to \f(CWchar *\fR.
+These warnings will help you find at
+compile time code that can try to write into a string constant, but
+only if you have been very careful about using \f(CWconst\fR in
+declarations and prototypes.  Otherwise, it will just be a nuisance;
+this is why we did not make \fB\-Wall\fR request these warnings.
+.Ip "\fB\-Wconversion\fR" 4
+Warn if a prototype causes a type conversion that is different from what
+would happen to the same argument in the absence of a prototype.  This
+includes conversions of fixed point to floating and vice versa, and
+conversions changing the width or signedness of a fixed point argument
+except when the same as the default promotion.
+.Sp
+Also, warn if a negative integer constant expression is implicitly
+converted to an unsigned type.  For example, warn about the assignment
+\f(CWx = -1\fR if \f(CWx\fR is unsigned.  But do not warn about explicit
+casts like \f(CW(unsigned) -1\fR.
+.Ip "\fB\-Wsign-compare\fR" 4
+Warn when a comparison between signed and unsigned values could produce
+an incorrect result when the signed value is converted to unsigned.
+This warning is also enabled by \fB\-Wextra\fR; to get the other warnings
+of \fB\-Wextra\fR without this warning, use \fB\-Wextra \-Wno-sign-compare\fR.
+.Ip "\fB\-Waggregate-return\fR" 4
+Warn if any functions that return structures or unions are defined or
+called.  (In languages where you can return an array, this also elicits
+a warning.)
+.Ip "\fB\-Wstrict-prototypes\fR (C only)" 4
+Warn if a function is declared or defined without specifying the
+argument types.  (An old-style function definition is permitted without
+a warning if preceded by a declaration which specifies the argument
+types.)
+.Ip "\fB\-Wold-style-definition\fR (C only)" 4
+Warn if an old-style function definition is used.  A warning is given
+even if there is a previous prototype.
+.Ip "\fB\-Wmissing-prototypes\fR (C only)" 4
+Warn if a global function is defined without a previous prototype
+declaration.  This warning is issued even if the definition itself
+provides a prototype.  The aim is to detect global functions that fail
+to be declared in header files.
+.Ip "\fB\-Wmissing-declarations\fR (C only)" 4
+Warn if a global function is defined without a previous declaration.
+Do so even if the definition itself provides a prototype.
+Use this option to detect global functions that are not declared in
+header files.
+.Ip "\fB\-Wmissing-noreturn\fR" 4
+Warn about functions which might be candidates for attribute \f(CWnoreturn\fR.
+Note these are only possible candidates, not absolute ones.  Care should
+be taken to manually verify functions actually do not ever return before
+adding the \f(CWnoreturn\fR attribute, otherwise subtle code generation
+bugs could be introduced.  You will not get a warning for \f(CWmain\fR in
+hosted C environments.
+.Ip "\fB\-Wmissing-format-attribute\fR" 4
+If \fB\-Wformat\fR is enabled, also warn about functions which might be
+candidates for \f(CWformat\fR attributes.  Note these are only possible
+candidates, not absolute ones.  \s-1GCC\s0 will guess that \f(CWformat\fR
+attributes might be appropriate for any function that calls a function
+like \f(CWvprintf\fR or \f(CWvscanf\fR, but this might not always be the
+case, and some functions for which \f(CWformat\fR attributes are
+appropriate may not be detected.  This option has no effect unless
+\fB\-Wformat\fR is enabled (possibly by \fB\-Wall\fR).
+.Ip "\fB\-Wno-multichar\fR" 4
+Do not warn if a multicharacter constant (\fB'\s-1FOOF\s0\*(R'\fR) is used.
+Usually they indicate a typo in the user's code, as they have
+implementation-defined values, and should not be used in portable code.
+.Ip "\fB\-Wno-deprecated-declarations\fR" 4
+Do not warn about uses of functions, variables, and types marked as
+deprecated by using the \f(CWdeprecated\fR attribute.
+(@pxref{Function Attributes}, \f(CW@pxref\fR{Variable Attributes},
+\f(CW@pxref\fR{Type Attributes}.)
+.Ip "\fB\-Wpacked\fR" 4
+Warn if a structure is given the packed attribute, but the packed
+attribute has no effect on the layout or size of the structure.
+Such structures may be mis-aligned for little benefit.  For
+instance, in this code, the variable \f(CWf.x\fR in \f(CWstruct bar\fR
+will be misaligned even though \f(CWstruct bar\fR does not itself
+have the packed attribute:
+.Sp
+.Vb 9
+\&        
+\&        struct foo {
+\&          int x;
+\&          char a, b, c, d;
+\&        } __attribute__((packed));
+\&        struct bar {
+\&          char z;
+\&          struct foo f;
+\&        };
+.Ve
+.Ip "\fB\-Wpadded\fR" 4
+Warn if padding is included in a structure, either to align an element
+of the structure or to align the whole structure.  Sometimes when this
+happens it is possible to rearrange the fields of the structure to
+reduce the padding and so make the structure smaller.
+.Ip "\fB\-Wredundant-decls\fR" 4
+Warn if anything is declared more than once in the same scope, even in
+cases where multiple declaration is valid and changes nothing.
+.Ip "\fB\-Wnested-externs\fR (C only)" 4
+Warn if an \f(CWextern\fR declaration is encountered within a function.
+.Ip "\fB\-Wunreachable-code\fR" 4
+Warn if the compiler detects that code will never be executed.
+.Sp
+This option is intended to warn when the compiler detects that at
+least a whole line of source code will never be executed, because
+some condition is never satisfied or because it is after a
+procedure that never returns.
+.Sp
+It is possible for this option to produce a warning even though there
+are circumstances under which part of the affected line can be executed,
+so care should be taken when removing apparently-unreachable code.
+.Sp
+For instance, when a function is inlined, a warning may mean that the
+line is unreachable in only one inlined copy of the function.
+.Sp
+This option is not made part of \fB\-Wall\fR because in a debugging
+version of a program there is often substantial code which checks
+correct functioning of the program and is, hopefully, unreachable
+because the program does work.  Another common use of unreachable
+code is to provide behavior which is selectable at compile-time.
+.Ip "\fB\-Winline\fR" 4
+Warn if a function can not be inlined and it was declared as inline.
+Even with this option, the compiler will not warn about failures to
+inline functions declared in system headers.
+.Sp
+The compiler uses a variety of heuristics to determine whether or not
+to inline a function.  For example, the compiler takes into account
+the size of the function being inlined and the the amount of inlining
+that has already been done in the current function.  Therefore,
+seemingly insignificant changes in the source program can cause the
+warnings produced by \fB\-Winline\fR to appear or disappear.
+.Ip "\fB\-Wno-invalid-offsetof\fR (\*(C+ only)" 4
+Suppress warnings from applying the \fBoffsetof\fR macro to a non-\s-1POD\s0
+type.  According to the 1998 \s-1ISO\s0 \*(C+ standard, applying \fBoffsetof\fR
+to a non-\s-1POD\s0 type is undefined.  In existing \*(C+ implementations,
+however, \fBoffsetof\fR typically gives meaningful results even when
+applied to certain kinds of non-\s-1POD\s0 types. (Such as a simple
+\fBstruct\fR that fails to be a \s-1POD\s0 type only by virtue of having a
+constructor.)  This flag is for users who are aware that they are
+writing nonportable code and who have deliberately chosen to ignore the
+warning about it.
+.Sp
+The restrictions on \fBoffsetof\fR may be relaxed in a future version
+of the \*(C+ standard.
+.Ip "\fB\-Winvalid-pch\fR" 4
+Warn if a precompiled header is found in
+the search path but can't be used.
+.Ip "\fB\-Wlong-long\fR" 4
+Warn if \fBlong long\fR type is used.  This is default.  To inhibit
+the warning messages, use \fB\-Wno-long-long\fR.  Flags
+\fB\-Wlong-long\fR and \fB\-Wno-long-long\fR are taken into account
+only when \fB\-pedantic\fR flag is used.
+.Ip "\fB\-Wdisabled-optimization\fR" 4
+Warn if a requested optimization pass is disabled.  This warning does
+not generally indicate that there is anything wrong with your code; it
+merely indicates that \s-1GCC\s0's optimizers were unable to handle the code
+effectively.  Often, the problem is that your code is too big or too
+complex; \s-1GCC\s0 will refuse to optimize programs when the optimization
+itself is likely to take inordinate amounts of time.
+.Ip "\fB\-Werror\fR" 4
+Make all warnings into errors.
+.Sh "Options for Debugging Your Program or \s-1GCC\s0"
+\s-1GCC\s0 has various special options that are used for debugging
+either your program or \s-1GCC\s0:
+.Ip "\fB\-g\fR" 4
+Produce debugging information in the operating system's native format
+(stabs, \s-1COFF\s0, \s-1XCOFF\s0, or \s-1DWARF\s0).  \s-1GDB\s0 can work with this debugging
+information.
+.Sp
+On most systems that use stabs format, \fB\-g\fR enables use of extra
+debugging information that only \s-1GDB\s0 can use; this extra information
+makes debugging work better in \s-1GDB\s0 but will probably make other debuggers
+crash or
+refuse to read the program.  If you want to control for certain whether
+to generate the extra information, use \fB\-gstabs+\fR, \fB\-gstabs\fR,
+\fB\-gxcoff+\fR, \fB\-gxcoff\fR, or \fB\-gvms\fR (see below).
+.Sp
+Unlike most other C compilers, \s-1GCC\s0 allows you to use \fB\-g\fR with
+\fB\-O\fR.  The shortcuts taken by optimized code may occasionally
+produce surprising results: some variables you declared may not exist
+at all; flow of control may briefly move where you did not expect it;
+some statements may not be executed because they compute constant
+results or their values were already at hand; some statements may
+execute in different places because they were moved out of loops.
+.Sp
+Nevertheless it proves possible to debug optimized output.  This makes
+it reasonable to use the optimizer for programs that might have bugs.
+.Sp
+The following options are useful when \s-1GCC\s0 is generated with the
+capability for more than one debugging format.
+.Ip "\fB\-ggdb\fR" 4
+Produce debugging information for use by \s-1GDB\s0.  This means to use the
+most expressive format available (\s-1DWARF\s0 2, stabs, or the native format
+if neither of those are supported), including \s-1GDB\s0 extensions if at all
+possible.
+.Ip "\fB\-gstabs\fR" 4
+Produce debugging information in stabs format (if that is supported),
+without \s-1GDB\s0 extensions.  This is the format used by \s-1DBX\s0 on most \s-1BSD\s0
+systems.  On \s-1MIPS\s0, Alpha and System V Release 4 systems this option
+produces stabs debugging output which is not understood by \s-1DBX\s0 or \s-1SDB\s0.
+On System V Release 4 systems this option requires the \s-1GNU\s0 assembler.
+.Ip "\fB\-feliminate-unused-debug-symbols\fR" 4
+Produce debugging information in stabs format (if that is supported),
+for only symbols that are actually used.
+.Ip "\fB\-gstabs+\fR" 4
+Produce debugging information in stabs format (if that is supported),
+using \s-1GNU\s0 extensions understood only by the \s-1GNU\s0 debugger (\s-1GDB\s0).  The
+use of these extensions is likely to make other debuggers crash or
+refuse to read the program.
+.Ip "\fB\-gcoff\fR" 4
+Produce debugging information in \s-1COFF\s0 format (if that is supported).
+This is the format used by \s-1SDB\s0 on most System V systems prior to
+System V Release 4.
+.Ip "\fB\-gxcoff\fR" 4
+Produce debugging information in \s-1XCOFF\s0 format (if that is supported).
+This is the format used by the \s-1DBX\s0 debugger on \s-1IBM\s0 \s-1RS/6000\s0 systems.
+.Ip "\fB\-gxcoff+\fR" 4
+Produce debugging information in \s-1XCOFF\s0 format (if that is supported),
+using \s-1GNU\s0 extensions understood only by the \s-1GNU\s0 debugger (\s-1GDB\s0).  The
+use of these extensions is likely to make other debuggers crash or
+refuse to read the program, and may cause assemblers other than the \s-1GNU\s0
+assembler (\s-1GAS\s0) to fail with an error.
+.Ip "\fB\-gdwarf-2\fR" 4
+Produce debugging information in \s-1DWARF\s0 version 2 format (if that is
+supported).  This is the format used by \s-1DBX\s0 on \s-1IRIX\s0 6.
+.Ip "\fB\-gvms\fR" 4
+Produce debugging information in \s-1VMS\s0 debug format (if that is
+supported).  This is the format used by \s-1DEBUG\s0 on \s-1VMS\s0 systems.
+.Ip "\fB\-g\fR\fIlevel\fR" 4
+.Ip "\fB\-ggdb\fR\fIlevel\fR" 4
+.Ip "\fB\-gstabs\fR\fIlevel\fR" 4
+.Ip "\fB\-gcoff\fR\fIlevel\fR" 4
+.Ip "\fB\-gxcoff\fR\fIlevel\fR" 4
+.Ip "\fB\-gvms\fR\fIlevel\fR" 4
+Request debugging information and also use \fIlevel\fR to specify how
+much information.  The default level is 2.
+.Sp
+Level 1 produces minimal information, enough for making backtraces in
+parts of the program that you don't plan to debug.  This includes
+descriptions of functions and external variables, but no information
+about local variables and no line numbers.
+.Sp
+Level 3 includes extra information, such as all the macro definitions
+present in the program.  Some debuggers support macro expansion when
+you use \fB\-g3\fR.
+.Sp
+Note that in order to avoid confusion between \s-1DWARF1\s0 debug level 2,
+and \s-1DWARF2\s0 \fB\-gdwarf-2\fR does not accept a concatenated debug
+level.  Instead use an additional \fB\-g\fR\fIlevel\fR option to
+change the debug level for \s-1DWARF2\s0.
+.Ip "\fB\-feliminate-dwarf2-dups\fR" 4
+Compress \s-1DWARF2\s0 debugging information by eliminating duplicated
+information about each symbol.  This option only makes sense when
+generating \s-1DWARF2\s0 debugging information with \fB\-gdwarf-2\fR.
+.Ip "\fB\-p\fR" 4
+Generate extra code to write profile information suitable for the
+analysis program \fBprof\fR.  You must use this option when compiling
+the source files you want data about, and you must also use it when
+linking.
+.Ip "\fB\-pg\fR" 4
+Generate extra code to write profile information suitable for the
+analysis program \fBgprof\fR.  You must use this option when compiling
+the source files you want data about, and you must also use it when
+linking.
+.Ip "\fB\-Q\fR" 4
+Makes the compiler print out each function name as it is compiled, and
+print some statistics about each pass when it finishes.
+.Ip "\fB\-ftime-report\fR" 4
+Makes the compiler print some statistics about the time consumed by each
+pass when it finishes.
+.Ip "\fB\-fmem-report\fR" 4
+Makes the compiler print some statistics about permanent memory
+allocation when it finishes.
+.Ip "\fB\-fprofile-arcs\fR" 4
+Add code so that program flow \fIarcs\fR are instrumented.  During
+execution the program records how many times each branch and call is
+executed and how many times it is taken or returns.  When the compiled
+program exits it saves this data to a file called
+\fI\fIauxname\fR.gcda\fR for each source file. The data may be used for
+profile-directed optimizations (\fB\-fbranch-probabilities\fR), or for
+test coverage analysis (\fB\-ftest-coverage\fR). Each object file's
+\fIauxname\fR is generated from the name of the output file, if
+explicitly specified and it is not the final executable, otherwise it is
+the basename of the source file. In both cases any suffix is removed
+(e.g.  \fIfoo.gcda\fR for input file \fIdir/foo.c\fR, or
+\fIdir/foo.gcda\fR for output file specified as \fB\-o dir/foo.o\fR).
+.Ip "@bullet" 8
+Compile the source files with \fB\-fprofile-arcs\fR plus optimization
+and code generation options. For test coverage analysis, use the
+additional \fB\-ftest-coverage\fR option. You do not need to profile
+every source file in a program.
+.Ip "@cvmmfu" 8
+Link your object files with \fB\-lgcov\fR or \fB\-fprofile-arcs\fR
+(the latter implies the former).
+.Ip "@dwnngv" 8
+Run the program on a representative workload to generate the arc profile
+information. This may be repeated any number of times. You can run
+concurrent instances of your program, and provided that the file system
+supports locking, the data files will be correctly updated. Also
+\f(CWfork\fR calls are detected and correctly handled (double counting
+will not happen).
+.Ip "@exoohw" 8
+For profile-directed optimizations, compile the source files again with
+the same optimization and code generation options plus
+\fB\-fbranch-probabilities\fR.
+.Ip "@fyppix" 8
+For test coverage analysis, use \fBgcov\fR to produce human readable
+information from the \fI.gcno\fR and \fI.gcda\fR files. Refer to the
+\fBgcov\fR documentation for further information.
+.Sp
+With \fB\-fprofile-arcs\fR, for each function of your program \s-1GCC\s0
+creates a program flow graph, then finds a spanning tree for the graph.
+Only arcs that are not on the spanning tree have to be instrumented: the
+compiler adds code to count the number of times that these arcs are
+executed.  When an arc is the only exit or only entrance to a block, the
+instrumentation code can be added to the block; otherwise, a new basic
+block must be created to hold the instrumentation code.
+.Ip "\fB\-ftest-coverage\fR" 4
+Produce a notes file that the \fBgcov\fR code-coverage utility can use to
+show program coverage. Each source file's note file is called
+\fI\fIauxname\fR.gcno\fR. Refer to the \fB\-fprofile-arcs\fR option
+above for a description of \fIauxname\fR and instructions on how to
+generate test coverage data. Coverage data will match the source files
+more closely, if you do not optimize.
+.Ip "\fB\-d\fR\fIletters\fR" 4
+Says to make debugging dumps during compilation at times specified by
+\fIletters\fR.  This is used for debugging the compiler.  The file names
+for most of the dumps are made by appending a pass number and a word to
+the \fIdumpname\fR. \fIdumpname\fR is generated from the name of the
+output file, if explicitly specified and it is not an executable,
+otherwise it is the basename of the source file. In both cases any
+suffix is removed (e.g.  \fIfoo.01.rtl\fR or \fIfoo.02.sibling\fR).
+Here are the possible letters for use in \fIletters\fR, and their
+meanings:
+.Ip "\fBA\fR" 8
+Annotate the assembler output with miscellaneous debugging information.
+.Ip "\fBb\fR" 8
+Dump after computing branch probabilities, to \fI\fIfile\fR.12.bp\fR.
+.Ip "\fBB\fR" 8
+Dump after block reordering, to \fI\fIfile\fR.31.bbro\fR.
+.Ip "\fBc\fR" 8
+Dump after instruction combination, to the file \fI\fIfile\fR.20.combine\fR.
+.Ip "\fBC\fR" 8
+Dump after the first if conversion, to the file \fI\fIfile\fR.14.ce1\fR.
+Also dump after the second if conversion, to the file \fI\fIfile\fR.21.ce2\fR.
+.Ip "\fBd\fR" 8
+Dump after branch target load optimization, to to \fI\fIfile\fR.32.btl\fR.
+Also dump after delayed branch scheduling, to \fI\fIfile\fR.36.dbr\fR.
+.Ip "\fBD\fR" 8
+Dump all macro definitions, at the end of preprocessing, in addition to
+normal output.
+.Ip "\fBE\fR" 8
+Dump after the third if conversion, to \fI\fIfile\fR.30.ce3\fR.
+.Ip "\fBf\fR" 8
+Dump after control and data flow analysis, to \fI\fIfile\fR.11.cfg\fR.
+Also dump after life analysis, to \fI\fIfile\fR.19.life\fR.
+.Ip "\fBF\fR" 8
+Dump after purging \f(CWADDRESSOF\fR codes, to \fI\fIfile\fR.07.addressof\fR.
+.Ip "\fBg\fR" 8
+Dump after global register allocation, to \fI\fIfile\fR.25.greg\fR.
+.Ip "\fBG\fR" 8
+Dump after \s-1GCSE\s0, to \fI\fIfile\fR.08.gcse\fR.
+Also dump after jump bypassing and control flow optimizations, to
+\fI\fIfile\fR.10.bypass\fR.
+.Ip "\fBh\fR" 8
+Dump after finalization of \s-1EH\s0 handling code, to \fI\fIfile\fR.03.eh\fR.
+.Ip "\fBi\fR" 8
+Dump after sibling call optimizations, to \fI\fIfile\fR.02.sibling\fR.
+.Ip "\fBj\fR" 8
+Dump after the first jump optimization, to \fI\fIfile\fR.04.jump\fR.
+.Ip "\fBk\fR" 8
+Dump after conversion from registers to stack, to \fI\fIfile\fR.34.stack\fR.
+.Ip "\fBl\fR" 8
+Dump after local register allocation, to \fI\fIfile\fR.24.lreg\fR.
+.Ip "\fBL\fR" 8
+Dump after loop optimization passes, to \fI\fIfile\fR.09.loop\fR and
+\fI\fIfile\fR.16.loop2\fR.
+.Ip "\fBM\fR" 8
+Dump after performing the machine dependent reorganization pass, to
+\fI\fIfile\fR.35.mach\fR.
+.Ip "\fBn\fR" 8
+Dump after register renumbering, to \fI\fIfile\fR.29.rnreg\fR.
+.Ip "\fBN\fR" 8
+Dump after the register move pass, to \fI\fIfile\fR.22.regmove\fR.
+.Ip "\fBo\fR" 8
+Dump after post-reload optimizations, to \fI\fIfile\fR.26.postreload\fR.
+.Ip "\fBr\fR" 8
+Dump after \s-1RTL\s0 generation, to \fI\fIfile\fR.01.rtl\fR.
+.Ip "\fBR\fR" 8
+Dump after the second scheduling pass, to \fI\fIfile\fR.33.sched2\fR.
+.Ip "\fBs\fR" 8
+Dump after \s-1CSE\s0 (including the jump optimization that sometimes follows
+\s-1CSE\s0), to \fI\fIfile\fR.06.cse\fR.
+.Ip "\fBS\fR" 8
+Dump after the first scheduling pass, to \fI\fIfile\fR.23.sched\fR.
+.Ip "\fBt\fR" 8
+Dump after the second \s-1CSE\s0 pass (including the jump optimization that
+sometimes follows \s-1CSE\s0), to \fI\fIfile\fR.18.cse2\fR.
+.Ip "\fBT\fR" 8
+Dump after running tracer, to \fI\fIfile\fR.15.tracer\fR.
+.Ip "\fBu\fR" 8
+Dump after null pointer elimination pass to \fI\fIfile\fR.05.null\fR.
+.Ip "\fBU\fR" 8
+Dump callgraph and unit-at-a-time optimization \fI\fIfile\fR.00.unit\fR.
+.Ip "\fBV\fR" 8
+Dump after the value profile transformations, to \fI\fIfile\fR.13.vpt\fR.
+.Ip "\fBw\fR" 8
+Dump after the second flow pass, to \fI\fIfile\fR.27.flow2\fR.
+.Ip "\fBz\fR" 8
+Dump after the peephole pass, to \fI\fIfile\fR.28.peephole2\fR.
+.Ip "\fBZ\fR" 8
+Dump after constructing the web, to \fI\fIfile\fR.17.web\fR.
+.Ip "\fBa\fR" 8
+Produce all the dumps listed above.
+.Ip "\fBH\fR" 8
+Produce a core dump whenever an error occurs.
+.Ip "\fBm\fR" 8
+Print statistics on memory usage, at the end of the run, to
+standard error.
+.Ip "\fBp\fR" 8
+Annotate the assembler output with a comment indicating which
+pattern and alternative was used.  The length of each instruction is
+also printed.
+.Ip "\fBP\fR" 8
+Dump the \s-1RTL\s0 in the assembler output as a comment before each instruction.
+Also turns on \fB\-dp\fR annotation.
+.Ip "\fBv\fR" 8
+For each of the other indicated dump files (except for
+\fI\fIfile\fR.01.rtl\fR), dump a representation of the control flow graph
+suitable for viewing with \s-1VCG\s0 to \fI\fIfile\fR.\fIpass\fR.vcg\fR.
+.Ip "\fBx\fR" 8
+Just generate \s-1RTL\s0 for a function instead of compiling it.  Usually used
+with \fBr\fR.
+.Ip "\fBy\fR" 8
+Dump debugging information during parsing, to standard error.
+.Ip "\fB\-fdump-unnumbered\fR" 4
+When doing debugging dumps (see \fB\-d\fR option above), suppress instruction
+numbers and line number note output.  This makes it more feasible to
+use diff on debugging dumps for compiler invocations with different
+options, in particular with and without \fB\-g\fR.
+.Ip "\fB\-fdump-translation-unit\fR (C and \*(C+ only)" 4
+.Ip "\fB\-fdump-translation-unit-\fR\fIoptions\fR\fB \fR(C and \*(C+ only)" 4
+Dump a representation of the tree structure for the entire translation
+unit to a file.  The file name is made by appending \fI.tu\fR to the
+source file name.  If the \fB\-\fR\fIoptions\fR form is used, \fIoptions\fR
+controls the details of the dump as described for the
+\fB\-fdump-tree\fR options.
+.Ip "\fB\-fdump-class-hierarchy\fR (\*(C+ only)" 4
+.Ip "\fB\-fdump-class-hierarchy-\fR\fIoptions\fR\fB \fR(\*(C+ only)" 4
+Dump a representation of each class's hierarchy and virtual function
+table layout to a file.  The file name is made by appending \fI.class\fR
+to the source file name.  If the \fB\-\fR\fIoptions\fR form is used,
+\fIoptions\fR controls the details of the dump as described for the
+\fB\-fdump-tree\fR options.
+.Ip "\fB\-fdump-tree-\fR\fIswitch\fR\fB \fR(\*(C+ only)" 4
+.Ip "\fB\-fdump-tree-\fR\fIswitch\fR\fB\-\fR\fIoptions\fR\fB \fR(\*(C+ only)" 4
+Control the dumping at various stages of processing the intermediate
+language tree to a file.  The file name is generated by appending a switch
+specific suffix to the source file name.  If the \fB\-\fR\fIoptions\fR
+form is used, \fIoptions\fR is a list of \fB\-\fR separated options that
+control the details of the dump. Not all options are applicable to all
+dumps, those which are not meaningful will be ignored. The following
+options are available
+.Ip "\fBaddress\fR" 8
+Print the address of each node.  Usually this is not meaningful as it
+changes according to the environment and source file. Its primary use
+is for tying up a dump file with a debug environment.
+.Ip "\fBslim\fR" 8
+Inhibit dumping of members of a scope or body of a function merely
+because that scope has been reached. Only dump such items when they
+are directly reachable by some other path.
+.Ip "\fBall\fR" 8
+Turn on all options.
+.Sp
+The following tree dumps are possible:
+.Ip "\fBoriginal\fR" 8
+Dump before any tree based optimization, to \fI\fIfile\fR.original\fR.
+.Ip "\fBoptimized\fR" 8
+Dump after all tree based optimization, to \fI\fIfile\fR.optimized\fR.
+.Ip "\fBinlined\fR" 8
+Dump after function inlining, to \fI\fIfile\fR.inlined\fR.
+.Ip "\fB\-frandom-seed=\fR\fIstring\fR" 4
+This option provides a seed that \s-1GCC\s0 uses when it would otherwise use
+random numbers.  It is used to generate certain symbol names
+that have to be different in every compiled file. It is also used to
+place unique stamps in coverage data files and the object files that
+produce them. You can use the \fB\-frandom-seed\fR option to produce
+reproducibly identical object files.
+.Sp
+The \fIstring\fR should be different for every file you compile.
+.Ip "\fB\-fsched-verbose=\fR\fIn\fR" 4
+On targets that use instruction scheduling, this option controls the
+amount of debugging output the scheduler prints.  This information is
+written to standard error, unless \fB\-dS\fR or \fB\-dR\fR is
+specified, in which case it is output to the usual dump
+listing file, \fI.sched\fR or \fI.sched2\fR respectively.  However
+for \fIn\fR greater than nine, the output is always printed to standard
+error.
+.Sp
+For \fIn\fR greater than zero, \fB\-fsched-verbose\fR outputs the
+same information as \fB\-dRS\fR.  For \fIn\fR greater than one, it
+also output basic block probabilities, detailed ready list information
+and unit/insn info.  For \fIn\fR greater than two, it includes \s-1RTL\s0
+at abort point, control-flow and regions info.  And for \fIn\fR over
+four, \fB\-fsched-verbose\fR also includes dependence info.
+.Ip "\fB\-save-temps\fR" 4
+Store the usual ``temporary'\*(R' intermediate files permanently; place them
+in the current directory and name them based on the source file.  Thus,
+compiling \fIfoo.c\fR with \fB\-c \-save-temps\fR would produce files
+\fIfoo.i\fR and \fIfoo.s\fR, as well as \fIfoo.o\fR.  This creates a
+preprocessed \fIfoo.i\fR output file even though the compiler now
+normally uses an integrated preprocessor.
+.Ip "\fB\-time\fR" 4
+Report the \s-1CPU\s0 time taken by each subprocess in the compilation
+sequence.  For C source files, this is the compiler proper and assembler
+(plus the linker if linking is done).  The output looks like this:
+.Sp
+.Vb 3
+\&        
+\&        # cc1 0.12 0.01
+\&        # as 0.00 0.01
+.Ve
+The first number on each line is the ``user time,'\*(R' that is time spent
+executing the program itself.  The second number is ``system time,'\*(R'
+time spent executing operating system routines on behalf of the program.
+Both numbers are in seconds.
+.Ip "\fB\-print-file-name=\fR\fIlibrary\fR" 4
+Print the full absolute name of the library file \fIlibrary\fR that
+would be used when linking---and don't do anything else.  With this
+option, \s-1GCC\s0 does not compile or link anything; it just prints the
+file name.
+.Ip "\fB\-print-multi-directory\fR" 4
+Print the directory name corresponding to the multilib selected by any
+other switches present in the command line.  This directory is supposed
+to exist in \fB\s-1GCC_EXEC_PREFIX\s0\fR.
+.Ip "\fB\-print-multi-lib\fR" 4
+Print the mapping from multilib directory names to compiler switches
+that enable them.  The directory name is separated from the switches by
+\fB;\fR, and each switch starts with an \fB@} instead of the
+@samp{\-\fR, without spaces between multiple switches.  This is supposed to
+ease shell-processing.
+.Ip "\fB\-print-prog-name=\fR\fIprogram\fR" 4
+Like \fB\-print-file-name\fR, but searches for a program such as \fBcpp\fR.
+.Ip "\fB\-print-libgcc-file-name\fR" 4
+Same as \fB\-print-file-name=libgcc.a\fR.
+.Sp
+This is useful when you use \fB\-nostdlib\fR or \fB\-nodefaultlibs\fR
+but you do want to link with \fIlibgcc.a\fR.  You can do
+.Sp
+.Vb 2
+\&        
+\&        gcc -nostdlib <files>... `gcc -print-libgcc-file-name`
+.Ve
+.Ip "\fB\-print-search-dirs\fR" 4
+Print the name of the configured installation directory and a list of
+program and library directories \fBgcc\fR will search---and don't do anything else.
+.Sp
+This is useful when \fBgcc\fR prints the error message
+\fBinstallation problem, cannot exec cpp0: No such file or directory\fR.
+To resolve this you either need to put \fIcpp0\fR and the other compiler
+components where \fBgcc\fR expects to find them, or you can set the environment
+variable \fB\s-1GCC_EXEC_PREFIX\s0\fR to the directory where you installed them.
+Don't forget the trailing \*(L'/\*(R'.
+.Ip "\fB\-dumpmachine\fR" 4
+Print the compiler's target machine (for example,
+\fBi686-pc-linux-gnu\fR)---and don't do anything else.
+.Ip "\fB\-dumpversion\fR" 4
+Print the compiler version (for example, \fB3.0\fR)---and don't do
+anything else.
+.Ip "\fB\-dumpspecs\fR" 4
+Print the compiler's built-in specs---and don't do anything else.  (This
+is used when \s-1GCC\s0 itself is being built.)  
+.Ip "\fB\-feliminate-unused-debug-types\fR" 4
+Normally, when producing \s-1DWARF2\s0 output, \s-1GCC\s0 will emit debugging
+information for all types declared in a compilation
+unit, regardless of whether or not they are actually used
+in that compilation unit.  Sometimes this is useful, such as
+if, in the debugger, you want to cast a value to a type that is
+not actually used in your program (but is declared).  More often,
+however, this results in a significant amount of wasted space.
+With this option, \s-1GCC\s0 will avoid producing debug symbol output
+for types that are nowhere used in the source file being compiled.
+.Sh "Options That Control Optimization"
+These options control various sorts of optimizations.
+.PP
+Without any optimization option, the compiler's goal is to reduce the
+cost of compilation and to make debugging produce the expected
+results.  Statements are independent: if you stop the program with a
+breakpoint between statements, you can then assign a new value to any
+variable or change the program counter to any other statement in the
+function and get exactly the results you would expect from the source
+code.
+.PP
+Turning on optimization flags makes the compiler attempt to improve
+the performance and/or code size at the expense of compilation time
+and possibly the ability to debug the program.
+.PP
+The compiler performs optimization based on the knowledge it has of
+the program.  Using the \fB\-funit-at-a-time\fR flag will allow the
+compiler to consider information gained from later functions in the
+file when compiling a function.  Compiling multiple files at once to a
+single output file (and using \fB\-funit-at-a-time\fR) will allow
+the compiler to use information gained from all of the files when
+compiling each of them.
+.PP
+Not all optimizations are controlled directly by a flag.  Only
+optimizations that have a flag are listed.
+.Ip "\fB\-O\fR" 4
+.Ip "\fB\-O1\fR" 4
+Optimize.  Optimizing compilation takes somewhat more time, and a lot
+more memory for a large function.
+.Sp
+With \fB\-O\fR, the compiler tries to reduce code size and execution
+time, without performing any optimizations that take a great deal of
+compilation time.
+.Sp
+\fB\-O\fR turns on the following optimization flags:
+\fB\-fdefer-pop 
+\-fmerge-constants 
+\-fthread-jumps 
+\-floop-optimize 
+\-fif-conversion 
+\-fif-conversion2 
+\-fdelayed-branch 
+\-fguess-branch-probability 
+\-fcprop-registers\fR
+.Sp
+\fB\-O\fR also turns on \fB\-fomit-frame-pointer\fR on machines
+where doing so does not interfere with debugging.
+.Ip "\fB\-O2\fR" 4
+Optimize even more.  \s-1GCC\s0 performs nearly all supported optimizations
+that do not involve a space-speed tradeoff.  The compiler does not
+perform loop unrolling or function inlining when you specify \fB\-O2\fR.
+As compared to \fB\-O\fR, this option increases both compilation time
+and the performance of the generated code.
+.Sp
+\fB\-O2\fR turns on all optimization flags specified by \fB\-O\fR.  It
+also turns on the following optimization flags:
+\fB\-fforce-mem 
+\-foptimize-sibling-calls 
+\-fstrength-reduce 
+\-fcse-follow-jumps  \-fcse-skip-blocks 
+\-frerun-cse-after-loop  \-frerun-loop-opt 
+\-fgcse  \-fgcse-lm  \-fgcse-sm  \-fgcse-las 
+\-fdelete-null-pointer-checks 
+\-fexpensive-optimizations 
+\-fregmove 
+\-fschedule-insns  \-fschedule-insns2 
+\-fsched-interblock  \-fsched-spec 
+\-fcaller-saves 
+\-fpeephole2 
+\-freorder-blocks  \-freorder-functions 
+\-fstrict-aliasing 
+\-funit-at-a-time 
+\-falign-functions  \-falign-jumps 
+\-falign-loops  \-falign-labels 
+\-fcrossjumping\fR
+.Sp
+Please note the warning under \fB\-fgcse\fR about
+invoking \fB\-O2\fR on programs that use computed gotos.
+.Ip "\fB\-O3\fR" 4
+Optimize yet more.  \fB\-O3\fR turns on all optimizations specified by
+\fB\-O2\fR and also turns on the \fB\-finline-functions\fR,
+\fB\-fweb\fR and \fB\-frename-registers\fR options.
+.Ip "\fB\-O0\fR" 4
+Do not optimize.  This is the default.
+.Ip "\fB\-Os\fR" 4
+Optimize for size.  \fB\-Os\fR enables all \fB\-O2\fR optimizations that
+do not typically increase code size.  It also performs further
+optimizations designed to reduce code size.
+.Sp
+\fB\-Os\fR disables the following optimization flags:
+\fB\-falign-functions  \-falign-jumps  \-falign-loops 
+\-falign-labels  \-freorder-blocks  \-fprefetch-loop-arrays\fR
+.Sp
+If you use multiple \fB\-O\fR options, with or without level numbers,
+the last such option is the one that is effective.
+.PP
+Options of the form \fB\-f\fR\fIflag\fR specify machine-independent
+flags.  Most flags have both positive and negative forms; the negative
+form of \fB\-ffoo\fR would be \fB\-fno-foo\fR.  In the table
+below, only one of the forms is listed---the one you typically will
+use.  You can figure out the other form by either removing \fBno-\fR
+or adding it.
+.PP
+The following options control specific optimizations.  They are either
+activated by \fB\-O\fR options or are related to ones that are.  You
+can use the following flags in the rare cases when ``fine-tuning'\*(R' of
+optimizations to be performed is desired.
+.Ip "\fB\-fno-default-inline\fR" 4
+Do not make member functions inline by default merely because they are
+defined inside the class scope (\*(C+ only).  Otherwise, when you specify
+\fB\-O\fR, member functions defined inside class scope are compiled
+inline by default; i.e., you don't need to add \fBinline\fR in front of
+the member function name.
+.Ip "\fB\-fno-defer-pop\fR" 4
+Always pop the arguments to each function call as soon as that function
+returns.  For machines which must pop arguments after a function call,
+the compiler normally lets arguments accumulate on the stack for several
+function calls and pops them all at once.
+.Sp
+Disabled at levels \fB\-O\fR, \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
+.Ip "\fB\-fforce-mem\fR" 4
+Force memory operands to be copied into registers before doing
+arithmetic on them.  This produces better code by making all memory
+references potential common subexpressions.  When they are not common
+subexpressions, instruction combination should eliminate the separate
+register-load.
+.Sp
+Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
+.Ip "\fB\-fforce-addr\fR" 4
+Force memory address constants to be copied into registers before
+doing arithmetic on them.  This may produce better code just as
+\fB\-fforce-mem\fR may.
+.Ip "\fB\-fomit-frame-pointer\fR" 4
+Don't keep the frame pointer in a register for functions that
+don't need one.  This avoids the instructions to save, set up and
+restore frame pointers; it also makes an extra register available
+in many functions.  \fBIt also makes debugging impossible on
+some machines.\fR
+.Sp
+On some machines, such as the \s-1VAX\s0, this flag has no effect, because
+the standard calling sequence automatically handles the frame pointer
+and nothing is saved by pretending it doesn't exist.  The
+machine-description macro \f(CWFRAME_POINTER_REQUIRED\fR controls
+whether a target machine supports this flag.  
+.Sp
+Enabled at levels \fB\-O\fR, \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
+.Ip "\fB\-foptimize-sibling-calls\fR" 4
+Optimize sibling and tail recursive calls.
+.Sp
+Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
+.Ip "\fB\-fno-inline\fR" 4
+Don't pay attention to the \f(CWinline\fR keyword.  Normally this option
+is used to keep the compiler from expanding any functions inline.
+Note that if you are not optimizing, no functions can be expanded inline.
+.Ip "\fB\-finline-functions\fR" 4
+Integrate all simple functions into their callers.  The compiler
+heuristically decides which functions are simple enough to be worth
+integrating in this way.
+.Sp
+If all calls to a given function are integrated, and the function is
+declared \f(CWstatic\fR, then the function is normally not output as
+assembler code in its own right.
+.Sp
+Enabled at level \fB\-O3\fR.
+.Ip "\fB\-finline-limit=\fR\fIn\fR" 4
+By default, \s-1GCC\s0 limits the size of functions that can be inlined.  This flag
+allows the control of this limit for functions that are explicitly marked as
+inline (i.e., marked with the inline keyword or defined within the class
+definition in c++).  \fIn\fR is the size of functions that can be inlined in
+number of pseudo instructions (not counting parameter handling).  The default
+value of \fIn\fR is 600.
+Increasing this value can result in more inlined code at
+the cost of compilation time and memory consumption.  Decreasing usually makes
+the compilation faster and less code will be inlined (which presumably
+means slower programs).  This option is particularly useful for programs that
+use inlining heavily such as those based on recursive templates with \*(C+.
+.Sp
+Inlining is actually controlled by a number of parameters, which may be
+specified individually by using \fB--param\fR \fIname\fR\fB=\fR\fIvalue\fR.
+The \fB\-finline-limit=\fR\fIn\fR option sets some of these parameters
+as follows:
+.Sp
+.Vb 8
+\& @item max-inline-insns-single
+\&  is set to I<n>/2.
+\& @item max-inline-insns-auto
+\&  is set to I<n>/2.
+\& @item min-inline-insns
+\&  is set to 130 or I<n>/4, whichever is smaller.
+\& @item max-inline-insns-rtl
+\&  is set to I<n>.
+.Ve
+.Sp
+See below for a documentation of the individual
+parameters controlling inlining.
+.Sp
+\fINote:\fR pseudo instruction represents, in this particular context, an
+abstract measurement of function's size.  In no way, it represents a count
+of assembly instructions and as such its exact meaning might change from one
+release to an another.
+.Ip "\fB\-fkeep-inline-functions\fR" 4
+Even if all calls to a given function are integrated, and the function
+is declared \f(CWstatic\fR, nevertheless output a separate run-time
+callable version of the function.  This switch does not affect
+\f(CWextern inline\fR functions.
+.Ip "\fB\-fkeep-static-consts\fR" 4
+Emit variables declared \f(CWstatic const\fR when optimization isn't turned
+on, even if the variables aren't referenced.
+.Sp
+\s-1GCC\s0 enables this option by default.  If you want to force the compiler to
+check if the variable was referenced, regardless of whether or not
+optimization is turned on, use the \fB\-fno-keep-static-consts\fR option.
+.Ip "\fB\-fmerge-constants\fR" 4
+Attempt to merge identical constants (string constants and floating point
+constants) across compilation units.
+.Sp
+This option is the default for optimized compilation if the assembler and
+linker support it.  Use \fB\-fno-merge-constants\fR to inhibit this
+behavior.
+.Sp
+Enabled at levels \fB\-O\fR, \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
+.Ip "\fB\-fmerge-all-constants\fR" 4
+Attempt to merge identical constants and identical variables.
+.Sp
+This option implies \fB\-fmerge-constants\fR.  In addition to
+\fB\-fmerge-constants\fR this considers e.g. even constant initialized
+arrays or initialized constant variables with integral or floating point
+types.  Languages like C or \*(C+ require each non-automatic variable to
+have distinct location, so using this option will result in non-conforming
+behavior.
+.Ip "\fB\-fnew-ra\fR" 4
+Use a graph coloring register allocator.  Currently this option is meant
+only for testing.  Users should not specify this option, since it is not
+yet ready for production use.
+.Ip "\fB\-fno-branch-count-reg\fR" 4
+Do not use ``decrement and branch'\*(R' instructions on a count register,
+but instead generate a sequence of instructions that decrement a
+register, compare it against zero, then branch based upon the result.
+This option is only meaningful on architectures that support such
+instructions, which include x86, PowerPC, \s-1IA\s0\-64 and S/390.
+.Sp
+The default is \fB\-fbranch-count-reg\fR, enabled when
+\fB\-fstrength-reduce\fR is enabled.
+.Ip "\fB\-fno-function-cse\fR" 4
+Do not put function addresses in registers; make each instruction that
+calls a constant function contain the function's address explicitly.
+.Sp
+This option results in less efficient code, but some strange hacks
+that alter the assembler output may be confused by the optimizations
+performed when this option is not used.
+.Sp
+The default is \fB\-ffunction-cse\fR
+.Ip "\fB\-fno-zero-initialized-in-bss\fR" 4
+If the target supports a \s-1BSS\s0 section, \s-1GCC\s0 by default puts variables that
+are initialized to zero into \s-1BSS\s0.  This can save space in the resulting
+code.
+.Sp
+This option turns off this behavior because some programs explicitly
+rely on variables going to the data section.  E.g., so that the
+resulting executable can find the beginning of that section and/or make
+assumptions based on that.
+.Sp
+The default is \fB\-fzero-initialized-in-bss\fR.
+.Ip "\fB\-fstrength-reduce\fR" 4
+Perform the optimizations of loop strength reduction and
+elimination of iteration variables.
+.Sp
+Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
+.Ip "\fB\-fthread-jumps\fR" 4
+Perform optimizations where we check to see if a jump branches to a
+location where another comparison subsumed by the first is found.  If
+so, the first branch is redirected to either the destination of the
+second branch or a point immediately following it, depending on whether
+the condition is known to be true or false.
+.Sp
+Enabled at levels \fB\-O\fR, \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
+.Ip "\fB\-fcse-follow-jumps\fR" 4
+In common subexpression elimination, scan through jump instructions
+when the target of the jump is not reached by any other path.  For
+example, when \s-1CSE\s0 encounters an \f(CWif\fR statement with an
+\f(CWelse\fR clause, \s-1CSE\s0 will follow the jump when the condition
+tested is false.
+.Sp
+Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
+.Ip "\fB\-fcse-skip-blocks\fR" 4
+This is similar to \fB\-fcse-follow-jumps\fR, but causes \s-1CSE\s0 to
+follow jumps which conditionally skip over blocks.  When \s-1CSE\s0
+encounters a simple \f(CWif\fR statement with no else clause,
+\fB\-fcse-skip-blocks\fR causes \s-1CSE\s0 to follow the jump around the
+body of the \f(CWif\fR.
+.Sp
+Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
+.Ip "\fB\-frerun-cse-after-loop\fR" 4
+Re-run common subexpression elimination after loop optimizations has been
+performed.
+.Sp
+Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
+.Ip "\fB\-frerun-loop-opt\fR" 4
+Run the loop optimizer twice.
+.Sp
+Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
+.Ip "\fB\-fgcse\fR" 4
+Perform a global common subexpression elimination pass.
+This pass also performs global constant and copy propagation.
+.Sp
+\fINote:\fR When compiling a program using computed gotos, a \s-1GCC\s0
+extension, you may get better runtime performance if you disable
+the global common subexpression elimination pass by adding
+\fB\-fno-gcse\fR to the command line.
+.Sp
+Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
+.Ip "\fB\-fgcse-lm\fR" 4
+When \fB\-fgcse-lm\fR is enabled, global common subexpression elimination will
+attempt to move loads which are only killed by stores into themselves.  This
+allows a loop containing a load/store sequence to be changed to a load outside
+the loop, and a copy/store within the loop.
+.Sp
+Enabled by default when gcse is enabled.
+.Ip "\fB\-fgcse-sm\fR" 4
+When \fB\-fgcse-sm\fR is enabled, a store motion pass is run after
+global common subexpression elimination.  This pass will attempt to move
+stores out of loops.  When used in conjunction with \fB\-fgcse-lm\fR,
+loops containing a load/store sequence can be changed to a load before
+the loop and a store after the loop.
+.Sp
+Enabled by default when gcse is enabled.
+.Ip "\fB\-fgcse-las\fR" 4
+When \fB\-fgcse-las\fR is enabled, the global common subexpression
+elimination pass eliminates redundant loads that come after stores to the
+same memory location (both partial and full redundancies).
+.Sp
+Enabled by default when gcse is enabled.
+.Ip "\fB\-floop-optimize\fR" 4
+Perform loop optimizations: move constant expressions out of loops, simplify
+exit test conditions and optionally do strength-reduction and loop unrolling as
+well.
+.Sp
+Enabled at levels \fB\-O\fR, \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
+.Ip "\fB\-fcrossjumping\fR" 4
+Perform cross-jumping transformation. This transformation unifies equivalent code and save code size. The
+resulting code may or may not perform better than without cross-jumping.
+.Sp
+Enabled at levels \fB\-O\fR, \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
+.Ip "\fB\-fif-conversion\fR" 4
+Attempt to transform conditional jumps into branch-less equivalents.  This
+include use of conditional moves, min, max, set flags and abs instructions, and
+some tricks doable by standard arithmetics.  The use of conditional execution
+on chips where it is available is controlled by \f(CWif-conversion2\fR.
+.Sp
+Enabled at levels \fB\-O\fR, \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
+.Ip "\fB\-fif-conversion2\fR" 4
+Use conditional execution (where available) to transform conditional jumps into
+branch-less equivalents.
+.Sp
+Enabled at levels \fB\-O\fR, \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
+.Ip "\fB\-fdelete-null-pointer-checks\fR" 4
+Use global dataflow analysis to identify and eliminate useless checks
+for null pointers.  The compiler assumes that dereferencing a null
+pointer would have halted the program.  If a pointer is checked after
+it has already been dereferenced, it cannot be null.
+.Sp
+In some environments, this assumption is not true, and programs can
+safely dereference null pointers.  Use
+\fB\-fno-delete-null-pointer-checks\fR to disable this optimization
+for programs which depend on that behavior.
+.Sp
+Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
+.Ip "\fB\-fexpensive-optimizations\fR" 4
+Perform a number of minor optimizations that are relatively expensive.
+.Sp
+Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
+.Ip "\fB\-foptimize-register-move\fR" 4
+.Ip "\fB\-fregmove\fR" 4
+Attempt to reassign register numbers in move instructions and as
+operands of other simple instructions in order to maximize the amount of
+register tying.  This is especially helpful on machines with two-operand
+instructions.
+.Sp
+Note \fB\-fregmove\fR and \fB\-foptimize-register-move\fR are the same
+optimization.
+.Sp
+Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
+.Ip "\fB\-fdelayed-branch\fR" 4
+If supported for the target machine, attempt to reorder instructions
+to exploit instruction slots available after delayed branch
+instructions.
+.Sp
+Enabled at levels \fB\-O\fR, \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
+.Ip "\fB\-fschedule-insns\fR" 4
+If supported for the target machine, attempt to reorder instructions to
+eliminate execution stalls due to required data being unavailable.  This
+helps machines that have slow floating point or memory load instructions
+by allowing other instructions to be issued until the result of the load
+or floating point instruction is required.
+.Sp
+Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
+.Ip "\fB\-fschedule-insns2\fR" 4
+Similar to \fB\-fschedule-insns\fR, but requests an additional pass of
+instruction scheduling after register allocation has been done.  This is
+especially useful on machines with a relatively small number of
+registers and where memory load instructions take more than one cycle.
+.Sp
+Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
+.Ip "\fB\-fno-sched-interblock\fR" 4
+Don't schedule instructions across basic blocks.  This is normally
+enabled by default when scheduling before register allocation, i.e.
+with \fB\-fschedule-insns\fR or at \fB\-O2\fR or higher.
+.Ip "\fB\-fno-sched-spec\fR" 4
+Don't allow speculative motion of non-load instructions.  This is normally
+enabled by default when scheduling before register allocation, i.e.
+with \fB\-fschedule-insns\fR or at \fB\-O2\fR or higher.
+.Ip "\fB\-fsched-spec-load\fR" 4
+Allow speculative motion of some load instructions.  This only makes
+sense when scheduling before register allocation, i.e. with
+\fB\-fschedule-insns\fR or at \fB\-O2\fR or higher.
+.Ip "\fB\-fsched-spec-load-dangerous\fR" 4
+Allow speculative motion of more load instructions.  This only makes
+sense when scheduling before register allocation, i.e. with
+\fB\-fschedule-insns\fR or at \fB\-O2\fR or higher.
+.Ip "\fB\-fsched-stalled-insns=\fR\fIn\fR" 4
+Define how many insns (if any) can be moved prematurely from the queue
+of stalled insns into the ready list, during the second scheduling pass.
+.Ip "\fB\-fsched-stalled-insns-dep=\fR\fIn\fR" 4
+Define how many insn groups (cycles) will be examined for a dependency
+on a stalled insn that is candidate for premature removal from the queue
+of stalled insns.  Has an effect only during the second scheduling pass,
+and only if \fB\-fsched-stalled-insns\fR is used and its value is not zero.
+.Ip "\fB\-fsched2-use-superblocks\fR" 4
+When scheduling after register allocation, do use superblock scheduling
+algorithm.  Superblock scheduling allows motion across basic block boundaries
+resulting on faster schedules.  This option is experimental, as not all machine
+descriptions used by \s-1GCC\s0 model the \s-1CPU\s0 closely enough to avoid unreliable
+results from the algorithm.
+.Sp
+This only makes sense when scheduling after register allocation, i.e. with
+\fB\-fschedule-insns2\fR or at \fB\-O2\fR or higher.
+.Ip "\fB\-fsched2-use-traces\fR" 4
+Use \fB\-fsched2-use-superblocks\fR algorithm when scheduling after register
+allocation and additionally perform code duplication in order to increase the
+size of superblocks using tracer pass.  See \fB\-ftracer\fR for details on
+trace formation.
+.Sp
+This mode should produce faster but significantly longer programs.  Also
+without \f(CW-fbranch-probabilities\fR the traces constructed may not match the
+reality and hurt the performance.  This only makes
+sense when scheduling after register allocation, i.e. with
+\fB\-fschedule-insns2\fR or at \fB\-O2\fR or higher.
+.Ip "\fB\-fcaller-saves\fR" 4
+Enable values to be allocated in registers that will be clobbered by
+function calls, by emitting extra instructions to save and restore the
+registers around such calls.  Such allocation is done only when it
+seems to result in better code than would otherwise be produced.
+.Sp
+This option is always enabled by default on certain machines, usually
+those which have no call-preserved registers to use instead.
+.Sp
+Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
+.Ip "\fB\-fmove-all-movables\fR" 4
+Forces all invariant computations in loops to be moved
+outside the loop.
+.Ip "\fB\-freduce-all-givs\fR" 4
+Forces all general-induction variables in loops to be
+strength-reduced.
+.Sp
+\fINote:\fR When compiling programs written in Fortran,
+\fB\-fmove-all-movables\fR and \fB\-freduce-all-givs\fR are enabled
+by default when you use the optimizer.
+.Sp
+These options may generate better or worse code; results are highly
+dependent on the structure of loops within the source code.
+.Sp
+These two options are intended to be removed someday, once
+they have helped determine the efficacy of various
+approaches to improving loop optimizations.
+.Sp
+Please let us (<\fBgcc@gcc.gnu.org\fR> and <\fBfortran@gnu.org\fR>)
+know how use of these options affects
+the performance of your production code.
+We're very interested in code that runs \fIslower\fR
+when these options are \fIenabled\fR.
+.Ip "\fB\-fno-peephole\fR" 4
+.Ip "\fB\-fno-peephole2\fR" 4
+Disable any machine-specific peephole optimizations.  The difference
+between \fB\-fno-peephole\fR and \fB\-fno-peephole2\fR is in how they
+are implemented in the compiler; some targets use one, some use the
+other, a few use both.
+.Sp
+\fB\-fpeephole\fR is enabled by default.
+\fB\-fpeephole2\fR enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
+.Ip "\fB\-fno-guess-branch-probability\fR" 4
+Do not guess branch probabilities using a randomized model.
+.Sp
+Sometimes \s-1GCC\s0 will opt to use a randomized model to guess branch
+probabilities, when none are available from either profiling feedback
+(\fB\-fprofile-arcs\fR) or \fB_\|_builtin_expect\fR.  This means that
+different runs of the compiler on the same program may produce different
+object code.
+.Sp
+In a hard real-time system, people don't want different runs of the
+compiler to produce code that has different behavior; minimizing
+non-determinism is of paramount import.  This switch allows users to
+reduce non-determinism, possibly at the expense of inferior
+optimization.
+.Sp
+The default is \fB\-fguess-branch-probability\fR at levels
+\fB\-O\fR, \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
+.Ip "\fB\-freorder-blocks\fR" 4
+Reorder basic blocks in the compiled function in order to reduce number of
+taken branches and improve code locality.
+.Sp
+Enabled at levels \fB\-O2\fR, \fB\-O3\fR.
+.Ip "\fB\-freorder-functions\fR" 4
+Reorder basic blocks in the compiled function in order to reduce number of
+taken branches and improve code locality. This is implemented by using special
+subsections \f(CWtext.hot\fR for most frequently executed functions and
+\f(CWtext.unlikely\fR for unlikely executed functions.  Reordering is done by
+the linker so object file format must support named sections and linker must
+place them in a reasonable way.
+.Sp
+Also profile feedback must be available in to make this option effective.  See
+\fB\-fprofile-arcs\fR for details.
+.Sp
+Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
+.Ip "\fB\-fstrict-aliasing\fR" 4
+Allows the compiler to assume the strictest aliasing rules applicable to
+the language being compiled.  For C (and \*(C+), this activates
+optimizations based on the type of expressions.  In particular, an
+object of one type is assumed never to reside at the same address as an
+object of a different type, unless the types are almost the same.  For
+example, an \f(CWunsigned int\fR can alias an \f(CWint\fR, but not a
+\f(CWvoid*\fR or a \f(CWdouble\fR.  A character type may alias any other
+type.
+.Sp
+Pay special attention to code like this:
+       
+       union a_union {
+         int i;
+         double d;
+       };
+       
+       int \fIf()\fR {
+         a_union t;
+         t.d = 3.0;
+         return t.i;
+       }
+.Sp
+The practice of reading from a different union member than the one most
+recently written to (called ``type-punning'') is common.  Even with
+\fB\-fstrict-aliasing\fR, type-punning is allowed, provided the memory
+is accessed through the union type.  So, the code above will work as
+expected.  However, this code might not:
+       
+       int \fIf()\fR {
+         a_union t;
+         int* ip;
+         t.d = 3.0;
+         ip = &t.i;
+         return *ip;
+       }
+.Sp
+Every language that wishes to perform language-specific alias analysis
+should define a function that computes, given an \f(CWtree\fR
+node, an alias set for the node.  Nodes in different alias sets are not
+allowed to alias.  For an example, see the C front-end function
+\f(CWc_get_alias_set\fR.
+.Sp
+Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
+.Ip "\fB\-falign-functions\fR" 4
+.Ip "\fB\-falign-functions=\fR\fIn\fR" 4
+Align the start of functions to the next power-of-two greater than
+\fIn\fR, skipping up to \fIn\fR bytes.  For instance,
+\fB\-falign-functions=32\fR aligns functions to the next 32-byte
+boundary, but \fB\-falign-functions=24\fR would align to the next
+32-byte boundary only if this can be done by skipping 23 bytes or less.
+.Sp
+\fB\-fno-align-functions\fR and \fB\-falign-functions=1\fR are
+equivalent and mean that functions will not be aligned.
+.Sp
+Some assemblers only support this flag when \fIn\fR is a power of two;
+in that case, it is rounded up.
+.Sp
+If \fIn\fR is not specified or is zero, use a machine-dependent default.
+.Sp
+Enabled at levels \fB\-O2\fR, \fB\-O3\fR.
+.Ip "\fB\-falign-labels\fR" 4
+.Ip "\fB\-falign-labels=\fR\fIn\fR" 4
+Align all branch targets to a power-of-two boundary, skipping up to
+\fIn\fR bytes like \fB\-falign-functions\fR.  This option can easily
+make code slower, because it must insert dummy operations for when the
+branch target is reached in the usual flow of the code.
+.Sp
+\fB\-fno-align-labels\fR and \fB\-falign-labels=1\fR are
+equivalent and mean that labels will not be aligned.
+.Sp
+If \fB\-falign-loops\fR or \fB\-falign-jumps\fR are applicable and
+are greater than this value, then their values are used instead.
+.Sp
+If \fIn\fR is not specified or is zero, use a machine-dependent default
+which is very likely to be \fB1\fR, meaning no alignment.
+.Sp
+Enabled at levels \fB\-O2\fR, \fB\-O3\fR.
+.Ip "\fB\-falign-loops\fR" 4
+.Ip "\fB\-falign-loops=\fR\fIn\fR" 4
+Align loops to a power-of-two boundary, skipping up to \fIn\fR bytes
+like \fB\-falign-functions\fR.  The hope is that the loop will be
+executed many times, which will make up for any execution of the dummy
+operations.
+.Sp
+\fB\-fno-align-loops\fR and \fB\-falign-loops=1\fR are
+equivalent and mean that loops will not be aligned.
+.Sp
+If \fIn\fR is not specified or is zero, use a machine-dependent default.
+.Sp
+Enabled at levels \fB\-O2\fR, \fB\-O3\fR.
+.Ip "\fB\-falign-jumps\fR" 4
+.Ip "\fB\-falign-jumps=\fR\fIn\fR" 4
+Align branch targets to a power-of-two boundary, for branch targets
+where the targets can only be reached by jumping, skipping up to \fIn\fR
+bytes like \fB\-falign-functions\fR.  In this case, no dummy operations
+need be executed.
+.Sp
+\fB\-fno-align-jumps\fR and \fB\-falign-jumps=1\fR are
+equivalent and mean that loops will not be aligned.
+.Sp
+If \fIn\fR is not specified or is zero, use a machine-dependent default.
+.Sp
+Enabled at levels \fB\-O2\fR, \fB\-O3\fR.
+.Ip "\fB\-frename-registers\fR" 4
+Attempt to avoid false dependencies in scheduled code by making use
+of registers left over after register allocation.  This optimization
+will most benefit processors with lots of registers.  It can, however,
+make debugging impossible, since variables will no longer stay in
+a ``home register'\*(R'.
+.Ip "\fB\-fweb\fR" 4
+Constructs webs as commonly used for register allocation purposes and assign
+each web individual pseudo register.  This allows our register allocation pass
+to operate on pseudos directly, but also strengthens several other optimization
+passes, such as \s-1CSE\s0, loop optimizer and trivial dead code remover.  It can,
+however, make debugging impossible, since variables will no longer stay in a
+``home register'\*(R'.
+.Sp
+Enabled at levels \fB\-O3\fR.
+.Ip "\fB\-fno-cprop-registers\fR" 4
+After register allocation and post-register allocation instruction splitting,
+we perform a copy-propagation pass to try to reduce scheduling dependencies
+and occasionally eliminate the copy.
+.Sp
+Disabled at levels \fB\-O\fR, \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
+.Ip "\fB\-fprofile-generate\fR" 4
+Enable options usually used for instrumenting application to produce
+profile useful for later recompilation with profile feedback based
+optimization.  You must use \f(CW-fprofile-generate\fR both when
+compiling and when linking your program.
+.Sp
+The following options are enabled: \f(CW-fprofile-arcs\fR, \f(CW-fprofile-values\fR, \f(CW-fvpt\fR.
+.Ip "\fB\-fprofile-use\fR" 4
+Enable profile feedback directed optimizations, and optimizations
+generally profitable only with profile feedback available.
+.Sp
+The following options are enabled: \f(CW-fbranch-probabilities\fR,
+\f(CW-fvpt\fR, \f(CW-funroll-loops\fR, \f(CW-fpeel-loops\fR, \f(CW-ftracer\fR.
+.PP
+The following options control compiler behavior regarding floating
+point arithmetic.  These options trade off between speed and
+correctness.  All must be specifically enabled.
+.Ip "\fB\-ffloat-store\fR" 4
+Do not store floating point variables in registers, and inhibit other
+options that might change whether a floating point value is taken from a
+register or memory.
+.Sp
+This option prevents undesirable excess precision on machines such as
+the 68000 where the floating registers (of the 68881) keep more
+precision than a \f(CWdouble\fR is supposed to have.  Similarly for the
+x86 architecture.  For most programs, the excess precision does only
+good, but a few programs rely on the precise definition of \s-1IEEE\s0 floating
+point.  Use \fB\-ffloat-store\fR for such programs, after modifying
+them to store all pertinent intermediate computations into variables.
+.Ip "\fB\-ffast-math\fR" 4
+Sets \fB\-fno-math-errno\fR, \fB\-funsafe-math-optimizations\fR, \fB\-fno-trapping-math\fR, \fB\-ffinite-math-only\fR,
+\fB\-fno-rounding-math\fR and \fB\-fno-signaling-nans\fR.
+.Sp
+This option causes the preprocessor macro \f(CW__FAST_MATH__\fR to be defined.
+.Sp
+This option should never be turned on by any \fB\-O\fR option since
+it can result in incorrect output for programs which depend on
+an exact implementation of \s-1IEEE\s0 or \s-1ISO\s0 rules/specifications for
+math functions.
+.Ip "\fB\-fno-math-errno\fR" 4
+Do not set \s-1ERRNO\s0 after calling math functions that are executed
+with a single instruction, e.g., sqrt.  A program that relies on
+\s-1IEEE\s0 exceptions for math error handling may want to use this flag
+for speed while maintaining \s-1IEEE\s0 arithmetic compatibility.
+.Sp
+This option should never be turned on by any \fB\-O\fR option since
+it can result in incorrect output for programs which depend on
+an exact implementation of \s-1IEEE\s0 or \s-1ISO\s0 rules/specifications for
+math functions.
+.Sp
+The default is \fB\-fmath-errno\fR.
+.Ip "\fB\-funsafe-math-optimizations\fR" 4
+Allow optimizations for floating-point arithmetic that (a) assume
+that arguments and results are valid and (b) may violate \s-1IEEE\s0 or
+\s-1ANSI\s0 standards.  When used at link-time, it may include libraries
+or startup files that change the default \s-1FPU\s0 control word or other
+similar optimizations.
+.Sp
+This option should never be turned on by any \fB\-O\fR option since
+it can result in incorrect output for programs which depend on
+an exact implementation of \s-1IEEE\s0 or \s-1ISO\s0 rules/specifications for
+math functions.
+.Sp
+The default is \fB\-fno-unsafe-math-optimizations\fR.
+.Ip "\fB\-ffinite-math-only\fR" 4
+Allow optimizations for floating-point arithmetic that assume
+that arguments and results are not NaNs or +\-Infs.
+.Sp
+This option should never be turned on by any \fB\-O\fR option since
+it can result in incorrect output for programs which depend on
+an exact implementation of \s-1IEEE\s0 or \s-1ISO\s0 rules/specifications.
+.Sp
+The default is \fB\-fno-finite-math-only\fR.
+.Ip "\fB\-fno-trapping-math\fR" 4
+Compile code assuming that floating-point operations cannot generate
+user-visible traps.  These traps include division by zero, overflow,
+underflow, inexact result and invalid operation.  This option implies
+\fB\-fno-signaling-nans\fR.  Setting this option may allow faster
+code if one relies on ``non-stop'\*(R' \s-1IEEE\s0 arithmetic, for example.
+.Sp
+This option should never be turned on by any \fB\-O\fR option since
+it can result in incorrect output for programs which depend on
+an exact implementation of \s-1IEEE\s0 or \s-1ISO\s0 rules/specifications for
+math functions.
+.Sp
+The default is \fB\-ftrapping-math\fR.
+.Ip "\fB\-frounding-math\fR" 4
+Disable transformations and optimizations that assume default floating
+point rounding behavior.  This is round-to-zero for all floating point
+to integer conversions, and round-to-nearest for all other arithmetic
+truncations.  This option should be specified for programs that change
+the \s-1FP\s0 rounding mode dynamically, or that may be executed with a
+non-default rounding mode.  This option disables constant folding of
+floating point expressions at compile-time (which may be affected by
+rounding mode) and arithmetic transformations that are unsafe in the
+presence of sign-dependent rounding modes.
+.Sp
+The default is \fB\-fno-rounding-math\fR.
+.Sp
+This option is experimental and does not currently guarantee to
+disable all \s-1GCC\s0 optimizations that are affected by rounding mode.
+Future versions of \s-1GCC\s0 may provide finer control of this setting
+using C99's \f(CWFENV_ACCESS\fR pragma.  This command line option
+will be used to specify the default state for \f(CWFENV_ACCESS\fR.
+.Ip "\fB\-fsignaling-nans\fR" 4
+Compile code assuming that \s-1IEEE\s0 signaling NaNs may generate user-visible
+traps during floating-point operations.  Setting this option disables
+optimizations that may change the number of exceptions visible with
+signaling NaNs.  This option implies \fB\-ftrapping-math\fR.
+.Sp
+This option causes the preprocessor macro \f(CW__SUPPORT_SNAN__\fR to
+be defined.
+.Sp
+The default is \fB\-fno-signaling-nans\fR.
+.Sp
+This option is experimental and does not currently guarantee to
+disable all \s-1GCC\s0 optimizations that affect signaling NaN behavior.
+.Ip "\fB\-fsingle-precision-constant\fR" 4
+Treat floating point constant as single precision constant instead of
+implicitly converting it to double precision constant.
+.PP
+The following options control optimizations that may improve
+performance, but are not enabled by any \fB\-O\fR options.  This
+section includes experimental options that may produce broken code.
+.Ip "\fB\-fbranch-probabilities\fR" 4
+After running a program compiled with \fB\-fprofile-arcs\fR, you can compile it a second time using
+\fB\-fbranch-probabilities\fR, to improve optimizations based on
+the number of times each branch was taken.  When the program
+compiled with \fB\-fprofile-arcs\fR exits it saves arc execution
+counts to a file called \fI\fIsourcename\fR.gcda\fR for each source
+file  The information in this data file is very dependent on the
+structure of the generated code, so you must use the same source code
+and the same optimization options for both compilations.
+.Sp
+With \fB\-fbranch-probabilities\fR, \s-1GCC\s0 puts a
+\fB\s-1REG_BR_PROB\s0\fR note on each \fB\s-1JUMP_INSN\s0\fR and \fB\s-1CALL_INSN\s0\fR.
+These can be used to improve optimization.  Currently, they are only
+used in one place: in \fIreorg.c\fR, instead of guessing which path a
+branch is mostly to take, the \fB\s-1REG_BR_PROB\s0\fR values are used to
+exactly determine which path is taken more often.
+.Ip "\fB\-fprofile-values\fR" 4
+If combined with \fB\-fprofile-arcs\fR, it adds code so that some
+data about values of expressions in the program is gathered.
+.Sp
+With \fB\-fbranch-probabilities\fR, it reads back the data gathered
+from profiling values of expressions and adds \fB\s-1REG_VALUE_PROFILE\s0\fR
+notes to instructions for their later usage in optimizations.
+.Ip "\fB\-fvpt\fR" 4
+If combined with \fB\-fprofile-arcs\fR, it instructs the compiler to add
+a code to gather information about values of expressions.
+.Sp
+With \fB\-fbranch-probabilities\fR, it reads back the data gathered
+and actually performs the optimizations based on them.
+Currently the optimizations include specialization of division operation
+using the knowledge about the value of the denominator.
+.Ip "\fB\-fnew-ra\fR" 4
+Use a graph coloring register allocator.  Currently this option is meant
+for testing, so we are interested to hear about miscompilations with
+\fB\-fnew-ra\fR.
+.Ip "\fB\-ftracer\fR" 4
+Perform tail duplication to enlarge superblock size. This transformation
+simplifies the control flow of the function allowing other optimizations to do
+better job.
+.Ip "\fB\-funit-at-a-time\fR" 4
+Parse the whole compilation unit before starting to produce code.
+This allows some extra optimizations to take place but consumes more
+memory.
+.Ip "\fB\-funroll-loops\fR" 4
+Unroll loops whose number of iterations can be determined at compile time or
+upon entry to the loop.  \fB\-funroll-loops\fR implies
+\fB\-frerun-cse-after-loop\fR.  It also turns on complete loop peeling
+(i.e. complete removal of loops with small constant number of iterations).
+This option makes code larger, and may or may not make it run faster.
+.Ip "\fB\-funroll-all-loops\fR" 4
+Unroll all loops, even if their number of iterations is uncertain when
+the loop is entered.  This usually makes programs run more slowly.
+\fB\-funroll-all-loops\fR implies the same options as
+\fB\-funroll-loops\fR.
+.Ip "\fB\-fpeel-loops\fR" 4
+Peels the loops for that there is enough information that they do not
+roll much (from profile feedback).  It also turns on complete loop peeling
+(i.e. complete removal of loops with small constant number of iterations).
+.Ip "\fB\-funswitch-loops\fR" 4
+Move branches with loop invariant conditions out of the loop, with duplicates
+of the loop on both branches (modified according to result of the condition).
+.Ip "\fB\-fold-unroll-loops\fR" 4
+Unroll loops whose number of iterations can be determined at compile
+time or upon entry to the loop, using the old loop unroller whose loop
+recognition is based on notes from frontend.  \fB\-fold-unroll-loops\fR implies
+both \fB\-fstrength-reduce\fR and \fB\-frerun-cse-after-loop\fR.  This
+option makes code larger, and may or may not make it run faster.
+.Ip "\fB\-fold-unroll-all-loops\fR" 4
+Unroll all loops, even if their number of iterations is uncertain when
+the loop is entered. This is done using the old loop unroller whose loop
+recognition is based on notes from frontend.  This usually makes programs run more slowly.
+\fB\-fold-unroll-all-loops\fR implies the same options as
+\fB\-fold-unroll-loops\fR.
+.Ip "\fB\-funswitch-loops\fR" 4
+Move branches with loop invariant conditions out of the loop, with duplicates
+of the loop on both branches (modified according to result of the condition).
+.Ip "\fB\-funswitch-loops\fR" 4
+Move branches with loop invariant conditions out of the loop, with duplicates
+of the loop on both branches (modified according to result of the condition).
+.Ip "\fB\-fprefetch-loop-arrays\fR" 4
+If supported by the target machine, generate instructions to prefetch
+memory to improve the performance of loops that access large arrays.
+.Sp
+Disabled at level \fB\-Os\fR.
+.Ip "\fB\-ffunction-sections\fR" 4
+.Ip "\fB\-fdata-sections\fR" 4
+Place each function or data item into its own section in the output
+file if the target supports arbitrary sections.  The name of the
+function or the name of the data item determines the section's name
+in the output file.
+.Sp
+Use these options on systems where the linker can perform optimizations
+to improve locality of reference in the instruction space.  Most systems
+using the \s-1ELF\s0 object format and \s-1SPARC\s0 processors running Solaris 2 have
+linkers with such optimizations.  \s-1AIX\s0 may have these optimizations in
+the future.
+.Sp
+Only use these options when there are significant benefits from doing
+so.  When you specify these options, the assembler and linker will
+create larger object and executable files and will also be slower.
+You will not be able to use \f(CWgprof\fR on all systems if you
+specify this option and you may have problems with debugging if
+you specify both this option and \fB\-g\fR.
+.Ip "\fB\-fbranch-target-load-optimize\fR" 4
+Perform branch target register load optimization before prologue / epilogue
+threading.
+The use of target registers can typically be exposed only during reload,
+thus hoisting loads out of loops and doing inter-block scheduling needs
+a separate optimization pass.
+.Ip "\fB\-fbranch-target-load-optimize2\fR" 4
+Perform branch target register load optimization after prologue / epilogue
+threading.
+.Ip "\fB--param\fR \fIname\fR\fB=\fR\fIvalue\fR" 4
+In some places, \s-1GCC\s0 uses various constants to control the amount of
+optimization that is done.  For example, \s-1GCC\s0 will not inline functions
+that contain more that a certain number of instructions.  You can
+control some of these constants on the command-line using the
+\fB--param\fR option.
+.Sp
+The names of specific parameters, and the meaning of the values, are
+tied to the internals of the compiler, and are subject to change
+without notice in future releases.
+.Sp
+In each case, the \fIvalue\fR is an integer.  The allowable choices for
+\fIname\fR are given in the following table:
+.Ip "\fBmax-crossjump-edges\fR" 8
+The maximum number of incoming edges to consider for crossjumping.
+The algorithm used by \fB\-fcrossjumping\fR is \fIO\fR\|(N^2) in
+the number of edges incoming to each block.  Increasing values mean
+more aggressive optimization, making the compile time increase with
+probably small improvement in executable size.
+.Ip "\fBmax-delay-slot-insn-search\fR" 8
+The maximum number of instructions to consider when looking for an
+instruction to fill a delay slot.  If more than this arbitrary number of
+instructions is searched, the time savings from filling the delay slot
+will be minimal so stop searching.  Increasing values mean more
+aggressive optimization, making the compile time increase with probably
+small improvement in executable run time.
+.Ip "\fBmax-delay-slot-live-search\fR" 8
+When trying to fill delay slots, the maximum number of instructions to
+consider when searching for a block with valid live register
+information.  Increasing this arbitrarily chosen value means more
+aggressive optimization, increasing the compile time.  This parameter
+should be removed when the delay slot code is rewritten to maintain the
+control-flow graph.
+.Ip "\fBmax-gcse-memory\fR" 8
+The approximate maximum amount of memory that will be allocated in
+order to perform the global common subexpression elimination
+optimization.  If more memory than specified is required, the
+optimization will not be done.
+.Ip "\fBmax-gcse-passes\fR" 8
+The maximum number of passes of \s-1GCSE\s0 to run.
+.Ip "\fBmax-pending-list-length\fR" 8
+The maximum number of pending dependencies scheduling will allow
+before flushing the current state and starting over.  Large functions
+with few branches or calls can create excessively large lists which
+needlessly consume memory and resources.
+.Ip "\fBmax-inline-insns-single\fR" 8
+Several parameters control the tree inliner used in gcc.
+This number sets the maximum number of instructions (counted in \s-1GCC\s0's
+internal representation) in a single function that the tree inliner
+will consider for inlining.  This only affects functions declared
+inline and methods implemented in a class declaration (\*(C+).
+The default value is 500.
+.Ip "\fBmax-inline-insns-auto\fR" 8
+When you use \fB\-finline-functions\fR (included in \fB\-O3\fR),
+a lot of functions that would otherwise not be considered for inlining
+by the compiler will be investigated.  To those functions, a different
+(more restrictive) limit compared to functions declared inline can
+be applied.
+The default value is 100.
+.Ip "\fBlarge-function-insns\fR" 8
+The limit specifying really large functions.  For functions greater than this
+limit inlining is constrained by \fB--param large-function-growth\fR.
+This parameter is useful primarily to avoid extreme compilation time caused by non-linear
+algorithms used by the backend.
+This parameter is ignored when \fB\-funit-at-a-time\fR is not used.
+The default value is 3000.
+.Ip "\fBlarge-function-growth\fR" 8
+Specifies maximal growth of large function caused by inlining in percents.
+This parameter is ignored when \fB\-funit-at-a-time\fR is not used.
+The default value is 200.
+.Ip "\fBinline-unit-growth\fR" 8
+Specifies maximal overall growth of the compilation unit caused by inlining.
+This parameter is ignored when \fB\-funit-at-a-time\fR is not used.
+The default value is 150.
+.Ip "\fBmax-inline-insns-rtl\fR" 8
+For languages that use the \s-1RTL\s0 inliner (this happens at a later stage
+than tree inlining), you can set the maximum allowable size (counted
+in \s-1RTL\s0 instructions) for the \s-1RTL\s0 inliner with this parameter.
+The default value is 600.
+.Ip "\fBmax-unrolled-insns\fR" 8
+The maximum number of instructions that a loop should have if that loop
+is unrolled, and if the loop is unrolled, it determines how many times
+the loop code is unrolled.
+.Ip "\fBmax-average-unrolled-insns\fR" 8
+The maximum number of instructions biased by probabilities of their execution
+that a loop should have if that loop is unrolled, and if the loop is unrolled,
+it determines how many times the loop code is unrolled.
+.Ip "\fBmax-unroll-times\fR" 8
+The maximum number of unrollings of a single loop.
+.Ip "\fBmax-peeled-insns\fR" 8
+The maximum number of instructions that a loop should have if that loop
+is peeled, and if the loop is peeled, it determines how many times
+the loop code is peeled.
+.Ip "\fBmax-peel-times\fR" 8
+The maximum number of peelings of a single loop.
+.Ip "\fBmax-completely-peeled-insns\fR" 8
+The maximum number of insns of a completely peeled loop.
+.Ip "\fBmax-completely-peel-times\fR" 8
+The maximum number of iterations of a loop to be suitable for complete peeling.
+.Ip "\fBmax-unswitch-insns\fR" 8
+The maximum number of insns of an unswitched loop.
+.Ip "\fBmax-unswitch-level\fR" 8
+The maximum number of branches unswitched in a single loop.
+.Ip "\fBhot-bb-count-fraction\fR" 8
+Select fraction of the maximal count of repetitions of basic block in program
+given basic block needs to have to be considered hot.
+.Ip "\fBhot-bb-frequency-fraction\fR" 8
+Select fraction of the maximal frequency of executions of basic block in
+function given basic block needs to have to be considered hot
+.Ip "\fBtracer-dynamic-coverage\fR" 8
+.Ip "\fBtracer-dynamic-coverage-feedback\fR" 8
+This value is used to limit superblock formation once the given percentage of
+executed instructions is covered.  This limits unnecessary code size
+expansion.
+.Sp
+The \fBtracer-dynamic-coverage-feedback\fR is used only when profile
+feedback is available.  The real profiles (as opposed to statically estimated
+ones) are much less balanced allowing the threshold to be larger value.
+.Ip "\fBtracer-max-code-growth\fR" 8
+Stop tail duplication once code growth has reached given percentage.  This is
+rather hokey argument, as most of the duplicates will be eliminated later in
+cross jumping, so it may be set to much higher values than is the desired code
+growth.
+.Ip "\fBtracer-min-branch-ratio\fR" 8
+Stop reverse growth when the reverse probability of best edge is less than this
+threshold (in percent).
+.Ip "\fBtracer-min-branch-ratio\fR" 8
+.Ip "\fBtracer-min-branch-ratio-feedback\fR" 8
+Stop forward growth if the best edge do have probability lower than this
+threshold.
+.Sp
+Similarly to \fBtracer-dynamic-coverage\fR two values are present, one for
+compilation for profile feedback and one for compilation without.  The value
+for compilation with profile feedback needs to be more conservative (higher) in
+order to make tracer effective.
+.Ip "\fBmax-cse-path-length\fR" 8
+Maximum number of basic blocks on path that cse considers.
+.Ip "\fBggc-min-expand\fR" 8
+\s-1GCC\s0 uses a garbage collector to manage its own memory allocation.  This
+parameter specifies the minimum percentage by which the garbage
+collector's heap should be allowed to expand between collections.
+Tuning this may improve compilation speed; it has no effect on code
+generation.
+.Sp
+The default is 30% + 70% * (\s-1RAM/1GB\s0) with an upper bound of 100% when
+\s-1RAM\s0 >= 1GB.  If \f(CWgetrlimit\fR is available, the notion of \*(L"\s-1RAM\s0\*(R" is
+the smallest of actual \s-1RAM\s0, \s-1RLIMIT_RSS\s0, \s-1RLIMIT_DATA\s0 and \s-1RLIMIT_AS\s0.  If
+\s-1GCC\s0 is not able to calculate \s-1RAM\s0 on a particular platform, the lower
+bound of 30% is used.  Setting this parameter and
+\fBggc-min-heapsize\fR to zero causes a full collection to occur at
+every opportunity.  This is extremely slow, but can be useful for
+debugging.
+.Ip "\fBggc-min-heapsize\fR" 8
+Minimum size of the garbage collector's heap before it begins bothering
+to collect garbage.  The first collection occurs after the heap expands
+by \fBggc-min-expand\fR% beyond \fBggc-min-heapsize\fR.  Again,
+tuning this may improve compilation speed, and has no effect on code
+generation.
+.Sp
+The default is \s-1RAM/8\s0, with a lower bound of 4096 (four megabytes) and an
+upper bound of 131072 (128 megabytes).  If \f(CWgetrlimit\fR is
+available, the notion of \*(L"\s-1RAM\s0\*(R" is the smallest of actual \s-1RAM\s0,
+\s-1RLIMIT_RSS\s0, \s-1RLIMIT_DATA\s0 and \s-1RLIMIT_AS\s0.  If \s-1GCC\s0 is not able to calculate
+\s-1RAM\s0 on a particular platform, the lower bound is used.  Setting this
+parameter very large effectively disables garbage collection.  Setting
+this parameter and \fBggc-min-expand\fR to zero causes a full
+collection to occur at every opportunity.
+.Ip "\fBmax-reload-search-insns\fR" 8
+The maximum number of instruction reload should look backward for equivalent
+register.  Increasing values mean more aggressive optimization, making the
+compile time increase with probably slightly better performance.  The default
+value is 100.
+.Ip "\fBmax-cselib-memory-location\fR" 8
+The maximum number of memory locations cselib should take into acount.
+Increasing values mean more aggressive optimization, making the compile time
+increase with probably slightly better performance.  The default value is 500.
+.Ip "\fBreorder-blocks-duplicate\fR" 8
+.Ip "\fBreorder-blocks-duplicate-feedback\fR" 8
+Used by basic block reordering pass to decide whether to use unconditional
+branch or duplicate the code on its destination.  Code is duplicated when its
+estimated size is smaller than this value multiplied by the estimated size of
+unconditional jump in the hot spots of the program.
+.Sp
+The \fBreorder-block-duplicate-feedback\fR is used only when profile
+feedback is available and may be set to higher values than
+\fBreorder-block-duplicate\fR since information about the hot spots is more
+accurate.
+.Sh "Options Controlling the Preprocessor"
+These options control the C preprocessor, which is run on each C source
+file before actual compilation.
+.PP
+If you use the \fB\-E\fR option, nothing is done except preprocessing.
+Some of these options make sense only together with \fB\-E\fR because
+they cause the preprocessor output to be unsuitable for actual
+compilation.
+You can use \fB\-Wp,\fR\fIoption\fR to bypass the compiler driver
+and pass \fIoption\fR directly through to the preprocessor.  If
+\fIoption\fR contains commas, it is split into multiple options at the
+commas.  However, many options are modified, translated or interpreted
+by the compiler driver before being passed to the preprocessor, and
+\fB\-Wp\fR forcibly bypasses this phase.  The preprocessor's direct
+interface is undocumented and subject to change, so whenever possible
+you should avoid using \fB\-Wp\fR and let the driver handle the
+options instead.
+.Ip "\fB\-Xpreprocessor\fR \fIoption\fR" 4
+Pass \fIoption\fR as an option to the preprocessor.  You can use this to
+supply system-specific preprocessor options which \s-1GCC\s0 does not know how to
+recognize.
+.Sp
+If you want to pass an option that takes an argument, you must use
+\fB\-Xpreprocessor\fR twice, once for the option and once for the argument.
+.Ip "\fB\-D\fR \fIname\fR" 4
+Predefine \fIname\fR as a macro, with definition \f(CW1\fR.
+.Ip "\fB\-D\fR \fIname\fR\fB=\fR\fIdefinition\fR" 4
+Predefine \fIname\fR as a macro, with definition \fIdefinition\fR.
+There are no restrictions on the contents of \fIdefinition\fR, but if
+you are invoking the preprocessor from a shell or shell-like program you
+may need to use the shell's quoting syntax to protect characters such as
+spaces that have a meaning in the shell syntax.
+.Sp
+If you wish to define a function-like macro on the command line, write
+its argument list with surrounding parentheses before the equals sign
+(if any).  Parentheses are meaningful to most shells, so you will need
+to quote the option.  With \fBsh\fR and \fBcsh\fR,
+\fB\-D\*(R'\fR\fIname\fR\fB(\fR\fIargs...\fR\fB)=\fR\fIdefinition\fR\fB\*(R'\fR works.
+.Sp
+\fB\-D\fR and \fB\-U\fR options are processed in the order they
+are given on the command line.  All \fB\-imacros\fR \fIfile\fR and
+\fB\-include\fR \fIfile\fR options are processed after all
+\fB\-D\fR and \fB\-U\fR options.
+.Ip "\fB\-U\fR \fIname\fR" 4
+Cancel any previous definition of \fIname\fR, either built in or
+provided with a \fB\-D\fR option.
+.Ip "\fB\-undef\fR" 4
+Do not predefine any system-specific or \s-1GCC\s0\-specific macros.  The
+standard predefined macros remain defined.
+.Ip "\fB\-I\fR \fIdir\fR" 4
+Add the directory \fIdir\fR to the list of directories to be searched
+for header files.
+Directories named by \fB\-I\fR are searched before the standard
+system include directories.  If the directory \fIdir\fR is a standard
+system include directory, the option is ignored to ensure that the
+default search order for system directories and the special treatment
+of system headers are not defeated
+\&.
+.Ip "\fB\-o\fR \fIfile\fR" 4
+Write output to \fIfile\fR.  This is the same as specifying \fIfile\fR
+as the second non-option argument to \fBcpp\fR.  \fBgcc\fR has a
+different interpretation of a second non-option argument, so you must
+use \fB\-o\fR to specify the output file.
+.Ip "\fB\-Wall\fR" 4
+Turns on all optional warnings which are desirable for normal code.
+At present this is \fB\-Wcomment\fR, \fB\-Wtrigraphs\fR,
+\fB\-Wmultichar\fR and a warning about integer promotion causing a
+change of sign in \f(CW#if\fR expressions.  Note that many of the
+preprocessor's warnings are on by default and have no options to
+control them.
+.Ip "\fB\-Wcomment\fR" 4
+.Ip "\fB\-Wcomments\fR" 4
+Warn whenever a comment-start sequence \fB/*\fR appears in a \fB/*\fR
+comment, or whenever a backslash-newline appears in a \fB//\fR comment.
+(Both forms have the same effect.)
+.Ip "\fB\-Wtrigraphs\fR" 4
+@anchor{Wtrigraphs}
+Most trigraphs in comments cannot affect the meaning of the program.
+However, a trigraph that would form an escaped newline (\fB??/\fR at
+the end of a line) can, by changing where the comment begins or ends.
+Therefore, only trigraphs that would form escaped newlines produce
+warnings inside a comment.
+.Sp
+This option is implied by \fB\-Wall\fR.  If \fB\-Wall\fR is not
+given, this option is still enabled unless trigraphs are enabled.  To
+get trigraph conversion without warnings, but get the other
+\fB\-Wall\fR warnings, use \fB\-trigraphs \-Wall \-Wno-trigraphs\fR.
+.Ip "\fB\-Wtraditional\fR" 4
+Warn about certain constructs that behave differently in traditional and
+\s-1ISO\s0 C.  Also warn about \s-1ISO\s0 C constructs that have no traditional C
+equivalent, and problematic constructs which should be avoided.
+.Ip "\fB\-Wimport\fR" 4
+Warn the first time \fB#import\fR is used.
+.Ip "\fB\-Wundef\fR" 4
+Warn whenever an identifier which is not a macro is encountered in an
+\fB#if\fR directive, outside of \fBdefined\fR.  Such identifiers are
+replaced with zero.
+.Ip "\fB\-Wunused-macros\fR" 4
+Warn about macros defined in the main file that are unused.  A macro
+is \fIused\fR if it is expanded or tested for existence at least once.
+The preprocessor will also warn if the macro has not been used at the
+time it is redefined or undefined.
+.Sp
+Built-in macros, macros defined on the command line, and macros
+defined in include files are not warned about.
+.Sp
+\fBNote:\fR If a macro is actually used, but only used in skipped
+conditional blocks, then \s-1CPP\s0 will report it as unused.  To avoid the
+warning in such a case, you might improve the scope of the macro's
+definition by, for example, moving it into the first skipped block.
+Alternatively, you could provide a dummy use with something like:
+.Sp
+.Vb 3
+\&        
+\&        #if defined the_macro_causing_the_warning
+\&        #endif
+.Ve
+.Ip "\fB\-Wendif-labels\fR" 4
+Warn whenever an \fB#else\fR or an \fB#endif\fR are followed by text.
+This usually happens in code of the form
+.Sp
+.Vb 6
+\&        
+\&        #if FOO
+\&        ...
+\&        #else FOO
+\&        ...
+\&        #endif FOO
+.Ve
+The second and third \f(CWFOO\fR should be in comments, but often are not
+in older programs.  This warning is on by default.
+.Ip "\fB\-Werror\fR" 4
+Make all warnings into hard errors.  Source code which triggers warnings
+will be rejected.
+.Ip "\fB\-Wsystem-headers\fR" 4
+Issue warnings for code in system headers.  These are normally unhelpful
+in finding bugs in your own code, therefore suppressed.  If you are
+responsible for the system library, you may want to see them.
+.Ip "\fB\-w\fR" 4
+Suppress all warnings, including those which \s-1GNU\s0 \s-1CPP\s0 issues by default.
+.Ip "\fB\-pedantic\fR" 4
+Issue all the mandatory diagnostics listed in the C standard.  Some of
+them are left out by default, since they trigger frequently on harmless
+code.
+.Ip "\fB\-pedantic-errors\fR" 4
+Issue all the mandatory diagnostics, and make all mandatory diagnostics
+into errors.  This includes mandatory diagnostics that \s-1GCC\s0 issues
+without \fB\-pedantic\fR but treats as warnings.
+.Ip "\fB\-M\fR" 4
+Instead of outputting the result of preprocessing, output a rule
+suitable for \fBmake\fR describing the dependencies of the main
+source file.  The preprocessor outputs one \fBmake\fR rule containing
+the object file name for that source file, a colon, and the names of all
+the included files, including those coming from \fB\-include\fR or
+\fB\-imacros\fR command line options.
+.Sp
+Unless specified explicitly (with \fB\-\s-1MT\s0\fR or \fB\-\s-1MQ\s0\fR), the
+object file name consists of the basename of the source file with any
+suffix replaced with object file suffix.  If there are many included
+files then the rule is split into several lines using \fB\e\fR\-newline.
+The rule has no commands.
+.Sp
+This option does not suppress the preprocessor's debug output, such as
+\fB\-dM\fR.  To avoid mixing such debug output with the dependency
+rules you should explicitly specify the dependency output file with
+\fB\-\s-1MF\s0\fR, or use an environment variable like
+\fB\s-1DEPENDENCIES_OUTPUT\s0\fR.  Debug output
+will still be sent to the regular output stream as normal.
+.Sp
+Passing \fB\-M\fR to the driver implies \fB\-E\fR, and suppresses
+warnings with an implicit \fB\-w\fR.
+.Ip "\fB\-\s-1MM\s0\fR" 4
+Like \fB\-M\fR but do not mention header files that are found in
+system header directories, nor header files that are included,
+directly or indirectly, from such a header.
+.Sp
+This implies that the choice of angle brackets or double quotes in an
+\fB#include\fR directive does not in itself determine whether that
+header will appear in \fB\-\s-1MM\s0\fR dependency output.  This is a
+slight change in semantics from \s-1GCC\s0 versions 3.0 and earlier.
+.Sp
+@anchor{dashMF}
+.Ip "\fB\-\s-1MF\s0\fR \fIfile\fR" 4
+When used with \fB\-M\fR or \fB\-\s-1MM\s0\fR, specifies a
+file to write the dependencies to.  If no \fB\-\s-1MF\s0\fR switch is given
+the preprocessor sends the rules to the same place it would have sent
+preprocessed output.
+.Sp
+When used with the driver options \fB\-\s-1MD\s0\fR or \fB\-\s-1MMD\s0\fR,
+\fB\-\s-1MF\s0\fR overrides the default dependency output file.
+.Ip "\fB\-\s-1MG\s0\fR" 4
+In conjunction with an option such as \fB\-M\fR requesting
+dependency generation, \fB\-\s-1MG\s0\fR assumes missing header files are
+generated files and adds them to the dependency list without raising
+an error.  The dependency filename is taken directly from the
+\f(CW#include\fR directive without prepending any path.  \fB\-\s-1MG\s0\fR
+also suppresses preprocessed output, as a missing header file renders
+this useless.
+.Sp
+This feature is used in automatic updating of makefiles.
+.Ip "\fB\-\s-1MP\s0\fR" 4
+This option instructs \s-1CPP\s0 to add a phony target for each dependency
+other than the main file, causing each to depend on nothing.  These
+dummy rules work around errors \fBmake\fR gives if you remove header
+files without updating the \fIMakefile\fR to match.
+.Sp
+This is typical output:
+.Sp
+.Vb 4
+\&        
+\&        test.o: test.c test.h
+\&        
+\&        test.h:
+.Ve
+.Ip "\fB\-\s-1MT\s0\fR \fItarget\fR" 4
+Change the target of the rule emitted by dependency generation.  By
+default \s-1CPP\s0 takes the name of the main input file, including any path,
+deletes any file suffix such as \fB.c\fR, and appends the platform's
+usual object suffix.  The result is the target.
+.Sp
+An \fB\-\s-1MT\s0\fR option will set the target to be exactly the string you
+specify.  If you want multiple targets, you can specify them as a single
+argument to \fB\-\s-1MT\s0\fR, or use multiple \fB\-\s-1MT\s0\fR options.
+.Sp
+For example, \fB\-\s-1MT\s0\ \*(L'$(objpfx)foo.o\*(R'\fR might give
+.Sp
+.Vb 2
+\&        
+\&        $(objpfx)foo.o: foo.c
+.Ve
+.Ip "\fB\-\s-1MQ\s0\fR \fItarget\fR" 4
+Same as \fB\-\s-1MT\s0\fR, but it quotes any characters which are special to
+Make.  \fB\-\s-1MQ\s0\ \*(L'$(objpfx)foo.o\*(R'\fR gives
+.Sp
+.Vb 2
+\&        
+\&        $$(objpfx)foo.o: foo.c
+.Ve
+The default target is automatically quoted, as if it were given with
+\fB\-\s-1MQ\s0\fR.
+.Ip "\fB\-\s-1MD\s0\fR" 4
+\fB\-\s-1MD\s0\fR is equivalent to \fB\-M \-\s-1MF\s0\fR \fIfile\fR, except that
+\fB\-E\fR is not implied.  The driver determines \fIfile\fR based on
+whether an \fB\-o\fR option is given.  If it is, the driver uses its
+argument but with a suffix of \fI.d\fR, otherwise it take the
+basename of the input file and applies a \fI.d\fR suffix.
+.Sp
+If \fB\-\s-1MD\s0\fR is used in conjunction with \fB\-E\fR, any
+\fB\-o\fR switch is understood to specify the dependency output file
+(but \f(CW@pxref\fR{dashMF,,\-\s-1MF\s0}), but if used without \fB\-E\fR, each \fB\-o\fR
+is understood to specify a target object file.
+.Sp
+Since \fB\-E\fR is not implied, \fB\-\s-1MD\s0\fR can be used to generate
+a dependency output file as a side-effect of the compilation process.
+.Ip "\fB\-\s-1MMD\s0\fR" 4
+Like \fB\-\s-1MD\s0\fR except mention only user header files, not system
+\-header files.
+.Ip "\fB\-fpch-deps\fR" 4
+When using precompiled headers, this flag
+will cause the dependency-output flags to also list the files from the
+precompiled header's dependencies.  If not specified only the
+precompiled header would be listed and not the files that were used to
+create it because those files are not consulted when a precompiled
+header is used.
+.Ip "\fB\-x c\fR" 4
+.Ip "\fB\-x c++\fR" 4
+.Ip "\fB\-x objective-c\fR" 4
+.Ip "\fB\-x assembler-with-cpp\fR" 4
+Specify the source language: C, \*(C+, Objective-C, or assembly.  This has
+nothing to do with standards conformance or extensions; it merely
+selects which base syntax to expect.  If you give none of these options,
+cpp will deduce the language from the extension of the source file:
+\&\fB.c\fR, \fB.cc\fR, \fB.m\fR, or \fB.S\fR.  Some other common
+extensions for \*(C+ and assembly are also recognized.  If cpp does not
+recognize the extension, it will treat the file as C; this is the most
+generic mode.
+.Sp
+\fBNote:\fR Previous versions of cpp accepted a \fB\-lang\fR option
+which selected both the language and the standards conformance level.
+This option has been removed, because it conflicts with the \fB\-l\fR
+option.
+.Ip "\fB\-std=\fR\fIstandard\fR" 4
+.Ip "\fB\-ansi\fR" 4
+Specify the standard to which the code should conform.  Currently \s-1CPP\s0
+knows about C and \*(C+ standards; others may be added in the future.
+.Sp
+\fIstandard\fR
+may be one of:
+.Ip "\f(CWiso9899:1990\fR" 8
+.Ip "\f(CWc89\fR" 8
+The \s-1ISO\s0 C standard from 1990.  \fBc89\fR is the customary shorthand for
+this version of the standard.
+.Sp
+The \fB\-ansi\fR option is equivalent to \fB\-std=c89\fR.
+.Ip "\f(CWiso9899:199409\fR" 8
+The 1990 C standard, as amended in 1994.
+.Ip "\f(CWiso9899:1999\fR" 8
+.Ip "\f(CWc99\fR" 8
+.Ip "\f(CWiso9899:199x\fR" 8
+.Ip "\f(CWc9x\fR" 8
+The revised \s-1ISO\s0 C standard, published in December 1999.  Before
+publication, this was known as C9X.
+.Ip "\f(CWgnu89\fR" 8
+The 1990 C standard plus \s-1GNU\s0 extensions.  This is the default.
+.Ip "\f(CWgnu99\fR" 8
+.Ip "\f(CWgnu9x\fR" 8
+The 1999 C standard plus \s-1GNU\s0 extensions.
+.Ip "\f(CWc++98\fR" 8
+The 1998 \s-1ISO\s0 \*(C+ standard plus amendments.
+.Ip "\f(CWgnu++98\fR" 8
+The same as \fB\-std=c++98\fR plus \s-1GNU\s0 extensions.  This is the
+default for \*(C+ code.
+.Ip "\fB\-I-\fR" 4
+Split the include path.  Any directories specified with \fB\-I\fR
+options before \fB\-I-\fR are searched only for headers requested with
+\f(CW#include\ "\fIfile\fR"\fR; they are not searched for
+\f(CW#include\ <\fIfile\fR>\fR.  If additional directories are
+specified with \fB\-I\fR options after the \fB\-I-\fR, those
+directories are searched for all \fB#include\fR directives.
+.Sp
+In addition, \fB\-I-\fR inhibits the use of the directory of the current
+file directory as the first search directory for \f(CW#include
+"\fIfile\fR"\fR.
+.Ip "\fB\-nostdinc\fR" 4
+Do not search the standard system directories for header files.
+Only the directories you have specified with \fB\-I\fR options
+(and the directory of the current file, if appropriate) are searched.
+.Ip "\fB\-nostdinc++\fR" 4
+Do not search for header files in the \*(C+\-specific standard directories,
+but do still search the other standard directories.  (This option is
+used when building the \*(C+ library.)
+.Ip "\fB\-include\fR \fIfile\fR" 4
+Process \fIfile\fR as if \f(CW#include "file"\fR appeared as the first
+line of the primary source file.  However, the first directory searched
+for \fIfile\fR is the preprocessor's working directory \fIinstead of\fR
+the directory containing the main source file.  If not found there, it
+is searched for in the remainder of the \f(CW#include "..."\fR search
+chain as normal.
+.Sp
+If multiple \fB\-include\fR options are given, the files are included
+in the order they appear on the command line.
+.Ip "\fB\-imacros\fR \fIfile\fR" 4
+Exactly like \fB\-include\fR, except that any output produced by
+scanning \fIfile\fR is thrown away.  Macros it defines remain defined.
+This allows you to acquire all the macros from a header without also
+processing its declarations.
+.Sp
+All files specified by \fB\-imacros\fR are processed before all files
+specified by \fB\-include\fR.
+.Ip "\fB\-idirafter\fR \fIdir\fR" 4
+Search \fIdir\fR for header files, but do it \fIafter\fR all
+directories specified with \fB\-I\fR and the standard system directories
+have been exhausted.  \fIdir\fR is treated as a system include directory.
+.Ip "\fB\-iprefix\fR \fIprefix\fR" 4
+Specify \fIprefix\fR as the prefix for subsequent \fB\-iwithprefix\fR
+options.  If the prefix represents a directory, you should include the
+final \fB/\fR.
+.Ip "\fB\-iwithprefix\fR \fIdir\fR" 4
+.Ip "\fB\-iwithprefixbefore\fR \fIdir\fR" 4
+Append \fIdir\fR to the prefix specified previously with
+\fB\-iprefix\fR, and add the resulting directory to the include search
+path.  \fB\-iwithprefixbefore\fR puts it in the same place \fB\-I\fR
+would; \fB\-iwithprefix\fR puts it where \fB\-idirafter\fR would.
+.Ip "\fB\-isystem\fR \fIdir\fR" 4
+Search \fIdir\fR for header files, after all directories specified by
+\fB\-I\fR but before the standard system directories.  Mark it
+as a system directory, so that it gets the same special treatment as
+is applied to the standard system directories.
+.Ip "\fB\-fdollars-in-identifiers\fR" 4
+@anchor{fdollars-in-identifiers}
+Accept \fB$\fR in identifiers.
+.Ip "\fB\-fpreprocessed\fR" 4
+Indicate to the preprocessor that the input file has already been
+preprocessed.  This suppresses things like macro expansion, trigraph
+conversion, escaped newline splicing, and processing of most directives.
+The preprocessor still recognizes and removes comments, so that you can
+pass a file preprocessed with \fB\-C\fR to the compiler without
+problems.  In this mode the integrated preprocessor is little more than
+a tokenizer for the front ends.
+.Sp
+\fB\-fpreprocessed\fR is implicit if the input file has one of the
+extensions \fB.i\fR, \fB.ii\fR or \fB.mi\fR.  These are the
+extensions that \s-1GCC\s0 uses for preprocessed files created by
+\fB\-save-temps\fR.
+.Ip "\fB\-ftabstop=\fR\fIwidth\fR" 4
+Set the distance between tab stops.  This helps the preprocessor report
+correct column numbers in warnings or errors, even if tabs appear on the
+line.  If the value is less than 1 or greater than 100, the option is
+ignored.  The default is 8.
+.Ip "\fB\-fexec-charset=\fR\fIcharset\fR" 4
+Set the execution character set, used for string and character
+constants.  The default is \s-1UTF\s0\-8.  \fIcharset\fR can be any encoding
+supported by the system's \f(CWiconv\fR library routine.
+.Ip "\fB\-fwide-exec-charset=\fR\fIcharset\fR" 4
+Set the wide execution character set, used for wide string and
+character constants.  The default is \s-1UTF\s0\-32 or \s-1UTF\s0\-16, whichever
+corresponds to the width of \f(CWwchar_t\fR.  As with
+\fB\-ftarget-charset\fR, \fIcharset\fR can be any encoding supported
+by the system's \f(CWiconv\fR library routine; however, you will have
+problems with encodings that do not fit exactly in \f(CWwchar_t\fR.
+.Ip "\fB\-finput-charset=\fR\fIcharset\fR" 4
+Set the input character set, used for translation from the character
+set of the input file to the source character set used by \s-1GCC\s0. If the
+locale does not specify, or \s-1GCC\s0 cannot get this information from the
+locale, the default is \s-1UTF\s0\-8. This can be overridden by either the locale
+or this command line option. Currently the command line option takes
+precedence if there's a conflict. \fIcharset\fR can be any encoding
+supported by the system's \f(CWiconv\fR library routine.
+.Ip "\fB\-fworking-directory\fR" 4
+Enable generation of linemarkers in the preprocessor output that will
+let the compiler know the current working directory at the time of
+preprocessing.  When this option is enabled, the preprocessor will
+emit, after the initial linemarker, a second linemarker with the
+current working directory followed by two slashes.  \s-1GCC\s0 will use this
+directory, when it's present in the preprocessed input, as the
+directory emitted as the current working directory in some debugging
+information formats.  This option is implicitly enabled if debugging
+information is enabled, but this can be inhibited with the negated
+form \fB\-fno-working-directory\fR.  If the \fB\-P\fR flag is
+present in the command line, this option has no effect, since no
+\f(CW#line\fR directives are emitted whatsoever.
+.Ip "\fB\-fno-show-column\fR" 4
+Do not print column numbers in diagnostics.  This may be necessary if
+diagnostics are being scanned by a program that does not understand the
+column numbers, such as \fBdejagnu\fR.
+.Ip "\fB\-A\fR \fIpredicate\fR\fB=\fR\fIanswer\fR" 4
+Make an assertion with the predicate \fIpredicate\fR and answer
+\fIanswer\fR.  This form is preferred to the older form \fB\-A\fR
+\fIpredicate\fR\fB(\fR\fIanswer\fR\fB)\fR, which is still supported, because
+it does not use shell special characters.
+.Ip "\fB\-A \-\fR\fIpredicate\fR\fB=\fR\fIanswer\fR" 4
+Cancel an assertion with the predicate \fIpredicate\fR and answer
+\fIanswer\fR.
+.Ip "\fB\-dCHARS\fR" 4
+\fI\s-1CHARS\s0\fR is a sequence of one or more of the following characters,
+and must not be preceded by a space.  Other characters are interpreted
+by the compiler proper, or reserved for future versions of \s-1GCC\s0, and so
+are silently ignored.  If you specify characters whose behavior
+conflicts, the result is undefined.
+.Ip "\fBM\fR" 8
+Instead of the normal output, generate a list of \fB#define\fR
+directives for all the macros defined during the execution of the
+preprocessor, including predefined macros.  This gives you a way of
+finding out what is predefined in your version of the preprocessor.
+Assuming you have no file \fIfoo.h\fR, the command
+.Sp
+.Vb 2
+\&        
+\&        touch foo.h; cpp -dM foo.h
+.Ve
+will show all the predefined macros.
+.Ip "\fBD\fR" 8
+Like \fBM\fR except in two respects: it does \fInot\fR include the
+predefined macros, and it outputs \fIboth\fR the \fB#define\fR
+directives and the result of preprocessing.  Both kinds of output go to
+the standard output file.
+.Ip "\fBN\fR" 8
+Like \fBD\fR, but emit only the macro names, not their expansions.
+.Ip "\fBI\fR" 8
+Output \fB#include\fR directives in addition to the result of
+preprocessing.
+.Ip "\fB\-P\fR" 4
+Inhibit generation of linemarkers in the output from the preprocessor.
+This might be useful when running the preprocessor on something that is
+not C code, and will be sent to a program which might be confused by the
+linemarkers.
+.Ip "\fB\-C\fR" 4
+Do not discard comments.  All comments are passed through to the output
+file, except for comments in processed directives, which are deleted
+along with the directive.
+.Sp
+You should be prepared for side effects when using \fB\-C\fR; it
+causes the preprocessor to treat comments as tokens in their own right.
+For example, comments appearing at the start of what would be a
+directive line have the effect of turning that line into an ordinary
+source line, since the first token on the line is no longer a \fB#\fR.
+.Ip "\fB\-\s-1CC\s0\fR" 4
+Do not discard comments, including during macro expansion.  This is
+like \fB\-C\fR, except that comments contained within macros are
+also passed through to the output file where the macro is expanded.
+.Sp
+In addition to the side-effects of the \fB\-C\fR option, the
+\fB\-\s-1CC\s0\fR option causes all \*(C+\-style comments inside a macro
+to be converted to C\-style comments.  This is to prevent later use
+of that macro from inadvertently commenting out the remainder of
+the source line.
+.Sp
+The \fB\-\s-1CC\s0\fR option is generally used to support lint comments.
+.Ip "\fB\-traditional-cpp\fR" 4
+Try to imitate the behavior of old-fashioned C preprocessors, as
+opposed to \s-1ISO\s0 C preprocessors.
+.Ip "\fB\-trigraphs\fR" 4
+Process trigraph sequences.
+These are three-character sequences, all starting with \fB??\fR, that
+are defined by \s-1ISO\s0 C to stand for single characters.  For example,
+\fB??/\fR stands for \fB\e\fR, so \fB\*(R'??/n\*(R'\fR is a character
+constant for a newline.  By default, \s-1GCC\s0 ignores trigraphs, but in
+standard-conforming modes it converts them.  See the \fB\-std\fR and
+\fB\-ansi\fR options.
+.Sp
+The nine trigraphs and their replacements are
+.Sp
+.Vb 3
+\&        
+\&        Trigraph:       ??(  ??)  ??<  ??>  ??=  ??/  ??'  ??!  ??-
+\&        Replacement:      [    ]    {    }    #    \e    ^    |    ~
+.Ve
+.Ip "\fB\-remap\fR" 4
+Enable special code to work around file systems which only permit very
+short file names, such as \s-1MS\s0\-\s-1DOS\s0.
+.Ip "\fB--help\fR" 4
+.Ip "\fB--target-help\fR" 4
+Print text describing all the command line options instead of
+preprocessing anything.
+.Ip "\fB\-v\fR" 4
+Verbose mode.  Print out \s-1GNU\s0 \s-1CPP\s0's version number at the beginning of
+execution, and report the final form of the include path.
+.Ip "\fB\-H\fR" 4
+Print the name of each header file used, in addition to other normal
+activities.  Each name is indented to show how deep in the
+\fB#include\fR stack it is.  Precompiled header files are also
+printed, even if they are found to be invalid; an invalid precompiled
+header file is printed with \fB...x\fR and a valid one with \fB...!\fR .
+.Ip "\fB\-version\fR" 4
+.Ip "\fB--version\fR" 4
+Print out \s-1GNU\s0 \s-1CPP\s0's version number.  With one dash, proceed to
+preprocess as normal.  With two dashes, exit immediately.
+.Sh "Passing Options to the Assembler"
+You can pass options to the assembler.
+.Ip "\fB\-Wa,\fR\fIoption\fR" 4
+Pass \fIoption\fR as an option to the assembler.  If \fIoption\fR
+contains commas, it is split into multiple options at the commas.
+.Ip "\fB\-Xassembler\fR \fIoption\fR" 4
+Pass \fIoption\fR as an option to the assembler.  You can use this to
+supply system-specific assembler options which \s-1GCC\s0 does not know how to
+recognize.
+.Sp
+If you want to pass an option that takes an argument, you must use
+\fB\-Xassembler\fR twice, once for the option and once for the argument.
+.Sh "Options for Linking"
+These options come into play when the compiler links object files into
+an executable output file.  They are meaningless if the compiler is
+not doing a link step.
+.Ip "\fIobject-file-name\fR" 4
+A file name that does not end in a special recognized suffix is
+considered to name an object file or library.  (Object files are
+distinguished from libraries by the linker according to the file
+contents.)  If linking is done, these object files are used as input
+to the linker.
+.Ip "\fB\-c\fR" 4
+.Ip "\fB\-S\fR" 4
+.Ip "\fB\-E\fR" 4
+If any of these options is used, then the linker is not run, and
+object file names should not be used as arguments.  
+.Ip "\fB\-l\fR\fIlibrary\fR" 4
+.Ip "\fB\-l\fR \fIlibrary\fR" 4
+Search the library named \fIlibrary\fR when linking.  (The second
+alternative with the library as a separate argument is only for
+\s-1POSIX\s0 compliance and is not recommended.)
+.Sp
+It makes a difference where in the command you write this option; the
+linker searches and processes libraries and object files in the order they
+are specified.  Thus, \fBfoo.o \-lz bar.o\fR searches library \fBz\fR
+after file \fIfoo.o\fR but before \fIbar.o\fR.  If \fIbar.o\fR refers
+to functions in \fBz\fR, those functions may not be loaded.
+.Sp
+The linker searches a standard list of directories for the library,
+which is actually a file named \fIlib\fIlibrary\fR.a\fR.  The linker
+then uses this file as if it had been specified precisely by name.
+.Sp
+The directories searched include several standard system directories
+plus any that you specify with \fB\-L\fR.
+.Sp
+Normally the files found this way are library files---archive files
+whose members are object files.  The linker handles an archive file by
+scanning through it for members which define symbols that have so far
+been referenced but not defined.  But if the file that is found is an
+ordinary object file, it is linked in the usual fashion.  The only
+difference between using an \fB\-l\fR option and specifying a file name
+is that \fB\-l\fR surrounds \fIlibrary\fR with \fBlib\fR and \fB.a\fR
+and searches several directories.
+.Ip "\fB\-lobjc\fR" 4
+You need this special case of the \fB\-l\fR option in order to
+link an Objective-C program.
+.Ip "\fB\-nostartfiles\fR" 4
+Do not use the standard system startup files when linking.
+The standard system libraries are used normally, unless \fB\-nostdlib\fR
+or \fB\-nodefaultlibs\fR is used.
+.Ip "\fB\-nodefaultlibs\fR" 4
+Do not use the standard system libraries when linking.
+Only the libraries you specify will be passed to the linker.
+The standard startup files are used normally, unless \fB\-nostartfiles\fR
+is used.  The compiler may generate calls to memcmp, memset, and memcpy
+for System V (and \s-1ISO\s0 C) environments or to bcopy and bzero for
+\s-1BSD\s0 environments.  These entries are usually resolved by entries in
+libc.  These entry points should be supplied through some other
+mechanism when this option is specified.
+.Ip "\fB\-nostdlib\fR" 4
+Do not use the standard system startup files or libraries when linking.
+No startup files and only the libraries you specify will be passed to
+the linker.  The compiler may generate calls to memcmp, memset, and memcpy
+for System V (and \s-1ISO\s0 C) environments or to bcopy and bzero for
+\s-1BSD\s0 environments.  These entries are usually resolved by entries in
+libc.  These entry points should be supplied through some other
+mechanism when this option is specified.
+.Sp
+One of the standard libraries bypassed by \fB\-nostdlib\fR and
+\fB\-nodefaultlibs\fR is \fIlibgcc.a\fR, a library of internal subroutines
+that \s-1GCC\s0 uses to overcome shortcomings of particular machines, or special
+needs for some languages.
+.Sp
+In most cases, you need \fIlibgcc.a\fR even when you want to avoid
+other standard libraries.  In other words, when you specify \fB\-nostdlib\fR
+or \fB\-nodefaultlibs\fR you should usually specify \fB\-lgcc\fR as well.
+This ensures that you have no unresolved references to internal \s-1GCC\s0
+library subroutines.  (For example, \fB_\|_main\fR, used to ensure \*(C+
+constructors will be called.)
+.Ip "\fB\-pie\fR" 4
+Produce a position independent executable on targets which support it.
+For predictable results, you must also specify the same set of options
+that were used to generate code (\fB\-fpie\fR, \fB\-fPIE\fR,
+or model suboptions) when you specify this option.
+.Ip "\fB\-s\fR" 4
+Remove all symbol table and relocation information from the executable.
+.Ip "\fB\-static\fR" 4
+On systems that support dynamic linking, this prevents linking with the shared
+libraries.  On other systems, this option has no effect.
+.Ip "\fB\-shared\fR" 4
+Produce a shared object which can then be linked with other objects to
+form an executable.  Not all systems support this option.  For predictable
+results, you must also specify the same set of options that were used to
+generate code (\fB\-fpic\fR, \fB\-fPIC\fR, or model suboptions)
+when you specify this option.[1]
+.Ip "\fB\-shared-libgcc\fR" 4
+.Ip "\fB\-static-libgcc\fR" 4
+On systems that provide \fIlibgcc\fR as a shared library, these options
+force the use of either the shared or static version respectively.
+If no shared version of \fIlibgcc\fR was built when the compiler was
+configured, these options have no effect.
+.Sp
+There are several situations in which an application should use the
+shared \fIlibgcc\fR instead of the static version.  The most common
+of these is when the application wishes to throw and catch exceptions
+across different shared libraries.  In that case, each of the libraries
+as well as the application itself should use the shared \fIlibgcc\fR.
+.Sp
+Therefore, the G++ and \s-1GCJ\s0 drivers automatically add
+\fB\-shared-libgcc\fR whenever you build a shared library or a main
+executable, because \*(C+ and Java programs typically use exceptions, so
+this is the right thing to do.
+.Sp
+If, instead, you use the \s-1GCC\s0 driver to create shared libraries, you may
+find that they will not always be linked with the shared \fIlibgcc\fR.
+If \s-1GCC\s0 finds, at its configuration time, that you have a non-\s-1GNU\s0 linker
+or a \s-1GNU\s0 linker that does not support option \fB--eh-frame-hdr\fR,
+it will link the shared version of \fIlibgcc\fR into shared libraries
+by default.  Otherwise, it will take advantage of the linker and optimize
+away the linking with the shared version of \fIlibgcc\fR, linking with
+the static version of libgcc by default.  This allows exceptions to
+propagate through such shared libraries, without incurring relocation
+costs at library load time.
+.Sp
+However, if a library or main executable is supposed to throw or catch
+exceptions, you must link it using the G++ or \s-1GCJ\s0 driver, as appropriate
+for the languages used in the program, or using the option
+\fB\-shared-libgcc\fR, such that it is linked with the shared
+\fIlibgcc\fR.
+.Ip "\fB\-symbolic\fR" 4
+Bind references to global symbols when building a shared object.  Warn
+about any unresolved references (unless overridden by the link editor
+option \fB\-Xlinker \-z \-Xlinker defs\fR).  Only a few systems support
+this option.
+.Ip "\fB\-Xlinker\fR \fIoption\fR" 4
+Pass \fIoption\fR as an option to the linker.  You can use this to
+supply system-specific linker options which \s-1GCC\s0 does not know how to
+recognize.
+.Sp
+If you want to pass an option that takes an argument, you must use
+\fB\-Xlinker\fR twice, once for the option and once for the argument.
+For example, to pass \fB\-assert definitions\fR, you must write
+\fB\-Xlinker \-assert \-Xlinker definitions\fR.  It does not work to write
+\fB\-Xlinker \*(L"\-assert definitions\*(R"\fR, because this passes the entire
+string as a single argument, which is not what the linker expects.
+.Ip "\fB\-Wl,\fR\fIoption\fR" 4
+Pass \fIoption\fR as an option to the linker.  If \fIoption\fR contains
+commas, it is split into multiple options at the commas.
+.Ip "\fB\-u\fR \fIsymbol\fR" 4
+Pretend the symbol \fIsymbol\fR is undefined, to force linking of
+library modules to define it.  You can use \fB\-u\fR multiple times with
+different symbols to force loading of additional library modules.
+.Sh "Options for Directory Search"
+These options specify directories to search for header files, for
+libraries and for parts of the compiler:
+.Ip "\fB\-I\fR\fIdir\fR" 4
+Add the directory \fIdir\fR to the head of the list of directories to be
+searched for header files.  This can be used to override a system header
+file, substituting your own version, since these directories are
+searched before the system header file directories.  However, you should
+not use this option to add directories that contain vendor-supplied
+system header files (use \fB\-isystem\fR for that).  If you use more than
+one \fB\-I\fR option, the directories are scanned in left-to-right
+order; the standard system directories come after.
+.Sp
+If a standard system include directory, or a directory specified with
+\fB\-isystem\fR, is also specified with \fB\-I\fR, the \fB\-I\fR
+option will be ignored.  The directory will still be searched but as a
+system directory at its normal position in the system include chain.
+This is to ensure that \s-1GCC\s0's procedure to fix buggy system headers and
+the ordering for the include_next directive are not inadvertently changed.
+If you really need to change the search order for system directories,
+use the \fB\-nostdinc\fR and/or \fB\-isystem\fR options.
+.Ip "\fB\-I-\fR" 4
+Any directories you specify with \fB\-I\fR options before the \fB\-I-\fR
+option are searched only for the case of \fB#include \*(L"\fR\fIfile\fR\fB\*(R"\fR;
+they are not searched for \fB#include <\fR\fIfile\fR\fB>\fR.
+.Sp
+If additional directories are specified with \fB\-I\fR options after
+the \fB\-I-\fR, these directories are searched for all \fB#include\fR
+directives.  (Ordinarily \fIall\fR \fB\-I\fR directories are used
+this way.)
+.Sp
+In addition, the \fB\-I-\fR option inhibits the use of the current
+directory (where the current input file came from) as the first search
+directory for \fB#include \*(L"\fR\fIfile\fR\fB\*(R"\fR.  There is no way to
+override this effect of \fB\-I-\fR.  With \fB\-I.\fR you can specify
+searching the directory which was current when the compiler was
+invoked.  That is not exactly the same as what the preprocessor does
+by default, but it is often satisfactory.
+.Sp
+\fB\-I-\fR does not inhibit the use of the standard system directories
+for header files.  Thus, \fB\-I-\fR and \fB\-nostdinc\fR are
+independent.
+.Ip "\fB\-L\fR\fIdir\fR" 4
+Add directory \fIdir\fR to the list of directories to be searched
+for \fB\-l\fR.
+.Ip "\fB\-B\fR\fIprefix\fR" 4
+This option specifies where to find the executables, libraries,
+include files, and data files of the compiler itself.
+.Sp
+The compiler driver program runs one or more of the subprograms
+\fIcpp\fR, \fIcc1\fR, \fIas\fR and \fIld\fR.  It tries
+\fIprefix\fR as a prefix for each program it tries to run, both with and
+without \fImachine\fR\fB/\fR\fIversion\fR\fB/\fR.
+.Sp
+For each subprogram to be run, the compiler driver first tries the
+\fB\-B\fR prefix, if any.  If that name is not found, or if \fB\-B\fR
+was not specified, the driver tries two standard prefixes, which are
+\fI/usr/lib/gcc/\fR and \fI/usr/local/lib/gcc/\fR.  If neither of
+those results in a file name that is found, the unmodified program
+name is searched for using the directories specified in your
+\fB\s-1PATH\s0\fR environment variable.
+.Sp
+The compiler will check to see if the path provided by the \fB\-B\fR
+refers to a directory, and if necessary it will add a directory
+separator character at the end of the path.
+.Sp
+\fB\-B\fR prefixes that effectively specify directory names also apply
+to libraries in the linker, because the compiler translates these
+options into \fB\-L\fR options for the linker.  They also apply to
+includes files in the preprocessor, because the compiler translates these
+options into \fB\-isystem\fR options for the preprocessor.  In this case,
+the compiler appends \fBinclude\fR to the prefix.
+.Sp
+The run-time support file \fIlibgcc.a\fR can also be searched for using
+the \fB\-B\fR prefix, if needed.  If it is not found there, the two
+standard prefixes above are tried, and that is all.  The file is left
+out of the link if it is not found by those means.
+.Sp
+Another way to specify a prefix much like the \fB\-B\fR prefix is to use
+the environment variable \fB\s-1GCC_EXEC_PREFIX\s0\fR.  
+.Sp
+As a special kludge, if the path provided by \fB\-B\fR is
+\fI[dir/]stage\fIN\fR/\fR, where \fIN\fR is a number in the range 0 to
+9, then it will be replaced by \fI[dir/]include\fR.  This is to help
+with boot-strapping the compiler.
+.Ip "\fB\-specs=\fR\fIfile\fR" 4
+Process \fIfile\fR after the compiler reads in the standard \fIspecs\fR
+file, in order to override the defaults that the \fIgcc\fR driver
+program uses when determining what switches to pass to \fIcc1\fR,
+\fIcc1plus\fR, \fIas\fR, \fIld\fR, etc.  More than one
+\fB\-specs=\fR\fIfile\fR can be specified on the command line, and they
+are processed in order, from left to right.
+.Sh "Specifying Target Machine and Compiler Version"
+The usual way to run \s-1GCC\s0 is to run the executable called \fIgcc\fR, or
+\fI<machine>\-gcc\fR when cross-compiling, or
+\fI<machine>\-gcc-<version>\fR to run a version other than the one that
+was installed last.  Sometimes this is inconvenient, so \s-1GCC\s0 provides
+options that will switch to another cross-compiler or version.
+.Ip "\fB\-b\fR \fImachine\fR" 4
+The argument \fImachine\fR specifies the target machine for compilation.
+.Sp
+The value to use for \fImachine\fR is the same as was specified as the
+machine type when configuring \s-1GCC\s0 as a cross-compiler.  For
+example, if a cross-compiler was configured with \fBconfigure
+i386v\fR, meaning to compile for an 80386 running System V, then you
+would specify \fB\-b i386v\fR to run that cross compiler.
+.Ip "\fB\-V\fR \fIversion\fR" 4
+The argument \fIversion\fR specifies which version of \s-1GCC\s0 to run.
+This is useful when multiple versions are installed.  For example,
+\fIversion\fR might be \fB2.0\fR, meaning to run \s-1GCC\s0 version 2.0.
+.PP
+The \fB\-V\fR and \fB\-b\fR options work by running the
+\fI<machine>\-gcc-<version>\fR executable, so there's no real reason to
+use them if you can just run that directly.
+.Sh "Hardware Models and Configurations"
+Earlier we discussed the standard option \fB\-b\fR which chooses among
+different installed compilers for completely different target
+machines, such as \s-1VAX\s0 vs. 68000 vs. 80386.
+.PP
+In addition, each of these target machine types can have its own
+special options, starting with \fB\-m\fR, to choose among various
+hardware models or configurations---for example, 68010 vs 68020,
+floating coprocessor or none.  A single installed version of the
+compiler can compile for any model or configuration, according to the
+options specified.
+.PP
+Some configurations of the compiler also support additional special
+options, usually for compatibility with other compilers on the same
+platform.
+.PP
+These options are defined by the macro \f(CWTARGET_SWITCHES\fR in the
+machine description.  The default for the options is also defined by
+that macro, which enables you to change the defaults.
+These are the \fB\-m\fR options defined for the 68000 series.  The default
+values for these options depends on which style of 68000 was selected when
+the compiler was configured; the defaults for the most common choices are
+given below.
+.Ip "\fB\-m68000\fR" 4
+.Ip "\fB\-mc68000\fR" 4
+Generate output for a 68000.  This is the default
+when the compiler is configured for 68000-based systems.
+.Sp
+Use this option for microcontrollers with a 68000 or \s-1EC000\s0 core,
+including the 68008, 68302, 68306, 68307, 68322, 68328 and 68356.
+.Ip "\fB\-m68020\fR" 4
+.Ip "\fB\-mc68020\fR" 4
+Generate output for a 68020.  This is the default
+when the compiler is configured for 68020-based systems.
+.Ip "\fB\-m68881\fR" 4
+Generate output containing 68881 instructions for floating point.
+This is the default for most 68020 systems unless \fB--nfp\fR was
+specified when the compiler was configured.
+.Ip "\fB\-m68030\fR" 4
+Generate output for a 68030.  This is the default when the compiler is
+configured for 68030-based systems.
+.Ip "\fB\-m68040\fR" 4
+Generate output for a 68040.  This is the default when the compiler is
+configured for 68040-based systems.
+.Sp
+This option inhibits the use of 68881/68882 instructions that have to be
+emulated by software on the 68040.  Use this option if your 68040 does not
+have code to emulate those instructions.
+.Ip "\fB\-m68060\fR" 4
+Generate output for a 68060.  This is the default when the compiler is
+configured for 68060-based systems.
+.Sp
+This option inhibits the use of 68020 and 68881/68882 instructions that
+have to be emulated by software on the 68060.  Use this option if your 68060
+does not have code to emulate those instructions.
+.Ip "\fB\-mcpu32\fR" 4
+Generate output for a \s-1CPU32\s0.  This is the default
+when the compiler is configured for \s-1CPU32-\s0based systems.
+.Sp
+Use this option for microcontrollers with a
+\s-1CPU32\s0 or \s-1CPU32\s0+ core, including the 68330, 68331, 68332, 68333, 68334,
+68336, 68340, 68341, 68349 and 68360.
+.Ip "\fB\-m5200\fR" 4
+Generate output for a 520X ``coldfire'\*(R' family cpu.  This is the default
+when the compiler is configured for 520X\-based systems.
+.Sp
+Use this option for microcontroller with a 5200 core, including
+the \s-1MCF5202\s0, \s-1MCF5203\s0, \s-1MCF5204\s0 and \s-1MCF5202\s0.
+.Ip "\fB\-m68020-40\fR" 4
+Generate output for a 68040, without using any of the new instructions.
+This results in code which can run relatively efficiently on either a
+68020/68881 or a 68030 or a 68040.  The generated code does use the
+68881 instructions that are emulated on the 68040.
+.Ip "\fB\-m68020-60\fR" 4
+Generate output for a 68060, without using any of the new instructions.
+This results in code which can run relatively efficiently on either a
+68020/68881 or a 68030 or a 68040.  The generated code does use the
+68881 instructions that are emulated on the 68060.
+.Ip "\fB\-msoft-float\fR" 4
+Generate output containing library calls for floating point.
+\fBWarning:\fR the requisite libraries are not available for all m68k
+targets.  Normally the facilities of the machine's usual C compiler are
+used, but this can't be done directly in cross-compilation.  You must
+make your own arrangements to provide suitable library functions for
+cross-compilation.  The embedded targets \fBm68k-*\-aout\fR and
+\fBm68k-*\-coff\fR do provide software floating point support.
+.Ip "\fB\-mshort\fR" 4
+Consider type \f(CWint\fR to be 16 bits wide, like \f(CWshort int\fR.
+.Ip "\fB\-mnobitfield\fR" 4
+Do not use the bit-field instructions.  The \fB\-m68000\fR, \fB\-mcpu32\fR
+and \fB\-m5200\fR options imply \fB\-mnobitfield\fR.
+.Ip "\fB\-mbitfield\fR" 4
+Do use the bit-field instructions.  The \fB\-m68020\fR option implies
+\fB\-mbitfield\fR.  This is the default if you use a configuration
+designed for a 68020.
+.Ip "\fB\-mrtd\fR" 4
+Use a different function-calling convention, in which functions
+that take a fixed number of arguments return with the \f(CWrtd\fR
+instruction, which pops their arguments while returning.  This
+saves one instruction in the caller since there is no need to pop
+the arguments there.
+.Sp
+This calling convention is incompatible with the one normally
+used on Unix, so you cannot use it if you need to call libraries
+compiled with the Unix compiler.
+.Sp
+Also, you must provide function prototypes for all functions that
+take variable numbers of arguments (including \f(CWprintf\fR);
+otherwise incorrect code will be generated for calls to those
+functions.
+.Sp
+In addition, seriously incorrect code will result if you call a
+function with too many arguments.  (Normally, extra arguments are
+harmlessly ignored.)
+.Sp
+The \f(CWrtd\fR instruction is supported by the 68010, 68020, 68030,
+68040, 68060 and \s-1CPU32\s0 processors, but not by the 68000 or 5200.
+.Ip "\fB\-malign-int\fR" 4
+.Ip "\fB\-mno-align-int\fR" 4
+Control whether \s-1GCC\s0 aligns \f(CWint\fR, \f(CWlong\fR, \f(CWlong long\fR,
+\f(CWfloat\fR, \f(CWdouble\fR, and \f(CWlong double\fR variables on a 32-bit
+boundary (\fB\-malign-int\fR) or a 16-bit boundary (\fB\-mno-align-int\fR).
+Aligning variables on 32-bit boundaries produces code that runs somewhat
+faster on processors with 32-bit busses at the expense of more memory.
+.Sp
+\fBWarning:\fR if you use the \fB\-malign-int\fR switch, \s-1GCC\s0 will
+align structures containing the above types  differently than
+most published application binary interface specifications for the m68k.
+.Ip "\fB\-mpcrel\fR" 4
+Use the pc-relative addressing mode of the 68000 directly, instead of
+using a global offset table.  At present, this option implies \fB\-fpic\fR,
+allowing at most a 16-bit offset for pc-relative addressing.  \fB\-fPIC\fR is
+not presently supported with \fB\-mpcrel\fR, though this could be supported for
+68020 and higher processors.
+.Ip "\fB\-mno-strict-align\fR" 4
+.Ip "\fB\-mstrict-align\fR" 4
+Do not (do) assume that unaligned memory references will be handled by
+the system.
+.Ip "\fB\-msep-data\fR" 4
+Generate code that allows the data segment to be located in a different
+area of memory from the text segment.  This allows for execute in place in
+an environment without virtual memory management.  This option implies \-fPIC.
+.Ip "\fB\-mno-sep-data\fR" 4
+Generate code that assumes that the data segment follows the text segment.
+This is the default.
+.Ip "\fB\-mid-shared-library\fR" 4
+Generate code that supports shared libraries via the library \s-1ID\s0 method.
+This allows for execute in place and shared libraries in an environment
+without virtual memory management.  This option implies \-fPIC.
+.Ip "\fB\-mno-id-shared-library\fR" 4
+Generate code that doesn't assume \s-1ID\s0 based shared libraries are being used.
+This is the default.
+.Ip "\fB\-mshared-library-id=n\fR" 4
+Specified the identification number of the \s-1ID\s0 based shared library being
+compiled.  Specifying a value of 0 will generate more compact code, specifying
+other values will force the allocation of that number to the current
+library but is no more space or time efficient than omitting this option.
+These are the \fB\-m\fR options defined for the 68hc11 and 68hc12
+microcontrollers.  The default values for these options depends on
+which style of microcontroller was selected when the compiler was configured;
+the defaults for the most common choices are given below.
+.Ip "\fB\-m6811\fR" 4
+.Ip "\fB\-m68hc11\fR" 4
+Generate output for a 68HC11.  This is the default
+when the compiler is configured for 68HC11-based systems.
+.Ip "\fB\-m6812\fR" 4
+.Ip "\fB\-m68hc12\fR" 4
+Generate output for a 68HC12.  This is the default
+when the compiler is configured for 68HC12-based systems.
+.Ip "\fB\-m68S12\fR" 4
+.Ip "\fB\-m68hcs12\fR" 4
+Generate output for a 68HCS12.
+.Ip "\fB\-mauto-incdec\fR" 4
+Enable the use of 68HC12 pre and post auto-increment and auto-decrement
+addressing modes.
+.Ip "\fB\-minmax\fR" 4
+.Ip "\fB\-nominmax\fR" 4
+Enable the use of 68HC12 min and max instructions.
+.Ip "\fB\-mlong-calls\fR" 4
+.Ip "\fB\-mno-long-calls\fR" 4
+Treat all calls as being far away (near).  If calls are assumed to be
+far away, the compiler will use the \f(CWcall\fR instruction to
+call a function and the \f(CWrtc\fR instruction for returning.
+.Ip "\fB\-mshort\fR" 4
+Consider type \f(CWint\fR to be 16 bits wide, like \f(CWshort int\fR.
+.Ip "\fB\-msoft-reg-count=\fR\fIcount\fR" 4
+Specify the number of pseudo-soft registers which are used for the
+code generation.  The maximum number is 32.  Using more pseudo-soft
+register may or may not result in better code depending on the program.
+The default is 4 for 68HC11 and 2 for 68HC12.
+These \fB\-m\fR options are defined for the \s-1VAX\s0:
+.Ip "\fB\-munix\fR" 4
+Do not output certain jump instructions (\f(CWaobleq\fR and so on)
+that the Unix assembler for the \s-1VAX\s0 cannot handle across long
+ranges.
+.Ip "\fB\-mgnu\fR" 4
+Do output those jump instructions, on the assumption that you
+will assemble with the \s-1GNU\s0 assembler.
+.Ip "\fB\-mg\fR" 4
+Output code for g-format floating point numbers instead of d-format.
+These \fB\-m\fR options are supported on the \s-1SPARC\s0:
+.Ip "\fB\-mno-app-regs\fR" 4
+.Ip "\fB\-mapp-regs\fR" 4
+Specify \fB\-mapp-regs\fR to generate output using the global registers
+2 through 4, which the \s-1SPARC\s0 \s-1SVR4\s0 \s-1ABI\s0 reserves for applications.  This
+is the default.
+.Sp
+To be fully \s-1SVR4\s0 \s-1ABI\s0 compliant at the cost of some performance loss,
+specify \fB\-mno-app-regs\fR.  You should compile libraries and system
+software with this option.
+.Ip "\fB\-mfpu\fR" 4
+.Ip "\fB\-mhard-float\fR" 4
+Generate output containing floating point instructions.  This is the
+default.
+.Ip "\fB\-mno-fpu\fR" 4
+.Ip "\fB\-msoft-float\fR" 4
+Generate output containing library calls for floating point.
+\fBWarning:\fR the requisite libraries are not available for all \s-1SPARC\s0
+targets.  Normally the facilities of the machine's usual C compiler are
+used, but this cannot be done directly in cross-compilation.  You must make
+your own arrangements to provide suitable library functions for
+cross-compilation.  The embedded targets \fBsparc-*\-aout\fR and
+\fBsparclite-*\-*\fR do provide software floating point support.
+.Sp
+\fB\-msoft-float\fR changes the calling convention in the output file;
+therefore, it is only useful if you compile \fIall\fR of a program with
+this option.  In particular, you need to compile \fIlibgcc.a\fR, the
+library that comes with \s-1GCC\s0, with \fB\-msoft-float\fR in order for
+this to work.
+.Ip "\fB\-mhard-quad-float\fR" 4
+Generate output containing quad-word (long double) floating point
+instructions.
+.Ip "\fB\-msoft-quad-float\fR" 4
+Generate output containing library calls for quad-word (long double)
+floating point instructions.  The functions called are those specified
+in the \s-1SPARC\s0 \s-1ABI\s0.  This is the default.
+.Sp
+As of this writing, there are no \s-1SPARC\s0 implementations that have hardware
+support for the quad-word floating point instructions.  They all invoke
+a trap handler for one of these instructions, and then the trap handler
+emulates the effect of the instruction.  Because of the trap handler overhead,
+this is much slower than calling the \s-1ABI\s0 library routines.  Thus the
+\fB\-msoft-quad-float\fR option is the default.
+.Ip "\fB\-mno-flat\fR" 4
+.Ip "\fB\-mflat\fR" 4
+With \fB\-mflat\fR, the compiler does not generate save/restore instructions
+and will use a ``flat'\*(R' or single register window calling convention.
+This model uses \f(CW%i7\fR as the frame pointer and is compatible with the normal
+register window model.  Code from either may be intermixed.
+The local registers and the input registers (0\*(--5) are still treated as
+``call saved'\*(R' registers and will be saved on the stack as necessary.
+.Sp
+With \fB\-mno-flat\fR (the default), the compiler emits save/restore
+instructions (except for leaf functions) and is the normal mode of operation.
+.Sp
+These options are deprecated and will be deleted in a future \s-1GCC\s0 release.
+.Ip "\fB\-mno-unaligned-doubles\fR" 4
+.Ip "\fB\-munaligned-doubles\fR" 4
+Assume that doubles have 8 byte alignment.  This is the default.
+.Sp
+With \fB\-munaligned-doubles\fR, \s-1GCC\s0 assumes that doubles have 8 byte
+alignment only if they are contained in another type, or if they have an
+absolute address.  Otherwise, it assumes they have 4 byte alignment.
+Specifying this option avoids some rare compatibility problems with code
+generated by other compilers.  It is not the default because it results
+in a performance loss, especially for floating point code.
+.Ip "\fB\-mno-faster-structs\fR" 4
+.Ip "\fB\-mfaster-structs\fR" 4
+With \fB\-mfaster-structs\fR, the compiler assumes that structures
+should have 8 byte alignment.  This enables the use of pairs of
+\f(CWldd\fR and \f(CWstd\fR instructions for copies in structure
+assignment, in place of twice as many \f(CWld\fR and \f(CWst\fR pairs.
+However, the use of this changed alignment directly violates the \s-1SPARC\s0
+\s-1ABI\s0.  Thus, it's intended only for use on targets where the developer
+acknowledges that their resulting code will not be directly in line with
+the rules of the \s-1ABI\s0.
+.Ip "\fB\-mimpure-text\fR" 4
+\fB\-mimpure-text\fR, used in addition to \fB\-shared\fR, tells
+the compiler to not pass \fB\-z text\fR to the linker when linking a
+shared object.  Using this option, you can link position-dependent
+code into a shared object.
+.Sp
+\fB\-mimpure-text\fR suppresses the ``relocations remain against
+allocatable but non-writable sections'\*(R' linker error message.
+However, the necessary relocations will trigger copy-on-write, and the
+shared object is not actually shared across processes.  Instead of
+using \fB\-mimpure-text\fR, you should compile all source code with
+\fB\-fpic\fR or \fB\-fPIC\fR.
+.Sp
+This option is only available on SunOS and Solaris.
+.Ip "\fB\-mv8\fR" 4
+.Ip "\fB\-msparclite\fR" 4
+These two options select variations on the \s-1SPARC\s0 architecture.
+These options are deprecated and will be deleted in a future \s-1GCC\s0 release.
+They have been replaced with \fB\-mcpu=xxx\fR.
+.Ip "\fB\-mcypress\fR" 4
+.Ip "\fB\-msupersparc\fR" 4
+.Ip "\fB\-mf930\fR" 4
+.Ip "\fB\-mf934\fR" 4
+These four options select the processor for which the code is optimized.
+These options are deprecated and will be deleted in a future \s-1GCC\s0 release.
+They have been replaced with \fB\-mcpu=xxx\fR.
+.Ip "\fB\-mcpu=\fR\fIcpu_type\fR" 4
+Set the instruction set, register set, and instruction scheduling parameters
+for machine type \fIcpu_type\fR.  Supported values for \fIcpu_type\fR are
+\fBv7\fR, \fBcypress\fR, \fBv8\fR, \fBsupersparc\fR, \fBsparclite\fR,
+\fBf930\fR, \fBf934\fR, \fBhypersparc\fR, \fBsparclite86x\fR,
+\fBsparclet\fR, \fBtsc701\fR, \fBv9\fR, \fBultrasparc\fR, and
+\fBultrasparc3\fR.
+.Sp
+Default instruction scheduling parameters are used for values that select
+an architecture and not an implementation.  These are \fBv7\fR, \fBv8\fR,
+\fBsparclite\fR, \fBsparclet\fR, \fBv9\fR.
+.Sp
+Here is a list of each supported architecture and their supported
+implementations.
+.Sp
+.Vb 6
+\&        
+\&            v7:             cypress
+\&            v8:             supersparc, hypersparc
+\&            sparclite:      f930, f934, sparclite86x
+\&            sparclet:       tsc701
+\&            v9:             ultrasparc, ultrasparc3
+.Ve
+By default (unless configured otherwise), \s-1GCC\s0 generates code for the V7
+variant of the \s-1SPARC\s0 architecture.  With \fB\-mcpu=cypress\fR, the compiler
+additionally optimizes it for the Cypress \s-1CY7C602\s0 chip, as used in the
+SPARCStation/SPARCServer 3xx series.  This is also appropriate for the older
+SPARCStation 1, 2, \s-1IPX\s0 etc.
+.Sp
+With \fB\-mcpu=v8\fR, \s-1GCC\s0 generates code for the V8 variant of the \s-1SPARC\s0
+architecture.  The only difference from V7 code is that the compiler emits
+the integer multiply and integer divide instructions which exist in \s-1SPARC\s0\-V8
+but not in \s-1SPARC\s0\-V7.  With \fB\-mcpu=supersparc\fR, the compiler additionally
+optimizes it for the SuperSPARC chip, as used in the SPARCStation 10, 1000 and
+2000 series.
+.Sp
+With \fB\-mcpu=sparclite\fR, \s-1GCC\s0 generates code for the SPARClite variant of
+the \s-1SPARC\s0 architecture.  This adds the integer multiply, integer divide step
+and scan (\f(CWffs\fR) instructions which exist in SPARClite but not in \s-1SPARC\s0\-V7.
+With \fB\-mcpu=f930\fR, the compiler additionally optimizes it for the
+Fujitsu \s-1MB86930\s0 chip, which is the original SPARClite, with no \s-1FPU\s0.  With
+\fB\-mcpu=f934\fR, the compiler additionally optimizes it for the Fujitsu
+\s-1MB86934\s0 chip, which is the more recent SPARClite with \s-1FPU\s0.
+.Sp
+With \fB\-mcpu=sparclet\fR, \s-1GCC\s0 generates code for the SPARClet variant of
+the \s-1SPARC\s0 architecture.  This adds the integer multiply, multiply/accumulate,
+integer divide step and scan (\f(CWffs\fR) instructions which exist in SPARClet
+but not in \s-1SPARC\s0\-V7.  With \fB\-mcpu=tsc701\fR, the compiler additionally
+optimizes it for the \s-1TEMIC\s0 SPARClet chip.
+.Sp
+With \fB\-mcpu=v9\fR, \s-1GCC\s0 generates code for the V9 variant of the \s-1SPARC\s0
+architecture.  This adds 64-bit integer and floating-point move instructions,
+3 additional floating-point condition code registers and conditional move
+instructions.  With \fB\-mcpu=ultrasparc\fR, the compiler additionally
+optimizes it for the Sun UltraSPARC I/\s-1II\s0 chips.  With
+\fB\-mcpu=ultrasparc3\fR, the compiler additionally optimizes it for the
+Sun UltraSPARC \s-1III\s0 chip.
+.Ip "\fB\-mtune=\fR\fIcpu_type\fR" 4
+Set the instruction scheduling parameters for machine type
+\fIcpu_type\fR, but do not set the instruction set or register set that the
+option \fB\-mcpu=\fR\fIcpu_type\fR would.
+.Sp
+The same values for \fB\-mcpu=\fR\fIcpu_type\fR can be used for
+\fB\-mtune=\fR\fIcpu_type\fR, but the only useful values are those
+that select a particular cpu implementation.  Those are \fBcypress\fR,
+\fBsupersparc\fR, \fBhypersparc\fR, \fBf930\fR, \fBf934\fR,
+\fBsparclite86x\fR, \fBtsc701\fR, \fBultrasparc\fR, and
+\fBultrasparc3\fR.
+.Ip "\fB\-mv8plus\fR" 4
+.Ip "\fB\-mno-v8plus\fR" 4
+With \fB\-mv8plus\fR, \s-1GCC\s0 generates code for the \s-1SPARC\s0\-V8+ \s-1ABI\s0.  The
+difference from the V8 \s-1ABI\s0 is that the global and out registers are
+considered 64-bit wide.  This is enabled by default on Solaris in 32-bit
+mode for all \s-1SPARC\s0\-V9 processors.
+.Ip "\fB\-mvis\fR" 4
+.Ip "\fB\-mno-vis\fR" 4
+With \fB\-mvis\fR, \s-1GCC\s0 generates code that takes advantage of the UltraSPARC
+Visual Instruction Set extensions.  The default is \fB\-mno-vis\fR.
+.PP
+These \fB\-m\fR options are supported in addition to the above
+on \s-1SPARC\s0\-V9 processors in 64-bit environments:
+.Ip "\fB\-mlittle-endian\fR" 4
+Generate code for a processor running in little-endian mode. It is only
+available for a few configurations and most notably not on Solaris.
+.Ip "\fB\-m32\fR" 4
+.Ip "\fB\-m64\fR" 4
+Generate code for a 32-bit or 64-bit environment.
+The 32-bit environment sets int, long and pointer to 32 bits.
+The 64-bit environment sets int to 32 bits and long and pointer
+to 64 bits.
+.Ip "\fB\-mcmodel=medlow\fR" 4
+Generate code for the Medium/Low code model: 64-bit addresses, programs
+must be linked in the low 32 bits of memory.  Programs can be statically
+or dynamically linked.
+.Ip "\fB\-mcmodel=medmid\fR" 4
+Generate code for the Medium/Middle code model: 64-bit addresses, programs
+must be linked in the low 44 bits of memory, the text and data segments must
+be less than 2GB in size and the data segment must be located within 2GB of
+the text segment.
+.Ip "\fB\-mcmodel=medany\fR" 4
+Generate code for the Medium/Anywhere code model: 64-bit addresses, programs
+may be linked anywhere in memory, the text and data segments must be less
+than 2GB in size and the data segment must be located within 2GB of the
+text segment.
+.Ip "\fB\-mcmodel=embmedany\fR" 4
+Generate code for the Medium/Anywhere code model for embedded systems:
+64-bit addresses, the text and data segments must be less than 2GB in
+size, both starting anywhere in memory (determined at link time).  The
+global register \f(CW%g4\fR points to the base of the data segment.  Programs
+are statically linked and \s-1PIC\s0 is not supported.
+.Ip "\fB\-mstack-bias\fR" 4
+.Ip "\fB\-mno-stack-bias\fR" 4
+With \fB\-mstack-bias\fR, \s-1GCC\s0 assumes that the stack pointer, and
+frame pointer if present, are offset by \-2047 which must be added back
+when making stack frame references.  This is the default in 64-bit mode.
+Otherwise, assume no such offset is present.
+These \fB\-m\fR options are defined for Advanced \s-1RISC\s0 Machines (\s-1ARM\s0)
+architectures:
+.Ip "\fB\-mapcs-frame\fR" 4
+Generate a stack frame that is compliant with the \s-1ARM\s0 Procedure Call
+Standard for all functions, even if this is not strictly necessary for
+correct execution of the code.  Specifying \fB\-fomit-frame-pointer\fR
+with this option will cause the stack frames not to be generated for
+leaf functions.  The default is \fB\-mno-apcs-frame\fR.
+.Ip "\fB\-mapcs\fR" 4
+This is a synonym for \fB\-mapcs-frame\fR.
+.Ip "\fB\-mapcs-26\fR" 4
+Generate code for a processor running with a 26-bit program counter,
+and conforming to the function calling standards for the \s-1APCS\s0 26-bit
+option.
+.Sp
+This option is deprecated.  Future releases of the \s-1GCC\s0 will only support
+generating code that runs in apcs-32 mode.
+.Ip "\fB\-mapcs-32\fR" 4
+Generate code for a processor running with a 32-bit program counter,
+and conforming to the function calling standards for the \s-1APCS\s0 32-bit
+option.
+.Sp
+This flag is deprecated.  Future releases of \s-1GCC\s0 will make this flag
+unconditional.
+.Ip "\fB\-mthumb-interwork\fR" 4
+Generate code which supports calling between the \s-1ARM\s0 and Thumb
+instruction sets.  Without this option the two instruction sets cannot
+be reliably used inside one program.  The default is
+\fB\-mno-thumb-interwork\fR, since slightly larger code is generated
+when \fB\-mthumb-interwork\fR is specified.
+.Ip "\fB\-mno-sched-prolog\fR" 4
+Prevent the reordering of instructions in the function prolog, or the
+merging of those instruction with the instructions in the function's
+body.  This means that all functions will start with a recognizable set
+of instructions (or in fact one of a choice from a small set of
+different function prologues), and this information can be used to
+locate the start if functions inside an executable piece of code.  The
+default is \fB\-msched-prolog\fR.
+.Ip "\fB\-mhard-float\fR" 4
+Generate output containing floating point instructions.  This is the
+default.
+.Ip "\fB\-msoft-float\fR" 4
+Generate output containing library calls for floating point.
+\fBWarning:\fR the requisite libraries are not available for all \s-1ARM\s0
+targets.  Normally the facilities of the machine's usual C compiler are
+used, but this cannot be done directly in cross-compilation.  You must make
+your own arrangements to provide suitable library functions for
+cross-compilation.
+.Sp
+\fB\-msoft-float\fR changes the calling convention in the output file;
+therefore, it is only useful if you compile \fIall\fR of a program with
+this option.  In particular, you need to compile \fIlibgcc.a\fR, the
+library that comes with \s-1GCC\s0, with \fB\-msoft-float\fR in order for
+this to work.
+.Ip "\fB\-mlittle-endian\fR" 4
+Generate code for a processor running in little-endian mode.  This is
+the default for all standard configurations.
+.Ip "\fB\-mbig-endian\fR" 4
+Generate code for a processor running in big-endian mode; the default is
+to compile code for a little-endian processor.
+.Ip "\fB\-mwords-little-endian\fR" 4
+This option only applies when generating code for big-endian processors.
+Generate code for a little-endian word order but a big-endian byte
+order.  That is, a byte order of the form \fB32107654\fR.  Note: this
+option should only be used if you require compatibility with code for
+big-endian \s-1ARM\s0 processors generated by versions of the compiler prior to
+2.8.
+.Ip "\fB\-malignment-traps\fR" 4
+Generate code that will not trap if the \s-1MMU\s0 has alignment traps enabled.
+On \s-1ARM\s0 architectures prior to ARMv4, there were no instructions to
+access half-word objects stored in memory.  However, when reading from
+memory a feature of the \s-1ARM\s0 architecture allows a word load to be used,
+even if the address is unaligned, and the processor core will rotate the
+data as it is being loaded.  This option tells the compiler that such
+misaligned accesses will cause a \s-1MMU\s0 trap and that it should instead
+synthesize the access as a series of byte accesses.  The compiler can
+still use word accesses to load half-word data if it knows that the
+address is aligned to a word boundary.
+.Sp
+This option has no effect when compiling for \s-1ARM\s0 architecture 4 or later,
+since these processors have instructions to directly access half-word
+objects in memory.
+.Ip "\fB\-mno-alignment-traps\fR" 4
+Generate code that assumes that the \s-1MMU\s0 will not trap unaligned
+accesses.  This produces better code when the target instruction set
+does not have half-word memory operations (i.e. implementations prior to
+ARMv4).
+.Sp
+Note that you cannot use this option to access unaligned word objects,
+since the processor will only fetch one 32-bit aligned object from
+memory.
+.Sp
+The default setting is \fB\-malignment-traps\fR, since this produces
+code that will also run on processors implementing \s-1ARM\s0 architecture
+version 6 or later.
+.Sp
+This option is deprecated and will be removed in the next release of \s-1GCC\s0.
+.Ip "\fB\-mcpu=\fR\fIname\fR" 4
+This specifies the name of the target \s-1ARM\s0 processor.  \s-1GCC\s0 uses this name
+to determine what kind of instructions it can emit when generating
+assembly code.  Permissible names are: \fBarm2\fR, \fBarm250\fR,
+\fBarm3\fR, \fBarm6\fR, \fBarm60\fR, \fBarm600\fR, \fBarm610\fR,
+\fBarm620\fR, \fBarm7\fR, \fBarm7m\fR, \fBarm7d\fR, \fBarm7dm\fR,
+\fBarm7di\fR, \fBarm7dmi\fR, \fBarm70\fR, \fBarm700\fR,
+\fBarm700i\fR, \fBarm710\fR, \fBarm710c\fR, \fBarm7100\fR,
+\fBarm7500\fR, \fBarm7500fe\fR, \fBarm7tdmi\fR, \fBarm8\fR,
+\fBstrongarm\fR, \fBstrongarm110\fR, \fBstrongarm1100\fR,
+\fBarm8\fR, \fBarm810\fR, \fBarm9\fR, \fBarm9e\fR, \fBarm920\fR,
+\fBarm920t\fR, \fBarm926ejs\fR, \fBarm940t\fR, \fBarm9tdmi\fR,
+\fBarm10tdmi\fR, \fBarm1020t\fR, \fBarm1026ejs\fR,
+\fBarm1136js\fR, \fBarm1136jfs\fR ,\fBxscale\fR, \fBiwmmxt\fR,
+\fBep9312\fR.
+.Ip "\fB\-mtune=\fR\fIname\fR" 4
+This option is very similar to the \fB\-mcpu=\fR option, except that
+instead of specifying the actual target processor type, and hence
+restricting which instructions can be used, it specifies that \s-1GCC\s0 should
+tune the performance of the code as if the target were of the type
+specified in this option, but still choosing the instructions that it
+will generate based on the cpu specified by a \fB\-mcpu=\fR option.
+For some \s-1ARM\s0 implementations better performance can be obtained by using
+this option.
+.Ip "\fB\-march=\fR\fIname\fR" 4
+This specifies the name of the target \s-1ARM\s0 architecture.  \s-1GCC\s0 uses this
+name to determine what kind of instructions it can emit when generating
+assembly code.  This option can be used in conjunction with or instead
+of the \fB\-mcpu=\fR option.  Permissible names are: \fBarmv2\fR,
+\fBarmv2a\fR, \fBarmv3\fR, \fBarmv3m\fR, \fBarmv4\fR, \fBarmv4t\fR,
+\fBarmv5\fR, \fBarmv5t\fR, \fBarmv5te\fR, \fBarmv6j\fR,
+\fBiwmmxt\fR, \fBep9312\fR.
+.Ip "\fB\-mfpe=\fR\fInumber\fR" 4
+.Ip "\fB\-mfp=\fR\fInumber\fR" 4
+This specifies the version of the floating point emulation available on
+the target.  Permissible values are 2 and 3.  \fB\-mfp=\fR is a synonym
+for \fB\-mfpe=\fR, for compatibility with older versions of \s-1GCC\s0.
+.Ip "\fB\-mstructure-size-boundary=\fR\fIn\fR" 4
+The size of all structures and unions will be rounded up to a multiple
+of the number of bits set by this option.  Permissible values are 8 and
+32.  The default value varies for different toolchains.  For the \s-1COFF\s0
+targeted toolchain the default value is 8.  Specifying the larger number
+can produce faster, more efficient code, but can also increase the size
+of the program.  The two values are potentially incompatible.  Code
+compiled with one value cannot necessarily expect to work with code or
+libraries compiled with the other value, if they exchange information
+using structures or unions.
+.Ip "\fB\-mabort-on-noreturn\fR" 4
+Generate a call to the function \f(CWabort\fR at the end of a
+\f(CWnoreturn\fR function.  It will be executed if the function tries to
+return.
+.Ip "\fB\-mlong-calls\fR" 4
+.Ip "\fB\-mno-long-calls\fR" 4
+Tells the compiler to perform function calls by first loading the
+address of the function into a register and then performing a subroutine
+call on this register.  This switch is needed if the target function
+will lie outside of the 64 megabyte addressing range of the offset based
+version of subroutine call instruction.
+.Sp
+Even if this switch is enabled, not all function calls will be turned
+into long calls.  The heuristic is that static functions, functions
+which have the \fBshort-call\fR attribute, functions that are inside
+the scope of a \fB#pragma no_long_calls\fR directive and functions whose
+definitions have already been compiled within the current compilation
+unit, will not be turned into long calls.  The exception to this rule is
+that weak function definitions, functions with the \fBlong-call\fR
+attribute or the \fBsection\fR attribute, and functions that are within
+the scope of a \fB#pragma long_calls\fR directive, will always be
+turned into long calls.
+.Sp
+This feature is not enabled by default.  Specifying
+\fB\-mno-long-calls\fR will restore the default behavior, as will
+placing the function calls within the scope of a \fB#pragma
+long_calls_off\fR directive.  Note these switches have no effect on how
+the compiler generates code to handle function calls via function
+pointers.
+.Ip "\fB\-mnop-fun-dllimport\fR" 4
+Disable support for the \f(CWdllimport\fR attribute.
+.Ip "\fB\-msingle-pic-base\fR" 4
+Treat the register used for \s-1PIC\s0 addressing as read-only, rather than
+loading it in the prologue for each function.  The run-time system is
+responsible for initializing this register with an appropriate value
+before execution begins.
+.Ip "\fB\-mpic-register=\fR\fIreg\fR" 4
+Specify the register to be used for \s-1PIC\s0 addressing.  The default is R10
+unless stack-checking is enabled, when R9 is used.
+.Ip "\fB\-mcirrus-fix-invalid-insns\fR" 4
+Insert NOPs into the instruction stream to in order to work around
+problems with invalid Maverick instruction combinations.  This option
+is only valid if the \fB\-mcpu=ep9312\fR option has been used to
+enable generation of instructions for the Cirrus Maverick floating
+point co-processor.  This option is not enabled by default, since the
+problem is only present in older Maverick implementations.  The default
+can be re-enabled by use of the \fB\-mno-cirrus-fix-invalid-insns\fR
+switch.
+.Ip "\fB\-mpoke-function-name\fR" 4
+Write the name of each function into the text section, directly
+preceding the function prologue.  The generated code is similar to this:
+.Sp
+.Vb 10
+\&        
+\&             t0
+\&                 .ascii "arm_poke_function_name", 0
+\&                 .align
+\&             t1
+\&                 .word 0xff000000 + (t1 - t0)
+\&             arm_poke_function_name
+\&                 mov     ip, sp
+\&                 stmfd   sp!, {fp, ip, lr, pc}
+\&                 sub     fp, ip, #4
+.Ve
+When performing a stack backtrace, code can inspect the value of
+\f(CWpc\fR stored at \f(CWfp + 0\fR.  If the trace function then looks at
+location \f(CWpc - 12\fR and the top 8 bits are set, then we know that
+there is a function name embedded immediately preceding this location
+and has length \f(CW((pc[-3]) & 0xff000000)\fR.
+.Ip "\fB\-mthumb\fR" 4
+Generate code for the 16-bit Thumb instruction set.  The default is to
+use the 32-bit \s-1ARM\s0 instruction set.
+.Ip "\fB\-mtpcs-frame\fR" 4
+Generate a stack frame that is compliant with the Thumb Procedure Call
+Standard for all non-leaf functions.  (A leaf function is one that does
+not call any other functions.)  The default is \fB\-mno-tpcs-frame\fR.
+.Ip "\fB\-mtpcs-leaf-frame\fR" 4
+Generate a stack frame that is compliant with the Thumb Procedure Call
+Standard for all leaf functions.  (A leaf function is one that does
+not call any other functions.)  The default is \fB\-mno-apcs-leaf-frame\fR.
+.Ip "\fB\-mcallee-super-interworking\fR" 4
+Gives all externally visible functions in the file being compiled an \s-1ARM\s0
+instruction set header which switches to Thumb mode before executing the
+rest of the function.  This allows these functions to be called from
+non-interworking code.
+.Ip "\fB\-mcaller-super-interworking\fR" 4
+Allows calls via function pointers (including virtual functions) to
+execute correctly regardless of whether the target code has been
+compiled for interworking or not.  There is a small overhead in the cost
+of executing a function pointer if this option is enabled.
+These \fB\-m\fR options are defined for Matsushita \s-1MN10300\s0 architectures:
+.Ip "\fB\-mmult-bug\fR" 4
+Generate code to avoid bugs in the multiply instructions for the \s-1MN10300\s0
+processors.  This is the default.
+.Ip "\fB\-mno-mult-bug\fR" 4
+Do not generate code to avoid bugs in the multiply instructions for the
+\s-1MN10300\s0 processors.
+.Ip "\fB\-mam33\fR" 4
+Generate code which uses features specific to the \s-1AM33\s0 processor.
+.Ip "\fB\-mno-am33\fR" 4
+Do not generate code which uses features specific to the \s-1AM33\s0 processor.  This
+is the default.
+.Ip "\fB\-mno-crt0\fR" 4
+Do not link in the C run-time initialization object file.
+.Ip "\fB\-mrelax\fR" 4
+Indicate to the linker that it should perform a relaxation optimization pass
+to shorten branches, calls and absolute memory addresses.  This option only
+has an effect when used on the command line for the final link step.
+.Sp
+This option makes symbolic debugging impossible.
+These \fB\-m\fR options are defined for Renesas M32R/D architectures:
+.Ip "\fB\-m32r2\fR" 4
+Generate code for the M32R/2.
+.Ip "\fB\-m32rx\fR" 4
+Generate code for the M32R/X.
+.Ip "\fB\-m32r\fR" 4
+Generate code for the M32R.  This is the default.
+.Ip "\fB\-mmodel=small\fR" 4
+Assume all objects live in the lower 16MB of memory (so that their addresses
+can be loaded with the \f(CWld24\fR instruction), and assume all subroutines
+are reachable with the \f(CWbl\fR instruction.
+This is the default.
+.Sp
+The addressability of a particular object can be set with the
+\f(CWmodel\fR attribute.
+.Ip "\fB\-mmodel=medium\fR" 4
+Assume objects may be anywhere in the 32-bit address space (the compiler
+will generate \f(CWseth/add3\fR instructions to load their addresses), and
+assume all subroutines are reachable with the \f(CWbl\fR instruction.
+.Ip "\fB\-mmodel=large\fR" 4
+Assume objects may be anywhere in the 32-bit address space (the compiler
+will generate \f(CWseth/add3\fR instructions to load their addresses), and
+assume subroutines may not be reachable with the \f(CWbl\fR instruction
+(the compiler will generate the much slower \f(CWseth/add3/jl\fR
+instruction sequence).
+.Ip "\fB\-msdata=none\fR" 4
+Disable use of the small data area.  Variables will be put into
+one of \fB.data\fR, \fBbss\fR, or \fB.rodata\fR (unless the
+\f(CWsection\fR attribute has been specified).
+This is the default.
+.Sp
+The small data area consists of sections \fB.sdata\fR and \fB.sbss\fR.
+Objects may be explicitly put in the small data area with the
+\f(CWsection\fR attribute using one of these sections.
+.Ip "\fB\-msdata=sdata\fR" 4
+Put small global and static data in the small data area, but do not
+generate special code to reference them.
+.Ip "\fB\-msdata=use\fR" 4
+Put small global and static data in the small data area, and generate
+special instructions to reference them.
+.Ip "\fB\-G\fR \fInum\fR" 4
+Put global and static objects less than or equal to \fInum\fR bytes
+into the small data or bss sections instead of the normal data or bss
+sections.  The default value of \fInum\fR is 8.
+The \fB\-msdata\fR option must be set to one of \fBsdata\fR or \fBuse\fR
+for this option to have any effect.
+.Sp
+All modules should be compiled with the same \fB\-G\fR \fInum\fR value.
+Compiling with different values of \fInum\fR may or may not work; if it
+doesn't the linker will give an error message---incorrect code will not be
+generated.
+.Ip "\fB\-mdebug\fR" 4
+Makes the M32R specific code in the compiler display some statistics
+that might help in debugging programs.
+.Ip "\fB\-malign-loops\fR" 4
+Align all loops to a 32-byte boundary.
+.Ip "\fB\-mno-align-loops\fR" 4
+Do not enforce a 32-byte alignment for loops.  This is the default.
+.Ip "\fB\-missue-rate=\fR\fInumber\fR" 4
+Issue \fInumber\fR instructions per cycle.  \fInumber\fR can only be 1
+or 2.
+.Ip "\fB\-mbranch-cost=\fR\fInumber\fR" 4
+\fInumber\fR can only be 1 or 2.  If it is 1 then branches will be
+preferred over conditional code, if it is 2, then the opposite will
+apply.
+.Ip "\fB\-mflush-trap=\fR\fInumber\fR" 4
+Specifies the trap number to use to flush the cache.  The default is
+12.  Valid numbers are between 0 and 15 inclusive.
+.Ip "\fB\-mno-flush-trap\fR" 4
+Specifies that the cache cannot be flushed by using a trap.
+.Ip "\fB\-mflush-func=\fR\fIname\fR" 4
+Specifies the name of the operating system function to call to flush
+the cache.  The default is \fI_flush_cache\fR, but a function call
+will only be used if a trap is not available.
+.Ip "\fB\-mno-flush-func\fR" 4
+Indicates that there is no \s-1OS\s0 function for flushing the cache.
+These \fB\-m\fR options are defined for the \s-1IBM\s0 \s-1RS/6000\s0 and PowerPC:
+.Ip "\fB\-mpower\fR" 4
+.Ip "\fB\-mno-power\fR" 4
+.Ip "\fB\-mpower2\fR" 4
+.Ip "\fB\-mno-power2\fR" 4
+.Ip "\fB\-mpowerpc\fR" 4
+.Ip "\fB\-mno-powerpc\fR" 4
+.Ip "\fB\-mpowerpc-gpopt\fR" 4
+.Ip "\fB\-mno-powerpc-gpopt\fR" 4
+.Ip "\fB\-mpowerpc-gfxopt\fR" 4
+.Ip "\fB\-mno-powerpc-gfxopt\fR" 4
+.Ip "\fB\-mpowerpc64\fR" 4
+.Ip "\fB\-mno-powerpc64\fR" 4
+\s-1GCC\s0 supports two related instruction set architectures for the
+\s-1RS/6000\s0 and PowerPC.  The \fI\s-1POWER\s0\fR instruction set are those
+instructions supported by the \fBrios\fR chip set used in the original
+\s-1RS/6000\s0 systems and the \fIPowerPC\fR instruction set is the
+architecture of the Motorola MPC5xx, MPC6xx, MPC8xx microprocessors, and
+the \s-1IBM\s0 4xx microprocessors.
+.Sp
+Neither architecture is a subset of the other.  However there is a
+large common subset of instructions supported by both.  An \s-1MQ\s0
+register is included in processors supporting the \s-1POWER\s0 architecture.
+.Sp
+You use these options to specify which instructions are available on the
+processor you are using.  The default value of these options is
+determined when configuring \s-1GCC\s0.  Specifying the
+\fB\-mcpu=\fR\fIcpu_type\fR overrides the specification of these
+options.  We recommend you use the \fB\-mcpu=\fR\fIcpu_type\fR option
+rather than the options listed above.
+.Sp
+The \fB\-mpower\fR option allows \s-1GCC\s0 to generate instructions that
+are found only in the \s-1POWER\s0 architecture and to use the \s-1MQ\s0 register.
+Specifying \fB\-mpower2\fR implies \fB\-power\fR and also allows \s-1GCC\s0
+to generate instructions that are present in the \s-1POWER2\s0 architecture but
+not the original \s-1POWER\s0 architecture.
+.Sp
+The \fB\-mpowerpc\fR option allows \s-1GCC\s0 to generate instructions that
+are found only in the 32-bit subset of the PowerPC architecture.
+Specifying \fB\-mpowerpc-gpopt\fR implies \fB\-mpowerpc\fR and also allows
+\s-1GCC\s0 to use the optional PowerPC architecture instructions in the
+General Purpose group, including floating-point square root.  Specifying
+\fB\-mpowerpc-gfxopt\fR implies \fB\-mpowerpc\fR and also allows \s-1GCC\s0 to
+use the optional PowerPC architecture instructions in the Graphics
+group, including floating-point select.
+.Sp
+The \fB\-mpowerpc64\fR option allows \s-1GCC\s0 to generate the additional
+64-bit instructions that are found in the full PowerPC64 architecture
+and to treat GPRs as 64-bit, doubleword quantities.  \s-1GCC\s0 defaults to
+\fB\-mno-powerpc64\fR.
+.Sp
+If you specify both \fB\-mno-power\fR and \fB\-mno-powerpc\fR, \s-1GCC\s0
+will use only the instructions in the common subset of both
+architectures plus some special \s-1AIX\s0 common-mode calls, and will not use
+the \s-1MQ\s0 register.  Specifying both \fB\-mpower\fR and \fB\-mpowerpc\fR
+permits \s-1GCC\s0 to use any instruction from either architecture and to
+allow use of the \s-1MQ\s0 register; specify this for the Motorola \s-1MPC601\s0.
+.Ip "\fB\-mnew-mnemonics\fR" 4
+.Ip "\fB\-mold-mnemonics\fR" 4
+Select which mnemonics to use in the generated assembler code.  With
+\fB\-mnew-mnemonics\fR, \s-1GCC\s0 uses the assembler mnemonics defined for
+the PowerPC architecture.  With \fB\-mold-mnemonics\fR it uses the
+assembler mnemonics defined for the \s-1POWER\s0 architecture.  Instructions
+defined in only one architecture have only one mnemonic; \s-1GCC\s0 uses that
+mnemonic irrespective of which of these options is specified.
+.Sp
+\s-1GCC\s0 defaults to the mnemonics appropriate for the architecture in
+use.  Specifying \fB\-mcpu=\fR\fIcpu_type\fR sometimes overrides the
+value of these option.  Unless you are building a cross-compiler, you
+should normally not specify either \fB\-mnew-mnemonics\fR or
+\fB\-mold-mnemonics\fR, but should instead accept the default.
+.Ip "\fB\-mcpu=\fR\fIcpu_type\fR" 4
+Set architecture type, register usage, choice of mnemonics, and
+instruction scheduling parameters for machine type \fIcpu_type\fR.
+Supported values for \fIcpu_type\fR are \fB401\fR, \fB403\fR,
+\fB405\fR, \fB405fp\fR, \fB440\fR, \fB440fp\fR, \fB505\fR,
+\fB601\fR, \fB602\fR, \fB603\fR, \fB603e\fR, \fB604\fR,
+\fB604e\fR, \fB620\fR, \fB630\fR, \fB740\fR, \fB7400\fR,
+\fB7450\fR, \fB750\fR, \fB801\fR, \fB821\fR, \fB823\fR,
+\fB860\fR, \fB970\fR, \fBcommon\fR, \fBec603e\fR, \fBG3\fR,
+\fBG4\fR, \fBG5\fR, \fBpower\fR, \fBpower2\fR, \fBpower3\fR,
+\fBpower4\fR, \fBpower5\fR, \fBpowerpc\fR, \fBpowerpc64\fR,
+\fBrios\fR, \fBrios1\fR, \fBrios2\fR, \fBrsc\fR, and \fBrs64a\fR.
+.Sp
+\fB\-mcpu=common\fR selects a completely generic processor.  Code
+generated under this option will run on any \s-1POWER\s0 or PowerPC processor.
+\s-1GCC\s0 will use only the instructions in the common subset of both
+architectures, and will not use the \s-1MQ\s0 register.  \s-1GCC\s0 assumes a generic
+processor model for scheduling purposes.
+.Sp
+\fB\-mcpu=power\fR, \fB\-mcpu=power2\fR, \fB\-mcpu=powerpc\fR, and
+\fB\-mcpu=powerpc64\fR specify generic \s-1POWER\s0, \s-1POWER2\s0, pure 32-bit
+PowerPC (i.e., not \s-1MPC601\s0), and 64-bit PowerPC architecture machine
+types, with an appropriate, generic processor model assumed for
+scheduling purposes.
+.Sp
+The other options specify a specific processor.  Code generated under
+those options will run best on that processor, and may not run at all on
+others.
+.Sp
+The \fB\-mcpu\fR options automatically enable or disable the
+following options: \fB\-maltivec\fR, \fB\-mhard-float\fR,
+\fB\-mmfcrf\fR, \fB\-mmultiple\fR, \fB\-mnew-mnemonics\fR,
+\fB\-mpower\fR, \fB\-mpower2\fR, \fB\-mpowerpc64\fR,
+\fB\-mpowerpc-gpopt\fR, \fB\-mpowerpc-gfxopt\fR,
+\fB\-mstring\fR.  The particular options set for any particular \s-1CPU\s0
+will vary between compiler versions, depending on what setting seems
+to produce optimal code for that \s-1CPU\s0; it doesn't necessarily reflect
+the actual hardware's capabilities.  If you wish to set an individual
+option to a particular value, you may specify it after the
+\fB\-mcpu\fR option, like \fB\-mcpu=970 \-mno-altivec\fR.
+.Sp
+On \s-1AIX\s0, the \fB\-maltivec\fR and \fB\-mpowerpc64\fR options are
+not enabled or disabled by the \fB\-mcpu\fR option at present, since
+\s-1AIX\s0 does not have full support for these options.  You may still
+enable or disable them individually if you're sure it'll work in your
+environment.
+.Ip "\fB\-mtune=\fR\fIcpu_type\fR" 4
+Set the instruction scheduling parameters for machine type
+\fIcpu_type\fR, but do not set the architecture type, register usage, or
+choice of mnemonics, as \fB\-mcpu=\fR\fIcpu_type\fR would.  The same
+values for \fIcpu_type\fR are used for \fB\-mtune\fR as for
+\fB\-mcpu\fR.  If both are specified, the code generated will use the
+architecture, registers, and mnemonics set by \fB\-mcpu\fR, but the
+scheduling parameters set by \fB\-mtune\fR.
+.Ip "\fB\-maltivec\fR" 4
+.Ip "\fB\-mno-altivec\fR" 4
+These switches enable or disable the use of built-in functions that
+allow access to the AltiVec instruction set.  You may also need to set
+\fB\-mabi=altivec\fR to adjust the current \s-1ABI\s0 with AltiVec \s-1ABI\s0
+enhancements.
+.Ip "\fB\-mabi=spe\fR" 4
+Extend the current \s-1ABI\s0 with \s-1SPE\s0 \s-1ABI\s0 extensions.  This does not change
+the default \s-1ABI\s0, instead it adds the \s-1SPE\s0 \s-1ABI\s0 extensions to the current
+\s-1ABI\s0.
+.Ip "\fB\-mabi=no-spe\fR" 4
+Disable Booke \s-1SPE\s0 \s-1ABI\s0 extensions for the current \s-1ABI\s0.
+.Ip "\fB\-misel=\fR\fIyes/no\fR" 4
+.Ip "\fB\-misel\fR" 4
+This switch enables or disables the generation of \s-1ISEL\s0 instructions.
+.Ip "\fB\-mspe=\fR\fIyes/no\fR" 4
+.Ip "\fB\-mspe\fR" 4
+This switch enables or disables the generation of \s-1SPE\s0 simd
+instructions.
+.Ip "\fB\-mfloat-gprs=\fR\fIyes/no\fR" 4
+.Ip "\fB\-mfloat-gprs\fR" 4
+This switch enables or disables the generation of floating point
+operations on the general purpose registers for architectures that
+support it.  This option is currently only available on the \s-1MPC8540\s0.
+.Ip "\fB\-mfull-toc\fR" 4
+.Ip "\fB\-mno-fp-in-toc\fR" 4
+.Ip "\fB\-mno-sum-in-toc\fR" 4
+.Ip "\fB\-mminimal-toc\fR" 4
+Modify generation of the \s-1TOC\s0 (Table Of Contents), which is created for
+every executable file.  The \fB\-mfull-toc\fR option is selected by
+default.  In that case, \s-1GCC\s0 will allocate at least one \s-1TOC\s0 entry for
+each unique non-automatic variable reference in your program.  \s-1GCC\s0
+will also place floating-point constants in the \s-1TOC\s0.  However, only
+16,384 entries are available in the \s-1TOC\s0.
+.Sp
+If you receive a linker error message that saying you have overflowed
+the available \s-1TOC\s0 space, you can reduce the amount of \s-1TOC\s0 space used
+with the \fB\-mno-fp-in-toc\fR and \fB\-mno-sum-in-toc\fR options.
+\fB\-mno-fp-in-toc\fR prevents \s-1GCC\s0 from putting floating-point
+constants in the \s-1TOC\s0 and \fB\-mno-sum-in-toc\fR forces \s-1GCC\s0 to
+generate code to calculate the sum of an address and a constant at
+run-time instead of putting that sum into the \s-1TOC\s0.  You may specify one
+or both of these options.  Each causes \s-1GCC\s0 to produce very slightly
+slower and larger code at the expense of conserving \s-1TOC\s0 space.
+.Sp
+If you still run out of space in the \s-1TOC\s0 even when you specify both of
+these options, specify \fB\-mminimal-toc\fR instead.  This option causes
+\s-1GCC\s0 to make only one \s-1TOC\s0 entry for every file.  When you specify this
+option, \s-1GCC\s0 will produce code that is slower and larger but which
+uses extremely little \s-1TOC\s0 space.  You may wish to use this option
+only on files that contain less frequently executed code.
+.Ip "\fB\-maix64\fR" 4
+.Ip "\fB\-maix32\fR" 4
+Enable 64-bit \s-1AIX\s0 \s-1ABI\s0 and calling convention: 64-bit pointers, 64-bit
+\f(CWlong\fR type, and the infrastructure needed to support them.
+Specifying \fB\-maix64\fR implies \fB\-mpowerpc64\fR and
+\fB\-mpowerpc\fR, while \fB\-maix32\fR disables the 64-bit \s-1ABI\s0 and
+implies \fB\-mno-powerpc64\fR.  \s-1GCC\s0 defaults to \fB\-maix32\fR.
+.Ip "\fB\-mxl-call\fR" 4
+.Ip "\fB\-mno-xl-call\fR" 4
+On \s-1AIX\s0, pass floating-point arguments to prototyped functions beyond the
+register save area (\s-1RSA\s0) on the stack in addition to argument FPRs.  The
+\s-1AIX\s0 calling convention was extended but not initially documented to
+handle an obscure K&R C case of calling a function that takes the
+address of its arguments with fewer arguments than declared.  \s-1AIX\s0 \s-1XL\s0
+compilers access floating point arguments which do not fit in the
+\s-1RSA\s0 from the stack when a subroutine is compiled without
+optimization.  Because always storing floating-point arguments on the
+stack is inefficient and rarely needed, this option is not enabled by
+default and only is necessary when calling subroutines compiled by \s-1AIX\s0
+\s-1XL\s0 compilers without optimization.
+.Ip "\fB\-mpe\fR" 4
+Support \fI\s-1IBM\s0 \s-1RS/6000\s0 \s-1SP\s0\fR \fIParallel Environment\fR (\s-1PE\s0).  Link an
+application written to use message passing with special startup code to
+enable the application to run.  The system must have \s-1PE\s0 installed in the
+standard location (\fI/usr/lpp/ppe.poe/\fR), or the \fIspecs\fR file
+must be overridden with the \fB\-specs=\fR option to specify the
+appropriate directory location.  The Parallel Environment does not
+support threads, so the \fB\-mpe\fR option and the \fB\-pthread\fR
+option are incompatible.
+.Ip "\fB\-malign-natural\fR" 4
+.Ip "\fB\-malign-power\fR" 4
+On \s-1AIX\s0, Darwin, and 64-bit PowerPC \s-1GNU/\s0Linux, the option
+\fB\-malign-natural\fR overrides the \s-1ABI\s0\-defined alignment of larger
+types, such as floating-point doubles, on their natural size-based boundary.
+The option \fB\-malign-power\fR instructs \s-1GCC\s0 to follow the \s-1ABI\s0\-specified
+alignment rules.  \s-1GCC\s0 defaults to the standard alignment defined in the \s-1ABI\s0.
+.Ip "\fB\-msoft-float\fR" 4
+.Ip "\fB\-mhard-float\fR" 4
+Generate code that does not use (uses) the floating-point register set.
+Software floating point emulation is provided if you use the
+\fB\-msoft-float\fR option, and pass the option to \s-1GCC\s0 when linking.
+.Ip "\fB\-mmultiple\fR" 4
+.Ip "\fB\-mno-multiple\fR" 4
+Generate code that uses (does not use) the load multiple word
+instructions and the store multiple word instructions.  These
+instructions are generated by default on \s-1POWER\s0 systems, and not
+generated on PowerPC systems.  Do not use \fB\-mmultiple\fR on little
+endian PowerPC systems, since those instructions do not work when the
+processor is in little endian mode.  The exceptions are \s-1PPC740\s0 and
+\s-1PPC750\s0 which permit the instructions usage in little endian mode.
+.Ip "\fB\-mstring\fR" 4
+.Ip "\fB\-mno-string\fR" 4
+Generate code that uses (does not use) the load string instructions
+and the store string word instructions to save multiple registers and
+do small block moves.  These instructions are generated by default on
+\s-1POWER\s0 systems, and not generated on PowerPC systems.  Do not use
+\fB\-mstring\fR on little endian PowerPC systems, since those
+instructions do not work when the processor is in little endian mode.
+The exceptions are \s-1PPC740\s0 and \s-1PPC750\s0 which permit the instructions
+usage in little endian mode.
+.Ip "\fB\-mupdate\fR" 4
+.Ip "\fB\-mno-update\fR" 4
+Generate code that uses (does not use) the load or store instructions
+that update the base register to the address of the calculated memory
+location.  These instructions are generated by default.  If you use
+\fB\-mno-update\fR, there is a small window between the time that the
+stack pointer is updated and the address of the previous frame is
+stored, which means code that walks the stack frame across interrupts or
+signals may get corrupted data.
+.Ip "\fB\-mfused-madd\fR" 4
+.Ip "\fB\-mno-fused-madd\fR" 4
+Generate code that uses (does not use) the floating point multiply and
+accumulate instructions.  These instructions are generated by default if
+hardware floating is used.
+.Ip "\fB\-mno-bit-align\fR" 4
+.Ip "\fB\-mbit-align\fR" 4
+On System V.4 and embedded PowerPC systems do not (do) force structures
+and unions that contain bit-fields to be aligned to the base type of the
+bit-field.
+.Sp
+For example, by default a structure containing nothing but 8
+\f(CWunsigned\fR bit-fields of length 1 would be aligned to a 4 byte
+boundary and have a size of 4 bytes.  By using \fB\-mno-bit-align\fR,
+the structure would be aligned to a 1 byte boundary and be one byte in
+size.
+.Ip "\fB\-mno-strict-align\fR" 4
+.Ip "\fB\-mstrict-align\fR" 4
+On System V.4 and embedded PowerPC systems do not (do) assume that
+unaligned memory references will be handled by the system.
+.Ip "\fB\-mrelocatable\fR" 4
+.Ip "\fB\-mno-relocatable\fR" 4
+On embedded PowerPC systems generate code that allows (does not allow)
+the program to be relocated to a different address at runtime.  If you
+use \fB\-mrelocatable\fR on any module, all objects linked together must
+be compiled with \fB\-mrelocatable\fR or \fB\-mrelocatable-lib\fR.
+.Ip "\fB\-mrelocatable-lib\fR" 4
+.Ip "\fB\-mno-relocatable-lib\fR" 4
+On embedded PowerPC systems generate code that allows (does not allow)
+the program to be relocated to a different address at runtime.  Modules
+compiled with \fB\-mrelocatable-lib\fR can be linked with either modules
+compiled without \fB\-mrelocatable\fR and \fB\-mrelocatable-lib\fR or
+with modules compiled with the \fB\-mrelocatable\fR options.
+.Ip "\fB\-mno-toc\fR" 4
+.Ip "\fB\-mtoc\fR" 4
+On System V.4 and embedded PowerPC systems do not (do) assume that
+register 2 contains a pointer to a global area pointing to the addresses
+used in the program.
+.Ip "\fB\-mlittle\fR" 4
+.Ip "\fB\-mlittle-endian\fR" 4
+On System V.4 and embedded PowerPC systems compile code for the
+processor in little endian mode.  The \fB\-mlittle-endian\fR option is
+the same as \fB\-mlittle\fR.
+.Ip "\fB\-mbig\fR" 4
+.Ip "\fB\-mbig-endian\fR" 4
+On System V.4 and embedded PowerPC systems compile code for the
+processor in big endian mode.  The \fB\-mbig-endian\fR option is
+the same as \fB\-mbig\fR.
+.Ip "\fB\-mdynamic-no-pic\fR" 4
+On Darwin and Mac \s-1OS\s0 X systems, compile code so that it is not
+relocatable, but that its external references are relocatable.  The
+resulting code is suitable for applications, but not shared
+libraries.
+.Ip "\fB\-mprioritize-restricted-insns=\fR\fIpriority\fR" 4
+This option controls the priority that is assigned to
+dispatch-slot restricted instructions during the second scheduling
+pass.  The argument \fIpriority\fR takes the value \fI0/1/2\fR to assign
+\fIno/highest/second-highest\fR priority to dispatch slot restricted
+instructions.
+.Ip "\fB\-msched-costly-dep=\fR\fIdependence_type\fR" 4
+This option controls which dependences are considered costly
+by the target during instruction scheduling.  The argument
+\fIdependence_type\fR takes one of the following values:
+\fIno\fR: no dependence is costly,
+\fIall\fR: all dependences are costly,
+\fItrue_store_to_load\fR: a true dependence from store to load is costly,
+\fIstore_to_load\fR: any dependence from store to load is costly,
+\fInumber\fR: any dependence which latency >= \fInumber\fR is costly.
+.Ip "\fB\-minsert-sched-nops=\fR\fIscheme\fR" 4
+This option controls which nop insertion scheme will be used during
+the second scheduling pass. The argument \fIscheme\fR takes one of the
+following values:
+\fIno\fR: Don't insert nops.
+\fIpad\fR: Pad with nops any dispatch group which has vacant issue slots,
+according to the scheduler's grouping.
+\fIregroup_exact\fR: Insert nops to force costly dependent insns into
+separate groups.  Insert exactly as many nops as needed to force an insn
+to a new group, according to the estimated processor grouping.
+\fInumber\fR: Insert nops to force costly dependent insns into
+separate groups.  Insert \fInumber\fR nops to force an insn to a new group.
+.Ip "\fB\-mcall-sysv\fR" 4
+On System V.4 and embedded PowerPC systems compile code using calling
+conventions that adheres to the March 1995 draft of the System V
+Application Binary Interface, PowerPC processor supplement.  This is the
+default unless you configured \s-1GCC\s0 using \fBpowerpc-*\-eabiaix\fR.
+.Ip "\fB\-mcall-sysv-eabi\fR" 4
+Specify both \fB\-mcall-sysv\fR and \fB\-meabi\fR options.
+.Ip "\fB\-mcall-sysv-noeabi\fR" 4
+Specify both \fB\-mcall-sysv\fR and \fB\-mno-eabi\fR options.
+.Ip "\fB\-mcall-solaris\fR" 4
+On System V.4 and embedded PowerPC systems compile code for the Solaris
+operating system.
+.Ip "\fB\-mcall-linux\fR" 4
+On System V.4 and embedded PowerPC systems compile code for the
+Linux-based \s-1GNU\s0 system.
+.Ip "\fB\-mcall-gnu\fR" 4
+On System V.4 and embedded PowerPC systems compile code for the
+Hurd-based \s-1GNU\s0 system.
+.Ip "\fB\-mcall-netbsd\fR" 4
+On System V.4 and embedded PowerPC systems compile code for the
+NetBSD operating system.
+.Ip "\fB\-maix-struct-return\fR" 4
+Return all structures in memory (as specified by the \s-1AIX\s0 \s-1ABI\s0).
+.Ip "\fB\-msvr4-struct-return\fR" 4
+Return structures smaller than 8 bytes in registers (as specified by the
+\s-1SVR4\s0 \s-1ABI\s0).
+.Ip "\fB\-mabi=altivec\fR" 4
+Extend the current \s-1ABI\s0 with AltiVec \s-1ABI\s0 extensions.  This does not
+change the default \s-1ABI\s0, instead it adds the AltiVec \s-1ABI\s0 extensions to
+the current \s-1ABI\s0.
+.Ip "\fB\-mabi=no-altivec\fR" 4
+Disable AltiVec \s-1ABI\s0 extensions for the current \s-1ABI\s0.
+.Ip "\fB\-mprototype\fR" 4
+.Ip "\fB\-mno-prototype\fR" 4
+On System V.4 and embedded PowerPC systems assume that all calls to
+variable argument functions are properly prototyped.  Otherwise, the
+compiler must insert an instruction before every non prototyped call to
+set or clear bit 6 of the condition code register (\fI\s-1CR\s0\fR) to
+indicate whether floating point values were passed in the floating point
+registers in case the function takes a variable arguments.  With
+\fB\-mprototype\fR, only calls to prototyped variable argument functions
+will set or clear the bit.
+.Ip "\fB\-msim\fR" 4
+On embedded PowerPC systems, assume that the startup module is called
+\fIsim-crt0.o\fR and that the standard C libraries are \fIlibsim.a\fR and
+\fIlibc.a\fR.  This is the default for \fBpowerpc-*\-eabisim\fR.
+configurations.
+.Ip "\fB\-mmvme\fR" 4
+On embedded PowerPC systems, assume that the startup module is called
+\fIcrt0.o\fR and the standard C libraries are \fIlibmvme.a\fR and
+\fIlibc.a\fR.
+.Ip "\fB\-mads\fR" 4
+On embedded PowerPC systems, assume that the startup module is called
+\fIcrt0.o\fR and the standard C libraries are \fIlibads.a\fR and
+\fIlibc.a\fR.
+.Ip "\fB\-myellowknife\fR" 4
+On embedded PowerPC systems, assume that the startup module is called
+\fIcrt0.o\fR and the standard C libraries are \fIlibyk.a\fR and
+\fIlibc.a\fR.
+.Ip "\fB\-mvxworks\fR" 4
+On System V.4 and embedded PowerPC systems, specify that you are
+compiling for a VxWorks system.
+.Ip "\fB\-mwindiss\fR" 4
+Specify that you are compiling for the WindISS simulation environment.
+.Ip "\fB\-memb\fR" 4
+On embedded PowerPC systems, set the \fI\s-1PPC_EMB\s0\fR bit in the \s-1ELF\s0 flags
+header to indicate that \fBeabi\fR extended relocations are used.
+.Ip "\fB\-meabi\fR" 4
+.Ip "\fB\-mno-eabi\fR" 4
+On System V.4 and embedded PowerPC systems do (do not) adhere to the
+Embedded Applications Binary Interface (eabi) which is a set of
+modifications to the System V.4 specifications.  Selecting \fB\-meabi\fR
+means that the stack is aligned to an 8 byte boundary, a function
+\f(CW__eabi\fR is called to from \f(CWmain\fR to set up the eabi
+environment, and the \fB\-msdata\fR option can use both \f(CWr2\fR and
+\f(CWr13\fR to point to two separate small data areas.  Selecting
+\fB\-mno-eabi\fR means that the stack is aligned to a 16 byte boundary,
+do not call an initialization function from \f(CWmain\fR, and the
+\fB\-msdata\fR option will only use \f(CWr13\fR to point to a single
+small data area.  The \fB\-meabi\fR option is on by default if you
+configured \s-1GCC\s0 using one of the \fBpowerpc*\-*-eabi*\fR options.
+.Ip "\fB\-msdata=eabi\fR" 4
+On System V.4 and embedded PowerPC systems, put small initialized
+\f(CWconst\fR global and static data in the \fB.sdata2\fR section, which
+is pointed to by register \f(CWr2\fR.  Put small initialized
+non-\f(CWconst\fR global and static data in the \fB.sdata\fR section,
+which is pointed to by register \f(CWr13\fR.  Put small uninitialized
+global and static data in the \fB.sbss\fR section, which is adjacent to
+the \fB.sdata\fR section.  The \fB\-msdata=eabi\fR option is
+incompatible with the \fB\-mrelocatable\fR option.  The
+\fB\-msdata=eabi\fR option also sets the \fB\-memb\fR option.
+.Ip "\fB\-msdata=sysv\fR" 4
+On System V.4 and embedded PowerPC systems, put small global and static
+data in the \fB.sdata\fR section, which is pointed to by register
+\f(CWr13\fR.  Put small uninitialized global and static data in the
+\&\fB.sbss\fR section, which is adjacent to the \fB.sdata\fR section.
+The \fB\-msdata=sysv\fR option is incompatible with the
+\fB\-mrelocatable\fR option.
+.Ip "\fB\-msdata=default\fR" 4
+.Ip "\fB\-msdata\fR" 4
+On System V.4 and embedded PowerPC systems, if \fB\-meabi\fR is used,
+compile code the same as \fB\-msdata=eabi\fR, otherwise compile code the
+same as \fB\-msdata=sysv\fR.
+.Ip "\fB\-msdata-data\fR" 4
+On System V.4 and embedded PowerPC systems, put small global and static
+data in the \fB.sdata\fR section.  Put small uninitialized global and
+static data in the \fB.sbss\fR section.  Do not use register \f(CWr13\fR
+to address small data however.  This is the default behavior unless
+other \fB\-msdata\fR options are used.
+.Ip "\fB\-msdata=none\fR" 4
+.Ip "\fB\-mno-sdata\fR" 4
+On embedded PowerPC systems, put all initialized global and static data
+in the \fB.data\fR section, and all uninitialized data in the
+\&\fB.bss\fR section.
+.Ip "\fB\-G\fR \fInum\fR" 4
+On embedded PowerPC systems, put global and static items less than or
+equal to \fInum\fR bytes into the small data or bss sections instead of
+the normal data or bss section.  By default, \fInum\fR is 8.  The
+\fB\-G\fR \fInum\fR switch is also passed to the linker.
+All modules should be compiled with the same \fB\-G\fR \fInum\fR value.
+.Ip "\fB\-mregnames\fR" 4
+.Ip "\fB\-mno-regnames\fR" 4
+On System V.4 and embedded PowerPC systems do (do not) emit register
+names in the assembly language output using symbolic forms.
+.Ip "\fB\-mlongcall\fR" 4
+.Ip "\fB\-mno-longcall\fR" 4
+Default to making all function calls via pointers, so that functions
+which reside further than 64 megabytes (67,108,864 bytes) from the
+current location can be called.  This setting can be overridden by the
+\f(CWshortcall\fR function attribute, or by \f(CW#pragma longcall(0)\fR.
+.Sp
+Some linkers are capable of detecting out-of-range calls and generating
+glue code on the fly.  On these systems, long calls are unnecessary and
+generate slower code.  As of this writing, the \s-1AIX\s0 linker can do this,
+as can the \s-1GNU\s0 linker for PowerPC/64.  It is planned to add this feature
+to the \s-1GNU\s0 linker for 32-bit PowerPC systems as well.
+.Sp
+On Mach-O (Darwin) systems, this option directs the compiler emit to
+the glue for every direct call, and the Darwin linker decides whether
+to use or discard it.
+.Sp
+In the future, we may cause \s-1GCC\s0 to ignore all longcall specifications
+when the linker is known to generate glue.
+.Ip "\fB\-pthread\fR" 4
+Adds support for multithreading with the \fIpthreads\fR library.
+This option sets flags for both the preprocessor and linker.
+These options are defined for all architectures running the Darwin operating
+system.  They are useful for compatibility with other Mac \s-1OS\s0 compilers.
+.Ip "\fB\-all_load\fR" 4
+Loads all members of static archive libraries.
+See man \fIld\fR\|(1) for more information.
+.Ip "\fB\-arch_errors_fatal\fR" 4
+Cause the errors having to do with files that have the wrong architecture
+to be fatal.
+.Ip "\fB\-bind_at_load\fR" 4
+Causes the output file to be marked such that the dynamic linker will
+bind all undefined references when the file is loaded or launched.
+.Ip "\fB\-bundle\fR" 4
+Produce a Mach-o bundle format file.
+See man \fIld\fR\|(1) for more information.
+.Ip "\fB\-bundle_loader\fR \fIexecutable\fR" 4
+This specifies the \fIexecutable\fR that will be loading the build
+output file being linked. See man \fIld\fR\|(1) for more information.
+.Ip "\fB\-allowable_client\fR  \fIclient_name\fR" 4
+.Ip "\fB\-arch_only\fR" 4
+.Ip "\fB\-client_name\fR" 4
+.Ip "\fB\-compatibility_version\fR" 4
+.Ip "\fB\-current_version\fR" 4
+.Ip "\fB\-dependency-file\fR" 4
+.Ip "\fB\-dylib_file\fR" 4
+.Ip "\fB\-dylinker_install_name\fR" 4
+.Ip "\fB\-dynamic\fR" 4
+.Ip "\fB\-dynamiclib\fR" 4
+.Ip "\fB\-exported_symbols_list\fR" 4
+.Ip "\fB\-filelist\fR" 4
+.Ip "\fB\-flat_namespace\fR" 4
+.Ip "\fB\-force_cpusubtype_ALL\fR" 4
+.Ip "\fB\-force_flat_namespace\fR" 4
+.Ip "\fB\-headerpad_max_install_names\fR" 4
+.Ip "\fB\-image_base\fR" 4
+.Ip "\fB\-init\fR" 4
+.Ip "\fB\-install_name\fR" 4
+.Ip "\fB\-keep_private_externs\fR" 4
+.Ip "\fB\-multi_module\fR" 4
+.Ip "\fB\-multiply_defined\fR" 4
+.Ip "\fB\-multiply_defined_unused\fR" 4
+.Ip "\fB\-noall_load\fR" 4
+.Ip "\fB\-nofixprebinding\fR" 4
+.Ip "\fB\-nomultidefs\fR" 4
+.Ip "\fB\-noprebind\fR" 4
+.Ip "\fB\-noseglinkedit\fR" 4
+.Ip "\fB\-pagezero_size\fR" 4
+.Ip "\fB\-prebind\fR" 4
+.Ip "\fB\-prebind_all_twolevel_modules\fR" 4
+.Ip "\fB\-private_bundle\fR" 4
+.Ip "\fB\-read_only_relocs\fR" 4
+.Ip "\fB\-sectalign\fR" 4
+.Ip "\fB\-sectobjectsymbols\fR" 4
+.Ip "\fB\-whyload\fR" 4
+.Ip "\fB\-seg1addr\fR" 4
+.Ip "\fB\-sectcreate\fR" 4
+.Ip "\fB\-sectobjectsymbols\fR" 4
+.Ip "\fB\-sectorder\fR" 4
+.Ip "\fB\-seg_addr_table\fR" 4
+.Ip "\fB\-seg_addr_table_filename\fR" 4
+.Ip "\fB\-seglinkedit\fR" 4
+.Ip "\fB\-segprot\fR" 4
+.Ip "\fB\-segs_read_only_addr\fR" 4
+.Ip "\fB\-segs_read_write_addr\fR" 4
+.Ip "\fB\-single_module\fR" 4
+.Ip "\fB\-static\fR" 4
+.Ip "\fB\-sub_library\fR" 4
+.Ip "\fB\-sub_umbrella\fR" 4
+.Ip "\fB\-twolevel_namespace\fR" 4
+.Ip "\fB\-umbrella\fR" 4
+.Ip "\fB\-undefined\fR" 4
+.Ip "\fB\-unexported_symbols_list\fR" 4
+.Ip "\fB\-weak_reference_mismatches\fR" 4
+.Ip "\fB\-whatsloaded\fR" 4
+These options are available for Darwin linker. Darwin linker man page
+describes them in detail.
+.Ip "\fB\-\s-1EB\s0\fR" 4
+Generate big-endian code.
+.Ip "\fB\-\s-1EL\s0\fR" 4
+Generate little-endian code.  This is the default for \fBmips*el-*\-*\fR
+configurations.
+.Ip "\fB\-march=\fR\fIarch\fR" 4
+Generate code that will run on \fIarch\fR, which can be the name of a
+generic \s-1MIPS\s0 \s-1ISA\s0, or the name of a particular processor.
+The \s-1ISA\s0 names are:
+\fBmips1\fR, \fBmips2\fR, \fBmips3\fR, \fBmips4\fR,
+\fBmips32\fR, \fBmips32r2\fR, and \fBmips64\fR.
+The processor names are:
+\fB4kc\fR, \fB4kp\fR, \fB5kc\fR, \fB20kc\fR,
+\fBm4k\fR,
+\fBr2000\fR, \fBr3000\fR, \fBr3900\fR, \fBr4000\fR, \fBr4400\fR,
+\fBr4600\fR, \fBr4650\fR, \fBr6000\fR, \fBr8000\fR, \fBrm7000\fR,
+\fBrm9000\fR,
+\fBorion\fR,
+\fBsb1\fR,
+\fBvr4100\fR, \fBvr4111\fR, \fBvr4120\fR, \fBvr4300\fR,
+\fBvr5000\fR, \fBvr5400\fR and \fBvr5500\fR.
+The special value \fBfrom-abi\fR selects the
+most compatible architecture for the selected \s-1ABI\s0 (that is,
+\fBmips1\fR for 32-bit ABIs and \fBmips3\fR for 64-bit ABIs).
+.Sp
+In processor names, a final \fB000\fR can be abbreviated as \fBk\fR
+(for example, \fB\-march=r2k\fR).  Prefixes are optional, and
+\fBvr\fR may be written \fBr\fR.
+.Sp
+\s-1GCC\s0 defines two macros based on the value of this option.  The first
+is \fB_MIPS_ARCH\fR, which gives the name of target architecture, as
+a string.  The second has the form \fB_MIPS_ARCH_\fR\fIfoo\fR,
+where \fIfoo\fR is the capitalized value of \fB_MIPS_ARCH\fR.
+For example, \fB\-march=r2000\fR will set \fB_MIPS_ARCH\fR
+to \fB"r2000\*(R"\fR and define the macro \fB_MIPS_ARCH_R2000\fR.
+.Sp
+Note that the \fB_MIPS_ARCH\fR macro uses the processor names given
+above.  In other words, it will have the full prefix and will not
+abbreviate \fB000\fR as \fBk\fR.  In the case of \fBfrom-abi\fR,
+the macro names the resolved architecture (either \fB"mips1\*(R"\fR or
+\fB"mips3\*(R"\fR).  It names the default architecture when no
+\fB\-march\fR option is given.
+.Ip "\fB\-mtune=\fR\fIarch\fR" 4
+Optimize for \fIarch\fR.  Among other things, this option controls
+the way instructions are scheduled, and the perceived cost of arithmetic
+operations.  The list of \fIarch\fR values is the same as for
+\fB\-march\fR.
+.Sp
+When this option is not used, \s-1GCC\s0 will optimize for the processor
+specified by \fB\-march\fR.  By using \fB\-march\fR and
+\fB\-mtune\fR together, it is possible to generate code that will
+run on a family of processors, but optimize the code for one
+particular member of that family.
+.Sp
+\fB\-mtune\fR defines the macros \fB_MIPS_TUNE\fR and
+\fB_MIPS_TUNE_\fR\fIfoo\fR, which work in the same way as the
+\fB\-march\fR ones described above.
+.Ip "\fB\-mips1\fR" 4
+Equivalent to \fB\-march=mips1\fR.
+.Ip "\fB\-mips2\fR" 4
+Equivalent to \fB\-march=mips2\fR.
+.Ip "\fB\-mips3\fR" 4
+Equivalent to \fB\-march=mips3\fR.
+.Ip "\fB\-mips4\fR" 4
+Equivalent to \fB\-march=mips4\fR.
+.Ip "\fB\-mips32\fR" 4
+Equivalent to \fB\-march=mips32\fR.
+.Ip "\fB\-mips32r2\fR" 4
+Equivalent to \fB\-march=mips32r2\fR.
+.Ip "\fB\-mips64\fR" 4
+Equivalent to \fB\-march=mips64\fR.
+.Ip "\fB\-mips16\fR" 4
+.Ip "\fB\-mno-mips16\fR" 4
+Use (do not use) the \s-1MIPS16\s0 \s-1ISA\s0.
+.Ip "\fB\-mabi=32\fR" 4
+.Ip "\fB\-mabi=o64\fR" 4
+.Ip "\fB\-mabi=n32\fR" 4
+.Ip "\fB\-mabi=64\fR" 4
+.Ip "\fB\-mabi=eabi\fR" 4
+Generate code for the given \s-1ABI\s0.
+.Sp
+Note that the \s-1EABI\s0 has a 32-bit and a 64-bit variant.  \s-1GCC\s0 normally
+generates 64-bit code when you select a 64-bit architecture, but you
+can use \fB\-mgp32\fR to get 32-bit code instead.
+.Ip "\fB\-mabicalls\fR" 4
+.Ip "\fB\-mno-abicalls\fR" 4
+Generate (do not generate) \s-1SVR4-\s0style position-independent code.
+\fB\-mabicalls\fR is the default for \s-1SVR4-\s0based systems.
+.Ip "\fB\-mxgot\fR" 4
+.Ip "\fB\-mno-xgot\fR" 4
+Lift (do not lift) the usual restrictions on the size of the global
+offset table.
+.Sp
+\s-1GCC\s0 normally uses a single instruction to load values from the \s-1GOT\s0.
+While this is relatively efficient, it will only work if the \s-1GOT\s0
+is smaller than about 64k.  Anything larger will cause the linker
+to report an error such as:
+.Sp
+.Vb 2
+\&        
+\&        relocation truncated to fit: R_MIPS_GOT16 foobar
+.Ve
+If this happens, you should recompile your code with \fB\-mxgot\fR.
+It should then work with very large GOTs, although it will also be
+less efficient, since it will take three instructions to fetch the
+value of a global symbol.
+.Sp
+Note that some linkers can create multiple GOTs.  If you have such a
+linker, you should only need to use \fB\-mxgot\fR when a single object
+file accesses more than 64k's worth of \s-1GOT\s0 entries.  Very few do.
+.Sp
+These options have no effect unless \s-1GCC\s0 is generating position
+independent code.
+.Ip "\fB\-membedded-pic\fR" 4
+.Ip "\fB\-mno-embedded-pic\fR" 4
+Generate (do not generate) position-independent code suitable for some
+embedded systems.  All calls are made using \s-1PC\s0 relative addresses, and
+all data is addressed using the \f(CW$gp\fR register.  No more than 65536
+bytes of global data may be used.  This requires \s-1GNU\s0 as and \s-1GNU\s0 ld,
+which do most of the work.
+.Ip "\fB\-mgp32\fR" 4
+Assume that general-purpose registers are 32 bits wide.
+.Ip "\fB\-mgp64\fR" 4
+Assume that general-purpose registers are 64 bits wide.
+.Ip "\fB\-mfp32\fR" 4
+Assume that floating-point registers are 32 bits wide.
+.Ip "\fB\-mfp64\fR" 4
+Assume that floating-point registers are 64 bits wide.
+.Ip "\fB\-mhard-float\fR" 4
+Use floating-point coprocessor instructions.
+.Ip "\fB\-msoft-float\fR" 4
+Do not use floating-point coprocessor instructions.  Implement
+floating-point calculations using library calls instead.
+.Ip "\fB\-msingle-float\fR" 4
+Assume that the floating-point coprocessor only supports single-precision
+operations.
+.Ip "\fB\-mdouble-float\fR" 4
+Assume that the floating-point coprocessor supports double-precision
+operations.  This is the default.
+.Ip "\fB\-mint64\fR" 4
+Force \f(CWint\fR and \f(CWlong\fR types to be 64 bits wide.  See
+\fB\-mlong32\fR for an explanation of the default and the way
+that the pointer size is determined.
+.Ip "\fB\-mlong64\fR" 4
+Force \f(CWlong\fR types to be 64 bits wide.  See \fB\-mlong32\fR for
+an explanation of the default and the way that the pointer size is
+determined.
+.Ip "\fB\-mlong32\fR" 4
+Force \f(CWlong\fR, \f(CWint\fR, and pointer types to be 32 bits wide.
+.Sp
+The default size of \f(CWint\fRs, \f(CWlong\fRs and pointers depends on
+the \s-1ABI\s0.  All the supported ABIs use 32-bit \f(CWint\fRs.  The n64 \s-1ABI\s0
+uses 64-bit \f(CWlong\fRs, as does the 64-bit \s-1EABI\s0; the others use
+32-bit \f(CWlong\fRs.  Pointers are the same size as \f(CWlong\fRs,
+or the same size as integer registers, whichever is smaller.
+.Ip "\fB\-G\fR \fInum\fR" 4
+Put global and static items less than or equal to \fInum\fR bytes into
+the small data or bss section instead of the normal data or bss section.
+This allows the data to be accessed using a single instruction.
+.Sp
+All modules should be compiled with the same \fB\-G\fR \fInum\fR
+value.
+.Ip "\fB\-membedded-data\fR" 4
+.Ip "\fB\-mno-embedded-data\fR" 4
+Allocate variables to the read-only data section first if possible, then
+next in the small data section if possible, otherwise in data.  This gives
+slightly slower code than the default, but reduces the amount of \s-1RAM\s0 required
+when executing, and thus may be preferred for some embedded systems.
+.Ip "\fB\-muninit-const-in-rodata\fR" 4
+.Ip "\fB\-mno-uninit-const-in-rodata\fR" 4
+Put uninitialized \f(CWconst\fR variables in the read-only data section.
+This option is only meaningful in conjunction with \fB\-membedded-data\fR.
+.Ip "\fB\-msplit-addresses\fR" 4
+.Ip "\fB\-mno-split-addresses\fR" 4
+Enable (disable) use of the \f(CW%hi()\fR and \f(CW%lo()\fR assembler
+relocation operators.  This option has been superceded by
+\fB\-mexplicit-relocs\fR but is retained for backwards compatibility.
+.Ip "\fB\-mexplicit-relocs\fR" 4
+.Ip "\fB\-mno-explicit-relocs\fR" 4
+Use (do not use) assembler relocation operators when dealing with symbolic
+addresses.  The alternative, selected by \fB\-mno-explicit-relocs\fR,
+is to use assembler macros instead.
+.Sp
+\fB\-mexplicit-relocs\fR is usually the default if \s-1GCC\s0 was
+configured to use an assembler that supports relocation operators.
+However, there are two exceptions:
+.Ip "\(bu" 8
+\s-1GCC\s0 is not yet able to generate explicit relocations for the combination
+of \fB\-mabi=64\fR and \fB\-mno-abicalls\fR.  This will be addressed
+in a future release.
+.Ip "\(bu" 8
+The combination of \fB\-mabicalls\fR and \fB\-fno-unit-at-a-time\fR
+implies \fB\-mno-explicit-relocs\fR unless explicitly overridden.
+This is because, when generating abicalls, the choice of relocation
+depends on whether a symbol is local or global.  In some rare cases,
+\s-1GCC\s0 will not be able to decide this until the whole compilation unit
+has been read.
+.Ip "\fB\-mrnames\fR" 4
+.Ip "\fB\-mno-rnames\fR" 4
+Generate (do not generate) code that refers to registers using their
+software names.  The default is \fB\-mno-rnames\fR, which tells \s-1GCC\s0
+to use hardware names like \fB$4\fR instead of software names like
+\fBa0\fR.  The only assembler known to support \fB\-rnames\fR is
+the Algorithmics assembler.
+.Ip "\fB\-mcheck-zero-division\fR" 4
+.Ip "\fB\-mno-check-zero-division\fR" 4
+Trap (do not trap) on integer division by zero.  The default is
+\fB\-mcheck-zero-division\fR.
+.Ip "\fB\-mmemcpy\fR" 4
+.Ip "\fB\-mno-memcpy\fR" 4
+Force (do not force) the use of \f(CWmemcpy()\fR for non-trivial block
+moves.  The default is \fB\-mno-memcpy\fR, which allows \s-1GCC\s0 to inline
+most constant-sized copies.
+.Ip "\fB\-mlong-calls\fR" 4
+.Ip "\fB\-mno-long-calls\fR" 4
+Disable (do not disable) use of the \f(CWjal\fR instruction.  Calling
+functions using \f(CWjal\fR is more efficient but requires the caller
+and callee to be in the same 256 megabyte segment.
+.Sp
+This option has no effect on abicalls code.  The default is
+\fB\-mno-long-calls\fR.
+.Ip "\fB\-mmad\fR" 4
+.Ip "\fB\-mno-mad\fR" 4
+Enable (disable) use of the \f(CWmad\fR, \f(CWmadu\fR and \f(CWmul\fR
+instructions, as provided by the R4650 \s-1ISA\s0.
+.Ip "\fB\-mfused-madd\fR" 4
+.Ip "\fB\-mno-fused-madd\fR" 4
+Enable (disable) use of the floating point multiply-accumulate
+instructions, when they are available.  The default is
+\fB\-mfused-madd\fR.
+.Sp
+When multiply-accumulate instructions are used, the intermediate
+product is calculated to infinite precision and is not subject to
+the \s-1FCSR\s0 Flush to Zero bit.  This may be undesirable in some
+circumstances.
+.Ip "\fB\-nocpp\fR" 4
+Tell the \s-1MIPS\s0 assembler to not run its preprocessor over user
+assembler files (with a \fB.s\fR suffix) when assembling them.
+.Ip "\fB\-mfix-sb1\fR" 4
+.Ip "\fB\-mno-fix-sb1\fR" 4
+Work around certain \s-1SB\s0\-1 \s-1CPU\s0 core errata.
+(This flag currently works around the \s-1SB\s0\-1 revision 2
+``F1'\*(R' and ``F2'\*(R' floating point errata.)
+.Ip "\fB\-mflush-func=\fR\fIfunc\fR" 4
+.Ip "\fB\-mno-flush-func\fR" 4
+Specifies the function to call to flush the I and D caches, or to not
+call any such function.  If called, the function must take the same
+arguments as the common \f(CW_flush_func()\fR, that is, the address of the
+memory range for which the cache is being flushed, the size of the
+memory range, and the number 3 (to flush both caches).  The default
+depends on the target \s-1GCC\s0 was configured for, but commonly is either
+\fB_flush_func\fR or \fB_\|_cpu_flush\fR.
+.Ip "\fB\-mbranch-likely\fR" 4
+.Ip "\fB\-mno-branch-likely\fR" 4
+Enable or disable use of Branch Likely instructions, regardless of the
+default for the selected architecture.  By default, Branch Likely
+instructions may be generated if they are supported by the selected
+architecture.  An exception is for the \s-1MIPS32\s0 and \s-1MIPS64\s0 architectures
+and processors which implement those architectures; for those, Branch
+Likely instructions will not be generated by default because the \s-1MIPS32\s0
+and \s-1MIPS64\s0 architectures specifically deprecate their use.
+These \fB\-m\fR options are defined for the i386 and x86-64 family of
+computers:
+.Ip "\fB\-mtune=\fR\fIcpu-type\fR" 4
+Tune to \fIcpu-type\fR everything applicable about the generated code, except
+for the \s-1ABI\s0 and the set of available instructions.  The choices for
+\fIcpu-type\fR are:
+.Ip "\fIi386\fR" 8
+Original Intel's i386 \s-1CPU\s0.
+.Ip "\fIi486\fR" 8
+Intel's i486 \s-1CPU\s0.  (No scheduling is implemented for this chip.)
+.Ip "\fIi586, pentium\fR" 8
+Intel Pentium \s-1CPU\s0 with no \s-1MMX\s0 support.
+.Ip "\fIpentium-mmx\fR" 8
+Intel PentiumMMX \s-1CPU\s0 based on Pentium core with \s-1MMX\s0 instruction set support.
+.Ip "\fIi686, pentiumpro\fR" 8
+Intel PentiumPro \s-1CPU\s0.
+.Ip "\fIpentium2\fR" 8
+Intel Pentium2 \s-1CPU\s0 based on PentiumPro core with \s-1MMX\s0 instruction set support.
+.Ip "\fIpentium3, pentium3m\fR" 8
+Intel Pentium3 \s-1CPU\s0 based on PentiumPro core with \s-1MMX\s0 and \s-1SSE\s0 instruction set
+support.
+.Ip "\fIpentium-m\fR" 8
+Low power version of Intel Pentium3 \s-1CPU\s0 with \s-1MMX\s0, \s-1SSE\s0 and \s-1SSE2\s0 instruction set
+support.  Used by Centrino notebooks.
+.Ip "\fIpentium4, pentium4m\fR" 8
+Intel Pentium4 \s-1CPU\s0 with \s-1MMX\s0, \s-1SSE\s0 and \s-1SSE2\s0 instruction set support.
+.Ip "\fIprescott\fR" 8
+Improved version of Intel Pentium4 \s-1CPU\s0 with \s-1MMX\s0, \s-1SSE\s0, \s-1SSE2\s0 and \s-1SSE3\s0 instruction
+set support.
+.Ip "\fInocona\fR" 8
+Improved version of Intel Pentium4 \s-1CPU\s0 with 64-bit extensions, \s-1MMX\s0, \s-1SSE\s0,
+\s-1SSE2\s0 and \s-1SSE3\s0 instruction set support.
+.Ip "\fIk6\fR" 8
+\s-1AMD\s0 K6 \s-1CPU\s0 with \s-1MMX\s0 instruction set support.
+.Ip "\fIk6-2, k6-3\fR" 8
+Improved versions of \s-1AMD\s0 K6 \s-1CPU\s0 with \s-1MMX\s0 and 3dNOW! instruction set support.
+.Ip "\fIathlon, athlon-tbird\fR" 8
+\s-1AMD\s0 Athlon \s-1CPU\s0 with \s-1MMX\s0, 3dNOW!, enhanced 3dNOW! and \s-1SSE\s0 prefetch instructions
+support.
+.Ip "\fIathlon-4, athlon-xp, athlon-mp\fR" 8
+Improved \s-1AMD\s0 Athlon \s-1CPU\s0 with \s-1MMX\s0, 3dNOW!, enhanced 3dNOW! and full \s-1SSE\s0
+instruction set support.
+.Ip "\fIk8, opteron, athlon64, athlon-fx\fR" 8
+\s-1AMD\s0 K8 core based CPUs with x86-64 instruction set support.  (This supersets
+\s-1MMX\s0, \s-1SSE\s0, \s-1SSE2\s0, 3dNOW!, enhanced 3dNOW! and 64-bit instruction set extensions.)
+.Ip "\fIwinchip-c6\fR" 8
+\s-1IDT\s0 Winchip C6 \s-1CPU\s0, dealt in same way as i486 with additional \s-1MMX\s0 instruction
+set support.
+.Ip "\fIwinchip2\fR" 8
+\s-1IDT\s0 Winchip2 \s-1CPU\s0, dealt in same way as i486 with additional \s-1MMX\s0 and 3dNOW!
+instruction set support.
+.Ip "\fIc3\fR" 8
+Via C3 \s-1CPU\s0 with \s-1MMX\s0 and 3dNOW!  instruction set support.  (No scheduling is
+implemented for this chip.)
+.Ip "\fIc3-2\fR" 8
+Via C3-2 \s-1CPU\s0 with \s-1MMX\s0 and \s-1SSE\s0 instruction set support.  (No scheduling is
+implemented for this chip.)
+.Sp
+While picking a specific \fIcpu-type\fR will schedule things appropriately
+for that particular chip, the compiler will not generate any code that
+does not run on the i386 without the \fB\-march=\fR\fIcpu-type\fR option
+being used.
+.Ip "\fB\-march=\fR\fIcpu-type\fR" 4
+Generate instructions for the machine type \fIcpu-type\fR.  The choices
+for \fIcpu-type\fR are the same as for \fB\-mtune\fR.  Moreover,
+specifying \fB\-march=\fR\fIcpu-type\fR implies \fB\-mtune=\fR\fIcpu-type\fR.
+.Ip "\fB\-mcpu=\fR\fIcpu-type\fR" 4
+A deprecated synonym for \fB\-mtune\fR.
+.Ip "\fB\-m386\fR" 4
+.Ip "\fB\-m486\fR" 4
+.Ip "\fB\-mpentium\fR" 4
+.Ip "\fB\-mpentiumpro\fR" 4
+These options are synonyms for \fB\-mtune=i386\fR, \fB\-mtune=i486\fR,
+\fB\-mtune=pentium\fR, and \fB\-mtune=pentiumpro\fR respectively.
+These synonyms are deprecated.
+.Ip "\fB\-mfpmath=\fR\fIunit\fR" 4
+Generate floating point arithmetics for selected unit \fIunit\fR.  The choices
+for \fIunit\fR are:
+.Ip "\fB387\fR" 8
+Use the standard 387 floating point coprocessor present majority of chips and
+emulated otherwise.  Code compiled with this option will run almost everywhere.
+The temporary results are computed in 80bit precision instead of precision
+specified by the type resulting in slightly different results compared to most
+of other chips. See \fB\-ffloat-store\fR for more detailed description.
+.Sp
+This is the default choice for i386 compiler.
+.Ip "\fBsse\fR" 8
+Use scalar floating point instructions present in the \s-1SSE\s0 instruction set.
+This instruction set is supported by Pentium3 and newer chips, in the \s-1AMD\s0 line
+by Athlon-4, Athlon-xp and Athlon-mp chips.  The earlier version of \s-1SSE\s0
+instruction set supports only single precision arithmetics, thus the double and
+extended precision arithmetics is still done using 387.  Later version, present
+only in Pentium4 and the future \s-1AMD\s0 x86-64 chips supports double precision
+arithmetics too.
+.Sp
+For i387 you need to use \fB\-march=\fR\fIcpu-type\fR, \fB\-msse\fR or
+\fB\-msse2\fR switches to enable \s-1SSE\s0 extensions and make this option
+effective.  For x86-64 compiler, these extensions are enabled by default.
+.Sp
+The resulting code should be considerably faster in the majority of cases and avoid
+the numerical instability problems of 387 code, but may break some existing
+code that expects temporaries to be 80bit.
+.Sp
+This is the default choice for the x86-64 compiler.
+.Ip "\fBsse,387\fR" 8
+Attempt to utilize both instruction sets at once.  This effectively double the
+amount of available registers and on chips with separate execution units for
+387 and \s-1SSE\s0 the execution resources too.  Use this option with care, as it is
+still experimental, because the \s-1GCC\s0 register allocator does not model separate
+functional units well resulting in instable performance.
+.Ip "\fB\-masm=\fR\fIdialect\fR" 4
+Output asm instructions using selected \fIdialect\fR. Supported choices are
+\fBintel\fR or \fBatt\fR (the default one).
+.Ip "\fB\-mieee-fp\fR" 4
+.Ip "\fB\-mno-ieee-fp\fR" 4
+Control whether or not the compiler uses \s-1IEEE\s0 floating point
+comparisons.  These handle correctly the case where the result of a
+comparison is unordered.
+.Ip "\fB\-msoft-float\fR" 4
+Generate output containing library calls for floating point.
+\fBWarning:\fR the requisite libraries are not part of \s-1GCC\s0.
+Normally the facilities of the machine's usual C compiler are used, but
+this can't be done directly in cross-compilation.  You must make your
+own arrangements to provide suitable library functions for
+cross-compilation.
+.Sp
+On machines where a function returns floating point results in the 80387
+register stack, some floating point opcodes may be emitted even if
+\fB\-msoft-float\fR is used.
+.Ip "\fB\-mno-fp-ret-in-387\fR" 4
+Do not use the \s-1FPU\s0 registers for return values of functions.
+.Sp
+The usual calling convention has functions return values of types
+\f(CWfloat\fR and \f(CWdouble\fR in an \s-1FPU\s0 register, even if there
+is no \s-1FPU\s0.  The idea is that the operating system should emulate
+an \s-1FPU\s0.
+.Sp
+The option \fB\-mno-fp-ret-in-387\fR causes such values to be returned
+in ordinary \s-1CPU\s0 registers instead.
+.Ip "\fB\-mno-fancy-math-387\fR" 4
+Some 387 emulators do not support the \f(CWsin\fR, \f(CWcos\fR and
+\f(CWsqrt\fR instructions for the 387.  Specify this option to avoid
+generating those instructions.  This option is the default on FreeBSD,
+OpenBSD and NetBSD.  This option is overridden when \fB\-march\fR
+indicates that the target cpu will always have an \s-1FPU\s0 and so the
+instruction will not need emulation.  As of revision 2.6.1, these
+instructions are not generated unless you also use the
+\fB\-funsafe-math-optimizations\fR switch.
+.Ip "\fB\-malign-double\fR" 4
+.Ip "\fB\-mno-align-double\fR" 4
+Control whether \s-1GCC\s0 aligns \f(CWdouble\fR, \f(CWlong double\fR, and
+\f(CWlong long\fR variables on a two word boundary or a one word
+boundary.  Aligning \f(CWdouble\fR variables on a two word boundary will
+produce code that runs somewhat faster on a \fBPentium\fR at the
+expense of more memory.
+.Sp
+\fBWarning:\fR if you use the \fB\-malign-double\fR switch,
+structures containing the above types will be aligned differently than
+the published application binary interface specifications for the 386
+and will not be binary compatible with structures in code compiled
+without that switch.
+.Ip "\fB\-m96bit-long-double\fR" 4
+.Ip "\fB\-m128bit-long-double\fR" 4
+These switches control the size of \f(CWlong double\fR type. The i386
+application binary interface specifies the size to be 96 bits,
+so \fB\-m96bit-long-double\fR is the default in 32 bit mode.
+.Sp
+Modern architectures (Pentium and newer) would prefer \f(CWlong double\fR
+to be aligned to an 8 or 16 byte boundary.  In arrays or structures
+conforming to the \s-1ABI\s0, this would not be possible.  So specifying a
+\fB\-m128bit-long-double\fR will align \f(CWlong double\fR
+to a 16 byte boundary by padding the \f(CWlong double\fR with an additional
+32 bit zero.
+.Sp
+In the x86-64 compiler, \fB\-m128bit-long-double\fR is the default choice as
+its \s-1ABI\s0 specifies that \f(CWlong double\fR is to be aligned on 16 byte boundary.
+.Sp
+Notice that neither of these options enable any extra precision over the x87
+standard of 80 bits for a \f(CWlong double\fR.
+.Sp
+\fBWarning:\fR if you override the default value for your target \s-1ABI\s0, the
+structures and arrays containing \f(CWlong double\fR variables will change
+their size as well as function calling convention for function taking
+\f(CWlong double\fR will be modified.  Hence they will not be binary
+compatible with arrays or structures in code compiled without that switch.
+.Ip "\fB\-msvr3-shlib\fR" 4
+.Ip "\fB\-mno-svr3-shlib\fR" 4
+Control whether \s-1GCC\s0 places uninitialized local variables into the
+\f(CWbss\fR or \f(CWdata\fR segments.  \fB\-msvr3-shlib\fR places them
+into \f(CWbss\fR.  These options are meaningful only on System V Release 3.
+.Ip "\fB\-mrtd\fR" 4
+Use a different function-calling convention, in which functions that
+take a fixed number of arguments return with the \f(CWret\fR \fInum\fR
+instruction, which pops their arguments while returning.  This saves one
+instruction in the caller since there is no need to pop the arguments
+there.
+.Sp
+You can specify that an individual function is called with this calling
+sequence with the function attribute \fBstdcall\fR.  You can also
+override the \fB\-mrtd\fR option by using the function attribute
+\fBcdecl\fR.  
+.Sp
+\fBWarning:\fR this calling convention is incompatible with the one
+normally used on Unix, so you cannot use it if you need to call
+libraries compiled with the Unix compiler.
+.Sp
+Also, you must provide function prototypes for all functions that
+take variable numbers of arguments (including \f(CWprintf\fR);
+otherwise incorrect code will be generated for calls to those
+functions.
+.Sp
+In addition, seriously incorrect code will result if you call a
+function with too many arguments.  (Normally, extra arguments are
+harmlessly ignored.)
+.Ip "\fB\-mregparm=\fR\fInum\fR" 4
+Control how many registers are used to pass integer arguments.  By
+default, no registers are used to pass arguments, and at most 3
+registers can be used.  You can control this behavior for a specific
+function by using the function attribute \fBregparm\fR.
+.Sp
+\fBWarning:\fR if you use this switch, and
+\fInum\fR is nonzero, then you must build all modules with the same
+value, including any libraries.  This includes the system libraries and
+startup modules.
+.Ip "\fB\-mpreferred-stack-boundary=\fR\fInum\fR" 4
+Attempt to keep the stack boundary aligned to a 2 raised to \fInum\fR
+byte boundary.  If \fB\-mpreferred-stack-boundary\fR is not specified,
+the default is 4 (16 bytes or 128 bits), except when optimizing for code
+size (\fB\-Os\fR), in which case the default is the minimum correct
+alignment (4 bytes for x86, and 8 bytes for x86-64).
+.Sp
+On Pentium and PentiumPro, \f(CWdouble\fR and \f(CWlong double\fR values
+should be aligned to an 8 byte boundary (see \fB\-malign-double\fR) or
+suffer significant run time performance penalties.  On Pentium \s-1III\s0, the
+Streaming \s-1SIMD\s0 Extension (\s-1SSE\s0) data type \f(CW__m128\fR suffers similar
+penalties if it is not 16 byte aligned.
+.Sp
+To ensure proper alignment of this values on the stack, the stack boundary
+must be as aligned as that required by any value stored on the stack.
+Further, every function must be generated such that it keeps the stack
+aligned.  Thus calling a function compiled with a higher preferred
+stack boundary from a function compiled with a lower preferred stack
+boundary will most likely misalign the stack.  It is recommended that
+libraries that use callbacks always use the default setting.
+.Sp
+This extra alignment does consume extra stack space, and generally
+increases code size.  Code that is sensitive to stack space usage, such
+as embedded systems and operating system kernels, may want to reduce the
+preferred alignment to \fB\-mpreferred-stack-boundary=2\fR.
+.Ip "\fB\-mmmx\fR" 4
+.Ip "\fB\-mno-mmx\fR" 4
+.Ip "\fB\-msse\fR" 4
+.Ip "\fB\-mno-sse\fR" 4
+.Ip "\fB\-msse2\fR" 4
+.Ip "\fB\-mno-sse2\fR" 4
+.Ip "\fB\-msse3\fR" 4
+.Ip "\fB\-mno-sse3\fR" 4
+.Ip "\fB\-m3dnow\fR" 4
+.Ip "\fB\-mno-3dnow\fR" 4
+These switches enable or disable the use of built-in functions that allow
+direct access to the \s-1MMX\s0, \s-1SSE\s0, \s-1SSE2\s0, \s-1SSE3\s0 and 3Dnow extensions of the
+instruction set.
+.Sp
+To have \s-1SSE/SSE2\s0 instructions generated automatically from floating-point
+code, see \fB\-mfpmath=sse\fR.
+.Ip "\fB\-mpush-args\fR" 4
+.Ip "\fB\-mno-push-args\fR" 4
+Use \s-1PUSH\s0 operations to store outgoing parameters.  This method is shorter
+and usually equally fast as method using \s-1SUB/MOV\s0 operations and is enabled
+by default.  In some cases disabling it may improve performance because of
+improved scheduling and reduced dependencies.
+.Ip "\fB\-maccumulate-outgoing-args\fR" 4
+If enabled, the maximum amount of space required for outgoing arguments will be
+computed in the function prologue.  This is faster on most modern CPUs
+because of reduced dependencies, improved scheduling and reduced stack usage
+when preferred stack boundary is not equal to 2.  The drawback is a notable
+increase in code size.  This switch implies \fB\-mno-push-args\fR.
+.Ip "\fB\-mthreads\fR" 4
+Support thread-safe exception handling on \fBMingw32\fR.  Code that relies
+on thread-safe exception handling must compile and link all code with the
+\fB\-mthreads\fR option.  When compiling, \fB\-mthreads\fR defines
+\fB\-D_MT\fR; when linking, it links in a special thread helper library
+\fB\-lmingwthrd\fR which cleans up per thread exception handling data.
+.Ip "\fB\-mno-align-stringops\fR" 4
+Do not align destination of inlined string operations.  This switch reduces
+code size and improves performance in case the destination is already aligned,
+but \s-1GCC\s0 doesn't know about it.
+.Ip "\fB\-minline-all-stringops\fR" 4
+By default \s-1GCC\s0 inlines string operations only when destination is known to be
+aligned at least to 4 byte boundary.  This enables more inlining, increase code
+size, but may improve performance of code that depends on fast memcpy, strlen
+and memset for short lengths.
+.Ip "\fB\-momit-leaf-frame-pointer\fR" 4
+Don't keep the frame pointer in a register for leaf functions.  This
+avoids the instructions to save, set up and restore frame pointers and
+makes an extra register available in leaf functions.  The option
+\fB\-fomit-frame-pointer\fR removes the frame pointer for all functions
+which might make debugging harder.
+.Ip "\fB\-mtls-direct-seg-refs\fR" 4
+.Ip "\fB\-mno-tls-direct-seg-refs\fR" 4
+Controls whether \s-1TLS\s0 variables may be accessed with offsets from the
+\s-1TLS\s0 segment register (\f(CW%gs\fR for 32-bit, \f(CW%fs\fR for 64-bit),
+or whether the thread base pointer must be added.  Whether or not this
+is legal depends on the operating system, and whether it maps the
+segment to cover the entire \s-1TLS\s0 area.
+.Sp
+For systems that use \s-1GNU\s0 libc, the default is on.
+.PP
+These \fB\-m\fR switches are supported in addition to the above
+on \s-1AMD\s0 x86-64 processors in 64-bit environments.
+.Ip "\fB\-m32\fR" 4
+.Ip "\fB\-m64\fR" 4
+Generate code for a 32-bit or 64-bit environment.
+The 32-bit environment sets int, long and pointer to 32 bits and
+generates code that runs on any i386 system.
+The 64-bit environment sets int to 32 bits and long and pointer
+to 64 bits and generates code for \s-1AMD\s0's x86-64 architecture.
+.Ip "\fB\-mno-red-zone\fR" 4
+Do not use a so called red zone for x86-64 code.  The red zone is mandated
+by the x86-64 \s-1ABI\s0, it is a 128-byte area beyond the location of the
+stack pointer that will not be modified by signal or interrupt handlers
+and therefore can be used for temporary data without adjusting the stack
+pointer.  The flag \fB\-mno-red-zone\fR disables this red zone.
+.Ip "\fB\-mcmodel=small\fR" 4
+Generate code for the small code model: the program and its symbols must
+be linked in the lower 2 \s-1GB\s0 of the address space.  Pointers are 64 bits.
+Programs can be statically or dynamically linked.  This is the default
+code model.
+.Ip "\fB\-mcmodel=kernel\fR" 4
+Generate code for the kernel code model.  The kernel runs in the
+negative 2 \s-1GB\s0 of the address space.
+This model has to be used for Linux kernel code.
+.Ip "\fB\-mcmodel=medium\fR" 4
+Generate code for the medium model: The program is linked in the lower 2
+\s-1GB\s0 of the address space but symbols can be located anywhere in the
+address space.  Programs can be statically or dynamically linked, but
+building of shared libraries are not supported with the medium model.
+.Ip "\fB\-mcmodel=large\fR" 4
+Generate code for the large model: This model makes no assumptions
+about addresses and sizes of sections.  Currently \s-1GCC\s0 does not implement
+this model.
+These \fB\-m\fR options are defined for the \s-1HPPA\s0 family of computers:
+.Ip "\fB\-march=\fR\fIarchitecture-type\fR" 4
+Generate code for the specified architecture.  The choices for
+\fIarchitecture-type\fR are \fB1.0\fR for \s-1PA\s0 1.0, \fB1.1\fR for \s-1PA\s0
+1.1, and \fB2.0\fR for \s-1PA\s0 2.0 processors.  Refer to
+\fI/usr/lib/sched.models\fR on an \s-1HP\s0\-\s-1UX\s0 system to determine the proper
+architecture option for your machine.  Code compiled for lower numbered
+architectures will run on higher numbered architectures, but not the
+other way around.
+.Sp
+\s-1PA\s0 2.0 support currently requires gas snapshot 19990413 or later.  The
+next release of binutils (current is 2.9.1) will probably contain \s-1PA\s0 2.0
+support.
+.Ip "\fB\-mpa-risc-1-0\fR" 4
+.Ip "\fB\-mpa-risc-1-1\fR" 4
+.Ip "\fB\-mpa-risc-2-0\fR" 4
+Synonyms for \fB\-march=1.0\fR, \fB\-march=1.1\fR, and \fB\-march=2.0\fR respectively.
+.Ip "\fB\-mbig-switch\fR" 4
+Generate code suitable for big switch tables.  Use this option only if
+the assembler/linker complain about out of range branches within a switch
+table.
+.Ip "\fB\-mjump-in-delay\fR" 4
+Fill delay slots of function calls with unconditional jump instructions
+by modifying the return pointer for the function call to be the target
+of the conditional jump.
+.Ip "\fB\-mdisable-fpregs\fR" 4
+Prevent floating point registers from being used in any manner.  This is
+necessary for compiling kernels which perform lazy context switching of
+floating point registers.  If you use this option and attempt to perform
+floating point operations, the compiler will abort.
+.Ip "\fB\-mdisable-indexing\fR" 4
+Prevent the compiler from using indexing address modes.  This avoids some
+rather obscure problems when compiling \s-1MIG\s0 generated code under \s-1MACH\s0.
+.Ip "\fB\-mno-space-regs\fR" 4
+Generate code that assumes the target has no space registers.  This allows
+\s-1GCC\s0 to generate faster indirect calls and use unscaled index address modes.
+.Sp
+Such code is suitable for level 0 \s-1PA\s0 systems and kernels.
+.Ip "\fB\-mfast-indirect-calls\fR" 4
+Generate code that assumes calls never cross space boundaries.  This
+allows \s-1GCC\s0 to emit code which performs faster indirect calls.
+.Sp
+This option will not work in the presence of shared libraries or nested
+functions.
+.Ip "\fB\-mlong-load-store\fR" 4
+Generate 3-instruction load and store sequences as sometimes required by
+the \s-1HP\s0\-\s-1UX\s0 10 linker.  This is equivalent to the \fB+k\fR option to
+the \s-1HP\s0 compilers.
+.Ip "\fB\-mportable-runtime\fR" 4
+Use the portable calling conventions proposed by \s-1HP\s0 for \s-1ELF\s0 systems.
+.Ip "\fB\-mgas\fR" 4
+Enable the use of assembler directives only \s-1GAS\s0 understands.
+.Ip "\fB\-mschedule=\fR\fIcpu-type\fR" 4
+Schedule code according to the constraints for the machine type
+\fIcpu-type\fR.  The choices for \fIcpu-type\fR are \fB700\fR
+\fB7100\fR, \fB7100LC\fR, \fB7200\fR, \fB7300\fR and \fB8000\fR.  Refer
+to \fI/usr/lib/sched.models\fR on an \s-1HP\s0\-\s-1UX\s0 system to determine the
+proper scheduling option for your machine.  The default scheduling is
+\fB8000\fR.
+.Ip "\fB\-mlinker-opt\fR" 4
+Enable the optimization pass in the \s-1HP\s0\-\s-1UX\s0 linker.  Note this makes symbolic
+debugging impossible.  It also triggers a bug in the \s-1HP\s0\-\s-1UX\s0 8 and \s-1HP\s0\-\s-1UX\s0 9
+linkers in which they give bogus error messages when linking some programs.
+.Ip "\fB\-msoft-float\fR" 4
+Generate output containing library calls for floating point.
+\fBWarning:\fR the requisite libraries are not available for all \s-1HPPA\s0
+targets.  Normally the facilities of the machine's usual C compiler are
+used, but this cannot be done directly in cross-compilation.  You must make
+your own arrangements to provide suitable library functions for
+cross-compilation.  The embedded target \fBhppa1.1-*\-pro\fR
+does provide software floating point support.
+.Sp
+\fB\-msoft-float\fR changes the calling convention in the output file;
+therefore, it is only useful if you compile \fIall\fR of a program with
+this option.  In particular, you need to compile \fIlibgcc.a\fR, the
+library that comes with \s-1GCC\s0, with \fB\-msoft-float\fR in order for
+this to work.
+.Ip "\fB\-msio\fR" 4
+Generate the predefine, \f(CW_SIO\fR, for server \s-1IO\s0.  The default is
+\fB\-mwsio\fR.  This generates the predefines, \f(CW__hp9000s700\fR,
+\f(CW__hp9000s700__\fR and \f(CW_WSIO\fR, for workstation \s-1IO\s0.  These
+options are available under \s-1HP\s0\-\s-1UX\s0 and \s-1HI\s0\-\s-1UX\s0.
+.Ip "\fB\-mgnu-ld\fR" 4
+Use \s-1GNU\s0 ld specific options.  This passes \fB\-shared\fR to ld when
+building a shared library.  It is the default when \s-1GCC\s0 is configured,
+explicitly or implicitly, with the \s-1GNU\s0 linker.  This option does not
+have any affect on which ld is called, it only changes what parameters
+are passed to that ld.  The ld that is called is determined by the
+\fB--with-ld\fR configure option, \s-1GCC\s0's program search path, and
+finally by the user's \fB\s-1PATH\s0\fR.  The linker used by \s-1GCC\s0 can be printed
+using \fBwhich `gcc \-print-prog-name=ld`\fR.
+.Ip "\fB\-mhp-ld\fR" 4
+Use \s-1HP\s0 ld specific options.  This passes \fB\-b\fR to ld when building
+a shared library and passes \fB+Accept TypeMismatch\fR to ld on all
+links.  It is the default when \s-1GCC\s0 is configured, explicitly or
+implicitly, with the \s-1HP\s0 linker.  This option does not have any affect on
+which ld is called, it only changes what parameters are passed to that
+ld.  The ld that is called is determined by the \fB--with-ld\fR
+configure option, \s-1GCC\s0's program search path, and finally by the user's
+\fB\s-1PATH\s0\fR.  The linker used by \s-1GCC\s0 can be printed using \fBwhich
+`gcc \-print-prog-name=ld`\fR.
+.Ip "\fB\-mlong-calls\fR" 4
+Generate code that uses long call sequences.  This ensures that a call
+is always able to reach linker generated stubs.  The default is to generate
+long calls only when the distance from the call site to the beginning
+of the function or translation unit, as the case may be, exceeds a
+predefined limit set by the branch type being used.  The limits for
+normal calls are 7,600,000 and 240,000 bytes, respectively for the
+\s-1PA\s0 2.0 and \s-1PA\s0 1.X architectures.  Sibcalls are always limited at
+240,000 bytes.
+.Sp
+Distances are measured from the beginning of functions when using the
+\fB\-ffunction-sections\fR option, or when using the \fB\-mgas\fR
+and \fB\-mno-portable-runtime\fR options together under \s-1HP\s0\-\s-1UX\s0 with
+the \s-1SOM\s0 linker.
+.Sp
+It is normally not desirable to use this option as it will degrade
+performance.  However, it may be useful in large applications,
+particularly when partial linking is used to build the application.
+.Sp
+The types of long calls used depends on the capabilities of the
+assembler and linker, and the type of code being generated.  The
+impact on systems that support long absolute calls, and long pic
+symbol-difference or pc-relative calls should be relatively small.
+However, an indirect call is used on 32-bit \s-1ELF\s0 systems in pic code
+and it is quite long.
+.Ip "\fB\-nolibdld\fR" 4
+Suppress the generation of link options to search libdld.sl when the
+\fB\-static\fR option is specified on \s-1HP\s0\-\s-1UX\s0 10 and later.
+.Ip "\fB\-static\fR" 4
+The \s-1HP\s0\-\s-1UX\s0 implementation of setlocale in libc has a dependency on
+libdld.sl.  There isn't an archive version of libdld.sl.  Thus,
+when the \fB\-static\fR option is specified, special link options
+are needed to resolve this dependency.
+.Sp
+On \s-1HP\s0\-\s-1UX\s0 10 and later, the \s-1GCC\s0 driver adds the necessary options to
+link with libdld.sl when the \fB\-static\fR option is specified.
+This causes the resulting binary to be dynamic.  On the 64-bit port,
+the linkers generate dynamic binaries by default in any case.  The
+\fB\-nolibdld\fR option can be used to prevent the \s-1GCC\s0 driver from
+adding these link options.
+.Ip "\fB\-threads\fR" 4
+Add support for multithreading with the \fIdce thread\fR library
+under \s-1HP\s0\-\s-1UX\s0.  This option sets flags for both the preprocessor and
+linker.
+These \fB\-m\fR options are defined for the Intel 960 implementations:
+.Ip "\fB\-m\fR\fIcpu-type\fR" 4
+Assume the defaults for the machine type \fIcpu-type\fR for some of
+the other options, including instruction scheduling, floating point
+support, and addressing modes.  The choices for \fIcpu-type\fR are
+\fBka\fR, \fBkb\fR, \fBmc\fR, \fBca\fR, \fBcf\fR,
+\fBsa\fR, and \fBsb\fR.
+The default is
+\fBkb\fR.
+.Ip "\fB\-mnumerics\fR" 4
+.Ip "\fB\-msoft-float\fR" 4
+The \fB\-mnumerics\fR option indicates that the processor does support
+floating-point instructions.  The \fB\-msoft-float\fR option indicates
+that floating-point support should not be assumed.
+.Ip "\fB\-mleaf-procedures\fR" 4
+.Ip "\fB\-mno-leaf-procedures\fR" 4
+Do (or do not) attempt to alter leaf procedures to be callable with the
+\f(CWbal\fR instruction as well as \f(CWcall\fR.  This will result in more
+efficient code for explicit calls when the \f(CWbal\fR instruction can be
+substituted by the assembler or linker, but less efficient code in other
+cases, such as calls via function pointers, or using a linker that doesn't
+support this optimization.
+.Ip "\fB\-mtail-call\fR" 4
+.Ip "\fB\-mno-tail-call\fR" 4
+Do (or do not) make additional attempts (beyond those of the
+machine-independent portions of the compiler) to optimize tail-recursive
+calls into branches.  You may not want to do this because the detection of
+cases where this is not valid is not totally complete.  The default is
+\fB\-mno-tail-call\fR.
+.Ip "\fB\-mcomplex-addr\fR" 4
+.Ip "\fB\-mno-complex-addr\fR" 4
+Assume (or do not assume) that the use of a complex addressing mode is a
+win on this implementation of the i960.  Complex addressing modes may not
+be worthwhile on the K\-series, but they definitely are on the C\-series.
+The default is currently \fB\-mcomplex-addr\fR for all processors except
+the \s-1CB\s0 and \s-1CC\s0.
+.Ip "\fB\-mcode-align\fR" 4
+.Ip "\fB\-mno-code-align\fR" 4
+Align code to 8-byte boundaries for faster fetching (or don't bother).
+Currently turned on by default for C\-series implementations only.
+.Ip "\fB\-mic-compat\fR" 4
+.Ip "\fB\-mic2.0-compat\fR" 4
+.Ip "\fB\-mic3.0-compat\fR" 4
+Enable compatibility with iC960 v2.0 or v3.0.
+.Ip "\fB\-masm-compat\fR" 4
+.Ip "\fB\-mintel-asm\fR" 4
+Enable compatibility with the iC960 assembler.
+.Ip "\fB\-mstrict-align\fR" 4
+.Ip "\fB\-mno-strict-align\fR" 4
+Do not permit (do permit) unaligned accesses.
+.Ip "\fB\-mold-align\fR" 4
+Enable structure-alignment compatibility with Intel's gcc release version
+1.3 (based on gcc 1.37).  This option implies \fB\-mstrict-align\fR.
+.Ip "\fB\-mlong-double-64\fR" 4
+Implement type \fBlong double\fR as 64-bit floating point numbers.
+Without the option \fBlong double\fR is implemented by 80-bit
+floating point numbers.  The only reason we have it because there is
+no 128-bit \fBlong double\fR support in \fBfp-bit.c\fR yet.  So it
+is only useful for people using soft-float targets.  Otherwise, we
+should recommend against use of it.
+These \fB\-m\fR options are defined for the \s-1DEC\s0 Alpha implementations:
+.Ip "\fB\-mno-soft-float\fR" 4
+.Ip "\fB\-msoft-float\fR" 4
+Use (do not use) the hardware floating-point instructions for
+floating-point operations.  When \fB\-msoft-float\fR is specified,
+functions in \fIlibgcc.a\fR will be used to perform floating-point
+operations.  Unless they are replaced by routines that emulate the
+floating-point operations, or compiled in such a way as to call such
+emulations routines, these routines will issue floating-point
+operations.   If you are compiling for an Alpha without floating-point
+operations, you must ensure that the library is built so as not to call
+them.
+.Sp
+Note that Alpha implementations without floating-point operations are
+required to have floating-point registers.
+.Ip "\fB\-mfp-reg\fR" 4
+.Ip "\fB\-mno-fp-regs\fR" 4
+Generate code that uses (does not use) the floating-point register set.
+\fB\-mno-fp-regs\fR implies \fB\-msoft-float\fR.  If the floating-point
+register set is not used, floating point operands are passed in integer
+registers as if they were integers and floating-point results are passed
+in \f(CW$0\fR instead of \f(CW$f0\fR.  This is a non-standard calling sequence,
+so any function with a floating-point argument or return value called by code
+compiled with \fB\-mno-fp-regs\fR must also be compiled with that
+option.
+.Sp
+A typical use of this option is building a kernel that does not use,
+and hence need not save and restore, any floating-point registers.
+.Ip "\fB\-mieee\fR" 4
+The Alpha architecture implements floating-point hardware optimized for
+maximum performance.  It is mostly compliant with the \s-1IEEE\s0 floating
+point standard.  However, for full compliance, software assistance is
+required.  This option generates code fully \s-1IEEE\s0 compliant code
+\fIexcept\fR that the \fIinexact-flag\fR is not maintained (see below).
+If this option is turned on, the preprocessor macro \f(CW_IEEE_FP\fR is
+defined during compilation.  The resulting code is less efficient but is
+able to correctly support denormalized numbers and exceptional \s-1IEEE\s0
+values such as not-a-number and plus/minus infinity.  Other Alpha
+compilers call this option \fB\-ieee_with_no_inexact\fR.
+.Ip "\fB\-mieee-with-inexact\fR" 4
+This is like \fB\-mieee\fR except the generated code also maintains
+the \s-1IEEE\s0 \fIinexact-flag\fR.  Turning on this option causes the
+generated code to implement fully-compliant \s-1IEEE\s0 math.  In addition to
+\f(CW_IEEE_FP\fR, \f(CW_IEEE_FP_EXACT\fR is defined as a preprocessor
+macro.  On some Alpha implementations the resulting code may execute
+significantly slower than the code generated by default.  Since there is
+very little code that depends on the \fIinexact-flag\fR, you should
+normally not specify this option.  Other Alpha compilers call this
+option \fB\-ieee_with_inexact\fR.
+.Ip "\fB\-mfp-trap-mode=\fR\fItrap-mode\fR" 4
+This option controls what floating-point related traps are enabled.
+Other Alpha compilers call this option \fB\-fptm\fR \fItrap-mode\fR.
+The trap mode can be set to one of four values:
+.Ip "\fBn\fR" 8
+This is the default (normal) setting.  The only traps that are enabled
+are the ones that cannot be disabled in software (e.g., division by zero
+trap).
+.Ip "\fBu\fR" 8
+In addition to the traps enabled by \fBn\fR, underflow traps are enabled
+as well.
+.Ip "\fBsu\fR" 8
+Like \fBsu\fR, but the instructions are marked to be safe for software
+completion (see Alpha architecture manual for details).
+.Ip "\fBsui\fR" 8
+Like \fBsu\fR, but inexact traps are enabled as well.
+.Ip "\fB\-mfp-rounding-mode=\fR\fIrounding-mode\fR" 4
+Selects the \s-1IEEE\s0 rounding mode.  Other Alpha compilers call this option
+\fB\-fprm\fR \fIrounding-mode\fR.  The \fIrounding-mode\fR can be one
+of:
+.Ip "\fBn\fR" 8
+Normal \s-1IEEE\s0 rounding mode.  Floating point numbers are rounded towards
+the nearest machine number or towards the even machine number in case
+of a tie.
+.Ip "\fBm\fR" 8
+Round towards minus infinity.
+.Ip "\fBc\fR" 8
+Chopped rounding mode.  Floating point numbers are rounded towards zero.
+.Ip "\fBd\fR" 8
+Dynamic rounding mode.  A field in the floating point control register
+(\fIfpcr\fR, see Alpha architecture reference manual) controls the
+rounding mode in effect.  The C library initializes this register for
+rounding towards plus infinity.  Thus, unless your program modifies the
+\fIfpcr\fR, \fBd\fR corresponds to round towards plus infinity.
+.Ip "\fB\-mtrap-precision=\fR\fItrap-precision\fR" 4
+In the Alpha architecture, floating point traps are imprecise.  This
+means without software assistance it is impossible to recover from a
+floating trap and program execution normally needs to be terminated.
+\s-1GCC\s0 can generate code that can assist operating system trap handlers
+in determining the exact location that caused a floating point trap.
+Depending on the requirements of an application, different levels of
+precisions can be selected:
+.Ip "\fBp\fR" 8
+Program precision.  This option is the default and means a trap handler
+can only identify which program caused a floating point exception.
+.Ip "\fBf\fR" 8
+Function precision.  The trap handler can determine the function that
+caused a floating point exception.
+.Ip "\fBi\fR" 8
+Instruction precision.  The trap handler can determine the exact
+instruction that caused a floating point exception.
+.Sp
+Other Alpha compilers provide the equivalent options called
+\fB\-scope_safe\fR and \fB\-resumption_safe\fR.
+.Ip "\fB\-mieee-conformant\fR" 4
+This option marks the generated code as \s-1IEEE\s0 conformant.  You must not
+use this option unless you also specify \fB\-mtrap-precision=i\fR and either
+\fB\-mfp-trap-mode=su\fR or \fB\-mfp-trap-mode=sui\fR.  Its only effect
+is to emit the line \fB.eflag 48\fR in the function prologue of the
+generated assembly file.  Under \s-1DEC\s0 Unix, this has the effect that
+\s-1IEEE\s0\-conformant math library routines will be linked in.
+.Ip "\fB\-mbuild-constants\fR" 4
+Normally \s-1GCC\s0 examines a 32- or 64-bit integer constant to
+see if it can construct it from smaller constants in two or three
+instructions.  If it cannot, it will output the constant as a literal and
+generate code to load it from the data segment at runtime.
+.Sp
+Use this option to require \s-1GCC\s0 to construct \fIall\fR integer constants
+using code, even if it takes more instructions (the maximum is six).
+.Sp
+You would typically use this option to build a shared library dynamic
+loader.  Itself a shared library, it must relocate itself in memory
+before it can find the variables and constants in its own data segment.
+.Ip "\fB\-malpha-as\fR" 4
+.Ip "\fB\-mgas\fR" 4
+Select whether to generate code to be assembled by the vendor-supplied
+assembler (\fB\-malpha-as\fR) or by the \s-1GNU\s0 assembler \fB\-mgas\fR.
+.Ip "\fB\-mbwx\fR" 4
+.Ip "\fB\-mno-bwx\fR" 4
+.Ip "\fB\-mcix\fR" 4
+.Ip "\fB\-mno-cix\fR" 4
+.Ip "\fB\-mfix\fR" 4
+.Ip "\fB\-mno-fix\fR" 4
+.Ip "\fB\-mmax\fR" 4
+.Ip "\fB\-mno-max\fR" 4
+Indicate whether \s-1GCC\s0 should generate code to use the optional \s-1BWX\s0,
+\s-1CIX\s0, \s-1FIX\s0 and \s-1MAX\s0 instruction sets.  The default is to use the instruction
+sets supported by the \s-1CPU\s0 type specified via \fB\-mcpu=\fR option or that
+of the \s-1CPU\s0 on which \s-1GCC\s0 was built if none was specified.
+.Ip "\fB\-mfloat-vax\fR" 4
+.Ip "\fB\-mfloat-ieee\fR" 4
+Generate code that uses (does not use) \s-1VAX\s0 F and G floating point
+arithmetic instead of \s-1IEEE\s0 single and double precision.
+.Ip "\fB\-mexplicit-relocs\fR" 4
+.Ip "\fB\-mno-explicit-relocs\fR" 4
+Older Alpha assemblers provided no way to generate symbol relocations
+except via assembler macros.  Use of these macros does not allow
+optimal instruction scheduling.  \s-1GNU\s0 binutils as of version 2.12
+supports a new syntax that allows the compiler to explicitly mark
+which relocations should apply to which instructions.  This option
+is mostly useful for debugging, as \s-1GCC\s0 detects the capabilities of
+the assembler when it is built and sets the default accordingly.
+.Ip "\fB\-msmall-data\fR" 4
+.Ip "\fB\-mlarge-data\fR" 4
+When \fB\-mexplicit-relocs\fR is in effect, static data is
+accessed via \fIgp-relative\fR relocations.  When \fB\-msmall-data\fR
+is used, objects 8 bytes long or smaller are placed in a \fIsmall data area\fR
+(the \f(CW.sdata\fR and \f(CW.sbss\fR sections) and are accessed via
+16-bit relocations off of the \f(CW$gp\fR register.  This limits the
+size of the small data area to 64KB, but allows the variables to be
+directly accessed via a single instruction.
+.Sp
+The default is \fB\-mlarge-data\fR.  With this option the data area
+is limited to just below 2GB.  Programs that require more than 2GB of
+data must use \f(CWmalloc\fR or \f(CWmmap\fR to allocate the data in the
+heap instead of in the program's data segment.
+.Sp
+When generating code for shared libraries, \fB\-fpic\fR implies
+\fB\-msmall-data\fR and \fB\-fPIC\fR implies \fB\-mlarge-data\fR.
+.Ip "\fB\-msmall-text\fR" 4
+.Ip "\fB\-mlarge-text\fR" 4
+When \fB\-msmall-text\fR is used, the compiler assumes that the
+code of the entire program (or shared library) fits in 4MB, and is
+thus reachable with a branch instruction.  When \fB\-msmall-data\fR
+is used, the compiler can assume that all local symbols share the
+same \f(CW$gp\fR value, and thus reduce the number of instructions
+required for a function call from 4 to 1.
+.Sp
+The default is \fB\-mlarge-text\fR.
+.Ip "\fB\-mcpu=\fR\fIcpu_type\fR" 4
+Set the instruction set and instruction scheduling parameters for
+machine type \fIcpu_type\fR.  You can specify either the \fB\s-1EV\s0\fR
+style name or the corresponding chip number.  \s-1GCC\s0 supports scheduling
+parameters for the \s-1EV4\s0, \s-1EV5\s0 and \s-1EV6\s0 family of processors and will
+choose the default values for the instruction set from the processor
+you specify.  If you do not specify a processor type, \s-1GCC\s0 will default
+to the processor on which the compiler was built.
+.Sp
+Supported values for \fIcpu_type\fR are
+.Ip "\fBev4\fR" 8
+.Ip "\fBev45\fR" 8
+.Ip "\fB21064\fR" 8
+Schedules as an \s-1EV4\s0 and has no instruction set extensions.
+.Ip "\fBev5\fR" 8
+.Ip "\fB21164\fR" 8
+Schedules as an \s-1EV5\s0 and has no instruction set extensions.
+.Ip "\fBev56\fR" 8
+.Ip "\fB21164a\fR" 8
+Schedules as an \s-1EV5\s0 and supports the \s-1BWX\s0 extension.
+.Ip "\fBpca56\fR" 8
+.Ip "\fB21164pc\fR" 8
+.Ip "\fB21164PC\fR" 8
+Schedules as an \s-1EV5\s0 and supports the \s-1BWX\s0 and \s-1MAX\s0 extensions.
+.Ip "\fBev6\fR" 8
+.Ip "\fB21264\fR" 8
+Schedules as an \s-1EV6\s0 and supports the \s-1BWX\s0, \s-1FIX\s0, and \s-1MAX\s0 extensions.
+.Ip "\fBev67\fR" 8
+.Ip "\fB21264a\fR" 8
+Schedules as an \s-1EV6\s0 and supports the \s-1BWX\s0, \s-1CIX\s0, \s-1FIX\s0, and \s-1MAX\s0 extensions.
+.Ip "\fB\-mtune=\fR\fIcpu_type\fR" 4
+Set only the instruction scheduling parameters for machine type
+\fIcpu_type\fR.  The instruction set is not changed.
+.Ip "\fB\-mmemory-latency=\fR\fItime\fR" 4
+Sets the latency the scheduler should assume for typical memory
+references as seen by the application.  This number is highly
+dependent on the memory access patterns used by the application
+and the size of the external cache on the machine.
+.Sp
+Valid options for \fItime\fR are
+.Ip "\fInumber\fR" 8
+A decimal number representing clock cycles.
+.Ip "\fBL1\fR" 8
+.Ip "\fBL2\fR" 8
+.Ip "\fBL3\fR" 8
+.Ip "\fBmain\fR" 8
+The compiler contains estimates of the number of clock cycles for
+``typical'\*(R' \s-1EV4\s0 & \s-1EV5\s0 hardware for the Level 1, 2 & 3 caches
+(also called Dcache, Scache, and Bcache), as well as to main memory.
+Note that L3 is only valid for \s-1EV5\s0.
+These \fB\-m\fR options are defined for the \s-1DEC\s0 Alpha/\s-1VMS\s0 implementations:
+.Ip "\fB\-mvms-return-codes\fR" 4
+Return \s-1VMS\s0 condition codes from main.  The default is to return \s-1POSIX\s0
+style condition (e.g. error) codes.
+These \fB\-m\fR options are defined for the H8/300 implementations:
+.Ip "\fB\-mrelax\fR" 4
+Shorten some address references at link time, when possible; uses the
+linker option \fB\-relax\fR.  
+.Ip "\fB\-mh\fR" 4
+Generate code for the H8/300H.
+.Ip "\fB\-ms\fR" 4
+Generate code for the H8S.
+.Ip "\fB\-mn\fR" 4
+Generate code for the H8S and H8/300H in the normal mode.  This switch
+must be used either with \-mh or \-ms.
+.Ip "\fB\-ms2600\fR" 4
+Generate code for the H8S/2600.  This switch must be used with \fB\-ms\fR.
+.Ip "\fB\-mint32\fR" 4
+Make \f(CWint\fR data 32 bits by default.
+.Ip "\fB\-malign-300\fR" 4
+On the H8/300H and H8S, use the same alignment rules as for the H8/300.
+The default for the H8/300H and H8S is to align longs and floats on 4
+byte boundaries.
+\fB\-malign-300\fR causes them to be aligned on 2 byte boundaries.
+This option has no effect on the H8/300.
+These \fB\-m\fR options are defined for the \s-1SH\s0 implementations:
+.Ip "\fB\-m1\fR" 4
+Generate code for the \s-1SH1\s0.
+.Ip "\fB\-m2\fR" 4
+Generate code for the \s-1SH2\s0.
+.Ip "\fB\-m2e\fR" 4
+Generate code for the SH2e.
+.Ip "\fB\-m3\fR" 4
+Generate code for the \s-1SH3\s0.
+.Ip "\fB\-m3e\fR" 4
+Generate code for the SH3e.
+.Ip "\fB\-m4-nofpu\fR" 4
+Generate code for the \s-1SH4\s0 without a floating-point unit.
+.Ip "\fB\-m4-single-only\fR" 4
+Generate code for the \s-1SH4\s0 with a floating-point unit that only
+supports single-precision arithmetic.
+.Ip "\fB\-m4-single\fR" 4
+Generate code for the \s-1SH4\s0 assuming the floating-point unit is in
+single-precision mode by default.
+.Ip "\fB\-m4\fR" 4
+Generate code for the \s-1SH4\s0.
+.Ip "\fB\-mb\fR" 4
+Compile code for the processor in big endian mode.
+.Ip "\fB\-ml\fR" 4
+Compile code for the processor in little endian mode.
+.Ip "\fB\-mdalign\fR" 4
+Align doubles at 64-bit boundaries.  Note that this changes the calling
+conventions, and thus some functions from the standard C library will
+not work unless you recompile it first with \fB\-mdalign\fR.
+.Ip "\fB\-mrelax\fR" 4
+Shorten some address references at link time, when possible; uses the
+linker option \fB\-relax\fR.
+.Ip "\fB\-mbigtable\fR" 4
+Use 32-bit offsets in \f(CWswitch\fR tables.  The default is to use
+16-bit offsets.
+.Ip "\fB\-mfmovd\fR" 4
+Enable the use of the instruction \f(CWfmovd\fR.
+.Ip "\fB\-mhitachi\fR" 4
+Comply with the calling conventions defined by Renesas.
+.Ip "\fB\-mnomacsave\fR" 4
+Mark the \f(CWMAC\fR register as call-clobbered, even if
+\fB\-mhitachi\fR is given.
+.Ip "\fB\-mieee\fR" 4
+Increase \s-1IEEE\s0\-compliance of floating-point code.
+.Ip "\fB\-misize\fR" 4
+Dump instruction size and location in the assembly code.
+.Ip "\fB\-mpadstruct\fR" 4
+This option is deprecated.  It pads structures to multiple of 4 bytes,
+which is incompatible with the \s-1SH\s0 \s-1ABI\s0.
+.Ip "\fB\-mspace\fR" 4
+Optimize for space instead of speed.  Implied by \fB\-Os\fR.
+.Ip "\fB\-mprefergot\fR" 4
+When generating position-independent code, emit function calls using
+the Global Offset Table instead of the Procedure Linkage Table.
+.Ip "\fB\-musermode\fR" 4
+Generate a library function call to invalidate instruction cache
+entries, after fixing up a trampoline.  This library function call
+doesn't assume it can write to the whole memory address space.  This
+is the default when the target is \f(CWsh-*-linux*\fR.
+These additional options are available on System V Release 4 for
+compatibility with other compilers on those systems:
+.Ip "\fB\-G\fR" 4
+Create a shared object.
+It is recommended that \fB\-symbolic\fR or \fB\-shared\fR be used instead.
+.Ip "\fB\-Qy\fR" 4
+Identify the versions of each tool used by the compiler, in a
+\&\f(CW.ident\fR assembler directive in the output.
+.Ip "\fB\-Qn\fR" 4
+Refrain from adding \f(CW.ident\fR directives to the output file (this is
+the default).
+.Ip "\fB\-\s-1YP\s0,\fR\fIdirs\fR" 4
+Search the directories \fIdirs\fR, and no others, for libraries
+specified with \fB\-l\fR.
+.Ip "\fB\-Ym,\fR\fIdir\fR" 4
+Look in the directory \fIdir\fR to find the M4 preprocessor.
+The assembler uses this option.
+These \fB\-m\fR options are defined for TMS320C3x/C4x implementations:
+.Ip "\fB\-mcpu=\fR\fIcpu_type\fR" 4
+Set the instruction set, register set, and instruction scheduling
+parameters for machine type \fIcpu_type\fR.  Supported values for
+\fIcpu_type\fR are \fBc30\fR, \fBc31\fR, \fBc32\fR, \fBc40\fR, and
+\fBc44\fR.  The default is \fBc40\fR to generate code for the
+\s-1TMS320C40\s0.
+.Ip "\fB\-mbig-memory\fR" 4
+.Ip "\fB\-mbig\fR" 4
+.Ip "\fB\-msmall-memory\fR" 4
+.Ip "\fB\-msmall\fR" 4
+Generates code for the big or small memory model.  The small memory
+model assumed that all data fits into one 64K word page.  At run-time
+the data page (\s-1DP\s0) register must be set to point to the 64K page
+containing the .bss and .data program sections.  The big memory model is
+the default and requires reloading of the \s-1DP\s0 register for every direct
+memory access.
+.Ip "\fB\-mbk\fR" 4
+.Ip "\fB\-mno-bk\fR" 4
+Allow (disallow) allocation of general integer operands into the block
+count register \s-1BK\s0.
+.Ip "\fB\-mdb\fR" 4
+.Ip "\fB\-mno-db\fR" 4
+Enable (disable) generation of code using decrement and branch,
+\fIDBcond\fR\|(D), instructions.  This is enabled by default for the C4x.  To be
+on the safe side, this is disabled for the C3x, since the maximum
+iteration count on the C3x is 2^{23 + 1} (but who iterates loops more than
+2^{23} times on the C3x?).  Note that \s-1GCC\s0 will try to reverse a loop so
+that it can utilize the decrement and branch instruction, but will give
+up if there is more than one memory reference in the loop.  Thus a loop
+where the loop counter is decremented can generate slightly more
+efficient code, in cases where the \s-1RPTB\s0 instruction cannot be utilized.
+.Ip "\fB\-mdp-isr-reload\fR" 4
+.Ip "\fB\-mparanoid\fR" 4
+Force the \s-1DP\s0 register to be saved on entry to an interrupt service
+routine (\s-1ISR\s0), reloaded to point to the data section, and restored on
+exit from the \s-1ISR\s0.  This should not be required unless someone has
+violated the small memory model by modifying the \s-1DP\s0 register, say within
+an object library.
+.Ip "\fB\-mmpyi\fR" 4
+.Ip "\fB\-mno-mpyi\fR" 4
+For the C3x use the 24-bit \s-1MPYI\s0 instruction for integer multiplies
+instead of a library call to guarantee 32-bit results.  Note that if one
+of the operands is a constant, then the multiplication will be performed
+using shifts and adds.  If the \fB\-mmpyi\fR option is not specified for the C3x,
+then squaring operations are performed inline instead of a library call.
+.Ip "\fB\-mfast-fix\fR" 4
+.Ip "\fB\-mno-fast-fix\fR" 4
+The C3x/C4x \s-1FIX\s0 instruction to convert a floating point value to an
+integer value chooses the nearest integer less than or equal to the
+floating point value rather than to the nearest integer.  Thus if the
+floating point number is negative, the result will be incorrectly
+truncated an additional code is necessary to detect and correct this
+case.  This option can be used to disable generation of the additional
+code required to correct the result.
+.Ip "\fB\-mrptb\fR" 4
+.Ip "\fB\-mno-rptb\fR" 4
+Enable (disable) generation of repeat block sequences using the \s-1RPTB\s0
+instruction for zero overhead looping.  The \s-1RPTB\s0 construct is only used
+for innermost loops that do not call functions or jump across the loop
+boundaries.  There is no advantage having nested \s-1RPTB\s0 loops due to the
+overhead required to save and restore the \s-1RC\s0, \s-1RS\s0, and \s-1RE\s0 registers.
+This is enabled by default with \fB\-O2\fR.
+.Ip "\fB\-mrpts=\fR\fIcount\fR" 4
+.Ip "\fB\-mno-rpts\fR" 4
+Enable (disable) the use of the single instruction repeat instruction
+\s-1RPTS\s0.  If a repeat block contains a single instruction, and the loop
+count can be guaranteed to be less than the value \fIcount\fR, \s-1GCC\s0 will
+emit a \s-1RPTS\s0 instruction instead of a \s-1RPTB\s0.  If no value is specified,
+then a \s-1RPTS\s0 will be emitted even if the loop count cannot be determined
+at compile time.  Note that the repeated instruction following \s-1RPTS\s0 does
+not have to be reloaded from memory each iteration, thus freeing up the
+\s-1CPU\s0 buses for operands.  However, since interrupts are blocked by this
+instruction, it is disabled by default.
+.Ip "\fB\-mloop-unsigned\fR" 4
+.Ip "\fB\-mno-loop-unsigned\fR" 4
+The maximum iteration count when using \s-1RPTS\s0 and \s-1RPTB\s0 (and \s-1DB\s0 on the C40)
+is 2^{31 + 1} since these instructions test if the iteration count is
+negative to terminate the loop.  If the iteration count is unsigned
+there is a possibility than the 2^{31 + 1} maximum iteration count may be
+exceeded.  This switch allows an unsigned iteration count.
+.Ip "\fB\-mti\fR" 4
+Try to emit an assembler syntax that the \s-1TI\s0 assembler (asm30) is happy
+with.  This also enforces compatibility with the \s-1API\s0 employed by the \s-1TI\s0
+C3x C compiler.  For example, long doubles are passed as structures
+rather than in floating point registers.
+.Ip "\fB\-mregparm\fR" 4
+.Ip "\fB\-mmemparm\fR" 4
+Generate code that uses registers (stack) for passing arguments to functions.
+By default, arguments are passed in registers where possible rather
+than by pushing arguments on to the stack.
+.Ip "\fB\-mparallel-insns\fR" 4
+.Ip "\fB\-mno-parallel-insns\fR" 4
+Allow the generation of parallel instructions.  This is enabled by
+default with \fB\-O2\fR.
+.Ip "\fB\-mparallel-mpy\fR" 4
+.Ip "\fB\-mno-parallel-mpy\fR" 4
+Allow the generation of \s-1MPY\s0||\s-1ADD\s0 and \s-1MPY\s0||\s-1SUB\s0 parallel instructions,
+provided \fB\-mparallel-insns\fR is also specified.  These instructions have
+tight register constraints which can pessimize the code generation
+of large functions.
+These \fB\-m\fR options are defined for V850 implementations:
+.Ip "\fB\-mlong-calls\fR" 4
+.Ip "\fB\-mno-long-calls\fR" 4
+Treat all calls as being far away (near).  If calls are assumed to be
+far away, the compiler will always load the functions address up into a
+register, and call indirect through the pointer.
+.Ip "\fB\-mno-ep\fR" 4
+.Ip "\fB\-mep\fR" 4
+Do not optimize (do optimize) basic blocks that use the same index
+pointer 4 or more times to copy pointer into the \f(CWep\fR register, and
+use the shorter \f(CWsld\fR and \f(CWsst\fR instructions.  The \fB\-mep\fR
+option is on by default if you optimize.
+.Ip "\fB\-mno-prolog-function\fR" 4
+.Ip "\fB\-mprolog-function\fR" 4
+Do not use (do use) external functions to save and restore registers
+at the prologue and epilogue of a function.  The external functions
+are slower, but use less code space if more than one function saves
+the same number of registers.  The \fB\-mprolog-function\fR option
+is on by default if you optimize.
+.Ip "\fB\-mspace\fR" 4
+Try to make the code as small as possible.  At present, this just turns
+on the \fB\-mep\fR and \fB\-mprolog-function\fR options.
+.Ip "\fB\-mtda=\fR\fIn\fR" 4
+Put static or global variables whose size is \fIn\fR bytes or less into
+the tiny data area that register \f(CWep\fR points to.  The tiny data
+area can hold up to 256 bytes in total (128 bytes for byte references).
+.Ip "\fB\-msda=\fR\fIn\fR" 4
+Put static or global variables whose size is \fIn\fR bytes or less into
+the small data area that register \f(CWgp\fR points to.  The small data
+area can hold up to 64 kilobytes.
+.Ip "\fB\-mzda=\fR\fIn\fR" 4
+Put static or global variables whose size is \fIn\fR bytes or less into
+the first 32 kilobytes of memory.
+.Ip "\fB\-mv850\fR" 4
+Specify that the target processor is the V850.
+.Ip "\fB\-mbig-switch\fR" 4
+Generate code suitable for big switch tables.  Use this option only if
+the assembler/linker complain about out of range branches within a switch
+table.
+.Ip "\fB\-mapp-regs\fR" 4
+This option will cause r2 and r5 to be used in the code generated by
+the compiler.  This setting is the default.
+.Ip "\fB\-mno-app-regs\fR" 4
+This option will cause r2 and r5 to be treated as fixed registers.
+.Ip "\fB\-mv850e1\fR" 4
+Specify that the target processor is the V850E1.  The preprocessor
+constants \fB_\|_v850e1_\|_\fR and \fB_\|_v850e_\|_\fR will be defined if
+this option is used.
+.Ip "\fB\-mv850e\fR" 4
+Specify that the target processor is the V850E.  The preprocessor
+constant \fB_\|_v850e_\|_\fR will be defined if this option is used.
+.Sp
+If neither \fB\-mv850\fR nor \fB\-mv850e\fR nor \fB\-mv850e1\fR
+are defined then a default target processor will be chosen and the
+relevant \fB_\|_v850*_\|_\fR preprocessor constant will be defined.
+.Sp
+The preprocessor constants \fB_\|_v850\fR and \fB_\|_v851_\|_\fR are always
+defined, regardless of which processor variant is the target.
+.Ip "\fB\-mdisable-callt\fR" 4
+This option will suppress generation of the \s-1CALLT\s0 instruction for the
+v850e and v850e1 flavors of the v850 architecture.  The default is
+\fB\-mno-disable-callt\fR which allows the \s-1CALLT\s0 instruction to be used.
+These options are defined for \s-1ARC\s0 implementations:
+.Ip "\fB\-\s-1EL\s0\fR" 4
+Compile code for little endian mode.  This is the default.
+.Ip "\fB\-\s-1EB\s0\fR" 4
+Compile code for big endian mode.
+.Ip "\fB\-mmangle-cpu\fR" 4
+Prepend the name of the cpu to all public symbol names.
+In multiple-processor systems, there are many \s-1ARC\s0 variants with different
+instruction and register set characteristics.  This flag prevents code
+compiled for one cpu to be linked with code compiled for another.
+No facility exists for handling variants that are ``almost identical'\*(R'.
+This is an all or nothing option.
+.Ip "\fB\-mcpu=\fR\fIcpu\fR" 4
+Compile code for \s-1ARC\s0 variant \fIcpu\fR.
+Which variants are supported depend on the configuration.
+All variants support \fB\-mcpu=base\fR, this is the default.
+.Ip "\fB\-mtext=\fR\fItext-section\fR" 4
+.Ip "\fB\-mdata=\fR\fIdata-section\fR" 4
+.Ip "\fB\-mrodata=\fR\fIreadonly-data-section\fR" 4
+Put functions, data, and readonly data in \fItext-section\fR,
+\fIdata-section\fR, and \fIreadonly-data-section\fR respectively
+by default.  This can be overridden with the \f(CWsection\fR attribute.
+These are the \fB\-m\fR options defined for the 32000 series.  The default
+values for these options depends on which style of 32000 was selected when
+the compiler was configured; the defaults for the most common choices are
+given below.
+.Ip "\fB\-m32032\fR" 4
+.Ip "\fB\-m32032\fR" 4
+Generate output for a 32032.  This is the default
+when the compiler is configured for 32032 and 32016 based systems.
+.Ip "\fB\-m32332\fR" 4
+.Ip "\fB\-m32332\fR" 4
+Generate output for a 32332.  This is the default
+when the compiler is configured for 32332-based systems.
+.Ip "\fB\-m32532\fR" 4
+.Ip "\fB\-m32532\fR" 4
+Generate output for a 32532.  This is the default
+when the compiler is configured for 32532-based systems.
+.Ip "\fB\-m32081\fR" 4
+Generate output containing 32081 instructions for floating point.
+This is the default for all systems.
+.Ip "\fB\-m32381\fR" 4
+Generate output containing 32381 instructions for floating point.  This
+also implies \fB\-m32081\fR.  The 32381 is only compatible with the 32332
+and 32532 cpus.  This is the default for the pc532-netbsd configuration.
+.Ip "\fB\-mmulti-add\fR" 4
+Try and generate multiply-add floating point instructions \f(CWpolyF\fR
+and \f(CWdotF\fR.  This option is only available if the \fB\-m32381\fR
+option is in effect.  Using these instructions requires changes to
+register allocation which generally has a negative impact on
+performance.  This option should only be enabled when compiling code
+particularly likely to make heavy use of multiply-add instructions.
+.Ip "\fB\-mnomulti-add\fR" 4
+Do not try and generate multiply-add floating point instructions
+\f(CWpolyF\fR and \f(CWdotF\fR.  This is the default on all platforms.
+.Ip "\fB\-msoft-float\fR" 4
+Generate output containing library calls for floating point.
+\fBWarning:\fR the requisite libraries may not be available.
+.Ip "\fB\-mieee-compare\fR" 4
+.Ip "\fB\-mno-ieee-compare\fR" 4
+Control whether or not the compiler uses \s-1IEEE\s0 floating point
+comparisons.  These handle correctly the case where the result of a
+comparison is unordered.
+\fBWarning:\fR the requisite kernel support may not be available.
+.Ip "\fB\-mnobitfield\fR" 4
+Do not use the bit-field instructions.  On some machines it is faster to
+use shifting and masking operations.  This is the default for the pc532.
+.Ip "\fB\-mbitfield\fR" 4
+Do use the bit-field instructions.  This is the default for all platforms
+except the pc532.
+.Ip "\fB\-mrtd\fR" 4
+Use a different function-calling convention, in which functions
+that take a fixed number of arguments return pop their
+arguments on return with the \f(CWret\fR instruction.
+.Sp
+This calling convention is incompatible with the one normally
+used on Unix, so you cannot use it if you need to call libraries
+compiled with the Unix compiler.
+.Sp
+Also, you must provide function prototypes for all functions that
+take variable numbers of arguments (including \f(CWprintf\fR);
+otherwise incorrect code will be generated for calls to those
+functions.
+.Sp
+In addition, seriously incorrect code will result if you call a
+function with too many arguments.  (Normally, extra arguments are
+harmlessly ignored.)
+.Sp
+This option takes its name from the 680x0 \f(CWrtd\fR instruction.
+.Ip "\fB\-mregparam\fR" 4
+Use a different function-calling convention where the first two arguments
+are passed in registers.
+.Sp
+This calling convention is incompatible with the one normally
+used on Unix, so you cannot use it if you need to call libraries
+compiled with the Unix compiler.
+.Ip "\fB\-mnoregparam\fR" 4
+Do not pass any arguments in registers.  This is the default for all
+targets.
+.Ip "\fB\-msb\fR" 4
+It is \s-1OK\s0 to use the sb as an index register which is always loaded with
+zero.  This is the default for the pc532-netbsd target.
+.Ip "\fB\-mnosb\fR" 4
+The sb register is not available for use or has not been initialized to
+zero by the run time system.  This is the default for all targets except
+the pc532-netbsd.  It is also implied whenever \fB\-mhimem\fR or
+\fB\-fpic\fR is set.
+.Ip "\fB\-mhimem\fR" 4
+Many ns32000 series addressing modes use displacements of up to 512MB.
+If an address is above 512MB then displacements from zero can not be used.
+This option causes code to be generated which can be loaded above 512MB.
+This may be useful for operating systems or \s-1ROM\s0 code.
+.Ip "\fB\-mnohimem\fR" 4
+Assume code will be loaded in the first 512MB of virtual address space.
+This is the default for all platforms.
+These options are defined for \s-1AVR\s0 implementations:
+.Ip "\fB\-mmcu=\fR\fImcu\fR" 4
+Specify \s-1ATMEL\s0 \s-1AVR\s0 instruction set or \s-1MCU\s0 type.
+.Sp
+Instruction set avr1 is for the minimal \s-1AVR\s0 core, not supported by the C
+compiler, only for assembler programs (\s-1MCU\s0 types: at90s1200, attiny10,
+attiny11, attiny12, attiny15, attiny28).
+.Sp
+Instruction set avr2 (default) is for the classic \s-1AVR\s0 core with up to
+8K program memory space (\s-1MCU\s0 types: at90s2313, at90s2323, attiny22,
+at90s2333, at90s2343, at90s4414, at90s4433, at90s4434, at90s8515,
+at90c8534, at90s8535).
+.Sp
+Instruction set avr3 is for the classic \s-1AVR\s0 core with up to 128K program
+memory space (\s-1MCU\s0 types: atmega103, atmega603, at43usb320, at76c711).
+.Sp
+Instruction set avr4 is for the enhanced \s-1AVR\s0 core with up to 8K program
+memory space (\s-1MCU\s0 types: atmega8, atmega83, atmega85).
+.Sp
+Instruction set avr5 is for the enhanced \s-1AVR\s0 core with up to 128K program
+memory space (\s-1MCU\s0 types: atmega16, atmega161, atmega163, atmega32, atmega323,
+atmega64, atmega128, at43usb355, at94k).
+.Ip "\fB\-msize\fR" 4
+Output instruction sizes to the asm file.
+.Ip "\fB\-minit-stack=\fR\fIN\fR" 4
+Specify the initial stack address, which may be a symbol or numeric value,
+\fB_\|_stack\fR is the default.
+.Ip "\fB\-mno-interrupts\fR" 4
+Generated code is not compatible with hardware interrupts.