MachIntrABI: Field rename; no functional changes
[dragonfly.git] / sys / platform / pc64 / icu / icu_abi.c
1 /*
2  * Copyright (c) 1991 The Regents of the University of California.
3  * Copyright (c) 2005,2008 The DragonFly Project.
4  * All rights reserved.
5  * 
6  * This code is derived from software contributed to The DragonFly Project
7  * by Matthew Dillon <dillon@backplane.com>
8  *
9  * This code is derived from software contributed to Berkeley by
10  * William Jolitz.
11  * 
12  * Redistribution and use in source and binary forms, with or without
13  * modification, are permitted provided that the following conditions
14  * are met:
15  * 
16  * 1. Redistributions of source code must retain the above copyright
17  *    notice, this list of conditions and the following disclaimer.
18  * 2. Redistributions in binary form must reproduce the above copyright
19  *    notice, this list of conditions and the following disclaimer in
20  *    the documentation and/or other materials provided with the
21  *    distribution.
22  * 3. Neither the name of The DragonFly Project nor the names of its
23  *    contributors may be used to endorse or promote products derived
24  *    from this software without specific, prior written permission.
25  * 
26  * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS
27  * ``AS IS'' AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
28  * LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS
29  * FOR A PARTICULAR PURPOSE ARE DISCLAIMED.  IN NO EVENT SHALL THE
30  * COPYRIGHT HOLDERS OR CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT,
31  * INCIDENTAL, SPECIAL, EXEMPLARY OR CONSEQUENTIAL DAMAGES (INCLUDING,
32  * BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES;
33  * LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED
34  * AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY,
35  * OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT
36  * OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
37  * SUCH DAMAGE.
38  * 
39  * $DragonFly: src/sys/platform/pc64/icu/icu_abi.c,v 1.1 2008/08/29 17:07:16 dillon Exp $
40  */
41
42 #include <sys/param.h>
43 #include <sys/systm.h>
44 #include <sys/kernel.h>
45 #include <sys/machintr.h>
46 #include <sys/interrupt.h>
47 #include <sys/bus.h>
48
49 #include <machine/segments.h>
50 #include <machine/md_var.h>
51 #include <machine/intr_machdep.h>
52 #include <machine/globaldata.h>
53 #include <machine/smp.h>
54
55 #include <sys/thread2.h>
56
57 #include <machine_base/icu/elcr_var.h>
58
59 #include <machine_base/icu/icu.h>
60 #include <machine_base/icu/icu_ipl.h>
61 #include <machine_base/apic/ioapic.h>
62
63 extern inthand_t
64         IDTVEC(icu_intr0),      IDTVEC(icu_intr1),
65         IDTVEC(icu_intr2),      IDTVEC(icu_intr3),
66         IDTVEC(icu_intr4),      IDTVEC(icu_intr5),
67         IDTVEC(icu_intr6),      IDTVEC(icu_intr7),
68         IDTVEC(icu_intr8),      IDTVEC(icu_intr9),
69         IDTVEC(icu_intr10),     IDTVEC(icu_intr11),
70         IDTVEC(icu_intr12),     IDTVEC(icu_intr13),
71         IDTVEC(icu_intr14),     IDTVEC(icu_intr15);
72
73 static inthand_t *icu_intr[ICU_HWI_VECTORS] = {
74         &IDTVEC(icu_intr0),     &IDTVEC(icu_intr1),
75         &IDTVEC(icu_intr2),     &IDTVEC(icu_intr3),
76         &IDTVEC(icu_intr4),     &IDTVEC(icu_intr5),
77         &IDTVEC(icu_intr6),     &IDTVEC(icu_intr7),
78         &IDTVEC(icu_intr8),     &IDTVEC(icu_intr9),
79         &IDTVEC(icu_intr10),    &IDTVEC(icu_intr11),
80         &IDTVEC(icu_intr12),    &IDTVEC(icu_intr13),
81         &IDTVEC(icu_intr14),    &IDTVEC(icu_intr15)
82 };
83
84 static struct icu_irqmap {
85         int                     im_type;        /* ICU_IMT_ */
86         enum intr_trigger       im_trig;
87 } icu_irqmaps[IDT_HWI_VECTORS];
88
89 #define ICU_IMT_UNUSED          0       /* KEEP THIS */
90 #define ICU_IMT_RESERVED        1
91 #define ICU_IMT_LINE            2
92 #define ICU_IMT_SYSCALL         3
93
94 extern void     ICU_INTREN(int);
95 extern void     ICU_INTRDIS(int);
96
97 extern int      imcr_present;
98
99 static void     icu_abi_intr_setup(int, int);
100 static void     icu_abi_intr_teardown(int);
101 static void     icu_finalize(void);
102 static void     icu_cleanup(void);
103 static void     icu_setdefault(void);
104 static void     icu_stabilize(void);
105 static void     icu_initmap(void);
106 static void     icu_intr_config(int, enum intr_trigger, enum intr_polarity);
107
108 struct machintr_abi MachIntrABI_ICU = {
109         MACHINTR_ICU,
110         .intr_disable   = ICU_INTRDIS,
111         .intr_enable    = ICU_INTREN,
112         .intr_setup     = icu_abi_intr_setup,
113         .intr_teardown  = icu_abi_intr_teardown,
114         .intr_config    = icu_intr_config,
115
116         .finalize       = icu_finalize,
117         .cleanup        = icu_cleanup,
118         .setdefault     = icu_setdefault,
119         .stabilize      = icu_stabilize,
120         .initmap        = icu_initmap
121 };
122
123 /*
124  * WARNING!  SMP builds can use the ICU now so this code must be MP safe.
125  */
126
127 /*
128  * Called before interrupts are physically enabled
129  */
130 static void
131 icu_stabilize(void)
132 {
133         int intr;
134
135         for (intr = 0; intr < ICU_HWI_VECTORS; ++intr)
136                 machintr_intr_disable(intr);
137         machintr_intr_enable(ICU_IRQ_SLAVE);
138 }
139
140 /*
141  * Called after interrupts physically enabled but before the
142  * critical section is released.
143  */
144 static void
145 icu_cleanup(void)
146 {
147         bzero(mdcpu->gd_ipending, sizeof(mdcpu->gd_ipending));
148 }
149
150 /*
151  * Called after stablize and cleanup; critical section is not
152  * held and interrupts are not physically disabled.
153  */
154 static void
155 icu_finalize(void)
156 {
157         KKASSERT(MachIntrABI.type == MACHINTR_ICU);
158         KKASSERT(!ioapic_enable);
159
160         /*
161          * If an IMCR is present, programming bit 0 disconnects the 8259
162          * from the BSP.  The 8259 may still be connected to LINT0 on the
163          * BSP's LAPIC.
164          *
165          * If we are running SMP the LAPIC is active, try to use virtual
166          * wire mode so we can use other interrupt sources within the LAPIC
167          * in addition to the 8259.
168          */
169         if (imcr_present) {
170                 outb(0x22, 0x70);
171                 outb(0x23, 0x01);
172         }
173 }
174
175 static void
176 icu_abi_intr_setup(int intr, int flags)
177 {
178         register_t ef;
179
180         KKASSERT(intr >= 0 && intr < ICU_HWI_VECTORS && intr != ICU_IRQ_SLAVE);
181
182         ef = read_rflags();
183         cpu_disable_intr();
184
185         setidt(IDT_OFFSET + intr, icu_intr[intr], SDT_SYSIGT, SEL_KPL, 0);
186         machintr_intr_enable(intr);
187
188         write_rflags(ef);
189 }
190
191 static void
192 icu_abi_intr_teardown(int intr)
193 {
194         register_t ef;
195
196         KKASSERT(intr >= 0 && intr < ICU_HWI_VECTORS && intr != ICU_IRQ_SLAVE);
197
198         ef = read_rflags();
199         cpu_disable_intr();
200
201         machintr_intr_disable(intr);
202         setidt(IDT_OFFSET + intr, icu_intr[intr], SDT_SYSIGT, SEL_KPL, 0);
203
204         write_rflags(ef);
205 }
206
207 static void
208 icu_setdefault(void)
209 {
210         int intr;
211
212         for (intr = 0; intr < ICU_HWI_VECTORS; ++intr) {
213                 if (intr == ICU_IRQ_SLAVE)
214                         continue;
215                 setidt(IDT_OFFSET + intr, icu_intr[intr], SDT_SYSIGT,
216                        SEL_KPL, 0);
217         }
218 }
219
220 static void
221 icu_initmap(void)
222 {
223         int i;
224
225         for (i = 0; i < ICU_HWI_VECTORS; ++i)
226                 icu_irqmaps[i].im_type = ICU_IMT_LINE;
227         icu_irqmaps[ICU_IRQ_SLAVE].im_type = ICU_IMT_RESERVED;
228
229         if (elcr_found) {
230                 for (i = 0; i < ICU_HWI_VECTORS; ++i)
231                         icu_irqmaps[i].im_trig = elcr_read_trigger(i);
232         } else {
233                 /*
234                  * NOTE: Trigger mode does not matter at all
235                  */
236                 for (i = 0; i < ICU_HWI_VECTORS; ++i)
237                         icu_irqmaps[i].im_trig = INTR_TRIGGER_EDGE;
238         }
239         icu_irqmaps[IDT_OFFSET_SYSCALL - IDT_OFFSET].im_type = ICU_IMT_SYSCALL;
240 }
241
242 static void
243 icu_intr_config(int irq, enum intr_trigger trig,
244     enum intr_polarity pola __unused)
245 {
246         struct icu_irqmap *map;
247
248         KKASSERT(trig == INTR_TRIGGER_EDGE || trig == INTR_TRIGGER_LEVEL);
249
250         KKASSERT(irq >= 0 && irq < IDT_HWI_VECTORS);
251         map = &icu_irqmaps[irq];
252
253         KKASSERT(map->im_type == ICU_IMT_LINE);
254
255         /* TODO: Check whether it is configured or not */
256
257         if (trig == map->im_trig)
258                 return;
259
260         if (bootverbose) {
261                 kprintf("ICU: irq %d, %s -> %s\n", irq,
262                         intr_str_trigger(map->im_trig),
263                         intr_str_trigger(trig));
264         }
265         map->im_trig = trig;
266
267         if (!elcr_found) {
268                 if (bootverbose)
269                         kprintf("ICU: no ELCR, skip irq %d config\n", irq);
270                 return;
271         }
272         elcr_write_trigger(irq, map->im_trig);
273 }