Merge branch 'vendor/GCC44'
[dragonfly.git] / contrib / gcc-4.4 / gcc / emit-rtl.c
1 /* Emit RTL for the GCC expander.
2    Copyright (C) 1987, 1988, 1992, 1993, 1994, 1995, 1996, 1997, 1998,
3    1999, 2000, 2001, 2002, 2003, 2004, 2005, 2006, 2007, 2008, 2009
4    Free Software Foundation, Inc.
5
6 This file is part of GCC.
7
8 GCC is free software; you can redistribute it and/or modify it under
9 the terms of the GNU General Public License as published by the Free
10 Software Foundation; either version 3, or (at your option) any later
11 version.
12
13 GCC is distributed in the hope that it will be useful, but WITHOUT ANY
14 WARRANTY; without even the implied warranty of MERCHANTABILITY or
15 FITNESS FOR A PARTICULAR PURPOSE.  See the GNU General Public License
16 for more details.
17
18 You should have received a copy of the GNU General Public License
19 along with GCC; see the file COPYING3.  If not see
20 <http://www.gnu.org/licenses/>.  */
21
22
23 /* Middle-to-low level generation of rtx code and insns.
24
25    This file contains support functions for creating rtl expressions
26    and manipulating them in the doubly-linked chain of insns.
27
28    The patterns of the insns are created by machine-dependent
29    routines in insn-emit.c, which is generated automatically from
30    the machine description.  These routines make the individual rtx's
31    of the pattern with `gen_rtx_fmt_ee' and others in genrtl.[ch],
32    which are automatically generated from rtl.def; what is machine
33    dependent is the kind of rtx's they make and what arguments they
34    use.  */
35
36 #include "config.h"
37 #include "system.h"
38 #include "coretypes.h"
39 #include "tm.h"
40 #include "toplev.h"
41 #include "rtl.h"
42 #include "tree.h"
43 #include "tm_p.h"
44 #include "flags.h"
45 #include "function.h"
46 #include "expr.h"
47 #include "regs.h"
48 #include "hard-reg-set.h"
49 #include "hashtab.h"
50 #include "insn-config.h"
51 #include "recog.h"
52 #include "real.h"
53 #include "fixed-value.h"
54 #include "bitmap.h"
55 #include "basic-block.h"
56 #include "ggc.h"
57 #include "debug.h"
58 #include "langhooks.h"
59 #include "tree-pass.h"
60 #include "df.h"
61
62 /* Commonly used modes.  */
63
64 enum machine_mode byte_mode;    /* Mode whose width is BITS_PER_UNIT.  */
65 enum machine_mode word_mode;    /* Mode whose width is BITS_PER_WORD.  */
66 enum machine_mode double_mode;  /* Mode whose width is DOUBLE_TYPE_SIZE.  */
67 enum machine_mode ptr_mode;     /* Mode whose width is POINTER_SIZE.  */
68
69 /* Datastructures maintained for currently processed function in RTL form.  */
70
71 struct rtl_data x_rtl;
72
73 /* Indexed by pseudo register number, gives the rtx for that pseudo.
74    Allocated in parallel with regno_pointer_align.  
75    FIXME: We could put it into emit_status struct, but gengtype is not able to deal
76    with length attribute nested in top level structures.  */
77
78 rtx * regno_reg_rtx;
79
80 /* This is *not* reset after each function.  It gives each CODE_LABEL
81    in the entire compilation a unique label number.  */
82
83 static GTY(()) int label_num = 1;
84
85 /* Nonzero means do not generate NOTEs for source line numbers.  */
86
87 static int no_line_numbers;
88
89 /* Commonly used rtx's, so that we only need space for one copy.
90    These are initialized once for the entire compilation.
91    All of these are unique; no other rtx-object will be equal to any
92    of these.  */
93
94 rtx global_rtl[GR_MAX];
95
96 /* Commonly used RTL for hard registers.  These objects are not necessarily
97    unique, so we allocate them separately from global_rtl.  They are
98    initialized once per compilation unit, then copied into regno_reg_rtx
99    at the beginning of each function.  */
100 static GTY(()) rtx static_regno_reg_rtx[FIRST_PSEUDO_REGISTER];
101
102 /* We record floating-point CONST_DOUBLEs in each floating-point mode for
103    the values of 0, 1, and 2.  For the integer entries and VOIDmode, we
104    record a copy of const[012]_rtx.  */
105
106 rtx const_tiny_rtx[3][(int) MAX_MACHINE_MODE];
107
108 rtx const_true_rtx;
109
110 REAL_VALUE_TYPE dconst0;
111 REAL_VALUE_TYPE dconst1;
112 REAL_VALUE_TYPE dconst2;
113 REAL_VALUE_TYPE dconstm1;
114 REAL_VALUE_TYPE dconsthalf;
115
116 /* Record fixed-point constant 0 and 1.  */
117 FIXED_VALUE_TYPE fconst0[MAX_FCONST0];
118 FIXED_VALUE_TYPE fconst1[MAX_FCONST1];
119
120 /* All references to the following fixed hard registers go through
121    these unique rtl objects.  On machines where the frame-pointer and
122    arg-pointer are the same register, they use the same unique object.
123
124    After register allocation, other rtl objects which used to be pseudo-regs
125    may be clobbered to refer to the frame-pointer register.
126    But references that were originally to the frame-pointer can be
127    distinguished from the others because they contain frame_pointer_rtx.
128
129    When to use frame_pointer_rtx and hard_frame_pointer_rtx is a little
130    tricky: until register elimination has taken place hard_frame_pointer_rtx
131    should be used if it is being set, and frame_pointer_rtx otherwise.  After
132    register elimination hard_frame_pointer_rtx should always be used.
133    On machines where the two registers are same (most) then these are the
134    same.
135
136    In an inline procedure, the stack and frame pointer rtxs may not be
137    used for anything else.  */
138 rtx static_chain_rtx;           /* (REG:Pmode STATIC_CHAIN_REGNUM) */
139 rtx static_chain_incoming_rtx;  /* (REG:Pmode STATIC_CHAIN_INCOMING_REGNUM) */
140 rtx pic_offset_table_rtx;       /* (REG:Pmode PIC_OFFSET_TABLE_REGNUM) */
141
142 /* This is used to implement __builtin_return_address for some machines.
143    See for instance the MIPS port.  */
144 rtx return_address_pointer_rtx; /* (REG:Pmode RETURN_ADDRESS_POINTER_REGNUM) */
145
146 /* We make one copy of (const_int C) where C is in
147    [- MAX_SAVED_CONST_INT, MAX_SAVED_CONST_INT]
148    to save space during the compilation and simplify comparisons of
149    integers.  */
150
151 rtx const_int_rtx[MAX_SAVED_CONST_INT * 2 + 1];
152
153 /* A hash table storing CONST_INTs whose absolute value is greater
154    than MAX_SAVED_CONST_INT.  */
155
156 static GTY ((if_marked ("ggc_marked_p"), param_is (struct rtx_def)))
157      htab_t const_int_htab;
158
159 /* A hash table storing memory attribute structures.  */
160 static GTY ((if_marked ("ggc_marked_p"), param_is (struct mem_attrs)))
161      htab_t mem_attrs_htab;
162
163 /* A hash table storing register attribute structures.  */
164 static GTY ((if_marked ("ggc_marked_p"), param_is (struct reg_attrs)))
165      htab_t reg_attrs_htab;
166
167 /* A hash table storing all CONST_DOUBLEs.  */
168 static GTY ((if_marked ("ggc_marked_p"), param_is (struct rtx_def)))
169      htab_t const_double_htab;
170
171 /* A hash table storing all CONST_FIXEDs.  */
172 static GTY ((if_marked ("ggc_marked_p"), param_is (struct rtx_def)))
173      htab_t const_fixed_htab;
174
175 #define first_insn (crtl->emit.x_first_insn)
176 #define last_insn (crtl->emit.x_last_insn)
177 #define cur_insn_uid (crtl->emit.x_cur_insn_uid)
178 #define last_location (crtl->emit.x_last_location)
179 #define first_label_num (crtl->emit.x_first_label_num)
180
181 static rtx make_call_insn_raw (rtx);
182 static rtx change_address_1 (rtx, enum machine_mode, rtx, int);
183 static void set_used_decls (tree);
184 static void mark_label_nuses (rtx);
185 static hashval_t const_int_htab_hash (const void *);
186 static int const_int_htab_eq (const void *, const void *);
187 static hashval_t const_double_htab_hash (const void *);
188 static int const_double_htab_eq (const void *, const void *);
189 static rtx lookup_const_double (rtx);
190 static hashval_t const_fixed_htab_hash (const void *);
191 static int const_fixed_htab_eq (const void *, const void *);
192 static rtx lookup_const_fixed (rtx);
193 static hashval_t mem_attrs_htab_hash (const void *);
194 static int mem_attrs_htab_eq (const void *, const void *);
195 static mem_attrs *get_mem_attrs (alias_set_type, tree, rtx, rtx, unsigned int,
196                                  enum machine_mode);
197 static hashval_t reg_attrs_htab_hash (const void *);
198 static int reg_attrs_htab_eq (const void *, const void *);
199 static reg_attrs *get_reg_attrs (tree, int);
200 static tree component_ref_for_mem_expr (tree);
201 static rtx gen_const_vector (enum machine_mode, int);
202 static void copy_rtx_if_shared_1 (rtx *orig);
203
204 /* Probability of the conditional branch currently proceeded by try_split.
205    Set to -1 otherwise.  */
206 int split_branch_probability = -1;
207 \f
208 /* Returns a hash code for X (which is a really a CONST_INT).  */
209
210 static hashval_t
211 const_int_htab_hash (const void *x)
212 {
213   return (hashval_t) INTVAL ((const_rtx) x);
214 }
215
216 /* Returns nonzero if the value represented by X (which is really a
217    CONST_INT) is the same as that given by Y (which is really a
218    HOST_WIDE_INT *).  */
219
220 static int
221 const_int_htab_eq (const void *x, const void *y)
222 {
223   return (INTVAL ((const_rtx) x) == *((const HOST_WIDE_INT *) y));
224 }
225
226 /* Returns a hash code for X (which is really a CONST_DOUBLE).  */
227 static hashval_t
228 const_double_htab_hash (const void *x)
229 {
230   const_rtx const value = (const_rtx) x;
231   hashval_t h;
232
233   if (GET_MODE (value) == VOIDmode)
234     h = CONST_DOUBLE_LOW (value) ^ CONST_DOUBLE_HIGH (value);
235   else
236     {
237       h = real_hash (CONST_DOUBLE_REAL_VALUE (value));
238       /* MODE is used in the comparison, so it should be in the hash.  */
239       h ^= GET_MODE (value);
240     }
241   return h;
242 }
243
244 /* Returns nonzero if the value represented by X (really a ...)
245    is the same as that represented by Y (really a ...) */
246 static int
247 const_double_htab_eq (const void *x, const void *y)
248 {
249   const_rtx const a = (const_rtx)x, b = (const_rtx)y;
250
251   if (GET_MODE (a) != GET_MODE (b))
252     return 0;
253   if (GET_MODE (a) == VOIDmode)
254     return (CONST_DOUBLE_LOW (a) == CONST_DOUBLE_LOW (b)
255             && CONST_DOUBLE_HIGH (a) == CONST_DOUBLE_HIGH (b));
256   else
257     return real_identical (CONST_DOUBLE_REAL_VALUE (a),
258                            CONST_DOUBLE_REAL_VALUE (b));
259 }
260
261 /* Returns a hash code for X (which is really a CONST_FIXED).  */
262
263 static hashval_t
264 const_fixed_htab_hash (const void *x)
265 {
266   const_rtx const value = (const_rtx) x;
267   hashval_t h;
268
269   h = fixed_hash (CONST_FIXED_VALUE (value));
270   /* MODE is used in the comparison, so it should be in the hash.  */
271   h ^= GET_MODE (value);
272   return h;
273 }
274
275 /* Returns nonzero if the value represented by X (really a ...)
276    is the same as that represented by Y (really a ...).  */
277
278 static int
279 const_fixed_htab_eq (const void *x, const void *y)
280 {
281   const_rtx const a = (const_rtx) x, b = (const_rtx) y;
282
283   if (GET_MODE (a) != GET_MODE (b))
284     return 0;
285   return fixed_identical (CONST_FIXED_VALUE (a), CONST_FIXED_VALUE (b));
286 }
287
288 /* Returns a hash code for X (which is a really a mem_attrs *).  */
289
290 static hashval_t
291 mem_attrs_htab_hash (const void *x)
292 {
293   const mem_attrs *const p = (const mem_attrs *) x;
294
295   return (p->alias ^ (p->align * 1000)
296           ^ ((p->offset ? INTVAL (p->offset) : 0) * 50000)
297           ^ ((p->size ? INTVAL (p->size) : 0) * 2500000)
298           ^ (size_t) iterative_hash_expr (p->expr, 0));
299 }
300
301 /* Returns nonzero if the value represented by X (which is really a
302    mem_attrs *) is the same as that given by Y (which is also really a
303    mem_attrs *).  */
304
305 static int
306 mem_attrs_htab_eq (const void *x, const void *y)
307 {
308   const mem_attrs *const p = (const mem_attrs *) x;
309   const mem_attrs *const q = (const mem_attrs *) y;
310
311   return (p->alias == q->alias && p->offset == q->offset
312           && p->size == q->size && p->align == q->align
313           && (p->expr == q->expr
314               || (p->expr != NULL_TREE && q->expr != NULL_TREE
315                   && operand_equal_p (p->expr, q->expr, 0))));
316 }
317
318 /* Allocate a new mem_attrs structure and insert it into the hash table if
319    one identical to it is not already in the table.  We are doing this for
320    MEM of mode MODE.  */
321
322 static mem_attrs *
323 get_mem_attrs (alias_set_type alias, tree expr, rtx offset, rtx size,
324                unsigned int align, enum machine_mode mode)
325 {
326   mem_attrs attrs;
327   void **slot;
328
329   /* If everything is the default, we can just return zero.
330      This must match what the corresponding MEM_* macros return when the
331      field is not present.  */
332   if (alias == 0 && expr == 0 && offset == 0
333       && (size == 0
334           || (mode != BLKmode && GET_MODE_SIZE (mode) == INTVAL (size)))
335       && (STRICT_ALIGNMENT && mode != BLKmode
336           ? align == GET_MODE_ALIGNMENT (mode) : align == BITS_PER_UNIT))
337     return 0;
338
339   attrs.alias = alias;
340   attrs.expr = expr;
341   attrs.offset = offset;
342   attrs.size = size;
343   attrs.align = align;
344
345   slot = htab_find_slot (mem_attrs_htab, &attrs, INSERT);
346   if (*slot == 0)
347     {
348       *slot = ggc_alloc (sizeof (mem_attrs));
349       memcpy (*slot, &attrs, sizeof (mem_attrs));
350     }
351
352   return (mem_attrs *) *slot;
353 }
354
355 /* Returns a hash code for X (which is a really a reg_attrs *).  */
356
357 static hashval_t
358 reg_attrs_htab_hash (const void *x)
359 {
360   const reg_attrs *const p = (const reg_attrs *) x;
361
362   return ((p->offset * 1000) ^ (long) p->decl);
363 }
364
365 /* Returns nonzero if the value represented by X (which is really a
366    reg_attrs *) is the same as that given by Y (which is also really a
367    reg_attrs *).  */
368
369 static int
370 reg_attrs_htab_eq (const void *x, const void *y)
371 {
372   const reg_attrs *const p = (const reg_attrs *) x;
373   const reg_attrs *const q = (const reg_attrs *) y;
374
375   return (p->decl == q->decl && p->offset == q->offset);
376 }
377 /* Allocate a new reg_attrs structure and insert it into the hash table if
378    one identical to it is not already in the table.  We are doing this for
379    MEM of mode MODE.  */
380
381 static reg_attrs *
382 get_reg_attrs (tree decl, int offset)
383 {
384   reg_attrs attrs;
385   void **slot;
386
387   /* If everything is the default, we can just return zero.  */
388   if (decl == 0 && offset == 0)
389     return 0;
390
391   attrs.decl = decl;
392   attrs.offset = offset;
393
394   slot = htab_find_slot (reg_attrs_htab, &attrs, INSERT);
395   if (*slot == 0)
396     {
397       *slot = ggc_alloc (sizeof (reg_attrs));
398       memcpy (*slot, &attrs, sizeof (reg_attrs));
399     }
400
401   return (reg_attrs *) *slot;
402 }
403
404
405 #if !HAVE_blockage
406 /* Generate an empty ASM_INPUT, which is used to block attempts to schedule
407    across this insn. */
408
409 rtx
410 gen_blockage (void)
411 {
412   rtx x = gen_rtx_ASM_INPUT (VOIDmode, "");
413   MEM_VOLATILE_P (x) = true;
414   return x;
415 }
416 #endif
417
418
419 /* Generate a new REG rtx.  Make sure ORIGINAL_REGNO is set properly, and
420    don't attempt to share with the various global pieces of rtl (such as
421    frame_pointer_rtx).  */
422
423 rtx
424 gen_raw_REG (enum machine_mode mode, int regno)
425 {
426   rtx x = gen_rtx_raw_REG (mode, regno);
427   ORIGINAL_REGNO (x) = regno;
428   return x;
429 }
430
431 /* There are some RTL codes that require special attention; the generation
432    functions do the raw handling.  If you add to this list, modify
433    special_rtx in gengenrtl.c as well.  */
434
435 rtx
436 gen_rtx_CONST_INT (enum machine_mode mode ATTRIBUTE_UNUSED, HOST_WIDE_INT arg)
437 {
438   void **slot;
439
440   if (arg >= - MAX_SAVED_CONST_INT && arg <= MAX_SAVED_CONST_INT)
441     return const_int_rtx[arg + MAX_SAVED_CONST_INT];
442
443 #if STORE_FLAG_VALUE != 1 && STORE_FLAG_VALUE != -1
444   if (const_true_rtx && arg == STORE_FLAG_VALUE)
445     return const_true_rtx;
446 #endif
447
448   /* Look up the CONST_INT in the hash table.  */
449   slot = htab_find_slot_with_hash (const_int_htab, &arg,
450                                    (hashval_t) arg, INSERT);
451   if (*slot == 0)
452     *slot = gen_rtx_raw_CONST_INT (VOIDmode, arg);
453
454   return (rtx) *slot;
455 }
456
457 rtx
458 gen_int_mode (HOST_WIDE_INT c, enum machine_mode mode)
459 {
460   return GEN_INT (trunc_int_for_mode (c, mode));
461 }
462
463 /* CONST_DOUBLEs might be created from pairs of integers, or from
464    REAL_VALUE_TYPEs.  Also, their length is known only at run time,
465    so we cannot use gen_rtx_raw_CONST_DOUBLE.  */
466
467 /* Determine whether REAL, a CONST_DOUBLE, already exists in the
468    hash table.  If so, return its counterpart; otherwise add it
469    to the hash table and return it.  */
470 static rtx
471 lookup_const_double (rtx real)
472 {
473   void **slot = htab_find_slot (const_double_htab, real, INSERT);
474   if (*slot == 0)
475     *slot = real;
476
477   return (rtx) *slot;
478 }
479
480 /* Return a CONST_DOUBLE rtx for a floating-point value specified by
481    VALUE in mode MODE.  */
482 rtx
483 const_double_from_real_value (REAL_VALUE_TYPE value, enum machine_mode mode)
484 {
485   rtx real = rtx_alloc (CONST_DOUBLE);
486   PUT_MODE (real, mode);
487
488   real->u.rv = value;
489
490   return lookup_const_double (real);
491 }
492
493 /* Determine whether FIXED, a CONST_FIXED, already exists in the
494    hash table.  If so, return its counterpart; otherwise add it
495    to the hash table and return it.  */
496
497 static rtx
498 lookup_const_fixed (rtx fixed)
499 {
500   void **slot = htab_find_slot (const_fixed_htab, fixed, INSERT);
501   if (*slot == 0)
502     *slot = fixed;
503
504   return (rtx) *slot;
505 }
506
507 /* Return a CONST_FIXED rtx for a fixed-point value specified by
508    VALUE in mode MODE.  */
509
510 rtx
511 const_fixed_from_fixed_value (FIXED_VALUE_TYPE value, enum machine_mode mode)
512 {
513   rtx fixed = rtx_alloc (CONST_FIXED);
514   PUT_MODE (fixed, mode);
515
516   fixed->u.fv = value;
517
518   return lookup_const_fixed (fixed);
519 }
520
521 /* Return a CONST_DOUBLE or CONST_INT for a value specified as a pair
522    of ints: I0 is the low-order word and I1 is the high-order word.
523    Do not use this routine for non-integer modes; convert to
524    REAL_VALUE_TYPE and use CONST_DOUBLE_FROM_REAL_VALUE.  */
525
526 rtx
527 immed_double_const (HOST_WIDE_INT i0, HOST_WIDE_INT i1, enum machine_mode mode)
528 {
529   rtx value;
530   unsigned int i;
531
532   /* There are the following cases (note that there are no modes with
533      HOST_BITS_PER_WIDE_INT < GET_MODE_BITSIZE (mode) < 2 * HOST_BITS_PER_WIDE_INT):
534
535      1) If GET_MODE_BITSIZE (mode) <= HOST_BITS_PER_WIDE_INT, then we use
536         gen_int_mode.
537      2) GET_MODE_BITSIZE (mode) == 2 * HOST_BITS_PER_WIDE_INT, but the value of
538         the integer fits into HOST_WIDE_INT anyway (i.e., i1 consists only
539         from copies of the sign bit, and sign of i0 and i1 are the same),  then 
540         we return a CONST_INT for i0.
541      3) Otherwise, we create a CONST_DOUBLE for i0 and i1.  */
542   if (mode != VOIDmode)
543     {
544       gcc_assert (GET_MODE_CLASS (mode) == MODE_INT
545                   || GET_MODE_CLASS (mode) == MODE_PARTIAL_INT
546                   /* We can get a 0 for an error mark.  */
547                   || GET_MODE_CLASS (mode) == MODE_VECTOR_INT
548                   || GET_MODE_CLASS (mode) == MODE_VECTOR_FLOAT);
549
550       if (GET_MODE_BITSIZE (mode) <= HOST_BITS_PER_WIDE_INT)
551         return gen_int_mode (i0, mode);
552
553       gcc_assert (GET_MODE_BITSIZE (mode) == 2 * HOST_BITS_PER_WIDE_INT);
554     }
555
556   /* If this integer fits in one word, return a CONST_INT.  */
557   if ((i1 == 0 && i0 >= 0) || (i1 == ~0 && i0 < 0))
558     return GEN_INT (i0);
559
560   /* We use VOIDmode for integers.  */
561   value = rtx_alloc (CONST_DOUBLE);
562   PUT_MODE (value, VOIDmode);
563
564   CONST_DOUBLE_LOW (value) = i0;
565   CONST_DOUBLE_HIGH (value) = i1;
566
567   for (i = 2; i < (sizeof CONST_DOUBLE_FORMAT - 1); i++)
568     XWINT (value, i) = 0;
569
570   return lookup_const_double (value);
571 }
572
573 rtx
574 gen_rtx_REG (enum machine_mode mode, unsigned int regno)
575 {
576   /* In case the MD file explicitly references the frame pointer, have
577      all such references point to the same frame pointer.  This is
578      used during frame pointer elimination to distinguish the explicit
579      references to these registers from pseudos that happened to be
580      assigned to them.
581
582      If we have eliminated the frame pointer or arg pointer, we will
583      be using it as a normal register, for example as a spill
584      register.  In such cases, we might be accessing it in a mode that
585      is not Pmode and therefore cannot use the pre-allocated rtx.
586
587      Also don't do this when we are making new REGs in reload, since
588      we don't want to get confused with the real pointers.  */
589
590   if (mode == Pmode && !reload_in_progress)
591     {
592       if (regno == FRAME_POINTER_REGNUM
593           && (!reload_completed || frame_pointer_needed))
594         return frame_pointer_rtx;
595 #if FRAME_POINTER_REGNUM != HARD_FRAME_POINTER_REGNUM
596       if (regno == HARD_FRAME_POINTER_REGNUM
597           && (!reload_completed || frame_pointer_needed))
598         return hard_frame_pointer_rtx;
599 #endif
600 #if FRAME_POINTER_REGNUM != ARG_POINTER_REGNUM && HARD_FRAME_POINTER_REGNUM != ARG_POINTER_REGNUM
601       if (regno == ARG_POINTER_REGNUM)
602         return arg_pointer_rtx;
603 #endif
604 #ifdef RETURN_ADDRESS_POINTER_REGNUM
605       if (regno == RETURN_ADDRESS_POINTER_REGNUM)
606         return return_address_pointer_rtx;
607 #endif
608       if (regno == (unsigned) PIC_OFFSET_TABLE_REGNUM
609           && fixed_regs[PIC_OFFSET_TABLE_REGNUM])
610         return pic_offset_table_rtx;
611       if (regno == STACK_POINTER_REGNUM)
612         return stack_pointer_rtx;
613     }
614
615 #if 0
616   /* If the per-function register table has been set up, try to re-use
617      an existing entry in that table to avoid useless generation of RTL.
618
619      This code is disabled for now until we can fix the various backends
620      which depend on having non-shared hard registers in some cases.   Long
621      term we want to re-enable this code as it can significantly cut down
622      on the amount of useless RTL that gets generated.
623
624      We'll also need to fix some code that runs after reload that wants to
625      set ORIGINAL_REGNO.  */
626
627   if (cfun
628       && cfun->emit
629       && regno_reg_rtx
630       && regno < FIRST_PSEUDO_REGISTER
631       && reg_raw_mode[regno] == mode)
632     return regno_reg_rtx[regno];
633 #endif
634
635   return gen_raw_REG (mode, regno);
636 }
637
638 rtx
639 gen_rtx_MEM (enum machine_mode mode, rtx addr)
640 {
641   rtx rt = gen_rtx_raw_MEM (mode, addr);
642
643   /* This field is not cleared by the mere allocation of the rtx, so
644      we clear it here.  */
645   MEM_ATTRS (rt) = 0;
646
647   return rt;
648 }
649
650 /* Generate a memory referring to non-trapping constant memory.  */
651
652 rtx
653 gen_const_mem (enum machine_mode mode, rtx addr)
654 {
655   rtx mem = gen_rtx_MEM (mode, addr);
656   MEM_READONLY_P (mem) = 1;
657   MEM_NOTRAP_P (mem) = 1;
658   return mem;
659 }
660
661 /* Generate a MEM referring to fixed portions of the frame, e.g., register
662    save areas.  */
663
664 rtx
665 gen_frame_mem (enum machine_mode mode, rtx addr)
666 {
667   rtx mem = gen_rtx_MEM (mode, addr);
668   MEM_NOTRAP_P (mem) = 1;
669   set_mem_alias_set (mem, get_frame_alias_set ());
670   return mem;
671 }
672
673 /* Generate a MEM referring to a temporary use of the stack, not part
674     of the fixed stack frame.  For example, something which is pushed
675     by a target splitter.  */
676 rtx
677 gen_tmp_stack_mem (enum machine_mode mode, rtx addr)
678 {
679   rtx mem = gen_rtx_MEM (mode, addr);
680   MEM_NOTRAP_P (mem) = 1;
681   if (!cfun->calls_alloca)
682     set_mem_alias_set (mem, get_frame_alias_set ());
683   return mem;
684 }
685
686 /* We want to create (subreg:OMODE (obj:IMODE) OFFSET).  Return true if
687    this construct would be valid, and false otherwise.  */
688
689 bool
690 validate_subreg (enum machine_mode omode, enum machine_mode imode,
691                  const_rtx reg, unsigned int offset)
692 {
693   unsigned int isize = GET_MODE_SIZE (imode);
694   unsigned int osize = GET_MODE_SIZE (omode);
695
696   /* All subregs must be aligned.  */
697   if (offset % osize != 0)
698     return false;
699
700   /* The subreg offset cannot be outside the inner object.  */
701   if (offset >= isize)
702     return false;
703
704   /* ??? This should not be here.  Temporarily continue to allow word_mode
705      subregs of anything.  The most common offender is (subreg:SI (reg:DF)).
706      Generally, backends are doing something sketchy but it'll take time to
707      fix them all.  */
708   if (omode == word_mode)
709     ;
710   /* ??? Similarly, e.g. with (subreg:DF (reg:TI)).  Though store_bit_field
711      is the culprit here, and not the backends.  */
712   else if (osize >= UNITS_PER_WORD && isize >= osize)
713     ;
714   /* Allow component subregs of complex and vector.  Though given the below
715      extraction rules, it's not always clear what that means.  */
716   else if ((COMPLEX_MODE_P (imode) || VECTOR_MODE_P (imode))
717            && GET_MODE_INNER (imode) == omode)
718     ;
719   /* ??? x86 sse code makes heavy use of *paradoxical* vector subregs,
720      i.e. (subreg:V4SF (reg:SF) 0).  This surely isn't the cleanest way to
721      represent this.  It's questionable if this ought to be represented at
722      all -- why can't this all be hidden in post-reload splitters that make
723      arbitrarily mode changes to the registers themselves.  */
724   else if (VECTOR_MODE_P (omode) && GET_MODE_INNER (omode) == imode)
725     ;
726   /* Subregs involving floating point modes are not allowed to
727      change size.  Therefore (subreg:DI (reg:DF) 0) is fine, but
728      (subreg:SI (reg:DF) 0) isn't.  */
729   else if (FLOAT_MODE_P (imode) || FLOAT_MODE_P (omode))
730     {
731       if (isize != osize)
732         return false;
733     }
734
735   /* Paradoxical subregs must have offset zero.  */
736   if (osize > isize)
737     return offset == 0;
738
739   /* This is a normal subreg.  Verify that the offset is representable.  */
740
741   /* For hard registers, we already have most of these rules collected in
742      subreg_offset_representable_p.  */
743   if (reg && REG_P (reg) && HARD_REGISTER_P (reg))
744     {
745       unsigned int regno = REGNO (reg);
746
747 #ifdef CANNOT_CHANGE_MODE_CLASS
748       if ((COMPLEX_MODE_P (imode) || VECTOR_MODE_P (imode))
749           && GET_MODE_INNER (imode) == omode)
750         ;
751       else if (REG_CANNOT_CHANGE_MODE_P (regno, imode, omode))
752         return false;
753 #endif
754
755       return subreg_offset_representable_p (regno, imode, offset, omode);
756     }
757
758   /* For pseudo registers, we want most of the same checks.  Namely:
759      If the register no larger than a word, the subreg must be lowpart.
760      If the register is larger than a word, the subreg must be the lowpart
761      of a subword.  A subreg does *not* perform arbitrary bit extraction.
762      Given that we've already checked mode/offset alignment, we only have
763      to check subword subregs here.  */
764   if (osize < UNITS_PER_WORD)
765     {
766       enum machine_mode wmode = isize > UNITS_PER_WORD ? word_mode : imode;
767       unsigned int low_off = subreg_lowpart_offset (omode, wmode);
768       if (offset % UNITS_PER_WORD != low_off)
769         return false;
770     }
771   return true;
772 }
773
774 rtx
775 gen_rtx_SUBREG (enum machine_mode mode, rtx reg, int offset)
776 {
777   gcc_assert (validate_subreg (mode, GET_MODE (reg), reg, offset));
778   return gen_rtx_raw_SUBREG (mode, reg, offset);
779 }
780
781 /* Generate a SUBREG representing the least-significant part of REG if MODE
782    is smaller than mode of REG, otherwise paradoxical SUBREG.  */
783
784 rtx
785 gen_lowpart_SUBREG (enum machine_mode mode, rtx reg)
786 {
787   enum machine_mode inmode;
788
789   inmode = GET_MODE (reg);
790   if (inmode == VOIDmode)
791     inmode = mode;
792   return gen_rtx_SUBREG (mode, reg,
793                          subreg_lowpart_offset (mode, inmode));
794 }
795 \f
796
797 /* Create an rtvec and stores within it the RTXen passed in the arguments.  */
798
799 rtvec
800 gen_rtvec (int n, ...)
801 {
802   int i;
803   rtvec rt_val;
804   va_list p;
805
806   va_start (p, n);
807
808   /* Don't allocate an empty rtvec...  */
809   if (n == 0)
810     return NULL_RTVEC;
811
812   rt_val = rtvec_alloc (n);
813
814   for (i = 0; i < n; i++)
815     rt_val->elem[i] = va_arg (p, rtx);
816
817   va_end (p);
818   return rt_val;
819 }
820
821 rtvec
822 gen_rtvec_v (int n, rtx *argp)
823 {
824   int i;
825   rtvec rt_val;
826
827   /* Don't allocate an empty rtvec...  */
828   if (n == 0)
829     return NULL_RTVEC;
830
831   rt_val = rtvec_alloc (n);
832
833   for (i = 0; i < n; i++)
834     rt_val->elem[i] = *argp++;
835
836   return rt_val;
837 }
838 \f
839 /* Return the number of bytes between the start of an OUTER_MODE
840    in-memory value and the start of an INNER_MODE in-memory value,
841    given that the former is a lowpart of the latter.  It may be a
842    paradoxical lowpart, in which case the offset will be negative
843    on big-endian targets.  */
844
845 int
846 byte_lowpart_offset (enum machine_mode outer_mode,
847                      enum machine_mode inner_mode)
848 {
849   if (GET_MODE_SIZE (outer_mode) < GET_MODE_SIZE (inner_mode))
850     return subreg_lowpart_offset (outer_mode, inner_mode);
851   else
852     return -subreg_lowpart_offset (inner_mode, outer_mode);
853 }
854 \f
855 /* Generate a REG rtx for a new pseudo register of mode MODE.
856    This pseudo is assigned the next sequential register number.  */
857
858 rtx
859 gen_reg_rtx (enum machine_mode mode)
860 {
861   rtx val;
862   unsigned int align = GET_MODE_ALIGNMENT (mode);
863
864   gcc_assert (can_create_pseudo_p ());
865
866   /* If a virtual register with bigger mode alignment is generated,
867      increase stack alignment estimation because it might be spilled
868      to stack later.  */
869   if (SUPPORTS_STACK_ALIGNMENT 
870       && crtl->stack_alignment_estimated < align
871       && !crtl->stack_realign_processed)
872     {
873       unsigned int min_align = MINIMUM_ALIGNMENT (NULL, mode, align);
874       if (crtl->stack_alignment_estimated < min_align)
875         crtl->stack_alignment_estimated = min_align;
876     }
877
878   if (generating_concat_p
879       && (GET_MODE_CLASS (mode) == MODE_COMPLEX_FLOAT
880           || GET_MODE_CLASS (mode) == MODE_COMPLEX_INT))
881     {
882       /* For complex modes, don't make a single pseudo.
883          Instead, make a CONCAT of two pseudos.
884          This allows noncontiguous allocation of the real and imaginary parts,
885          which makes much better code.  Besides, allocating DCmode
886          pseudos overstrains reload on some machines like the 386.  */
887       rtx realpart, imagpart;
888       enum machine_mode partmode = GET_MODE_INNER (mode);
889
890       realpart = gen_reg_rtx (partmode);
891       imagpart = gen_reg_rtx (partmode);
892       return gen_rtx_CONCAT (mode, realpart, imagpart);
893     }
894
895   /* Make sure regno_pointer_align, and regno_reg_rtx are large
896      enough to have an element for this pseudo reg number.  */
897
898   if (reg_rtx_no == crtl->emit.regno_pointer_align_length)
899     {
900       int old_size = crtl->emit.regno_pointer_align_length;
901       char *tmp;
902       rtx *new1;
903
904       tmp = XRESIZEVEC (char, crtl->emit.regno_pointer_align, old_size * 2);
905       memset (tmp + old_size, 0, old_size);
906       crtl->emit.regno_pointer_align = (unsigned char *) tmp;
907
908       new1 = GGC_RESIZEVEC (rtx, regno_reg_rtx, old_size * 2);
909       memset (new1 + old_size, 0, old_size * sizeof (rtx));
910       regno_reg_rtx = new1;
911
912       crtl->emit.regno_pointer_align_length = old_size * 2;
913     }
914
915   val = gen_raw_REG (mode, reg_rtx_no);
916   regno_reg_rtx[reg_rtx_no++] = val;
917   return val;
918 }
919
920 /* Update NEW with the same attributes as REG, but with OFFSET added
921    to the REG_OFFSET.  */
922
923 static void
924 update_reg_offset (rtx new_rtx, rtx reg, int offset)
925 {
926   REG_ATTRS (new_rtx) = get_reg_attrs (REG_EXPR (reg),
927                                    REG_OFFSET (reg) + offset);
928 }
929
930 /* Generate a register with same attributes as REG, but with OFFSET
931    added to the REG_OFFSET.  */
932
933 rtx
934 gen_rtx_REG_offset (rtx reg, enum machine_mode mode, unsigned int regno,
935                     int offset)
936 {
937   rtx new_rtx = gen_rtx_REG (mode, regno);
938
939   update_reg_offset (new_rtx, reg, offset);
940   return new_rtx;
941 }
942
943 /* Generate a new pseudo-register with the same attributes as REG, but
944    with OFFSET added to the REG_OFFSET.  */
945
946 rtx
947 gen_reg_rtx_offset (rtx reg, enum machine_mode mode, int offset)
948 {
949   rtx new_rtx = gen_reg_rtx (mode);
950
951   update_reg_offset (new_rtx, reg, offset);
952   return new_rtx;
953 }
954
955 /* Adjust REG in-place so that it has mode MODE.  It is assumed that the
956    new register is a (possibly paradoxical) lowpart of the old one.  */
957
958 void
959 adjust_reg_mode (rtx reg, enum machine_mode mode)
960 {
961   update_reg_offset (reg, reg, byte_lowpart_offset (mode, GET_MODE (reg)));
962   PUT_MODE (reg, mode);
963 }
964
965 /* Copy REG's attributes from X, if X has any attributes.  If REG and X
966    have different modes, REG is a (possibly paradoxical) lowpart of X.  */
967
968 void
969 set_reg_attrs_from_value (rtx reg, rtx x)
970 {
971   int offset;
972
973   /* Hard registers can be reused for multiple purposes within the same
974      function, so setting REG_ATTRS, REG_POINTER and REG_POINTER_ALIGN
975      on them is wrong.  */
976   if (HARD_REGISTER_P (reg))
977     return;
978
979   offset = byte_lowpart_offset (GET_MODE (reg), GET_MODE (x));
980   if (MEM_P (x))
981     {
982       if (MEM_OFFSET (x) && GET_CODE (MEM_OFFSET (x)) == CONST_INT)
983         REG_ATTRS (reg)
984           = get_reg_attrs (MEM_EXPR (x), INTVAL (MEM_OFFSET (x)) + offset);
985       if (MEM_POINTER (x))
986         mark_reg_pointer (reg, 0);
987     }
988   else if (REG_P (x))
989     {
990       if (REG_ATTRS (x))
991         update_reg_offset (reg, x, offset);
992       if (REG_POINTER (x))
993         mark_reg_pointer (reg, REGNO_POINTER_ALIGN (REGNO (x)));
994     }
995 }
996
997 /* Generate a REG rtx for a new pseudo register, copying the mode
998    and attributes from X.  */
999
1000 rtx
1001 gen_reg_rtx_and_attrs (rtx x)
1002 {
1003   rtx reg = gen_reg_rtx (GET_MODE (x));
1004   set_reg_attrs_from_value (reg, x);
1005   return reg;
1006 }
1007
1008 /* Set the register attributes for registers contained in PARM_RTX.
1009    Use needed values from memory attributes of MEM.  */
1010
1011 void
1012 set_reg_attrs_for_parm (rtx parm_rtx, rtx mem)
1013 {
1014   if (REG_P (parm_rtx))
1015     set_reg_attrs_from_value (parm_rtx, mem);
1016   else if (GET_CODE (parm_rtx) == PARALLEL)
1017     {
1018       /* Check for a NULL entry in the first slot, used to indicate that the
1019          parameter goes both on the stack and in registers.  */
1020       int i = XEXP (XVECEXP (parm_rtx, 0, 0), 0) ? 0 : 1;
1021       for (; i < XVECLEN (parm_rtx, 0); i++)
1022         {
1023           rtx x = XVECEXP (parm_rtx, 0, i);
1024           if (REG_P (XEXP (x, 0)))
1025             REG_ATTRS (XEXP (x, 0))
1026               = get_reg_attrs (MEM_EXPR (mem),
1027                                INTVAL (XEXP (x, 1)));
1028         }
1029     }
1030 }
1031
1032 /* Set the REG_ATTRS for registers in value X, given that X represents
1033    decl T.  */
1034
1035 static void
1036 set_reg_attrs_for_decl_rtl (tree t, rtx x)
1037 {
1038   if (GET_CODE (x) == SUBREG)
1039     {
1040       gcc_assert (subreg_lowpart_p (x));
1041       x = SUBREG_REG (x);
1042     }
1043   if (REG_P (x))
1044     REG_ATTRS (x)
1045       = get_reg_attrs (t, byte_lowpart_offset (GET_MODE (x),
1046                                                DECL_MODE (t)));
1047   if (GET_CODE (x) == CONCAT)
1048     {
1049       if (REG_P (XEXP (x, 0)))
1050         REG_ATTRS (XEXP (x, 0)) = get_reg_attrs (t, 0);
1051       if (REG_P (XEXP (x, 1)))
1052         REG_ATTRS (XEXP (x, 1))
1053           = get_reg_attrs (t, GET_MODE_UNIT_SIZE (GET_MODE (XEXP (x, 0))));
1054     }
1055   if (GET_CODE (x) == PARALLEL)
1056     {
1057       int i, start;
1058
1059       /* Check for a NULL entry, used to indicate that the parameter goes
1060          both on the stack and in registers.  */
1061       if (XEXP (XVECEXP (x, 0, 0), 0))
1062         start = 0;
1063       else
1064         start = 1;
1065
1066       for (i = start; i < XVECLEN (x, 0); i++)
1067         {
1068           rtx y = XVECEXP (x, 0, i);
1069           if (REG_P (XEXP (y, 0)))
1070             REG_ATTRS (XEXP (y, 0)) = get_reg_attrs (t, INTVAL (XEXP (y, 1)));
1071         }
1072     }
1073 }
1074
1075 /* Assign the RTX X to declaration T.  */
1076
1077 void
1078 set_decl_rtl (tree t, rtx x)
1079 {
1080   DECL_WRTL_CHECK (t)->decl_with_rtl.rtl = x;
1081   if (x)
1082     set_reg_attrs_for_decl_rtl (t, x);
1083 }
1084
1085 /* Assign the RTX X to parameter declaration T.  BY_REFERENCE_P is true
1086    if the ABI requires the parameter to be passed by reference.  */
1087
1088 void
1089 set_decl_incoming_rtl (tree t, rtx x, bool by_reference_p)
1090 {
1091   DECL_INCOMING_RTL (t) = x;
1092   if (x && !by_reference_p)
1093     set_reg_attrs_for_decl_rtl (t, x);
1094 }
1095
1096 /* Identify REG (which may be a CONCAT) as a user register.  */
1097
1098 void
1099 mark_user_reg (rtx reg)
1100 {
1101   if (GET_CODE (reg) == CONCAT)
1102     {
1103       REG_USERVAR_P (XEXP (reg, 0)) = 1;
1104       REG_USERVAR_P (XEXP (reg, 1)) = 1;
1105     }
1106   else
1107     {
1108       gcc_assert (REG_P (reg));
1109       REG_USERVAR_P (reg) = 1;
1110     }
1111 }
1112
1113 /* Identify REG as a probable pointer register and show its alignment
1114    as ALIGN, if nonzero.  */
1115
1116 void
1117 mark_reg_pointer (rtx reg, int align)
1118 {
1119   if (! REG_POINTER (reg))
1120     {
1121       REG_POINTER (reg) = 1;
1122
1123       if (align)
1124         REGNO_POINTER_ALIGN (REGNO (reg)) = align;
1125     }
1126   else if (align && align < REGNO_POINTER_ALIGN (REGNO (reg)))
1127     /* We can no-longer be sure just how aligned this pointer is.  */
1128     REGNO_POINTER_ALIGN (REGNO (reg)) = align;
1129 }
1130
1131 /* Return 1 plus largest pseudo reg number used in the current function.  */
1132
1133 int
1134 max_reg_num (void)
1135 {
1136   return reg_rtx_no;
1137 }
1138
1139 /* Return 1 + the largest label number used so far in the current function.  */
1140
1141 int
1142 max_label_num (void)
1143 {
1144   return label_num;
1145 }
1146
1147 /* Return first label number used in this function (if any were used).  */
1148
1149 int
1150 get_first_label_num (void)
1151 {
1152   return first_label_num;
1153 }
1154
1155 /* If the rtx for label was created during the expansion of a nested
1156    function, then first_label_num won't include this label number.
1157    Fix this now so that array indices work later.  */
1158
1159 void
1160 maybe_set_first_label_num (rtx x)
1161 {
1162   if (CODE_LABEL_NUMBER (x) < first_label_num)
1163     first_label_num = CODE_LABEL_NUMBER (x);
1164 }
1165 \f
1166 /* Return a value representing some low-order bits of X, where the number
1167    of low-order bits is given by MODE.  Note that no conversion is done
1168    between floating-point and fixed-point values, rather, the bit
1169    representation is returned.
1170
1171    This function handles the cases in common between gen_lowpart, below,
1172    and two variants in cse.c and combine.c.  These are the cases that can
1173    be safely handled at all points in the compilation.
1174
1175    If this is not a case we can handle, return 0.  */
1176
1177 rtx
1178 gen_lowpart_common (enum machine_mode mode, rtx x)
1179 {
1180   int msize = GET_MODE_SIZE (mode);
1181   int xsize;
1182   int offset = 0;
1183   enum machine_mode innermode;
1184
1185   /* Unfortunately, this routine doesn't take a parameter for the mode of X,
1186      so we have to make one up.  Yuk.  */
1187   innermode = GET_MODE (x);
1188   if (GET_CODE (x) == CONST_INT
1189       && msize * BITS_PER_UNIT <= HOST_BITS_PER_WIDE_INT)
1190     innermode = mode_for_size (HOST_BITS_PER_WIDE_INT, MODE_INT, 0);
1191   else if (innermode == VOIDmode)
1192     innermode = mode_for_size (HOST_BITS_PER_WIDE_INT * 2, MODE_INT, 0);
1193   
1194   xsize = GET_MODE_SIZE (innermode);
1195
1196   gcc_assert (innermode != VOIDmode && innermode != BLKmode);
1197
1198   if (innermode == mode)
1199     return x;
1200
1201   /* MODE must occupy no more words than the mode of X.  */
1202   if ((msize + (UNITS_PER_WORD - 1)) / UNITS_PER_WORD
1203       > ((xsize + (UNITS_PER_WORD - 1)) / UNITS_PER_WORD))
1204     return 0;
1205
1206   /* Don't allow generating paradoxical FLOAT_MODE subregs.  */
1207   if (SCALAR_FLOAT_MODE_P (mode) && msize > xsize)
1208     return 0;
1209
1210   offset = subreg_lowpart_offset (mode, innermode);
1211
1212   if ((GET_CODE (x) == ZERO_EXTEND || GET_CODE (x) == SIGN_EXTEND)
1213       && (GET_MODE_CLASS (mode) == MODE_INT
1214           || GET_MODE_CLASS (mode) == MODE_PARTIAL_INT))
1215     {
1216       /* If we are getting the low-order part of something that has been
1217          sign- or zero-extended, we can either just use the object being
1218          extended or make a narrower extension.  If we want an even smaller
1219          piece than the size of the object being extended, call ourselves
1220          recursively.
1221
1222          This case is used mostly by combine and cse.  */
1223
1224       if (GET_MODE (XEXP (x, 0)) == mode)
1225         return XEXP (x, 0);
1226       else if (msize < GET_MODE_SIZE (GET_MODE (XEXP (x, 0))))
1227         return gen_lowpart_common (mode, XEXP (x, 0));
1228       else if (msize < xsize)
1229         return gen_rtx_fmt_e (GET_CODE (x), mode, XEXP (x, 0));
1230     }
1231   else if (GET_CODE (x) == SUBREG || REG_P (x)
1232            || GET_CODE (x) == CONCAT || GET_CODE (x) == CONST_VECTOR
1233            || GET_CODE (x) == CONST_DOUBLE || GET_CODE (x) == CONST_INT)
1234     return simplify_gen_subreg (mode, x, innermode, offset);
1235
1236   /* Otherwise, we can't do this.  */
1237   return 0;
1238 }
1239 \f
1240 rtx
1241 gen_highpart (enum machine_mode mode, rtx x)
1242 {
1243   unsigned int msize = GET_MODE_SIZE (mode);
1244   rtx result;
1245
1246   /* This case loses if X is a subreg.  To catch bugs early,
1247      complain if an invalid MODE is used even in other cases.  */
1248   gcc_assert (msize <= UNITS_PER_WORD
1249               || msize == (unsigned int) GET_MODE_UNIT_SIZE (GET_MODE (x)));
1250
1251   result = simplify_gen_subreg (mode, x, GET_MODE (x),
1252                                 subreg_highpart_offset (mode, GET_MODE (x)));
1253   gcc_assert (result);
1254   
1255   /* simplify_gen_subreg is not guaranteed to return a valid operand for
1256      the target if we have a MEM.  gen_highpart must return a valid operand,
1257      emitting code if necessary to do so.  */
1258   if (MEM_P (result))
1259     {
1260       result = validize_mem (result);
1261       gcc_assert (result);
1262     }
1263   
1264   return result;
1265 }
1266
1267 /* Like gen_highpart, but accept mode of EXP operand in case EXP can
1268    be VOIDmode constant.  */
1269 rtx
1270 gen_highpart_mode (enum machine_mode outermode, enum machine_mode innermode, rtx exp)
1271 {
1272   if (GET_MODE (exp) != VOIDmode)
1273     {
1274       gcc_assert (GET_MODE (exp) == innermode);
1275       return gen_highpart (outermode, exp);
1276     }
1277   return simplify_gen_subreg (outermode, exp, innermode,
1278                               subreg_highpart_offset (outermode, innermode));
1279 }
1280
1281 /* Return the SUBREG_BYTE for an OUTERMODE lowpart of an INNERMODE value.  */
1282
1283 unsigned int
1284 subreg_lowpart_offset (enum machine_mode outermode, enum machine_mode innermode)
1285 {
1286   unsigned int offset = 0;
1287   int difference = (GET_MODE_SIZE (innermode) - GET_MODE_SIZE (outermode));
1288
1289   if (difference > 0)
1290     {
1291       if (WORDS_BIG_ENDIAN)
1292         offset += (difference / UNITS_PER_WORD) * UNITS_PER_WORD;
1293       if (BYTES_BIG_ENDIAN)
1294         offset += difference % UNITS_PER_WORD;
1295     }
1296
1297   return offset;
1298 }
1299
1300 /* Return offset in bytes to get OUTERMODE high part
1301    of the value in mode INNERMODE stored in memory in target format.  */
1302 unsigned int
1303 subreg_highpart_offset (enum machine_mode outermode, enum machine_mode innermode)
1304 {
1305   unsigned int offset = 0;
1306   int difference = (GET_MODE_SIZE (innermode) - GET_MODE_SIZE (outermode));
1307
1308   gcc_assert (GET_MODE_SIZE (innermode) >= GET_MODE_SIZE (outermode));
1309
1310   if (difference > 0)
1311     {
1312       if (! WORDS_BIG_ENDIAN)
1313         offset += (difference / UNITS_PER_WORD) * UNITS_PER_WORD;
1314       if (! BYTES_BIG_ENDIAN)
1315         offset += difference % UNITS_PER_WORD;
1316     }
1317
1318   return offset;
1319 }
1320
1321 /* Return 1 iff X, assumed to be a SUBREG,
1322    refers to the least significant part of its containing reg.
1323    If X is not a SUBREG, always return 1 (it is its own low part!).  */
1324
1325 int
1326 subreg_lowpart_p (const_rtx x)
1327 {
1328   if (GET_CODE (x) != SUBREG)
1329     return 1;
1330   else if (GET_MODE (SUBREG_REG (x)) == VOIDmode)
1331     return 0;
1332
1333   return (subreg_lowpart_offset (GET_MODE (x), GET_MODE (SUBREG_REG (x)))
1334           == SUBREG_BYTE (x));
1335 }
1336 \f
1337 /* Return subword OFFSET of operand OP.
1338    The word number, OFFSET, is interpreted as the word number starting
1339    at the low-order address.  OFFSET 0 is the low-order word if not
1340    WORDS_BIG_ENDIAN, otherwise it is the high-order word.
1341
1342    If we cannot extract the required word, we return zero.  Otherwise,
1343    an rtx corresponding to the requested word will be returned.
1344
1345    VALIDATE_ADDRESS is nonzero if the address should be validated.  Before
1346    reload has completed, a valid address will always be returned.  After
1347    reload, if a valid address cannot be returned, we return zero.
1348
1349    If VALIDATE_ADDRESS is zero, we simply form the required address; validating
1350    it is the responsibility of the caller.
1351
1352    MODE is the mode of OP in case it is a CONST_INT.
1353
1354    ??? This is still rather broken for some cases.  The problem for the
1355    moment is that all callers of this thing provide no 'goal mode' to
1356    tell us to work with.  This exists because all callers were written
1357    in a word based SUBREG world.
1358    Now use of this function can be deprecated by simplify_subreg in most
1359    cases.
1360  */
1361
1362 rtx
1363 operand_subword (rtx op, unsigned int offset, int validate_address, enum machine_mode mode)
1364 {
1365   if (mode == VOIDmode)
1366     mode = GET_MODE (op);
1367
1368   gcc_assert (mode != VOIDmode);
1369
1370   /* If OP is narrower than a word, fail.  */
1371   if (mode != BLKmode
1372       && (GET_MODE_SIZE (mode) < UNITS_PER_WORD))
1373     return 0;
1374
1375   /* If we want a word outside OP, return zero.  */
1376   if (mode != BLKmode
1377       && (offset + 1) * UNITS_PER_WORD > GET_MODE_SIZE (mode))
1378     return const0_rtx;
1379
1380   /* Form a new MEM at the requested address.  */
1381   if (MEM_P (op))
1382     {
1383       rtx new_rtx = adjust_address_nv (op, word_mode, offset * UNITS_PER_WORD);
1384
1385       if (! validate_address)
1386         return new_rtx;
1387
1388       else if (reload_completed)
1389         {
1390           if (! strict_memory_address_p (word_mode, XEXP (new_rtx, 0)))
1391             return 0;
1392         }
1393       else
1394         return replace_equiv_address (new_rtx, XEXP (new_rtx, 0));
1395     }
1396
1397   /* Rest can be handled by simplify_subreg.  */
1398   return simplify_gen_subreg (word_mode, op, mode, (offset * UNITS_PER_WORD));
1399 }
1400
1401 /* Similar to `operand_subword', but never return 0.  If we can't
1402    extract the required subword, put OP into a register and try again.
1403    The second attempt must succeed.  We always validate the address in
1404    this case.
1405
1406    MODE is the mode of OP, in case it is CONST_INT.  */
1407
1408 rtx
1409 operand_subword_force (rtx op, unsigned int offset, enum machine_mode mode)
1410 {
1411   rtx result = operand_subword (op, offset, 1, mode);
1412
1413   if (result)
1414     return result;
1415
1416   if (mode != BLKmode && mode != VOIDmode)
1417     {
1418       /* If this is a register which can not be accessed by words, copy it
1419          to a pseudo register.  */
1420       if (REG_P (op))
1421         op = copy_to_reg (op);
1422       else
1423         op = force_reg (mode, op);
1424     }
1425
1426   result = operand_subword (op, offset, 1, mode);
1427   gcc_assert (result);
1428
1429   return result;
1430 }
1431 \f
1432 /* Within a MEM_EXPR, we care about either (1) a component ref of a decl,
1433    or (2) a component ref of something variable.  Represent the later with
1434    a NULL expression.  */
1435
1436 static tree
1437 component_ref_for_mem_expr (tree ref)
1438 {
1439   tree inner = TREE_OPERAND (ref, 0);
1440
1441   if (TREE_CODE (inner) == COMPONENT_REF)
1442     inner = component_ref_for_mem_expr (inner);
1443   else
1444     {
1445       /* Now remove any conversions: they don't change what the underlying
1446          object is.  Likewise for SAVE_EXPR.  */
1447       while (CONVERT_EXPR_P (inner)
1448              || TREE_CODE (inner) == VIEW_CONVERT_EXPR
1449              || TREE_CODE (inner) == SAVE_EXPR)
1450         inner = TREE_OPERAND (inner, 0);
1451
1452       if (! DECL_P (inner))
1453         inner = NULL_TREE;
1454     }
1455
1456   if (inner == TREE_OPERAND (ref, 0))
1457     return ref;
1458   else
1459     return build3 (COMPONENT_REF, TREE_TYPE (ref), inner,
1460                    TREE_OPERAND (ref, 1), NULL_TREE);
1461 }
1462
1463 /* Returns 1 if both MEM_EXPR can be considered equal
1464    and 0 otherwise.  */
1465
1466 int
1467 mem_expr_equal_p (const_tree expr1, const_tree expr2)
1468 {
1469   if (expr1 == expr2)
1470     return 1;
1471
1472   if (! expr1 || ! expr2)
1473     return 0;
1474
1475   if (TREE_CODE (expr1) != TREE_CODE (expr2))
1476     return 0;
1477
1478   if (TREE_CODE (expr1) == COMPONENT_REF)
1479     return 
1480       mem_expr_equal_p (TREE_OPERAND (expr1, 0),
1481                         TREE_OPERAND (expr2, 0))
1482       && mem_expr_equal_p (TREE_OPERAND (expr1, 1), /* field decl */
1483                            TREE_OPERAND (expr2, 1));
1484   
1485   if (INDIRECT_REF_P (expr1))
1486     return mem_expr_equal_p (TREE_OPERAND (expr1, 0),
1487                              TREE_OPERAND (expr2, 0));
1488
1489   /* ARRAY_REFs, ARRAY_RANGE_REFs and BIT_FIELD_REFs should already
1490               have been resolved here.  */
1491   gcc_assert (DECL_P (expr1));
1492   
1493   /* Decls with different pointers can't be equal.  */
1494   return 0;
1495 }
1496
1497 /* Return OFFSET if XEXP (MEM, 0) - OFFSET is known to be ALIGN
1498    bits aligned for 0 <= OFFSET < ALIGN / BITS_PER_UNIT, or
1499    -1 if not known.  */
1500
1501 int
1502 get_mem_align_offset (rtx mem, int align)
1503 {
1504   tree expr;
1505   unsigned HOST_WIDE_INT offset;
1506
1507   /* This function can't use
1508      if (!MEM_EXPR (mem) || !MEM_OFFSET (mem)
1509          || !CONST_INT_P (MEM_OFFSET (mem))
1510          || (get_object_alignment (MEM_EXPR (mem), MEM_ALIGN (mem), align)
1511              < align))
1512        return -1;
1513      else
1514        return (- INTVAL (MEM_OFFSET (mem))) & (align / BITS_PER_UNIT - 1);
1515      for two reasons:
1516      - COMPONENT_REFs in MEM_EXPR can have NULL first operand,
1517        for <variable>.  get_inner_reference doesn't handle it and
1518        even if it did, the alignment in that case needs to be determined
1519        from DECL_FIELD_CONTEXT's TYPE_ALIGN.
1520      - it would do suboptimal job for COMPONENT_REFs, even if MEM_EXPR
1521        isn't sufficiently aligned, the object it is in might be.  */
1522   gcc_assert (MEM_P (mem));
1523   expr = MEM_EXPR (mem);
1524   if (expr == NULL_TREE
1525       || MEM_OFFSET (mem) == NULL_RTX
1526       || !CONST_INT_P (MEM_OFFSET (mem)))
1527     return -1;
1528
1529   offset = INTVAL (MEM_OFFSET (mem));
1530   if (DECL_P (expr))
1531     {
1532       if (DECL_ALIGN (expr) < align)
1533         return -1;
1534     }
1535   else if (INDIRECT_REF_P (expr))
1536     {
1537       if (TYPE_ALIGN (TREE_TYPE (expr)) < (unsigned int) align)
1538         return -1;
1539     }
1540   else if (TREE_CODE (expr) == COMPONENT_REF)
1541     {
1542       while (1)
1543         {
1544           tree inner = TREE_OPERAND (expr, 0);
1545           tree field = TREE_OPERAND (expr, 1);
1546           tree byte_offset = component_ref_field_offset (expr);
1547           tree bit_offset = DECL_FIELD_BIT_OFFSET (field);
1548
1549           if (!byte_offset
1550               || !host_integerp (byte_offset, 1)
1551               || !host_integerp (bit_offset, 1))
1552             return -1;
1553
1554           offset += tree_low_cst (byte_offset, 1);
1555           offset += tree_low_cst (bit_offset, 1) / BITS_PER_UNIT;
1556
1557           if (inner == NULL_TREE)
1558             {
1559               if (TYPE_ALIGN (DECL_FIELD_CONTEXT (field))
1560                   < (unsigned int) align)
1561                 return -1;
1562               break;
1563             }
1564           else if (DECL_P (inner))
1565             {
1566               if (DECL_ALIGN (inner) < align)
1567                 return -1;
1568               break;
1569             }
1570           else if (TREE_CODE (inner) != COMPONENT_REF)
1571             return -1;
1572           expr = inner;
1573         }
1574     }
1575   else
1576     return -1;
1577
1578   return offset & ((align / BITS_PER_UNIT) - 1);
1579 }
1580
1581 /* Given REF (a MEM) and T, either the type of X or the expression
1582    corresponding to REF, set the memory attributes.  OBJECTP is nonzero
1583    if we are making a new object of this type.  BITPOS is nonzero if
1584    there is an offset outstanding on T that will be applied later.  */
1585
1586 void
1587 set_mem_attributes_minus_bitpos (rtx ref, tree t, int objectp,
1588                                  HOST_WIDE_INT bitpos)
1589 {
1590   alias_set_type alias = MEM_ALIAS_SET (ref);
1591   tree expr = MEM_EXPR (ref);
1592   rtx offset = MEM_OFFSET (ref);
1593   rtx size = MEM_SIZE (ref);
1594   unsigned int align = MEM_ALIGN (ref);
1595   HOST_WIDE_INT apply_bitpos = 0;
1596   tree type;
1597
1598   /* It can happen that type_for_mode was given a mode for which there
1599      is no language-level type.  In which case it returns NULL, which
1600      we can see here.  */
1601   if (t == NULL_TREE)
1602     return;
1603
1604   type = TYPE_P (t) ? t : TREE_TYPE (t);
1605   if (type == error_mark_node)
1606     return;
1607
1608   /* If we have already set DECL_RTL = ref, get_alias_set will get the
1609      wrong answer, as it assumes that DECL_RTL already has the right alias
1610      info.  Callers should not set DECL_RTL until after the call to
1611      set_mem_attributes.  */
1612   gcc_assert (!DECL_P (t) || ref != DECL_RTL_IF_SET (t));
1613
1614   /* Get the alias set from the expression or type (perhaps using a
1615      front-end routine) and use it.  */
1616   alias = get_alias_set (t);
1617
1618   MEM_VOLATILE_P (ref) |= TYPE_VOLATILE (type);
1619   MEM_IN_STRUCT_P (ref)
1620     = AGGREGATE_TYPE_P (type) || TREE_CODE (type) == COMPLEX_TYPE;
1621   MEM_POINTER (ref) = POINTER_TYPE_P (type);
1622
1623   /* If we are making an object of this type, or if this is a DECL, we know
1624      that it is a scalar if the type is not an aggregate.  */
1625   if ((objectp || DECL_P (t))
1626       && ! AGGREGATE_TYPE_P (type)
1627       && TREE_CODE (type) != COMPLEX_TYPE)
1628     MEM_SCALAR_P (ref) = 1;
1629
1630   /* We can set the alignment from the type if we are making an object,
1631      this is an INDIRECT_REF, or if TYPE_ALIGN_OK.  */
1632   if (objectp || TREE_CODE (t) == INDIRECT_REF 
1633       || TREE_CODE (t) == ALIGN_INDIRECT_REF 
1634       || TYPE_ALIGN_OK (type))
1635     align = MAX (align, TYPE_ALIGN (type));
1636   else 
1637     if (TREE_CODE (t) == MISALIGNED_INDIRECT_REF)
1638       {
1639         if (integer_zerop (TREE_OPERAND (t, 1)))
1640           /* We don't know anything about the alignment.  */
1641           align = BITS_PER_UNIT;
1642         else
1643           align = tree_low_cst (TREE_OPERAND (t, 1), 1);
1644       }
1645
1646   /* If the size is known, we can set that.  */
1647   if (TYPE_SIZE_UNIT (type) && host_integerp (TYPE_SIZE_UNIT (type), 1))
1648     size = GEN_INT (tree_low_cst (TYPE_SIZE_UNIT (type), 1));
1649
1650   /* If T is not a type, we may be able to deduce some more information about
1651      the expression.  */
1652   if (! TYPE_P (t))
1653     {
1654       tree base;
1655       bool align_computed = false;
1656
1657       if (TREE_THIS_VOLATILE (t))
1658         MEM_VOLATILE_P (ref) = 1;
1659
1660       /* Now remove any conversions: they don't change what the underlying
1661          object is.  Likewise for SAVE_EXPR.  */
1662       while (CONVERT_EXPR_P (t)
1663              || TREE_CODE (t) == VIEW_CONVERT_EXPR
1664              || TREE_CODE (t) == SAVE_EXPR)
1665         t = TREE_OPERAND (t, 0);
1666
1667       /* We may look through structure-like accesses for the purposes of
1668          examining TREE_THIS_NOTRAP, but not array-like accesses.  */
1669       base = t;
1670       while (TREE_CODE (base) == COMPONENT_REF
1671              || TREE_CODE (base) == REALPART_EXPR
1672              || TREE_CODE (base) == IMAGPART_EXPR
1673              || TREE_CODE (base) == BIT_FIELD_REF)
1674         base = TREE_OPERAND (base, 0);
1675
1676       if (DECL_P (base))
1677         {
1678           if (CODE_CONTAINS_STRUCT (TREE_CODE (base), TS_DECL_WITH_VIS))
1679             MEM_NOTRAP_P (ref) = !DECL_WEAK (base);
1680           else
1681             MEM_NOTRAP_P (ref) = 1;
1682         }
1683       else
1684         MEM_NOTRAP_P (ref) = TREE_THIS_NOTRAP (base);
1685
1686       base = get_base_address (base);
1687       if (base && DECL_P (base)
1688           && TREE_READONLY (base)
1689           && (TREE_STATIC (base) || DECL_EXTERNAL (base)))
1690         {
1691           tree base_type = TREE_TYPE (base);
1692           gcc_assert (!(base_type && TYPE_NEEDS_CONSTRUCTING (base_type))
1693                       || DECL_ARTIFICIAL (base));
1694           MEM_READONLY_P (ref) = 1;
1695         }
1696
1697       /* If this expression uses it's parent's alias set, mark it such
1698          that we won't change it.  */
1699       if (component_uses_parent_alias_set (t))
1700         MEM_KEEP_ALIAS_SET_P (ref) = 1;
1701
1702       /* If this is a decl, set the attributes of the MEM from it.  */
1703       if (DECL_P (t))
1704         {
1705           expr = t;
1706           offset = const0_rtx;
1707           apply_bitpos = bitpos;
1708           size = (DECL_SIZE_UNIT (t)
1709                   && host_integerp (DECL_SIZE_UNIT (t), 1)
1710                   ? GEN_INT (tree_low_cst (DECL_SIZE_UNIT (t), 1)) : 0);
1711           align = DECL_ALIGN (t);
1712           align_computed = true;
1713         }
1714
1715       /* If this is a constant, we know the alignment.  */
1716       else if (CONSTANT_CLASS_P (t))
1717         {
1718           align = TYPE_ALIGN (type);
1719 #ifdef CONSTANT_ALIGNMENT
1720           align = CONSTANT_ALIGNMENT (t, align);
1721 #endif
1722           align_computed = true;
1723         }
1724
1725       /* If this is a field reference and not a bit-field, record it.  */
1726       /* ??? There is some information that can be gleaned from bit-fields,
1727          such as the word offset in the structure that might be modified.
1728          But skip it for now.  */
1729       else if (TREE_CODE (t) == COMPONENT_REF
1730                && ! DECL_BIT_FIELD (TREE_OPERAND (t, 1)))
1731         {
1732           expr = component_ref_for_mem_expr (t);
1733           offset = const0_rtx;
1734           apply_bitpos = bitpos;
1735           /* ??? Any reason the field size would be different than
1736              the size we got from the type?  */
1737         }
1738
1739       /* If this is an array reference, look for an outer field reference.  */
1740       else if (TREE_CODE (t) == ARRAY_REF)
1741         {
1742           tree off_tree = size_zero_node;
1743           /* We can't modify t, because we use it at the end of the
1744              function.  */
1745           tree t2 = t;
1746
1747           do
1748             {
1749               tree index = TREE_OPERAND (t2, 1);
1750               tree low_bound = array_ref_low_bound (t2);
1751               tree unit_size = array_ref_element_size (t2);
1752
1753               /* We assume all arrays have sizes that are a multiple of a byte.
1754                  First subtract the lower bound, if any, in the type of the
1755                  index, then convert to sizetype and multiply by the size of
1756                  the array element.  */
1757               if (! integer_zerop (low_bound))
1758                 index = fold_build2 (MINUS_EXPR, TREE_TYPE (index),
1759                                      index, low_bound);
1760
1761               off_tree = size_binop (PLUS_EXPR,
1762                                      size_binop (MULT_EXPR,
1763                                                  fold_convert (sizetype,
1764                                                                index),
1765                                                  unit_size),
1766                                      off_tree);
1767               t2 = TREE_OPERAND (t2, 0);
1768             }
1769           while (TREE_CODE (t2) == ARRAY_REF);
1770
1771           if (DECL_P (t2))
1772             {
1773               expr = t2;
1774               offset = NULL;
1775               if (host_integerp (off_tree, 1))
1776                 {
1777                   HOST_WIDE_INT ioff = tree_low_cst (off_tree, 1);
1778                   HOST_WIDE_INT aoff = (ioff & -ioff) * BITS_PER_UNIT;
1779                   align = DECL_ALIGN (t2);
1780                   if (aoff && (unsigned HOST_WIDE_INT) aoff < align)
1781                     align = aoff;
1782                   align_computed = true;
1783                   offset = GEN_INT (ioff);
1784                   apply_bitpos = bitpos;
1785                 }
1786             }
1787           else if (TREE_CODE (t2) == COMPONENT_REF)
1788             {
1789               expr = component_ref_for_mem_expr (t2);
1790               if (host_integerp (off_tree, 1))
1791                 {
1792                   offset = GEN_INT (tree_low_cst (off_tree, 1));
1793                   apply_bitpos = bitpos;
1794                 }
1795               /* ??? Any reason the field size would be different than
1796                  the size we got from the type?  */
1797             }
1798           else if (flag_argument_noalias > 1
1799                    && (INDIRECT_REF_P (t2))
1800                    && TREE_CODE (TREE_OPERAND (t2, 0)) == PARM_DECL)
1801             {
1802               expr = t2;
1803               offset = NULL;
1804             }
1805         }
1806
1807       /* If this is a Fortran indirect argument reference, record the
1808          parameter decl.  */
1809       else if (flag_argument_noalias > 1
1810                && (INDIRECT_REF_P (t))
1811                && TREE_CODE (TREE_OPERAND (t, 0)) == PARM_DECL)
1812         {
1813           expr = t;
1814           offset = NULL;
1815         }
1816
1817       if (!align_computed && !INDIRECT_REF_P (t))
1818         {
1819           unsigned int obj_align
1820             = get_object_alignment (t, align, BIGGEST_ALIGNMENT);
1821           align = MAX (align, obj_align);
1822         }
1823     }
1824
1825   /* If we modified OFFSET based on T, then subtract the outstanding
1826      bit position offset.  Similarly, increase the size of the accessed
1827      object to contain the negative offset.  */
1828   if (apply_bitpos)
1829     {
1830       offset = plus_constant (offset, -(apply_bitpos / BITS_PER_UNIT));
1831       if (size)
1832         size = plus_constant (size, apply_bitpos / BITS_PER_UNIT);
1833     }
1834
1835   if (TREE_CODE (t) == ALIGN_INDIRECT_REF)
1836     {
1837       /* Force EXPR and OFFSET to NULL, since we don't know exactly what
1838          we're overlapping.  */
1839       offset = NULL;
1840       expr = NULL;
1841     }
1842
1843   /* Now set the attributes we computed above.  */
1844   MEM_ATTRS (ref)
1845     = get_mem_attrs (alias, expr, offset, size, align, GET_MODE (ref));
1846
1847   /* If this is already known to be a scalar or aggregate, we are done.  */
1848   if (MEM_IN_STRUCT_P (ref) || MEM_SCALAR_P (ref))
1849     return;
1850
1851   /* If it is a reference into an aggregate, this is part of an aggregate.
1852      Otherwise we don't know.  */
1853   else if (TREE_CODE (t) == COMPONENT_REF || TREE_CODE (t) == ARRAY_REF
1854            || TREE_CODE (t) == ARRAY_RANGE_REF
1855            || TREE_CODE (t) == BIT_FIELD_REF)
1856     MEM_IN_STRUCT_P (ref) = 1;
1857 }
1858
1859 void
1860 set_mem_attributes (rtx ref, tree t, int objectp)
1861 {
1862   set_mem_attributes_minus_bitpos (ref, t, objectp, 0);
1863 }
1864
1865 /* Set MEM to the decl that REG refers to.  */
1866
1867 void
1868 set_mem_attrs_from_reg (rtx mem, rtx reg)
1869 {
1870   MEM_ATTRS (mem)
1871     = get_mem_attrs (MEM_ALIAS_SET (mem), REG_EXPR (reg),
1872                      GEN_INT (REG_OFFSET (reg)),
1873                      MEM_SIZE (mem), MEM_ALIGN (mem), GET_MODE (mem));
1874 }
1875
1876 /* Set the alias set of MEM to SET.  */
1877
1878 void
1879 set_mem_alias_set (rtx mem, alias_set_type set)
1880 {
1881 #ifdef ENABLE_CHECKING
1882   /* If the new and old alias sets don't conflict, something is wrong.  */
1883   gcc_assert (alias_sets_conflict_p (set, MEM_ALIAS_SET (mem)));
1884 #endif
1885
1886   MEM_ATTRS (mem) = get_mem_attrs (set, MEM_EXPR (mem), MEM_OFFSET (mem),
1887                                    MEM_SIZE (mem), MEM_ALIGN (mem),
1888                                    GET_MODE (mem));
1889 }
1890
1891 /* Set the alignment of MEM to ALIGN bits.  */
1892
1893 void
1894 set_mem_align (rtx mem, unsigned int align)
1895 {
1896   MEM_ATTRS (mem) = get_mem_attrs (MEM_ALIAS_SET (mem), MEM_EXPR (mem),
1897                                    MEM_OFFSET (mem), MEM_SIZE (mem), align,
1898                                    GET_MODE (mem));
1899 }
1900
1901 /* Set the expr for MEM to EXPR.  */
1902
1903 void
1904 set_mem_expr (rtx mem, tree expr)
1905 {
1906   MEM_ATTRS (mem)
1907     = get_mem_attrs (MEM_ALIAS_SET (mem), expr, MEM_OFFSET (mem),
1908                      MEM_SIZE (mem), MEM_ALIGN (mem), GET_MODE (mem));
1909 }
1910
1911 /* Set the offset of MEM to OFFSET.  */
1912
1913 void
1914 set_mem_offset (rtx mem, rtx offset)
1915 {
1916   MEM_ATTRS (mem) = get_mem_attrs (MEM_ALIAS_SET (mem), MEM_EXPR (mem),
1917                                    offset, MEM_SIZE (mem), MEM_ALIGN (mem),
1918                                    GET_MODE (mem));
1919 }
1920
1921 /* Set the size of MEM to SIZE.  */
1922
1923 void
1924 set_mem_size (rtx mem, rtx size)
1925 {
1926   MEM_ATTRS (mem) = get_mem_attrs (MEM_ALIAS_SET (mem), MEM_EXPR (mem),
1927                                    MEM_OFFSET (mem), size, MEM_ALIGN (mem),
1928                                    GET_MODE (mem));
1929 }
1930 \f
1931 /* Return a memory reference like MEMREF, but with its mode changed to MODE
1932    and its address changed to ADDR.  (VOIDmode means don't change the mode.
1933    NULL for ADDR means don't change the address.)  VALIDATE is nonzero if the
1934    returned memory location is required to be valid.  The memory
1935    attributes are not changed.  */
1936
1937 static rtx
1938 change_address_1 (rtx memref, enum machine_mode mode, rtx addr, int validate)
1939 {
1940   rtx new_rtx;
1941
1942   gcc_assert (MEM_P (memref));
1943   if (mode == VOIDmode)
1944     mode = GET_MODE (memref);
1945   if (addr == 0)
1946     addr = XEXP (memref, 0);
1947   if (mode == GET_MODE (memref) && addr == XEXP (memref, 0)
1948       && (!validate || memory_address_p (mode, addr)))
1949     return memref;
1950
1951   if (validate)
1952     {
1953       if (reload_in_progress || reload_completed)
1954         gcc_assert (memory_address_p (mode, addr));
1955       else
1956         addr = memory_address (mode, addr);
1957     }
1958
1959   if (rtx_equal_p (addr, XEXP (memref, 0)) && mode == GET_MODE (memref))
1960     return memref;
1961
1962   new_rtx = gen_rtx_MEM (mode, addr);
1963   MEM_COPY_ATTRIBUTES (new_rtx, memref);
1964   return new_rtx;
1965 }
1966
1967 /* Like change_address_1 with VALIDATE nonzero, but we are not saying in what
1968    way we are changing MEMREF, so we only preserve the alias set.  */
1969
1970 rtx
1971 change_address (rtx memref, enum machine_mode mode, rtx addr)
1972 {
1973   rtx new_rtx = change_address_1 (memref, mode, addr, 1), size;
1974   enum machine_mode mmode = GET_MODE (new_rtx);
1975   unsigned int align;
1976
1977   size = mmode == BLKmode ? 0 : GEN_INT (GET_MODE_SIZE (mmode));
1978   align = mmode == BLKmode ? BITS_PER_UNIT : GET_MODE_ALIGNMENT (mmode);
1979
1980   /* If there are no changes, just return the original memory reference.  */
1981   if (new_rtx == memref)
1982     {
1983       if (MEM_ATTRS (memref) == 0
1984           || (MEM_EXPR (memref) == NULL
1985               && MEM_OFFSET (memref) == NULL
1986               && MEM_SIZE (memref) == size
1987               && MEM_ALIGN (memref) == align))
1988         return new_rtx;
1989
1990       new_rtx = gen_rtx_MEM (mmode, XEXP (memref, 0));
1991       MEM_COPY_ATTRIBUTES (new_rtx, memref);
1992     }
1993
1994   MEM_ATTRS (new_rtx)
1995     = get_mem_attrs (MEM_ALIAS_SET (memref), 0, 0, size, align, mmode);
1996
1997   return new_rtx;
1998 }
1999
2000 /* Return a memory reference like MEMREF, but with its mode changed
2001    to MODE and its address offset by OFFSET bytes.  If VALIDATE is
2002    nonzero, the memory address is forced to be valid.
2003    If ADJUST is zero, OFFSET is only used to update MEM_ATTRS
2004    and caller is responsible for adjusting MEMREF base register.  */
2005
2006 rtx
2007 adjust_address_1 (rtx memref, enum machine_mode mode, HOST_WIDE_INT offset,
2008                   int validate, int adjust)
2009 {
2010   rtx addr = XEXP (memref, 0);
2011   rtx new_rtx;
2012   rtx memoffset = MEM_OFFSET (memref);
2013   rtx size = 0;
2014   unsigned int memalign = MEM_ALIGN (memref);
2015   int pbits;
2016
2017   /* If there are no changes, just return the original memory reference.  */
2018   if (mode == GET_MODE (memref) && !offset
2019       && (!validate || memory_address_p (mode, addr)))
2020     return memref;
2021
2022   /* ??? Prefer to create garbage instead of creating shared rtl.
2023      This may happen even if offset is nonzero -- consider
2024      (plus (plus reg reg) const_int) -- so do this always.  */
2025   addr = copy_rtx (addr);
2026
2027   /* Convert a possibly large offset to a signed value within the
2028      range of the target address space.  */
2029   pbits = GET_MODE_BITSIZE (Pmode);
2030   if (HOST_BITS_PER_WIDE_INT > pbits)
2031     {
2032       int shift = HOST_BITS_PER_WIDE_INT - pbits;
2033       offset = (((HOST_WIDE_INT) ((unsigned HOST_WIDE_INT) offset << shift))
2034                 >> shift);
2035     }
2036
2037   if (adjust)
2038     {
2039       /* If MEMREF is a LO_SUM and the offset is within the alignment of the
2040          object, we can merge it into the LO_SUM.  */
2041       if (GET_MODE (memref) != BLKmode && GET_CODE (addr) == LO_SUM
2042           && offset >= 0
2043           && (unsigned HOST_WIDE_INT) offset
2044               < GET_MODE_ALIGNMENT (GET_MODE (memref)) / BITS_PER_UNIT)
2045         addr = gen_rtx_LO_SUM (Pmode, XEXP (addr, 0),
2046                                plus_constant (XEXP (addr, 1), offset));
2047       else
2048         addr = plus_constant (addr, offset);
2049     }
2050
2051   new_rtx = change_address_1 (memref, mode, addr, validate);
2052
2053   /* If the address is a REG, change_address_1 rightfully returns memref,
2054      but this would destroy memref's MEM_ATTRS.  */
2055   if (new_rtx == memref && offset != 0)
2056     new_rtx = copy_rtx (new_rtx);
2057
2058   /* Compute the new values of the memory attributes due to this adjustment.
2059      We add the offsets and update the alignment.  */
2060   if (memoffset)
2061     memoffset = GEN_INT (offset + INTVAL (memoffset));
2062
2063   /* Compute the new alignment by taking the MIN of the alignment and the
2064      lowest-order set bit in OFFSET, but don't change the alignment if OFFSET
2065      if zero.  */
2066   if (offset != 0)
2067     memalign
2068       = MIN (memalign,
2069              (unsigned HOST_WIDE_INT) (offset & -offset) * BITS_PER_UNIT);
2070
2071   /* We can compute the size in a number of ways.  */
2072   if (GET_MODE (new_rtx) != BLKmode)
2073     size = GEN_INT (GET_MODE_SIZE (GET_MODE (new_rtx)));
2074   else if (MEM_SIZE (memref))
2075     size = plus_constant (MEM_SIZE (memref), -offset);
2076
2077   MEM_ATTRS (new_rtx) = get_mem_attrs (MEM_ALIAS_SET (memref), MEM_EXPR (memref),
2078                                    memoffset, size, memalign, GET_MODE (new_rtx));
2079
2080   /* At some point, we should validate that this offset is within the object,
2081      if all the appropriate values are known.  */
2082   return new_rtx;
2083 }
2084
2085 /* Return a memory reference like MEMREF, but with its mode changed
2086    to MODE and its address changed to ADDR, which is assumed to be
2087    MEMREF offset by OFFSET bytes.  If VALIDATE is
2088    nonzero, the memory address is forced to be valid.  */
2089
2090 rtx
2091 adjust_automodify_address_1 (rtx memref, enum machine_mode mode, rtx addr,
2092                              HOST_WIDE_INT offset, int validate)
2093 {
2094   memref = change_address_1 (memref, VOIDmode, addr, validate);
2095   return adjust_address_1 (memref, mode, offset, validate, 0);
2096 }
2097
2098 /* Return a memory reference like MEMREF, but whose address is changed by
2099    adding OFFSET, an RTX, to it.  POW2 is the highest power of two factor
2100    known to be in OFFSET (possibly 1).  */
2101
2102 rtx
2103 offset_address (rtx memref, rtx offset, unsigned HOST_WIDE_INT pow2)
2104 {
2105   rtx new_rtx, addr = XEXP (memref, 0);
2106
2107   new_rtx = simplify_gen_binary (PLUS, Pmode, addr, offset);
2108
2109   /* At this point we don't know _why_ the address is invalid.  It
2110      could have secondary memory references, multiplies or anything.
2111
2112      However, if we did go and rearrange things, we can wind up not
2113      being able to recognize the magic around pic_offset_table_rtx.
2114      This stuff is fragile, and is yet another example of why it is
2115      bad to expose PIC machinery too early.  */
2116   if (! memory_address_p (GET_MODE (memref), new_rtx)
2117       && GET_CODE (addr) == PLUS
2118       && XEXP (addr, 0) == pic_offset_table_rtx)
2119     {
2120       addr = force_reg (GET_MODE (addr), addr);
2121       new_rtx = simplify_gen_binary (PLUS, Pmode, addr, offset);
2122     }
2123
2124   update_temp_slot_address (XEXP (memref, 0), new_rtx);
2125   new_rtx = change_address_1 (memref, VOIDmode, new_rtx, 1);
2126
2127   /* If there are no changes, just return the original memory reference.  */
2128   if (new_rtx == memref)
2129     return new_rtx;
2130
2131   /* Update the alignment to reflect the offset.  Reset the offset, which
2132      we don't know.  */
2133   MEM_ATTRS (new_rtx)
2134     = get_mem_attrs (MEM_ALIAS_SET (memref), MEM_EXPR (memref), 0, 0,
2135                      MIN (MEM_ALIGN (memref), pow2 * BITS_PER_UNIT),
2136                      GET_MODE (new_rtx));
2137   return new_rtx;
2138 }
2139
2140 /* Return a memory reference like MEMREF, but with its address changed to
2141    ADDR.  The caller is asserting that the actual piece of memory pointed
2142    to is the same, just the form of the address is being changed, such as
2143    by putting something into a register.  */
2144
2145 rtx
2146 replace_equiv_address (rtx memref, rtx addr)
2147 {
2148   /* change_address_1 copies the memory attribute structure without change
2149      and that's exactly what we want here.  */
2150   update_temp_slot_address (XEXP (memref, 0), addr);
2151   return change_address_1 (memref, VOIDmode, addr, 1);
2152 }
2153
2154 /* Likewise, but the reference is not required to be valid.  */
2155
2156 rtx
2157 replace_equiv_address_nv (rtx memref, rtx addr)
2158 {
2159   return change_address_1 (memref, VOIDmode, addr, 0);
2160 }
2161
2162 /* Return a memory reference like MEMREF, but with its mode widened to
2163    MODE and offset by OFFSET.  This would be used by targets that e.g.
2164    cannot issue QImode memory operations and have to use SImode memory
2165    operations plus masking logic.  */
2166
2167 rtx
2168 widen_memory_access (rtx memref, enum machine_mode mode, HOST_WIDE_INT offset)
2169 {
2170   rtx new_rtx = adjust_address_1 (memref, mode, offset, 1, 1);
2171   tree expr = MEM_EXPR (new_rtx);
2172   rtx memoffset = MEM_OFFSET (new_rtx);
2173   unsigned int size = GET_MODE_SIZE (mode);
2174
2175   /* If there are no changes, just return the original memory reference.  */
2176   if (new_rtx == memref)
2177     return new_rtx;
2178
2179   /* If we don't know what offset we were at within the expression, then
2180      we can't know if we've overstepped the bounds.  */
2181   if (! memoffset)
2182     expr = NULL_TREE;
2183
2184   while (expr)
2185     {
2186       if (TREE_CODE (expr) == COMPONENT_REF)
2187         {
2188           tree field = TREE_OPERAND (expr, 1);
2189           tree offset = component_ref_field_offset (expr);
2190
2191           if (! DECL_SIZE_UNIT (field))
2192             {
2193               expr = NULL_TREE;
2194               break;
2195             }
2196
2197           /* Is the field at least as large as the access?  If so, ok,
2198              otherwise strip back to the containing structure.  */
2199           if (TREE_CODE (DECL_SIZE_UNIT (field)) == INTEGER_CST
2200               && compare_tree_int (DECL_SIZE_UNIT (field), size) >= 0
2201               && INTVAL (memoffset) >= 0)
2202             break;
2203
2204           if (! host_integerp (offset, 1))
2205             {
2206               expr = NULL_TREE;
2207               break;
2208             }
2209
2210           expr = TREE_OPERAND (expr, 0);
2211           memoffset
2212             = (GEN_INT (INTVAL (memoffset)
2213                         + tree_low_cst (offset, 1)
2214                         + (tree_low_cst (DECL_FIELD_BIT_OFFSET (field), 1)
2215                            / BITS_PER_UNIT)));
2216         }
2217       /* Similarly for the decl.  */
2218       else if (DECL_P (expr)
2219                && DECL_SIZE_UNIT (expr)
2220                && TREE_CODE (DECL_SIZE_UNIT (expr)) == INTEGER_CST
2221                && compare_tree_int (DECL_SIZE_UNIT (expr), size) >= 0
2222                && (! memoffset || INTVAL (memoffset) >= 0))
2223         break;
2224       else
2225         {
2226           /* The widened memory access overflows the expression, which means
2227              that it could alias another expression.  Zap it.  */
2228           expr = NULL_TREE;
2229           break;
2230         }
2231     }
2232
2233   if (! expr)
2234     memoffset = NULL_RTX;
2235
2236   /* The widened memory may alias other stuff, so zap the alias set.  */
2237   /* ??? Maybe use get_alias_set on any remaining expression.  */
2238
2239   MEM_ATTRS (new_rtx) = get_mem_attrs (0, expr, memoffset, GEN_INT (size),
2240                                    MEM_ALIGN (new_rtx), mode);
2241
2242   return new_rtx;
2243 }
2244 \f
2245 /* A fake decl that is used as the MEM_EXPR of spill slots.  */
2246 static GTY(()) tree spill_slot_decl;
2247
2248 tree
2249 get_spill_slot_decl (bool force_build_p)
2250 {
2251   tree d = spill_slot_decl;
2252   rtx rd;
2253
2254   if (d || !force_build_p)
2255     return d;
2256
2257   d = build_decl (VAR_DECL, get_identifier ("%sfp"), void_type_node);
2258   DECL_ARTIFICIAL (d) = 1;
2259   DECL_IGNORED_P (d) = 1;
2260   TREE_USED (d) = 1;
2261   TREE_THIS_NOTRAP (d) = 1;
2262   spill_slot_decl = d;
2263
2264   rd = gen_rtx_MEM (BLKmode, frame_pointer_rtx);
2265   MEM_NOTRAP_P (rd) = 1;
2266   MEM_ATTRS (rd) = get_mem_attrs (new_alias_set (), d, const0_rtx,
2267                                   NULL_RTX, 0, BLKmode);
2268   SET_DECL_RTL (d, rd);
2269
2270   return d;
2271 }
2272
2273 /* Given MEM, a result from assign_stack_local, fill in the memory
2274    attributes as appropriate for a register allocator spill slot.
2275    These slots are not aliasable by other memory.  We arrange for
2276    them all to use a single MEM_EXPR, so that the aliasing code can
2277    work properly in the case of shared spill slots.  */
2278
2279 void
2280 set_mem_attrs_for_spill (rtx mem)
2281 {
2282   alias_set_type alias;
2283   rtx addr, offset;
2284   tree expr;
2285
2286   expr = get_spill_slot_decl (true);
2287   alias = MEM_ALIAS_SET (DECL_RTL (expr));
2288
2289   /* We expect the incoming memory to be of the form:
2290         (mem:MODE (plus (reg sfp) (const_int offset)))
2291      with perhaps the plus missing for offset = 0.  */
2292   addr = XEXP (mem, 0);
2293   offset = const0_rtx;
2294   if (GET_CODE (addr) == PLUS
2295       && GET_CODE (XEXP (addr, 1)) == CONST_INT)
2296     offset = XEXP (addr, 1);
2297
2298   MEM_ATTRS (mem) = get_mem_attrs (alias, expr, offset,
2299                                    MEM_SIZE (mem), MEM_ALIGN (mem),
2300                                    GET_MODE (mem));
2301   MEM_NOTRAP_P (mem) = 1;
2302 }
2303 \f
2304 /* Return a newly created CODE_LABEL rtx with a unique label number.  */
2305
2306 rtx
2307 gen_label_rtx (void)
2308 {
2309   return gen_rtx_CODE_LABEL (VOIDmode, 0, NULL_RTX, NULL_RTX,
2310                              NULL, label_num++, NULL);
2311 }
2312 \f
2313 /* For procedure integration.  */
2314
2315 /* Install new pointers to the first and last insns in the chain.
2316    Also, set cur_insn_uid to one higher than the last in use.
2317    Used for an inline-procedure after copying the insn chain.  */
2318
2319 void
2320 set_new_first_and_last_insn (rtx first, rtx last)
2321 {
2322   rtx insn;
2323
2324   first_insn = first;
2325   last_insn = last;
2326   cur_insn_uid = 0;
2327
2328   for (insn = first; insn; insn = NEXT_INSN (insn))
2329     cur_insn_uid = MAX (cur_insn_uid, INSN_UID (insn));
2330
2331   cur_insn_uid++;
2332 }
2333 \f
2334 /* Go through all the RTL insn bodies and copy any invalid shared
2335    structure.  This routine should only be called once.  */
2336
2337 static void
2338 unshare_all_rtl_1 (rtx insn)
2339 {
2340   /* Unshare just about everything else.  */
2341   unshare_all_rtl_in_chain (insn);
2342
2343   /* Make sure the addresses of stack slots found outside the insn chain
2344      (such as, in DECL_RTL of a variable) are not shared
2345      with the insn chain.
2346
2347      This special care is necessary when the stack slot MEM does not
2348      actually appear in the insn chain.  If it does appear, its address
2349      is unshared from all else at that point.  */
2350   stack_slot_list = copy_rtx_if_shared (stack_slot_list);
2351 }
2352
2353 /* Go through all the RTL insn bodies and copy any invalid shared
2354    structure, again.  This is a fairly expensive thing to do so it
2355    should be done sparingly.  */
2356
2357 void
2358 unshare_all_rtl_again (rtx insn)
2359 {
2360   rtx p;
2361   tree decl;
2362
2363   for (p = insn; p; p = NEXT_INSN (p))
2364     if (INSN_P (p))
2365       {
2366         reset_used_flags (PATTERN (p));
2367         reset_used_flags (REG_NOTES (p));
2368       }
2369
2370   /* Make sure that virtual stack slots are not shared.  */
2371   set_used_decls (DECL_INITIAL (cfun->decl));
2372
2373   /* Make sure that virtual parameters are not shared.  */
2374   for (decl = DECL_ARGUMENTS (cfun->decl); decl; decl = TREE_CHAIN (decl))
2375     set_used_flags (DECL_RTL (decl));
2376
2377   reset_used_flags (stack_slot_list);
2378
2379   unshare_all_rtl_1 (insn);
2380 }
2381
2382 unsigned int
2383 unshare_all_rtl (void)
2384 {
2385   unshare_all_rtl_1 (get_insns ());
2386   return 0;
2387 }
2388
2389 struct rtl_opt_pass pass_unshare_all_rtl =
2390 {
2391  {
2392   RTL_PASS,
2393   "unshare",                            /* name */
2394   NULL,                                 /* gate */
2395   unshare_all_rtl,                      /* execute */
2396   NULL,                                 /* sub */
2397   NULL,                                 /* next */
2398   0,                                    /* static_pass_number */
2399   0,                                    /* tv_id */
2400   0,                                    /* properties_required */
2401   0,                                    /* properties_provided */
2402   0,                                    /* properties_destroyed */
2403   0,                                    /* todo_flags_start */
2404   TODO_dump_func | TODO_verify_rtl_sharing /* todo_flags_finish */
2405  }
2406 };
2407
2408
2409 /* Check that ORIG is not marked when it should not be and mark ORIG as in use,
2410    Recursively does the same for subexpressions.  */
2411
2412 static void
2413 verify_rtx_sharing (rtx orig, rtx insn)
2414 {
2415   rtx x = orig;
2416   int i;
2417   enum rtx_code code;
2418   const char *format_ptr;
2419
2420   if (x == 0)
2421     return;
2422
2423   code = GET_CODE (x);
2424
2425   /* These types may be freely shared.  */
2426
2427   switch (code)
2428     {
2429     case REG:
2430     case CONST_INT:
2431     case CONST_DOUBLE:
2432     case CONST_FIXED:
2433     case CONST_VECTOR:
2434     case SYMBOL_REF:
2435     case LABEL_REF:
2436     case CODE_LABEL:
2437     case PC:
2438     case CC0:
2439     case SCRATCH:
2440       return;
2441       /* SCRATCH must be shared because they represent distinct values.  */
2442     case CLOBBER:
2443       if (REG_P (XEXP (x, 0)) && REGNO (XEXP (x, 0)) < FIRST_PSEUDO_REGISTER)
2444         return;
2445       break;
2446
2447     case CONST:
2448       if (shared_const_p (orig))
2449         return;
2450       break;
2451
2452     case MEM:
2453       /* A MEM is allowed to be shared if its address is constant.  */
2454       if (CONSTANT_ADDRESS_P (XEXP (x, 0))
2455           || reload_completed || reload_in_progress)
2456         return;
2457
2458       break;
2459
2460     default:
2461       break;
2462     }
2463
2464   /* This rtx may not be shared.  If it has already been seen,
2465      replace it with a copy of itself.  */
2466 #ifdef ENABLE_CHECKING
2467   if (RTX_FLAG (x, used))
2468     {
2469       error ("invalid rtl sharing found in the insn");
2470       debug_rtx (insn);
2471       error ("shared rtx");
2472       debug_rtx (x);
2473       internal_error ("internal consistency failure");
2474     }
2475 #endif
2476   gcc_assert (!RTX_FLAG (x, used));
2477   
2478   RTX_FLAG (x, used) = 1;
2479
2480   /* Now scan the subexpressions recursively.  */
2481
2482   format_ptr = GET_RTX_FORMAT (code);
2483
2484   for (i = 0; i < GET_RTX_LENGTH (code); i++)
2485     {
2486       switch (*format_ptr++)
2487         {
2488         case 'e':
2489           verify_rtx_sharing (XEXP (x, i), insn);
2490           break;
2491
2492         case 'E':
2493           if (XVEC (x, i) != NULL)
2494             {
2495               int j;
2496               int len = XVECLEN (x, i);
2497
2498               for (j = 0; j < len; j++)
2499                 {
2500                   /* We allow sharing of ASM_OPERANDS inside single
2501                      instruction.  */
2502                   if (j && GET_CODE (XVECEXP (x, i, j)) == SET
2503                       && (GET_CODE (SET_SRC (XVECEXP (x, i, j)))
2504                           == ASM_OPERANDS))
2505                     verify_rtx_sharing (SET_DEST (XVECEXP (x, i, j)), insn);
2506                   else
2507                     verify_rtx_sharing (XVECEXP (x, i, j), insn);
2508                 }
2509             }
2510           break;
2511         }
2512     }
2513   return;
2514 }
2515
2516 /* Go through all the RTL insn bodies and check that there is no unexpected
2517    sharing in between the subexpressions.  */
2518
2519 void
2520 verify_rtl_sharing (void)
2521 {
2522   rtx p;
2523
2524   for (p = get_insns (); p; p = NEXT_INSN (p))
2525     if (INSN_P (p))
2526       {
2527         reset_used_flags (PATTERN (p));
2528         reset_used_flags (REG_NOTES (p));
2529         if (GET_CODE (PATTERN (p)) == SEQUENCE)
2530           {
2531             int i;
2532             rtx q, sequence = PATTERN (p);
2533
2534             for (i = 0; i < XVECLEN (sequence, 0); i++)
2535               {
2536                 q = XVECEXP (sequence, 0, i);
2537                 gcc_assert (INSN_P (q));
2538                 reset_used_flags (PATTERN (q));
2539                 reset_used_flags (REG_NOTES (q));
2540               }
2541           }
2542       }
2543
2544   for (p = get_insns (); p; p = NEXT_INSN (p))
2545     if (INSN_P (p))
2546       {
2547         verify_rtx_sharing (PATTERN (p), p);
2548         verify_rtx_sharing (REG_NOTES (p), p);
2549       }
2550 }
2551
2552 /* Go through all the RTL insn bodies and copy any invalid shared structure.
2553    Assumes the mark bits are cleared at entry.  */
2554
2555 void
2556 unshare_all_rtl_in_chain (rtx insn)
2557 {
2558   for (; insn; insn = NEXT_INSN (insn))
2559     if (INSN_P (insn))
2560       {
2561         PATTERN (insn) = copy_rtx_if_shared (PATTERN (insn));
2562         REG_NOTES (insn) = copy_rtx_if_shared (REG_NOTES (insn));
2563       }
2564 }
2565
2566 /* Go through all virtual stack slots of a function and mark them as
2567    shared.  We never replace the DECL_RTLs themselves with a copy,
2568    but expressions mentioned into a DECL_RTL cannot be shared with
2569    expressions in the instruction stream.
2570
2571    Note that reload may convert pseudo registers into memories in-place.
2572    Pseudo registers are always shared, but MEMs never are.  Thus if we
2573    reset the used flags on MEMs in the instruction stream, we must set
2574    them again on MEMs that appear in DECL_RTLs.  */
2575
2576 static void
2577 set_used_decls (tree blk)
2578 {
2579   tree t;
2580
2581   /* Mark decls.  */
2582   for (t = BLOCK_VARS (blk); t; t = TREE_CHAIN (t))
2583     if (DECL_RTL_SET_P (t))
2584       set_used_flags (DECL_RTL (t));
2585
2586   /* Now process sub-blocks.  */
2587   for (t = BLOCK_SUBBLOCKS (blk); t; t = BLOCK_CHAIN (t))
2588     set_used_decls (t);
2589 }
2590
2591 /* Mark ORIG as in use, and return a copy of it if it was already in use.
2592    Recursively does the same for subexpressions.  Uses
2593    copy_rtx_if_shared_1 to reduce stack space.  */
2594
2595 rtx
2596 copy_rtx_if_shared (rtx orig)
2597 {
2598   copy_rtx_if_shared_1 (&orig);
2599   return orig;
2600 }
2601
2602 /* Mark *ORIG1 as in use, and set it to a copy of it if it was already in
2603    use.  Recursively does the same for subexpressions.  */
2604
2605 static void
2606 copy_rtx_if_shared_1 (rtx *orig1)
2607 {
2608   rtx x;
2609   int i;
2610   enum rtx_code code;
2611   rtx *last_ptr;
2612   const char *format_ptr;
2613   int copied = 0;
2614   int length;
2615
2616   /* Repeat is used to turn tail-recursion into iteration.  */
2617 repeat:
2618   x = *orig1;
2619
2620   if (x == 0)
2621     return;
2622
2623   code = GET_CODE (x);
2624
2625   /* These types may be freely shared.  */
2626
2627   switch (code)
2628     {
2629     case REG:
2630     case CONST_INT:
2631     case CONST_DOUBLE:
2632     case CONST_FIXED:
2633     case CONST_VECTOR:
2634     case SYMBOL_REF:
2635     case LABEL_REF:
2636     case CODE_LABEL:
2637     case PC:
2638     case CC0:
2639     case SCRATCH:
2640       /* SCRATCH must be shared because they represent distinct values.  */
2641       return;
2642     case CLOBBER:
2643       if (REG_P (XEXP (x, 0)) && REGNO (XEXP (x, 0)) < FIRST_PSEUDO_REGISTER)
2644         return;
2645       break;
2646
2647     case CONST:
2648       if (shared_const_p (x))
2649         return;
2650       break;
2651
2652     case INSN:
2653     case JUMP_INSN:
2654     case CALL_INSN:
2655     case NOTE:
2656     case BARRIER:
2657       /* The chain of insns is not being copied.  */
2658       return;
2659
2660     default:
2661       break;
2662     }
2663
2664   /* This rtx may not be shared.  If it has already been seen,
2665      replace it with a copy of itself.  */
2666
2667   if (RTX_FLAG (x, used))
2668     {
2669       x = shallow_copy_rtx (x);
2670       copied = 1;
2671     }
2672   RTX_FLAG (x, used) = 1;
2673
2674   /* Now scan the subexpressions recursively.
2675      We can store any replaced subexpressions directly into X
2676      since we know X is not shared!  Any vectors in X
2677      must be copied if X was copied.  */
2678
2679   format_ptr = GET_RTX_FORMAT (code);
2680   length = GET_RTX_LENGTH (code);
2681   last_ptr = NULL;
2682   
2683   for (i = 0; i < length; i++)
2684     {
2685       switch (*format_ptr++)
2686         {
2687         case 'e':
2688           if (last_ptr)
2689             copy_rtx_if_shared_1 (last_ptr);
2690           last_ptr = &XEXP (x, i);
2691           break;
2692
2693         case 'E':
2694           if (XVEC (x, i) != NULL)
2695             {
2696               int j;
2697               int len = XVECLEN (x, i);
2698               
2699               /* Copy the vector iff I copied the rtx and the length
2700                  is nonzero.  */
2701               if (copied && len > 0)
2702                 XVEC (x, i) = gen_rtvec_v (len, XVEC (x, i)->elem);
2703               
2704               /* Call recursively on all inside the vector.  */
2705               for (j = 0; j < len; j++)
2706                 {
2707                   if (last_ptr)
2708                     copy_rtx_if_shared_1 (last_ptr);
2709                   last_ptr = &XVECEXP (x, i, j);
2710                 }
2711             }
2712           break;
2713         }
2714     }
2715   *orig1 = x;
2716   if (last_ptr)
2717     {
2718       orig1 = last_ptr;
2719       goto repeat;
2720     }
2721   return;
2722 }
2723
2724 /* Clear all the USED bits in X to allow copy_rtx_if_shared to be used
2725    to look for shared sub-parts.  */
2726
2727 void
2728 reset_used_flags (rtx x)
2729 {
2730   int i, j;
2731   enum rtx_code code;
2732   const char *format_ptr;
2733   int length;
2734
2735   /* Repeat is used to turn tail-recursion into iteration.  */
2736 repeat:
2737   if (x == 0)
2738     return;
2739
2740   code = GET_CODE (x);
2741
2742   /* These types may be freely shared so we needn't do any resetting
2743      for them.  */
2744
2745   switch (code)
2746     {
2747     case REG:
2748     case CONST_INT:
2749     case CONST_DOUBLE:
2750     case CONST_FIXED:
2751     case CONST_VECTOR:
2752     case SYMBOL_REF:
2753     case CODE_LABEL:
2754     case PC:
2755     case CC0:
2756       return;
2757
2758     case INSN:
2759     case JUMP_INSN:
2760     case CALL_INSN:
2761     case NOTE:
2762     case LABEL_REF:
2763     case BARRIER:
2764       /* The chain of insns is not being copied.  */
2765       return;
2766
2767     default:
2768       break;
2769     }
2770
2771   RTX_FLAG (x, used) = 0;
2772
2773   format_ptr = GET_RTX_FORMAT (code);
2774   length = GET_RTX_LENGTH (code);
2775   
2776   for (i = 0; i < length; i++)
2777     {
2778       switch (*format_ptr++)
2779         {
2780         case 'e':
2781           if (i == length-1)
2782             {
2783               x = XEXP (x, i);
2784               goto repeat;
2785             }
2786           reset_used_flags (XEXP (x, i));
2787           break;
2788
2789         case 'E':
2790           for (j = 0; j < XVECLEN (x, i); j++)
2791             reset_used_flags (XVECEXP (x, i, j));
2792           break;
2793         }
2794     }
2795 }
2796
2797 /* Set all the USED bits in X to allow copy_rtx_if_shared to be used
2798    to look for shared sub-parts.  */
2799
2800 void
2801 set_used_flags (rtx x)
2802 {
2803   int i, j;
2804   enum rtx_code code;
2805   const char *format_ptr;
2806
2807   if (x == 0)
2808     return;
2809
2810   code = GET_CODE (x);
2811
2812   /* These types may be freely shared so we needn't do any resetting
2813      for them.  */
2814
2815   switch (code)
2816     {
2817     case REG:
2818     case CONST_INT:
2819     case CONST_DOUBLE:
2820     case CONST_FIXED:
2821     case CONST_VECTOR:
2822     case SYMBOL_REF:
2823     case CODE_LABEL:
2824     case PC:
2825     case CC0:
2826       return;
2827
2828     case INSN:
2829     case JUMP_INSN:
2830     case CALL_INSN:
2831     case NOTE:
2832     case LABEL_REF:
2833     case BARRIER:
2834       /* The chain of insns is not being copied.  */
2835       return;
2836
2837     default:
2838       break;
2839     }
2840
2841   RTX_FLAG (x, used) = 1;
2842
2843   format_ptr = GET_RTX_FORMAT (code);
2844   for (i = 0; i < GET_RTX_LENGTH (code); i++)
2845     {
2846       switch (*format_ptr++)
2847         {
2848         case 'e':
2849           set_used_flags (XEXP (x, i));
2850           break;
2851
2852         case 'E':
2853           for (j = 0; j < XVECLEN (x, i); j++)
2854             set_used_flags (XVECEXP (x, i, j));
2855           break;
2856         }
2857     }
2858 }
2859 \f
2860 /* Copy X if necessary so that it won't be altered by changes in OTHER.
2861    Return X or the rtx for the pseudo reg the value of X was copied into.
2862    OTHER must be valid as a SET_DEST.  */
2863
2864 rtx
2865 make_safe_from (rtx x, rtx other)
2866 {
2867   while (1)
2868     switch (GET_CODE (other))
2869       {
2870       case SUBREG:
2871         other = SUBREG_REG (other);
2872         break;
2873       case STRICT_LOW_PART:
2874       case SIGN_EXTEND:
2875       case ZERO_EXTEND:
2876         other = XEXP (other, 0);
2877         break;
2878       default:
2879         goto done;
2880       }
2881  done:
2882   if ((MEM_P (other)
2883        && ! CONSTANT_P (x)
2884        && !REG_P (x)
2885        && GET_CODE (x) != SUBREG)
2886       || (REG_P (other)
2887           && (REGNO (other) < FIRST_PSEUDO_REGISTER
2888               || reg_mentioned_p (other, x))))
2889     {
2890       rtx temp = gen_reg_rtx (GET_MODE (x));
2891       emit_move_insn (temp, x);
2892       return temp;
2893     }
2894   return x;
2895 }
2896 \f
2897 /* Emission of insns (adding them to the doubly-linked list).  */
2898
2899 /* Return the first insn of the current sequence or current function.  */
2900
2901 rtx
2902 get_insns (void)
2903 {
2904   return first_insn;
2905 }
2906
2907 /* Specify a new insn as the first in the chain.  */
2908
2909 void
2910 set_first_insn (rtx insn)
2911 {
2912   gcc_assert (!PREV_INSN (insn));
2913   first_insn = insn;
2914 }
2915
2916 /* Return the last insn emitted in current sequence or current function.  */
2917
2918 rtx
2919 get_last_insn (void)
2920 {
2921   return last_insn;
2922 }
2923
2924 /* Specify a new insn as the last in the chain.  */
2925
2926 void
2927 set_last_insn (rtx insn)
2928 {
2929   gcc_assert (!NEXT_INSN (insn));
2930   last_insn = insn;
2931 }
2932
2933 /* Return the last insn emitted, even if it is in a sequence now pushed.  */
2934
2935 rtx
2936 get_last_insn_anywhere (void)
2937 {
2938   struct sequence_stack *stack;
2939   if (last_insn)
2940     return last_insn;
2941   for (stack = seq_stack; stack; stack = stack->next)
2942     if (stack->last != 0)
2943       return stack->last;
2944   return 0;
2945 }
2946
2947 /* Return the first nonnote insn emitted in current sequence or current
2948    function.  This routine looks inside SEQUENCEs.  */
2949
2950 rtx
2951 get_first_nonnote_insn (void)
2952 {
2953   rtx insn = first_insn;
2954
2955   if (insn)
2956     {
2957       if (NOTE_P (insn))
2958         for (insn = next_insn (insn);
2959              insn && NOTE_P (insn);
2960              insn = next_insn (insn))
2961           continue;
2962       else
2963         {
2964           if (NONJUMP_INSN_P (insn)
2965               && GET_CODE (PATTERN (insn)) == SEQUENCE)
2966             insn = XVECEXP (PATTERN (insn), 0, 0);
2967         }
2968     }
2969
2970   return insn;
2971 }
2972
2973 /* Return the last nonnote insn emitted in current sequence or current
2974    function.  This routine looks inside SEQUENCEs.  */
2975
2976 rtx
2977 get_last_nonnote_insn (void)
2978 {
2979   rtx insn = last_insn;
2980
2981   if (insn)
2982     {
2983       if (NOTE_P (insn))
2984         for (insn = previous_insn (insn);
2985              insn && NOTE_P (insn);
2986              insn = previous_insn (insn))
2987           continue;
2988       else
2989         {
2990           if (NONJUMP_INSN_P (insn)
2991               && GET_CODE (PATTERN (insn)) == SEQUENCE)
2992             insn = XVECEXP (PATTERN (insn), 0,
2993                             XVECLEN (PATTERN (insn), 0) - 1);
2994         }
2995     }
2996
2997   return insn;
2998 }
2999
3000 /* Return a number larger than any instruction's uid in this function.  */
3001
3002 int
3003 get_max_uid (void)
3004 {
3005   return cur_insn_uid;
3006 }
3007 \f
3008 /* Return the next insn.  If it is a SEQUENCE, return the first insn
3009    of the sequence.  */
3010
3011 rtx
3012 next_insn (rtx insn)
3013 {
3014   if (insn)
3015     {
3016       insn = NEXT_INSN (insn);
3017       if (insn && NONJUMP_INSN_P (insn)
3018           && GET_CODE (PATTERN (insn)) == SEQUENCE)
3019         insn = XVECEXP (PATTERN (insn), 0, 0);
3020     }
3021
3022   return insn;
3023 }
3024
3025 /* Return the previous insn.  If it is a SEQUENCE, return the last insn
3026    of the sequence.  */
3027
3028 rtx
3029 previous_insn (rtx insn)
3030 {
3031   if (insn)
3032     {
3033       insn = PREV_INSN (insn);
3034       if (insn && NONJUMP_INSN_P (insn)
3035           && GET_CODE (PATTERN (insn)) == SEQUENCE)
3036         insn = XVECEXP (PATTERN (insn), 0, XVECLEN (PATTERN (insn), 0) - 1);
3037     }
3038
3039   return insn;
3040 }
3041
3042 /* Return the next insn after INSN that is not a NOTE.  This routine does not
3043    look inside SEQUENCEs.  */
3044
3045 rtx
3046 next_nonnote_insn (rtx insn)
3047 {
3048   while (insn)
3049     {
3050       insn = NEXT_INSN (insn);
3051       if (insn == 0 || !NOTE_P (insn))
3052         break;
3053     }
3054
3055   return insn;
3056 }
3057
3058 /* Return the previous insn before INSN that is not a NOTE.  This routine does
3059    not look inside SEQUENCEs.  */
3060
3061 rtx
3062 prev_nonnote_insn (rtx insn)
3063 {
3064   while (insn)
3065     {
3066       insn = PREV_INSN (insn);
3067       if (insn == 0 || !NOTE_P (insn))
3068         break;
3069     }
3070
3071   return insn;
3072 }
3073
3074 /* Return the next INSN, CALL_INSN or JUMP_INSN after INSN;
3075    or 0, if there is none.  This routine does not look inside
3076    SEQUENCEs.  */
3077
3078 rtx
3079 next_real_insn (rtx insn)
3080 {
3081   while (insn)
3082     {
3083       insn = NEXT_INSN (insn);
3084       if (insn == 0 || INSN_P (insn))
3085         break;
3086     }
3087
3088   return insn;
3089 }
3090
3091 /* Return the last INSN, CALL_INSN or JUMP_INSN before INSN;
3092    or 0, if there is none.  This routine does not look inside
3093    SEQUENCEs.  */
3094
3095 rtx
3096 prev_real_insn (rtx insn)
3097 {
3098   while (insn)
3099     {
3100       insn = PREV_INSN (insn);
3101       if (insn == 0 || INSN_P (insn))
3102         break;
3103     }
3104
3105   return insn;
3106 }
3107
3108 /* Return the last CALL_INSN in the current list, or 0 if there is none.
3109    This routine does not look inside SEQUENCEs.  */
3110
3111 rtx
3112 last_call_insn (void)
3113 {
3114   rtx insn;
3115
3116   for (insn = get_last_insn ();
3117        insn && !CALL_P (insn);
3118        insn = PREV_INSN (insn))
3119     ;
3120
3121   return insn;
3122 }
3123
3124 /* Find the next insn after INSN that really does something.  This routine
3125    does not look inside SEQUENCEs.  Until reload has completed, this is the
3126    same as next_real_insn.  */
3127
3128 int
3129 active_insn_p (const_rtx insn)
3130 {
3131   return (CALL_P (insn) || JUMP_P (insn)
3132           || (NONJUMP_INSN_P (insn)
3133               && (! reload_completed
3134                   || (GET_CODE (PATTERN (insn)) != USE
3135                       && GET_CODE (PATTERN (insn)) != CLOBBER))));
3136 }
3137
3138 rtx
3139 next_active_insn (rtx insn)
3140 {
3141   while (insn)
3142     {
3143       insn = NEXT_INSN (insn);
3144       if (insn == 0 || active_insn_p (insn))
3145         break;
3146     }
3147
3148   return insn;
3149 }
3150
3151 /* Find the last insn before INSN that really does something.  This routine
3152    does not look inside SEQUENCEs.  Until reload has completed, this is the
3153    same as prev_real_insn.  */
3154
3155 rtx
3156 prev_active_insn (rtx insn)
3157 {
3158   while (insn)
3159     {
3160       insn = PREV_INSN (insn);
3161       if (insn == 0 || active_insn_p (insn))
3162         break;
3163     }
3164
3165   return insn;
3166 }
3167
3168 /* Return the next CODE_LABEL after the insn INSN, or 0 if there is none.  */
3169
3170 rtx
3171 next_label (rtx insn)
3172 {
3173   while (insn)
3174     {
3175       insn = NEXT_INSN (insn);
3176       if (insn == 0 || LABEL_P (insn))
3177         break;
3178     }
3179
3180   return insn;
3181 }
3182
3183 /* Return the last CODE_LABEL before the insn INSN, or 0 if there is none.  */
3184
3185 rtx
3186 prev_label (rtx insn)
3187 {
3188   while (insn)
3189     {
3190       insn = PREV_INSN (insn);
3191       if (insn == 0 || LABEL_P (insn))
3192         break;
3193     }
3194
3195   return insn;
3196 }
3197
3198 /* Return the last label to mark the same position as LABEL.  Return null
3199    if LABEL itself is null.  */
3200
3201 rtx
3202 skip_consecutive_labels (rtx label)
3203 {
3204   rtx insn;
3205
3206   for (insn = label; insn != 0 && !INSN_P (insn); insn = NEXT_INSN (insn))
3207     if (LABEL_P (insn))
3208       label = insn;
3209
3210   return label;
3211 }
3212 \f
3213 #ifdef HAVE_cc0
3214 /* INSN uses CC0 and is being moved into a delay slot.  Set up REG_CC_SETTER
3215    and REG_CC_USER notes so we can find it.  */
3216
3217 void
3218 link_cc0_insns (rtx insn)
3219 {
3220   rtx user = next_nonnote_insn (insn);
3221
3222   if (NONJUMP_INSN_P (user) && GET_CODE (PATTERN (user)) == SEQUENCE)
3223     user = XVECEXP (PATTERN (user), 0, 0);
3224
3225   add_reg_note (user, REG_CC_SETTER, insn);
3226   add_reg_note (insn, REG_CC_USER, user);
3227 }
3228
3229 /* Return the next insn that uses CC0 after INSN, which is assumed to
3230    set it.  This is the inverse of prev_cc0_setter (i.e., prev_cc0_setter
3231    applied to the result of this function should yield INSN).
3232
3233    Normally, this is simply the next insn.  However, if a REG_CC_USER note
3234    is present, it contains the insn that uses CC0.
3235
3236    Return 0 if we can't find the insn.  */
3237
3238 rtx
3239 next_cc0_user (rtx insn)
3240 {
3241   rtx note = find_reg_note (insn, REG_CC_USER, NULL_RTX);
3242
3243   if (note)
3244     return XEXP (note, 0);
3245
3246   insn = next_nonnote_insn (insn);
3247   if (insn && NONJUMP_INSN_P (insn) && GET_CODE (PATTERN (insn)) == SEQUENCE)
3248     insn = XVECEXP (PATTERN (insn), 0, 0);
3249
3250   if (insn && INSN_P (insn) && reg_mentioned_p (cc0_rtx, PATTERN (insn)))
3251     return insn;
3252
3253   return 0;
3254 }
3255
3256 /* Find the insn that set CC0 for INSN.  Unless INSN has a REG_CC_SETTER
3257    note, it is the previous insn.  */
3258
3259 rtx
3260 prev_cc0_setter (rtx insn)
3261 {
3262   rtx note = find_reg_note (insn, REG_CC_SETTER, NULL_RTX);
3263
3264   if (note)
3265     return XEXP (note, 0);
3266
3267   insn = prev_nonnote_insn (insn);
3268   gcc_assert (sets_cc0_p (PATTERN (insn)));
3269
3270   return insn;
3271 }
3272 #endif
3273
3274 #ifdef AUTO_INC_DEC
3275 /* Find a RTX_AUTOINC class rtx which matches DATA.  */
3276
3277 static int
3278 find_auto_inc (rtx *xp, void *data)
3279 {
3280   rtx x = *xp;
3281   rtx reg = (rtx) data;
3282
3283   if (GET_RTX_CLASS (GET_CODE (x)) != RTX_AUTOINC)
3284     return 0;
3285
3286   switch (GET_CODE (x))
3287     {
3288       case PRE_DEC:
3289       case PRE_INC:
3290       case POST_DEC:
3291       case POST_INC:
3292       case PRE_MODIFY:
3293       case POST_MODIFY:
3294         if (rtx_equal_p (reg, XEXP (x, 0)))
3295           return 1;
3296         break;
3297
3298       default:
3299         gcc_unreachable ();
3300     }
3301   return -1;
3302 }
3303 #endif
3304
3305 /* Increment the label uses for all labels present in rtx.  */
3306
3307 static void
3308 mark_label_nuses (rtx x)
3309 {
3310   enum rtx_code code;
3311   int i, j;
3312   const char *fmt;
3313
3314   code = GET_CODE (x);
3315   if (code == LABEL_REF && LABEL_P (XEXP (x, 0)))
3316     LABEL_NUSES (XEXP (x, 0))++;
3317
3318   fmt = GET_RTX_FORMAT (code);
3319   for (i = GET_RTX_LENGTH (code) - 1; i >= 0; i--)
3320     {
3321       if (fmt[i] == 'e')
3322         mark_label_nuses (XEXP (x, i));
3323       else if (fmt[i] == 'E')
3324         for (j = XVECLEN (x, i) - 1; j >= 0; j--)
3325           mark_label_nuses (XVECEXP (x, i, j));
3326     }
3327 }
3328
3329 \f
3330 /* Try splitting insns that can be split for better scheduling.
3331    PAT is the pattern which might split.
3332    TRIAL is the insn providing PAT.
3333    LAST is nonzero if we should return the last insn of the sequence produced.
3334
3335    If this routine succeeds in splitting, it returns the first or last
3336    replacement insn depending on the value of LAST.  Otherwise, it
3337    returns TRIAL.  If the insn to be returned can be split, it will be.  */
3338
3339 rtx
3340 try_split (rtx pat, rtx trial, int last)
3341 {
3342   rtx before = PREV_INSN (trial);
3343   rtx after = NEXT_INSN (trial);
3344   int has_barrier = 0;
3345   rtx note, seq, tem;
3346   int probability;
3347   rtx insn_last, insn;
3348   int njumps = 0;
3349
3350   if (any_condjump_p (trial)
3351       && (note = find_reg_note (trial, REG_BR_PROB, 0)))
3352     split_branch_probability = INTVAL (XEXP (note, 0));
3353   probability = split_branch_probability;
3354
3355   seq = split_insns (pat, trial);
3356
3357   split_branch_probability = -1;
3358
3359   /* If we are splitting a JUMP_INSN, it might be followed by a BARRIER.
3360      We may need to handle this specially.  */
3361   if (after && BARRIER_P (after))
3362     {
3363       has_barrier = 1;
3364       after = NEXT_INSN (after);
3365     }
3366
3367   if (!seq)
3368     return trial;
3369
3370   /* Avoid infinite loop if any insn of the result matches
3371      the original pattern.  */
3372   insn_last = seq;
3373   while (1)
3374     {
3375       if (INSN_P (insn_last)
3376           && rtx_equal_p (PATTERN (insn_last), pat))
3377         return trial;
3378       if (!NEXT_INSN (insn_last))
3379         break;
3380       insn_last = NEXT_INSN (insn_last);
3381     }
3382
3383   /* We will be adding the new sequence to the function.  The splitters
3384      may have introduced invalid RTL sharing, so unshare the sequence now.  */
3385   unshare_all_rtl_in_chain (seq);
3386
3387   /* Mark labels.  */
3388   for (insn = insn_last; insn ; insn = PREV_INSN (insn))
3389     {
3390       if (JUMP_P (insn))
3391         {
3392           mark_jump_label (PATTERN (insn), insn, 0);
3393           njumps++;
3394           if (probability != -1
3395               && any_condjump_p (insn)
3396               && !find_reg_note (insn, REG_BR_PROB, 0))
3397             {
3398               /* We can preserve the REG_BR_PROB notes only if exactly
3399                  one jump is created, otherwise the machine description
3400                  is responsible for this step using
3401                  split_branch_probability variable.  */
3402               gcc_assert (njumps == 1);
3403               add_reg_note (insn, REG_BR_PROB, GEN_INT (probability));
3404             }
3405         }
3406     }
3407
3408   /* If we are splitting a CALL_INSN, look for the CALL_INSN
3409      in SEQ and copy our CALL_INSN_FUNCTION_USAGE to it.  */
3410   if (CALL_P (trial))
3411     {
3412       for (insn = insn_last; insn ; insn = PREV_INSN (insn))
3413         if (CALL_P (insn))
3414           {
3415             rtx *p = &CALL_INSN_FUNCTION_USAGE (insn);
3416             while (*p)
3417               p = &XEXP (*p, 1);
3418             *p = CALL_INSN_FUNCTION_USAGE (trial);
3419             SIBLING_CALL_P (insn) = SIBLING_CALL_P (trial);
3420           }
3421     }
3422
3423   /* Copy notes, particularly those related to the CFG.  */
3424   for (note = REG_NOTES (trial); note; note = XEXP (note, 1))
3425     {
3426       switch (REG_NOTE_KIND (note))
3427         {
3428         case REG_EH_REGION:
3429           for (insn = insn_last; insn != NULL_RTX; insn = PREV_INSN (insn))
3430             {
3431               if (CALL_P (insn)
3432                   || (flag_non_call_exceptions && INSN_P (insn)
3433                       && may_trap_p (PATTERN (insn))))
3434                 add_reg_note (insn, REG_EH_REGION, XEXP (note, 0));
3435             }
3436           break;
3437
3438         case REG_NORETURN:
3439         case REG_SETJMP:
3440           for (insn = insn_last; insn != NULL_RTX; insn = PREV_INSN (insn))
3441             {
3442               if (CALL_P (insn))
3443                 add_reg_note (insn, REG_NOTE_KIND (note), XEXP (note, 0));
3444             }
3445           break;
3446
3447         case REG_NON_LOCAL_GOTO:
3448           for (insn = insn_last; insn != NULL_RTX; insn = PREV_INSN (insn))
3449             {
3450               if (JUMP_P (insn))
3451                 add_reg_note (insn, REG_NOTE_KIND (note), XEXP (note, 0));
3452             }
3453           break;
3454
3455 #ifdef AUTO_INC_DEC
3456         case REG_INC:
3457           for (insn = insn_last; insn != NULL_RTX; insn = PREV_INSN (insn))
3458             {
3459               rtx reg = XEXP (note, 0);
3460               if (!FIND_REG_INC_NOTE (insn, reg)
3461                   && for_each_rtx (&PATTERN (insn), find_auto_inc, reg) > 0)
3462                 add_reg_note (insn, REG_INC, reg);
3463             }
3464           break;
3465 #endif
3466
3467         default:
3468           break;
3469         }
3470     }
3471
3472   /* If there are LABELS inside the split insns increment the
3473      usage count so we don't delete the label.  */
3474   if (INSN_P (trial))
3475     {
3476       insn = insn_last;
3477       while (insn != NULL_RTX)
3478         {
3479           /* JUMP_P insns have already been "marked" above.  */
3480           if (NONJUMP_INSN_P (insn))
3481             mark_label_nuses (PATTERN (insn));
3482
3483           insn = PREV_INSN (insn);
3484         }
3485     }
3486
3487   tem = emit_insn_after_setloc (seq, trial, INSN_LOCATOR (trial));
3488
3489   delete_insn (trial);
3490   if (has_barrier)
3491     emit_barrier_after (tem);
3492
3493   /* Recursively call try_split for each new insn created; by the
3494      time control returns here that insn will be fully split, so
3495      set LAST and continue from the insn after the one returned.
3496      We can't use next_active_insn here since AFTER may be a note.
3497      Ignore deleted insns, which can be occur if not optimizing.  */
3498   for (tem = NEXT_INSN (before); tem != after; tem = NEXT_INSN (tem))
3499     if (! INSN_DELETED_P (tem) && INSN_P (tem))
3500       tem = try_split (PATTERN (tem), tem, 1);
3501
3502   /* Return either the first or the last insn, depending on which was
3503      requested.  */
3504   return last
3505     ? (after ? PREV_INSN (after) : last_insn)
3506     : NEXT_INSN (before);
3507 }
3508 \f
3509 /* Make and return an INSN rtx, initializing all its slots.
3510    Store PATTERN in the pattern slots.  */
3511
3512 rtx
3513 make_insn_raw (rtx pattern)
3514 {
3515   rtx insn;
3516
3517   insn = rtx_alloc (INSN);
3518
3519   INSN_UID (insn) = cur_insn_uid++;
3520   PATTERN (insn) = pattern;
3521   INSN_CODE (insn) = -1;
3522   REG_NOTES (insn) = NULL;
3523   INSN_LOCATOR (insn) = curr_insn_locator ();
3524   BLOCK_FOR_INSN (insn) = NULL;
3525
3526 #ifdef ENABLE_RTL_CHECKING
3527   if (insn
3528       && INSN_P (insn)
3529       && (returnjump_p (insn)
3530           || (GET_CODE (insn) == SET
3531               && SET_DEST (insn) == pc_rtx)))
3532     {
3533       warning (0, "ICE: emit_insn used where emit_jump_insn needed:\n");
3534       debug_rtx (insn);
3535     }
3536 #endif
3537
3538   return insn;
3539 }
3540
3541 /* Like `make_insn_raw' but make a JUMP_INSN instead of an insn.  */
3542
3543 rtx
3544 make_jump_insn_raw (rtx pattern)
3545 {
3546   rtx insn;
3547
3548   insn = rtx_alloc (JUMP_INSN);
3549   INSN_UID (insn) = cur_insn_uid++;
3550
3551   PATTERN (insn) = pattern;
3552   INSN_CODE (insn) = -1;
3553   REG_NOTES (insn) = NULL;
3554   JUMP_LABEL (insn) = NULL;
3555   INSN_LOCATOR (insn) = curr_insn_locator ();
3556   BLOCK_FOR_INSN (insn) = NULL;
3557
3558   return insn;
3559 }
3560
3561 /* Like `make_insn_raw' but make a CALL_INSN instead of an insn.  */
3562
3563 static rtx
3564 make_call_insn_raw (rtx pattern)
3565 {
3566   rtx insn;
3567
3568   insn = rtx_alloc (CALL_INSN);
3569   INSN_UID (insn) = cur_insn_uid++;
3570
3571   PATTERN (insn) = pattern;
3572   INSN_CODE (insn) = -1;
3573   REG_NOTES (insn) = NULL;
3574   CALL_INSN_FUNCTION_USAGE (insn) = NULL;
3575   INSN_LOCATOR (insn) = curr_insn_locator ();
3576   BLOCK_FOR_INSN (insn) = NULL;
3577
3578   return insn;
3579 }
3580 \f
3581 /* Add INSN to the end of the doubly-linked list.
3582    INSN may be an INSN, JUMP_INSN, CALL_INSN, CODE_LABEL, BARRIER or NOTE.  */
3583
3584 void
3585 add_insn (rtx insn)
3586 {
3587   PREV_INSN (insn) = last_insn;
3588   NEXT_INSN (insn) = 0;
3589
3590   if (NULL != last_insn)
3591     NEXT_INSN (last_insn) = insn;
3592
3593   if (NULL == first_insn)
3594     first_insn = insn;
3595
3596   last_insn = insn;
3597 }
3598
3599 /* Add INSN into the doubly-linked list after insn AFTER.  This and
3600    the next should be the only functions called to insert an insn once
3601    delay slots have been filled since only they know how to update a
3602    SEQUENCE.  */
3603
3604 void
3605 add_insn_after (rtx insn, rtx after, basic_block bb)
3606 {
3607   rtx next = NEXT_INSN (after);
3608
3609   gcc_assert (!optimize || !INSN_DELETED_P (after));
3610
3611   NEXT_INSN (insn) = next;
3612   PREV_INSN (insn) = after;
3613
3614   if (next)
3615     {
3616       PREV_INSN (next) = insn;
3617       if (NONJUMP_INSN_P (next) && GET_CODE (PATTERN (next)) == SEQUENCE)
3618         PREV_INSN (XVECEXP (PATTERN (next), 0, 0)) = insn;
3619     }
3620   else if (last_insn == after)
3621     last_insn = insn;
3622   else
3623     {
3624       struct sequence_stack *stack = seq_stack;
3625       /* Scan all pending sequences too.  */
3626       for (; stack; stack = stack->next)
3627         if (after == stack->last)
3628           {
3629             stack->last = insn;
3630             break;
3631           }
3632
3633       gcc_assert (stack);
3634     }
3635
3636   if (!BARRIER_P (after)
3637       && !BARRIER_P (insn)
3638       && (bb = BLOCK_FOR_INSN (after)))
3639     {
3640       set_block_for_insn (insn, bb);
3641       if (INSN_P (insn))
3642         df_insn_rescan (insn);
3643       /* Should not happen as first in the BB is always
3644          either NOTE or LABEL.  */
3645       if (BB_END (bb) == after
3646           /* Avoid clobbering of structure when creating new BB.  */
3647           && !BARRIER_P (insn)
3648           && !NOTE_INSN_BASIC_BLOCK_P (insn))
3649         BB_END (bb) = insn;
3650     }
3651
3652   NEXT_INSN (after) = insn;
3653   if (NONJUMP_INSN_P (after) && GET_CODE (PATTERN (after)) == SEQUENCE)
3654     {
3655       rtx sequence = PATTERN (after);
3656       NEXT_INSN (XVECEXP (sequence, 0, XVECLEN (sequence, 0) - 1)) = insn;
3657     }
3658 }
3659
3660 /* Add INSN into the doubly-linked list before insn BEFORE.  This and
3661    the previous should be the only functions called to insert an insn
3662    once delay slots have been filled since only they know how to
3663    update a SEQUENCE.  If BB is NULL, an attempt is made to infer the
3664    bb from before.  */
3665
3666 void
3667 add_insn_before (rtx insn, rtx before, basic_block bb)
3668 {
3669   rtx prev = PREV_INSN (before);
3670
3671   gcc_assert (!optimize || !INSN_DELETED_P (before));
3672
3673   PREV_INSN (insn) = prev;
3674   NEXT_INSN (insn) = before;
3675
3676   if (prev)
3677     {
3678       NEXT_INSN (prev) = insn;
3679       if (NONJUMP_INSN_P (prev) && GET_CODE (PATTERN (prev)) == SEQUENCE)
3680         {
3681           rtx sequence = PATTERN (prev);
3682           NEXT_INSN (XVECEXP (sequence, 0, XVECLEN (sequence, 0) - 1)) = insn;
3683         }
3684     }
3685   else if (first_insn == before)
3686     first_insn = insn;
3687   else
3688     {
3689       struct sequence_stack *stack = seq_stack;
3690       /* Scan all pending sequences too.  */
3691       for (; stack; stack = stack->next)
3692         if (before == stack->first)
3693           {
3694             stack->first = insn;
3695             break;
3696           }
3697
3698       gcc_assert (stack);
3699     }
3700
3701   if (!bb 
3702       && !BARRIER_P (before)
3703       && !BARRIER_P (insn))
3704     bb = BLOCK_FOR_INSN (before);
3705
3706   if (bb)
3707     {
3708       set_block_for_insn (insn, bb);
3709       if (INSN_P (insn))
3710         df_insn_rescan (insn);
3711       /* Should not happen as first in the BB is always either NOTE or
3712          LABEL.  */
3713       gcc_assert (BB_HEAD (bb) != insn
3714                   /* Avoid clobbering of structure when creating new BB.  */
3715                   || BARRIER_P (insn)
3716                   || NOTE_INSN_BASIC_BLOCK_P (insn));
3717     }
3718
3719   PREV_INSN (before) = insn;
3720   if (NONJUMP_INSN_P (before) && GET_CODE (PATTERN (before)) == SEQUENCE)
3721     PREV_INSN (XVECEXP (PATTERN (before), 0, 0)) = insn;
3722 }
3723
3724
3725 /* Replace insn with an deleted instruction note.  */
3726
3727 void
3728 set_insn_deleted (rtx insn)
3729 {
3730   df_insn_delete (BLOCK_FOR_INSN (insn), INSN_UID (insn));
3731   PUT_CODE (insn, NOTE);
3732   NOTE_KIND (insn) = NOTE_INSN_DELETED;
3733 }
3734
3735
3736 /* Remove an insn from its doubly-linked list.  This function knows how
3737    to handle sequences.  */
3738 void
3739 remove_insn (rtx insn)
3740 {
3741   rtx next = NEXT_INSN (insn);
3742   rtx prev = PREV_INSN (insn);
3743   basic_block bb;
3744
3745   /* Later in the code, the block will be marked dirty.  */
3746   df_insn_delete (NULL, INSN_UID (insn));
3747
3748   if (prev)
3749     {
3750       NEXT_INSN (prev) = next;
3751       if (NONJUMP_INSN_P (prev) && GET_CODE (PATTERN (prev)) == SEQUENCE)
3752         {
3753           rtx sequence = PATTERN (prev);
3754           NEXT_INSN (XVECEXP (sequence, 0, XVECLEN (sequence, 0) - 1)) = next;
3755         }
3756     }
3757   else if (first_insn == insn)
3758     first_insn = next;
3759   else
3760     {
3761       struct sequence_stack *stack = seq_stack;
3762       /* Scan all pending sequences too.  */
3763       for (; stack; stack = stack->next)
3764         if (insn == stack->first)
3765           {
3766             stack->first = next;
3767             break;
3768           }
3769
3770       gcc_assert (stack);
3771     }
3772
3773   if (next)
3774     {
3775       PREV_INSN (next) = prev;
3776       if (NONJUMP_INSN_P (next) && GET_CODE (PATTERN (next)) == SEQUENCE)
3777         PREV_INSN (XVECEXP (PATTERN (next), 0, 0)) = prev;
3778     }
3779   else if (last_insn == insn)
3780     last_insn = prev;
3781   else
3782     {
3783       struct sequence_stack *stack = seq_stack;
3784       /* Scan all pending sequences too.  */
3785       for (; stack; stack = stack->next)
3786         if (insn == stack->last)
3787           {
3788             stack->last = prev;
3789             break;
3790           }
3791
3792       gcc_assert (stack);
3793     }
3794   if (!BARRIER_P (insn)
3795       && (bb = BLOCK_FOR_INSN (insn)))
3796     {
3797       if (INSN_P (insn))
3798         df_set_bb_dirty (bb);
3799       if (BB_HEAD (bb) == insn)
3800         {
3801           /* Never ever delete the basic block note without deleting whole
3802              basic block.  */
3803           gcc_assert (!NOTE_P (insn));
3804           BB_HEAD (bb) = next;
3805         }
3806       if (BB_END (bb) == insn)
3807         BB_END (bb) = prev;
3808     }
3809 }
3810
3811 /* Append CALL_FUSAGE to the CALL_INSN_FUNCTION_USAGE for CALL_INSN.  */
3812
3813 void
3814 add_function_usage_to (rtx call_insn, rtx call_fusage)
3815 {
3816   gcc_assert (call_insn && CALL_P (call_insn));
3817
3818   /* Put the register usage information on the CALL.  If there is already
3819      some usage information, put ours at the end.  */
3820   if (CALL_INSN_FUNCTION_USAGE (call_insn))
3821     {
3822       rtx link;
3823
3824       for (link = CALL_INSN_FUNCTION_USAGE (call_insn); XEXP (link, 1) != 0;
3825            link = XEXP (link, 1))
3826         ;
3827
3828       XEXP (link, 1) = call_fusage;
3829     }
3830   else
3831     CALL_INSN_FUNCTION_USAGE (call_insn) = call_fusage;
3832 }
3833
3834 /* Delete all insns made since FROM.
3835    FROM becomes the new last instruction.  */
3836
3837 void
3838 delete_insns_since (rtx from)
3839 {
3840   if (from == 0)
3841     first_insn = 0;
3842   else
3843     NEXT_INSN (from) = 0;
3844   last_insn = from;
3845 }
3846
3847 /* This function is deprecated, please use sequences instead.
3848
3849    Move a consecutive bunch of insns to a different place in the chain.
3850    The insns to be moved are those between FROM and TO.
3851    They are moved to a new position after the insn AFTER.
3852    AFTER must not be FROM or TO or any insn in between.
3853
3854    This function does not know about SEQUENCEs and hence should not be
3855    called after delay-slot filling has been done.  */
3856
3857 void
3858 reorder_insns_nobb (rtx from, rtx to, rtx after)
3859 {
3860   /* Splice this bunch out of where it is now.  */
3861   if (PREV_INSN (from))
3862     NEXT_INSN (PREV_INSN (from)) = NEXT_INSN (to);
3863   if (NEXT_INSN (to))
3864     PREV_INSN (NEXT_INSN (to)) = PREV_INSN (from);
3865   if (last_insn == to)
3866     last_insn = PREV_INSN (from);
3867   if (first_insn == from)
3868     first_insn = NEXT_INSN (to);
3869
3870   /* Make the new neighbors point to it and it to them.  */
3871   if (NEXT_INSN (after))
3872     PREV_INSN (NEXT_INSN (after)) = to;
3873
3874   NEXT_INSN (to) = NEXT_INSN (after);
3875   PREV_INSN (from) = after;
3876   NEXT_INSN (after) = from;
3877   if (after == last_insn)
3878     last_insn = to;
3879 }
3880
3881 /* Same as function above, but take care to update BB boundaries.  */
3882 void
3883 reorder_insns (rtx from, rtx to, rtx after)
3884 {
3885   rtx prev = PREV_INSN (from);
3886   basic_block bb, bb2;
3887
3888   reorder_insns_nobb (from, to, after);
3889
3890   if (!BARRIER_P (after)
3891       && (bb = BLOCK_FOR_INSN (after)))
3892     {
3893       rtx x;
3894       df_set_bb_dirty (bb);
3895
3896       if (!BARRIER_P (from)
3897           && (bb2 = BLOCK_FOR_INSN (from)))
3898         {
3899           if (BB_END (bb2) == to)
3900             BB_END (bb2) = prev;
3901           df_set_bb_dirty (bb2);
3902         }
3903
3904       if (BB_END (bb) == after)
3905         BB_END (bb) = to;
3906
3907       for (x = from; x != NEXT_INSN (to); x = NEXT_INSN (x))
3908         if (!BARRIER_P (x))
3909           df_insn_change_bb (x, bb);
3910     }
3911 }
3912
3913 \f
3914 /* Emit insn(s) of given code and pattern
3915    at a specified place within the doubly-linked list.
3916
3917    All of the emit_foo global entry points accept an object
3918    X which is either an insn list or a PATTERN of a single
3919    instruction.
3920
3921    There are thus a few canonical ways to generate code and
3922    emit it at a specific place in the instruction stream.  For
3923    example, consider the instruction named SPOT and the fact that
3924    we would like to emit some instructions before SPOT.  We might
3925    do it like this:
3926
3927         start_sequence ();
3928         ... emit the new instructions ...
3929         insns_head = get_insns ();
3930         end_sequence ();
3931
3932         emit_insn_before (insns_head, SPOT);
3933
3934    It used to be common to generate SEQUENCE rtl instead, but that
3935    is a relic of the past which no longer occurs.  The reason is that
3936    SEQUENCE rtl results in much fragmented RTL memory since the SEQUENCE
3937    generated would almost certainly die right after it was created.  */
3938
3939 /* Make X be output before the instruction BEFORE.  */
3940
3941 rtx
3942 emit_insn_before_noloc (rtx x, rtx before, basic_block bb)
3943 {
3944   rtx last = before;
3945   rtx insn;
3946
3947   gcc_assert (before);
3948
3949   if (x == NULL_RTX)
3950     return last;
3951
3952   switch (GET_CODE (x))
3953     {
3954     case INSN:
3955     case JUMP_INSN:
3956     case CALL_INSN:
3957     case CODE_LABEL:
3958     case BARRIER:
3959     case NOTE:
3960       insn = x;
3961       while (insn)
3962         {
3963           rtx next = NEXT_INSN (insn);
3964           add_insn_before (insn, before, bb);
3965           last = insn;
3966           insn = next;
3967         }
3968       break;
3969
3970 #ifdef ENABLE_RTL_CHECKING
3971     case SEQUENCE:
3972       gcc_unreachable ();
3973       break;
3974 #endif
3975
3976     default:
3977       last = make_insn_raw (x);
3978       add_insn_before (last, before, bb);
3979       break;
3980     }
3981
3982   return last;
3983 }
3984
3985 /* Make an instruction with body X and code JUMP_INSN
3986    and output it before the instruction BEFORE.  */
3987
3988 rtx
3989 emit_jump_insn_before_noloc (rtx x, rtx before)
3990 {
3991   rtx insn, last = NULL_RTX;
3992
3993   gcc_assert (before);
3994
3995   switch (GET_CODE (x))
3996     {
3997     case INSN:
3998     case JUMP_INSN:
3999     case CALL_INSN:
4000     case CODE_LABEL:
4001     case BARRIER:
4002     case NOTE:
4003       insn = x;
4004       while (insn)
4005         {
4006           rtx next = NEXT_INSN (insn);
4007           add_insn_before (insn, before, NULL);
4008           last = insn;
4009           insn = next;
4010         }
4011       break;
4012
4013 #ifdef ENABLE_RTL_CHECKING
4014     case SEQUENCE:
4015       gcc_unreachable ();
4016       break;
4017 #endif
4018
4019     default:
4020       last = make_jump_insn_raw (x);
4021       add_insn_before (last, before, NULL);
4022       break;
4023     }
4024
4025   return last;
4026 }
4027
4028 /* Make an instruction with body X and code CALL_INSN
4029    and output it before the instruction BEFORE.  */
4030
4031 rtx
4032 emit_call_insn_before_noloc (rtx x, rtx before)
4033 {
4034   rtx last = NULL_RTX, insn;
4035
4036   gcc_assert (before);
4037
4038   switch (GET_CODE (x))
4039     {
4040     case INSN:
4041     case JUMP_INSN:
4042     case CALL_INSN:
4043     case CODE_LABEL:
4044     case BARRIER:
4045     case NOTE:
4046       insn = x;
4047       while (insn)
4048         {
4049           rtx next = NEXT_INSN (insn);
4050           add_insn_before (insn, before, NULL);
4051           last = insn;
4052           insn = next;
4053         }
4054       break;
4055
4056 #ifdef ENABLE_RTL_CHECKING
4057     case SEQUENCE:
4058       gcc_unreachable ();
4059       break;
4060 #endif
4061
4062     default:
4063       last = make_call_insn_raw (x);
4064       add_insn_before (last, before, NULL);
4065       break;
4066     }
4067
4068   return last;
4069 }
4070
4071 /* Make an insn of code BARRIER
4072    and output it before the insn BEFORE.  */
4073
4074 rtx
4075 emit_barrier_before (rtx before)
4076 {
4077   rtx insn = rtx_alloc (BARRIER);
4078
4079   INSN_UID (insn) = cur_insn_uid++;
4080
4081   add_insn_before (insn, before, NULL);
4082   return insn;
4083 }
4084
4085 /* Emit the label LABEL before the insn BEFORE.  */
4086
4087 rtx
4088 emit_label_before (rtx label, rtx before)
4089 {
4090   /* This can be called twice for the same label as a result of the
4091      confusion that follows a syntax error!  So make it harmless.  */
4092   if (INSN_UID (label) == 0)
4093     {
4094       INSN_UID (label) = cur_insn_uid++;
4095       add_insn_before (label, before, NULL);
4096     }
4097
4098   return label;
4099 }
4100
4101 /* Emit a note of subtype SUBTYPE before the insn BEFORE.  */
4102
4103 rtx
4104 emit_note_before (enum insn_note subtype, rtx before)
4105 {
4106   rtx note = rtx_alloc (NOTE);
4107   INSN_UID (note) = cur_insn_uid++;
4108   NOTE_KIND (note) = subtype;
4109   BLOCK_FOR_INSN (note) = NULL;
4110   memset (&NOTE_DATA (note), 0, sizeof (NOTE_DATA (note)));
4111
4112   add_insn_before (note, before, NULL);
4113   return note;
4114 }
4115 \f
4116 /* Helper for emit_insn_after, handles lists of instructions
4117    efficiently.  */
4118
4119 static rtx
4120 emit_insn_after_1 (rtx first, rtx after, basic_block bb)
4121 {
4122   rtx last;
4123   rtx after_after;
4124   if (!bb && !BARRIER_P (after))
4125     bb = BLOCK_FOR_INSN (after);
4126
4127   if (bb)
4128     {
4129       df_set_bb_dirty (bb);
4130       for (last = first; NEXT_INSN (last); last = NEXT_INSN (last))
4131         if (!BARRIER_P (last))
4132           {
4133             set_block_for_insn (last, bb);
4134             df_insn_rescan (last);
4135           }
4136       if (!BARRIER_P (last))
4137         {
4138           set_block_for_insn (last, bb);
4139           df_insn_rescan (last);
4140         }
4141       if (BB_END (bb) == after)
4142         BB_END (bb) = last;
4143     }
4144   else
4145     for (last = first; NEXT_INSN (last); last = NEXT_INSN (last))
4146       continue;
4147
4148   after_after = NEXT_INSN (after);
4149
4150   NEXT_INSN (after) = first;
4151   PREV_INSN (first) = after;
4152   NEXT_INSN (last) = after_after;
4153   if (after_after)
4154     PREV_INSN (after_after) = last;
4155
4156   if (after == last_insn)
4157     last_insn = last;
4158
4159   return last;
4160 }
4161
4162 /* Make X be output after the insn AFTER and set the BB of insn.  If
4163    BB is NULL, an attempt is made to infer the BB from AFTER.  */
4164
4165 rtx
4166 emit_insn_after_noloc (rtx x, rtx after, basic_block bb)
4167 {
4168   rtx last = after;
4169
4170   gcc_assert (after);
4171
4172   if (x == NULL_RTX)
4173     return last;
4174
4175   switch (GET_CODE (x))
4176     {
4177     case INSN:
4178     case JUMP_INSN:
4179     case CALL_INSN:
4180     case CODE_LABEL:
4181     case BARRIER:
4182     case NOTE:
4183       last = emit_insn_after_1 (x, after, bb);
4184       break;
4185
4186 #ifdef ENABLE_RTL_CHECKING
4187     case SEQUENCE:
4188       gcc_unreachable ();
4189       break;
4190 #endif
4191
4192     default:
4193       last = make_insn_raw (x);
4194       add_insn_after (last, after, bb);
4195       break;
4196     }
4197
4198   return last;
4199 }
4200
4201
4202 /* Make an insn of code JUMP_INSN with body X
4203    and output it after the insn AFTER.  */
4204
4205 rtx
4206 emit_jump_insn_after_noloc (rtx x, rtx after)
4207 {
4208   rtx last;
4209
4210   gcc_assert (after);
4211
4212   switch (GET_CODE (x))
4213     {
4214     case INSN:
4215     case JUMP_INSN:
4216     case CALL_INSN:
4217     case CODE_LABEL:
4218     case BARRIER:
4219     case NOTE:
4220       last = emit_insn_after_1 (x, after, NULL);
4221       break;
4222
4223 #ifdef ENABLE_RTL_CHECKING
4224     case SEQUENCE:
4225       gcc_unreachable ();
4226       break;
4227 #endif
4228
4229     default:
4230       last = make_jump_insn_raw (x);
4231       add_insn_after (last, after, NULL);
4232       break;
4233     }
4234
4235   return last;
4236 }
4237
4238 /* Make an instruction with body X and code CALL_INSN
4239    and output it after the instruction AFTER.  */
4240
4241 rtx
4242 emit_call_insn_after_noloc (rtx x, rtx after)
4243 {
4244   rtx last;
4245
4246   gcc_assert (after);
4247
4248   switch (GET_CODE (x))
4249     {
4250     case INSN:
4251     case JUMP_INSN:
4252     case CALL_INSN:
4253     case CODE_LABEL:
4254     case BARRIER:
4255     case NOTE:
4256       last = emit_insn_after_1 (x, after, NULL);
4257       break;
4258
4259 #ifdef ENABLE_RTL_CHECKING
4260     case SEQUENCE:
4261       gcc_unreachable ();
4262       break;
4263 #endif
4264
4265     default:
4266       last = make_call_insn_raw (x);
4267       add_insn_after (last, after, NULL);
4268       break;
4269     }
4270
4271   return last;
4272 }
4273
4274 /* Make an insn of code BARRIER
4275    and output it after the insn AFTER.  */
4276
4277 rtx
4278 emit_barrier_after (rtx after)
4279 {
4280   rtx insn = rtx_alloc (BARRIER);
4281
4282   INSN_UID (insn) = cur_insn_uid++;
4283
4284   add_insn_after (insn, after, NULL);
4285   return insn;
4286 }
4287
4288 /* Emit the label LABEL after the insn AFTER.  */
4289
4290 rtx
4291 emit_label_after (rtx label, rtx after)
4292 {
4293   /* This can be called twice for the same label
4294      as a result of the confusion that follows a syntax error!
4295      So make it harmless.  */
4296   if (INSN_UID (label) == 0)
4297     {
4298       INSN_UID (label) = cur_insn_uid++;
4299       add_insn_after (label, after, NULL);
4300     }
4301
4302   return label;
4303 }
4304
4305 /* Emit a note of subtype SUBTYPE after the insn AFTER.  */
4306
4307 rtx
4308 emit_note_after (enum insn_note subtype, rtx after)
4309 {
4310   rtx note = rtx_alloc (NOTE);
4311   INSN_UID (note) = cur_insn_uid++;
4312   NOTE_KIND (note) = subtype;
4313   BLOCK_FOR_INSN (note) = NULL;
4314   memset (&NOTE_DATA (note), 0, sizeof (NOTE_DATA (note)));
4315   add_insn_after (note, after, NULL);
4316   return note;
4317 }
4318 \f
4319 /* Like emit_insn_after_noloc, but set INSN_LOCATOR according to SCOPE.  */
4320 rtx
4321 emit_insn_after_setloc (rtx pattern, rtx after, int loc)
4322 {
4323   rtx last = emit_insn_after_noloc (pattern, after, NULL);
4324
4325   if (pattern == NULL_RTX || !loc)
4326     return last;
4327
4328   after = NEXT_INSN (after);
4329   while (1)
4330     {
4331       if (active_insn_p (after) && !INSN_LOCATOR (after))
4332         INSN_LOCATOR (after) = loc;
4333       if (after == last)
4334         break;
4335       after = NEXT_INSN (after);
4336     }
4337   return last;
4338 }
4339
4340 /* Like emit_insn_after_noloc, but set INSN_LOCATOR according to AFTER.  */
4341 rtx
4342 emit_insn_after (rtx pattern, rtx after)
4343 {
4344   if (INSN_P (after))
4345     return emit_insn_after_setloc (pattern, after, INSN_LOCATOR (after));
4346   else
4347     return emit_insn_after_noloc (pattern, after, NULL);
4348 }
4349
4350 /* Like emit_jump_insn_after_noloc, but set INSN_LOCATOR according to SCOPE.  */
4351 rtx
4352 emit_jump_insn_after_setloc (rtx pattern, rtx after, int loc)
4353 {
4354   rtx last = emit_jump_insn_after_noloc (pattern, after);
4355
4356   if (pattern == NULL_RTX || !loc)
4357     return last;
4358
4359   after = NEXT_INSN (after);
4360   while (1)
4361     {
4362       if (active_insn_p (after) && !INSN_LOCATOR (after))
4363         INSN_LOCATOR (after) = loc;
4364       if (after == last)
4365         break;
4366       after = NEXT_INSN (after);
4367     }
4368   return last;
4369 }
4370
4371 /* Like emit_jump_insn_after_noloc, but set INSN_LOCATOR according to AFTER.  */
4372 rtx
4373 emit_jump_insn_after (rtx pattern, rtx after)
4374 {
4375   if (INSN_P (after))
4376     return emit_jump_insn_after_setloc (pattern, after, INSN_LOCATOR (after));
4377   else
4378     return emit_jump_insn_after_noloc (pattern, after);
4379 }
4380
4381 /* Like emit_call_insn_after_noloc, but set INSN_LOCATOR according to SCOPE.  */
4382 rtx
4383 emit_call_insn_after_setloc (rtx pattern, rtx after, int loc)
4384 {
4385   rtx last = emit_call_insn_after_noloc (pattern, after);
4386
4387   if (pattern == NULL_RTX || !loc)
4388     return last;
4389
4390   after = NEXT_INSN (after);
4391   while (1)
4392     {
4393       if (active_insn_p (after) && !INSN_LOCATOR (after))
4394         INSN_LOCATOR (after) = loc;
4395       if (after == last)
4396         break;
4397       after = NEXT_INSN (after);
4398     }
4399   return last;
4400 }
4401
4402 /* Like emit_call_insn_after_noloc, but set INSN_LOCATOR according to AFTER.  */
4403 rtx
4404 emit_call_insn_after (rtx pattern, rtx after)
4405 {
4406   if (INSN_P (after))
4407     return emit_call_insn_after_setloc (pattern, after, INSN_LOCATOR (after));
4408   else
4409     return emit_call_insn_after_noloc (pattern, after);
4410 }
4411
4412 /* Like emit_insn_before_noloc, but set INSN_LOCATOR according to SCOPE.  */
4413 rtx
4414 emit_insn_before_setloc (rtx pattern, rtx before, int loc)
4415 {
4416   rtx first = PREV_INSN (before);
4417   rtx last = emit_insn_before_noloc (pattern, before, NULL);
4418
4419   if (pattern == NULL_RTX || !loc)
4420     return last;
4421
4422   if (!first)
4423     first = get_insns ();
4424   else
4425     first = NEXT_INSN (first);
4426   while (1)
4427     {
4428       if (active_insn_p (first) && !INSN_LOCATOR (first))
4429         INSN_LOCATOR (first) = loc;
4430       if (first == last)
4431         break;
4432       first = NEXT_INSN (first);
4433     }
4434   return last;
4435 }
4436
4437 /* Like emit_insn_before_noloc, but set INSN_LOCATOR according to BEFORE.  */
4438 rtx
4439 emit_insn_before (rtx pattern, rtx before)
4440 {
4441   if (INSN_P (before))
4442     return emit_insn_before_setloc (pattern, before, INSN_LOCATOR (before));
4443   else
4444     return emit_insn_before_noloc (pattern, before, NULL);
4445 }
4446
4447 /* like emit_insn_before_noloc, but set insn_locator according to scope.  */
4448 rtx
4449 emit_jump_insn_before_setloc (rtx pattern, rtx before, int loc)
4450 {
4451   rtx first = PREV_INSN (before);
4452   rtx last = emit_jump_insn_before_noloc (pattern, before);
4453
4454   if (pattern == NULL_RTX)
4455     return last;
4456
4457   first = NEXT_INSN (first);
4458   while (1)
4459     {
4460       if (active_insn_p (first) && !INSN_LOCATOR (first))
4461         INSN_LOCATOR (first) = loc;
4462       if (first == last)
4463         break;
4464       first = NEXT_INSN (first);
4465     }
4466   return last;
4467 }
4468
4469 /* Like emit_jump_insn_before_noloc, but set INSN_LOCATOR according to BEFORE.  */
4470 rtx
4471 emit_jump_insn_before (rtx pattern, rtx before)
4472 {
4473   if (INSN_P (before))
4474     return emit_jump_insn_before_setloc (pattern, before, INSN_LOCATOR (before));
4475   else
4476     return emit_jump_insn_before_noloc (pattern, before);
4477 }
4478
4479 /* like emit_insn_before_noloc, but set insn_locator according to scope.  */
4480 rtx
4481 emit_call_insn_before_setloc (rtx pattern, rtx before, int loc)
4482 {
4483   rtx first = PREV_INSN (before);
4484   rtx last = emit_call_insn_before_noloc (pattern, before);
4485
4486   if (pattern == NULL_RTX)
4487     return last;
4488
4489   first = NEXT_INSN (first);
4490   while (1)
4491     {
4492       if (active_insn_p (first) && !INSN_LOCATOR (first))
4493         INSN_LOCATOR (first) = loc;
4494       if (first == last)
4495         break;
4496       first = NEXT_INSN (first);
4497     }
4498   return last;
4499 }
4500
4501 /* like emit_call_insn_before_noloc,
4502    but set insn_locator according to before.  */
4503 rtx
4504 emit_call_insn_before (rtx pattern, rtx before)
4505 {
4506   if (INSN_P (before))
4507     return emit_call_insn_before_setloc (pattern, before, INSN_LOCATOR (before));
4508   else
4509     return emit_call_insn_before_noloc (pattern, before);
4510 }
4511 \f
4512 /* Take X and emit it at the end of the doubly-linked
4513    INSN list.
4514
4515    Returns the last insn emitted.  */
4516
4517 rtx
4518 emit_insn (rtx x)
4519 {
4520   rtx last = last_insn;
4521   rtx insn;
4522
4523   if (x == NULL_RTX)
4524     return last;
4525
4526   switch (GET_CODE (x))
4527     {
4528     case INSN:
4529     case JUMP_INSN:
4530     case CALL_INSN:
4531     case CODE_LABEL:
4532     case BARRIER:
4533     case NOTE:
4534       insn = x;
4535       while (insn)
4536         {
4537           rtx next = NEXT_INSN (insn);
4538           add_insn (insn);
4539           last = insn;
4540           insn = next;
4541         }
4542       break;
4543
4544 #ifdef ENABLE_RTL_CHECKING
4545     case SEQUENCE:
4546       gcc_unreachable ();
4547       break;
4548 #endif
4549
4550     default:
4551       last = make_insn_raw (x);
4552       add_insn (last);
4553       break;
4554     }
4555
4556   return last;
4557 }
4558
4559 /* Make an insn of code JUMP_INSN with pattern X
4560    and add it to the end of the doubly-linked list.  */
4561
4562 rtx
4563 emit_jump_insn (rtx x)
4564 {
4565   rtx last = NULL_RTX, insn;
4566
4567   switch (GET_CODE (x))
4568     {
4569     case INSN:
4570     case JUMP_INSN:
4571     case CALL_INSN:
4572     case CODE_LABEL:
4573     case BARRIER:
4574     case NOTE:
4575       insn = x;
4576       while (insn)
4577         {
4578           rtx next = NEXT_INSN (insn);
4579           add_insn (insn);
4580           last = insn;
4581           insn = next;
4582         }
4583       break;
4584
4585 #ifdef ENABLE_RTL_CHECKING
4586     case SEQUENCE:
4587       gcc_unreachable ();
4588       break;
4589 #endif
4590
4591     default:
4592       last = make_jump_insn_raw (x);
4593       add_insn (last);
4594       break;
4595     }
4596
4597   return last;
4598 }
4599
4600 /* Make an insn of code CALL_INSN with pattern X
4601    and add it to the end of the doubly-linked list.  */
4602
4603 rtx
4604 emit_call_insn (rtx x)
4605 {
4606   rtx insn;
4607
4608   switch (GET_CODE (x))
4609     {
4610     case INSN:
4611     case JUMP_INSN:
4612     case CALL_INSN:
4613     case CODE_LABEL:
4614     case BARRIER:
4615     case NOTE:
4616       insn = emit_insn (x);
4617       break;
4618
4619 #ifdef ENABLE_RTL_CHECKING
4620     case SEQUENCE:
4621       gcc_unreachable ();
4622       break;
4623 #endif
4624
4625     default:
4626       insn = make_call_insn_raw (x);
4627       add_insn (insn);
4628       break;
4629     }
4630
4631   return insn;
4632 }
4633
4634 /* Add the label LABEL to the end of the doubly-linked list.  */
4635
4636 rtx
4637 emit_label (rtx label)
4638 {
4639   /* This can be called twice for the same label
4640      as a result of the confusion that follows a syntax error!
4641      So make it harmless.  */
4642   if (INSN_UID (label) == 0)
4643     {
4644       INSN_UID (label) = cur_insn_uid++;
4645       add_insn (label);
4646     }
4647   return label;
4648 }
4649
4650 /* Make an insn of code BARRIER
4651    and add it to the end of the doubly-linked list.  */
4652
4653 rtx
4654 emit_barrier (void)
4655 {
4656   rtx barrier = rtx_alloc (BARRIER);
4657   INSN_UID (barrier) = cur_insn_uid++;
4658   add_insn (barrier);
4659   return barrier;
4660 }
4661
4662 /* Emit a copy of note ORIG.  */
4663
4664 rtx
4665 emit_note_copy (rtx orig)
4666 {
4667   rtx note;
4668   
4669   note = rtx_alloc (NOTE);
4670   
4671   INSN_UID (note) = cur_insn_uid++;
4672   NOTE_DATA (note) = NOTE_DATA (orig);
4673   NOTE_KIND (note) = NOTE_KIND (orig);
4674   BLOCK_FOR_INSN (note) = NULL;
4675   add_insn (note);
4676   
4677   return note;
4678 }
4679
4680 /* Make an insn of code NOTE or type NOTE_NO
4681    and add it to the end of the doubly-linked list.  */
4682
4683 rtx
4684 emit_note (enum insn_note kind)
4685 {
4686   rtx note;
4687
4688   note = rtx_alloc (NOTE);
4689   INSN_UID (note) = cur_insn_uid++;
4690   NOTE_KIND (note) = kind;
4691   memset (&NOTE_DATA (note), 0, sizeof (NOTE_DATA (note)));
4692   BLOCK_FOR_INSN (note) = NULL;
4693   add_insn (note);
4694   return note;
4695 }
4696
4697 /* Emit a clobber of lvalue X.  */
4698
4699 rtx
4700 emit_clobber (rtx x)
4701 {
4702   /* CONCATs should not appear in the insn stream.  */
4703   if (GET_CODE (x) == CONCAT)
4704     {
4705       emit_clobber (XEXP (x, 0));
4706       return emit_clobber (XEXP (x, 1));
4707     }
4708   return emit_insn (gen_rtx_CLOBBER (VOIDmode, x));
4709 }
4710
4711 /* Return a sequence of insns to clobber lvalue X.  */
4712
4713 rtx
4714 gen_clobber (rtx x)
4715 {
4716   rtx seq;
4717
4718   start_sequence ();
4719   emit_clobber (x);
4720   seq = get_insns ();
4721   end_sequence ();
4722   return seq;
4723 }
4724
4725 /* Emit a use of rvalue X.  */
4726
4727 rtx
4728 emit_use (rtx x)
4729 {
4730   /* CONCATs should not appear in the insn stream.  */
4731   if (GET_CODE (x) == CONCAT)
4732     {
4733       emit_use (XEXP (x, 0));
4734       return emit_use (XEXP (x, 1));
4735     }
4736   return emit_insn (gen_rtx_USE (VOIDmode, x));
4737 }
4738
4739 /* Return a sequence of insns to use rvalue X.  */
4740
4741 rtx
4742 gen_use (rtx x)
4743 {
4744   rtx seq;
4745
4746   start_sequence ();
4747   emit_use (x);
4748   seq = get_insns ();
4749   end_sequence ();
4750   return seq;
4751 }
4752
4753 /* Cause next statement to emit a line note even if the line number
4754    has not changed.  */
4755
4756 void
4757 force_next_line_note (void)
4758 {
4759   last_location = -1;
4760 }
4761
4762 /* Place a note of KIND on insn INSN with DATUM as the datum. If a
4763    note of this type already exists, remove it first.  */
4764
4765 rtx
4766 set_unique_reg_note (rtx insn, enum reg_note kind, rtx datum)
4767 {
4768   rtx note = find_reg_note (insn, kind, NULL_RTX);
4769
4770   switch (kind)
4771     {
4772     case REG_EQUAL:
4773     case REG_EQUIV:
4774       /* Don't add REG_EQUAL/REG_EQUIV notes if the insn
4775          has multiple sets (some callers assume single_set
4776          means the insn only has one set, when in fact it
4777          means the insn only has one * useful * set).  */
4778       if (GET_CODE (PATTERN (insn)) == PARALLEL && multiple_sets (insn))
4779         {
4780           gcc_assert (!note);
4781           return NULL_RTX;
4782         }
4783
4784       /* Don't add ASM_OPERAND REG_EQUAL/REG_EQUIV notes.
4785          It serves no useful purpose and breaks eliminate_regs.  */
4786       if (GET_CODE (datum) == ASM_OPERANDS)
4787         return NULL_RTX;
4788
4789       if (note)
4790         {
4791           XEXP (note, 0) = datum;
4792           df_notes_rescan (insn);
4793           return note;
4794         }
4795       break;
4796
4797     default:
4798       if (note)
4799         {
4800           XEXP (note, 0) = datum;
4801           return note;
4802         }
4803       break;
4804     }
4805
4806   add_reg_note (insn, kind, datum);
4807
4808   switch (kind)
4809     {
4810     case REG_EQUAL:
4811     case REG_EQUIV:
4812       df_notes_rescan (insn);
4813       break;
4814     default:
4815       break;
4816     }
4817
4818   return REG_NOTES (insn);
4819 }
4820 \f
4821 /* Return an indication of which type of insn should have X as a body.
4822    The value is CODE_LABEL, INSN, CALL_INSN or JUMP_INSN.  */
4823
4824 static enum rtx_code
4825 classify_insn (rtx x)
4826 {
4827   if (LABEL_P (x))
4828     return CODE_LABEL;
4829   if (GET_CODE (x) == CALL)
4830     return CALL_INSN;
4831   if (GET_CODE (x) == RETURN)
4832     return JUMP_INSN;
4833   if (GET_CODE (x) == SET)
4834     {
4835       if (SET_DEST (x) == pc_rtx)
4836         return JUMP_INSN;
4837       else if (GET_CODE (SET_SRC (x)) == CALL)
4838         return CALL_INSN;
4839       else
4840         return INSN;
4841     }
4842   if (GET_CODE (x) == PARALLEL)
4843     {
4844       int j;
4845       for (j = XVECLEN (x, 0) - 1; j >= 0; j--)
4846         if (GET_CODE (XVECEXP (x, 0, j)) == CALL)
4847           return CALL_INSN;
4848         else if (GET_CODE (XVECEXP (x, 0, j)) == SET
4849                  && SET_DEST (XVECEXP (x, 0, j)) == pc_rtx)
4850           return JUMP_INSN;
4851         else if (GET_CODE (XVECEXP (x, 0, j)) == SET
4852                  && GET_CODE (SET_SRC (XVECEXP (x, 0, j))) == CALL)
4853           return CALL_INSN;
4854     }
4855   return INSN;
4856 }
4857
4858 /* Emit the rtl pattern X as an appropriate kind of insn.
4859    If X is a label, it is simply added into the insn chain.  */
4860
4861 rtx
4862 emit (rtx x)
4863 {
4864   enum rtx_code code = classify_insn (x);
4865
4866   switch (code)
4867     {
4868     case CODE_LABEL:
4869       return emit_label (x);
4870     case INSN:
4871       return emit_insn (x);
4872     case  JUMP_INSN:
4873       {
4874         rtx insn = emit_jump_insn (x);
4875         if (any_uncondjump_p (insn) || GET_CODE (x) == RETURN)
4876           return emit_barrier ();
4877         return insn;
4878       }
4879     case CALL_INSN:
4880       return emit_call_insn (x);
4881     default:
4882       gcc_unreachable ();
4883     }
4884 }
4885 \f
4886 /* Space for free sequence stack entries.  */
4887 static GTY ((deletable)) struct sequence_stack *free_sequence_stack;
4888
4889 /* Begin emitting insns to a sequence.  If this sequence will contain
4890    something that might cause the compiler to pop arguments to function
4891    calls (because those pops have previously been deferred; see
4892    INHIBIT_DEFER_POP for more details), use do_pending_stack_adjust
4893    before calling this function.  That will ensure that the deferred
4894    pops are not accidentally emitted in the middle of this sequence.  */
4895
4896 void
4897 start_sequence (void)
4898 {
4899   struct sequence_stack *tem;
4900
4901   if (free_sequence_stack != NULL)
4902     {
4903       tem = free_sequence_stack;
4904       free_sequence_stack = tem->next;
4905     }
4906   else
4907     tem = GGC_NEW (struct sequence_stack);
4908
4909   tem->next = seq_stack;
4910   tem->first = first_insn;
4911   tem->last = last_insn;
4912
4913   seq_stack = tem;
4914
4915   first_insn = 0;
4916   last_insn = 0;
4917 }
4918
4919 /* Set up the insn chain starting with FIRST as the current sequence,
4920    saving the previously current one.  See the documentation for
4921    start_sequence for more information about how to use this function.  */
4922
4923 void
4924 push_to_sequence (rtx first)
4925 {
4926   rtx last;
4927
4928   start_sequence ();
4929
4930   for (last = first; last && NEXT_INSN (last); last = NEXT_INSN (last));
4931
4932   first_insn = first;
4933   last_insn = last;
4934 }
4935
4936 /* Like push_to_sequence, but take the last insn as an argument to avoid
4937    looping through the list.  */
4938
4939 void
4940 push_to_sequence2 (rtx first, rtx last)
4941 {
4942   start_sequence ();
4943
4944   first_insn = first;
4945   last_insn = last;
4946 }
4947
4948 /* Set up the outer-level insn chain
4949    as the current sequence, saving the previously current one.  */
4950
4951 void
4952 push_topmost_sequence (void)
4953 {
4954   struct sequence_stack *stack, *top = NULL;
4955
4956   start_sequence ();
4957
4958   for (stack = seq_stack; stack; stack = stack->next)
4959     top = stack;
4960
4961   first_insn = top->first;
4962   last_insn = top->last;
4963 }
4964
4965 /* After emitting to the outer-level insn chain, update the outer-level
4966    insn chain, and restore the previous saved state.  */
4967
4968 void
4969 pop_topmost_sequence (void)
4970 {
4971   struct sequence_stack *stack, *top = NULL;
4972
4973   for (stack = seq_stack; stack; stack = stack->next)
4974     top = stack;
4975
4976   top->first = first_insn;
4977   top->last = last_insn;
4978
4979   end_sequence ();
4980 }
4981
4982 /* After emitting to a sequence, restore previous saved state.
4983
4984    To get the contents of the sequence just made, you must call
4985    `get_insns' *before* calling here.
4986
4987    If the compiler might have deferred popping arguments while
4988    generating this sequence, and this sequence will not be immediately
4989    inserted into the instruction stream, use do_pending_stack_adjust
4990    before calling get_insns.  That will ensure that the deferred
4991    pops are inserted into this sequence, and not into some random
4992    location in the instruction stream.  See INHIBIT_DEFER_POP for more
4993    information about deferred popping of arguments.  */
4994
4995 void
4996 end_sequence (void)
4997 {
4998   struct sequence_stack *tem = seq_stack;
4999
5000   first_insn = tem->first;
5001   last_insn = tem->last;
5002   seq_stack = tem->next;
5003
5004   memset (tem, 0, sizeof (*tem));
5005   tem->next = free_sequence_stack;
5006   free_sequence_stack = tem;
5007 }
5008
5009 /* Return 1 if currently emitting into a sequence.  */
5010
5011 int
5012 in_sequence_p (void)
5013 {
5014   return seq_stack != 0;
5015 }
5016 \f
5017 /* Put the various virtual registers into REGNO_REG_RTX.  */
5018
5019 static void
5020 init_virtual_regs (void)
5021 {
5022   regno_reg_rtx[VIRTUAL_INCOMING_ARGS_REGNUM] = virtual_incoming_args_rtx;
5023   regno_reg_rtx[VIRTUAL_STACK_VARS_REGNUM] = virtual_stack_vars_rtx;
5024   regno_reg_rtx[VIRTUAL_STACK_DYNAMIC_REGNUM] = virtual_stack_dynamic_rtx;
5025   regno_reg_rtx[VIRTUAL_OUTGOING_ARGS_REGNUM] = virtual_outgoing_args_rtx;
5026   regno_reg_rtx[VIRTUAL_CFA_REGNUM] = virtual_cfa_rtx;
5027 }
5028
5029 \f
5030 /* Used by copy_insn_1 to avoid copying SCRATCHes more than once.  */
5031 static rtx copy_insn_scratch_in[MAX_RECOG_OPERANDS];
5032 static rtx copy_insn_scratch_out[MAX_RECOG_OPERANDS];
5033 static int copy_insn_n_scratches;
5034
5035 /* When an insn is being copied by copy_insn_1, this is nonzero if we have
5036    copied an ASM_OPERANDS.
5037    In that case, it is the original input-operand vector.  */
5038 static rtvec orig_asm_operands_vector;
5039
5040 /* When an insn is being copied by copy_insn_1, this is nonzero if we have
5041    copied an ASM_OPERANDS.
5042    In that case, it is the copied input-operand vector.  */
5043 static rtvec copy_asm_operands_vector;
5044
5045 /* Likewise for the constraints vector.  */
5046 static rtvec orig_asm_constraints_vector;
5047 static rtvec copy_asm_constraints_vector;
5048
5049 /* Recursively create a new copy of an rtx for copy_insn.
5050    This function differs from copy_rtx in that it handles SCRATCHes and
5051    ASM_OPERANDs properly.
5052    Normally, this function is not used directly; use copy_insn as front end.
5053    However, you could first copy an insn pattern with copy_insn and then use
5054    this function afterwards to properly copy any REG_NOTEs containing
5055    SCRATCHes.  */
5056
5057 rtx
5058 copy_insn_1 (rtx orig)
5059 {
5060   rtx copy;
5061   int i, j;
5062   RTX_CODE code;
5063   const char *format_ptr;
5064
5065   code = GET_CODE (orig);
5066
5067   switch (code)
5068     {
5069     case REG:
5070     case CONST_INT:
5071     case CONST_DOUBLE:
5072     case CONST_FIXED:
5073     case CONST_VECTOR:
5074     case SYMBOL_REF:
5075     case CODE_LABEL:
5076     case PC:
5077     case CC0:
5078       return orig;
5079     case CLOBBER:
5080       if (REG_P (XEXP (orig, 0)) && REGNO (XEXP (orig, 0)) < FIRST_PSEUDO_REGISTER)
5081         return orig;
5082       break;
5083
5084     case SCRATCH:
5085       for (i = 0; i < copy_insn_n_scratches; i++)
5086         if (copy_insn_scratch_in[i] == orig)
5087           return copy_insn_scratch_out[i];
5088       break;
5089
5090     case CONST:
5091       if (shared_const_p (orig))
5092         return orig;
5093       break;
5094
5095       /* A MEM with a constant address is not sharable.  The problem is that
5096          the constant address may need to be reloaded.  If the mem is shared,
5097          then reloading one copy of this mem will cause all copies to appear
5098          to have been reloaded.  */
5099
5100     default:
5101       break;
5102     }
5103
5104   /* Copy the various flags, fields, and other information.  We assume
5105      that all fields need copying, and then clear the fields that should
5106      not be copied.  That is the sensible default behavior, and forces
5107      us to explicitly document why we are *not* copying a flag.  */
5108   copy = shallow_copy_rtx (orig);
5109
5110   /* We do not copy the USED flag, which is used as a mark bit during
5111      walks over the RTL.  */
5112   RTX_FLAG (copy, used) = 0;
5113
5114   /* We do not copy JUMP, CALL, or FRAME_RELATED for INSNs.  */
5115   if (INSN_P (orig))
5116     {
5117       RTX_FLAG (copy, jump) = 0;
5118       RTX_FLAG (copy, call) = 0;
5119       RTX_FLAG (copy, frame_related) = 0;
5120     }
5121
5122   format_ptr = GET_RTX_FORMAT (GET_CODE (copy));
5123
5124   for (i = 0; i < GET_RTX_LENGTH (GET_CODE (copy)); i++)
5125     switch (*format_ptr++)
5126       {
5127       case 'e':
5128         if (XEXP (orig, i) != NULL)
5129           XEXP (copy, i) = copy_insn_1 (XEXP (orig, i));
5130         break;
5131
5132       case 'E':
5133       case 'V':
5134         if (XVEC (orig, i) == orig_asm_constraints_vector)
5135           XVEC (copy, i) = copy_asm_constraints_vector;
5136         else if (XVEC (orig, i) == orig_asm_operands_vector)
5137           XVEC (copy, i) = copy_asm_operands_vector;
5138         else if (XVEC (orig, i) != NULL)
5139           {
5140             XVEC (copy, i) = rtvec_alloc (XVECLEN (orig, i));
5141             for (j = 0; j < XVECLEN (copy, i); j++)
5142               XVECEXP (copy, i, j) = copy_insn_1 (XVECEXP (orig, i, j));
5143           }
5144         break;
5145
5146       case 't':
5147       case 'w':
5148       case 'i':
5149       case 's':
5150       case 'S':
5151       case 'u':
5152       case '0':
5153         /* These are left unchanged.  */
5154         break;
5155
5156       default:
5157         gcc_unreachable ();
5158       }
5159
5160   if (code == SCRATCH)
5161     {
5162       i = copy_insn_n_scratches++;
5163       gcc_assert (i < MAX_RECOG_OPERANDS);
5164       copy_insn_scratch_in[i] = orig;
5165       copy_insn_scratch_out[i] = copy;
5166     }
5167   else if (code == ASM_OPERANDS)
5168     {
5169       orig_asm_operands_vector = ASM_OPERANDS_INPUT_VEC (orig);
5170       copy_asm_operands_vector = ASM_OPERANDS_INPUT_VEC (copy);
5171       orig_asm_constraints_vector = ASM_OPERANDS_INPUT_CONSTRAINT_VEC (orig);
5172       copy_asm_constraints_vector = ASM_OPERANDS_INPUT_CONSTRAINT_VEC (copy);
5173     }
5174
5175   return copy;
5176 }
5177
5178 /* Create a new copy of an rtx.
5179    This function differs from copy_rtx in that it handles SCRATCHes and
5180    ASM_OPERANDs properly.
5181    INSN doesn't really have to be a full INSN; it could be just the
5182    pattern.  */
5183 rtx
5184 copy_insn (rtx insn)
5185 {
5186   copy_insn_n_scratches = 0;
5187   orig_asm_operands_vector = 0;
5188   orig_asm_constraints_vector = 0;
5189   copy_asm_operands_vector = 0;
5190   copy_asm_constraints_vector = 0;
5191   return copy_insn_1 (insn);
5192 }
5193
5194 /* Initialize data structures and variables in this file
5195    before generating rtl for each function.  */
5196
5197 void
5198 init_emit (void)
5199 {
5200   first_insn = NULL;
5201   last_insn = NULL;
5202   cur_insn_uid = 1;
5203   reg_rtx_no = LAST_VIRTUAL_REGISTER + 1;
5204   last_location = UNKNOWN_LOCATION;
5205   first_label_num = label_num;
5206   seq_stack = NULL;
5207
5208   /* Init the tables that describe all the pseudo regs.  */
5209
5210   crtl->emit.regno_pointer_align_length = LAST_VIRTUAL_REGISTER + 101;
5211
5212   crtl->emit.regno_pointer_align
5213     = XCNEWVEC (unsigned char, crtl->emit.regno_pointer_align_length);
5214
5215   regno_reg_rtx
5216     = GGC_NEWVEC (rtx, crtl->emit.regno_pointer_align_length);
5217
5218   /* Put copies of all the hard registers into regno_reg_rtx.  */
5219   memcpy (regno_reg_rtx,
5220           static_regno_reg_rtx,
5221           FIRST_PSEUDO_REGISTER * sizeof (rtx));
5222
5223   /* Put copies of all the virtual register rtx into regno_reg_rtx.  */
5224   init_virtual_regs ();
5225
5226   /* Indicate that the virtual registers and stack locations are
5227      all pointers.  */
5228   REG_POINTER (stack_pointer_rtx) = 1;
5229   REG_POINTER (frame_pointer_rtx) = 1;
5230   REG_POINTER (hard_frame_pointer_rtx) = 1;
5231   REG_POINTER (arg_pointer_rtx) = 1;
5232
5233   REG_POINTER (virtual_incoming_args_rtx) = 1;
5234   REG_POINTER (virtual_stack_vars_rtx) = 1;
5235   REG_POINTER (virtual_stack_dynamic_rtx) = 1;
5236   REG_POINTER (virtual_outgoing_args_rtx) = 1;
5237   REG_POINTER (virtual_cfa_rtx) = 1;
5238
5239 #ifdef STACK_BOUNDARY
5240   REGNO_POINTER_ALIGN (STACK_POINTER_REGNUM) = STACK_BOUNDARY;
5241   REGNO_POINTER_ALIGN (FRAME_POINTER_REGNUM) = STACK_BOUNDARY;
5242   REGNO_POINTER_ALIGN (HARD_FRAME_POINTER_REGNUM) = STACK_BOUNDARY;
5243   REGNO_POINTER_ALIGN (ARG_POINTER_REGNUM) = STACK_BOUNDARY;
5244
5245   REGNO_POINTER_ALIGN (VIRTUAL_INCOMING_ARGS_REGNUM) = STACK_BOUNDARY;
5246   REGNO_POINTER_ALIGN (VIRTUAL_STACK_VARS_REGNUM) = STACK_BOUNDARY;
5247   REGNO_POINTER_ALIGN (VIRTUAL_STACK_DYNAMIC_REGNUM) = STACK_BOUNDARY;
5248   REGNO_POINTER_ALIGN (VIRTUAL_OUTGOING_ARGS_REGNUM) = STACK_BOUNDARY;
5249   REGNO_POINTER_ALIGN (VIRTUAL_CFA_REGNUM) = BITS_PER_WORD;
5250 #endif
5251
5252 #ifdef INIT_EXPANDERS
5253   INIT_EXPANDERS;
5254 #endif
5255 }
5256
5257 /* Generate a vector constant for mode MODE and constant value CONSTANT.  */
5258
5259 static rtx
5260 gen_const_vector (enum machine_mode mode, int constant)
5261 {
5262   rtx tem;
5263   rtvec v;
5264   int units, i;
5265   enum machine_mode inner;
5266
5267   units = GET_MODE_NUNITS (mode);
5268   inner = GET_MODE_INNER (mode);
5269
5270   gcc_assert (!DECIMAL_FLOAT_MODE_P (inner));
5271
5272   v = rtvec_alloc (units);
5273
5274   /* We need to call this function after we set the scalar const_tiny_rtx
5275      entries.  */
5276   gcc_assert (const_tiny_rtx[constant][(int) inner]);
5277
5278   for (i = 0; i < units; ++i)
5279     RTVEC_ELT (v, i) = const_tiny_rtx[constant][(int) inner];
5280
5281   tem = gen_rtx_raw_CONST_VECTOR (mode, v);
5282   return tem;
5283 }
5284
5285 /* Generate a vector like gen_rtx_raw_CONST_VEC, but use the zero vector when
5286    all elements are zero, and the one vector when all elements are one.  */
5287 rtx
5288 gen_rtx_CONST_VECTOR (enum machine_mode mode, rtvec v)
5289 {
5290   enum machine_mode inner = GET_MODE_INNER (mode);
5291   int nunits = GET_MODE_NUNITS (mode);
5292   rtx x;
5293   int i;
5294
5295   /* Check to see if all of the elements have the same value.  */
5296   x = RTVEC_ELT (v, nunits - 1);
5297   for (i = nunits - 2; i >= 0; i--)
5298     if (RTVEC_ELT (v, i) != x)
5299       break;
5300
5301   /* If the values are all the same, check to see if we can use one of the
5302      standard constant vectors.  */
5303   if (i == -1)
5304     {
5305       if (x == CONST0_RTX (inner))
5306         return CONST0_RTX (mode);
5307       else if (x == CONST1_RTX (inner))
5308         return CONST1_RTX (mode);
5309     }
5310
5311   return gen_rtx_raw_CONST_VECTOR (mode, v);
5312 }
5313
5314 /* Initialise global register information required by all functions.  */
5315
5316 void
5317 init_emit_regs (void)
5318 {
5319   int i;
5320
5321   /* Reset register attributes */
5322   htab_empty (reg_attrs_htab);
5323
5324   /* We need reg_raw_mode, so initialize the modes now.  */
5325   init_reg_modes_target ();
5326
5327   /* Assign register numbers to the globally defined register rtx.  */
5328   pc_rtx = gen_rtx_PC (VOIDmode);
5329   cc0_rtx = gen_rtx_CC0 (VOIDmode);
5330   stack_pointer_rtx = gen_raw_REG (Pmode, STACK_POINTER_REGNUM);
5331   frame_pointer_rtx = gen_raw_REG (Pmode, FRAME_POINTER_REGNUM);
5332   hard_frame_pointer_rtx = gen_raw_REG (Pmode, HARD_FRAME_POINTER_REGNUM);
5333   arg_pointer_rtx = gen_raw_REG (Pmode, ARG_POINTER_REGNUM);
5334   virtual_incoming_args_rtx =
5335     gen_raw_REG (Pmode, VIRTUAL_INCOMING_ARGS_REGNUM);
5336   virtual_stack_vars_rtx =
5337     gen_raw_REG (Pmode, VIRTUAL_STACK_VARS_REGNUM);
5338   virtual_stack_dynamic_rtx =
5339     gen_raw_REG (Pmode, VIRTUAL_STACK_DYNAMIC_REGNUM);
5340   virtual_outgoing_args_rtx =
5341     gen_raw_REG (Pmode, VIRTUAL_OUTGOING_ARGS_REGNUM);
5342   virtual_cfa_rtx = gen_raw_REG (Pmode, VIRTUAL_CFA_REGNUM);
5343
5344   /* Initialize RTL for commonly used hard registers.  These are
5345      copied into regno_reg_rtx as we begin to compile each function.  */
5346   for (i = 0; i < FIRST_PSEUDO_REGISTER; i++)
5347     static_regno_reg_rtx[i] = gen_raw_REG (reg_raw_mode[i], i);
5348
5349 #ifdef RETURN_ADDRESS_POINTER_REGNUM
5350   return_address_pointer_rtx
5351     = gen_raw_REG (Pmode, RETURN_ADDRESS_POINTER_REGNUM);
5352 #endif
5353
5354 #ifdef STATIC_CHAIN_REGNUM
5355   static_chain_rtx = gen_rtx_REG (Pmode, STATIC_CHAIN_REGNUM);
5356
5357 #ifdef STATIC_CHAIN_INCOMING_REGNUM
5358   if (STATIC_CHAIN_INCOMING_REGNUM != STATIC_CHAIN_REGNUM)
5359     static_chain_incoming_rtx
5360       = gen_rtx_REG (Pmode, STATIC_CHAIN_INCOMING_REGNUM);
5361   else
5362 #endif
5363     static_chain_incoming_rtx = static_chain_rtx;
5364 #endif
5365
5366 #ifdef STATIC_CHAIN
5367   static_chain_rtx = STATIC_CHAIN;
5368
5369 #ifdef STATIC_CHAIN_INCOMING
5370   static_chain_incoming_rtx = STATIC_CHAIN_INCOMING;
5371 #else
5372   static_chain_incoming_rtx = static_chain_rtx;
5373 #endif
5374 #endif
5375
5376   if ((unsigned) PIC_OFFSET_TABLE_REGNUM != INVALID_REGNUM)
5377     pic_offset_table_rtx = gen_raw_REG (Pmode, PIC_OFFSET_TABLE_REGNUM);
5378   else
5379     pic_offset_table_rtx = NULL_RTX;
5380 }
5381
5382 /* Create some permanent unique rtl objects shared between all functions.
5383    LINE_NUMBERS is nonzero if line numbers are to be generated.  */
5384
5385 void
5386 init_emit_once (int line_numbers)
5387 {
5388   int i;
5389   enum machine_mode mode;
5390   enum machine_mode double_mode;
5391
5392   /* Initialize the CONST_INT, CONST_DOUBLE, CONST_FIXED, and memory attribute
5393      hash tables.  */
5394   const_int_htab = htab_create_ggc (37, const_int_htab_hash,
5395                                     const_int_htab_eq, NULL);
5396
5397   const_double_htab = htab_create_ggc (37, const_double_htab_hash,
5398                                        const_double_htab_eq, NULL);
5399
5400   const_fixed_htab = htab_create_ggc (37, const_fixed_htab_hash,
5401                                       const_fixed_htab_eq, NULL);
5402
5403   mem_attrs_htab = htab_create_ggc (37, mem_attrs_htab_hash,
5404                                     mem_attrs_htab_eq, NULL);
5405   reg_attrs_htab = htab_create_ggc (37, reg_attrs_htab_hash,
5406                                     reg_attrs_htab_eq, NULL);
5407
5408   no_line_numbers = ! line_numbers;
5409
5410   /* Compute the word and byte modes.  */
5411
5412   byte_mode = VOIDmode;
5413   word_mode = VOIDmode;
5414   double_mode = VOIDmode;
5415
5416   for (mode = GET_CLASS_NARROWEST_MODE (MODE_INT);
5417        mode != VOIDmode;
5418        mode = GET_MODE_WIDER_MODE (mode))
5419     {
5420       if (GET_MODE_BITSIZE (mode) == BITS_PER_UNIT
5421           && byte_mode == VOIDmode)
5422         byte_mode = mode;
5423
5424       if (GET_MODE_BITSIZE (mode) == BITS_PER_WORD
5425           && word_mode == VOIDmode)
5426         word_mode = mode;
5427     }
5428
5429   for (mode = GET_CLASS_NARROWEST_MODE (MODE_FLOAT);
5430        mode != VOIDmode;
5431        mode = GET_MODE_WIDER_MODE (mode))
5432     {
5433       if (GET_MODE_BITSIZE (mode) == DOUBLE_TYPE_SIZE
5434           && double_mode == VOIDmode)
5435         double_mode = mode;
5436     }
5437
5438   ptr_mode = mode_for_size (POINTER_SIZE, GET_MODE_CLASS (Pmode), 0);
5439
5440 #ifdef INIT_EXPANDERS
5441   /* This is to initialize {init|mark|free}_machine_status before the first
5442      call to push_function_context_to.  This is needed by the Chill front
5443      end which calls push_function_context_to before the first call to
5444      init_function_start.  */
5445   INIT_EXPANDERS;
5446 #endif
5447
5448   /* Create the unique rtx's for certain rtx codes and operand values.  */
5449
5450   /* Don't use gen_rtx_CONST_INT here since gen_rtx_CONST_INT in this case
5451      tries to use these variables.  */
5452   for (i = - MAX_SAVED_CONST_INT; i <= MAX_SAVED_CONST_INT; i++)
5453     const_int_rtx[i + MAX_SAVED_CONST_INT] =
5454       gen_rtx_raw_CONST_INT (VOIDmode, (HOST_WIDE_INT) i);
5455
5456   if (STORE_FLAG_VALUE >= - MAX_SAVED_CONST_INT
5457       && STORE_FLAG_VALUE <= MAX_SAVED_CONST_INT)
5458     const_true_rtx = const_int_rtx[STORE_FLAG_VALUE + MAX_SAVED_CONST_INT];
5459   else
5460     const_true_rtx = gen_rtx_CONST_INT (VOIDmode, STORE_FLAG_VALUE);
5461
5462   REAL_VALUE_FROM_INT (dconst0,   0,  0, double_mode);
5463   REAL_VALUE_FROM_INT (dconst1,   1,  0, double_mode);
5464   REAL_VALUE_FROM_INT (dconst2,   2,  0, double_mode);
5465
5466   dconstm1 = dconst1;
5467   dconstm1.sign = 1;
5468
5469   dconsthalf = dconst1;
5470   SET_REAL_EXP (&dconsthalf, REAL_EXP (&dconsthalf) - 1);
5471
5472   for (i = 0; i < (int) ARRAY_SIZE (const_tiny_rtx); i++)
5473     {
5474       const REAL_VALUE_TYPE *const r =
5475         (i == 0 ? &dconst0 : i == 1 ? &dconst1 : &dconst2);
5476
5477       for (mode = GET_CLASS_NARROWEST_MODE (MODE_FLOAT);
5478            mode != VOIDmode;
5479            mode = GET_MODE_WIDER_MODE (mode))
5480         const_tiny_rtx[i][(int) mode] =
5481           CONST_DOUBLE_FROM_REAL_VALUE (*r, mode);
5482
5483       for (mode = GET_CLASS_NARROWEST_MODE (MODE_DECIMAL_FLOAT);
5484            mode != VOIDmode;
5485            mode = GET_MODE_WIDER_MODE (mode))
5486         const_tiny_rtx[i][(int) mode] =
5487           CONST_DOUBLE_FROM_REAL_VALUE (*r, mode);
5488
5489       const_tiny_rtx[i][(int) VOIDmode] = GEN_INT (i);
5490
5491       for (mode = GET_CLASS_NARROWEST_MODE (MODE_INT);
5492            mode != VOIDmode;
5493            mode = GET_MODE_WIDER_MODE (mode))
5494         const_tiny_rtx[i][(int) mode] = GEN_INT (i);
5495
5496       for (mode = GET_CLASS_NARROWEST_MODE (MODE_PARTIAL_INT);
5497            mode != VOIDmode;
5498            mode = GET_MODE_WIDER_MODE (mode))
5499         const_tiny_rtx[i][(int) mode] = GEN_INT (i);
5500     }
5501
5502   for (mode = GET_CLASS_NARROWEST_MODE (MODE_COMPLEX_INT);
5503        mode != VOIDmode;
5504        mode = GET_MODE_WIDER_MODE (mode))
5505     {
5506       rtx inner = const_tiny_rtx[0][(int)GET_MODE_INNER (mode)];
5507       const_tiny_rtx[0][(int) mode] = gen_rtx_CONCAT (mode, inner, inner);
5508     }
5509
5510   for (mode = GET_CLASS_NARROWEST_MODE (MODE_COMPLEX_FLOAT);
5511        mode != VOIDmode;
5512        mode = GET_MODE_WIDER_MODE (mode))
5513     {
5514       rtx inner = const_tiny_rtx[0][(int)GET_MODE_INNER (mode)];
5515       const_tiny_rtx[0][(int) mode] = gen_rtx_CONCAT (mode, inner, inner);
5516     }
5517
5518   for (mode = GET_CLASS_NARROWEST_MODE (MODE_VECTOR_INT);
5519        mode != VOIDmode;
5520        mode = GET_MODE_WIDER_MODE (mode))
5521     {
5522       const_tiny_rtx[0][(int) mode] = gen_const_vector (mode, 0);
5523       const_tiny_rtx[1][(int) mode] = gen_const_vector (mode, 1);
5524     }
5525
5526   for (mode = GET_CLASS_NARROWEST_MODE (MODE_VECTOR_FLOAT);
5527        mode != VOIDmode;
5528        mode = GET_MODE_WIDER_MODE (mode))
5529     {
5530       const_tiny_rtx[0][(int) mode] = gen_const_vector (mode, 0);
5531       const_tiny_rtx[1][(int) mode] = gen_const_vector (mode, 1);
5532     }
5533
5534   for (mode = GET_CLASS_NARROWEST_MODE (MODE_FRACT);
5535        mode != VOIDmode;
5536        mode = GET_MODE_WIDER_MODE (mode))
5537     {
5538       FCONST0(mode).data.high = 0;
5539       FCONST0(mode).data.low = 0;
5540       FCONST0(mode).mode = mode;
5541       const_tiny_rtx[0][(int) mode] = CONST_FIXED_FROM_FIXED_VALUE (
5542                                       FCONST0 (mode), mode);
5543     }
5544
5545   for (mode = GET_CLASS_NARROWEST_MODE (MODE_UFRACT);
5546        mode != VOIDmode;
5547        mode = GET_MODE_WIDER_MODE (mode))
5548     {
5549       FCONST0(mode).data.high = 0;
5550       FCONST0(mode).data.low = 0;
5551       FCONST0(mode).mode = mode;
5552       const_tiny_rtx[0][(int) mode] = CONST_FIXED_FROM_FIXED_VALUE (
5553                                       FCONST0 (mode), mode);
5554     }
5555
5556   for (mode = GET_CLASS_NARROWEST_MODE (MODE_ACCUM);
5557        mode != VOIDmode;
5558        mode = GET_MODE_WIDER_MODE (mode))
5559     {
5560       FCONST0(mode).data.high = 0;
5561       FCONST0(mode).data.low = 0;
5562       FCONST0(mode).mode = mode;
5563       const_tiny_rtx[0][(int) mode] = CONST_FIXED_FROM_FIXED_VALUE (
5564                                       FCONST0 (mode), mode);
5565
5566       /* We store the value 1.  */
5567       FCONST1(mode).data.high = 0;
5568       FCONST1(mode).data.low = 0;
5569       FCONST1(mode).mode = mode;
5570       lshift_double (1, 0, GET_MODE_FBIT (mode),
5571                      2 * HOST_BITS_PER_WIDE_INT,
5572                      &FCONST1(mode).data.low,
5573                      &FCONST1(mode).data.high,
5574                      SIGNED_FIXED_POINT_MODE_P (mode));
5575       const_tiny_rtx[1][(int) mode] = CONST_FIXED_FROM_FIXED_VALUE (
5576                                       FCONST1 (mode), mode);
5577     }
5578
5579   for (mode = GET_CLASS_NARROWEST_MODE (MODE_UACCUM);
5580        mode != VOIDmode;
5581        mode = GET_MODE_WIDER_MODE (mode))
5582     {
5583       FCONST0(mode).data.high = 0;
5584       FCONST0(mode).data.low = 0;
5585       FCONST0(mode).mode = mode;
5586       const_tiny_rtx[0][(int) mode] = CONST_FIXED_FROM_FIXED_VALUE (
5587                                       FCONST0 (mode), mode);
5588
5589       /* We store the value 1.  */
5590       FCONST1(mode).data.high = 0;
5591       FCONST1(mode).data.low = 0;
5592       FCONST1(mode).mode = mode;
5593       lshift_double (1, 0, GET_MODE_FBIT (mode),
5594                      2 * HOST_BITS_PER_WIDE_INT,
5595                      &FCONST1(mode).data.low,
5596                      &FCONST1(mode).data.high,
5597                      SIGNED_FIXED_POINT_MODE_P (mode));
5598       const_tiny_rtx[1][(int) mode] = CONST_FIXED_FROM_FIXED_VALUE (
5599                                       FCONST1 (mode), mode);
5600     }
5601
5602   for (mode = GET_CLASS_NARROWEST_MODE (MODE_VECTOR_FRACT);
5603        mode != VOIDmode;
5604        mode = GET_MODE_WIDER_MODE (mode))
5605     {
5606       const_tiny_rtx[0][(int) mode] = gen_const_vector (mode, 0);
5607     }
5608
5609   for (mode = GET_CLASS_NARROWEST_MODE (MODE_VECTOR_UFRACT);
5610        mode != VOIDmode;
5611        mode = GET_MODE_WIDER_MODE (mode))
5612     {
5613       const_tiny_rtx[0][(int) mode] = gen_const_vector (mode, 0);
5614     }
5615
5616   for (mode = GET_CLASS_NARROWEST_MODE (MODE_VECTOR_ACCUM);
5617        mode != VOIDmode;
5618        mode = GET_MODE_WIDER_MODE (mode))
5619     {
5620       const_tiny_rtx[0][(int) mode] = gen_const_vector (mode, 0);
5621       const_tiny_rtx[1][(int) mode] = gen_const_vector (mode, 1);
5622     }
5623
5624   for (mode = GET_CLASS_NARROWEST_MODE (MODE_VECTOR_UACCUM);
5625        mode != VOIDmode;
5626        mode = GET_MODE_WIDER_MODE (mode))
5627     {
5628       const_tiny_rtx[0][(int) mode] = gen_const_vector (mode, 0);
5629       const_tiny_rtx[1][(int) mode] = gen_const_vector (mode, 1);
5630     }
5631
5632   for (i = (int) CCmode; i < (int) MAX_MACHINE_MODE; ++i)
5633     if (GET_MODE_CLASS ((enum machine_mode) i) == MODE_CC)
5634       const_tiny_rtx[0][i] = const0_rtx;
5635
5636   const_tiny_rtx[0][(int) BImode] = const0_rtx;
5637   if (STORE_FLAG_VALUE == 1)
5638     const_tiny_rtx[1][(int) BImode] = const1_rtx;
5639 }
5640 \f
5641 /* Produce exact duplicate of insn INSN after AFTER.
5642    Care updating of libcall regions if present.  */
5643
5644 rtx
5645 emit_copy_of_insn_after (rtx insn, rtx after)
5646 {
5647   rtx new_rtx, link;
5648
5649   switch (GET_CODE (insn))
5650     {
5651     case INSN:
5652       new_rtx = emit_insn_after (copy_insn (PATTERN (insn)), after);
5653       break;
5654
5655     case JUMP_INSN:
5656       new_rtx = emit_jump_insn_after (copy_insn (PATTERN (insn)), after);
5657       break;
5658
5659     case CALL_INSN:
5660       new_rtx = emit_call_insn_after (copy_insn (PATTERN (insn)), after);
5661       if (CALL_INSN_FUNCTION_USAGE (insn))
5662         CALL_INSN_FUNCTION_USAGE (new_rtx)
5663           = copy_insn (CALL_INSN_FUNCTION_USAGE (insn));
5664       SIBLING_CALL_P (new_rtx) = SIBLING_CALL_P (insn);
5665       RTL_CONST_CALL_P (new_rtx) = RTL_CONST_CALL_P (insn);
5666       RTL_PURE_CALL_P (new_rtx) = RTL_PURE_CALL_P (insn);
5667       RTL_LOOPING_CONST_OR_PURE_CALL_P (new_rtx) 
5668         = RTL_LOOPING_CONST_OR_PURE_CALL_P (insn);
5669       break;
5670
5671     default:
5672       gcc_unreachable ();
5673     }
5674
5675   /* Update LABEL_NUSES.  */
5676   mark_jump_label (PATTERN (new_rtx), new_rtx, 0);
5677
5678   INSN_LOCATOR (new_rtx) = INSN_LOCATOR (insn);
5679
5680   /* If the old insn is frame related, then so is the new one.  This is
5681      primarily needed for IA-64 unwind info which marks epilogue insns,
5682      which may be duplicated by the basic block reordering code.  */
5683   RTX_FRAME_RELATED_P (new_rtx) = RTX_FRAME_RELATED_P (insn);
5684
5685   /* Copy all REG_NOTES except REG_LABEL_OPERAND since mark_jump_label
5686      will make them.  REG_LABEL_TARGETs are created there too, but are
5687      supposed to be sticky, so we copy them.  */
5688   for (link = REG_NOTES (insn); link; link = XEXP (link, 1))
5689     if (REG_NOTE_KIND (link) != REG_LABEL_OPERAND)
5690       {
5691         if (GET_CODE (link) == EXPR_LIST)
5692           add_reg_note (new_rtx, REG_NOTE_KIND (link),
5693                         copy_insn_1 (XEXP (link, 0)));
5694         else
5695           add_reg_note (new_rtx, REG_NOTE_KIND (link), XEXP (link, 0));
5696       }
5697
5698   INSN_CODE (new_rtx) = INSN_CODE (insn);
5699   return new_rtx;
5700 }
5701
5702 static GTY((deletable)) rtx hard_reg_clobbers [NUM_MACHINE_MODES][FIRST_PSEUDO_REGISTER];
5703 rtx
5704 gen_hard_reg_clobber (enum machine_mode mode, unsigned int regno)
5705 {
5706   if (hard_reg_clobbers[mode][regno])
5707     return hard_reg_clobbers[mode][regno];
5708   else
5709     return (hard_reg_clobbers[mode][regno] =
5710             gen_rtx_CLOBBER (VOIDmode, gen_rtx_REG (mode, regno)));
5711 }
5712
5713 #include "gt-emit-rtl.h"