drm/radeon: Move some prototype declarations
[dragonfly.git] / sys / dev / drm / radeon / radeon_asic.h
1 /*
2  * Copyright 2008 Advanced Micro Devices, Inc.
3  * Copyright 2008 Red Hat Inc.
4  * Copyright 2009 Jerome Glisse.
5  *
6  * Permission is hereby granted, free of charge, to any person obtaining a
7  * copy of this software and associated documentation files (the "Software"),
8  * to deal in the Software without restriction, including without limitation
9  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
10  * and/or sell copies of the Software, and to permit persons to whom the
11  * Software is furnished to do so, subject to the following conditions:
12  *
13  * The above copyright notice and this permission notice shall be included in
14  * all copies or substantial portions of the Software.
15  *
16  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
17  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
18  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
19  * THE COPYRIGHT HOLDER(S) OR AUTHOR(S) BE LIABLE FOR ANY CLAIM, DAMAGES OR
20  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
21  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
22  * OTHER DEALINGS IN THE SOFTWARE.
23  *
24  * Authors: Dave Airlie
25  *          Alex Deucher
26  *          Jerome Glisse
27  *
28  * $FreeBSD: head/sys/dev/drm2/radeon/radeon_asic.h 254885 2013-08-25 19:37:15Z dumbbell $
29  */
30
31 #ifndef __RADEON_ASIC_H__
32 #define __RADEON_ASIC_H__
33
34 /*
35  * common functions
36  */
37 uint32_t radeon_legacy_get_engine_clock(struct radeon_device *rdev);
38 void radeon_legacy_set_engine_clock(struct radeon_device *rdev, uint32_t eng_clock);
39 uint32_t radeon_legacy_get_memory_clock(struct radeon_device *rdev);
40 void radeon_legacy_set_clock_gating(struct radeon_device *rdev, int enable);
41
42 uint32_t radeon_atom_get_engine_clock(struct radeon_device *rdev);
43 void radeon_atom_set_engine_clock(struct radeon_device *rdev, uint32_t eng_clock);
44 uint32_t radeon_atom_get_memory_clock(struct radeon_device *rdev);
45 void radeon_atom_set_memory_clock(struct radeon_device *rdev, uint32_t mem_clock);
46 void radeon_atom_set_clock_gating(struct radeon_device *rdev, int enable);
47
48 void atombios_set_backlight_level(struct radeon_encoder *radeon_encoder, u8 level);
49 u8 atombios_get_backlight_level(struct radeon_encoder *radeon_encoder);
50 void radeon_legacy_set_backlight_level(struct radeon_encoder *radeon_encoder, u8 level);
51 u8 radeon_legacy_get_backlight_level(struct radeon_encoder *radeon_encoder);
52
53 /*
54  * r100,rv100,rs100,rv200,rs200
55  */
56 struct r100_mc_save {
57         u32     GENMO_WT;
58         u32     CRTC_EXT_CNTL;
59         u32     CRTC_GEN_CNTL;
60         u32     CRTC2_GEN_CNTL;
61         u32     CUR_OFFSET;
62         u32     CUR2_OFFSET;
63 };
64 int r100_init(struct radeon_device *rdev);
65 void r100_fini(struct radeon_device *rdev);
66 int r100_suspend(struct radeon_device *rdev);
67 int r100_resume(struct radeon_device *rdev);
68 void r100_vga_set_state(struct radeon_device *rdev, bool state);
69 bool r100_gpu_is_lockup(struct radeon_device *rdev, struct radeon_ring *cp);
70 int r100_asic_reset(struct radeon_device *rdev);
71 u32 r100_get_vblank_counter(struct radeon_device *rdev, int crtc);
72 void r100_pci_gart_tlb_flush(struct radeon_device *rdev);
73 int r100_pci_gart_set_page(struct radeon_device *rdev, int i, uint64_t addr);
74 void r100_ring_start(struct radeon_device *rdev, struct radeon_ring *ring);
75 int r100_irq_set(struct radeon_device *rdev);
76 irqreturn_t r100_irq_process(struct radeon_device *rdev);
77 void r100_fence_ring_emit(struct radeon_device *rdev,
78                           struct radeon_fence *fence);
79 void r100_semaphore_ring_emit(struct radeon_device *rdev,
80                               struct radeon_ring *cp,
81                               struct radeon_semaphore *semaphore,
82                               bool emit_wait);
83 int r100_cs_parse(struct radeon_cs_parser *p);
84 void r100_pll_wreg(struct radeon_device *rdev, uint32_t reg, uint32_t v);
85 uint32_t r100_pll_rreg(struct radeon_device *rdev, uint32_t reg);
86 int r100_copy_blit(struct radeon_device *rdev,
87                    uint64_t src_offset,
88                    uint64_t dst_offset,
89                    unsigned num_gpu_pages,
90                    struct radeon_fence **fence);
91 int r100_set_surface_reg(struct radeon_device *rdev, int reg,
92                          uint32_t tiling_flags, uint32_t pitch,
93                          uint32_t offset, uint32_t obj_size);
94 void r100_clear_surface_reg(struct radeon_device *rdev, int reg);
95 void r100_bandwidth_update(struct radeon_device *rdev);
96 void r100_ring_ib_execute(struct radeon_device *rdev, struct radeon_ib *ib);
97 int r100_ring_test(struct radeon_device *rdev, struct radeon_ring *cp);
98 void r100_hpd_init(struct radeon_device *rdev);
99 void r100_hpd_fini(struct radeon_device *rdev);
100 bool r100_hpd_sense(struct radeon_device *rdev, enum radeon_hpd_id hpd);
101 void r100_hpd_set_polarity(struct radeon_device *rdev,
102                            enum radeon_hpd_id hpd);
103 int r100_debugfs_rbbm_init(struct radeon_device *rdev);
104 int r100_debugfs_cp_init(struct radeon_device *rdev);
105 void r100_cp_disable(struct radeon_device *rdev);
106 int r100_cp_init(struct radeon_device *rdev, unsigned ring_size);
107 void r100_cp_fini(struct radeon_device *rdev);
108 int r100_pci_gart_init(struct radeon_device *rdev);
109 void r100_pci_gart_fini(struct radeon_device *rdev);
110 int r100_pci_gart_enable(struct radeon_device *rdev);
111 void r100_pci_gart_disable(struct radeon_device *rdev);
112 int r100_debugfs_mc_info_init(struct radeon_device *rdev);
113 int r100_gui_wait_for_idle(struct radeon_device *rdev);
114 int r100_ib_test(struct radeon_device *rdev, struct radeon_ring *ring);
115 void r100_irq_disable(struct radeon_device *rdev);
116 void r100_mc_stop(struct radeon_device *rdev, struct r100_mc_save *save);
117 void r100_mc_resume(struct radeon_device *rdev, struct r100_mc_save *save);
118 void r100_vram_init_sizes(struct radeon_device *rdev);
119 int r100_cp_reset(struct radeon_device *rdev);
120 void r100_vga_render_disable(struct radeon_device *rdev);
121 void r100_restore_sanity(struct radeon_device *rdev);
122 int r100_cs_track_check_pkt3_indx_buffer(struct radeon_cs_parser *p,
123                                          struct radeon_cs_packet *pkt,
124                                          struct radeon_bo *robj);
125 int r100_cs_parse_packet0(struct radeon_cs_parser *p,
126                           struct radeon_cs_packet *pkt,
127                           const unsigned *auth, unsigned n,
128                           radeon_packet0_check_t check);
129 int r100_cs_packet_parse(struct radeon_cs_parser *p,
130                          struct radeon_cs_packet *pkt,
131                          unsigned idx);
132 void r100_enable_bm(struct radeon_device *rdev);
133 void r100_set_common_regs(struct radeon_device *rdev);
134 void r100_bm_disable(struct radeon_device *rdev);
135 extern bool r100_gui_idle(struct radeon_device *rdev);
136 extern void r100_pm_misc(struct radeon_device *rdev);
137 extern void r100_pm_prepare(struct radeon_device *rdev);
138 extern void r100_pm_finish(struct radeon_device *rdev);
139 extern void r100_pm_init_profile(struct radeon_device *rdev);
140 extern void r100_pm_get_dynpm_state(struct radeon_device *rdev);
141 extern void r100_pre_page_flip(struct radeon_device *rdev, int crtc);
142 extern u32 r100_page_flip(struct radeon_device *rdev, int crtc, u64 crtc_base);
143 extern void r100_post_page_flip(struct radeon_device *rdev, int crtc);
144 extern void r100_wait_for_vblank(struct radeon_device *rdev, int crtc);
145 extern int r100_mc_wait_for_idle(struct radeon_device *rdev);
146
147 /*
148  * r200,rv250,rs300,rv280
149  */
150 extern int r200_copy_dma(struct radeon_device *rdev,
151                          uint64_t src_offset,
152                          uint64_t dst_offset,
153                          unsigned num_gpu_pages,
154                          struct radeon_fence **fence);
155 void r200_set_safe_registers(struct radeon_device *rdev);
156
157 /*
158  * r300,r350,rv350,rv380
159  */
160 extern int r300_init(struct radeon_device *rdev);
161 extern void r300_fini(struct radeon_device *rdev);
162 extern int r300_suspend(struct radeon_device *rdev);
163 extern int r300_resume(struct radeon_device *rdev);
164 extern int r300_asic_reset(struct radeon_device *rdev);
165 extern void r300_ring_start(struct radeon_device *rdev, struct radeon_ring *ring);
166 extern void r300_fence_ring_emit(struct radeon_device *rdev,
167                                 struct radeon_fence *fence);
168 extern int r300_cs_parse(struct radeon_cs_parser *p);
169 extern void rv370_pcie_gart_tlb_flush(struct radeon_device *rdev);
170 extern int rv370_pcie_gart_set_page(struct radeon_device *rdev, int i, uint64_t addr);
171 extern void rv370_set_pcie_lanes(struct radeon_device *rdev, int lanes);
172 extern int rv370_get_pcie_lanes(struct radeon_device *rdev);
173 extern void r300_set_reg_safe(struct radeon_device *rdev);
174 extern void r300_mc_program(struct radeon_device *rdev);
175 extern void r300_mc_init(struct radeon_device *rdev);
176 extern void r300_clock_startup(struct radeon_device *rdev);
177 extern int r300_mc_wait_for_idle(struct radeon_device *rdev);
178 extern int rv370_pcie_gart_init(struct radeon_device *rdev);
179 extern void rv370_pcie_gart_fini(struct radeon_device *rdev);
180 extern int rv370_pcie_gart_enable(struct radeon_device *rdev);
181 extern void rv370_pcie_gart_disable(struct radeon_device *rdev);
182
183 /*
184  * r420,r423,rv410
185  */
186 extern int r420_init(struct radeon_device *rdev);
187 extern void r420_fini(struct radeon_device *rdev);
188 extern int r420_suspend(struct radeon_device *rdev);
189 extern int r420_resume(struct radeon_device *rdev);
190 extern void r420_pm_init_profile(struct radeon_device *rdev);
191 extern u32 r420_mc_rreg(struct radeon_device *rdev, u32 reg);
192 extern void r420_mc_wreg(struct radeon_device *rdev, u32 reg, u32 v);
193 extern int r420_debugfs_pipes_info_init(struct radeon_device *rdev);
194 extern void r420_pipes_init(struct radeon_device *rdev);
195
196 /*
197  * rs400,rs480
198  */
199 extern int rs400_init(struct radeon_device *rdev);
200 extern void rs400_fini(struct radeon_device *rdev);
201 extern int rs400_suspend(struct radeon_device *rdev);
202 extern int rs400_resume(struct radeon_device *rdev);
203 void rs400_gart_tlb_flush(struct radeon_device *rdev);
204 int rs400_gart_set_page(struct radeon_device *rdev, int i, uint64_t addr);
205 uint32_t rs400_mc_rreg(struct radeon_device *rdev, uint32_t reg);
206 void rs400_mc_wreg(struct radeon_device *rdev, uint32_t reg, uint32_t v);
207 int rs400_gart_init(struct radeon_device *rdev);
208 int rs400_gart_enable(struct radeon_device *rdev);
209 void rs400_gart_adjust_size(struct radeon_device *rdev);
210 void rs400_gart_disable(struct radeon_device *rdev);
211 void rs400_gart_fini(struct radeon_device *rdev);
212 extern int rs400_mc_wait_for_idle(struct radeon_device *rdev);
213
214 /*
215  * rs600.
216  */
217 extern int rs600_asic_reset(struct radeon_device *rdev);
218 extern int rs600_init(struct radeon_device *rdev);
219 extern void rs600_fini(struct radeon_device *rdev);
220 extern int rs600_suspend(struct radeon_device *rdev);
221 extern int rs600_resume(struct radeon_device *rdev);
222 int rs600_irq_set(struct radeon_device *rdev);
223 irqreturn_t rs600_irq_process(struct radeon_device *rdev);
224 void rs600_irq_disable(struct radeon_device *rdev);
225 u32 rs600_get_vblank_counter(struct radeon_device *rdev, int crtc);
226 void rs600_gart_tlb_flush(struct radeon_device *rdev);
227 int rs600_gart_set_page(struct radeon_device *rdev, int i, uint64_t addr);
228 uint32_t rs600_mc_rreg(struct radeon_device *rdev, uint32_t reg);
229 void rs600_mc_wreg(struct radeon_device *rdev, uint32_t reg, uint32_t v);
230 void rs600_bandwidth_update(struct radeon_device *rdev);
231 void rs600_hpd_init(struct radeon_device *rdev);
232 void rs600_hpd_fini(struct radeon_device *rdev);
233 bool rs600_hpd_sense(struct radeon_device *rdev, enum radeon_hpd_id hpd);
234 void rs600_hpd_set_polarity(struct radeon_device *rdev,
235                             enum radeon_hpd_id hpd);
236 extern void rs600_pm_misc(struct radeon_device *rdev);
237 extern void rs600_pm_prepare(struct radeon_device *rdev);
238 extern void rs600_pm_finish(struct radeon_device *rdev);
239 extern void rs600_pre_page_flip(struct radeon_device *rdev, int crtc);
240 extern u32 rs600_page_flip(struct radeon_device *rdev, int crtc, u64 crtc_base);
241 extern void rs600_post_page_flip(struct radeon_device *rdev, int crtc);
242 void rs600_set_safe_registers(struct radeon_device *rdev);
243 extern void avivo_wait_for_vblank(struct radeon_device *rdev, int crtc);
244 extern int rs600_mc_wait_for_idle(struct radeon_device *rdev);
245
246 /*
247  * rs690,rs740
248  */
249 int rs690_init(struct radeon_device *rdev);
250 void rs690_fini(struct radeon_device *rdev);
251 int rs690_resume(struct radeon_device *rdev);
252 int rs690_suspend(struct radeon_device *rdev);
253 uint32_t rs690_mc_rreg(struct radeon_device *rdev, uint32_t reg);
254 void rs690_mc_wreg(struct radeon_device *rdev, uint32_t reg, uint32_t v);
255 void rs690_bandwidth_update(struct radeon_device *rdev);
256 void rs690_line_buffer_adjust(struct radeon_device *rdev,
257                                         struct drm_display_mode *mode1,
258                                         struct drm_display_mode *mode2);
259 extern int rs690_mc_wait_for_idle(struct radeon_device *rdev);
260
261 /*
262  * rv515
263  */
264 struct rv515_mc_save {
265         u32 vga_render_control;
266         u32 vga_hdp_control;
267         bool crtc_enabled[2];
268 };
269
270 int rv515_init(struct radeon_device *rdev);
271 void rv515_fini(struct radeon_device *rdev);
272 uint32_t rv515_mc_rreg(struct radeon_device *rdev, uint32_t reg);
273 void rv515_mc_wreg(struct radeon_device *rdev, uint32_t reg, uint32_t v);
274 void rv515_ring_start(struct radeon_device *rdev, struct radeon_ring *ring);
275 void rv515_bandwidth_update(struct radeon_device *rdev);
276 int rv515_resume(struct radeon_device *rdev);
277 int rv515_suspend(struct radeon_device *rdev);
278 void rv515_bandwidth_avivo_update(struct radeon_device *rdev);
279 void rv515_vga_render_disable(struct radeon_device *rdev);
280 void rv515_set_safe_registers(struct radeon_device *rdev);
281 void rv515_mc_stop(struct radeon_device *rdev, struct rv515_mc_save *save);
282 void rv515_mc_resume(struct radeon_device *rdev, struct rv515_mc_save *save);
283 void rv515_clock_startup(struct radeon_device *rdev);
284 void rv515_debugfs(struct radeon_device *rdev);
285 int rv515_mc_wait_for_idle(struct radeon_device *rdev);
286
287 /*
288  * r520,rv530,rv560,rv570,r580
289  */
290 int r520_init(struct radeon_device *rdev);
291 int r520_resume(struct radeon_device *rdev);
292 int r520_mc_wait_for_idle(struct radeon_device *rdev);
293
294 /*
295  * r600,rv610,rv630,rv620,rv635,rv670,rs780,rs880
296  */
297 int r600_init(struct radeon_device *rdev);
298 void r600_fini(struct radeon_device *rdev);
299 int r600_suspend(struct radeon_device *rdev);
300 int r600_resume(struct radeon_device *rdev);
301 void r600_vga_set_state(struct radeon_device *rdev, bool state);
302 int r600_wb_init(struct radeon_device *rdev);
303 void r600_wb_fini(struct radeon_device *rdev);
304 void r600_pcie_gart_tlb_flush(struct radeon_device *rdev);
305 uint32_t r600_pciep_rreg(struct radeon_device *rdev, uint32_t reg);
306 void r600_pciep_wreg(struct radeon_device *rdev, uint32_t reg, uint32_t v);
307 int r600_cs_parse(struct radeon_cs_parser *p);
308 int r600_dma_cs_parse(struct radeon_cs_parser *p);
309 int r600_dma_cs_next_reloc(struct radeon_cs_parser *p,
310                            struct radeon_cs_reloc **cs_reloc);
311 void r600_fence_ring_emit(struct radeon_device *rdev,
312                           struct radeon_fence *fence);
313 void r600_semaphore_ring_emit(struct radeon_device *rdev,
314                               struct radeon_ring *cp,
315                               struct radeon_semaphore *semaphore,
316                               bool emit_wait);
317 void r600_dma_fence_ring_emit(struct radeon_device *rdev,
318                               struct radeon_fence *fence);
319 void r600_dma_semaphore_ring_emit(struct radeon_device *rdev,
320                                   struct radeon_ring *ring,
321                                   struct radeon_semaphore *semaphore,
322                                   bool emit_wait);
323 void r600_dma_ring_ib_execute(struct radeon_device *rdev, struct radeon_ib *ib);
324 bool r600_dma_is_lockup(struct radeon_device *rdev, struct radeon_ring *ring);
325 bool r600_gfx_is_lockup(struct radeon_device *rdev, struct radeon_ring *cp);
326 int r600_asic_reset(struct radeon_device *rdev);
327 int r600_set_surface_reg(struct radeon_device *rdev, int reg,
328                          uint32_t tiling_flags, uint32_t pitch,
329                          uint32_t offset, uint32_t obj_size);
330 void r600_clear_surface_reg(struct radeon_device *rdev, int reg);
331 int r600_ib_test(struct radeon_device *rdev, struct radeon_ring *ring);
332 int r600_dma_ib_test(struct radeon_device *rdev, struct radeon_ring *ring);
333 void r600_ring_ib_execute(struct radeon_device *rdev, struct radeon_ib *ib);
334 int r600_ring_test(struct radeon_device *rdev, struct radeon_ring *cp);
335 int r600_dma_ring_test(struct radeon_device *rdev, struct radeon_ring *cp);
336 int r600_uvd_ring_test(struct radeon_device *rdev, struct radeon_ring *ring);
337 int r600_copy_blit(struct radeon_device *rdev,
338                    uint64_t src_offset, uint64_t dst_offset,
339                    unsigned num_gpu_pages, struct radeon_fence **fence);
340 int r600_copy_cpdma(struct radeon_device *rdev,
341                     uint64_t src_offset, uint64_t dst_offset,
342                     unsigned num_gpu_pages, struct radeon_fence **fence);
343 int r600_copy_dma(struct radeon_device *rdev,
344                   uint64_t src_offset, uint64_t dst_offset,
345                   unsigned num_gpu_pages, struct radeon_fence **fence);
346 void r600_hpd_init(struct radeon_device *rdev);
347 void r600_hpd_fini(struct radeon_device *rdev);
348 bool r600_hpd_sense(struct radeon_device *rdev, enum radeon_hpd_id hpd);
349 void r600_hpd_set_polarity(struct radeon_device *rdev,
350                            enum radeon_hpd_id hpd);
351 extern void r600_ioctl_wait_idle(struct radeon_device *rdev, struct radeon_bo *bo);
352 extern bool r600_gui_idle(struct radeon_device *rdev);
353 extern void r600_pm_misc(struct radeon_device *rdev);
354 extern void r600_pm_init_profile(struct radeon_device *rdev);
355 extern void rs780_pm_init_profile(struct radeon_device *rdev);
356 extern uint32_t rs780_mc_rreg(struct radeon_device *rdev, uint32_t reg);
357 extern void rs780_mc_wreg(struct radeon_device *rdev, uint32_t reg, uint32_t v);
358 extern void r600_pm_get_dynpm_state(struct radeon_device *rdev);
359 extern void r600_set_pcie_lanes(struct radeon_device *rdev, int lanes);
360 extern int r600_get_pcie_lanes(struct radeon_device *rdev);
361 bool r600_card_posted(struct radeon_device *rdev);
362 void r600_cp_stop(struct radeon_device *rdev);
363 int r600_cp_start(struct radeon_device *rdev);
364 void r600_ring_init(struct radeon_device *rdev, struct radeon_ring *cp, unsigned ring_size);
365 int r600_cp_resume(struct radeon_device *rdev);
366 void r600_cp_fini(struct radeon_device *rdev);
367 int r600_count_pipe_bits(uint32_t val);
368 int r600_mc_wait_for_idle(struct radeon_device *rdev);
369 int r600_pcie_gart_init(struct radeon_device *rdev);
370 void r600_scratch_init(struct radeon_device *rdev);
371 int r600_blit_init(struct radeon_device *rdev);
372 void r600_blit_fini(struct radeon_device *rdev);
373 int r600_init_microcode(struct radeon_device *rdev);
374 void r600_fini_microcode(struct radeon_device *rdev);
375 /* r600 irq */
376 irqreturn_t r600_irq_process(struct radeon_device *rdev);
377 int r600_irq_init(struct radeon_device *rdev);
378 void r600_irq_fini(struct radeon_device *rdev);
379 void r600_ih_ring_init(struct radeon_device *rdev, unsigned ring_size);
380 int r600_irq_set(struct radeon_device *rdev);
381 void r600_irq_suspend(struct radeon_device *rdev);
382 void r600_disable_interrupts(struct radeon_device *rdev);
383 void r600_rlc_stop(struct radeon_device *rdev);
384 /* r600 audio */
385 int r600_audio_init(struct radeon_device *rdev);
386 struct r600_audio r600_audio_status(struct radeon_device *rdev);
387 void r600_audio_fini(struct radeon_device *rdev);
388 void r600_audio_set_dto(struct drm_encoder *encoder, u32 clock);
389 int r600_hdmi_buffer_status_changed(struct drm_encoder *encoder);
390 void r600_hdmi_update_audio_settings(struct drm_encoder *encoder);
391 void r600_hdmi_enable(struct drm_encoder *encoder, bool enable);
392 void r600_hdmi_setmode(struct drm_encoder *encoder, struct drm_display_mode *mode);
393 /* r600 blit */
394 int r600_blit_prepare_copy(struct radeon_device *rdev, unsigned num_gpu_pages,
395                            struct radeon_fence **fence, struct radeon_sa_bo **vb,
396                            struct radeon_semaphore **sem);
397 void r600_blit_done_copy(struct radeon_device *rdev, struct radeon_fence **fence,
398                          struct radeon_sa_bo *vb, struct radeon_semaphore *sem);
399 void r600_kms_blit_copy(struct radeon_device *rdev,
400                         u64 src_gpu_addr, u64 dst_gpu_addr,
401                         unsigned num_gpu_pages,
402                         struct radeon_sa_bo *vb);
403 u32 r600_get_xclk(struct radeon_device *rdev);
404 uint64_t r600_get_gpu_clock_counter(struct radeon_device *rdev);
405 int rv6xx_get_temp(struct radeon_device *rdev);
406 int r600_dpm_pre_set_power_state(struct radeon_device *rdev);
407 void r600_dpm_post_set_power_state(struct radeon_device *rdev);
408 /* rv6xx dpm */
409 int rv6xx_dpm_init(struct radeon_device *rdev);
410 int rv6xx_dpm_enable(struct radeon_device *rdev);
411 void rv6xx_dpm_disable(struct radeon_device *rdev);
412 int rv6xx_dpm_set_power_state(struct radeon_device *rdev);
413 void rv6xx_setup_asic(struct radeon_device *rdev);
414 void rv6xx_dpm_display_configuration_changed(struct radeon_device *rdev);
415 void rv6xx_dpm_fini(struct radeon_device *rdev);
416 u32 rv6xx_dpm_get_sclk(struct radeon_device *rdev, bool low);
417 u32 rv6xx_dpm_get_mclk(struct radeon_device *rdev, bool low);
418 void rv6xx_dpm_print_power_state(struct radeon_device *rdev,
419                                  struct radeon_ps *ps);
420 void rv6xx_dpm_debugfs_print_current_performance_level(struct radeon_device *rdev,
421                                                        struct seq_file *m);
422 int rv6xx_dpm_force_performance_level(struct radeon_device *rdev,
423                                       enum radeon_dpm_forced_level level);
424 /* rs780 dpm */
425 int rs780_dpm_init(struct radeon_device *rdev);
426 int rs780_dpm_enable(struct radeon_device *rdev);
427 void rs780_dpm_disable(struct radeon_device *rdev);
428 int rs780_dpm_set_power_state(struct radeon_device *rdev);
429 void rs780_dpm_setup_asic(struct radeon_device *rdev);
430 void rs780_dpm_display_configuration_changed(struct radeon_device *rdev);
431 void rs780_dpm_fini(struct radeon_device *rdev);
432 u32 rs780_dpm_get_sclk(struct radeon_device *rdev, bool low);
433 u32 rs780_dpm_get_mclk(struct radeon_device *rdev, bool low);
434 void rs780_dpm_print_power_state(struct radeon_device *rdev,
435                                  struct radeon_ps *ps);
436 void rs780_dpm_debugfs_print_current_performance_level(struct radeon_device *rdev,
437                                                        struct seq_file *m);
438
439 /* uvd */
440 int r600_uvd_init(struct radeon_device *rdev);
441 int r600_uvd_rbc_start(struct radeon_device *rdev);
442 void r600_uvd_stop(struct radeon_device *rdev);
443 int r600_uvd_ib_test(struct radeon_device *rdev, struct radeon_ring *ring);
444 void r600_uvd_fence_emit(struct radeon_device *rdev,
445                          struct radeon_fence *fence);
446 void r600_uvd_semaphore_emit(struct radeon_device *rdev,
447                              struct radeon_ring *ring,
448                              struct radeon_semaphore *semaphore,
449                              bool emit_wait);
450 void r600_uvd_ib_execute(struct radeon_device *rdev, struct radeon_ib *ib);
451
452 /*
453  * rv770,rv730,rv710,rv740
454  */
455 int rv770_init(struct radeon_device *rdev);
456 void rv770_fini(struct radeon_device *rdev);
457 int rv770_suspend(struct radeon_device *rdev);
458 int rv770_resume(struct radeon_device *rdev);
459 void rv770_pm_misc(struct radeon_device *rdev);
460 u32 rv770_page_flip(struct radeon_device *rdev, int crtc, u64 crtc_base);
461 void r700_vram_gtt_location(struct radeon_device *rdev, struct radeon_mc *mc);
462 void r700_cp_stop(struct radeon_device *rdev);
463 void r700_cp_fini(struct radeon_device *rdev);
464 int rv770_copy_dma(struct radeon_device *rdev,
465                   uint64_t src_offset, uint64_t dst_offset,
466                   unsigned num_gpu_pages,
467                    struct radeon_fence **fence);
468 u32 rv770_get_xclk(struct radeon_device *rdev);
469 int rv770_uvd_resume(struct radeon_device *rdev);
470 int rv770_set_uvd_clocks(struct radeon_device *rdev, u32 vclk, u32 dclk);
471 int rv770_get_temp(struct radeon_device *rdev);
472 /* rv7xx pm */
473 int rv770_dpm_init(struct radeon_device *rdev);
474 int rv770_dpm_enable(struct radeon_device *rdev);
475 void rv770_dpm_disable(struct radeon_device *rdev);
476 int rv770_dpm_set_power_state(struct radeon_device *rdev);
477 void rv770_dpm_setup_asic(struct radeon_device *rdev);
478 void rv770_dpm_display_configuration_changed(struct radeon_device *rdev);
479 void rv770_dpm_fini(struct radeon_device *rdev);
480 u32 rv770_dpm_get_sclk(struct radeon_device *rdev, bool low);
481 u32 rv770_dpm_get_mclk(struct radeon_device *rdev, bool low);
482 void rv770_dpm_print_power_state(struct radeon_device *rdev,
483                                  struct radeon_ps *ps);
484 void rv770_dpm_debugfs_print_current_performance_level(struct radeon_device *rdev,
485                                                        struct seq_file *m);
486 bool rv770_dpm_vblank_too_short(struct radeon_device *rdev);
487
488 /*
489  * evergreen
490  */
491 struct evergreen_mc_save {
492         u32 vga_render_control;
493         u32 vga_hdp_control;
494         bool crtc_enabled[RADEON_MAX_CRTCS];
495 };
496
497 void evergreen_pcie_gart_tlb_flush(struct radeon_device *rdev);
498 int evergreen_init(struct radeon_device *rdev);
499 void evergreen_fini(struct radeon_device *rdev);
500 int evergreen_suspend(struct radeon_device *rdev);
501 int evergreen_resume(struct radeon_device *rdev);
502 bool evergreen_gfx_is_lockup(struct radeon_device *rdev, struct radeon_ring *cp);
503 bool evergreen_dma_is_lockup(struct radeon_device *rdev, struct radeon_ring *cp);
504 int evergreen_asic_reset(struct radeon_device *rdev);
505 void evergreen_bandwidth_update(struct radeon_device *rdev);
506 void evergreen_ring_ib_execute(struct radeon_device *rdev, struct radeon_ib *ib);
507 void evergreen_hpd_init(struct radeon_device *rdev);
508 void evergreen_hpd_fini(struct radeon_device *rdev);
509 bool evergreen_hpd_sense(struct radeon_device *rdev, enum radeon_hpd_id hpd);
510 void evergreen_hpd_set_polarity(struct radeon_device *rdev,
511                                 enum radeon_hpd_id hpd);
512 u32 evergreen_get_vblank_counter(struct radeon_device *rdev, int crtc);
513 int evergreen_irq_set(struct radeon_device *rdev);
514 irqreturn_t evergreen_irq_process(struct radeon_device *rdev);
515 extern int evergreen_cs_parse(struct radeon_cs_parser *p);
516 extern int evergreen_dma_cs_parse(struct radeon_cs_parser *p);
517 extern void evergreen_pm_misc(struct radeon_device *rdev);
518 extern void evergreen_pm_prepare(struct radeon_device *rdev);
519 extern void evergreen_pm_finish(struct radeon_device *rdev);
520 extern void sumo_pm_init_profile(struct radeon_device *rdev);
521 extern void btc_pm_init_profile(struct radeon_device *rdev);
522 int sumo_set_uvd_clocks(struct radeon_device *rdev, u32 vclk, u32 dclk);
523 int evergreen_set_uvd_clocks(struct radeon_device *rdev, u32 vclk, u32 dclk);
524 extern void evergreen_pre_page_flip(struct radeon_device *rdev, int crtc);
525 extern u32 evergreen_page_flip(struct radeon_device *rdev, int crtc, u64 crtc_base);
526 extern void evergreen_post_page_flip(struct radeon_device *rdev, int crtc);
527 extern void dce4_wait_for_vblank(struct radeon_device *rdev, int crtc);
528 void evergreen_disable_interrupt_state(struct radeon_device *rdev);
529 int evergreen_blit_init(struct radeon_device *rdev);
530 int evergreen_mc_wait_for_idle(struct radeon_device *rdev);
531 void evergreen_dma_fence_ring_emit(struct radeon_device *rdev,
532                                    struct radeon_fence *fence);
533 void evergreen_dma_ring_ib_execute(struct radeon_device *rdev,
534                                    struct radeon_ib *ib);
535 int evergreen_copy_dma(struct radeon_device *rdev,
536                        uint64_t src_offset, uint64_t dst_offset,
537                        unsigned num_gpu_pages,
538                        struct radeon_fence **fence);
539 void evergreen_pcie_gen2_enable(struct radeon_device *rdev);
540 void evergreen_print_gpu_status_regs(struct radeon_device *rdev);
541 void evergreen_program_aspm(struct radeon_device *rdev);
542 void evergreen_fix_pci_max_read_req_size(struct radeon_device *rdev);
543 u32 evergreen_get_number_of_dram_channels(struct radeon_device *rdev);
544 void sumo_rlc_fini(struct radeon_device *rdev);
545 int sumo_rlc_init(struct radeon_device *rdev);
546 int evergreen_rlc_resume(struct radeon_device *rdev);
547 void evergreen_mc_stop(struct radeon_device *rdev, struct evergreen_mc_save *save);
548 void evergreen_mc_resume(struct radeon_device *rdev, struct evergreen_mc_save *save);
549 void evergreen_mc_program(struct radeon_device *rdev);
550 int evergreen_mc_init(struct radeon_device *rdev);
551 void evergreen_irq_suspend(struct radeon_device *rdev);
552 bool evergreen_is_display_hung(struct radeon_device *rdev);
553 void evergreen_hdmi_enable(struct drm_encoder *encoder, bool enable);
554 void evergreen_hdmi_setmode(struct drm_encoder *encoder, struct drm_display_mode *mode);
555 int evergreen_get_temp(struct radeon_device *rdev);
556 int sumo_get_temp(struct radeon_device *rdev);
557 int tn_get_temp(struct radeon_device *rdev);
558 int cypress_dpm_init(struct radeon_device *rdev);
559 void cypress_dpm_setup_asic(struct radeon_device *rdev);
560 int cypress_dpm_enable(struct radeon_device *rdev);
561 void cypress_dpm_disable(struct radeon_device *rdev);
562 int cypress_dpm_set_power_state(struct radeon_device *rdev);
563 void cypress_dpm_display_configuration_changed(struct radeon_device *rdev);
564 void cypress_dpm_fini(struct radeon_device *rdev);
565 bool cypress_dpm_vblank_too_short(struct radeon_device *rdev);
566 int btc_dpm_init(struct radeon_device *rdev);
567 void btc_dpm_setup_asic(struct radeon_device *rdev);
568 int btc_dpm_enable(struct radeon_device *rdev);
569 void btc_dpm_disable(struct radeon_device *rdev);
570 int btc_dpm_pre_set_power_state(struct radeon_device *rdev);
571 int btc_dpm_set_power_state(struct radeon_device *rdev);
572 void btc_dpm_post_set_power_state(struct radeon_device *rdev);
573 void btc_dpm_fini(struct radeon_device *rdev);
574 u32 btc_dpm_get_sclk(struct radeon_device *rdev, bool low);
575 u32 btc_dpm_get_mclk(struct radeon_device *rdev, bool low);
576 bool btc_dpm_vblank_too_short(struct radeon_device *rdev);
577 int sumo_dpm_init(struct radeon_device *rdev);
578 int sumo_dpm_enable(struct radeon_device *rdev);
579 void sumo_dpm_disable(struct radeon_device *rdev);
580 int sumo_dpm_pre_set_power_state(struct radeon_device *rdev);
581 int sumo_dpm_set_power_state(struct radeon_device *rdev);
582 void sumo_dpm_post_set_power_state(struct radeon_device *rdev);
583 void sumo_dpm_setup_asic(struct radeon_device *rdev);
584 void sumo_dpm_display_configuration_changed(struct radeon_device *rdev);
585 void sumo_dpm_fini(struct radeon_device *rdev);
586 u32 sumo_dpm_get_sclk(struct radeon_device *rdev, bool low);
587 u32 sumo_dpm_get_mclk(struct radeon_device *rdev, bool low);
588 void sumo_dpm_print_power_state(struct radeon_device *rdev,
589                                 struct radeon_ps *ps);
590 void sumo_dpm_debugfs_print_current_performance_level(struct radeon_device *rdev,
591                                                       struct seq_file *m);
592 int sumo_dpm_force_performance_level(struct radeon_device *rdev,
593                                      enum radeon_dpm_forced_level level);
594
595 /*
596  * cayman
597  */
598 void cayman_fence_ring_emit(struct radeon_device *rdev,
599                             struct radeon_fence *fence);
600 void cayman_uvd_semaphore_emit(struct radeon_device *rdev,
601                                struct radeon_ring *ring,
602                                struct radeon_semaphore *semaphore,
603                                bool emit_wait);
604 void cayman_pcie_gart_tlb_flush(struct radeon_device *rdev);
605 int cayman_init(struct radeon_device *rdev);
606 void cayman_fini(struct radeon_device *rdev);
607 int cayman_suspend(struct radeon_device *rdev);
608 int cayman_resume(struct radeon_device *rdev);
609 int cayman_asic_reset(struct radeon_device *rdev);
610 void cayman_ring_ib_execute(struct radeon_device *rdev, struct radeon_ib *ib);
611 int cayman_vm_init(struct radeon_device *rdev);
612 void cayman_vm_fini(struct radeon_device *rdev);
613 void cayman_vm_flush(struct radeon_device *rdev, int ridx, struct radeon_vm *vm);
614 uint32_t cayman_vm_page_flags(struct radeon_device *rdev, uint32_t flags);
615 void cayman_vm_set_page(struct radeon_device *rdev,
616                         struct radeon_ib *ib,
617                         uint64_t pe,
618                         uint64_t addr, unsigned count,
619                         uint32_t incr, uint32_t flags);
620 void cayman_vm_decode_fault(struct radeon_device *rdev,
621                                    u32 status, u32 addr);
622 int evergreen_ib_parse(struct radeon_device *rdev, struct radeon_ib *ib);
623 int evergreen_dma_ib_parse(struct radeon_device *rdev, struct radeon_ib *ib);
624 void cayman_dma_ring_ib_execute(struct radeon_device *rdev,
625                                 struct radeon_ib *ib);
626 bool cayman_gfx_is_lockup(struct radeon_device *rdev, struct radeon_ring *ring);
627 bool cayman_dma_is_lockup(struct radeon_device *rdev, struct radeon_ring *ring);
628 void cayman_dma_vm_flush(struct radeon_device *rdev, int ridx, struct radeon_vm *vm);
629 extern void cayman_cp_int_cntl_setup(struct radeon_device *rdev,
630                                      int ring, u32 cp_int_cntl);
631
632 int ni_dpm_init(struct radeon_device *rdev);
633 void ni_dpm_setup_asic(struct radeon_device *rdev);
634 int ni_dpm_enable(struct radeon_device *rdev);
635 void ni_dpm_disable(struct radeon_device *rdev);
636 int ni_dpm_pre_set_power_state(struct radeon_device *rdev);
637 int ni_dpm_set_power_state(struct radeon_device *rdev);
638 void ni_dpm_post_set_power_state(struct radeon_device *rdev);
639 void ni_dpm_fini(struct radeon_device *rdev);
640 u32 ni_dpm_get_sclk(struct radeon_device *rdev, bool low);
641 u32 ni_dpm_get_mclk(struct radeon_device *rdev, bool low);
642 void ni_dpm_print_power_state(struct radeon_device *rdev,
643                               struct radeon_ps *ps);
644 void ni_dpm_debugfs_print_current_performance_level(struct radeon_device *rdev,
645                                                     struct seq_file *m);
646 int ni_dpm_force_performance_level(struct radeon_device *rdev,
647                                    enum radeon_dpm_forced_level level);
648 //bool ni_dpm_vblank_too_short(struct radeon_device *rdev);
649 int trinity_dpm_init(struct radeon_device *rdev);
650 int trinity_dpm_enable(struct radeon_device *rdev);
651 void trinity_dpm_disable(struct radeon_device *rdev);
652 int trinity_dpm_pre_set_power_state(struct radeon_device *rdev);
653 int trinity_dpm_set_power_state(struct radeon_device *rdev);
654 void trinity_dpm_post_set_power_state(struct radeon_device *rdev);
655 void trinity_dpm_setup_asic(struct radeon_device *rdev);
656 void trinity_dpm_display_configuration_changed(struct radeon_device *rdev);
657 void trinity_dpm_fini(struct radeon_device *rdev);
658 u32 trinity_dpm_get_sclk(struct radeon_device *rdev, bool low);
659 u32 trinity_dpm_get_mclk(struct radeon_device *rdev, bool low);
660 void trinity_dpm_print_power_state(struct radeon_device *rdev,
661                                    struct radeon_ps *ps);
662 void trinity_dpm_debugfs_print_current_performance_level(struct radeon_device *rdev,
663                                                          struct seq_file *m);
664 int trinity_dpm_force_performance_level(struct radeon_device *rdev,
665                                         enum radeon_dpm_forced_level level);
666
667 /* DCE6 - SI */
668 void dce6_bandwidth_update(struct radeon_device *rdev);
669
670 /*
671  * si
672  */
673 void si_fence_ring_emit(struct radeon_device *rdev,
674                         struct radeon_fence *fence);
675 void si_pcie_gart_tlb_flush(struct radeon_device *rdev);
676 int si_init(struct radeon_device *rdev);
677 void si_fini(struct radeon_device *rdev);
678 int si_suspend(struct radeon_device *rdev);
679 int si_resume(struct radeon_device *rdev);
680 bool si_gfx_is_lockup(struct radeon_device *rdev, struct radeon_ring *cp);
681 bool si_dma_is_lockup(struct radeon_device *rdev, struct radeon_ring *cp);
682 int si_asic_reset(struct radeon_device *rdev);
683 void si_ring_ib_execute(struct radeon_device *rdev, struct radeon_ib *ib);
684 int si_irq_set(struct radeon_device *rdev);
685 irqreturn_t si_irq_process(struct radeon_device *rdev);
686 int si_vm_init(struct radeon_device *rdev);
687 void si_vm_fini(struct radeon_device *rdev);
688 void si_vm_set_page(struct radeon_device *rdev,
689                     struct radeon_ib *ib,
690                     uint64_t pe,
691                     uint64_t addr, unsigned count,
692                     uint32_t incr, uint32_t flags);
693 void si_vm_flush(struct radeon_device *rdev, int ridx, struct radeon_vm *vm);
694 int si_ib_parse(struct radeon_device *rdev, struct radeon_ib *ib);
695 int si_copy_dma(struct radeon_device *rdev,
696                 uint64_t src_offset, uint64_t dst_offset,
697                 unsigned num_gpu_pages,
698                 struct radeon_fence **fence);
699 void si_dma_vm_flush(struct radeon_device *rdev, int ridx, struct radeon_vm *vm);
700 u32 si_get_xclk(struct radeon_device *rdev);
701 uint64_t si_get_gpu_clock_counter(struct radeon_device *rdev);
702 int si_set_uvd_clocks(struct radeon_device *rdev, u32 vclk, u32 dclk);
703 int si_get_temp(struct radeon_device *rdev);
704 void si_rlc_fini(struct radeon_device *rdev);
705 int si_rlc_init(struct radeon_device *rdev);
706 void si_vram_gtt_location(struct radeon_device *rdev,
707                           struct radeon_mc *mc);
708 int si_dpm_init(struct radeon_device *rdev);
709 void si_dpm_setup_asic(struct radeon_device *rdev);
710 int si_dpm_enable(struct radeon_device *rdev);
711 void si_dpm_disable(struct radeon_device *rdev);
712 int si_dpm_pre_set_power_state(struct radeon_device *rdev);
713 int si_dpm_set_power_state(struct radeon_device *rdev);
714 void si_dpm_post_set_power_state(struct radeon_device *rdev);
715 void si_dpm_fini(struct radeon_device *rdev);
716 void si_dpm_display_configuration_changed(struct radeon_device *rdev);
717 void si_dpm_debugfs_print_current_performance_level(struct radeon_device *rdev,
718                                                     struct seq_file *m);
719 int si_dpm_force_performance_level(struct radeon_device *rdev,
720                                    enum radeon_dpm_forced_level level);
721
722 /* DCE8 - CIK */
723 void dce8_bandwidth_update(struct radeon_device *rdev);
724
725 /*
726  * cik
727  */
728 uint64_t cik_get_gpu_clock_counter(struct radeon_device *rdev);
729 u32 cik_get_xclk(struct radeon_device *rdev);
730 uint32_t cik_pciep_rreg(struct radeon_device *rdev, uint32_t reg);
731 void cik_pciep_wreg(struct radeon_device *rdev, uint32_t reg, uint32_t v);
732 int cik_set_uvd_clocks(struct radeon_device *rdev, u32 vclk, u32 dclk);
733 int cik_uvd_resume(struct radeon_device *rdev);
734 void cik_sdma_fence_ring_emit(struct radeon_device *rdev,
735                               struct radeon_fence *fence);
736 void cik_sdma_semaphore_ring_emit(struct radeon_device *rdev,
737                                   struct radeon_ring *ring,
738                                   struct radeon_semaphore *semaphore,
739                                   bool emit_wait);
740 void cik_sdma_ring_ib_execute(struct radeon_device *rdev, struct radeon_ib *ib);
741 int cik_copy_dma(struct radeon_device *rdev,
742                  uint64_t src_offset, uint64_t dst_offset,
743                  unsigned num_gpu_pages,
744                  struct radeon_fence **fence);
745 int cik_sdma_ring_test(struct radeon_device *rdev, struct radeon_ring *ring);
746 int cik_sdma_ib_test(struct radeon_device *rdev, struct radeon_ring *ring);
747 bool cik_sdma_is_lockup(struct radeon_device *rdev, struct radeon_ring *ring);
748 void cik_fence_gfx_ring_emit(struct radeon_device *rdev,
749                              struct radeon_fence *fence);
750 void cik_fence_compute_ring_emit(struct radeon_device *rdev,
751                                  struct radeon_fence *fence);
752 void cik_semaphore_ring_emit(struct radeon_device *rdev,
753                              struct radeon_ring *cp,
754                              struct radeon_semaphore *semaphore,
755                              bool emit_wait);
756 void cik_pcie_gart_tlb_flush(struct radeon_device *rdev);
757 int cik_init(struct radeon_device *rdev);
758 void cik_fini(struct radeon_device *rdev);
759 int cik_suspend(struct radeon_device *rdev);
760 int cik_resume(struct radeon_device *rdev);
761 bool cik_gfx_is_lockup(struct radeon_device *rdev, struct radeon_ring *cp);
762 int cik_asic_reset(struct radeon_device *rdev);
763 void cik_ring_ib_execute(struct radeon_device *rdev, struct radeon_ib *ib);
764 int cik_ring_test(struct radeon_device *rdev, struct radeon_ring *ring);
765 int cik_ib_test(struct radeon_device *rdev, struct radeon_ring *ring);
766 int cik_irq_set(struct radeon_device *rdev);
767 irqreturn_t cik_irq_process(struct radeon_device *rdev);
768 int cik_vm_init(struct radeon_device *rdev);
769 void cik_vm_fini(struct radeon_device *rdev);
770 void cik_vm_flush(struct radeon_device *rdev, int ridx, struct radeon_vm *vm);
771 void cik_vm_set_page(struct radeon_device *rdev,
772                      struct radeon_ib *ib,
773                      uint64_t pe,
774                      uint64_t addr, unsigned count,
775                      uint32_t incr, uint32_t flags);
776 void cik_dma_vm_flush(struct radeon_device *rdev, int ridx, struct radeon_vm *vm);
777 int cik_ib_parse(struct radeon_device *rdev, struct radeon_ib *ib);
778 u32 cik_compute_ring_get_rptr(struct radeon_device *rdev,
779                               struct radeon_ring *ring);
780 u32 cik_compute_ring_get_wptr(struct radeon_device *rdev,
781                               struct radeon_ring *ring);
782 void cik_compute_ring_set_wptr(struct radeon_device *rdev,
783                                struct radeon_ring *ring);
784 bool cik_gpu_is_lockup(struct radeon_device *rdev, struct radeon_ring *ring);
785 void cik_fence_ring_emit(struct radeon_device *rdev,
786                          struct radeon_fence *fence);
787 #endif