5a88cf2035dc2fefaaae3c93f0bab0c3146e5163
[dragonfly.git] / sys / dev / netif / ath / ath / if_ath.c
1 /*-
2  * Copyright (c) 2002-2009 Sam Leffler, Errno Consulting
3  * All rights reserved.
4  *
5  * Redistribution and use in source and binary forms, with or without
6  * modification, are permitted provided that the following conditions
7  * are met:
8  * 1. Redistributions of source code must retain the above copyright
9  *    notice, this list of conditions and the following disclaimer,
10  *    without modification.
11  * 2. Redistributions in binary form must reproduce at minimum a disclaimer
12  *    similar to the "NO WARRANTY" disclaimer below ("Disclaimer") and any
13  *    redistribution must be conditioned upon including a substantially
14  *    similar Disclaimer requirement for further binary redistribution.
15  *
16  * NO WARRANTY
17  * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS
18  * ``AS IS'' AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
19  * LIMITED TO, THE IMPLIED WARRANTIES OF NONINFRINGEMENT, MERCHANTIBILITY
20  * AND FITNESS FOR A PARTICULAR PURPOSE ARE DISCLAIMED. IN NO EVENT SHALL
21  * THE COPYRIGHT HOLDERS OR CONTRIBUTORS BE LIABLE FOR SPECIAL, EXEMPLARY,
22  * OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF
23  * SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS
24  * INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER
25  * IN CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE)
26  * ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF
27  * THE POSSIBILITY OF SUCH DAMAGES.
28  *
29  * $FreeBSD: head/sys/dev/ath/if_ath.c 203751 2010-02-10 11:12:39Z rpaulo $");
30  */
31
32 /*
33  * Driver for the Atheros Wireless LAN controller.
34  *
35  * This software is derived from work of Atsushi Onoe; his contribution
36  * is greatly appreciated.
37  */
38
39 #include "opt_inet.h"
40 #include "opt_ath.h"
41 #include "opt_wlan.h"
42
43 #include <sys/param.h>
44 #include <sys/systm.h> 
45 #include <sys/sysctl.h>
46 #include <sys/mbuf.h>   
47 #include <sys/malloc.h>
48 #include <sys/lock.h>
49 #include <sys/mutex.h>
50 #include <sys/kernel.h>
51 #include <sys/socket.h>
52 #include <sys/sockio.h>
53 #include <sys/errno.h>
54 #include <sys/callout.h>
55 #include <sys/bus.h>
56 #include <sys/endian.h>
57 #include <sys/kthread.h>
58 #include <sys/taskqueue.h>
59 #include <sys/priv.h>
60
61 #include <net/if.h>
62 #include <net/if_dl.h>
63 #include <net/if_media.h>
64 #include <net/if_types.h>
65 #include <net/if_arp.h>
66 #include <net/if_llc.h>
67 #include <net/ifq_var.h>
68
69 #include <netproto/802_11/ieee80211_var.h>
70 #include <netproto/802_11/ieee80211_regdomain.h>
71 #ifdef IEEE80211_SUPPORT_SUPERG
72 #include <netproto/802_11/ieee80211_superg.h>
73 #endif
74 #ifdef IEEE80211_SUPPORT_TDMA
75 #include <netproto/802_11/ieee80211_tdma.h>
76 #endif
77
78 #include <net/bpf.h>
79
80 #ifdef INET
81 #include <netinet/in.h> 
82 #include <netinet/if_ether.h>
83 #endif
84
85 #include <dev/netif/ath/ath/if_athvar.h>
86 #include <dev/netif/ath/hal/ath_hal/ah_devid.h>         /* XXX for softled */
87
88 #ifdef ATH_TX99_DIAG
89 #include <dev/netif/ath_tx99/ath_tx99.h>
90 #endif
91
92 /*
93  * ATH_BCBUF determines the number of vap's that can transmit
94  * beacons and also (currently) the number of vap's that can
95  * have unique mac addresses/bssid.  When staggering beacons
96  * 4 is probably a good max as otherwise the beacons become
97  * very closely spaced and there is limited time for cab q traffic
98  * to go out.  You can burst beacons instead but that is not good
99  * for stations in power save and at some point you really want
100  * another radio (and channel).
101  *
102  * The limit on the number of mac addresses is tied to our use of
103  * the U/L bit and tracking addresses in a byte; it would be
104  * worthwhile to allow more for applications like proxy sta.
105  */
106 CTASSERT(ATH_BCBUF <= 8);
107
108 /* unaligned little endian access */
109 #define LE_READ_2(p)                                                    \
110         ((u_int16_t)                                                    \
111          ((((u_int8_t *)(p))[0]      ) | (((u_int8_t *)(p))[1] <<  8)))
112 #define LE_READ_4(p)                                                    \
113         ((u_int32_t)                                                    \
114          ((((u_int8_t *)(p))[0]      ) | (((u_int8_t *)(p))[1] <<  8) | \
115           (((u_int8_t *)(p))[2] << 16) | (((u_int8_t *)(p))[3] << 24)))
116
117 static struct ieee80211vap *ath_vap_create(struct ieee80211com *,
118                     const char name[IFNAMSIZ], int unit, int opmode,
119                     int flags, const uint8_t bssid[IEEE80211_ADDR_LEN],
120                     const uint8_t mac[IEEE80211_ADDR_LEN]);
121 static void     ath_vap_delete(struct ieee80211vap *);
122 static void     ath_init(void *);
123 static void     ath_stop_locked(struct ifnet *);
124 static void     ath_stop(struct ifnet *);
125 static void     ath_start(struct ifnet *);
126 static int      ath_reset(struct ifnet *);
127 static int      ath_reset_vap(struct ieee80211vap *, u_long);
128 static int      ath_media_change(struct ifnet *);
129 static void     ath_watchdog_callout(void *);
130 static int      ath_ioctl(struct ifnet *, u_long, caddr_t, struct ucred *);
131 static void     ath_fatal_proc(void *, int);
132 static void     ath_bmiss_vap(struct ieee80211vap *);
133 static void     ath_bmiss_task(void *, int);
134 static int      ath_keyset(struct ath_softc *, const struct ieee80211_key *,
135                         struct ieee80211_node *);
136 static int      ath_key_alloc(struct ieee80211vap *,
137                         struct ieee80211_key *,
138                         ieee80211_keyix *, ieee80211_keyix *);
139 static int      ath_key_delete(struct ieee80211vap *,
140                         const struct ieee80211_key *);
141 static int      ath_key_set(struct ieee80211vap *, const struct ieee80211_key *,
142                         const u_int8_t mac[IEEE80211_ADDR_LEN]);
143 static void     ath_key_update_begin(struct ieee80211vap *);
144 static void     ath_key_update_end(struct ieee80211vap *);
145 static void     ath_update_mcast(struct ifnet *);
146 static void     ath_update_promisc(struct ifnet *);
147 static void     ath_mode_init(struct ath_softc *);
148 static void     ath_setslottime(struct ath_softc *);
149 static void     ath_updateslot(struct ifnet *);
150 static int      ath_beaconq_setup(struct ath_hal *);
151 static int      ath_beacon_alloc(struct ath_softc *, struct ieee80211_node *);
152 static void     ath_beacon_update(struct ieee80211vap *, int item);
153 static void     ath_beacon_setup(struct ath_softc *, struct ath_buf *);
154 static void     ath_beacon_proc(void *, int);
155 static struct ath_buf *ath_beacon_generate(struct ath_softc *,
156                         struct ieee80211vap *);
157 static void     ath_bstuck_task(void *, int);
158 static void     ath_beacon_return(struct ath_softc *, struct ath_buf *);
159 static void     ath_beacon_free(struct ath_softc *);
160 static void     ath_beacon_config(struct ath_softc *, struct ieee80211vap *);
161 static void     ath_descdma_cleanup(struct ath_softc *sc,
162                         struct ath_descdma *, ath_bufhead *);
163 static int      ath_desc_alloc(struct ath_softc *);
164 static void     ath_desc_free(struct ath_softc *);
165 static struct ieee80211_node *ath_node_alloc(struct ieee80211vap *,
166                         const uint8_t [IEEE80211_ADDR_LEN]);
167 static void     ath_node_free(struct ieee80211_node *);
168 static void     ath_node_getsignal(const struct ieee80211_node *,
169                         int8_t *, int8_t *);
170 static int      ath_rxbuf_init(struct ath_softc *, struct ath_buf *);
171 static void     ath_recv_mgmt(struct ieee80211_node *ni, struct mbuf *m,
172                         int subtype, int rssi, int nf);
173 static void     ath_setdefantenna(struct ath_softc *, u_int);
174 static void     ath_rx_task(void *, int);
175 static void     ath_txq_init(struct ath_softc *sc, struct ath_txq *, int);
176 static struct ath_txq *ath_txq_setup(struct ath_softc*, int qtype, int subtype);
177 static int      ath_tx_setup(struct ath_softc *, int, int);
178 static int      ath_wme_update(struct ieee80211com *);
179 static void     ath_tx_cleanupq(struct ath_softc *, struct ath_txq *);
180 static void     ath_tx_cleanup(struct ath_softc *);
181 static void     ath_freetx(struct mbuf *);
182 static int      ath_tx_start(struct ath_softc *, struct ieee80211_node *,
183                              struct ath_buf *, struct mbuf *);
184 static void     ath_tx_task_q0(void *, int);
185 static void     ath_tx_task_q0123(void *, int);
186 static void     ath_tx_task(void *, int);
187 static void     ath_tx_draintxq(struct ath_softc *, struct ath_txq *);
188 static int      ath_chan_set(struct ath_softc *, struct ieee80211_channel *);
189 static void     ath_draintxq(struct ath_softc *);
190 static void     ath_stoprecv(struct ath_softc *);
191 static int      ath_startrecv(struct ath_softc *);
192 static void     ath_chan_change(struct ath_softc *, struct ieee80211_channel *);
193 static void     ath_scan_start(struct ieee80211com *);
194 static void     ath_scan_end(struct ieee80211com *);
195 static void     ath_set_channel(struct ieee80211com *);
196 static void     ath_calibrate_callout(void *);
197 static int      ath_newstate(struct ieee80211vap *, enum ieee80211_state, int);
198 static void     ath_setup_stationkey(struct ieee80211_node *);
199 static void     ath_newassoc(struct ieee80211_node *, int);
200 static int      ath_setregdomain(struct ieee80211com *,
201                     struct ieee80211_regdomain *, int,
202                     struct ieee80211_channel []);
203 static void     ath_getradiocaps(struct ieee80211com *, int, int *,
204                     struct ieee80211_channel []);
205 static int      ath_getchannels(struct ath_softc *);
206 static void     ath_led_event(struct ath_softc *, int);
207
208 static int      ath_rate_setup(struct ath_softc *, u_int mode);
209 static void     ath_setcurmode(struct ath_softc *, enum ieee80211_phymode);
210
211 static void     ath_sysctlattach(struct ath_softc *);
212 static int      ath_raw_xmit(struct ieee80211_node *,
213                         struct mbuf *, const struct ieee80211_bpf_params *);
214 static void     ath_announce(struct ath_softc *);
215 static void     ath_sysctl_stats_attach(struct ath_softc *sc);
216
217 #ifdef IEEE80211_SUPPORT_TDMA
218 static void     ath_tdma_settimers(struct ath_softc *sc, u_int32_t nexttbtt,
219                     u_int32_t bintval);
220 static void     ath_tdma_bintvalsetup(struct ath_softc *sc,
221                     const struct ieee80211_tdma_state *tdma);
222 static void     ath_tdma_config(struct ath_softc *sc, struct ieee80211vap *vap);
223 static void     ath_tdma_update(struct ieee80211_node *ni,
224                     const struct ieee80211_tdma_param *tdma, int);
225 static void     ath_tdma_beacon_send(struct ath_softc *sc,
226                     struct ieee80211vap *vap);
227
228 static __inline void
229 ath_hal_setcca(struct ath_hal *ah, int ena)
230 {
231         /*
232          * NB: fill me in; this is not provided by default because disabling
233          *     CCA in most locales violates regulatory.
234          */
235 }
236
237 static __inline int
238 ath_hal_getcca(struct ath_hal *ah)
239 {
240         u_int32_t diag;
241         if (ath_hal_getcapability(ah, HAL_CAP_DIAG, 0, &diag) != HAL_OK)
242                 return 1;
243         return ((diag & 0x500000) == 0);
244 }
245
246 #define TDMA_EP_MULTIPLIER      (1<<10) /* pow2 to optimize out * and / */
247 #define TDMA_LPF_LEN            6
248 #define TDMA_DUMMY_MARKER       0x127
249 #define TDMA_EP_MUL(x, mul)     ((x) * (mul))
250 #define TDMA_IN(x)              (TDMA_EP_MUL((x), TDMA_EP_MULTIPLIER))
251 #define TDMA_LPF(x, y, len) \
252     ((x != TDMA_DUMMY_MARKER) ? (((x) * ((len)-1) + (y)) / (len)) : (y))
253 #define TDMA_SAMPLE(x, y) do {                                  \
254         x = TDMA_LPF((x), TDMA_IN(y), TDMA_LPF_LEN);            \
255 } while (0)
256 #define TDMA_EP_RND(x,mul) \
257         ((((x)%(mul)) >= ((mul)/2)) ? ((x) + ((mul) - 1)) / (mul) : (x)/(mul))
258 #define TDMA_AVG(x)             TDMA_EP_RND(x, TDMA_EP_MULTIPLIER)
259 #endif /* IEEE80211_SUPPORT_TDMA */
260
261 SYSCTL_DECL(_hw_ath);
262
263 /* XXX validate sysctl values */
264 static  int ath_longcalinterval = 30;           /* long cals every 30 secs */
265 SYSCTL_INT(_hw_ath, OID_AUTO, longcal, CTLFLAG_RW, &ath_longcalinterval,
266             0, "long chip calibration interval (secs)");
267 static  int ath_shortcalinterval = 100;         /* short cals every 100 ms */
268 SYSCTL_INT(_hw_ath, OID_AUTO, shortcal, CTLFLAG_RW, &ath_shortcalinterval,
269             0, "short chip calibration interval (msecs)");
270 static  int ath_resetcalinterval = 20*60;       /* reset cal state 20 mins */
271 SYSCTL_INT(_hw_ath, OID_AUTO, resetcal, CTLFLAG_RW, &ath_resetcalinterval,
272             0, "reset chip calibration results (secs)");
273
274 static  int ath_rxbuf = ATH_RXBUF;              /* # rx buffers to allocate */
275 SYSCTL_INT(_hw_ath, OID_AUTO, rxbuf, CTLFLAG_RW, &ath_rxbuf,
276             0, "rx buffers allocated");
277 TUNABLE_INT("hw.ath.rxbuf", &ath_rxbuf);
278 static  int ath_txbuf = ATH_TXBUF;              /* # tx buffers to allocate */
279 SYSCTL_INT(_hw_ath, OID_AUTO, txbuf, CTLFLAG_RW, &ath_txbuf,
280             0, "tx buffers allocated");
281 TUNABLE_INT("hw.ath.txbuf", &ath_txbuf);
282
283 static  int ath_bstuck_threshold = 4;           /* max missed beacons */
284 SYSCTL_INT(_hw_ath, OID_AUTO, bstuck, CTLFLAG_RW, &ath_bstuck_threshold,
285             0, "max missed beacon xmits before chip reset");
286
287 #ifdef ATH_DEBUG
288 enum {
289         ATH_DEBUG_XMIT          = 0x00000001,   /* basic xmit operation */
290         ATH_DEBUG_XMIT_DESC     = 0x00000002,   /* xmit descriptors */
291         ATH_DEBUG_RECV          = 0x00000004,   /* basic recv operation */
292         ATH_DEBUG_RECV_DESC     = 0x00000008,   /* recv descriptors */
293         ATH_DEBUG_RATE          = 0x00000010,   /* rate control */
294         ATH_DEBUG_RESET         = 0x00000020,   /* reset processing */
295         ATH_DEBUG_MODE          = 0x00000040,   /* mode init/setup */
296         ATH_DEBUG_BEACON        = 0x00000080,   /* beacon handling */
297         ATH_DEBUG_WATCHDOG      = 0x00000100,   /* watchdog timeout */
298         ATH_DEBUG_INTR          = 0x00001000,   /* ISR */
299         ATH_DEBUG_TX_PROC       = 0x00002000,   /* tx ISR proc */
300         ATH_DEBUG_RX_PROC       = 0x00004000,   /* rx ISR proc */
301         ATH_DEBUG_BEACON_PROC   = 0x00008000,   /* beacon ISR proc */
302         ATH_DEBUG_CALIBRATE     = 0x00010000,   /* periodic calibration */
303         ATH_DEBUG_KEYCACHE      = 0x00020000,   /* key cache management */
304         ATH_DEBUG_STATE         = 0x00040000,   /* 802.11 state transitions */
305         ATH_DEBUG_NODE          = 0x00080000,   /* node management */
306         ATH_DEBUG_LED           = 0x00100000,   /* led management */
307         ATH_DEBUG_FF            = 0x00200000,   /* fast frames */
308         ATH_DEBUG_DFS           = 0x00400000,   /* DFS processing */
309         ATH_DEBUG_TDMA          = 0x00800000,   /* TDMA processing */
310         ATH_DEBUG_TDMA_TIMER    = 0x01000000,   /* TDMA timer processing */
311         ATH_DEBUG_REGDOMAIN     = 0x02000000,   /* regulatory processing */
312         ATH_DEBUG_FATAL         = 0x80000000,   /* fatal errors */
313         ATH_DEBUG_ANY           = 0xffffffff
314 };
315 static  int ath_debug = 0;
316 SYSCTL_INT(_hw_ath, OID_AUTO, debug, CTLFLAG_RW, &ath_debug,
317             0, "control debugging printfs");
318 TUNABLE_INT("hw.ath.debug", &ath_debug);
319
320 #define IFF_DUMPPKTS(sc, m) \
321         ((sc->sc_debug & (m)) || \
322             (sc->sc_ifp->if_flags & (IFF_DEBUG|IFF_LINK2)) == (IFF_DEBUG|IFF_LINK2))
323 #define DPRINTF(sc, m, fmt, ...) do {                           \
324         if (sc->sc_debug & (m))                                 \
325                 kprintf(fmt, __VA_ARGS__);                      \
326 } while (0)
327 #define KEYPRINTF(sc, ix, hk, mac) do {                         \
328         if (sc->sc_debug & ATH_DEBUG_KEYCACHE)                  \
329                 ath_keyprint(sc, __func__, ix, hk, mac);        \
330 } while (0)
331 static  void ath_printrxbuf(struct ath_softc *, const struct ath_buf *bf,
332         u_int ix, int);
333 static  void ath_printtxbuf(struct ath_softc *, const struct ath_buf *bf,
334         u_int qnum, u_int ix, int done);
335 #else
336 #define IFF_DUMPPKTS(sc, m) \
337         ((sc->sc_ifp->if_flags & (IFF_DEBUG|IFF_LINK2)) == (IFF_DEBUG|IFF_LINK2))
338 #define DPRINTF(sc, m, fmt, ...) do {                           \
339         (void) sc;                                              \
340 } while (0)
341 #define KEYPRINTF(sc, k, ix, mac) do {                          \
342         (void) sc;                                              \
343 } while (0)
344 #endif
345
346 MALLOC_DEFINE(M_ATHDEV, "athdev", "ath driver dma buffers");
347
348 int
349 ath_attach(u_int16_t devid, struct ath_softc *sc)
350 {
351         struct ifnet *ifp;
352         struct ieee80211com *ic;
353         struct ath_hal *ah = NULL;
354         HAL_STATUS status;
355         int error = 0, i;
356         u_int wmodes;
357         uint8_t macaddr[IEEE80211_ADDR_LEN];
358
359         DPRINTF(sc, ATH_DEBUG_ANY, "%s: devid 0x%x\n", __func__, devid);
360
361         ifp = sc->sc_ifp = if_alloc(IFT_IEEE80211);
362         if (ifp == NULL) {
363                 device_printf(sc->sc_dev, "can not if_alloc()\n");
364                 error = ENOSPC;
365                 goto bad;
366         }
367         ic = ifp->if_l2com;
368
369         /* set these up early for if_printf use */
370         if_initname(ifp, device_get_name(sc->sc_dev),
371                 device_get_unit(sc->sc_dev));
372
373         /* prepare sysctl tree for use in sub modules */
374         sysctl_ctx_init(&sc->sc_sysctl_ctx);
375         sc->sc_sysctl_tree = SYSCTL_ADD_NODE(&sc->sc_sysctl_ctx,
376                 SYSCTL_STATIC_CHILDREN(_hw),
377                 OID_AUTO,
378                 device_get_nameunit(sc->sc_dev),
379                 CTLFLAG_RD, 0, "");
380
381         ah = ath_hal_attach(devid, sc, sc->sc_st, sc->sc_sh, &status);
382         if (ah == NULL) {
383                 if_printf(ifp, "unable to attach hardware; HAL status %u\n",
384                         status);
385                 error = ENXIO;
386                 goto bad;
387         }
388         sc->sc_ah = ah;
389         sc->sc_invalid = 0;     /* ready to go, enable interrupt handling */
390 #ifdef  ATH_DEBUG
391         sc->sc_debug = ath_debug;
392 #endif
393
394         /*
395          * Check if the MAC has multi-rate retry support.
396          * We do this by trying to setup a fake extended
397          * descriptor.  MAC's that don't have support will
398          * return false w/o doing anything.  MAC's that do
399          * support it will return true w/o doing anything.
400          */
401         sc->sc_mrretry = ath_hal_setupxtxdesc(ah, NULL, 0,0, 0,0, 0,0);
402
403         /*
404          * Check if the device has hardware counters for PHY
405          * errors.  If so we need to enable the MIB interrupt
406          * so we can act on stat triggers.
407          */
408         if (ath_hal_hwphycounters(ah))
409                 sc->sc_needmib = 1;
410
411         /*
412          * Get the hardware key cache size.
413          */
414         sc->sc_keymax = ath_hal_keycachesize(ah);
415         if (sc->sc_keymax > ATH_KEYMAX) {
416                 if_printf(ifp, "Warning, using only %u of %u key cache slots\n",
417                         ATH_KEYMAX, sc->sc_keymax);
418                 sc->sc_keymax = ATH_KEYMAX;
419         }
420         /*
421          * Reset the key cache since some parts do not
422          * reset the contents on initial power up.
423          */
424         for (i = 0; i < sc->sc_keymax; i++)
425                 ath_hal_keyreset(ah, i);
426
427         /*
428          * Collect the default channel list.
429          */
430         error = ath_getchannels(sc);
431         if (error != 0)
432                 goto bad;
433
434         /*
435          * Setup rate tables for all potential media types.
436          */
437         ath_rate_setup(sc, IEEE80211_MODE_11A);
438         ath_rate_setup(sc, IEEE80211_MODE_11B);
439         ath_rate_setup(sc, IEEE80211_MODE_11G);
440         ath_rate_setup(sc, IEEE80211_MODE_TURBO_A);
441         ath_rate_setup(sc, IEEE80211_MODE_TURBO_G);
442         ath_rate_setup(sc, IEEE80211_MODE_STURBO_A);
443         ath_rate_setup(sc, IEEE80211_MODE_11NA);
444         ath_rate_setup(sc, IEEE80211_MODE_11NG);
445         ath_rate_setup(sc, IEEE80211_MODE_HALF);
446         ath_rate_setup(sc, IEEE80211_MODE_QUARTER);
447
448         /* NB: setup here so ath_rate_update is happy */
449         ath_setcurmode(sc, IEEE80211_MODE_11A);
450
451         /*
452          * Allocate tx+rx descriptors and populate the lists.
453          */
454         wlan_assert_serialized();
455         wlan_serialize_exit();
456         error = ath_desc_alloc(sc);
457         wlan_serialize_enter();
458         if (error != 0) {
459                 if_printf(ifp, "failed to allocate descriptors: %d\n", error);
460                 goto bad;
461         }
462         callout_init(&sc->sc_cal_ch);
463         callout_init(&sc->sc_wd_ch);
464
465         sc->sc_tq = taskqueue_create("ath_taskq", M_INTWAIT,
466                 taskqueue_thread_enqueue, &sc->sc_tq);
467         taskqueue_start_threads(&sc->sc_tq, 1, TDPRI_KERN_DAEMON, -1,
468                 "%s taskq", ifp->if_xname);
469
470         TASK_INIT(&sc->sc_rxtask, 0, ath_rx_task, sc);
471         TASK_INIT(&sc->sc_bmisstask, 0, ath_bmiss_task, sc);
472         TASK_INIT(&sc->sc_bstucktask,0, ath_bstuck_task, sc);
473
474         /*
475          * Allocate hardware transmit queues: one queue for
476          * beacon frames and one data queue for each QoS
477          * priority.  Note that the hal handles reseting
478          * these queues at the needed time.
479          *
480          * XXX PS-Poll
481          */
482         sc->sc_bhalq = ath_beaconq_setup(ah);
483         if (sc->sc_bhalq == (u_int) -1) {
484                 if_printf(ifp, "unable to setup a beacon xmit queue!\n");
485                 error = EIO;
486                 goto bad2;
487         }
488         sc->sc_cabq = ath_txq_setup(sc, HAL_TX_QUEUE_CAB, 0);
489         if (sc->sc_cabq == NULL) {
490                 if_printf(ifp, "unable to setup CAB xmit queue!\n");
491                 error = EIO;
492                 goto bad2;
493         }
494         /* NB: insure BK queue is the lowest priority h/w queue */
495         if (!ath_tx_setup(sc, WME_AC_BK, HAL_WME_AC_BK)) {
496                 if_printf(ifp, "unable to setup xmit queue for %s traffic!\n",
497                         ieee80211_wme_acnames[WME_AC_BK]);
498                 error = EIO;
499                 goto bad2;
500         }
501         if (!ath_tx_setup(sc, WME_AC_BE, HAL_WME_AC_BE) ||
502             !ath_tx_setup(sc, WME_AC_VI, HAL_WME_AC_VI) ||
503             !ath_tx_setup(sc, WME_AC_VO, HAL_WME_AC_VO)) {
504                 /*
505                  * Not enough hardware tx queues to properly do WME;
506                  * just punt and assign them all to the same h/w queue.
507                  * We could do a better job of this if, for example,
508                  * we allocate queues when we switch from station to
509                  * AP mode.
510                  */
511                 if (sc->sc_ac2q[WME_AC_VI] != NULL)
512                         ath_tx_cleanupq(sc, sc->sc_ac2q[WME_AC_VI]);
513                 if (sc->sc_ac2q[WME_AC_BE] != NULL)
514                         ath_tx_cleanupq(sc, sc->sc_ac2q[WME_AC_BE]);
515                 sc->sc_ac2q[WME_AC_BE] = sc->sc_ac2q[WME_AC_BK];
516                 sc->sc_ac2q[WME_AC_VI] = sc->sc_ac2q[WME_AC_BK];
517                 sc->sc_ac2q[WME_AC_VO] = sc->sc_ac2q[WME_AC_BK];
518         }
519
520         /*
521          * Special case certain configurations.  Note the
522          * CAB queue is handled by these specially so don't
523          * include them when checking the txq setup mask.
524          */
525         switch (sc->sc_txqsetup &~ (1<<sc->sc_cabq->axq_qnum)) {
526         case 0x01:
527                 TASK_INIT(&sc->sc_txtask, 0, ath_tx_task_q0, sc);
528                 break;
529         case 0x0f:
530                 TASK_INIT(&sc->sc_txtask, 0, ath_tx_task_q0123, sc);
531                 break;
532         default:
533                 TASK_INIT(&sc->sc_txtask, 0, ath_tx_task, sc);
534                 break;
535         }
536
537         /*
538          * Setup rate control.  Some rate control modules
539          * call back to change the anntena state so expose
540          * the necessary entry points.
541          * XXX maybe belongs in struct ath_ratectrl?
542          */
543         sc->sc_setdefantenna = ath_setdefantenna;
544         sc->sc_rc = ath_rate_attach(sc);
545         if (sc->sc_rc == NULL) {
546                 error = EIO;
547                 goto bad2;
548         }
549
550         sc->sc_blinking = 0;
551         sc->sc_ledstate = 1;
552         sc->sc_ledon = 0;                       /* low true */
553         sc->sc_ledidle = (2700*hz)/1000;        /* 2.7sec */
554         callout_init_mp(&sc->sc_ledtimer);
555         /*
556          * Auto-enable soft led processing for IBM cards and for
557          * 5211 minipci cards.  Users can also manually enable/disable
558          * support with a sysctl.
559          */
560         sc->sc_softled = (devid == AR5212_DEVID_IBM || devid == AR5211_DEVID);
561         if (sc->sc_softled) {
562                 ath_hal_gpioCfgOutput(ah, sc->sc_ledpin,
563                     HAL_GPIO_MUX_MAC_NETWORK_LED);
564                 ath_hal_gpioset(ah, sc->sc_ledpin, !sc->sc_ledon);
565         }
566
567         ifp->if_softc = sc;
568         ifp->if_flags = IFF_SIMPLEX | IFF_BROADCAST | IFF_MULTICAST;
569         ifp->if_start = ath_start;
570         ifp->if_ioctl = ath_ioctl;
571         ifp->if_init = ath_init;
572         ifq_set_maxlen(&ifp->if_snd, IFQ_MAXLEN);
573         ifq_set_ready(&ifp->if_snd);
574
575         ic->ic_ifp = ifp;
576         /* XXX not right but it's not used anywhere important */
577         ic->ic_phytype = IEEE80211_T_OFDM;
578         ic->ic_opmode = IEEE80211_M_STA;
579         ic->ic_caps =
580                   IEEE80211_C_STA               /* station mode */
581                 | IEEE80211_C_IBSS              /* ibss, nee adhoc, mode */
582                 | IEEE80211_C_HOSTAP            /* hostap mode */
583                 | IEEE80211_C_MONITOR           /* monitor mode */
584                 | IEEE80211_C_AHDEMO            /* adhoc demo mode */
585                 | IEEE80211_C_WDS               /* 4-address traffic works */
586                 | IEEE80211_C_MBSS              /* mesh point link mode */
587                 | IEEE80211_C_SHPREAMBLE        /* short preamble supported */
588                 | IEEE80211_C_SHSLOT            /* short slot time supported */
589                 | IEEE80211_C_WPA               /* capable of WPA1+WPA2 */
590                 | IEEE80211_C_BGSCAN            /* capable of bg scanning */
591                 | IEEE80211_C_TXFRAG            /* handle tx frags */
592                 ;
593         /*
594          * Query the hal to figure out h/w crypto support.
595          */
596         if (ath_hal_ciphersupported(ah, HAL_CIPHER_WEP))
597                 ic->ic_cryptocaps |= IEEE80211_CRYPTO_WEP;
598         if (ath_hal_ciphersupported(ah, HAL_CIPHER_AES_OCB))
599                 ic->ic_cryptocaps |= IEEE80211_CRYPTO_AES_OCB;
600         if (ath_hal_ciphersupported(ah, HAL_CIPHER_AES_CCM))
601                 ic->ic_cryptocaps |= IEEE80211_CRYPTO_AES_CCM;
602         if (ath_hal_ciphersupported(ah, HAL_CIPHER_CKIP))
603                 ic->ic_cryptocaps |= IEEE80211_CRYPTO_CKIP;
604         if (ath_hal_ciphersupported(ah, HAL_CIPHER_TKIP)) {
605                 ic->ic_cryptocaps |= IEEE80211_CRYPTO_TKIP;
606                 /*
607                  * Check if h/w does the MIC and/or whether the
608                  * separate key cache entries are required to
609                  * handle both tx+rx MIC keys.
610                  */
611                 if (ath_hal_ciphersupported(ah, HAL_CIPHER_MIC))
612                         ic->ic_cryptocaps |= IEEE80211_CRYPTO_TKIPMIC;
613                 /*
614                  * If the h/w supports storing tx+rx MIC keys
615                  * in one cache slot automatically enable use.
616                  */
617                 if (ath_hal_hastkipsplit(ah) ||
618                     !ath_hal_settkipsplit(ah, AH_FALSE))
619                         sc->sc_splitmic = 1;
620                 /*
621                  * If the h/w can do TKIP MIC together with WME then
622                  * we use it; otherwise we force the MIC to be done
623                  * in software by the net80211 layer.
624                  */
625                 if (ath_hal_haswmetkipmic(ah))
626                         sc->sc_wmetkipmic = 1;
627         }
628         sc->sc_hasclrkey = ath_hal_ciphersupported(ah, HAL_CIPHER_CLR);
629         /*
630          * Check for multicast key search support.
631          */
632         if (ath_hal_hasmcastkeysearch(sc->sc_ah) &&
633             !ath_hal_getmcastkeysearch(sc->sc_ah)) {
634                 ath_hal_setmcastkeysearch(sc->sc_ah, 1);
635         }
636         sc->sc_mcastkey = ath_hal_getmcastkeysearch(ah);
637         /*
638          * Mark key cache slots associated with global keys
639          * as in use.  If we knew TKIP was not to be used we
640          * could leave the +32, +64, and +32+64 slots free.
641          */
642         for (i = 0; i < IEEE80211_WEP_NKID; i++) {
643                 setbit(sc->sc_keymap, i);
644                 setbit(sc->sc_keymap, i+64);
645                 if (sc->sc_splitmic) {
646                         setbit(sc->sc_keymap, i+32);
647                         setbit(sc->sc_keymap, i+32+64);
648                 }
649         }
650         /*
651          * TPC support can be done either with a global cap or
652          * per-packet support.  The latter is not available on
653          * all parts.  We're a bit pedantic here as all parts
654          * support a global cap.
655          */
656         if (ath_hal_hastpc(ah) || ath_hal_hastxpowlimit(ah))
657                 ic->ic_caps |= IEEE80211_C_TXPMGT;
658
659         /*
660          * Mark WME capability only if we have sufficient
661          * hardware queues to do proper priority scheduling.
662          */
663         if (sc->sc_ac2q[WME_AC_BE] != sc->sc_ac2q[WME_AC_BK])
664                 ic->ic_caps |= IEEE80211_C_WME;
665         /*
666          * Check for misc other capabilities.
667          */
668         if (ath_hal_hasbursting(ah))
669                 ic->ic_caps |= IEEE80211_C_BURST;
670         sc->sc_hasbmask = ath_hal_hasbssidmask(ah);
671         sc->sc_hasbmatch = ath_hal_hasbssidmatch(ah);
672         sc->sc_hastsfadd = ath_hal_hastsfadjust(ah);
673         if (ath_hal_hasfastframes(ah))
674                 ic->ic_caps |= IEEE80211_C_FF;
675         wmodes = ath_hal_getwirelessmodes(ah);
676         if (wmodes & (HAL_MODE_108G|HAL_MODE_TURBO))
677                 ic->ic_caps |= IEEE80211_C_TURBOP;
678 #ifdef IEEE80211_SUPPORT_TDMA
679         if (ath_hal_macversion(ah) > 0x78) {
680                 ic->ic_caps |= IEEE80211_C_TDMA; /* capable of TDMA */
681                 ic->ic_tdma_update = ath_tdma_update;
682         }
683 #endif
684         /*
685          * Indicate we need the 802.11 header padded to a
686          * 32-bit boundary for 4-address and QoS frames.
687          */
688         ic->ic_flags |= IEEE80211_F_DATAPAD;
689
690         /*
691          * Query the hal about antenna support.
692          */
693         sc->sc_defant = ath_hal_getdefantenna(ah);
694
695         /*
696          * Not all chips have the VEOL support we want to
697          * use with IBSS beacons; check here for it.
698          */
699         sc->sc_hasveol = ath_hal_hasveol(ah);
700
701         /* get mac address from hardware */
702         ath_hal_getmac(ah, macaddr);
703         if (sc->sc_hasbmask)
704                 ath_hal_getbssidmask(ah, sc->sc_hwbssidmask);
705
706         /* NB: used to size node table key mapping array */
707         ic->ic_max_keyix = sc->sc_keymax;
708         /* call MI attach routine. */
709         ieee80211_ifattach(ic, macaddr);
710         ic->ic_setregdomain = ath_setregdomain;
711         ic->ic_getradiocaps = ath_getradiocaps;
712         sc->sc_opmode = HAL_M_STA;
713
714         /* override default methods */
715         ic->ic_newassoc = ath_newassoc;
716         ic->ic_updateslot = ath_updateslot;
717         ic->ic_wme.wme_update = ath_wme_update;
718         ic->ic_vap_create = ath_vap_create;
719         ic->ic_vap_delete = ath_vap_delete;
720         ic->ic_raw_xmit = ath_raw_xmit;
721         ic->ic_update_mcast = ath_update_mcast;
722         ic->ic_update_promisc = ath_update_promisc;
723         ic->ic_node_alloc = ath_node_alloc;
724         sc->sc_node_free = ic->ic_node_free;
725         ic->ic_node_free = ath_node_free;
726         ic->ic_node_getsignal = ath_node_getsignal;
727         ic->ic_scan_start = ath_scan_start;
728         ic->ic_scan_end = ath_scan_end;
729         ic->ic_set_channel = ath_set_channel;
730
731         ieee80211_radiotap_attach(ic,
732             &sc->sc_tx_th.wt_ihdr, sizeof(sc->sc_tx_th),
733                 ATH_TX_RADIOTAP_PRESENT,
734             &sc->sc_rx_th.wr_ihdr, sizeof(sc->sc_rx_th),
735                 ATH_RX_RADIOTAP_PRESENT);
736
737         /*
738          * Setup dynamic sysctl's now that country code and
739          * regdomain are available from the hal.
740          */
741         ath_sysctlattach(sc);
742         ath_sysctl_stats_attach(sc);
743
744         if (bootverbose)
745                 ieee80211_announce(ic);
746         ath_announce(sc);
747         return 0;
748 bad2:
749         ath_tx_cleanup(sc);
750         ath_desc_free(sc);
751 bad:
752         if (ah)
753                 ath_hal_detach(ah);
754         if (ifp != NULL)
755                 if_free(ifp);
756         sc->sc_invalid = 1;
757         return error;
758 }
759
760 int
761 ath_detach(struct ath_softc *sc)
762 {
763         struct ifnet *ifp = sc->sc_ifp;
764
765         DPRINTF(sc, ATH_DEBUG_ANY, "%s: if_flags %x\n",
766                 __func__, ifp->if_flags);
767
768         /* 
769          * NB: the order of these is important:
770          * o stop the chip so no more interrupts will fire
771          * o call the 802.11 layer before detaching the hal to
772          *   insure callbacks into the driver to delete global
773          *   key cache entries can be handled
774          * o free the taskqueue which drains any pending tasks
775          * o reclaim the tx queue data structures after calling
776          *   the 802.11 layer as we'll get called back to reclaim
777          *   node state and potentially want to use them
778          * o to cleanup the tx queues the hal is called, so detach
779          *   it last
780          * Other than that, it's straightforward...
781          */
782         ath_stop(ifp);
783         ieee80211_ifdetach(ifp->if_l2com);
784         taskqueue_free(sc->sc_tq);
785 #ifdef ATH_TX99_DIAG
786         if (sc->sc_tx99 != NULL)
787                 sc->sc_tx99->detach(sc->sc_tx99);
788 #endif
789         ath_rate_detach(sc->sc_rc);
790         ath_desc_free(sc);
791         ath_tx_cleanup(sc);
792         ath_hal_detach(sc->sc_ah);      /* NB: sets chip in full sleep */
793         if (sc->sc_sysctl_tree) {
794                 sysctl_ctx_free(&sc->sc_sysctl_ctx);
795                 sc->sc_sysctl_tree = NULL;
796         }
797         if_free(ifp);
798
799         return 0;
800 }
801
802 /*
803  * MAC address handling for multiple BSS on the same radio.
804  * The first vap uses the MAC address from the EEPROM.  For
805  * subsequent vap's we set the U/L bit (bit 1) in the MAC
806  * address and use the next six bits as an index.
807  */
808 static void
809 assign_address(struct ath_softc *sc, uint8_t mac[IEEE80211_ADDR_LEN], int clone)
810 {
811         int i;
812
813         if (clone && sc->sc_hasbmask) {
814                 /* NB: we only do this if h/w supports multiple bssid */
815                 for (i = 0; i < 8; i++)
816                         if ((sc->sc_bssidmask & (1<<i)) == 0)
817                                 break;
818                 if (i != 0)
819                         mac[0] |= (i << 2)|0x2;
820         } else
821                 i = 0;
822         sc->sc_bssidmask |= 1<<i;
823         sc->sc_hwbssidmask[0] &= ~mac[0];
824         if (i == 0)
825                 sc->sc_nbssid0++;
826 }
827
828 static void
829 reclaim_address(struct ath_softc *sc, const uint8_t mac[IEEE80211_ADDR_LEN])
830 {
831         int i = mac[0] >> 2;
832         uint8_t mask;
833
834         if (i != 0 || --sc->sc_nbssid0 == 0) {
835                 sc->sc_bssidmask &= ~(1<<i);
836                 /* recalculate bssid mask from remaining addresses */
837                 mask = 0xff;
838                 for (i = 1; i < 8; i++)
839                         if (sc->sc_bssidmask & (1<<i))
840                                 mask &= ~((i<<2)|0x2);
841                 sc->sc_hwbssidmask[0] |= mask;
842         }
843 }
844
845 /*
846  * Assign a beacon xmit slot.  We try to space out
847  * assignments so when beacons are staggered the
848  * traffic coming out of the cab q has maximal time
849  * to go out before the next beacon is scheduled.
850  */
851 static int
852 assign_bslot(struct ath_softc *sc)
853 {
854         u_int slot, free;
855
856         free = 0;
857         for (slot = 0; slot < ATH_BCBUF; slot++)
858                 if (sc->sc_bslot[slot] == NULL) {
859                         if (sc->sc_bslot[(slot+1)%ATH_BCBUF] == NULL &&
860                             sc->sc_bslot[(slot-1)%ATH_BCBUF] == NULL)
861                                 return slot;
862                         free = slot;
863                         /* NB: keep looking for a double slot */
864                 }
865         return free;
866 }
867
868 static struct ieee80211vap *
869 ath_vap_create(struct ieee80211com *ic,
870         const char name[IFNAMSIZ], int unit, int opmode, int flags,
871         const uint8_t bssid[IEEE80211_ADDR_LEN],
872         const uint8_t mac0[IEEE80211_ADDR_LEN])
873 {
874         struct ath_softc *sc = ic->ic_ifp->if_softc;
875         struct ath_vap *avp;
876         struct ieee80211vap *vap;
877         uint8_t mac[IEEE80211_ADDR_LEN];
878         int ic_opmode, needbeacon, error;
879
880         avp = (struct ath_vap *) kmalloc(sizeof(struct ath_vap),
881             M_80211_VAP, M_WAITOK | M_ZERO);
882         needbeacon = 0;
883         IEEE80211_ADDR_COPY(mac, mac0);
884
885         ic_opmode = opmode;             /* default to opmode of new vap */
886         switch (opmode) {
887         case IEEE80211_M_STA:
888                 if (sc->sc_nstavaps != 0) {     /* XXX only 1 for now */
889                         device_printf(sc->sc_dev, "only 1 sta vap supported\n");
890                         goto bad;
891                 }
892                 if (sc->sc_nvaps) {
893                         /*
894                          * With multiple vaps we must fall back
895                          * to s/w beacon miss handling.
896                          */
897                         flags |= IEEE80211_CLONE_NOBEACONS;
898                 }
899                 if (flags & IEEE80211_CLONE_NOBEACONS) {
900                         /*
901                          * Station mode w/o beacons are implemented w/ AP mode.
902                          */
903                         ic_opmode = IEEE80211_M_HOSTAP;
904                 }
905                 break;
906         case IEEE80211_M_IBSS:
907                 if (sc->sc_nvaps != 0) {        /* XXX only 1 for now */
908                         device_printf(sc->sc_dev,
909                             "only 1 ibss vap supported\n");
910                         goto bad;
911                 }
912                 needbeacon = 1;
913                 break;
914         case IEEE80211_M_AHDEMO:
915 #ifdef IEEE80211_SUPPORT_TDMA
916                 if (flags & IEEE80211_CLONE_TDMA) {
917                         if (sc->sc_nvaps != 0) {
918                                 device_printf(sc->sc_dev,
919                                     "only 1 tdma vap supported\n");
920                                 goto bad;
921                         }
922                         needbeacon = 1;
923                         flags |= IEEE80211_CLONE_NOBEACONS;
924                 }
925                 /* fall thru... */
926 #endif
927         case IEEE80211_M_MONITOR:
928                 if (sc->sc_nvaps != 0 && ic->ic_opmode != opmode) {
929                         /*
930                          * Adopt existing mode.  Adding a monitor or ahdemo
931                          * vap to an existing configuration is of dubious
932                          * value but should be ok.
933                          */
934                         /* XXX not right for monitor mode */
935                         ic_opmode = ic->ic_opmode;
936                 }
937                 break;
938         case IEEE80211_M_HOSTAP:
939         case IEEE80211_M_MBSS:
940                 needbeacon = 1;
941                 break;
942         case IEEE80211_M_WDS:
943                 if (sc->sc_nvaps != 0 && ic->ic_opmode == IEEE80211_M_STA) {
944                         device_printf(sc->sc_dev,
945                             "wds not supported in sta mode\n");
946                         goto bad;
947                 }
948                 /*
949                  * Silently remove any request for a unique
950                  * bssid; WDS vap's always share the local
951                  * mac address.
952                  */
953                 flags &= ~IEEE80211_CLONE_BSSID;
954                 if (sc->sc_nvaps == 0)
955                         ic_opmode = IEEE80211_M_HOSTAP;
956                 else
957                         ic_opmode = ic->ic_opmode;
958                 break;
959         default:
960                 device_printf(sc->sc_dev, "unknown opmode %d\n", opmode);
961                 goto bad;
962         }
963         /*
964          * Check that a beacon buffer is available; the code below assumes it.
965          */
966         if (needbeacon & STAILQ_EMPTY(&sc->sc_bbuf)) {
967                 device_printf(sc->sc_dev, "no beacon buffer available\n");
968                 goto bad;
969         }
970
971         /* STA, AHDEMO? */
972         if (opmode == IEEE80211_M_HOSTAP || opmode == IEEE80211_M_MBSS) {
973                 assign_address(sc, mac, flags & IEEE80211_CLONE_BSSID);
974                 ath_hal_setbssidmask(sc->sc_ah, sc->sc_hwbssidmask);
975         }
976
977         vap = &avp->av_vap;
978         /* XXX can't hold mutex across if_alloc */
979         error = ieee80211_vap_setup(ic, vap, name, unit, opmode, flags,
980             bssid, mac);
981         if (error != 0) {
982                 device_printf(sc->sc_dev, "%s: error %d creating vap\n",
983                     __func__, error);
984                 goto bad2;
985         }
986
987         /* h/w crypto support */
988         vap->iv_key_alloc = ath_key_alloc;
989         vap->iv_key_delete = ath_key_delete;
990         vap->iv_key_set = ath_key_set;
991         vap->iv_key_update_begin = ath_key_update_begin;
992         vap->iv_key_update_end = ath_key_update_end;
993
994         /* override various methods */
995         avp->av_recv_mgmt = vap->iv_recv_mgmt;
996         vap->iv_recv_mgmt = ath_recv_mgmt;
997         vap->iv_reset = ath_reset_vap;
998         vap->iv_update_beacon = ath_beacon_update;
999         avp->av_newstate = vap->iv_newstate;
1000         vap->iv_newstate = ath_newstate;
1001         avp->av_bmiss = vap->iv_bmiss;
1002         vap->iv_bmiss = ath_bmiss_vap;
1003
1004         avp->av_bslot = -1;
1005         if (needbeacon) {
1006                 /*
1007                  * Allocate beacon state and setup the q for buffered
1008                  * multicast frames.  We know a beacon buffer is
1009                  * available because we checked above.
1010                  */
1011                 avp->av_bcbuf = STAILQ_FIRST(&sc->sc_bbuf);
1012                 STAILQ_REMOVE_HEAD(&sc->sc_bbuf, bf_list);
1013                 if (opmode != IEEE80211_M_IBSS || !sc->sc_hasveol) {
1014                         /*
1015                          * Assign the vap to a beacon xmit slot.  As above
1016                          * this cannot fail to find a free one.
1017                          */
1018                         avp->av_bslot = assign_bslot(sc);
1019                         KASSERT(sc->sc_bslot[avp->av_bslot] == NULL,
1020                             ("beacon slot %u not empty", avp->av_bslot));
1021                         sc->sc_bslot[avp->av_bslot] = vap;
1022                         sc->sc_nbcnvaps++;
1023                 }
1024                 if (sc->sc_hastsfadd && sc->sc_nbcnvaps > 0) {
1025                         /*
1026                          * Multple vaps are to transmit beacons and we
1027                          * have h/w support for TSF adjusting; enable
1028                          * use of staggered beacons.
1029                          */
1030                         sc->sc_stagbeacons = 1;
1031                 }
1032                 ath_txq_init(sc, &avp->av_mcastq, ATH_TXQ_SWQ);
1033         }
1034
1035         ic->ic_opmode = ic_opmode;
1036         if (opmode != IEEE80211_M_WDS) {
1037                 sc->sc_nvaps++;
1038                 if (opmode == IEEE80211_M_STA)
1039                         sc->sc_nstavaps++;
1040                 if (opmode == IEEE80211_M_MBSS)
1041                         sc->sc_nmeshvaps++;
1042         }
1043         switch (ic_opmode) {
1044         case IEEE80211_M_IBSS:
1045                 sc->sc_opmode = HAL_M_IBSS;
1046                 break;
1047         case IEEE80211_M_STA:
1048                 sc->sc_opmode = HAL_M_STA;
1049                 break;
1050         case IEEE80211_M_AHDEMO:
1051 #ifdef IEEE80211_SUPPORT_TDMA
1052                 if (vap->iv_caps & IEEE80211_C_TDMA) {
1053                         sc->sc_tdma = 1;
1054                         /* NB: disable tsf adjust */
1055                         sc->sc_stagbeacons = 0;
1056                 }
1057                 /*
1058                  * NB: adhoc demo mode is a pseudo mode; to the hal it's
1059                  * just ap mode.
1060                  */
1061                 /* fall thru... */
1062 #endif
1063         case IEEE80211_M_HOSTAP:
1064         case IEEE80211_M_MBSS:
1065                 sc->sc_opmode = HAL_M_HOSTAP;
1066                 break;
1067         case IEEE80211_M_MONITOR:
1068                 sc->sc_opmode = HAL_M_MONITOR;
1069                 break;
1070         default:
1071                 /* XXX should not happen */
1072                 break;
1073         }
1074         if (sc->sc_hastsfadd) {
1075                 /*
1076                  * Configure whether or not TSF adjust should be done.
1077                  */
1078                 ath_hal_settsfadjust(sc->sc_ah, sc->sc_stagbeacons);
1079         }
1080         if (flags & IEEE80211_CLONE_NOBEACONS) {
1081                 /*
1082                  * Enable s/w beacon miss handling.
1083                  */
1084                 sc->sc_swbmiss = 1;
1085         }
1086
1087         /* complete setup */
1088         ieee80211_vap_attach(vap, ath_media_change, ieee80211_media_status);
1089         return vap;
1090 bad2:
1091         reclaim_address(sc, mac);
1092         ath_hal_setbssidmask(sc->sc_ah, sc->sc_hwbssidmask);
1093 bad:
1094         kfree(avp, M_80211_VAP);
1095         return NULL;
1096 }
1097
1098 static void
1099 ath_vap_delete(struct ieee80211vap *vap)
1100 {
1101         struct ieee80211com *ic = vap->iv_ic;
1102         struct ifnet *ifp = ic->ic_ifp;
1103         struct ath_softc *sc = ifp->if_softc;
1104         struct ath_hal *ah = sc->sc_ah;
1105         struct ath_vap *avp = ATH_VAP(vap);
1106
1107         if (ifp->if_flags & IFF_RUNNING) {
1108                 /*
1109                  * Quiesce the hardware while we remove the vap.  In
1110                  * particular we need to reclaim all references to
1111                  * the vap state by any frames pending on the tx queues.
1112                  */
1113                 ath_hal_intrset(ah, 0);         /* disable interrupts */
1114                 ath_draintxq(sc);               /* stop xmit side */
1115                 ath_stoprecv(sc);               /* stop recv side */
1116         }
1117
1118         ieee80211_vap_detach(vap);
1119         /*
1120          * Reclaim beacon state.  Note this must be done before
1121          * the vap instance is reclaimed as we may have a reference
1122          * to it in the buffer for the beacon frame.
1123          */
1124         if (avp->av_bcbuf != NULL) {
1125                 if (avp->av_bslot != -1) {
1126                         sc->sc_bslot[avp->av_bslot] = NULL;
1127                         sc->sc_nbcnvaps--;
1128                 }
1129                 ath_beacon_return(sc, avp->av_bcbuf);
1130                 avp->av_bcbuf = NULL;
1131                 if (sc->sc_nbcnvaps == 0) {
1132                         sc->sc_stagbeacons = 0;
1133                         if (sc->sc_hastsfadd)
1134                                 ath_hal_settsfadjust(sc->sc_ah, 0);
1135                 }
1136                 /*
1137                  * Reclaim any pending mcast frames for the vap.
1138                  */
1139                 ath_tx_draintxq(sc, &avp->av_mcastq);
1140         }
1141         /*
1142          * Update bookkeeping.
1143          */
1144         if (vap->iv_opmode == IEEE80211_M_STA) {
1145                 sc->sc_nstavaps--;
1146                 if (sc->sc_nstavaps == 0 && sc->sc_swbmiss)
1147                         sc->sc_swbmiss = 0;
1148         } else if (vap->iv_opmode == IEEE80211_M_HOSTAP ||
1149             vap->iv_opmode == IEEE80211_M_MBSS) {
1150                 reclaim_address(sc, vap->iv_myaddr);
1151                 ath_hal_setbssidmask(ah, sc->sc_hwbssidmask);
1152                 if (vap->iv_opmode == IEEE80211_M_MBSS)
1153                         sc->sc_nmeshvaps--;
1154         }
1155         if (vap->iv_opmode != IEEE80211_M_WDS)
1156                 sc->sc_nvaps--;
1157 #ifdef IEEE80211_SUPPORT_TDMA
1158         /* TDMA operation ceases when the last vap is destroyed */
1159         if (sc->sc_tdma && sc->sc_nvaps == 0) {
1160                 sc->sc_tdma = 0;
1161                 sc->sc_swbmiss = 0;
1162         }
1163 #endif
1164         kfree(avp, M_80211_VAP);
1165
1166         if (ifp->if_flags & IFF_RUNNING) {
1167                 /*
1168                  * Restart rx+tx machines if still running (RUNNING will
1169                  * be reset if we just destroyed the last vap).
1170                  */
1171                 if (ath_startrecv(sc) != 0)
1172                         if_printf(ifp, "%s: unable to restart recv logic\n",
1173                             __func__);
1174                 if (sc->sc_beacons) {           /* restart beacons */
1175 #ifdef IEEE80211_SUPPORT_TDMA
1176                         if (sc->sc_tdma)
1177                                 ath_tdma_config(sc, NULL);
1178                         else
1179 #endif
1180                                 ath_beacon_config(sc, NULL);
1181                 }
1182                 ath_hal_intrset(ah, sc->sc_imask);
1183         }
1184 }
1185
1186 void
1187 ath_suspend(struct ath_softc *sc)
1188 {
1189         struct ifnet *ifp = sc->sc_ifp;
1190         struct ieee80211com *ic = ifp->if_l2com;
1191
1192         DPRINTF(sc, ATH_DEBUG_ANY, "%s: if_flags %x\n",
1193                 __func__, ifp->if_flags);
1194
1195         sc->sc_resume_up = (ifp->if_flags & IFF_UP) != 0;
1196         if (ic->ic_opmode == IEEE80211_M_STA)
1197                 ath_stop(ifp);
1198         else
1199                 ieee80211_suspend_all(ic);
1200         /*
1201          * NB: don't worry about putting the chip in low power
1202          * mode; pci will power off our socket on suspend and
1203          * CardBus detaches the device.
1204          */
1205 }
1206
1207 /*
1208  * Reset the key cache since some parts do not reset the
1209  * contents on resume.  First we clear all entries, then
1210  * re-load keys that the 802.11 layer assumes are setup
1211  * in h/w.
1212  */
1213 static void
1214 ath_reset_keycache(struct ath_softc *sc)
1215 {
1216         struct ifnet *ifp = sc->sc_ifp;
1217         struct ieee80211com *ic = ifp->if_l2com;
1218         struct ath_hal *ah = sc->sc_ah;
1219         int i;
1220
1221         for (i = 0; i < sc->sc_keymax; i++)
1222                 ath_hal_keyreset(ah, i);
1223         ieee80211_crypto_reload_keys(ic);
1224 }
1225
1226 void
1227 ath_resume(struct ath_softc *sc)
1228 {
1229         struct ifnet *ifp = sc->sc_ifp;
1230         struct ieee80211com *ic = ifp->if_l2com;
1231         struct ath_hal *ah = sc->sc_ah;
1232         HAL_STATUS status;
1233
1234         DPRINTF(sc, ATH_DEBUG_ANY, "%s: if_flags %x\n",
1235                 __func__, ifp->if_flags);
1236
1237         /*
1238          * Must reset the chip before we reload the
1239          * keycache as we were powered down on suspend.
1240          */
1241         ath_hal_reset(ah, sc->sc_opmode,
1242             sc->sc_curchan != NULL ? sc->sc_curchan : ic->ic_curchan,
1243             AH_FALSE, &status);
1244         ath_reset_keycache(sc);
1245         if (sc->sc_resume_up) {
1246                 if (ic->ic_opmode == IEEE80211_M_STA) {
1247                         ath_init(sc);
1248                         /*
1249                          * Program the beacon registers using the last rx'd
1250                          * beacon frame and enable sync on the next beacon
1251                          * we see.  This should handle the case where we
1252                          * wakeup and find the same AP and also the case where
1253                          * we wakeup and need to roam.  For the latter we
1254                          * should get bmiss events that trigger a roam.
1255                          */
1256                         ath_beacon_config(sc, NULL);
1257                         sc->sc_syncbeacon = 1;
1258                 } else
1259                         ieee80211_resume_all(ic);
1260         }
1261         if (sc->sc_softled) {
1262                 ath_hal_gpioCfgOutput(ah, sc->sc_ledpin,
1263                     HAL_GPIO_MUX_MAC_NETWORK_LED);
1264                 ath_hal_gpioset(ah, sc->sc_ledpin, !sc->sc_ledon);
1265         }
1266 }
1267
1268 void
1269 ath_shutdown(struct ath_softc *sc)
1270 {
1271         struct ifnet *ifp = sc->sc_ifp;
1272
1273         DPRINTF(sc, ATH_DEBUG_ANY, "%s: if_flags %x\n",
1274                 __func__, ifp->if_flags);
1275
1276         ath_stop(ifp);
1277         /* NB: no point powering down chip as we're about to reboot */
1278 }
1279
1280 /*
1281  * Interrupt handler.  Most of the actual processing is deferred.
1282  */
1283 void
1284 ath_intr(void *arg)
1285 {
1286         struct ath_softc *sc = arg;
1287         struct ifnet *ifp = sc->sc_ifp;
1288         struct ath_hal *ah = sc->sc_ah;
1289         HAL_INT status;
1290         HAL_INT ostatus;
1291
1292         if (sc->sc_invalid) {
1293                 /*
1294                  * The hardware is not ready/present, don't touch anything.
1295                  * Note this can happen early on if the IRQ is shared.
1296                  */
1297                 DPRINTF(sc, ATH_DEBUG_ANY, "%s: invalid; ignored\n", __func__);
1298                 return;
1299         }
1300
1301         if (!ath_hal_intrpend(ah))              /* shared irq, not for us */
1302                 return;
1303         if ((ifp->if_flags & IFF_UP) == 0 ||
1304             (ifp->if_flags & IFF_RUNNING) == 0) {
1305                 HAL_INT status;
1306
1307                 DPRINTF(sc, ATH_DEBUG_ANY, "%s: if_flags 0x%x\n",
1308                         __func__, ifp->if_flags);
1309                 ath_hal_getisr(ah, &status);    /* clear ISR */
1310                 ath_hal_intrset(ah, 0);         /* disable further intr's */
1311                 return;
1312         }
1313         /*
1314          * Figure out the reason(s) for the interrupt.  Note
1315          * that the hal returns a pseudo-ISR that may include
1316          * bits we haven't explicitly enabled so we mask the
1317          * value to insure we only process bits we requested.
1318          */
1319         ath_hal_getisr(ah, &ostatus);           /* NB: clears ISR too */
1320         DPRINTF(sc, ATH_DEBUG_INTR, "%s: status 0x%x\n", __func__, ostatus);
1321         status = ostatus & sc->sc_imask;        /* discard unasked for bits */
1322         if (status & HAL_INT_FATAL) {
1323                 sc->sc_stats.ast_hardware++;
1324                 ath_hal_intrset(ah, 0);         /* disable intr's until reset */
1325                 ath_fatal_proc(sc, 0);
1326         } else {
1327                 if (status & HAL_INT_SWBA) {
1328                         /*
1329                          * Software beacon alert--time to send a beacon.
1330                          * Handle beacon transmission directly; deferring
1331                          * this is too slow to meet timing constraints
1332                          * under load.
1333                          */
1334 #ifdef IEEE80211_SUPPORT_TDMA
1335                         if (sc->sc_tdma) {
1336                                 if (sc->sc_tdmaswba == 0) {
1337                                         struct ieee80211com *ic = ifp->if_l2com;
1338                                         struct ieee80211vap *vap =
1339                                             TAILQ_FIRST(&ic->ic_vaps);
1340                                         ath_tdma_beacon_send(sc, vap);
1341                                         sc->sc_tdmaswba =
1342                                             vap->iv_tdma->tdma_bintval;
1343                                 } else
1344                                         sc->sc_tdmaswba--;
1345                         } else
1346 #endif
1347                         {
1348                                 ath_beacon_proc(sc, 0);
1349 #ifdef IEEE80211_SUPPORT_SUPERG
1350                                 /*
1351                                  * Schedule the rx taskq in case there's no
1352                                  * traffic so any frames held on the staging
1353                                  * queue are aged and potentially flushed.
1354                                  */
1355                                 taskqueue_enqueue(sc->sc_tq, &sc->sc_rxtask);
1356 #endif
1357                         }
1358                 }
1359
1360                 /*
1361                  * NB: The hardware should re-read the link when the RXE
1362                  *     bit is written, but it doesn't work at least on
1363                  *     older chipsets.
1364                  */
1365                 if (status & HAL_INT_RXEOL) {
1366                         sc->sc_stats.ast_rxeol++;
1367                         sc->sc_rxlink = NULL;
1368                 }
1369
1370                 if (status & HAL_INT_TXURN) {
1371                         sc->sc_stats.ast_txurn++;
1372                         /* bump tx trigger level */
1373                         ath_hal_updatetxtriglevel(ah, AH_TRUE);
1374                 }
1375
1376                 if (status & HAL_INT_RX)
1377                         taskqueue_enqueue(sc->sc_tq, &sc->sc_rxtask);
1378
1379                 if (status & HAL_INT_TX)
1380                         taskqueue_enqueue(sc->sc_tq, &sc->sc_txtask);
1381
1382                 if (status & HAL_INT_BMISS) {
1383                         sc->sc_stats.ast_bmiss++;
1384                         taskqueue_enqueue(sc->sc_tq, &sc->sc_bmisstask);
1385                 }
1386
1387                 if (status & HAL_INT_MIB) {
1388                         sc->sc_stats.ast_mib++;
1389                         /*
1390                          * Disable interrupts until we service the MIB
1391                          * interrupt; otherwise it will continue to fire.
1392                          */
1393                         ath_hal_intrset(ah, 0);
1394                         /*
1395                          * Let the hal handle the event.  We assume it will
1396                          * clear whatever condition caused the interrupt.
1397                          */
1398                         ath_hal_mibevent(ah, &sc->sc_halstats);
1399                         ath_hal_intrset(ah, sc->sc_imask);
1400                 }
1401
1402                 if (status & HAL_INT_RXORN) {
1403                         /* NB: hal marks HAL_INT_FATAL when RXORN is fatal */
1404                         sc->sc_stats.ast_rxorn++;
1405                 }
1406         }
1407 }
1408
1409 static void
1410 ath_fatal_proc(void *arg, int pending)
1411 {
1412         struct ath_softc *sc = arg;
1413         struct ifnet *ifp = sc->sc_ifp;
1414         u_int32_t *state;
1415         u_int32_t len;
1416         void *sp;
1417
1418         if_printf(ifp, "hardware error; resetting\n");
1419         /*
1420          * Fatal errors are unrecoverable.  Typically these
1421          * are caused by DMA errors.  Collect h/w state from
1422          * the hal so we can diagnose what's going on.
1423          */
1424         if (ath_hal_getfatalstate(sc->sc_ah, &sp, &len)) {
1425                 KASSERT(len >= 6*sizeof(u_int32_t), ("len %u bytes", len));
1426                 state = sp;
1427                 if_printf(ifp, "0x%08x 0x%08x 0x%08x, 0x%08x 0x%08x 0x%08x\n",
1428                     state[0], state[1] , state[2], state[3],
1429                     state[4], state[5]);
1430         }
1431         ath_reset(ifp);
1432 }
1433
1434 static void
1435 ath_bmiss_vap(struct ieee80211vap *vap)
1436 {
1437         /*
1438          * Workaround phantom bmiss interrupts by sanity-checking
1439          * the time of our last rx'd frame.  If it is within the
1440          * beacon miss interval then ignore the interrupt.  If it's
1441          * truly a bmiss we'll get another interrupt soon and that'll
1442          * be dispatched up for processing.  Note this applies only
1443          * for h/w beacon miss events.
1444          */
1445         if ((vap->iv_flags_ext & IEEE80211_FEXT_SWBMISS) == 0) {
1446                 struct ifnet *ifp = vap->iv_ic->ic_ifp;
1447                 struct ath_softc *sc = ifp->if_softc;
1448                 u_int64_t lastrx = sc->sc_lastrx;
1449                 u_int64_t tsf = ath_hal_gettsf64(sc->sc_ah);
1450                 u_int bmisstimeout =
1451                         vap->iv_bmissthreshold * vap->iv_bss->ni_intval * 1024;
1452
1453                 DPRINTF(sc, ATH_DEBUG_BEACON,
1454                     "%s: tsf %llu lastrx %lld (%llu) bmiss %u\n",
1455                     __func__, (unsigned long long) tsf,
1456                     (unsigned long long)(tsf - lastrx),
1457                     (unsigned long long) lastrx, bmisstimeout);
1458
1459                 if (tsf - lastrx <= bmisstimeout) {
1460                         sc->sc_stats.ast_bmiss_phantom++;
1461                         return;
1462                 }
1463         }
1464         ATH_VAP(vap)->av_bmiss(vap);
1465 }
1466
1467 static int
1468 ath_hal_gethangstate(struct ath_hal *ah, uint32_t mask, uint32_t *hangs)
1469 {
1470         uint32_t rsize;
1471         void *sp;
1472
1473         if (!ath_hal_getdiagstate(ah, 32, &mask, sizeof(mask), &sp, &rsize))
1474                 return 0;
1475         KASSERT(rsize == sizeof(uint32_t), ("resultsize %u", rsize));
1476         *hangs = *(uint32_t *)sp;
1477         return 1;
1478 }
1479
1480 static void
1481 ath_bmiss_task(void *arg, int pending)
1482 {
1483         struct ath_softc *sc = arg;
1484         struct ifnet *ifp = sc->sc_ifp;
1485         uint32_t hangs;
1486
1487         wlan_serialize_enter();
1488         DPRINTF(sc, ATH_DEBUG_ANY, "%s: pending %u\n", __func__, pending);
1489
1490         if (ath_hal_gethangstate(sc->sc_ah, 0xff, &hangs) && hangs != 0) {
1491                 if_printf(ifp, "bb hang detected (0x%x), reseting\n", hangs); 
1492                 ath_reset(ifp);
1493         } else {
1494                 ieee80211_beacon_miss(ifp->if_l2com);
1495         }
1496         wlan_serialize_exit();
1497 }
1498
1499 /*
1500  * Handle TKIP MIC setup to deal hardware that doesn't do MIC
1501  * calcs together with WME.  If necessary disable the crypto
1502  * hardware and mark the 802.11 state so keys will be setup
1503  * with the MIC work done in software.
1504  */
1505 static void
1506 ath_settkipmic(struct ath_softc *sc)
1507 {
1508         struct ifnet *ifp = sc->sc_ifp;
1509         struct ieee80211com *ic = ifp->if_l2com;
1510
1511         if ((ic->ic_cryptocaps & IEEE80211_CRYPTO_TKIP) && !sc->sc_wmetkipmic) {
1512                 if (ic->ic_flags & IEEE80211_F_WME) {
1513                         ath_hal_settkipmic(sc->sc_ah, AH_FALSE);
1514                         ic->ic_cryptocaps &= ~IEEE80211_CRYPTO_TKIPMIC;
1515                 } else {
1516                         ath_hal_settkipmic(sc->sc_ah, AH_TRUE);
1517                         ic->ic_cryptocaps |= IEEE80211_CRYPTO_TKIPMIC;
1518                 }
1519         }
1520 }
1521
1522 static void
1523 ath_init(void *arg)
1524 {
1525         struct ath_softc *sc = (struct ath_softc *) arg;
1526         struct ifnet *ifp = sc->sc_ifp;
1527         struct ieee80211com *ic = ifp->if_l2com;
1528         struct ath_hal *ah = sc->sc_ah;
1529         HAL_STATUS status;
1530
1531         DPRINTF(sc, ATH_DEBUG_ANY, "%s: if_flags 0x%x\n",
1532                 __func__, ifp->if_flags);
1533
1534         /*
1535          * Stop anything previously setup.  This is safe
1536          * whether this is the first time through or not.
1537          */
1538         ath_stop_locked(ifp);
1539
1540         /*
1541          * The basic interface to setting the hardware in a good
1542          * state is ``reset''.  On return the hardware is known to
1543          * be powered up and with interrupts disabled.  This must
1544          * be followed by initialization of the appropriate bits
1545          * and then setup of the interrupt mask.
1546          */
1547         ath_settkipmic(sc);
1548         if (!ath_hal_reset(ah, sc->sc_opmode, ic->ic_curchan, AH_FALSE, &status)) {
1549                 if_printf(ifp, "unable to reset hardware; hal status %u\n",
1550                         status);
1551                 return;
1552         }
1553         ath_chan_change(sc, ic->ic_curchan);
1554
1555         /*
1556          * Likewise this is set during reset so update
1557          * state cached in the driver.
1558          */
1559         sc->sc_diversity = ath_hal_getdiversity(ah);
1560         sc->sc_lastlongcal = 0;
1561         sc->sc_resetcal = 1;
1562         sc->sc_lastcalreset = 0;
1563
1564         /*
1565          * Setup the hardware after reset: the key cache
1566          * is filled as needed and the receive engine is
1567          * set going.  Frame transmit is handled entirely
1568          * in the frame output path; there's nothing to do
1569          * here except setup the interrupt mask.
1570          */
1571         if (ath_startrecv(sc) != 0) {
1572                 if_printf(ifp, "unable to start recv logic\n");
1573                 return;
1574         }
1575
1576         /*
1577          * Enable interrupts.
1578          */
1579         sc->sc_imask = HAL_INT_RX | HAL_INT_TX
1580                   | HAL_INT_RXEOL | HAL_INT_RXORN
1581                   | HAL_INT_FATAL | HAL_INT_GLOBAL;
1582         /*
1583          * Enable MIB interrupts when there are hardware phy counters.
1584          * Note we only do this (at the moment) for station mode.
1585          */
1586         if (sc->sc_needmib && ic->ic_opmode == IEEE80211_M_STA)
1587                 sc->sc_imask |= HAL_INT_MIB;
1588
1589         ifp->if_flags |= IFF_RUNNING;
1590         callout_reset(&sc->sc_wd_ch, hz, ath_watchdog_callout, sc);
1591         ath_hal_intrset(ah, sc->sc_imask);
1592
1593
1594 #ifdef ATH_TX99_DIAG
1595         if (sc->sc_tx99 != NULL)
1596                 sc->sc_tx99->start(sc->sc_tx99);
1597         else
1598 #endif
1599         ieee80211_start_all(ic);                /* start all vap's */
1600 }
1601
1602 static void
1603 ath_stop_locked(struct ifnet *ifp)
1604 {
1605         struct ath_softc *sc = ifp->if_softc;
1606         struct ath_hal *ah = sc->sc_ah;
1607
1608         DPRINTF(sc, ATH_DEBUG_ANY, "%s: invalid %u if_flags 0x%x\n",
1609                 __func__, sc->sc_invalid, ifp->if_flags);
1610
1611         if (ifp->if_flags & IFF_RUNNING) {
1612                 /*
1613                  * Shutdown the hardware and driver:
1614                  *    reset 802.11 state machine
1615                  *    turn off timers
1616                  *    disable interrupts
1617                  *    turn off the radio
1618                  *    clear transmit machinery
1619                  *    clear receive machinery
1620                  *    drain and release tx queues
1621                  *    reclaim beacon resources
1622                  *    power down hardware
1623                  *
1624                  * Note that some of this work is not possible if the
1625                  * hardware is gone (invalid).
1626                  */
1627 #ifdef ATH_TX99_DIAG
1628                 if (sc->sc_tx99 != NULL)
1629                         sc->sc_tx99->stop(sc->sc_tx99);
1630 #endif
1631                 callout_stop(&sc->sc_wd_ch);
1632                 sc->sc_wd_timer = 0;
1633                 ifp->if_flags &= ~IFF_RUNNING;
1634                 if (!sc->sc_invalid) {
1635                         if (sc->sc_softled) {
1636                                 callout_stop(&sc->sc_ledtimer);
1637                                 ath_hal_gpioset(ah, sc->sc_ledpin,
1638                                         !sc->sc_ledon);
1639                                 sc->sc_blinking = 0;
1640                         }
1641                         ath_hal_intrset(ah, 0);
1642                 }
1643                 ath_draintxq(sc);
1644                 if (!sc->sc_invalid) {
1645                         ath_stoprecv(sc);
1646                         ath_hal_phydisable(ah);
1647                 } else
1648                         sc->sc_rxlink = NULL;
1649                 ath_beacon_free(sc);    /* XXX not needed */
1650         }
1651 }
1652
1653 static void
1654 ath_stop(struct ifnet *ifp)
1655 {
1656         struct ath_softc *sc __unused = ifp->if_softc;
1657
1658         ath_stop_locked(ifp);
1659 }
1660
1661 /*
1662  * Reset the hardware w/o losing operational state.  This is
1663  * basically a more efficient way of doing ath_stop, ath_init,
1664  * followed by state transitions to the current 802.11
1665  * operational state.  Used to recover from various errors and
1666  * to reset or reload hardware state.
1667  */
1668 static int
1669 ath_reset(struct ifnet *ifp)
1670 {
1671         struct ath_softc *sc = ifp->if_softc;
1672         struct ieee80211com *ic = ifp->if_l2com;
1673         struct ath_hal *ah = sc->sc_ah;
1674         HAL_STATUS status;
1675
1676         ath_hal_intrset(ah, 0);         /* disable interrupts */
1677         ath_draintxq(sc);               /* stop xmit side */
1678         ath_stoprecv(sc);               /* stop recv side */
1679         ath_settkipmic(sc);             /* configure TKIP MIC handling */
1680         /* NB: indicate channel change so we do a full reset */
1681         if (!ath_hal_reset(ah, sc->sc_opmode, ic->ic_curchan, AH_TRUE, &status))
1682                 if_printf(ifp, "%s: unable to reset hardware; hal status %u\n",
1683                         __func__, status);
1684         sc->sc_diversity = ath_hal_getdiversity(ah);
1685         if (ath_startrecv(sc) != 0)     /* restart recv */
1686                 if_printf(ifp, "%s: unable to start recv logic\n", __func__);
1687         /*
1688          * We may be doing a reset in response to an ioctl
1689          * that changes the channel so update any state that
1690          * might change as a result.
1691          */
1692         ath_chan_change(sc, ic->ic_curchan);
1693         if (sc->sc_beacons) {           /* restart beacons */
1694 #ifdef IEEE80211_SUPPORT_TDMA
1695                 if (sc->sc_tdma)
1696                         ath_tdma_config(sc, NULL);
1697                 else
1698 #endif
1699                         ath_beacon_config(sc, NULL);
1700         }
1701         ath_hal_intrset(ah, sc->sc_imask);
1702
1703         ath_start(ifp);                 /* restart xmit */
1704         return 0;
1705 }
1706
1707 static int
1708 ath_reset_vap(struct ieee80211vap *vap, u_long cmd)
1709 {
1710         struct ieee80211com *ic = vap->iv_ic;
1711         struct ifnet *ifp = ic->ic_ifp;
1712         struct ath_softc *sc = ifp->if_softc;
1713         struct ath_hal *ah = sc->sc_ah;
1714
1715         switch (cmd) {
1716         case IEEE80211_IOC_TXPOWER:
1717                 /*
1718                  * If per-packet TPC is enabled, then we have nothing
1719                  * to do; otherwise we need to force the global limit.
1720                  * All this can happen directly; no need to reset.
1721                  */
1722                 if (!ath_hal_gettpc(ah))
1723                         ath_hal_settxpowlimit(ah, ic->ic_txpowlimit);
1724                 return 0;
1725         }
1726         return ath_reset(ifp);
1727 }
1728
1729 static struct ath_buf *
1730 _ath_getbuf_locked(struct ath_softc *sc)
1731 {
1732         struct ath_buf *bf;
1733
1734         bf = STAILQ_FIRST(&sc->sc_txbuf);
1735         if (bf != NULL && (bf->bf_flags & ATH_BUF_BUSY) == 0)
1736                 STAILQ_REMOVE_HEAD(&sc->sc_txbuf, bf_list);
1737         else
1738                 bf = NULL;
1739         if (bf == NULL) {
1740                 kprintf("ath: ran out of descriptors\n");
1741                 DPRINTF(sc, ATH_DEBUG_XMIT, "%s: %s\n", __func__,
1742                     STAILQ_FIRST(&sc->sc_txbuf) == NULL ?
1743                         "out of xmit buffers" : "xmit buffer busy");
1744         }
1745         return bf;
1746 }
1747
1748 static struct ath_buf *
1749 ath_getbuf(struct ath_softc *sc)
1750 {
1751         struct ath_buf *bf;
1752
1753         bf = _ath_getbuf_locked(sc);
1754         if (bf == NULL) {
1755                 struct ifnet *ifp = sc->sc_ifp;
1756
1757                 DPRINTF(sc, ATH_DEBUG_XMIT, "%s: stop queue\n", __func__);
1758                 sc->sc_stats.ast_tx_qstop++;
1759                 ifq_set_oactive(&ifp->if_snd);
1760         }
1761         return bf;
1762 }
1763
1764 /*
1765  * Cleanup driver resources when we run out of buffers
1766  * while processing fragments; return the tx buffers
1767  * allocated and drop node references.
1768  */
1769 static void
1770 ath_txfrag_cleanup(struct ath_softc *sc,
1771         ath_bufhead *frags, struct ieee80211_node *ni)
1772 {
1773         struct ath_buf *bf, *next;
1774
1775         STAILQ_FOREACH_MUTABLE(bf, frags, bf_list, next) {
1776                 /* NB: bf assumed clean */
1777                 STAILQ_REMOVE_HEAD(frags, bf_list);
1778                 STAILQ_INSERT_HEAD(&sc->sc_txbuf, bf, bf_list);
1779                 ieee80211_node_decref(ni);
1780         }
1781 }
1782
1783 /*
1784  * Setup xmit of a fragmented frame.  Allocate a buffer
1785  * for each frag and bump the node reference count to
1786  * reflect the held reference to be setup by ath_tx_start.
1787  */
1788 static int
1789 ath_txfrag_setup(struct ath_softc *sc, ath_bufhead *frags,
1790         struct mbuf *m0, struct ieee80211_node *ni)
1791 {
1792         struct mbuf *m;
1793         struct ath_buf *bf;
1794
1795         for (m = m0->m_nextpkt; m != NULL; m = m->m_nextpkt) {
1796                 bf = _ath_getbuf_locked(sc);
1797                 if (bf == NULL) {       /* out of buffers, cleanup */
1798                         ath_txfrag_cleanup(sc, frags, ni);
1799                         break;
1800                 }
1801                 ieee80211_node_incref(ni);
1802                 STAILQ_INSERT_TAIL(frags, bf, bf_list);
1803         }
1804
1805         return !STAILQ_EMPTY(frags);
1806 }
1807
1808 static void
1809 ath_start(struct ifnet *ifp)
1810 {
1811         struct ath_softc *sc = ifp->if_softc;
1812         struct ieee80211_node *ni;
1813         struct ath_buf *bf;
1814         struct mbuf *m, *next;
1815         ath_bufhead frags;
1816
1817         if ((ifp->if_flags & IFF_RUNNING) == 0 || sc->sc_invalid) {
1818                 ifq_purge(&ifp->if_snd);
1819                 return;
1820         }
1821         for (;;) {
1822                 /*
1823                  * Grab a TX buffer and associated resources.
1824                  */
1825                 bf = ath_getbuf(sc);
1826                 if (bf == NULL)
1827                         break;
1828
1829                 m = ifq_dequeue(&ifp->if_snd, NULL);
1830                 if (m == NULL) {
1831                         STAILQ_INSERT_HEAD(&sc->sc_txbuf, bf, bf_list);
1832                         break;
1833                 }
1834                 ni = (struct ieee80211_node *) m->m_pkthdr.rcvif;
1835                 /*
1836                  * Check for fragmentation.  If this frame
1837                  * has been broken up verify we have enough
1838                  * buffers to send all the fragments so all
1839                  * go out or none...
1840                  */
1841                 STAILQ_INIT(&frags);
1842                 if ((m->m_flags & M_FRAG) && 
1843                     !ath_txfrag_setup(sc, &frags, m, ni)) {
1844                         DPRINTF(sc, ATH_DEBUG_XMIT,
1845                             "%s: out of txfrag buffers\n", __func__);
1846                         sc->sc_stats.ast_tx_nofrag++;
1847                         ifp->if_oerrors++;
1848                         ath_freetx(m);
1849                         goto bad;
1850                 }
1851                 ifp->if_opackets++;
1852         nextfrag:
1853                 /*
1854                  * Pass the frame to the h/w for transmission.
1855                  * Fragmented frames have each frag chained together
1856                  * with m_nextpkt.  We know there are sufficient ath_buf's
1857                  * to send all the frags because of work done by
1858                  * ath_txfrag_setup.  We leave m_nextpkt set while
1859                  * calling ath_tx_start so it can use it to extend the
1860                  * the tx duration to cover the subsequent frag and
1861                  * so it can reclaim all the mbufs in case of an error;
1862                  * ath_tx_start clears m_nextpkt once it commits to
1863                  * handing the frame to the hardware.
1864                  */
1865                 next = m->m_nextpkt;
1866                 if (ath_tx_start(sc, ni, bf, m)) {
1867         bad:
1868                         ifp->if_oerrors++;
1869         reclaim:
1870                         bf->bf_m = NULL;
1871                         bf->bf_node = NULL;
1872                         STAILQ_INSERT_HEAD(&sc->sc_txbuf, bf, bf_list);
1873                         ath_txfrag_cleanup(sc, &frags, ni);
1874                         if (ni != NULL)
1875                                 ieee80211_free_node(ni);
1876                         continue;
1877                 }
1878                 if (next != NULL) {
1879                         /*
1880                          * Beware of state changing between frags.
1881                          * XXX check sta power-save state?
1882                          */
1883                         if (ni->ni_vap->iv_state != IEEE80211_S_RUN) {
1884                                 DPRINTF(sc, ATH_DEBUG_XMIT,
1885                                     "%s: flush fragmented packet, state %s\n",
1886                                     __func__,
1887                                     ieee80211_state_name[ni->ni_vap->iv_state]);
1888                                 ath_freetx(next);
1889                                 goto reclaim;
1890                         }
1891                         m = next;
1892                         bf = STAILQ_FIRST(&frags);
1893                         KASSERT(bf != NULL, ("no buf for txfrag"));
1894                         STAILQ_REMOVE_HEAD(&frags, bf_list);
1895                         goto nextfrag;
1896                 }
1897
1898                 sc->sc_wd_timer = 5;
1899         }
1900 }
1901
1902 static int
1903 ath_media_change(struct ifnet *ifp)
1904 {
1905         int error = ieee80211_media_change(ifp);
1906         /* NB: only the fixed rate can change and that doesn't need a reset */
1907         return (error == ENETRESET ? 0 : error);
1908 }
1909
1910 #ifdef ATH_DEBUG
1911 static void
1912 ath_keyprint(struct ath_softc *sc, const char *tag, u_int ix,
1913         const HAL_KEYVAL *hk, const u_int8_t mac[IEEE80211_ADDR_LEN])
1914 {
1915         static const char *ciphers[] = {
1916                 "WEP",
1917                 "AES-OCB",
1918                 "AES-CCM",
1919                 "CKIP",
1920                 "TKIP",
1921                 "CLR",
1922         };
1923         int i, n;
1924
1925         kprintf("%s: [%02u] %-7s ", tag, ix, ciphers[hk->kv_type]);
1926         for (i = 0, n = hk->kv_len; i < n; i++)
1927                 kprintf("%02x", hk->kv_val[i]);
1928         kprintf(" mac %6D", mac, ":");
1929         if (hk->kv_type == HAL_CIPHER_TKIP) {
1930                 kprintf(" %s ", sc->sc_splitmic ? "mic" : "rxmic");
1931                 for (i = 0; i < sizeof(hk->kv_mic); i++)
1932                         kprintf("%02x", hk->kv_mic[i]);
1933                 if (!sc->sc_splitmic) {
1934                         kprintf(" txmic ");
1935                         for (i = 0; i < sizeof(hk->kv_txmic); i++)
1936                                 kprintf("%02x", hk->kv_txmic[i]);
1937                 }
1938         }
1939         kprintf("\n");
1940 }
1941 #endif
1942
1943 /*
1944  * Set a TKIP key into the hardware.  This handles the
1945  * potential distribution of key state to multiple key
1946  * cache slots for TKIP.
1947  */
1948 static int
1949 ath_keyset_tkip(struct ath_softc *sc, const struct ieee80211_key *k,
1950         HAL_KEYVAL *hk, const u_int8_t mac[IEEE80211_ADDR_LEN])
1951 {
1952 #define IEEE80211_KEY_XR        (IEEE80211_KEY_XMIT | IEEE80211_KEY_RECV)
1953         static const u_int8_t zerobssid[IEEE80211_ADDR_LEN];
1954         struct ath_hal *ah = sc->sc_ah;
1955
1956         KASSERT(k->wk_cipher->ic_cipher == IEEE80211_CIPHER_TKIP,
1957                 ("got a non-TKIP key, cipher %u", k->wk_cipher->ic_cipher));
1958         if ((k->wk_flags & IEEE80211_KEY_XR) == IEEE80211_KEY_XR) {
1959                 if (sc->sc_splitmic) {
1960                         /*
1961                          * TX key goes at first index, RX key at the rx index.
1962                          * The hal handles the MIC keys at index+64.
1963                          */
1964                         memcpy(hk->kv_mic, k->wk_txmic, sizeof(hk->kv_mic));
1965                         KEYPRINTF(sc, k->wk_keyix, hk, zerobssid);
1966                         if (!ath_hal_keyset(ah, k->wk_keyix, hk, zerobssid))
1967                                 return 0;
1968
1969                         memcpy(hk->kv_mic, k->wk_rxmic, sizeof(hk->kv_mic));
1970                         KEYPRINTF(sc, k->wk_keyix+32, hk, mac);
1971                         /* XXX delete tx key on failure? */
1972                         return ath_hal_keyset(ah, k->wk_keyix+32, hk, mac);
1973                 } else {
1974                         /*
1975                          * Room for both TX+RX MIC keys in one key cache
1976                          * slot, just set key at the first index; the hal
1977                          * will handle the rest.
1978                          */
1979                         memcpy(hk->kv_mic, k->wk_rxmic, sizeof(hk->kv_mic));
1980                         memcpy(hk->kv_txmic, k->wk_txmic, sizeof(hk->kv_txmic));
1981                         KEYPRINTF(sc, k->wk_keyix, hk, mac);
1982                         return ath_hal_keyset(ah, k->wk_keyix, hk, mac);
1983                 }
1984         } else if (k->wk_flags & IEEE80211_KEY_XMIT) {
1985                 if (sc->sc_splitmic) {
1986                         /*
1987                          * NB: must pass MIC key in expected location when
1988                          * the keycache only holds one MIC key per entry.
1989                          */
1990                         memcpy(hk->kv_mic, k->wk_txmic, sizeof(hk->kv_txmic));
1991                 } else
1992                         memcpy(hk->kv_txmic, k->wk_txmic, sizeof(hk->kv_txmic));
1993                 KEYPRINTF(sc, k->wk_keyix, hk, mac);
1994                 return ath_hal_keyset(ah, k->wk_keyix, hk, mac);
1995         } else if (k->wk_flags & IEEE80211_KEY_RECV) {
1996                 memcpy(hk->kv_mic, k->wk_rxmic, sizeof(hk->kv_mic));
1997                 KEYPRINTF(sc, k->wk_keyix, hk, mac);
1998                 return ath_hal_keyset(ah, k->wk_keyix, hk, mac);
1999         }
2000         return 0;
2001 #undef IEEE80211_KEY_XR
2002 }
2003
2004 /*
2005  * Set a net80211 key into the hardware.  This handles the
2006  * potential distribution of key state to multiple key
2007  * cache slots for TKIP with hardware MIC support.
2008  */
2009 static int
2010 ath_keyset(struct ath_softc *sc, const struct ieee80211_key *k,
2011         struct ieee80211_node *bss)
2012 {
2013         static const u_int8_t ciphermap[] = {
2014                 HAL_CIPHER_WEP,         /* IEEE80211_CIPHER_WEP */
2015                 HAL_CIPHER_TKIP,        /* IEEE80211_CIPHER_TKIP */
2016                 HAL_CIPHER_AES_OCB,     /* IEEE80211_CIPHER_AES_OCB */
2017                 HAL_CIPHER_AES_CCM,     /* IEEE80211_CIPHER_AES_CCM */
2018                 (u_int8_t) -1,          /* 4 is not allocated */
2019                 HAL_CIPHER_CKIP,        /* IEEE80211_CIPHER_CKIP */
2020                 HAL_CIPHER_CLR,         /* IEEE80211_CIPHER_NONE */
2021         };
2022         struct ath_hal *ah = sc->sc_ah;
2023         const struct ieee80211_cipher *cip = k->wk_cipher;
2024         u_int8_t gmac[IEEE80211_ADDR_LEN];
2025         const u_int8_t *mac;
2026         HAL_KEYVAL hk;
2027
2028         memset(&hk, 0, sizeof(hk));
2029         /*
2030          * Software crypto uses a "clear key" so non-crypto
2031          * state kept in the key cache are maintained and
2032          * so that rx frames have an entry to match.
2033          */
2034         if ((k->wk_flags & IEEE80211_KEY_SWCRYPT) == 0) {
2035                 KASSERT(cip->ic_cipher < NELEM(ciphermap),
2036                         ("invalid cipher type %u", cip->ic_cipher));
2037                 hk.kv_type = ciphermap[cip->ic_cipher];
2038                 hk.kv_len = k->wk_keylen;
2039                 memcpy(hk.kv_val, k->wk_key, k->wk_keylen);
2040         } else
2041                 hk.kv_type = HAL_CIPHER_CLR;
2042
2043         if ((k->wk_flags & IEEE80211_KEY_GROUP) && sc->sc_mcastkey) {
2044                 /*
2045                  * Group keys on hardware that supports multicast frame
2046                  * key search use a MAC that is the sender's address with
2047                  * the high bit set instead of the app-specified address.
2048                  */
2049                 IEEE80211_ADDR_COPY(gmac, bss->ni_macaddr);
2050                 gmac[0] |= 0x80;
2051                 mac = gmac;
2052         } else
2053                 mac = k->wk_macaddr;
2054
2055         if (hk.kv_type == HAL_CIPHER_TKIP &&
2056             (k->wk_flags & IEEE80211_KEY_SWMIC) == 0) {
2057                 return ath_keyset_tkip(sc, k, &hk, mac);
2058         } else {
2059                 KEYPRINTF(sc, k->wk_keyix, &hk, mac);
2060                 return ath_hal_keyset(ah, k->wk_keyix, &hk, mac);
2061         }
2062 }
2063
2064 /*
2065  * Allocate tx/rx key slots for TKIP.  We allocate two slots for
2066  * each key, one for decrypt/encrypt and the other for the MIC.
2067  */
2068 static u_int16_t
2069 key_alloc_2pair(struct ath_softc *sc,
2070         ieee80211_keyix *txkeyix, ieee80211_keyix *rxkeyix)
2071 {
2072         u_int i, keyix;
2073
2074         KASSERT(sc->sc_splitmic, ("key cache !split"));
2075         /* XXX could optimize */
2076         for (i = 0; i < NELEM(sc->sc_keymap)/4; i++) {
2077                 u_int8_t b = sc->sc_keymap[i];
2078                 if (b != 0xff) {
2079                         /*
2080                          * One or more slots in this byte are free.
2081                          */
2082                         keyix = i*NBBY;
2083                         while (b & 1) {
2084                 again:
2085                                 keyix++;
2086                                 b >>= 1;
2087                         }
2088                         /* XXX IEEE80211_KEY_XMIT | IEEE80211_KEY_RECV */
2089                         if (isset(sc->sc_keymap, keyix+32) ||
2090                             isset(sc->sc_keymap, keyix+64) ||
2091                             isset(sc->sc_keymap, keyix+32+64)) {
2092                                 /* full pair unavailable */
2093                                 /* XXX statistic */
2094                                 if (keyix == (i+1)*NBBY) {
2095                                         /* no slots were appropriate, advance */
2096                                         continue;
2097                                 }
2098                                 goto again;
2099                         }
2100                         setbit(sc->sc_keymap, keyix);
2101                         setbit(sc->sc_keymap, keyix+64);
2102                         setbit(sc->sc_keymap, keyix+32);
2103                         setbit(sc->sc_keymap, keyix+32+64);
2104                         DPRINTF(sc, ATH_DEBUG_KEYCACHE,
2105                                 "%s: key pair %u,%u %u,%u\n",
2106                                 __func__, keyix, keyix+64,
2107                                 keyix+32, keyix+32+64);
2108                         *txkeyix = keyix;
2109                         *rxkeyix = keyix+32;
2110                         return 1;
2111                 }
2112         }
2113         DPRINTF(sc, ATH_DEBUG_KEYCACHE, "%s: out of pair space\n", __func__);
2114         return 0;
2115 }
2116
2117 /*
2118  * Allocate tx/rx key slots for TKIP.  We allocate two slots for
2119  * each key, one for decrypt/encrypt and the other for the MIC.
2120  */
2121 static u_int16_t
2122 key_alloc_pair(struct ath_softc *sc,
2123         ieee80211_keyix *txkeyix, ieee80211_keyix *rxkeyix)
2124 {
2125         u_int i, keyix;
2126
2127         KASSERT(!sc->sc_splitmic, ("key cache split"));
2128         /* XXX could optimize */
2129         for (i = 0; i < NELEM(sc->sc_keymap)/4; i++) {
2130                 u_int8_t b = sc->sc_keymap[i];
2131                 if (b != 0xff) {
2132                         /*
2133                          * One or more slots in this byte are free.
2134                          */
2135                         keyix = i*NBBY;
2136                         while (b & 1) {
2137                 again:
2138                                 keyix++;
2139                                 b >>= 1;
2140                         }
2141                         if (isset(sc->sc_keymap, keyix+64)) {
2142                                 /* full pair unavailable */
2143                                 /* XXX statistic */
2144                                 if (keyix == (i+1)*NBBY) {
2145                                         /* no slots were appropriate, advance */
2146                                         continue;
2147                                 }
2148                                 goto again;
2149                         }
2150                         setbit(sc->sc_keymap, keyix);
2151                         setbit(sc->sc_keymap, keyix+64);
2152                         DPRINTF(sc, ATH_DEBUG_KEYCACHE,
2153                                 "%s: key pair %u,%u\n",
2154                                 __func__, keyix, keyix+64);
2155                         *txkeyix = *rxkeyix = keyix;
2156                         return 1;
2157                 }
2158         }
2159         DPRINTF(sc, ATH_DEBUG_KEYCACHE, "%s: out of pair space\n", __func__);
2160         return 0;
2161 }
2162
2163 /*
2164  * Allocate a single key cache slot.
2165  */
2166 static int
2167 key_alloc_single(struct ath_softc *sc,
2168         ieee80211_keyix *txkeyix, ieee80211_keyix *rxkeyix)
2169 {
2170         u_int i, keyix;
2171
2172         /* XXX try i,i+32,i+64,i+32+64 to minimize key pair conflicts */
2173         for (i = 0; i < NELEM(sc->sc_keymap); i++) {
2174                 u_int8_t b = sc->sc_keymap[i];
2175                 if (b != 0xff) {
2176                         /*
2177                          * One or more slots are free.
2178                          */
2179                         keyix = i*NBBY;
2180                         while (b & 1)
2181                                 keyix++, b >>= 1;
2182                         setbit(sc->sc_keymap, keyix);
2183                         DPRINTF(sc, ATH_DEBUG_KEYCACHE, "%s: key %u\n",
2184                                 __func__, keyix);
2185                         *txkeyix = *rxkeyix = keyix;
2186                         return 1;
2187                 }
2188         }
2189         DPRINTF(sc, ATH_DEBUG_KEYCACHE, "%s: out of space\n", __func__);
2190         return 0;
2191 }
2192
2193 /*
2194  * Allocate one or more key cache slots for a uniacst key.  The
2195  * key itself is needed only to identify the cipher.  For hardware
2196  * TKIP with split cipher+MIC keys we allocate two key cache slot
2197  * pairs so that we can setup separate TX and RX MIC keys.  Note
2198  * that the MIC key for a TKIP key at slot i is assumed by the
2199  * hardware to be at slot i+64.  This limits TKIP keys to the first
2200  * 64 entries.
2201  */
2202 static int
2203 ath_key_alloc(struct ieee80211vap *vap, struct ieee80211_key *k,
2204         ieee80211_keyix *keyix, ieee80211_keyix *rxkeyix)
2205 {
2206         struct ath_softc *sc = vap->iv_ic->ic_ifp->if_softc;
2207
2208         /*
2209          * Group key allocation must be handled specially for
2210          * parts that do not support multicast key cache search
2211          * functionality.  For those parts the key id must match
2212          * the h/w key index so lookups find the right key.  On
2213          * parts w/ the key search facility we install the sender's
2214          * mac address (with the high bit set) and let the hardware
2215          * find the key w/o using the key id.  This is preferred as
2216          * it permits us to support multiple users for adhoc and/or
2217          * multi-station operation.
2218          */
2219         if (k->wk_keyix != IEEE80211_KEYIX_NONE) {
2220                 /*
2221                  * Only global keys should have key index assigned.
2222                  */
2223                 if (!(&vap->iv_nw_keys[0] <= k &&
2224                       k < &vap->iv_nw_keys[IEEE80211_WEP_NKID])) {
2225                         /* should not happen */
2226                         DPRINTF(sc, ATH_DEBUG_KEYCACHE,
2227                                 "%s: bogus group key\n", __func__);
2228                         return 0;
2229                 }
2230                 if (vap->iv_opmode != IEEE80211_M_HOSTAP ||
2231                     !(k->wk_flags & IEEE80211_KEY_GROUP) ||
2232                     !sc->sc_mcastkey) {
2233                         /*
2234                          * XXX we pre-allocate the global keys so
2235                          * have no way to check if they've already
2236                          * been allocated.
2237                          */
2238                         *keyix = *rxkeyix = k - vap->iv_nw_keys;
2239                         return 1;
2240                 }
2241                 /*
2242                  * Group key and device supports multicast key search.
2243                  */
2244                 k->wk_keyix = IEEE80211_KEYIX_NONE;
2245         }
2246
2247         /*
2248          * We allocate two pair for TKIP when using the h/w to do
2249          * the MIC.  For everything else, including software crypto,
2250          * we allocate a single entry.  Note that s/w crypto requires
2251          * a pass-through slot on the 5211 and 5212.  The 5210 does
2252          * not support pass-through cache entries and we map all
2253          * those requests to slot 0.
2254          */
2255         if (k->wk_flags & IEEE80211_KEY_SWCRYPT) {
2256                 return key_alloc_single(sc, keyix, rxkeyix);
2257         } else if (k->wk_cipher->ic_cipher == IEEE80211_CIPHER_TKIP &&
2258             (k->wk_flags & IEEE80211_KEY_SWMIC) == 0) {
2259                 if (sc->sc_splitmic)
2260                         return key_alloc_2pair(sc, keyix, rxkeyix);
2261                 else
2262                         return key_alloc_pair(sc, keyix, rxkeyix);
2263         } else {
2264                 return key_alloc_single(sc, keyix, rxkeyix);
2265         }
2266 }
2267
2268 /*
2269  * Delete an entry in the key cache allocated by ath_key_alloc.
2270  */
2271 static int
2272 ath_key_delete(struct ieee80211vap *vap, const struct ieee80211_key *k)
2273 {
2274         struct ath_softc *sc = vap->iv_ic->ic_ifp->if_softc;
2275         struct ath_hal *ah = sc->sc_ah;
2276         const struct ieee80211_cipher *cip = k->wk_cipher;
2277         u_int keyix = k->wk_keyix;
2278
2279         DPRINTF(sc, ATH_DEBUG_KEYCACHE, "%s: delete key %u\n", __func__, keyix);
2280
2281         ath_hal_keyreset(ah, keyix);
2282         /*
2283          * Handle split tx/rx keying required for TKIP with h/w MIC.
2284          */
2285         if (cip->ic_cipher == IEEE80211_CIPHER_TKIP &&
2286             (k->wk_flags & IEEE80211_KEY_SWMIC) == 0 && sc->sc_splitmic)
2287                 ath_hal_keyreset(ah, keyix+32);         /* RX key */
2288         if (keyix >= IEEE80211_WEP_NKID) {
2289                 /*
2290                  * Don't touch keymap entries for global keys so
2291                  * they are never considered for dynamic allocation.
2292                  */
2293                 clrbit(sc->sc_keymap, keyix);
2294                 if (cip->ic_cipher == IEEE80211_CIPHER_TKIP &&
2295                     (k->wk_flags & IEEE80211_KEY_SWMIC) == 0) {
2296                         clrbit(sc->sc_keymap, keyix+64);        /* TX key MIC */
2297                         if (sc->sc_splitmic) {
2298                                 /* +32 for RX key, +32+64 for RX key MIC */
2299                                 clrbit(sc->sc_keymap, keyix+32);
2300                                 clrbit(sc->sc_keymap, keyix+32+64);
2301                         }
2302                 }
2303         }
2304         return 1;
2305 }
2306
2307 /*
2308  * Set the key cache contents for the specified key.  Key cache
2309  * slot(s) must already have been allocated by ath_key_alloc.
2310  */
2311 static int
2312 ath_key_set(struct ieee80211vap *vap, const struct ieee80211_key *k,
2313         const u_int8_t mac[IEEE80211_ADDR_LEN])
2314 {
2315         struct ath_softc *sc = vap->iv_ic->ic_ifp->if_softc;
2316
2317         return ath_keyset(sc, k, vap->iv_bss);
2318 }
2319
2320 /*
2321  * Block/unblock tx+rx processing while a key change is done.
2322  * We assume the caller serializes key management operations
2323  * so we only need to worry about synchronization with other
2324  * uses that originate in the driver.
2325  */
2326 static void
2327 ath_key_update_begin(struct ieee80211vap *vap)
2328 {
2329         struct ifnet *ifp = vap->iv_ic->ic_ifp;
2330         struct ath_softc *sc = ifp->if_softc;
2331
2332         DPRINTF(sc, ATH_DEBUG_KEYCACHE, "%s:\n", __func__);
2333         taskqueue_block(sc->sc_tq);
2334 }
2335
2336 static void
2337 ath_key_update_end(struct ieee80211vap *vap)
2338 {
2339         struct ifnet *ifp = vap->iv_ic->ic_ifp;
2340         struct ath_softc *sc = ifp->if_softc;
2341
2342         DPRINTF(sc, ATH_DEBUG_KEYCACHE, "%s:\n", __func__);
2343         taskqueue_unblock(sc->sc_tq);
2344 }
2345
2346 /*
2347  * Calculate the receive filter according to the
2348  * operating mode and state:
2349  *
2350  * o always accept unicast, broadcast, and multicast traffic
2351  * o accept PHY error frames when hardware doesn't have MIB support
2352  *   to count and we need them for ANI (sta mode only until recently)
2353  *   and we are not scanning (ANI is disabled)
2354  *   NB: older hal's add rx filter bits out of sight and we need to
2355  *       blindly preserve them
2356  * o probe request frames are accepted only when operating in
2357  *   hostap, adhoc, mesh, or monitor modes
2358  * o enable promiscuous mode
2359  *   - when in monitor mode
2360  *   - if interface marked PROMISC (assumes bridge setting is filtered)
2361  * o accept beacons:
2362  *   - when operating in station mode for collecting rssi data when
2363  *     the station is otherwise quiet, or
2364  *   - when operating in adhoc mode so the 802.11 layer creates
2365  *     node table entries for peers,
2366  *   - when scanning
2367  *   - when doing s/w beacon miss (e.g. for ap+sta)
2368  *   - when operating in ap mode in 11g to detect overlapping bss that
2369  *     require protection
2370  *   - when operating in mesh mode to detect neighbors
2371  * o accept control frames:
2372  *   - when in monitor mode
2373  * XXX BAR frames for 11n
2374  * XXX HT protection for 11n
2375  */
2376 static u_int32_t
2377 ath_calcrxfilter(struct ath_softc *sc)
2378 {
2379         struct ifnet *ifp = sc->sc_ifp;
2380         struct ieee80211com *ic = ifp->if_l2com;
2381         u_int32_t rfilt;
2382
2383         rfilt = HAL_RX_FILTER_UCAST | HAL_RX_FILTER_BCAST | HAL_RX_FILTER_MCAST;
2384         if (!sc->sc_needmib && !sc->sc_scanning)
2385                 rfilt |= HAL_RX_FILTER_PHYERR;
2386         if (ic->ic_opmode != IEEE80211_M_STA)
2387                 rfilt |= HAL_RX_FILTER_PROBEREQ;
2388         /* XXX ic->ic_monvaps != 0? */
2389         if (ic->ic_opmode == IEEE80211_M_MONITOR || (ifp->if_flags & IFF_PROMISC))
2390                 rfilt |= HAL_RX_FILTER_PROM;
2391         if (ic->ic_opmode == IEEE80211_M_STA ||
2392             ic->ic_opmode == IEEE80211_M_IBSS ||
2393             sc->sc_swbmiss || sc->sc_scanning)
2394                 rfilt |= HAL_RX_FILTER_BEACON;
2395         /*
2396          * NB: We don't recalculate the rx filter when
2397          * ic_protmode changes; otherwise we could do
2398          * this only when ic_protmode != NONE.
2399          */
2400         if (ic->ic_opmode == IEEE80211_M_HOSTAP &&
2401             IEEE80211_IS_CHAN_ANYG(ic->ic_curchan))
2402                 rfilt |= HAL_RX_FILTER_BEACON;
2403         if (sc->sc_nmeshvaps) {
2404                 rfilt |= HAL_RX_FILTER_BEACON;
2405                 if (sc->sc_hasbmatch)
2406                         rfilt |= HAL_RX_FILTER_BSSID;
2407                 else
2408                         rfilt |= HAL_RX_FILTER_PROM;
2409         }
2410         if (ic->ic_opmode == IEEE80211_M_MONITOR)
2411                 rfilt |= HAL_RX_FILTER_CONTROL;
2412         DPRINTF(sc, ATH_DEBUG_MODE, "%s: RX filter 0x%x, %s if_flags 0x%x\n",
2413             __func__, rfilt, ieee80211_opmode_name[ic->ic_opmode], ifp->if_flags);
2414         return rfilt;
2415 }
2416
2417 static void
2418 ath_update_promisc(struct ifnet *ifp)
2419 {
2420         struct ath_softc *sc = ifp->if_softc;
2421         u_int32_t rfilt;
2422
2423         /* configure rx filter */
2424         rfilt = ath_calcrxfilter(sc);
2425         ath_hal_setrxfilter(sc->sc_ah, rfilt);
2426
2427         DPRINTF(sc, ATH_DEBUG_MODE, "%s: RX filter 0x%x\n", __func__, rfilt);
2428 }
2429
2430 static void
2431 ath_update_mcast(struct ifnet *ifp)
2432 {
2433         struct ath_softc *sc = ifp->if_softc;
2434         u_int32_t mfilt[2];
2435
2436         /* calculate and install multicast filter */
2437         if ((ifp->if_flags & IFF_ALLMULTI) == 0) {
2438                 struct ifmultiaddr *ifma;
2439                 /*
2440                  * Merge multicast addresses to form the hardware filter.
2441                  */
2442                 mfilt[0] = mfilt[1] = 0;
2443 #ifdef __FreeBSD__
2444                 if_maddr_rlock(ifp);    /* XXX need some fiddling to remove? */
2445 #endif
2446                 TAILQ_FOREACH(ifma, &ifp->if_multiaddrs, ifma_link) {
2447                         caddr_t dl;
2448                         u_int32_t val;
2449                         u_int8_t pos;
2450
2451                         /* calculate XOR of eight 6bit values */
2452                         dl = LLADDR((struct sockaddr_dl *) ifma->ifma_addr);
2453                         val = LE_READ_4(dl + 0);
2454                         pos = (val >> 18) ^ (val >> 12) ^ (val >> 6) ^ val;
2455                         val = LE_READ_4(dl + 3);
2456                         pos ^= (val >> 18) ^ (val >> 12) ^ (val >> 6) ^ val;
2457                         pos &= 0x3f;
2458                         mfilt[pos / 32] |= (1 << (pos % 32));
2459                 }
2460 #ifdef __FreeBSD__
2461                 if_maddr_runlock(ifp);
2462 #endif
2463         } else
2464                 mfilt[0] = mfilt[1] = ~0;
2465         ath_hal_setmcastfilter(sc->sc_ah, mfilt[0], mfilt[1]);
2466         DPRINTF(sc, ATH_DEBUG_MODE, "%s: MC filter %08x:%08x\n",
2467                 __func__, mfilt[0], mfilt[1]);
2468 }
2469
2470 static void
2471 ath_mode_init(struct ath_softc *sc)
2472 {
2473         struct ifnet *ifp = sc->sc_ifp;
2474         struct ath_hal *ah = sc->sc_ah;
2475         u_int32_t rfilt;
2476
2477         /* configure rx filter */
2478         rfilt = ath_calcrxfilter(sc);
2479         ath_hal_setrxfilter(ah, rfilt);
2480
2481         /* configure operational mode */
2482         ath_hal_setopmode(ah);
2483
2484         /* handle any link-level address change */
2485         ath_hal_setmac(ah, IF_LLADDR(ifp));
2486
2487         /* calculate and install multicast filter */
2488         ath_update_mcast(ifp);
2489 }
2490
2491 /*
2492  * Set the slot time based on the current setting.
2493  */
2494 static void
2495 ath_setslottime(struct ath_softc *sc)
2496 {
2497         struct ieee80211com *ic = sc->sc_ifp->if_l2com;
2498         struct ath_hal *ah = sc->sc_ah;
2499         u_int usec;
2500
2501         if (IEEE80211_IS_CHAN_HALF(ic->ic_curchan))
2502                 usec = 13;
2503         else if (IEEE80211_IS_CHAN_QUARTER(ic->ic_curchan))
2504                 usec = 21;
2505         else if (IEEE80211_IS_CHAN_ANYG(ic->ic_curchan)) {
2506                 /* honor short/long slot time only in 11g */
2507                 /* XXX shouldn't honor on pure g or turbo g channel */
2508                 if (ic->ic_flags & IEEE80211_F_SHSLOT)
2509                         usec = HAL_SLOT_TIME_9;
2510                 else
2511                         usec = HAL_SLOT_TIME_20;
2512         } else
2513                 usec = HAL_SLOT_TIME_9;
2514
2515         DPRINTF(sc, ATH_DEBUG_RESET,
2516             "%s: chan %u MHz flags 0x%x %s slot, %u usec\n",
2517             __func__, ic->ic_curchan->ic_freq, ic->ic_curchan->ic_flags,
2518             ic->ic_flags & IEEE80211_F_SHSLOT ? "short" : "long", usec);
2519
2520         ath_hal_setslottime(ah, usec);
2521         sc->sc_updateslot = OK;
2522 }
2523
2524 /*
2525  * Callback from the 802.11 layer to update the
2526  * slot time based on the current setting.
2527  */
2528 static void
2529 ath_updateslot(struct ifnet *ifp)
2530 {
2531         struct ath_softc *sc = ifp->if_softc;
2532         struct ieee80211com *ic = ifp->if_l2com;
2533
2534         /*
2535          * When not coordinating the BSS, change the hardware
2536          * immediately.  For other operation we defer the change
2537          * until beacon updates have propagated to the stations.
2538          */
2539         if (ic->ic_opmode == IEEE80211_M_HOSTAP ||
2540             ic->ic_opmode == IEEE80211_M_MBSS)
2541                 sc->sc_updateslot = UPDATE;
2542         else
2543                 ath_setslottime(sc);
2544 }
2545
2546 /*
2547  * Setup a h/w transmit queue for beacons.
2548  */
2549 static int
2550 ath_beaconq_setup(struct ath_hal *ah)
2551 {
2552         HAL_TXQ_INFO qi;
2553
2554         memset(&qi, 0, sizeof(qi));
2555         qi.tqi_aifs = HAL_TXQ_USEDEFAULT;
2556         qi.tqi_cwmin = HAL_TXQ_USEDEFAULT;
2557         qi.tqi_cwmax = HAL_TXQ_USEDEFAULT;
2558         /* NB: for dynamic turbo, don't enable any other interrupts */
2559         qi.tqi_qflags = HAL_TXQ_TXDESCINT_ENABLE;
2560         return ath_hal_setuptxqueue(ah, HAL_TX_QUEUE_BEACON, &qi);
2561 }
2562
2563 /*
2564  * Setup the transmit queue parameters for the beacon queue.
2565  */
2566 static int
2567 ath_beaconq_config(struct ath_softc *sc)
2568 {
2569 #define ATH_EXPONENT_TO_VALUE(v)        ((1<<(v))-1)
2570         struct ieee80211com *ic = sc->sc_ifp->if_l2com;
2571         struct ath_hal *ah = sc->sc_ah;
2572         HAL_TXQ_INFO qi;
2573
2574         ath_hal_gettxqueueprops(ah, sc->sc_bhalq, &qi);
2575         if (ic->ic_opmode == IEEE80211_M_HOSTAP ||
2576             ic->ic_opmode == IEEE80211_M_MBSS) {
2577                 /*
2578                  * Always burst out beacon and CAB traffic.
2579                  */
2580                 qi.tqi_aifs = ATH_BEACON_AIFS_DEFAULT;
2581                 qi.tqi_cwmin = ATH_BEACON_CWMIN_DEFAULT;
2582                 qi.tqi_cwmax = ATH_BEACON_CWMAX_DEFAULT;
2583         } else {
2584                 struct wmeParams *wmep =
2585                         &ic->ic_wme.wme_chanParams.cap_wmeParams[WME_AC_BE];
2586                 /*
2587                  * Adhoc mode; important thing is to use 2x cwmin.
2588                  */
2589                 qi.tqi_aifs = wmep->wmep_aifsn;
2590                 qi.tqi_cwmin = 2*ATH_EXPONENT_TO_VALUE(wmep->wmep_logcwmin);
2591                 qi.tqi_cwmax = ATH_EXPONENT_TO_VALUE(wmep->wmep_logcwmax);
2592         }
2593
2594         if (!ath_hal_settxqueueprops(ah, sc->sc_bhalq, &qi)) {
2595                 device_printf(sc->sc_dev, "unable to update parameters for "
2596                         "beacon hardware queue!\n");
2597                 return 0;
2598         } else {
2599                 ath_hal_resettxqueue(ah, sc->sc_bhalq); /* push to h/w */
2600                 return 1;
2601         }
2602 #undef ATH_EXPONENT_TO_VALUE
2603 }
2604
2605 /*
2606  * Allocate and setup an initial beacon frame.
2607  */
2608 static int
2609 ath_beacon_alloc(struct ath_softc *sc, struct ieee80211_node *ni)
2610 {
2611         struct ieee80211vap *vap = ni->ni_vap;
2612         struct ath_vap *avp = ATH_VAP(vap);
2613         struct ath_buf *bf;
2614         struct mbuf *m;
2615         int error;
2616
2617         bf = avp->av_bcbuf;
2618         if (bf->bf_m != NULL) {
2619                 bus_dmamap_unload(sc->sc_dmat, bf->bf_dmamap);
2620                 m_freem(bf->bf_m);
2621                 bf->bf_m = NULL;
2622         }
2623         if (bf->bf_node != NULL) {
2624                 ieee80211_free_node(bf->bf_node);
2625                 bf->bf_node = NULL;
2626         }
2627
2628         /*
2629          * NB: the beacon data buffer must be 32-bit aligned;
2630          * we assume the mbuf routines will return us something
2631          * with this alignment (perhaps should assert).
2632          */
2633         m = ieee80211_beacon_alloc(ni, &avp->av_boff);
2634         if (m == NULL) {
2635                 device_printf(sc->sc_dev, "%s: cannot get mbuf\n", __func__);
2636                 sc->sc_stats.ast_be_nombuf++;
2637                 return ENOMEM;
2638         }
2639         error = bus_dmamap_load_mbuf_segment(sc->sc_dmat, bf->bf_dmamap, m,
2640                                      bf->bf_segs, 1, &bf->bf_nseg,
2641                                      BUS_DMA_NOWAIT);
2642         if (error != 0) {
2643                 device_printf(sc->sc_dev,
2644                     "%s: cannot map mbuf, bus_dmamap_load_mbuf_segment returns %d\n",
2645                     __func__, error);
2646                 m_freem(m);
2647                 return error;
2648         }
2649
2650         /*
2651          * Calculate a TSF adjustment factor required for staggered
2652          * beacons.  Note that we assume the format of the beacon
2653          * frame leaves the tstamp field immediately following the
2654          * header.
2655          */
2656         if (sc->sc_stagbeacons && avp->av_bslot > 0) {
2657                 uint64_t tsfadjust;
2658                 struct ieee80211_frame *wh;
2659
2660                 /*
2661                  * The beacon interval is in TU's; the TSF is in usecs.
2662                  * We figure out how many TU's to add to align the timestamp
2663                  * then convert to TSF units and handle byte swapping before
2664                  * inserting it in the frame.  The hardware will then add this
2665                  * each time a beacon frame is sent.  Note that we align vap's
2666                  * 1..N and leave vap 0 untouched.  This means vap 0 has a
2667                  * timestamp in one beacon interval while the others get a
2668                  * timstamp aligned to the next interval.
2669                  */
2670                 tsfadjust = ni->ni_intval *
2671                     (ATH_BCBUF - avp->av_bslot) / ATH_BCBUF;
2672                 tsfadjust = htole64(tsfadjust << 10);   /* TU -> TSF */
2673
2674                 DPRINTF(sc, ATH_DEBUG_BEACON,
2675                     "%s: %s beacons bslot %d intval %u tsfadjust %llu\n",
2676                     __func__, sc->sc_stagbeacons ? "stagger" : "burst",
2677                     avp->av_bslot, ni->ni_intval,
2678                     (long long unsigned) le64toh(tsfadjust));
2679
2680                 wh = mtod(m, struct ieee80211_frame *);
2681                 memcpy(&wh[1], &tsfadjust, sizeof(tsfadjust));
2682         }
2683         bf->bf_m = m;
2684         bf->bf_node = ieee80211_ref_node(ni);
2685
2686         return 0;
2687 }
2688
2689 /*
2690  * Setup the beacon frame for transmit.
2691  */
2692 static void
2693 ath_beacon_setup(struct ath_softc *sc, struct ath_buf *bf)
2694 {
2695 #define USE_SHPREAMBLE(_ic) \
2696         (((_ic)->ic_flags & (IEEE80211_F_SHPREAMBLE | IEEE80211_F_USEBARKER))\
2697                 == IEEE80211_F_SHPREAMBLE)
2698         struct ieee80211_node *ni = bf->bf_node;
2699         struct ieee80211com *ic = ni->ni_ic;
2700         struct mbuf *m = bf->bf_m;
2701         struct ath_hal *ah = sc->sc_ah;
2702         struct ath_desc *ds;
2703         int flags, antenna;
2704         const HAL_RATE_TABLE *rt;
2705         u_int8_t rix, rate;
2706
2707         DPRINTF(sc, ATH_DEBUG_BEACON_PROC, "%s: m %p len %u\n",
2708                 __func__, m, m->m_len);
2709
2710         /* setup descriptors */
2711         ds = bf->bf_desc;
2712
2713         flags = HAL_TXDESC_NOACK;
2714         if (ic->ic_opmode == IEEE80211_M_IBSS && sc->sc_hasveol) {
2715                 ds->ds_link = bf->bf_daddr;     /* self-linked */
2716                 flags |= HAL_TXDESC_VEOL;
2717                 /*
2718                  * Let hardware handle antenna switching.
2719                  */
2720                 antenna = sc->sc_txantenna;
2721         } else {
2722                 ds->ds_link = 0;
2723                 /*
2724                  * Switch antenna every 4 beacons.
2725                  * XXX assumes two antenna
2726                  */
2727                 if (sc->sc_txantenna != 0)
2728                         antenna = sc->sc_txantenna;
2729                 else if (sc->sc_stagbeacons && sc->sc_nbcnvaps != 0)
2730                         antenna = ((sc->sc_stats.ast_be_xmit / sc->sc_nbcnvaps) & 4 ? 2 : 1);
2731                 else
2732                         antenna = (sc->sc_stats.ast_be_xmit & 4 ? 2 : 1);
2733         }
2734
2735         KASSERT(bf->bf_nseg == 1,
2736                 ("multi-segment beacon frame; nseg %u", bf->bf_nseg));
2737         ds->ds_data = bf->bf_segs[0].ds_addr;
2738         /*
2739          * Calculate rate code.
2740          * XXX everything at min xmit rate
2741          */
2742         rix = 0;
2743         rt = sc->sc_currates;
2744         rate = rt->info[rix].rateCode;
2745         if (USE_SHPREAMBLE(ic))
2746                 rate |= rt->info[rix].shortPreamble;
2747         ath_hal_setuptxdesc(ah, ds
2748                 , m->m_len + IEEE80211_CRC_LEN  /* frame length */
2749                 , sizeof(struct ieee80211_frame)/* header length */
2750                 , HAL_PKT_TYPE_BEACON           /* Atheros packet type */
2751                 , ni->ni_txpower                /* txpower XXX */
2752                 , rate, 1                       /* series 0 rate/tries */
2753                 , HAL_TXKEYIX_INVALID           /* no encryption */
2754                 , antenna                       /* antenna mode */
2755                 , flags                         /* no ack, veol for beacons */
2756                 , 0                             /* rts/cts rate */
2757                 , 0                             /* rts/cts duration */
2758         );
2759         /* NB: beacon's BufLen must be a multiple of 4 bytes */
2760         ath_hal_filltxdesc(ah, ds
2761                 , roundup(m->m_len, 4)          /* buffer length */
2762                 , AH_TRUE                       /* first segment */
2763                 , AH_TRUE                       /* last segment */
2764                 , ds                            /* first descriptor */
2765         );
2766 #if 0
2767         ath_desc_swap(ds);
2768 #endif
2769 #undef USE_SHPREAMBLE
2770 }
2771
2772 static void
2773 ath_beacon_update(struct ieee80211vap *vap, int item)
2774 {
2775         struct ieee80211_beacon_offsets *bo = &ATH_VAP(vap)->av_boff;
2776
2777         setbit(bo->bo_flags, item);
2778 }
2779
2780 /*
2781  * Append the contents of src to dst; both queues
2782  * are assumed to be locked.
2783  */
2784 static void
2785 ath_txqmove(struct ath_txq *dst, struct ath_txq *src)
2786 {
2787         STAILQ_CONCAT(&dst->axq_q, &src->axq_q);
2788         if (src->axq_depth)
2789                 dst->axq_link = src->axq_link;
2790         src->axq_link = NULL;
2791         dst->axq_depth += src->axq_depth;
2792         src->axq_depth = 0;
2793 }
2794
2795 /*
2796  * Transmit a beacon frame at SWBA.  Dynamic updates to the
2797  * frame contents are done as needed and the slot time is
2798  * also adjusted based on current state.
2799  */
2800 static void
2801 ath_beacon_proc(void *arg, int pending)
2802 {
2803         struct ath_softc *sc = arg;
2804         struct ath_hal *ah = sc->sc_ah;
2805         struct ieee80211vap *vap;
2806         struct ath_buf *bf;
2807         int slot, otherant;
2808         uint32_t bfaddr;
2809
2810         DPRINTF(sc, ATH_DEBUG_BEACON_PROC, "%s: pending %u\n",
2811                 __func__, pending);
2812         /*
2813          * Check if the previous beacon has gone out.  If
2814          * not don't try to post another, skip this period
2815          * and wait for the next.  Missed beacons indicate
2816          * a problem and should not occur.  If we miss too
2817          * many consecutive beacons reset the device.
2818          */
2819         if (ath_hal_numtxpending(ah, sc->sc_bhalq) != 0) {
2820                 sc->sc_bmisscount++;
2821                 DPRINTF(sc, ATH_DEBUG_BEACON,
2822                         "%s: missed %u consecutive beacons\n",
2823                         __func__, sc->sc_bmisscount);
2824                 if (sc->sc_bmisscount >= ath_bstuck_threshold)
2825                         taskqueue_enqueue(sc->sc_tq, &sc->sc_bstucktask);
2826                 return;
2827         }
2828         if (sc->sc_bmisscount != 0) {
2829                 DPRINTF(sc, ATH_DEBUG_BEACON,
2830                         "%s: resume beacon xmit after %u misses\n",
2831                         __func__, sc->sc_bmisscount);
2832                 sc->sc_bmisscount = 0;
2833         }
2834
2835         /*
2836          * Stop any current dma before messing with the beacon linkages.
2837          */
2838         if (!ath_hal_stoptxdma(ah, sc->sc_bhalq)) {
2839                 DPRINTF(sc, ATH_DEBUG_ANY,
2840                         "%s: beacon queue %u did not stop?\n",
2841                         __func__, sc->sc_bhalq);
2842         }
2843
2844         if (sc->sc_stagbeacons) {                       /* staggered beacons */
2845                 struct ieee80211com *ic = sc->sc_ifp->if_l2com;
2846                 uint32_t tsftu;
2847
2848                 tsftu = ath_hal_gettsf32(ah) >> 10;
2849                 /* XXX lintval */
2850                 slot = ((tsftu % ic->ic_lintval) * ATH_BCBUF) / ic->ic_lintval;
2851                 vap = sc->sc_bslot[(slot+1) % ATH_BCBUF];
2852                 bfaddr = 0;
2853                 if (vap != NULL && vap->iv_state >= IEEE80211_S_RUN) {
2854                         bf = ath_beacon_generate(sc, vap);
2855                         if (bf != NULL)
2856                                 bfaddr = bf->bf_daddr;
2857                 }
2858         } else {                                        /* burst'd beacons */
2859                 uint32_t *bflink = &bfaddr;
2860
2861                 for (slot = 0; slot < ATH_BCBUF; slot++) {
2862                         vap = sc->sc_bslot[slot];
2863                         if (vap != NULL && vap->iv_state >= IEEE80211_S_RUN) {
2864                                 bf = ath_beacon_generate(sc, vap);
2865                                 if (bf != NULL) {
2866                                         *bflink = bf->bf_daddr;
2867                                         bflink = &bf->bf_desc->ds_link;
2868                                 }
2869                         }
2870                 }
2871                 *bflink = 0;                            /* terminate list */
2872         }
2873
2874         /*
2875          * Handle slot time change when a non-ERP station joins/leaves
2876          * an 11g network.  The 802.11 layer notifies us via callback,
2877          * we mark updateslot, then wait one beacon before effecting
2878          * the change.  This gives associated stations at least one
2879          * beacon interval to note the state change.
2880          */
2881         /* XXX locking */
2882         if (sc->sc_updateslot == UPDATE) {
2883                 sc->sc_updateslot = COMMIT;     /* commit next beacon */
2884                 sc->sc_slotupdate = slot;
2885         } else if (sc->sc_updateslot == COMMIT && sc->sc_slotupdate == slot)
2886                 ath_setslottime(sc);            /* commit change to h/w */
2887
2888         /*
2889          * Check recent per-antenna transmit statistics and flip
2890          * the default antenna if noticeably more frames went out
2891          * on the non-default antenna.
2892          * XXX assumes 2 anntenae
2893          */
2894         if (!sc->sc_diversity && (!sc->sc_stagbeacons || slot == 0)) {
2895                 otherant = sc->sc_defant & 1 ? 2 : 1;
2896                 if (sc->sc_ant_tx[otherant] > sc->sc_ant_tx[sc->sc_defant] + 2)
2897                         ath_setdefantenna(sc, otherant);
2898                 sc->sc_ant_tx[1] = sc->sc_ant_tx[2] = 0;
2899         }
2900
2901         if (bfaddr != 0) {
2902                 /* NB: cabq traffic should already be queued and primed */
2903                 ath_hal_puttxbuf(ah, sc->sc_bhalq, bfaddr);
2904                 sc->sc_stats.ast_be_xmit++;
2905                 ath_hal_txstart(ah, sc->sc_bhalq);
2906         }
2907         /* else no beacon will be generated */
2908 }
2909
2910 static struct ath_buf *
2911 ath_beacon_generate(struct ath_softc *sc, struct ieee80211vap *vap)
2912 {
2913         struct ath_vap *avp = ATH_VAP(vap);
2914         struct ath_txq *cabq = sc->sc_cabq;
2915         struct ath_buf *bf;
2916         struct mbuf *m;
2917         int nmcastq, error;
2918
2919         KASSERT(vap->iv_state >= IEEE80211_S_RUN,
2920             ("not running, state %d", vap->iv_state));
2921         KASSERT(avp->av_bcbuf != NULL, ("no beacon buffer"));
2922
2923         /*
2924          * Update dynamic beacon contents.  If this returns
2925          * non-zero then we need to remap the memory because
2926          * the beacon frame changed size (probably because
2927          * of the TIM bitmap).
2928          */
2929         bf = avp->av_bcbuf;
2930         m = bf->bf_m;
2931         nmcastq = avp->av_mcastq.axq_depth;
2932         if (ieee80211_beacon_update(bf->bf_node, &avp->av_boff, m, nmcastq)) {
2933                 /* XXX too conservative? */
2934                 bus_dmamap_unload(sc->sc_dmat, bf->bf_dmamap);
2935                 error = bus_dmamap_load_mbuf_segment(sc->sc_dmat, bf->bf_dmamap, m,
2936                                              bf->bf_segs, 1, &bf->bf_nseg,
2937                                              BUS_DMA_NOWAIT);
2938                 if (error != 0) {
2939                         if_printf(vap->iv_ifp,
2940                             "%s: bus_dmamap_load_mbuf_segment failed, error %u\n",
2941                             __func__, error);
2942                         return NULL;
2943                 }
2944         }
2945         if ((avp->av_boff.bo_tim[4] & 1) && cabq->axq_depth) {
2946                 DPRINTF(sc, ATH_DEBUG_BEACON,
2947                     "%s: cabq did not drain, mcastq %u cabq %u\n",
2948                     __func__, nmcastq, cabq->axq_depth);
2949                 sc->sc_stats.ast_cabq_busy++;
2950                 if (sc->sc_nvaps > 1 && sc->sc_stagbeacons) {
2951                         /*
2952                          * CABQ traffic from a previous vap is still pending.
2953                          * We must drain the q before this beacon frame goes
2954                          * out as otherwise this vap's stations will get cab
2955                          * frames from a different vap.
2956                          * XXX could be slow causing us to miss DBA
2957                          */
2958                         ath_tx_draintxq(sc, cabq);
2959                 }
2960         }
2961         ath_beacon_setup(sc, bf);
2962         bus_dmamap_sync(sc->sc_dmat, bf->bf_dmamap, BUS_DMASYNC_PREWRITE);
2963
2964         /*
2965          * Enable the CAB queue before the beacon queue to
2966          * insure cab frames are triggered by this beacon.
2967          */
2968         if (avp->av_boff.bo_tim[4] & 1) {
2969                 struct ath_hal *ah = sc->sc_ah;
2970
2971                 /* NB: only at DTIM */
2972                 if (nmcastq) {
2973                         struct ath_buf *bfm;
2974                         int qbusy;
2975
2976                         /*
2977                          * Move frames from the s/w mcast q to the h/w cab q.
2978                          * XXX MORE_DATA bit
2979                          */
2980                         bfm = STAILQ_FIRST(&avp->av_mcastq.axq_q);
2981                         qbusy = ath_hal_txqenabled(ah, cabq->axq_qnum);
2982                         if (qbusy == 0) {
2983                                 if (cabq->axq_link != NULL) {
2984                                         cpu_sfence();
2985                                         *cabq->axq_link = bfm->bf_daddr;
2986                                         cabq->axq_flags |= ATH_TXQ_PUTPENDING;
2987                                 } else {
2988                                         cpu_sfence();
2989                                         ath_hal_puttxbuf(ah, cabq->axq_qnum,
2990                                                 bfm->bf_daddr);
2991                                 }
2992                         } else {
2993                                 if (cabq->axq_link != NULL) {
2994                                         cpu_sfence();
2995                                         *cabq->axq_link = bfm->bf_daddr;
2996                                 }
2997                                 cabq->axq_flags |= ATH_TXQ_PUTPENDING;
2998                         }
2999                         ath_txqmove(cabq, &avp->av_mcastq);
3000
3001                         sc->sc_stats.ast_cabq_xmit += nmcastq;
3002                 }
3003                 /* NB: gated by beacon so safe to start here */
3004                 ath_hal_txstart(ah, cabq->axq_qnum);
3005         }
3006         return bf;
3007 }
3008
3009 static void
3010 ath_beacon_start_adhoc(struct ath_softc *sc, struct ieee80211vap *vap)
3011 {
3012         struct ath_vap *avp = ATH_VAP(vap);
3013         struct ath_hal *ah = sc->sc_ah;
3014         struct ath_buf *bf;
3015         struct mbuf *m;
3016         int error;
3017
3018         KASSERT(avp->av_bcbuf != NULL, ("no beacon buffer"));
3019
3020         /*
3021          * Update dynamic beacon contents.  If this returns
3022          * non-zero then we need to remap the memory because
3023          * the beacon frame changed size (probably because
3024          * of the TIM bitmap).
3025          */
3026         bf = avp->av_bcbuf;
3027         m = bf->bf_m;
3028         if (ieee80211_beacon_update(bf->bf_node, &avp->av_boff, m, 0)) {
3029                 /* XXX too conservative? */
3030                 bus_dmamap_unload(sc->sc_dmat, bf->bf_dmamap);
3031                 error = bus_dmamap_load_mbuf_segment(sc->sc_dmat, bf->bf_dmamap, m,
3032                                              bf->bf_segs, 1, &bf->bf_nseg,
3033                                              BUS_DMA_NOWAIT);
3034                 if (error != 0) {
3035                         if_printf(vap->iv_ifp,
3036                             "%s: bus_dmamap_load_mbuf_segment failed, error %u\n",
3037                             __func__, error);
3038                         return;
3039                 }
3040         }
3041         ath_beacon_setup(sc, bf);
3042         bus_dmamap_sync(sc->sc_dmat, bf->bf_dmamap, BUS_DMASYNC_PREWRITE);
3043
3044         /* NB: caller is known to have already stopped tx dma */
3045         ath_hal_puttxbuf(ah, sc->sc_bhalq, bf->bf_daddr);
3046         ath_hal_txstart(ah, sc->sc_bhalq);
3047 }
3048
3049 /*
3050  * Reset the hardware after detecting beacons have stopped.
3051  */
3052 static void
3053 ath_bstuck_task(void *arg, int pending)
3054 {
3055         struct ath_softc *sc = arg;
3056         struct ifnet *ifp = sc->sc_ifp;
3057
3058         wlan_serialize_enter();
3059         if_printf(ifp, "stuck beacon; resetting (bmiss count %u)\n",
3060                   sc->sc_bmisscount);
3061         sc->sc_stats.ast_bstuck++;
3062         ath_reset(ifp);
3063         wlan_serialize_exit();
3064 }
3065
3066 /*
3067  * Reclaim beacon resources and return buffer to the pool.
3068  */
3069 static void
3070 ath_beacon_return(struct ath_softc *sc, struct ath_buf *bf)
3071 {
3072
3073         if (bf->bf_m != NULL) {
3074                 bus_dmamap_unload(sc->sc_dmat, bf->bf_dmamap);
3075                 m_freem(bf->bf_m);
3076                 bf->bf_m = NULL;
3077         }
3078         if (bf->bf_node != NULL) {
3079                 ieee80211_free_node(bf->bf_node);
3080                 bf->bf_node = NULL;
3081         }
3082         STAILQ_INSERT_TAIL(&sc->sc_bbuf, bf, bf_list);
3083 }
3084
3085 /*
3086  * Reclaim beacon resources.
3087  */
3088 static void
3089 ath_beacon_free(struct ath_softc *sc)
3090 {
3091         struct ath_buf *bf;
3092
3093         STAILQ_FOREACH(bf, &sc->sc_bbuf, bf_list) {
3094                 if (bf->bf_m != NULL) {
3095                         bus_dmamap_unload(sc->sc_dmat, bf->bf_dmamap);
3096                         m_freem(bf->bf_m);
3097                         bf->bf_m = NULL;
3098                 }
3099                 if (bf->bf_node != NULL) {
3100                         ieee80211_free_node(bf->bf_node);
3101                         bf->bf_node = NULL;
3102                 }
3103         }
3104 }
3105
3106 /*
3107  * Configure the beacon and sleep timers.
3108  *
3109  * When operating as an AP this resets the TSF and sets
3110  * up the hardware to notify us when we need to issue beacons.
3111  *
3112  * When operating in station mode this sets up the beacon
3113  * timers according to the timestamp of the last received
3114  * beacon and the current TSF, configures PCF and DTIM
3115  * handling, programs the sleep registers so the hardware
3116  * will wakeup in time to receive beacons, and configures
3117  * the beacon miss handling so we'll receive a BMISS
3118  * interrupt when we stop seeing beacons from the AP
3119  * we've associated with.
3120  */
3121 static void
3122 ath_beacon_config(struct ath_softc *sc, struct ieee80211vap *vap)
3123 {
3124 #define TSF_TO_TU(_h,_l) \
3125         ((((u_int32_t)(_h)) << 22) | (((u_int32_t)(_l)) >> 10))
3126 #define FUDGE   2
3127         struct ath_hal *ah = sc->sc_ah;
3128         struct ieee80211com *ic = sc->sc_ifp->if_l2com;
3129         struct ieee80211_node *ni;
3130         u_int32_t nexttbtt, intval, tsftu;
3131         u_int64_t tsf;
3132
3133         if (vap == NULL)
3134                 vap = TAILQ_FIRST(&ic->ic_vaps);        /* XXX */
3135         ni = vap->iv_bss;
3136
3137         /* extract tstamp from last beacon and convert to TU */
3138         nexttbtt = TSF_TO_TU(LE_READ_4(ni->ni_tstamp.data + 4),
3139                              LE_READ_4(ni->ni_tstamp.data));
3140         if (ic->ic_opmode == IEEE80211_M_HOSTAP ||
3141             ic->ic_opmode == IEEE80211_M_MBSS) {
3142                 /*
3143                  * For multi-bss ap/mesh support beacons are either staggered
3144                  * evenly over N slots or burst together.  For the former
3145                  * arrange for the SWBA to be delivered for each slot.
3146                  * Slots that are not occupied will generate nothing.
3147                  */
3148                 /* NB: the beacon interval is kept internally in TU's */
3149                 intval = ni->ni_intval & HAL_BEACON_PERIOD;
3150                 if (sc->sc_stagbeacons)
3151                         intval /= ATH_BCBUF;
3152         } else {
3153                 /* NB: the beacon interval is kept internally in TU's */
3154                 intval = ni->ni_intval & HAL_BEACON_PERIOD;
3155         }
3156         if (nexttbtt == 0)              /* e.g. for ap mode */
3157                 nexttbtt = intval;
3158         else if (intval)                /* NB: can be 0 for monitor mode */
3159                 nexttbtt = roundup(nexttbtt, intval);
3160         DPRINTF(sc, ATH_DEBUG_BEACON, "%s: nexttbtt %u intval %u (%u)\n",
3161                 __func__, nexttbtt, intval, ni->ni_intval);
3162         if (ic->ic_opmode == IEEE80211_M_STA && !sc->sc_swbmiss) {
3163                 HAL_BEACON_STATE bs;
3164                 int dtimperiod, dtimcount;
3165                 int cfpperiod, cfpcount;
3166
3167                 /*
3168                  * Setup dtim and cfp parameters according to
3169                  * last beacon we received (which may be none).
3170                  */
3171                 dtimperiod = ni->ni_dtim_period;
3172                 if (dtimperiod <= 0)            /* NB: 0 if not known */
3173                         dtimperiod = 1;
3174                 dtimcount = ni->ni_dtim_count;
3175                 if (dtimcount >= dtimperiod)    /* NB: sanity check */
3176                         dtimcount = 0;          /* XXX? */
3177                 cfpperiod = 1;                  /* NB: no PCF support yet */
3178                 cfpcount = 0;
3179                 /*
3180                  * Pull nexttbtt forward to reflect the current
3181                  * TSF and calculate dtim+cfp state for the result.
3182                  */
3183                 tsf = ath_hal_gettsf64(ah);
3184                 tsftu = TSF_TO_TU(tsf>>32, tsf) + FUDGE;
3185                 do {
3186                         nexttbtt += intval;
3187                         if (--dtimcount < 0) {
3188                                 dtimcount = dtimperiod - 1;
3189                                 if (--cfpcount < 0)
3190                                         cfpcount = cfpperiod - 1;
3191                         }
3192                 } while (nexttbtt < tsftu);
3193                 memset(&bs, 0, sizeof(bs));
3194                 bs.bs_intval = intval;
3195                 bs.bs_nexttbtt = nexttbtt;
3196                 bs.bs_dtimperiod = dtimperiod*intval;
3197                 bs.bs_nextdtim = bs.bs_nexttbtt + dtimcount*intval;
3198                 bs.bs_cfpperiod = cfpperiod*bs.bs_dtimperiod;
3199                 bs.bs_cfpnext = bs.bs_nextdtim + cfpcount*bs.bs_dtimperiod;
3200                 bs.bs_cfpmaxduration = 0;
3201 #if 0
3202                 /*
3203                  * The 802.11 layer records the offset to the DTIM
3204                  * bitmap while receiving beacons; use it here to
3205                  * enable h/w detection of our AID being marked in
3206                  * the bitmap vector (to indicate frames for us are
3207                  * pending at the AP).
3208                  * XXX do DTIM handling in s/w to WAR old h/w bugs
3209                  * XXX enable based on h/w rev for newer chips
3210                  */
3211                 bs.bs_timoffset = ni->ni_timoff;
3212 #endif
3213                 /*
3214                  * Calculate the number of consecutive beacons to miss
3215                  * before taking a BMISS interrupt.
3216                  * Note that we clamp the result to at most 10 beacons.
3217                  */
3218                 bs.bs_bmissthreshold = vap->iv_bmissthreshold;
3219                 if (bs.bs_bmissthreshold > 10)
3220                         bs.bs_bmissthreshold = 10;
3221                 else if (bs.bs_bmissthreshold <= 0)
3222                         bs.bs_bmissthreshold = 1;
3223
3224                 /*
3225                  * Calculate sleep duration.  The configuration is
3226                  * given in ms.  We insure a multiple of the beacon
3227                  * period is used.  Also, if the sleep duration is
3228                  * greater than the DTIM period then it makes senses
3229                  * to make it a multiple of that.
3230                  *
3231                  * XXX fixed at 100ms
3232                  */
3233                 bs.bs_sleepduration =
3234                         roundup(IEEE80211_MS_TO_TU(100), bs.bs_intval);
3235                 if (bs.bs_sleepduration > bs.bs_dtimperiod)
3236                         bs.bs_sleepduration = roundup(bs.bs_sleepduration, bs.bs_dtimperiod);
3237
3238                 DPRINTF(sc, ATH_DEBUG_BEACON,
3239                         "%s: tsf %ju tsf:tu %u intval %u nexttbtt %u dtim %u nextdtim %u bmiss %u sleep %u cfp:period %u maxdur %u next %u timoffset %u\n"
3240                         , __func__
3241                         , tsf, tsftu
3242                         , bs.bs_intval
3243                         , bs.bs_nexttbtt
3244                         , bs.bs_dtimperiod
3245                         , bs.bs_nextdtim
3246                         , bs.bs_bmissthreshold
3247                         , bs.bs_sleepduration
3248                         , bs.bs_cfpperiod
3249                         , bs.bs_cfpmaxduration
3250                         , bs.bs_cfpnext
3251                         , bs.bs_timoffset
3252                 );
3253                 ath_hal_intrset(ah, 0);
3254                 ath_hal_beacontimers(ah, &bs);
3255                 sc->sc_imask |= HAL_INT_BMISS;
3256                 ath_hal_intrset(ah, sc->sc_imask);
3257         } else {
3258                 ath_hal_intrset(ah, 0);
3259                 if (nexttbtt == intval)
3260                         intval |= HAL_BEACON_RESET_TSF;
3261                 if (ic->ic_opmode == IEEE80211_M_IBSS) {
3262                         /*
3263                          * In IBSS mode enable the beacon timers but only
3264                          * enable SWBA interrupts if we need to manually
3265                          * prepare beacon frames.  Otherwise we use a
3266                          * self-linked tx descriptor and let the hardware
3267                          * deal with things.
3268                          */
3269                         intval |= HAL_BEACON_ENA;
3270                         if (!sc->sc_hasveol)
3271                                 sc->sc_imask |= HAL_INT_SWBA;
3272                         if ((intval & HAL_BEACON_RESET_TSF) == 0) {
3273                                 /*
3274                                  * Pull nexttbtt forward to reflect
3275                                  * the current TSF.
3276                                  */
3277                                 tsf = ath_hal_gettsf64(ah);
3278                                 tsftu = TSF_TO_TU(tsf>>32, tsf) + FUDGE;
3279                                 do {
3280                                         nexttbtt += intval;
3281                                 } while (nexttbtt < tsftu);
3282                         }
3283                         ath_beaconq_config(sc);
3284                 } else if (ic->ic_opmode == IEEE80211_M_HOSTAP ||
3285                     ic->ic_opmode == IEEE80211_M_MBSS) {
3286                         /*
3287                          * In AP/mesh mode we enable the beacon timers
3288                          * and SWBA interrupts to prepare beacon frames.
3289                          */
3290                         intval |= HAL_BEACON_ENA;
3291                         sc->sc_imask |= HAL_INT_SWBA;   /* beacon prepare */
3292                         ath_beaconq_config(sc);
3293                 }
3294                 ath_hal_beaconinit(ah, nexttbtt, intval);
3295                 sc->sc_bmisscount = 0;
3296                 ath_hal_intrset(ah, sc->sc_imask);
3297                 /*
3298                  * When using a self-linked beacon descriptor in
3299                  * ibss mode load it once here.
3300                  */
3301                 if (ic->ic_opmode == IEEE80211_M_IBSS && sc->sc_hasveol)
3302                         ath_beacon_start_adhoc(sc, vap);
3303         }
3304         sc->sc_syncbeacon = 0;
3305 #undef FUDGE
3306 #undef TSF_TO_TU
3307 }
3308
3309 static void
3310 ath_load_cb(void *arg, bus_dma_segment_t *segs, int nsegs, int error)
3311 {
3312         bus_addr_t *paddr = (bus_addr_t*) arg;
3313         KASSERT(error == 0, ("error %u on bus_dma callback", error));
3314         *paddr = segs->ds_addr;
3315 }
3316
3317 static int
3318 ath_descdma_setup(struct ath_softc *sc,
3319         struct ath_descdma *dd, ath_bufhead *head,
3320         const char *name, int nbuf, int ndesc)
3321 {
3322 #define DS2PHYS(_dd, _ds) \
3323         ((_dd)->dd_desc_paddr + ((caddr_t)(_ds) - (caddr_t)(_dd)->dd_desc))
3324         struct ifnet *ifp = sc->sc_ifp;
3325         struct ath_desc *ds;
3326         struct ath_buf *bf;
3327         int i, bsize, error;
3328
3329         DPRINTF(sc, ATH_DEBUG_RESET, "%s: %s DMA: %u buffers %u desc/buf\n",
3330             __func__, name, nbuf, ndesc);
3331
3332         dd->dd_name = name;
3333         dd->dd_desc_len = sizeof(struct ath_desc) * nbuf * ndesc;
3334
3335         /*
3336          * Setup DMA descriptor area.
3337          */
3338         error = bus_dma_tag_create(dd->dd_dmat, /* parent */
3339                        PAGE_SIZE, 0,            /* alignment, bounds */
3340                        BUS_SPACE_MAXADDR_32BIT, /* lowaddr */
3341                        BUS_SPACE_MAXADDR,       /* highaddr */
3342                        NULL, NULL,              /* filter, filterarg */
3343                        dd->dd_desc_len,         /* maxsize */
3344                        1,                       /* nsegments */
3345                        dd->dd_desc_len,         /* maxsegsize */
3346                        BUS_DMA_ALLOCNOW,        /* flags */
3347                        &dd->dd_dmat);
3348         if (error != 0) {
3349                 if_printf(ifp, "cannot allocate %s DMA tag\n", dd->dd_name);
3350                 return error;
3351         }
3352
3353         /* allocate descriptors */
3354         error = bus_dmamap_create(dd->dd_dmat, BUS_DMA_NOWAIT, &dd->dd_dmamap);
3355         if (error != 0) {
3356                 if_printf(ifp, "unable to create dmamap for %s descriptors, "
3357                         "error %u\n", dd->dd_name, error);
3358                 goto fail0;
3359         }
3360
3361         error = bus_dmamem_alloc(dd->dd_dmat, (void**) &dd->dd_desc,
3362                                  BUS_DMA_NOWAIT | BUS_DMA_COHERENT, 
3363                                  &dd->dd_dmamap);
3364         if (error != 0) {
3365                 if_printf(ifp, "unable to alloc memory for %u %s descriptors, "
3366                         "error %u\n", nbuf * ndesc, dd->dd_name, error);
3367                 goto fail1;
3368         }
3369
3370         error = bus_dmamap_load(dd->dd_dmat, dd->dd_dmamap,
3371                                 dd->dd_desc, dd->dd_desc_len,
3372                                 ath_load_cb, &dd->dd_desc_paddr,
3373                                 BUS_DMA_NOWAIT);
3374         if (error != 0) {
3375                 if_printf(ifp, "unable to map %s descriptors, error %u\n",
3376                         dd->dd_name, error);
3377                 goto fail2;
3378         }
3379
3380         ds = dd->dd_desc;
3381         DPRINTF(sc, ATH_DEBUG_RESET, "%s: %s DMA map: %p (%lu) -> %p (%lu)\n",
3382             __func__, dd->dd_name, ds, (u_long) dd->dd_desc_len,
3383             (caddr_t) dd->dd_desc_paddr, /*XXX*/ (u_long) dd->dd_desc_len);
3384
3385         /* allocate rx buffers */
3386         bsize = sizeof(struct ath_buf) * nbuf;
3387         bf = kmalloc(bsize, M_ATHDEV, M_INTWAIT | M_ZERO);
3388         dd->dd_bufptr = bf;
3389
3390         STAILQ_INIT(head);
3391         for (i = 0; i < nbuf; i++, bf++, ds += ndesc) {
3392                 bf->bf_desc = ds;
3393                 bf->bf_daddr = DS2PHYS(dd, ds);
3394                 error = bus_dmamap_create(sc->sc_dmat, BUS_DMA_NOWAIT,
3395                                 &bf->bf_dmamap);
3396                 if (error != 0) {
3397                         if_printf(ifp, "unable to create dmamap for %s "
3398                                 "buffer %u, error %u\n", dd->dd_name, i, error);
3399                         ath_descdma_cleanup(sc, dd, head);
3400                         return error;
3401                 }
3402                 STAILQ_INSERT_TAIL(head, bf, bf_list);
3403         }
3404         return 0;
3405 fail2:
3406         bus_dmamem_free(dd->dd_dmat, dd->dd_desc, dd->dd_dmamap);
3407 fail1:
3408         bus_dmamap_destroy(dd->dd_dmat, dd->dd_dmamap);
3409 fail0:
3410         bus_dma_tag_destroy(dd->dd_dmat);
3411         memset(dd, 0, sizeof(*dd));
3412         return error;
3413 #undef DS2PHYS
3414 }
3415
3416 static void
3417 ath_descdma_cleanup(struct ath_softc *sc,
3418         struct ath_descdma *dd, ath_bufhead *head)
3419 {
3420         struct ath_buf *bf;
3421         struct ieee80211_node *ni;
3422
3423         bus_dmamap_unload(dd->dd_dmat, dd->dd_dmamap);
3424         bus_dmamem_free(dd->dd_dmat, dd->dd_desc, dd->dd_dmamap);
3425         bus_dmamap_destroy(dd->dd_dmat, dd->dd_dmamap);
3426         bus_dma_tag_destroy(dd->dd_dmat);
3427
3428         STAILQ_FOREACH(bf, head, bf_list) {
3429                 if (bf->bf_m) {
3430                         m_freem(bf->bf_m);
3431                         bf->bf_m = NULL;
3432                 }
3433                 if (bf->bf_dmamap != NULL) {
3434                         bus_dmamap_destroy(sc->sc_dmat, bf->bf_dmamap);
3435                         bf->bf_dmamap = NULL;
3436                 }
3437                 ni = bf->bf_node;
3438                 bf->bf_node = NULL;
3439                 if (ni != NULL) {
3440                         /*
3441                          * Reclaim node reference.
3442                          */
3443                         ieee80211_free_node(ni);
3444                 }
3445         }
3446
3447         STAILQ_INIT(head);
3448         kfree(dd->dd_bufptr, M_ATHDEV);
3449         memset(dd, 0, sizeof(*dd));
3450 }
3451
3452 static int
3453 ath_desc_alloc(struct ath_softc *sc)
3454 {
3455         int error;
3456
3457         error = ath_descdma_setup(sc, &sc->sc_rxdma, &sc->sc_rxbuf,
3458                         "rx", ath_rxbuf, 1);
3459         if (error != 0)
3460                 return error;
3461
3462         error = ath_descdma_setup(sc, &sc->sc_txdma, &sc->sc_txbuf,
3463                         "tx", ath_txbuf, ATH_TXDESC);
3464         if (error != 0) {
3465                 ath_descdma_cleanup(sc, &sc->sc_rxdma, &sc->sc_rxbuf);
3466                 return error;
3467         }
3468
3469         error = ath_descdma_setup(sc, &sc->sc_bdma, &sc->sc_bbuf,
3470                         "beacon", ATH_BCBUF, 1);
3471         if (error != 0) {
3472                 ath_descdma_cleanup(sc, &sc->sc_txdma, &sc->sc_txbuf);
3473                 ath_descdma_cleanup(sc, &sc->sc_rxdma, &sc->sc_rxbuf);
3474                 return error;
3475         }
3476         return 0;
3477 }
3478
3479 static void
3480 ath_desc_free(struct ath_softc *sc)
3481 {
3482
3483         if (sc->sc_bdma.dd_desc_len != 0)
3484                 ath_descdma_cleanup(sc, &sc->sc_bdma, &sc->sc_bbuf);
3485         if (sc->sc_txdma.dd_desc_len != 0)
3486                 ath_descdma_cleanup(sc, &sc->sc_txdma, &sc->sc_txbuf);
3487         if (sc->sc_rxdma.dd_desc_len != 0)
3488                 ath_descdma_cleanup(sc, &sc->sc_rxdma, &sc->sc_rxbuf);
3489 }
3490
3491 static struct ieee80211_node *
3492 ath_node_alloc(struct ieee80211vap *vap, const uint8_t mac[IEEE80211_ADDR_LEN])
3493 {
3494         struct ieee80211com *ic = vap->iv_ic;
3495         struct ath_softc *sc = ic->ic_ifp->if_softc;
3496         const size_t space = sizeof(struct ath_node) + sc->sc_rc->arc_space;
3497         struct ath_node *an;
3498
3499         an = kmalloc(space, M_80211_NODE, M_INTWAIT|M_ZERO);
3500         ath_rate_node_init(sc, an);
3501
3502         DPRINTF(sc, ATH_DEBUG_NODE, "%s: an %p\n", __func__, an);
3503         return &an->an_node;
3504 }
3505
3506 static void
3507 ath_node_free(struct ieee80211_node *ni)
3508 {
3509         struct ieee80211com *ic = ni->ni_ic;
3510         struct ath_softc *sc = ic->ic_ifp->if_softc;
3511
3512         DPRINTF(sc, ATH_DEBUG_NODE, "%s: ni %p\n", __func__, ni);
3513
3514         ath_rate_node_cleanup(sc, ATH_NODE(ni));
3515         sc->sc_node_free(ni);
3516 }
3517
3518 static void
3519 ath_node_getsignal(const struct ieee80211_node *ni, int8_t *rssi, int8_t *noise)
3520 {
3521         struct ieee80211com *ic = ni->ni_ic;
3522         struct ath_softc *sc = ic->ic_ifp->if_softc;
3523         struct ath_hal *ah = sc->sc_ah;
3524
3525         *rssi = ic->ic_node_getrssi(ni);
3526         if (ni->ni_chan != IEEE80211_CHAN_ANYC)
3527                 *noise = ath_hal_getchannoise(ah, ni->ni_chan);
3528         else
3529                 *noise = -95;           /* nominally correct */
3530 }
3531
3532 static int
3533 ath_rxbuf_init(struct ath_softc *sc, struct ath_buf *bf)
3534 {
3535         struct ath_hal *ah = sc->sc_ah;
3536         int error;
3537         struct mbuf *m;
3538         struct ath_desc *ds;
3539
3540         m = bf->bf_m;
3541         if (m == NULL) {
3542                 /*
3543                  * NB: by assigning a page to the rx dma buffer we
3544                  * implicitly satisfy the Atheros requirement that
3545                  * this buffer be cache-line-aligned and sized to be
3546                  * multiple of the cache line size.  Not doing this
3547                  * causes weird stuff to happen (for the 5210 at least).
3548                  */
3549                 m = m_getcl(MB_WAIT, MT_DATA, M_PKTHDR);
3550                 if (m == NULL) {
3551                         kprintf("ath_rxbuf_init: no mbuf\n");
3552                         DPRINTF(sc, ATH_DEBUG_ANY,
3553                                 "%s: no mbuf/cluster\n", __func__);
3554                         sc->sc_stats.ast_rx_nombuf++;
3555                         return ENOMEM;
3556                 }
3557                 m->m_pkthdr.len = m->m_len = m->m_ext.ext_size;
3558
3559                 error = bus_dmamap_load_mbuf_segment(sc->sc_dmat,
3560                                              bf->bf_dmamap, m,
3561                                              bf->bf_segs, 1, &bf->bf_nseg,
3562                                              BUS_DMA_NOWAIT);
3563                 if (error != 0) {
3564                         DPRINTF(sc, ATH_DEBUG_ANY,
3565                             "%s: bus_dmamap_load_mbuf_segment failed; error %d\n",
3566                             __func__, error);
3567                         sc->sc_stats.ast_rx_busdma++;
3568                         m_freem(m);
3569                         return error;
3570                 }
3571                 KASSERT(bf->bf_nseg == 1,
3572                         ("multi-segment packet; nseg %u", bf->bf_nseg));
3573                 bf->bf_m = m;
3574         }
3575         bus_dmamap_sync(sc->sc_dmat, bf->bf_dmamap, BUS_DMASYNC_PREREAD);
3576
3577         /*
3578          * Setup descriptors.  For receive we always terminate
3579          * the descriptor list with a self-linked entry so we'll
3580          * not get overrun under high load (as can happen with a
3581          * 5212 when ANI processing enables PHY error frames).
3582          *
3583          * To insure the last descriptor is self-linked we create
3584          * each descriptor as self-linked and add it to the end.  As
3585          * each additional descriptor is added the previous self-linked
3586          * entry is ``fixed'' naturally.  This should be safe even
3587          * if DMA is happening.  When processing RX interrupts we
3588          * never remove/process the last, self-linked, entry on the
3589          * descriptor list.  This insures the hardware always has
3590          * someplace to write a new frame.
3591          */
3592         ds = bf->bf_desc;
3593         ds->ds_link = bf->bf_daddr;     /* link to self */
3594         ds->ds_data = bf->bf_segs[0].ds_addr;
3595         ath_hal_setuprxdesc(ah, ds
3596                 , m->m_len              /* buffer size */
3597                 , 0
3598         );
3599
3600         if (sc->sc_rxlink != NULL)
3601                 *sc->sc_rxlink = bf->bf_daddr;
3602         sc->sc_rxlink = &ds->ds_link;
3603         return 0;
3604 }
3605
3606 /*
3607  * Extend 15-bit time stamp from rx descriptor to
3608  * a full 64-bit TSF using the specified TSF.
3609  */
3610 static __inline u_int64_t
3611 ath_extend_tsf(u_int32_t rstamp, u_int64_t tsf)
3612 {
3613         if ((tsf & 0x7fff) < rstamp)
3614                 tsf -= 0x8000;
3615         return ((tsf &~ 0x7fff) | rstamp);
3616 }
3617
3618 /*
3619  * Intercept management frames to collect beacon rssi data
3620  * and to do ibss merges.
3621  */
3622 static void
3623 ath_recv_mgmt(struct ieee80211_node *ni, struct mbuf *m,
3624         int subtype, int rssi, int nf)
3625 {
3626         struct ieee80211vap *vap = ni->ni_vap;
3627         struct ath_softc *sc = vap->iv_ic->ic_ifp->if_softc;
3628
3629         /*
3630          * Call up first so subsequent work can use information
3631          * potentially stored in the node (e.g. for ibss merge).
3632          */
3633         ATH_VAP(vap)->av_recv_mgmt(ni, m, subtype, rssi, nf);
3634         switch (subtype) {
3635         case IEEE80211_FC0_SUBTYPE_BEACON:
3636                 /* update rssi statistics for use by the hal */
3637                 ATH_RSSI_LPF(sc->sc_halstats.ns_avgbrssi, rssi);
3638                 if (sc->sc_syncbeacon &&
3639                     ni == vap->iv_bss && vap->iv_state == IEEE80211_S_RUN) {
3640                         /*
3641                          * Resync beacon timers using the tsf of the beacon
3642                          * frame we just received.
3643                          */
3644                         ath_beacon_config(sc, vap);
3645                 }
3646                 /* fall thru... */
3647         case IEEE80211_FC0_SUBTYPE_PROBE_RESP:
3648                 if (vap->iv_opmode == IEEE80211_M_IBSS &&
3649                     vap->iv_state == IEEE80211_S_RUN) {
3650                         uint32_t rstamp = sc->sc_lastrs->rs_tstamp;
3651                         u_int64_t tsf = ath_extend_tsf(rstamp,
3652                                 ath_hal_gettsf64(sc->sc_ah));
3653                         /*
3654                          * Handle ibss merge as needed; check the tsf on the
3655                          * frame before attempting the merge.  The 802.11 spec
3656                          * says the station should change it's bssid to match
3657                          * the oldest station with the same ssid, where oldest
3658                          * is determined by the tsf.  Note that hardware
3659                          * reconfiguration happens through callback to
3660                          * ath_newstate as the state machine will go from
3661                          * RUN -> RUN when this happens.
3662                          */
3663                         if (le64toh(ni->ni_tstamp.tsf) >= tsf) {
3664                                 DPRINTF(sc, ATH_DEBUG_STATE,
3665                                     "ibss merge, rstamp %u tsf %ju "
3666                                     "tstamp %ju\n", rstamp, (uintmax_t)tsf,
3667                                     (uintmax_t)ni->ni_tstamp.tsf);
3668                                 (void) ieee80211_ibss_merge(ni);
3669                         }
3670                 }
3671                 break;
3672         }
3673 }
3674
3675 /*
3676  * Set the default antenna.
3677  */
3678 static void
3679 ath_setdefantenna(struct ath_softc *sc, u_int antenna)
3680 {
3681         struct ath_hal *ah = sc->sc_ah;
3682
3683         /* XXX block beacon interrupts */
3684         ath_hal_setdefantenna(ah, antenna);
3685         if (sc->sc_defant != antenna)
3686                 sc->sc_stats.ast_ant_defswitch++;
3687         sc->sc_defant = antenna;
3688         sc->sc_rxotherant = 0;
3689 }
3690
3691 static void
3692 ath_rx_tap(struct ifnet *ifp, struct mbuf *m,
3693         const struct ath_rx_status *rs, u_int64_t tsf, int16_t nf)
3694 {
3695 #define CHAN_HT20       htole32(IEEE80211_CHAN_HT20)
3696 #define CHAN_HT40U      htole32(IEEE80211_CHAN_HT40U)
3697 #define CHAN_HT40D      htole32(IEEE80211_CHAN_HT40D)
3698 #define CHAN_HT         (CHAN_HT20|CHAN_HT40U|CHAN_HT40D)
3699         struct ath_softc *sc = ifp->if_softc;
3700         const HAL_RATE_TABLE *rt;
3701         uint8_t rix;
3702
3703         rt = sc->sc_currates;
3704         KASSERT(rt != NULL, ("no rate table, mode %u", sc->sc_curmode));
3705         rix = rt->rateCodeToIndex[rs->rs_rate];
3706         sc->sc_rx_th.wr_rate = sc->sc_hwmap[rix].ieeerate;
3707         sc->sc_rx_th.wr_flags = sc->sc_hwmap[rix].rxflags;
3708 #ifdef AH_SUPPORT_AR5416
3709         sc->sc_rx_th.wr_chan_flags &= ~CHAN_HT;
3710         if (sc->sc_rx_th.wr_rate & IEEE80211_RATE_MCS) {        /* HT rate */
3711                 struct ieee80211com *ic = ifp->if_l2com;
3712
3713                 if ((rs->rs_flags & HAL_RX_2040) == 0)
3714                         sc->sc_rx_th.wr_chan_flags |= CHAN_HT20;
3715                 else if (IEEE80211_IS_CHAN_HT40U(ic->ic_curchan))
3716                         sc->sc_rx_th.wr_chan_flags |= CHAN_HT40U;
3717                 else
3718                         sc->sc_rx_th.wr_chan_flags |= CHAN_HT40D;
3719                 if ((rs->rs_flags & HAL_RX_GI) == 0)
3720                         sc->sc_rx_th.wr_flags |= IEEE80211_RADIOTAP_F_SHORTGI;
3721         }
3722 #endif
3723         sc->sc_rx_th.wr_tsf = htole64(ath_extend_tsf(rs->rs_tstamp, tsf));
3724         if (rs->rs_status & HAL_RXERR_CRC)
3725                 sc->sc_rx_th.wr_flags |= IEEE80211_RADIOTAP_F_BADFCS;
3726         /* XXX propagate other error flags from descriptor */
3727         sc->sc_rx_th.wr_antnoise = nf;
3728         sc->sc_rx_th.wr_antsignal = nf + rs->rs_rssi;
3729         sc->sc_rx_th.wr_antenna = rs->rs_antenna;
3730 #undef CHAN_HT
3731 #undef CHAN_HT20
3732 #undef CHAN_HT40U
3733 #undef CHAN_HT40D
3734 }
3735
3736 static void
3737 ath_handle_micerror(struct ieee80211com *ic,
3738         struct ieee80211_frame *wh, int keyix)
3739 {
3740         struct ieee80211_node *ni;
3741
3742         /* XXX recheck MIC to deal w/ chips that lie */
3743         /* XXX discard MIC errors on !data frames */
3744         ni = ieee80211_find_rxnode(ic, (const struct ieee80211_frame_min *) wh);
3745         if (ni != NULL) {
3746                 ieee80211_notify_michael_failure(ni->ni_vap, wh, keyix);
3747                 ieee80211_free_node(ni);
3748         }
3749 }
3750
3751 static void
3752 ath_rx_task(void *arg, int npending)
3753 {
3754 #define PA2DESC(_sc, _pa) \
3755         ((struct ath_desc *)((caddr_t)(_sc)->sc_rxdma.dd_desc + \
3756                 ((_pa) - (_sc)->sc_rxdma.dd_desc_paddr)))
3757         struct ath_softc *sc = arg;
3758         struct ath_buf *bf;
3759         struct ifnet *ifp;
3760         struct ieee80211com *ic;
3761         struct ath_hal *ah;
3762         struct ath_desc *ds;
3763         struct ath_rx_status *rs;
3764         struct mbuf *m;
3765         struct ieee80211_node *ni;
3766         int len, type, ngood;
3767         u_int phyerr;
3768         HAL_STATUS status;
3769         int16_t nf;
3770         u_int64_t tsf;
3771
3772         wlan_serialize_enter();
3773         ifp = sc->sc_ifp;
3774         ic = ifp->if_l2com;
3775         ah = sc->sc_ah;
3776
3777         DPRINTF(sc, ATH_DEBUG_RX_PROC, "%s: pending %u\n", __func__, npending);
3778         ngood = 0;
3779         nf = ath_hal_getchannoise(ah, sc->sc_curchan);
3780         sc->sc_stats.ast_rx_noise = nf;
3781         tsf = ath_hal_gettsf64(ah);
3782         do {
3783                 bf = STAILQ_FIRST(&sc->sc_rxbuf);
3784                 if (bf == NULL) {               /* NB: shouldn't happen */
3785                         if_printf(ifp, "%s: no buffer!\n", __func__);
3786                         break;
3787                 }
3788                 m = bf->bf_m;
3789                 if (m == NULL) {                /* NB: shouldn't happen */
3790                         /*
3791                          * If mbuf allocation failed previously there
3792                          * will be no mbuf; try again to re-populate it.
3793                          */ 
3794                         /* XXX make debug msg */
3795                         if_printf(ifp, "%s: no mbuf!\n", __func__);
3796                         STAILQ_REMOVE_HEAD(&sc->sc_rxbuf, bf_list);
3797                         goto rx_next;
3798                 }
3799                 ds = bf->bf_desc;
3800                 if (ds->ds_link == bf->bf_daddr) {
3801                         /* NB: never process the self-linked entry at the end */
3802                         break;
3803                 }
3804                 /* XXX sync descriptor memory */
3805                 /*
3806                  * Must provide the virtual address of the current
3807                  * descriptor, the physical address, and the virtual
3808                  * address of the next descriptor in the h/w chain.
3809                  * This allows the HAL to look ahead to see if the
3810                  * hardware is done with a descriptor by checking the
3811                  * done bit in the following descriptor and the address
3812                  * of the current descriptor the DMA engine is working
3813                  * on.  All this is necessary because of our use of
3814                  * a self-linked list to avoid rx overruns.
3815                  */
3816                 rs = &bf->bf_status.ds_rxstat;
3817                 status = ath_hal_rxprocdesc(ah, ds,
3818                                 bf->bf_daddr, PA2DESC(sc, ds->ds_link), rs);
3819 #ifdef ATH_DEBUG
3820                 if (sc->sc_debug & ATH_DEBUG_RECV_DESC)
3821                         ath_printrxbuf(sc, bf, 0, status == HAL_OK);
3822 #endif
3823                 if (status == HAL_EINPROGRESS)
3824                         break;
3825                 STAILQ_REMOVE_HEAD(&sc->sc_rxbuf, bf_list);
3826                 if (rs->rs_status != 0) {
3827                         if (rs->rs_status & HAL_RXERR_CRC)
3828                                 sc->sc_stats.ast_rx_crcerr++;
3829                         if (rs->rs_status & HAL_RXERR_FIFO)
3830                                 sc->sc_stats.ast_rx_fifoerr++;
3831                         if (rs->rs_status & HAL_RXERR_PHY) {
3832                                 sc->sc_stats.ast_rx_phyerr++;
3833                                 phyerr = rs->rs_phyerr & 0x1f;
3834                                 sc->sc_stats.ast_rx_phy[phyerr]++;
3835                                 goto rx_error;  /* NB: don't count in ierrors */
3836                         }
3837                         if (rs->rs_status & HAL_RXERR_DECRYPT) {
3838                                 /*
3839                                  * Decrypt error.  If the error occurred
3840                                  * because there was no hardware key, then
3841                                  * let the frame through so the upper layers
3842                                  * can process it.  This is necessary for 5210
3843                                  * parts which have no way to setup a ``clear''
3844                                  * key cache entry.
3845                                  *
3846                                  * XXX do key cache faulting
3847                                  */
3848                                 if (rs->rs_keyix == HAL_RXKEYIX_INVALID)
3849                                         goto rx_accept;
3850                                 sc->sc_stats.ast_rx_badcrypt++;
3851                         }
3852                         if (rs->rs_status & HAL_RXERR_MIC) {
3853                                 sc->sc_stats.ast_rx_badmic++;
3854                                 /*
3855                                  * Do minimal work required to hand off
3856                                  * the 802.11 header for notification.
3857                                  */
3858                                 /* XXX frag's and qos frames */
3859                                 len = rs->rs_datalen;
3860                                 if (len >= sizeof (struct ieee80211_frame)) {
3861                                         bus_dmamap_sync(sc->sc_dmat,
3862                                             bf->bf_dmamap,
3863                                             BUS_DMASYNC_POSTREAD);
3864                                         ath_handle_micerror(ic, 
3865                                             mtod(m, struct ieee80211_frame *),
3866                                             sc->sc_splitmic ?
3867                                                 rs->rs_keyix-32 : rs->rs_keyix);
3868                                 }
3869                         }
3870                         ifp->if_ierrors++;
3871 rx_error:
3872                         /*
3873                          * Cleanup any pending partial frame.
3874                          */
3875                         if (sc->sc_rxpending != NULL) {
3876                                 m_freem(sc->sc_rxpending);
3877                                 sc->sc_rxpending = NULL;
3878                         }
3879                         /*
3880                          * When a tap is present pass error frames
3881                          * that have been requested.  By default we
3882                          * pass decrypt+mic errors but others may be
3883                          * interesting (e.g. crc).
3884                          */
3885                         if (ieee80211_radiotap_active(ic) &&
3886                             (rs->rs_status & sc->sc_monpass)) {
3887                                 bus_dmamap_sync(sc->sc_dmat, bf->bf_dmamap,
3888                                     BUS_DMASYNC_POSTREAD);
3889                                 /* NB: bpf needs the mbuf length setup */
3890                                 len = rs->rs_datalen;
3891                                 m->m_pkthdr.len = m->m_len = len;
3892                                 ath_rx_tap(ifp, m, rs, tsf, nf);
3893                                 ieee80211_radiotap_rx_all(ic, m);
3894                         }
3895                         /* XXX pass MIC errors up for s/w reclaculation */
3896                         goto rx_next;
3897                 }
3898 rx_accept:
3899                 /*
3900                  * Sync and unmap the frame.  At this point we're
3901                  * committed to passing the mbuf somewhere so clear
3902                  * bf_m; this means a new mbuf must be allocated
3903                  * when the rx descriptor is setup again to receive
3904                  * another frame.
3905                  */
3906                 bus_dmamap_sync(sc->sc_dmat, bf->bf_dmamap,
3907                     BUS_DMASYNC_POSTREAD);
3908                 bus_dmamap_unload(sc->sc_dmat, bf->bf_dmamap);
3909                 bf->bf_m = NULL;
3910
3911                 len = rs->rs_datalen;
3912                 m->m_len = len;
3913
3914                 if (rs->rs_more) {
3915                         /*
3916                          * Frame spans multiple descriptors; save
3917                          * it for the next completed descriptor, it
3918                          * will be used to construct a jumbogram.
3919                          */
3920                         if (sc->sc_rxpending != NULL) {
3921                                 /* NB: max frame size is currently 2 clusters */
3922                                 sc->sc_stats.ast_rx_toobig++;
3923                                 m_freem(sc->sc_rxpending);
3924                         }
3925                         m->m_pkthdr.rcvif = ifp;
3926                         m->m_pkthdr.len = len;
3927                         sc->sc_rxpending = m;
3928                         goto rx_next;
3929                 } else if (sc->sc_rxpending != NULL) {
3930                         /*
3931                          * This is the second part of a jumbogram,
3932                          * chain it to the first mbuf, adjust the
3933                          * frame length, and clear the rxpending state.
3934                          */
3935                         sc->sc_rxpending->m_next = m;
3936                         sc->sc_rxpending->m_pkthdr.len += len;
3937                         m = sc->sc_rxpending;
3938                         sc->sc_rxpending = NULL;
3939                 } else {
3940                         /*
3941                          * Normal single-descriptor receive; setup
3942                          * the rcvif and packet length.
3943                          */
3944                         m->m_pkthdr.rcvif = ifp;
3945                         m->m_pkthdr.len = len;
3946                 }
3947
3948                 ifp->if_ipackets++;
3949                 sc->sc_stats.ast_ant_rx[rs->rs_antenna]++;
3950
3951                 /*
3952                  * Populate the rx status block.  When there are bpf
3953                  * listeners we do the additional work to provide
3954                  * complete status.  Otherwise we fill in only the
3955                  * material required by ieee80211_input.  Note that
3956                  * noise setting is filled in above.
3957                  */
3958                 if (ieee80211_radiotap_active(ic))
3959                         ath_rx_tap(ifp, m, rs, tsf, nf);
3960
3961                 /*
3962                  * From this point on we assume the frame is at least
3963                  * as large as ieee80211_frame_min; verify that.
3964                  */
3965                 if (len < IEEE80211_MIN_LEN) {
3966                         if (!ieee80211_radiotap_active(ic)) {
3967                                 DPRINTF(sc, ATH_DEBUG_RECV,
3968                                     "%s: short packet %d\n", __func__, len);
3969                                 sc->sc_stats.ast_rx_tooshort++;
3970                         } else {
3971                                 /* NB: in particular this captures ack's */
3972                                 ieee80211_radiotap_rx_all(ic, m);
3973                         }
3974                         m_freem(m);
3975                         goto rx_next;
3976                 }
3977
3978                 if (IFF_DUMPPKTS(sc, ATH_DEBUG_RECV)) {
3979                         const HAL_RATE_TABLE *rt = sc->sc_currates;
3980                         uint8_t rix = rt->rateCodeToIndex[rs->rs_rate];
3981
3982                         ieee80211_dump_pkt(ic, mtod(m, caddr_t), len,
3983                             sc->sc_hwmap[rix].ieeerate, rs->rs_rssi);
3984                 }
3985
3986                 m_adj(m, -IEEE80211_CRC_LEN);
3987
3988                 /*
3989                  * Locate the node for sender, track state, and then
3990                  * pass the (referenced) node up to the 802.11 layer
3991                  * for its use.
3992                  */
3993                 ni = ieee80211_find_rxnode_withkey(ic,
3994                         mtod(m, const struct ieee80211_frame_min *),
3995                         rs->rs_keyix == HAL_RXKEYIX_INVALID ?
3996                                 IEEE80211_KEYIX_NONE : rs->rs_keyix);
3997                 if (ni != NULL) {
3998                         /*
3999                          * Sending station is known, dispatch directly.
4000                          */
4001                         sc->sc_lastrs = rs;
4002                         type = ieee80211_input(ni, m, rs->rs_rssi, nf);
4003                         ieee80211_free_node(ni);
4004                         /*
4005                          * Arrange to update the last rx timestamp only for
4006                          * frames from our ap when operating in station mode.
4007                          * This assumes the rx key is always setup when
4008                          * associated.
4009                          */
4010                         if (ic->ic_opmode == IEEE80211_M_STA &&
4011                             rs->rs_keyix != HAL_RXKEYIX_INVALID)
4012                                 ngood++;
4013                 } else {
4014                         type = ieee80211_input_all(ic, m, rs->rs_rssi, nf);
4015                 }
4016                 /*
4017                  * Track rx rssi and do any rx antenna management.
4018                  */
4019                 ATH_RSSI_LPF(sc->sc_halstats.ns_avgrssi, rs->rs_rssi);
4020                 if (sc->sc_diversity) {
4021                         /*
4022                          * When using fast diversity, change the default rx
4023                          * antenna if diversity chooses the other antenna 3
4024                          * times in a row.
4025                          */
4026                         if (sc->sc_defant != rs->rs_antenna) {
4027                                 if (++sc->sc_rxotherant >= 3)
4028                                         ath_setdefantenna(sc, rs->rs_antenna);
4029                         } else
4030                                 sc->sc_rxotherant = 0;
4031                 }
4032                 if (sc->sc_softled) {
4033                         /*
4034                          * Blink for any data frame.  Otherwise do a
4035                          * heartbeat-style blink when idle.  The latter
4036                          * is mainly for station mode where we depend on
4037                          * periodic beacon frames to trigger the poll event.
4038                          */
4039                         if (type == IEEE80211_FC0_TYPE_DATA) {
4040                                 const HAL_RATE_TABLE *rt = sc->sc_currates;
4041                                 ath_led_event(sc, 
4042                                     rt->rateCodeToIndex[rs->rs_rate]);
4043                         } else if (ticks - sc->sc_ledevent >= sc->sc_ledidle)
4044                                 ath_led_event(sc, 0);
4045                 }
4046 rx_next:
4047                 STAILQ_INSERT_TAIL(&sc->sc_rxbuf, bf, bf_list);
4048         } while (ath_rxbuf_init(sc, bf) == 0);
4049
4050         /* rx signal state monitoring */
4051         ath_hal_rxmonitor(ah, &sc->sc_halstats, sc->sc_curchan);
4052         if (ngood)
4053                 sc->sc_lastrx = tsf;
4054
4055         if (!ifq_is_oactive(&ifp->if_snd)) {
4056 #ifdef IEEE80211_SUPPORT_SUPERG
4057                 ieee80211_ff_age_all(ic, 100);
4058 #endif
4059                 if (!ifq_is_empty(&ifp->if_snd))
4060                         ath_start(ifp);
4061         }
4062         wlan_serialize_exit();
4063 #undef PA2DESC
4064 }
4065
4066 static void
4067 ath_txq_init(struct ath_softc *sc, struct ath_txq *txq, int qnum)
4068 {
4069         txq->axq_qnum = qnum;
4070         txq->axq_ac = 0;
4071         txq->axq_depth = 0;
4072         txq->axq_intrcnt = 0;
4073         txq->axq_link = NULL;
4074         STAILQ_INIT(&txq->axq_q);
4075 }
4076
4077 /*
4078  * Setup a h/w transmit queue.
4079  */
4080 static struct ath_txq *
4081 ath_txq_setup(struct ath_softc *sc, int qtype, int subtype)
4082 {
4083         struct ath_hal *ah = sc->sc_ah;
4084         HAL_TXQ_INFO qi;
4085         int qnum;
4086
4087         memset(&qi, 0, sizeof(qi));
4088         qi.tqi_subtype = subtype;
4089         qi.tqi_aifs = HAL_TXQ_USEDEFAULT;
4090         qi.tqi_cwmin = HAL_TXQ_USEDEFAULT;
4091         qi.tqi_cwmax = HAL_TXQ_USEDEFAULT;
4092         /*
4093          * Enable interrupts only for EOL and DESC conditions.
4094          * We mark tx descriptors to receive a DESC interrupt
4095          * when a tx queue gets deep; otherwise waiting for the
4096          * EOL to reap descriptors.  Note that this is done to
4097          * reduce interrupt load and this only defers reaping
4098          * descriptors, never transmitting frames.  Aside from
4099          * reducing interrupts this also permits more concurrency.
4100          * The only potential downside is if the tx queue backs
4101          * up in which case the top half of the kernel may backup
4102          * due to a lack of tx descriptors.
4103          */
4104         qi.tqi_qflags = HAL_TXQ_TXEOLINT_ENABLE | HAL_TXQ_TXDESCINT_ENABLE;
4105         qnum = ath_hal_setuptxqueue(ah, qtype, &qi);
4106         if (qnum == -1) {
4107                 /*
4108                  * NB: don't print a message, this happens
4109                  * normally on parts with too few tx queues
4110                  */
4111                 return NULL;
4112         }
4113         if (qnum >= NELEM(sc->sc_txq)) {
4114                 device_printf(sc->sc_dev,
4115                         "hal qnum %u out of range, max %zu!\n",
4116                         qnum, NELEM(sc->sc_txq));
4117                 ath_hal_releasetxqueue(ah, qnum);
4118                 return NULL;
4119         }
4120         if (!ATH_TXQ_SETUP(sc, qnum)) {
4121                 ath_txq_init(sc, &sc->sc_txq[qnum], qnum);
4122                 sc->sc_txqsetup |= 1<<qnum;
4123         }
4124         return &sc->sc_txq[qnum];
4125 }
4126
4127 /*
4128  * Setup a hardware data transmit queue for the specified
4129  * access control.  The hal may not support all requested
4130  * queues in which case it will return a reference to a
4131  * previously setup queue.  We record the mapping from ac's
4132  * to h/w queues for use by ath_tx_start and also track
4133  * the set of h/w queues being used to optimize work in the
4134  * transmit interrupt handler and related routines.
4135  */
4136 static int
4137 ath_tx_setup(struct ath_softc *sc, int ac, int haltype)
4138 {
4139         struct ath_txq *txq;
4140
4141         if (ac >= NELEM(sc->sc_ac2q)) {
4142                 device_printf(sc->sc_dev, "AC %u out of range, max %zu!\n",
4143                         ac, NELEM(sc->sc_ac2q));
4144                 return 0;
4145         }
4146         txq = ath_txq_setup(sc, HAL_TX_QUEUE_DATA, haltype);
4147         if (txq != NULL) {
4148                 txq->axq_ac = ac;
4149                 sc->sc_ac2q[ac] = txq;
4150                 return 1;
4151         } else
4152                 return 0;
4153 }
4154
4155 /*
4156  * Update WME parameters for a transmit queue.
4157  */
4158 static int
4159 ath_txq_update(struct ath_softc *sc, int ac)
4160 {
4161 #define ATH_EXPONENT_TO_VALUE(v)        ((1<<v)-1)
4162 #define ATH_TXOP_TO_US(v)               (v<<5)
4163         struct ifnet *ifp = sc->sc_ifp;
4164         struct ieee80211com *ic = ifp->if_l2com;
4165         struct ath_txq *txq = sc->sc_ac2q[ac];
4166         struct wmeParams *wmep = &ic->ic_wme.wme_chanParams.cap_wmeParams[ac];
4167         struct ath_hal *ah = sc->sc_ah;
4168         HAL_TXQ_INFO qi;
4169
4170         ath_hal_gettxqueueprops(ah, txq->axq_qnum, &qi);
4171 #ifdef IEEE80211_SUPPORT_TDMA
4172         if (sc->sc_tdma) {
4173                 /*
4174                  * AIFS is zero so there's no pre-transmit wait.  The
4175                  * burst time defines the slot duration and is configured
4176                  * through net80211.  The QCU is setup to not do post-xmit
4177                  * back off, lockout all lower-priority QCU's, and fire
4178                  * off the DMA beacon alert timer which is setup based
4179                  * on the slot configuration.
4180                  */
4181                 qi.tqi_qflags = HAL_TXQ_TXOKINT_ENABLE
4182                               | HAL_TXQ_TXERRINT_ENABLE
4183                               | HAL_TXQ_TXURNINT_ENABLE
4184                               | HAL_TXQ_TXEOLINT_ENABLE
4185                               | HAL_TXQ_DBA_GATED
4186                               | HAL_TXQ_BACKOFF_DISABLE
4187                               | HAL_TXQ_ARB_LOCKOUT_GLOBAL
4188                               ;
4189                 qi.tqi_aifs = 0;
4190                 /* XXX +dbaprep? */
4191                 qi.tqi_readyTime = sc->sc_tdmaslotlen;
4192                 qi.tqi_burstTime = qi.tqi_readyTime;
4193         } else {
4194 #endif
4195                 qi.tqi_qflags = HAL_TXQ_TXOKINT_ENABLE
4196                               | HAL_TXQ_TXERRINT_ENABLE
4197                               | HAL_TXQ_TXDESCINT_ENABLE
4198                               | HAL_TXQ_TXURNINT_ENABLE
4199                               ;
4200                 qi.tqi_aifs = wmep->wmep_aifsn;
4201                 qi.tqi_cwmin = ATH_EXPONENT_TO_VALUE(wmep->wmep_logcwmin);
4202                 qi.tqi_cwmax = ATH_EXPONENT_TO_VALUE(wmep->wmep_logcwmax);
4203                 qi.tqi_readyTime = 0;
4204                 qi.tqi_burstTime = ATH_TXOP_TO_US(wmep->wmep_txopLimit);
4205 #ifdef IEEE80211_SUPPORT_TDMA
4206         }
4207 #endif
4208
4209         DPRINTF(sc, ATH_DEBUG_RESET,
4210             "%s: Q%u qflags 0x%x aifs %u cwmin %u cwmax %u burstTime %u\n",
4211             __func__, txq->axq_qnum, qi.tqi_qflags,
4212             qi.tqi_aifs, qi.tqi_cwmin, qi.tqi_cwmax, qi.tqi_burstTime);
4213
4214         if (!ath_hal_settxqueueprops(ah, txq->axq_qnum, &qi)) {
4215                 if_printf(ifp, "unable to update hardware queue "
4216                         "parameters for %s traffic!\n",
4217                         ieee80211_wme_acnames[ac]);
4218                 return 0;
4219         } else {
4220                 ath_hal_resettxqueue(ah, txq->axq_qnum); /* push to h/w */
4221                 return 1;
4222         }
4223 #undef ATH_TXOP_TO_US
4224 #undef ATH_EXPONENT_TO_VALUE
4225 }
4226
4227 /*
4228  * Callback from the 802.11 layer to update WME parameters.
4229  */
4230 static int
4231 ath_wme_update(struct ieee80211com *ic)
4232 {
4233         struct ath_softc *sc = ic->ic_ifp->if_softc;
4234
4235         return !ath_txq_update(sc, WME_AC_BE) ||
4236             !ath_txq_update(sc, WME_AC_BK) ||
4237             !ath_txq_update(sc, WME_AC_VI) ||
4238             !ath_txq_update(sc, WME_AC_VO) ? EIO : 0;
4239 }
4240
4241 /*
4242  * Reclaim resources for a setup queue.
4243  */
4244 static void
4245 ath_tx_cleanupq(struct ath_softc *sc, struct ath_txq *txq)
4246 {
4247
4248         ath_hal_releasetxqueue(sc->sc_ah, txq->axq_qnum);
4249         sc->sc_txqsetup &= ~(1<<txq->axq_qnum);
4250 }
4251
4252 /*
4253  * Reclaim all tx queue resources.
4254  */
4255 static void
4256 ath_tx_cleanup(struct ath_softc *sc)
4257 {
4258         int i;
4259
4260         for (i = 0; i < HAL_NUM_TX_QUEUES; i++)
4261                 if (ATH_TXQ_SETUP(sc, i))
4262                         ath_tx_cleanupq(sc, &sc->sc_txq[i]);
4263 }
4264
4265 /*
4266  * Return h/w rate index for an IEEE rate (w/o basic rate bit)
4267  * using the current rates in sc_rixmap.
4268  */
4269 static __inline int
4270 ath_tx_findrix(const struct ath_softc *sc, uint8_t rate)
4271 {
4272         int rix = sc->sc_rixmap[rate];
4273         /* NB: return lowest rix for invalid rate */
4274         return (rix == 0xff ? 0 : rix);
4275 }
4276
4277 /*
4278  * Reclaim mbuf resources.  For fragmented frames we
4279  * need to claim each frag chained with m_nextpkt.
4280  */
4281 static void
4282 ath_freetx(struct mbuf *m)
4283 {
4284         struct mbuf *next;
4285
4286         do {
4287                 next = m->m_nextpkt;
4288                 m->m_nextpkt = NULL;
4289                 m_freem(m);
4290         } while ((m = next) != NULL);
4291 }
4292
4293 static int
4294 ath_tx_dmasetup(struct ath_softc *sc, struct ath_buf *bf, struct mbuf *m0)
4295 {
4296         int error;
4297
4298         /*
4299          * 
4300          * Load the DMA map so any coalescing is done.  This
4301          * also calculates the number of descriptors we need.
4302          */
4303         error = bus_dmamap_load_mbuf_defrag(sc->sc_dmat, bf->bf_dmamap, &m0,
4304                                      bf->bf_segs, ATH_TXDESC,
4305                                      &bf->bf_nseg, BUS_DMA_NOWAIT);
4306         if (error != 0) {
4307                 sc->sc_stats.ast_tx_busdma++;
4308                 ath_freetx(m0);
4309                 return error;
4310         }
4311
4312         /*
4313          * Discard null packets.
4314          */
4315         if (bf->bf_nseg == 0) {         /* null packet, discard */
4316                 sc->sc_stats.ast_tx_nodata++;
4317                 ath_freetx(m0);
4318                 return EIO;
4319         }
4320         DPRINTF(sc, ATH_DEBUG_XMIT, "%s: m %p len %u\n",
4321                 __func__, m0, m0->m_pkthdr.len);
4322         bus_dmamap_sync(sc->sc_dmat, bf->bf_dmamap, BUS_DMASYNC_PREWRITE);
4323         bf->bf_m = m0;
4324
4325         return 0;
4326 }
4327
4328 static void
4329 ath_tx_handoff(struct ath_softc *sc, struct ath_txq *txq, struct ath_buf *bf)
4330 {
4331         struct ath_hal *ah = sc->sc_ah;
4332         struct ath_desc *ds, *ds0;
4333         int i;
4334
4335         /*
4336          * Fillin the remainder of the descriptor info.
4337          */
4338         ds0 = ds = bf->bf_desc;
4339         for (i = 0; i < bf->bf_nseg; i++, ds++) {
4340                 ds->ds_data = bf->bf_segs[i].ds_addr;
4341                 if (i == bf->bf_nseg - 1)
4342                         ds->ds_link = 0;
4343                 else
4344                         ds->ds_link = bf->bf_daddr + sizeof(*ds) * (i + 1);
4345                 ath_hal_filltxdesc(ah, ds
4346                         , bf->bf_segs[i].ds_len /* segment length */
4347                         , i == 0                /* first segment */
4348                         , i == bf->bf_nseg - 1  /* last segment */
4349                         , ds0                   /* first descriptor */
4350                 );
4351                 DPRINTF(sc, ATH_DEBUG_XMIT,
4352                         "%s: %d: %08x %08x %08x %08x %08x %08x\n",
4353                         __func__, i, ds->ds_link, ds->ds_data,
4354                         ds->ds_ctl0, ds->ds_ctl1, ds->ds_hw[0], ds->ds_hw[1]);
4355         }
4356         /*
4357          * Insert the frame on the outbound list and pass it on
4358          * to the hardware.  Multicast frames buffered for power
4359          * save stations and transmit from the CAB queue are stored
4360          * on a s/w only queue and loaded on to the CAB queue in
4361          * the SWBA handler since frames only go out on DTIM and
4362          * to avoid possible races.
4363          */
4364         KASSERT((bf->bf_flags & ATH_BUF_BUSY) == 0,
4365              ("busy status 0x%x", bf->bf_flags));
4366         if (txq->axq_qnum != ATH_TXQ_SWQ) {
4367 #ifdef IEEE80211_SUPPORT_TDMA
4368                 /*
4369                  * Supporting transmit dma.  If the queue is busy it is
4370                  * impossible to determine if we've won the race against
4371                  * the chipset checking the link field or not, so we don't
4372                  * try.  Instead we let the TX interrupt detect the case
4373                  * and restart the transmitter.
4374                  *
4375                  * If the queue is not busy we can start things rolling
4376                  * right here.
4377                  */
4378                 int qbusy;
4379
4380                 ATH_TXQ_INSERT_TAIL(txq, bf, bf_list);
4381                 qbusy = ath_hal_txqenabled(ah, txq->axq_qnum);
4382
4383                 if (qbusy == 0) {
4384                         if (txq->axq_link != NULL) {
4385                                 /*
4386                                  * We had already started one previously but
4387                                  * not yet processed the TX interrupt.  Don't
4388                                  * try to race a restart because we do not
4389                                  * know where it stopped, let the TX interrupt
4390                                  * restart us when it figures out where we
4391                                  * stopped.
4392                                  */
4393                                 cpu_sfence();
4394                                 *txq->axq_link = bf->bf_daddr;
4395                                 txq->axq_flags |= ATH_TXQ_PUTPENDING;
4396                         } else {
4397                                 /*
4398                                  * We are first in line, we can safely start
4399                                  * at this address.
4400                                  */
4401                                 cpu_sfence();
4402                                 ath_hal_puttxbuf(ah, txq->axq_qnum,
4403                                                  bf->bf_daddr);
4404                         }
4405                 } else {
4406                         /*
4407                          * The queue is busy, go ahead and link us in but
4408                          * do not try to start/restart the tx.  We just
4409                          * don't know whether it will pick up our link
4410                          * or not and we don't want to double-xmit.
4411                          */
4412                         if (txq->axq_link != NULL) {
4413                                 cpu_sfence();
4414                                 *txq->axq_link = bf->bf_daddr;
4415                         }
4416                         txq->axq_flags |= ATH_TXQ_PUTPENDING;
4417                 }
4418 #if 0
4419                                 ath_hal_puttxbuf(ah, txq->axq_qnum,
4420                                         STAILQ_FIRST(&txq->axq_q)->bf_daddr);
4421 #endif
4422 #else
4423                 ATH_TXQ_INSERT_TAIL(txq, bf, bf_list);
4424                 if (txq->axq_link == NULL) {
4425                         ath_hal_puttxbuf(ah, txq->axq_qnum, bf->bf_daddr);
4426                         DPRINTF(sc, ATH_DEBUG_XMIT,
4427                             "%s: TXDP[%u] = %p (%p) depth %d\n",
4428                             __func__, txq->axq_qnum,
4429                             (caddr_t)bf->bf_daddr, bf->bf_desc,
4430                             txq->axq_depth);
4431                 } else {
4432                         *txq->axq_link = bf->bf_daddr;
4433                         DPRINTF(sc, ATH_DEBUG_XMIT,
4434                             "%s: link[%u](%p)=%p (%p) depth %d\n", __func__,
4435                             txq->axq_qnum, txq->axq_link,
4436                             (caddr_t)bf->bf_daddr, bf->bf_desc, txq->axq_depth);
4437                 }
4438 #endif /* IEEE80211_SUPPORT_TDMA */
4439                 txq->axq_link = &bf->bf_desc[bf->bf_nseg - 1].ds_link;
4440                 ath_hal_txstart(ah, txq->axq_qnum);
4441         } else {
4442                 if (txq->axq_link != NULL) {
4443                         struct ath_buf *last = ATH_TXQ_LAST(txq);
4444                         struct ieee80211_frame *wh;
4445
4446                         /* mark previous frame */
4447                         wh = mtod(last->bf_m, struct ieee80211_frame *);
4448                         wh->i_fc[1] |= IEEE80211_FC1_MORE_DATA;
4449                         bus_dmamap_sync(sc->sc_dmat, last->bf_dmamap,
4450                             BUS_DMASYNC_PREWRITE);
4451
4452                         /* link descriptor */
4453                         *txq->axq_link = bf->bf_daddr;
4454                 }
4455                 ATH_TXQ_INSERT_TAIL(txq, bf, bf_list);
4456                 txq->axq_link = &bf->bf_desc[bf->bf_nseg - 1].ds_link;
4457         }
4458 }
4459
4460 static int
4461 ath_tx_start(struct ath_softc *sc, struct ieee80211_node *ni, struct ath_buf *bf,
4462     struct mbuf *m0)
4463 {
4464         struct ieee80211vap *vap = ni->ni_vap;
4465         struct ath_vap *avp = ATH_VAP(vap);
4466         struct ath_hal *ah = sc->sc_ah;
4467         struct ifnet *ifp = sc->sc_ifp;
4468         struct ieee80211com *ic = ifp->if_l2com;
4469         const struct chanAccParams *cap = &ic->ic_wme.wme_chanParams;
4470         int error, iswep, ismcast, isfrag, ismrr;
4471         int keyix, hdrlen, pktlen, try0;
4472         u_int8_t rix, txrate, ctsrate;
4473         u_int8_t cix = 0xff;            /* NB: silence compiler */
4474         struct ath_desc *ds;
4475         struct ath_txq *txq;
4476         struct ieee80211_frame *wh;
4477         u_int subtype, flags, ctsduration;
4478         HAL_PKT_TYPE atype;
4479         const HAL_RATE_TABLE *rt;
4480         HAL_BOOL shortPreamble;
4481         struct ath_node *an;
4482         u_int pri;
4483
4484         wh = mtod(m0, struct ieee80211_frame *);
4485         iswep = wh->i_fc[1] & IEEE80211_FC1_WEP;
4486         ismcast = IEEE80211_IS_MULTICAST(wh->i_addr1);
4487         isfrag = m0->m_flags & M_FRAG;
4488         hdrlen = ieee80211_anyhdrsize(wh);
4489         /*
4490          * Packet length must not include any
4491          * pad bytes; deduct them here.
4492          */
4493         pktlen = m0->m_pkthdr.len - (hdrlen & 3);
4494
4495         if (iswep) {
4496                 const struct ieee80211_cipher *cip;
4497                 struct ieee80211_key *k;
4498
4499                 /*
4500                  * Construct the 802.11 header+trailer for an encrypted
4501                  * frame. The only reason this can fail is because of an
4502                  * unknown or unsupported cipher/key type.
4503                  */
4504                 k = ieee80211_crypto_encap(ni, m0);
4505                 if (k == NULL) {
4506                         /*
4507                          * This can happen when the key is yanked after the
4508                          * frame was queued.  Just discard the frame; the
4509                          * 802.11 layer counts failures and provides
4510                          * debugging/diagnostics.
4511                          */
4512                         ath_freetx(m0);
4513                         return EIO;
4514                 }
4515                 /*
4516                  * Adjust the packet + header lengths for the crypto
4517                  * additions and calculate the h/w key index.  When
4518                  * a s/w mic is done the frame will have had any mic
4519                  * added to it prior to entry so m0->m_pkthdr.len will
4520                  * account for it. Otherwise we need to add it to the
4521                  * packet length.
4522                  */
4523                 cip = k->wk_cipher;
4524                 hdrlen += cip->ic_header;
4525                 pktlen += cip->ic_header + cip->ic_trailer;
4526                 /* NB: frags always have any TKIP MIC done in s/w */
4527                 if ((k->wk_flags & IEEE80211_KEY_SWMIC) == 0 && !isfrag)
4528                         pktlen += cip->ic_miclen;
4529                 keyix = k->wk_keyix;
4530
4531                 /* packet header may have moved, reset our local pointer */
4532                 wh = mtod(m0, struct ieee80211_frame *);
4533         } else if (ni->ni_ucastkey.wk_cipher == &ieee80211_cipher_none) {
4534                 /*
4535                  * Use station key cache slot, if assigned.
4536                  */
4537                 keyix = ni->ni_ucastkey.wk_keyix;
4538                 if (keyix == IEEE80211_KEYIX_NONE)
4539                         keyix = HAL_TXKEYIX_INVALID;
4540         } else
4541                 keyix = HAL_TXKEYIX_INVALID;
4542
4543         pktlen += IEEE80211_CRC_LEN;
4544
4545         /*
4546          * Load the DMA map so any coalescing is done.  This
4547          * also calculates the number of descriptors we need.
4548          */
4549         error = ath_tx_dmasetup(sc, bf, m0);
4550         if (error != 0) {
4551                 return error;
4552         }
4553         bf->bf_node = ni;                       /* NB: held reference */
4554         m0 = bf->bf_m;                          /* NB: may have changed */
4555         wh = mtod(m0, struct ieee80211_frame *);
4556
4557         /* setup descriptors */
4558         ds = bf->bf_desc;
4559         rt = sc->sc_currates;
4560         KASSERT(rt != NULL, ("no rate table, mode %u", sc->sc_curmode));
4561
4562         /*
4563          * NB: the 802.11 layer marks whether or not we should
4564          * use short preamble based on the current mode and
4565          * negotiated parameters.
4566          */
4567         if ((ic->ic_flags & IEEE80211_F_SHPREAMBLE) &&
4568             (ni->ni_capinfo & IEEE80211_CAPINFO_SHORT_PREAMBLE)) {
4569                 shortPreamble = AH_TRUE;
4570                 sc->sc_stats.ast_tx_shortpre++;
4571         } else {
4572                 shortPreamble = AH_FALSE;
4573         }
4574
4575         an = ATH_NODE(ni);
4576         flags = HAL_TXDESC_CLRDMASK;            /* XXX needed for crypto errs */
4577         ismrr = 0;                              /* default no multi-rate retry*/
4578         pri = M_WME_GETAC(m0);                  /* honor classification */
4579         /* XXX use txparams instead of fixed values */
4580         /*
4581          * Calculate Atheros packet type from IEEE80211 packet header,
4582          * setup for rate calculations, and select h/w transmit queue.
4583          */
4584         switch (wh->i_fc[0] & IEEE80211_FC0_TYPE_MASK) {
4585         case IEEE80211_FC0_TYPE_MGT:
4586                 subtype = wh->i_fc[0] & IEEE80211_FC0_SUBTYPE_MASK;
4587                 if (subtype == IEEE80211_FC0_SUBTYPE_BEACON)
4588                         atype = HAL_PKT_TYPE_BEACON;
4589                 else if (subtype == IEEE80211_FC0_SUBTYPE_PROBE_RESP)
4590                         atype = HAL_PKT_TYPE_PROBE_RESP;
4591                 else if (subtype == IEEE80211_FC0_SUBTYPE_ATIM)
4592                         atype = HAL_PKT_TYPE_ATIM;
4593                 else
4594                         atype = HAL_PKT_TYPE_NORMAL;    /* XXX */
4595                 rix = an->an_mgmtrix;
4596                 txrate = rt->info[rix].rateCode;
4597                 if (shortPreamble)
4598                         txrate |= rt->info[rix].shortPreamble;
4599                 try0 = ATH_TXMGTTRY;
4600                 flags |= HAL_TXDESC_INTREQ;     /* force interrupt */
4601                 break;
4602         case IEEE80211_FC0_TYPE_CTL:
4603                 atype = HAL_PKT_TYPE_PSPOLL;    /* stop setting of duration */
4604                 rix = an->an_mgmtrix;
4605                 txrate = rt->info[rix].rateCode;
4606                 if (shortPreamble)
4607                         txrate |= rt->info[rix].shortPreamble;
4608                 try0 = ATH_TXMGTTRY;
4609                 flags |= HAL_TXDESC_INTREQ;     /* force interrupt */
4610                 break;
4611         case IEEE80211_FC0_TYPE_DATA:
4612                 atype = HAL_PKT_TYPE_NORMAL;            /* default */
4613                 /*
4614                  * Data frames: multicast frames go out at a fixed rate,
4615                  * EAPOL frames use the mgmt frame rate; otherwise consult
4616                  * the rate control module for the rate to use.
4617                  */
4618                 if (ismcast) {
4619                         rix = an->an_mcastrix;
4620                         txrate = rt->info[rix].rateCode;
4621                         if (shortPreamble)
4622                                 txrate |= rt->info[rix].shortPreamble;
4623                         try0 = 1;
4624                 } else if (m0->m_flags & M_EAPOL) {
4625                         /* XXX? maybe always use long preamble? */
4626                         rix = an->an_mgmtrix;
4627                         txrate = rt->info[rix].rateCode;
4628                         if (shortPreamble)
4629                                 txrate |= rt->info[rix].shortPreamble;
4630                         try0 = ATH_TXMAXTRY;    /* XXX?too many? */
4631                 } else {
4632                         ath_rate_findrate(sc, an, shortPreamble, pktlen,
4633                                 &rix, &try0, &txrate);
4634                         sc->sc_txrix = rix;             /* for LED blinking */
4635                         sc->sc_lastdatarix = rix;       /* for fast frames */
4636                         if (try0 != ATH_TXMAXTRY)
4637                                 ismrr = 1;
4638                 }
4639                 if (cap->cap_wmeParams[pri].wmep_noackPolicy)
4640                         flags |= HAL_TXDESC_NOACK;
4641                 break;
4642         default:
4643                 if_printf(ifp, "bogus frame type 0x%x (%s)\n",
4644                         wh->i_fc[0] & IEEE80211_FC0_TYPE_MASK, __func__);
4645                 /* XXX statistic */
4646                 ath_freetx(m0);
4647                 return EIO;
4648         }
4649         txq = sc->sc_ac2q[pri];
4650
4651         /*
4652          * When servicing one or more stations in power-save mode
4653          * (or) if there is some mcast data waiting on the mcast
4654          * queue (to prevent out of order delivery) multicast
4655          * frames must be buffered until after the beacon.
4656          */
4657         if (ismcast && (vap->iv_ps_sta || avp->av_mcastq.axq_depth))
4658                 txq = &avp->av_mcastq;
4659
4660         /*
4661          * Calculate miscellaneous flags.
4662          */
4663         if (ismcast) {
4664                 flags |= HAL_TXDESC_NOACK;      /* no ack on broad/multicast */
4665         } else if (pktlen > vap->iv_rtsthreshold &&
4666             (ni->ni_ath_flags & IEEE80211_NODE_FF) == 0) {
4667                 flags |= HAL_TXDESC_RTSENA;     /* RTS based on frame length */
4668                 cix = rt->info[rix].controlRate;
4669                 sc->sc_stats.ast_tx_rts++;
4670         }
4671         if (flags & HAL_TXDESC_NOACK)           /* NB: avoid double counting */
4672                 sc->sc_stats.ast_tx_noack++;
4673 #ifdef IEEE80211_SUPPORT_TDMA
4674         if (sc->sc_tdma && (flags & HAL_TXDESC_NOACK) == 0) {
4675                 DPRINTF(sc, ATH_DEBUG_TDMA,
4676                     "%s: discard frame, ACK required w/ TDMA\n", __func__);
4677                 sc->sc_stats.ast_tdma_ack++;
4678                 ath_freetx(m0);
4679                 return EIO;
4680         }
4681 #endif
4682
4683         /*
4684          * If 802.11g protection is enabled, determine whether
4685          * to use RTS/CTS or just CTS.  Note that this is only
4686          * done for OFDM unicast frames.
4687          */
4688         if ((ic->ic_flags & IEEE80211_F_USEPROT) &&
4689             rt->info[rix].phy == IEEE80211_T_OFDM &&
4690             (flags & HAL_TXDESC_NOACK) == 0) {
4691                 /* XXX fragments must use CCK rates w/ protection */
4692                 if (ic->ic_protmode == IEEE80211_PROT_RTSCTS)
4693                         flags |= HAL_TXDESC_RTSENA;
4694                 else if (ic->ic_protmode == IEEE80211_PROT_CTSONLY)
4695                         flags |= HAL_TXDESC_CTSENA;
4696                 if (isfrag) {
4697                         /*
4698                          * For frags it would be desirable to use the
4699                          * highest CCK rate for RTS/CTS.  But stations
4700                          * farther away may detect it at a lower CCK rate
4701                          * so use the configured protection rate instead
4702                          * (for now).
4703                          */
4704                         cix = rt->info[sc->sc_protrix].controlRate;
4705                 } else
4706                         cix = rt->info[sc->sc_protrix].controlRate;
4707                 sc->sc_stats.ast_tx_protect++;
4708         }
4709
4710         /*
4711          * Calculate duration.  This logically belongs in the 802.11
4712          * layer but it lacks sufficient information to calculate it.
4713          */
4714         if ((flags & HAL_TXDESC_NOACK) == 0 &&
4715             (wh->i_fc[0] & IEEE80211_FC0_TYPE_MASK) != IEEE80211_FC0_TYPE_CTL) {
4716                 u_int16_t dur;
4717                 if (shortPreamble)
4718                         dur = rt->info[rix].spAckDuration;
4719                 else
4720                         dur = rt->info[rix].lpAckDuration;
4721                 if (wh->i_fc[1] & IEEE80211_FC1_MORE_FRAG) {
4722                         dur += dur;             /* additional SIFS+ACK */
4723                         KASSERT(m0->m_nextpkt != NULL, ("no fragment"));
4724                         /*
4725                          * Include the size of next fragment so NAV is
4726                          * updated properly.  The last fragment uses only
4727                          * the ACK duration
4728                          */
4729                         dur += ath_hal_computetxtime(ah, rt,
4730                                         m0->m_nextpkt->m_pkthdr.len,
4731                                         rix, shortPreamble);
4732                 }
4733                 if (isfrag) {
4734                         /*
4735                          * Force hardware to use computed duration for next
4736                          * fragment by disabling multi-rate retry which updates
4737                          * duration based on the multi-rate duration table.
4738                          */
4739                         ismrr = 0;
4740                         try0 = ATH_TXMGTTRY;    /* XXX? */
4741                 }
4742                 *(u_int16_t *)wh->i_dur = htole16(dur);
4743         }
4744
4745         /*
4746          * Calculate RTS/CTS rate and duration if needed.
4747          */
4748         ctsduration = 0;
4749         if (flags & (HAL_TXDESC_RTSENA|HAL_TXDESC_CTSENA)) {
4750                 /*
4751                  * CTS transmit rate is derived from the transmit rate
4752                  * by looking in the h/w rate table.  We must also factor
4753                  * in whether or not a short preamble is to be used.
4754                  */
4755                 /* NB: cix is set above where RTS/CTS is enabled */
4756                 KASSERT(cix != 0xff, ("cix not setup"));
4757                 ctsrate = rt->info[cix].rateCode;
4758                 /*
4759                  * Compute the transmit duration based on the frame
4760                  * size and the size of an ACK frame.  We call into the
4761                  * HAL to do the computation since it depends on the
4762                  * characteristics of the actual PHY being used.
4763                  *
4764                  * NB: CTS is assumed the same size as an ACK so we can
4765                  *     use the precalculated ACK durations.
4766                  */
4767                 if (shortPreamble) {
4768                         ctsrate |= rt->info[cix].shortPreamble;
4769                         if (flags & HAL_TXDESC_RTSENA)          /* SIFS + CTS */
4770                                 ctsduration += rt->info[cix].spAckDuration;
4771                         ctsduration += ath_hal_computetxtime(ah,
4772                                 rt, pktlen, rix, AH_TRUE);
4773                         if ((flags & HAL_TXDESC_NOACK) == 0)    /* SIFS + ACK */
4774                                 ctsduration += rt->info[rix].spAckDuration;
4775                 } else {
4776                         if (flags & HAL_TXDESC_RTSENA)          /* SIFS + CTS */
4777                                 ctsduration += rt->info[cix].lpAckDuration;
4778                         ctsduration += ath_hal_computetxtime(ah,
4779                                 rt, pktlen, rix, AH_FALSE);
4780                         if ((flags & HAL_TXDESC_NOACK) == 0)    /* SIFS + ACK */
4781                                 ctsduration += rt->info[rix].lpAckDuration;
4782                 }
4783                 /*
4784                  * Must disable multi-rate retry when using RTS/CTS.
4785                  */
4786                 ismrr = 0;
4787                 try0 = ATH_TXMGTTRY;            /* XXX */
4788         } else
4789                 ctsrate = 0;
4790
4791         /*
4792          * At this point we are committed to sending the frame
4793          * and we don't need to look at m_nextpkt; clear it in
4794          * case this frame is part of frag chain.
4795          */
4796         m0->m_nextpkt = NULL;
4797
4798         if (IFF_DUMPPKTS(sc, ATH_DEBUG_XMIT))
4799                 ieee80211_dump_pkt(ic, mtod(m0, const uint8_t *), m0->m_len,
4800                     sc->sc_hwmap[rix].ieeerate, -1);
4801
4802         if (ieee80211_radiotap_active_vap(vap)) {
4803                 u_int64_t tsf = ath_hal_gettsf64(ah);
4804
4805                 sc->sc_tx_th.wt_tsf = htole64(tsf);
4806                 sc->sc_tx_th.wt_flags = sc->sc_hwmap[rix].txflags;
4807                 if (iswep)
4808                         sc->sc_tx_th.wt_flags |= IEEE80211_RADIOTAP_F_WEP;
4809                 if (isfrag)
4810                         sc->sc_tx_th.wt_flags |= IEEE80211_RADIOTAP_F_FRAG;
4811                 sc->sc_tx_th.wt_rate = sc->sc_hwmap[rix].ieeerate;
4812                 sc->sc_tx_th.wt_txpower = ni->ni_txpower;
4813                 sc->sc_tx_th.wt_antenna = sc->sc_txantenna;
4814
4815                 ieee80211_radiotap_tx(vap, m0);
4816         }
4817
4818         /*
4819          * Determine if a tx interrupt should be generated for
4820          * this descriptor.  We take a tx interrupt to reap
4821          * descriptors when the h/w hits an EOL condition or
4822          * when the descriptor is specifically marked to generate
4823          * an interrupt.  We periodically mark descriptors in this
4824          * way to insure timely replenishing of the supply needed
4825          * for sending frames.  Defering interrupts reduces system
4826          * load and potentially allows more concurrent work to be
4827          * done but if done to aggressively can cause senders to
4828          * backup.
4829          *
4830          * NB: use >= to deal with sc_txintrperiod changing
4831          *     dynamically through sysctl.
4832          */
4833         if (flags & HAL_TXDESC_INTREQ) {
4834                 txq->axq_intrcnt = 0;
4835         } else if (++txq->axq_intrcnt >= sc->sc_txintrperiod) {
4836                 flags |= HAL_TXDESC_INTREQ;
4837                 txq->axq_intrcnt = 0;
4838         }
4839
4840         /*
4841          * Formulate first tx descriptor with tx controls.
4842          */
4843         /* XXX check return value? */
4844         ath_hal_setuptxdesc(ah, ds
4845                 , pktlen                /* packet length */
4846                 , hdrlen                /* header length */
4847                 , atype                 /* Atheros packet type */
4848                 , ni->ni_txpower        /* txpower */
4849                 , txrate, try0          /* series 0 rate/tries */
4850                 , keyix                 /* key cache index */
4851                 , sc->sc_txantenna      /* antenna mode */
4852                 , flags                 /* flags */
4853                 , ctsrate               /* rts/cts rate */
4854                 , ctsduration           /* rts/cts duration */
4855         );
4856         bf->bf_txflags = flags;
4857         /*
4858          * Setup the multi-rate retry state only when we're
4859          * going to use it.  This assumes ath_hal_setuptxdesc
4860          * initializes the descriptors (so we don't have to)
4861          * when the hardware supports multi-rate retry and
4862          * we don't use it.
4863          */
4864         if (ismrr)
4865                 ath_rate_setupxtxdesc(sc, an, ds, shortPreamble, rix);
4866
4867         ath_tx_handoff(sc, txq, bf);
4868         return 0;
4869 }
4870
4871 /*
4872  * Process completed xmit descriptors from the specified queue.
4873  */
4874 static int
4875 ath_tx_processq(struct ath_softc *sc, struct ath_txq *txq)
4876 {
4877         struct ath_hal *ah = sc->sc_ah;
4878         struct ifnet *ifp = sc->sc_ifp;
4879         struct ieee80211com *ic = ifp->if_l2com;
4880         struct ath_buf *bf, *last;
4881         struct ath_desc *ds;
4882         struct ath_tx_status *ts;
4883         struct ieee80211_node *ni;
4884         struct ath_node *an;
4885         int sr, lr, pri, nacked;
4886         HAL_STATUS status;
4887
4888         DPRINTF(sc, ATH_DEBUG_TX_PROC, "%s: tx queue %u head %p link %p\n",
4889                 __func__, txq->axq_qnum,
4890                 (caddr_t)(uintptr_t) ath_hal_gettxbuf(sc->sc_ah, txq->axq_qnum),
4891                 txq->axq_link);
4892         nacked = 0;
4893         for (;;) {
4894                 int qbusy;
4895
4896                 txq->axq_intrcnt = 0;   /* reset periodic desc intr count */
4897                 bf = STAILQ_FIRST(&txq->axq_q);
4898                 if (bf == NULL)
4899                         break;
4900                 ds = &bf->bf_desc[bf->bf_nseg - 1];
4901                 ts = &bf->bf_status.ds_txstat;
4902                 qbusy = ath_hal_txqenabled(ah, txq->axq_qnum);
4903                 status = ath_hal_txprocdesc(ah, ds, ts);
4904 #ifdef ATH_DEBUG
4905                 if (sc->sc_debug & ATH_DEBUG_XMIT_DESC)
4906                         ath_printtxbuf(sc, bf, txq->axq_qnum, 0,
4907                             status == HAL_OK);
4908 #endif
4909                 if (status == HAL_EINPROGRESS) {
4910 #ifdef IEEE80211_SUPPORT_TDMA
4911                         /*
4912                          * If not done and the queue is not busy then the
4913                          * transmitter raced the hardware on the link field
4914                          * and we have to restart it.
4915                          */
4916                         if (!qbusy) {
4917                                 cpu_sfence();
4918                                 ath_hal_puttxbuf(ah, txq->axq_qnum,
4919                                                  bf->bf_daddr);
4920                                 ath_hal_txstart(ah, txq->axq_qnum);
4921                         }
4922 #endif
4923                         break;
4924                 }
4925                 ATH_TXQ_REMOVE_HEAD(txq, bf_list);
4926 #ifdef IEEE80211_SUPPORT_TDMA
4927                 if (txq->axq_depth > 0) {
4928                         /*
4929                          * More frames follow.  Mark the buffer busy
4930                          * so it's not re-used while the hardware may
4931                          * still re-read the link field in the descriptor.
4932                          */
4933                         bf->bf_flags |= ATH_BUF_BUSY;
4934                 } else
4935 #else
4936                 if (txq->axq_depth == 0)
4937 #endif
4938                         txq->axq_link = NULL;
4939
4940                 ni = bf->bf_node;
4941                 if (ni != NULL) {
4942                         an = ATH_NODE(ni);
4943                         if (ts->ts_status == 0) {
4944                                 u_int8_t txant = ts->ts_antenna;
4945                                 sc->sc_stats.ast_ant_tx[txant]++;
4946                                 sc->sc_ant_tx[txant]++;
4947                                 if (ts->ts_finaltsi != 0)
4948                                         sc->sc_stats.ast_tx_altrate++;
4949                                 pri = M_WME_GETAC(bf->bf_m);
4950                                 if (pri >= WME_AC_VO)
4951                                         ic->ic_wme.wme_hipri_traffic++;
4952                                 if ((bf->bf_txflags & HAL_TXDESC_NOACK) == 0)
4953                                         ni->ni_inact = ni->ni_inact_reload;
4954                         } else {
4955                                 if (ts->ts_status & HAL_TXERR_XRETRY)
4956                                         sc->sc_stats.ast_tx_xretries++;
4957                                 if (ts->ts_status & HAL_TXERR_FIFO)
4958                                         sc->sc_stats.ast_tx_fifoerr++;
4959                                 if (ts->ts_status & HAL_TXERR_FILT)
4960                                         sc->sc_stats.ast_tx_filtered++;
4961                                 if (bf->bf_m->m_flags & M_FF)
4962                                         sc->sc_stats.ast_ff_txerr++;
4963                         }
4964                         sr = ts->ts_shortretry;
4965                         lr = ts->ts_longretry;
4966                         sc->sc_stats.ast_tx_shortretry += sr;
4967                         sc->sc_stats.ast_tx_longretry += lr;
4968                         /*
4969                          * Hand the descriptor to the rate control algorithm.
4970                          */
4971                         if ((ts->ts_status & HAL_TXERR_FILT) == 0 &&
4972                             (bf->bf_txflags & HAL_TXDESC_NOACK) == 0) {
4973                                 /*
4974                                  * If frame was ack'd update statistics,
4975                                  * including the last rx time used to
4976                                  * workaround phantom bmiss interrupts.
4977                                  */
4978                                 if (ts->ts_status == 0) {
4979                                         nacked++;
4980                                         sc->sc_stats.ast_tx_rssi = ts->ts_rssi;
4981                                         ATH_RSSI_LPF(sc->sc_halstats.ns_avgtxrssi,
4982                                                 ts->ts_rssi);
4983                                 }
4984                                 ath_rate_tx_complete(sc, an, bf);
4985                         }
4986                         /*
4987                          * Do any tx complete callback.  Note this must
4988                          * be done before releasing the node reference.
4989                          */
4990                         if (bf->bf_m->m_flags & M_TXCB)
4991                                 ieee80211_process_callback(ni, bf->bf_m,
4992                                     (bf->bf_txflags & HAL_TXDESC_NOACK) == 0 ?
4993                                         ts->ts_status : HAL_TXERR_XRETRY);
4994                         ieee80211_free_node(ni);
4995                 }
4996                 bus_dmamap_sync(sc->sc_dmat, bf->bf_dmamap,
4997                     BUS_DMASYNC_POSTWRITE);
4998                 bus_dmamap_unload(sc->sc_dmat, bf->bf_dmamap);
4999
5000                 m_freem(bf->bf_m);
5001                 bf->bf_m = NULL;
5002                 bf->bf_node = NULL;
5003
5004                 last = STAILQ_LAST(&sc->sc_txbuf, ath_buf, bf_list);
5005                 if (last != NULL)
5006                         last->bf_flags &= ~ATH_BUF_BUSY;
5007                 STAILQ_INSERT_TAIL(&sc->sc_txbuf, bf, bf_list);
5008         }
5009 #ifdef IEEE80211_SUPPORT_SUPERG
5010         /*
5011          * Flush fast-frame staging queue when traffic slows.
5012          */
5013         if (txq->axq_depth <= 1)
5014                 ieee80211_ff_flush(ic, txq->axq_ac);
5015 #endif
5016         return nacked;
5017 }
5018
5019 static __inline int
5020 txqactive(struct ath_hal *ah, int qnum)
5021 {
5022         u_int32_t txqs = 1<<qnum;
5023         ath_hal_gettxintrtxqs(ah, &txqs);
5024         return (txqs & (1<<qnum));
5025 }
5026
5027 /*
5028  * Deferred processing of transmit interrupt; special-cased
5029  * for a single hardware transmit queue (e.g. 5210 and 5211).
5030  */
5031 static void
5032 ath_tx_task_q0(void *arg, int npending)
5033 {
5034         struct ath_softc *sc = arg;
5035         struct ifnet *ifp = sc->sc_ifp;
5036
5037         wlan_serialize_enter();
5038         if (txqactive(sc->sc_ah, 0) && ath_tx_processq(sc, &sc->sc_txq[0]))
5039                 sc->sc_lastrx = ath_hal_gettsf64(sc->sc_ah);
5040         if (txqactive(sc->sc_ah, sc->sc_cabq->axq_qnum))
5041                 ath_tx_processq(sc, sc->sc_cabq);
5042         ifq_clr_oactive(&ifp->if_snd);
5043         sc->sc_wd_timer = 0;
5044
5045         if (sc->sc_softled)
5046                 ath_led_event(sc, sc->sc_txrix);
5047
5048         ath_start(ifp);
5049         wlan_serialize_exit();
5050 }
5051
5052 /*
5053  * Deferred processing of transmit interrupt; special-cased
5054  * for four hardware queues, 0-3 (e.g. 5212 w/ WME support).
5055  */
5056 static void
5057 ath_tx_task_q0123(void *arg, int npending)
5058 {
5059         struct ath_softc *sc = arg;
5060         struct ifnet *ifp = sc->sc_ifp;
5061         int nacked;
5062
5063         wlan_serialize_enter();
5064         /*
5065          * Process each active queue.
5066          */
5067         nacked = 0;
5068         if (txqactive(sc->sc_ah, 0))
5069                 nacked += ath_tx_processq(sc, &sc->sc_txq[0]);
5070         if (txqactive(sc->sc_ah, 1))
5071                 nacked += ath_tx_processq(sc, &sc->sc_txq[1]);
5072         if (txqactive(sc->sc_ah, 2))
5073                 nacked += ath_tx_processq(sc, &sc->sc_txq[2]);
5074         if (txqactive(sc->sc_ah, 3))
5075                 nacked += ath_tx_processq(sc, &sc->sc_txq[3]);
5076         if (txqactive(sc->sc_ah, sc->sc_cabq->axq_qnum))
5077                 ath_tx_processq(sc, sc->sc_cabq);
5078         if (nacked)
5079                 sc->sc_lastrx = ath_hal_gettsf64(sc->sc_ah);
5080
5081         ifq_clr_oactive(&ifp->if_snd);
5082         sc->sc_wd_timer = 0;
5083
5084         if (sc->sc_softled)
5085                 ath_led_event(sc, sc->sc_txrix);
5086
5087         ath_start(ifp);
5088         wlan_serialize_exit();
5089 }
5090
5091 /*
5092  * Deferred processing of transmit interrupt.
5093  */
5094 static void
5095 ath_tx_task(void *arg, int npending)
5096 {
5097         struct ath_softc *sc = arg;
5098         struct ifnet *ifp = sc->sc_ifp;
5099         int i, nacked;
5100
5101         wlan_serialize_enter();
5102
5103         /*
5104          * Process each active queue.
5105          */
5106         nacked = 0;
5107         for (i = 0; i < HAL_NUM_TX_QUEUES; i++) {
5108                 if (ATH_TXQ_SETUP(sc, i) && txqactive(sc->sc_ah, i))
5109                         nacked += ath_tx_processq(sc, &sc->sc_txq[i]);
5110         }
5111         if (nacked)
5112                 sc->sc_lastrx = ath_hal_gettsf64(sc->sc_ah);
5113
5114         ifq_clr_oactive(&ifp->if_snd);
5115         sc->sc_wd_timer = 0;
5116
5117         if (sc->sc_softled)
5118                 ath_led_event(sc, sc->sc_txrix);
5119
5120         ath_start(ifp);
5121         wlan_serialize_exit();
5122 }
5123
5124 static void
5125 ath_tx_draintxq(struct ath_softc *sc, struct ath_txq *txq)
5126 {
5127 #ifdef ATH_DEBUG
5128         struct ath_hal *ah = sc->sc_ah;
5129 #endif
5130         struct ieee80211_node *ni;
5131         struct ath_buf *bf;
5132         u_int ix;
5133
5134         /*
5135          * NB: this assumes output has been stopped and
5136          *     we do not need to block ath_tx_proc
5137          */
5138         bf = STAILQ_LAST(&sc->sc_txbuf, ath_buf, bf_list);
5139         if (bf != NULL)
5140                 bf->bf_flags &= ~ATH_BUF_BUSY;
5141         for (ix = 0;; ix++) {
5142                 bf = STAILQ_FIRST(&txq->axq_q);
5143                 if (bf == NULL) {
5144                         txq->axq_link = NULL;
5145                         break;
5146                 }
5147                 ATH_TXQ_REMOVE_HEAD(txq, bf_list);
5148 #ifdef ATH_DEBUG
5149                 if (sc->sc_debug & ATH_DEBUG_RESET) {
5150                         struct ieee80211com *ic = sc->sc_ifp->if_l2com;
5151
5152                         ath_printtxbuf(sc, bf, txq->axq_qnum, ix,
5153                                 ath_hal_txprocdesc(ah, bf->bf_desc,
5154                                     &bf->bf_status.ds_txstat) == HAL_OK);
5155                         ieee80211_dump_pkt(ic, mtod(bf->bf_m, const uint8_t *),
5156                             bf->bf_m->m_len, 0, -1);
5157                 }
5158 #endif /* ATH_DEBUG */
5159                 bus_dmamap_unload(sc->sc_dmat, bf->bf_dmamap);
5160                 ni = bf->bf_node;
5161                 bf->bf_node = NULL;
5162                 if (ni != NULL) {
5163                         /*
5164                          * Do any callback and reclaim the node reference.
5165                          */
5166                         if (bf->bf_m->m_flags & M_TXCB)
5167                                 ieee80211_process_callback(ni, bf->bf_m, -1);
5168                         ieee80211_free_node(ni);
5169                 }
5170                 m_freem(bf->bf_m);
5171                 bf->bf_m = NULL;
5172                 bf->bf_flags &= ~ATH_BUF_BUSY;
5173
5174                 STAILQ_INSERT_TAIL(&sc->sc_txbuf, bf, bf_list);
5175         }
5176 }
5177
5178 static void
5179 ath_tx_stopdma(struct ath_softc *sc, struct ath_txq *txq)
5180 {
5181         struct ath_hal *ah = sc->sc_ah;
5182
5183         DPRINTF(sc, ATH_DEBUG_RESET, "%s: tx queue [%u] %p, link %p\n",
5184             __func__, txq->axq_qnum,
5185             (caddr_t)(uintptr_t) ath_hal_gettxbuf(ah, txq->axq_qnum),
5186             txq->axq_link);
5187         (void) ath_hal_stoptxdma(ah, txq->axq_qnum);
5188 }
5189
5190 /*
5191  * Drain the transmit queues and reclaim resources.
5192  */
5193 static void
5194 ath_draintxq(struct ath_softc *sc)
5195 {
5196         struct ath_hal *ah = sc->sc_ah;
5197         struct ifnet *ifp = sc->sc_ifp;
5198         int i;
5199
5200         /* XXX return value */
5201         if (!sc->sc_invalid) {
5202                 /* don't touch the hardware if marked invalid */
5203                 DPRINTF(sc, ATH_DEBUG_RESET, "%s: tx queue [%u] %p, link %p\n",
5204                     __func__, sc->sc_bhalq,
5205                     (caddr_t)(uintptr_t) ath_hal_gettxbuf(ah, sc->sc_bhalq),
5206                     NULL);
5207                 (void) ath_hal_stoptxdma(ah, sc->sc_bhalq);
5208                 for (i = 0; i < HAL_NUM_TX_QUEUES; i++)
5209                         if (ATH_TXQ_SETUP(sc, i))
5210                                 ath_tx_stopdma(sc, &sc->sc_txq[i]);
5211         }
5212         for (i = 0; i < HAL_NUM_TX_QUEUES; i++)
5213                 if (ATH_TXQ_SETUP(sc, i))
5214                         ath_tx_draintxq(sc, &sc->sc_txq[i]);
5215 #ifdef ATH_DEBUG
5216         if (sc->sc_debug & ATH_DEBUG_RESET) {
5217                 struct ath_buf *bf = STAILQ_FIRST(&sc->sc_bbuf);
5218                 if (bf != NULL && bf->bf_m != NULL) {
5219                         ath_printtxbuf(sc, bf, sc->sc_bhalq, 0,
5220                                 ath_hal_txprocdesc(ah, bf->bf_desc,
5221                                     &bf->bf_status.ds_txstat) == HAL_OK);
5222                         ieee80211_dump_pkt(ifp->if_l2com,
5223                             mtod(bf->bf_m, const uint8_t *), bf->bf_m->m_len,
5224                             0, -1);
5225                 }
5226         }
5227 #endif /* ATH_DEBUG */
5228         ifq_clr_oactive(&ifp->if_snd);
5229         sc->sc_wd_timer = 0;
5230 }
5231
5232 /*
5233  * Disable the receive h/w in preparation for a reset.
5234  */
5235 static void
5236 ath_stoprecv(struct ath_softc *sc)
5237 {
5238 #define PA2DESC(_sc, _pa) \
5239         ((struct ath_desc *)((caddr_t)(_sc)->sc_rxdma.dd_desc + \
5240                 ((_pa) - (_sc)->sc_rxdma.dd_desc_paddr)))
5241         struct ath_hal *ah = sc->sc_ah;
5242
5243         ath_hal_stoppcurecv(ah);        /* disable PCU */
5244         ath_hal_setrxfilter(ah, 0);     /* clear recv filter */
5245         ath_hal_stopdmarecv(ah);        /* disable DMA engine */
5246         DELAY(3000);                    /* 3ms is long enough for 1 frame */
5247 #ifdef ATH_DEBUG
5248         if (sc->sc_debug & (ATH_DEBUG_RESET | ATH_DEBUG_FATAL)) {
5249                 struct ath_buf *bf;
5250                 u_int ix;
5251
5252                 kprintf("%s: rx queue %p, link %p\n", __func__,
5253                         (caddr_t)(uintptr_t) ath_hal_getrxbuf(ah), sc->sc_rxlink);
5254                 ix = 0;
5255                 STAILQ_FOREACH(bf, &sc->sc_rxbuf, bf_list) {
5256                         struct ath_desc *ds = bf->bf_desc;
5257                         struct ath_rx_status *rs = &bf->bf_status.ds_rxstat;
5258                         HAL_STATUS status = ath_hal_rxprocdesc(ah, ds,
5259                                 bf->bf_daddr, PA2DESC(sc, ds->ds_link), rs);
5260                         if (status == HAL_OK || (sc->sc_debug & ATH_DEBUG_FATAL))
5261                                 ath_printrxbuf(sc, bf, ix, status == HAL_OK);
5262                         ix++;
5263                 }
5264         }
5265 #endif
5266         if (sc->sc_rxpending != NULL) {
5267                 m_freem(sc->sc_rxpending);
5268                 sc->sc_rxpending = NULL;
5269         }
5270         sc->sc_rxlink = NULL;           /* just in case */
5271 #undef PA2DESC
5272 }
5273
5274 /*
5275  * Enable the receive h/w following a reset.
5276  */
5277 static int
5278 ath_startrecv(struct ath_softc *sc)
5279 {
5280         struct ath_hal *ah = sc->sc_ah;
5281         struct ath_buf *bf;
5282
5283         sc->sc_rxlink = NULL;
5284         sc->sc_rxpending = NULL;
5285         STAILQ_FOREACH(bf, &sc->sc_rxbuf, bf_list) {
5286                 int error = ath_rxbuf_init(sc, bf);
5287                 if (error != 0) {
5288                         DPRINTF(sc, ATH_DEBUG_RECV,
5289                                 "%s: ath_rxbuf_init failed %d\n",
5290                                 __func__, error);
5291                         return error;
5292                 }
5293         }
5294
5295         bf = STAILQ_FIRST(&sc->sc_rxbuf);
5296         ath_hal_putrxbuf(ah, bf->bf_daddr);
5297         ath_hal_rxena(ah);              /* enable recv descriptors */
5298         ath_mode_init(sc);              /* set filters, etc. */
5299         ath_hal_startpcurecv(ah);       /* re-enable PCU/DMA engine */
5300         return 0;
5301 }
5302
5303 /* 
5304  * Update internal state after a channel change.
5305  */
5306 static void
5307 ath_chan_change(struct ath_softc *sc, struct ieee80211_channel *chan)
5308 {
5309         enum ieee80211_phymode mode;
5310
5311         /*
5312          * Change channels and update the h/w rate map
5313          * if we're switching; e.g. 11a to 11b/g.
5314          */
5315         mode = ieee80211_chan2mode(chan);
5316         if (mode != sc->sc_curmode)
5317                 ath_setcurmode(sc, mode);
5318         sc->sc_curchan = chan;
5319 }
5320
5321 /*
5322  * Set/change channels.  If the channel is really being changed,
5323  * it's done by reseting the chip.  To accomplish this we must
5324  * first cleanup any pending DMA, then restart stuff after a la
5325  * ath_init.
5326  */
5327 static int
5328 ath_chan_set(struct ath_softc *sc, struct ieee80211_channel *chan)
5329 {
5330         struct ifnet *ifp = sc->sc_ifp;
5331         struct ieee80211com *ic = ifp->if_l2com;
5332         struct ath_hal *ah = sc->sc_ah;
5333
5334         DPRINTF(sc, ATH_DEBUG_RESET, "%s: %u (%u MHz, flags 0x%x)\n",
5335             __func__, ieee80211_chan2ieee(ic, chan),
5336             chan->ic_freq, chan->ic_flags);
5337         if (chan != sc->sc_curchan) {
5338                 HAL_STATUS status;
5339                 /*
5340                  * To switch channels clear any pending DMA operations;
5341                  * wait long enough for the RX fifo to drain, reset the
5342                  * hardware at the new frequency, and then re-enable
5343                  * the relevant bits of the h/w.
5344                  */
5345                 ath_hal_intrset(ah, 0);         /* disable interrupts */
5346                 ath_draintxq(sc);               /* clear pending tx frames */
5347                 ath_stoprecv(sc);               /* turn off frame recv */
5348                 if (!ath_hal_reset(ah, sc->sc_opmode, chan, AH_TRUE, &status)) {
5349                         if_printf(ifp, "%s: unable to reset "
5350                             "channel %u (%u MHz, flags 0x%x), hal status %u\n",
5351                             __func__, ieee80211_chan2ieee(ic, chan),
5352                             chan->ic_freq, chan->ic_flags, status);
5353                         return EIO;
5354                 }
5355                 sc->sc_diversity = ath_hal_getdiversity(ah);
5356
5357                 /*
5358                  * Re-enable rx framework.
5359                  */
5360                 if (ath_startrecv(sc) != 0) {
5361                         if_printf(ifp, "%s: unable to restart recv logic\n",
5362                             __func__);
5363                         return EIO;
5364                 }
5365
5366                 /*
5367                  * Change channels and update the h/w rate map
5368                  * if we're switching; e.g. 11a to 11b/g.
5369                  */
5370                 ath_chan_change(sc, chan);
5371
5372                 /*
5373                  * Re-enable interrupts.
5374                  */
5375                 ath_hal_intrset(ah, sc->sc_imask);
5376         }
5377         return 0;
5378 }
5379
5380 /*
5381  * Periodically recalibrate the PHY to account
5382  * for temperature/environment changes.
5383  */
5384 static void
5385 ath_calibrate_callout(void *arg)
5386 {
5387         struct ath_softc *sc = arg;
5388         struct ath_hal *ah = sc->sc_ah;
5389         struct ifnet *ifp = sc->sc_ifp;
5390         struct ieee80211com *ic = ifp->if_l2com;
5391         HAL_BOOL longCal, isCalDone;
5392         int nextcal;
5393
5394         wlan_serialize_enter();
5395
5396         if (ic->ic_flags & IEEE80211_F_SCAN)    /* defer, off channel */
5397                 goto restart;
5398         longCal = (ticks - sc->sc_lastlongcal >= ath_longcalinterval*hz);
5399         if (longCal) {
5400                 sc->sc_stats.ast_per_cal++;
5401                 sc->sc_lastlongcal = ticks;
5402                 if (ath_hal_getrfgain(ah) == HAL_RFGAIN_NEED_CHANGE) {
5403                         /*
5404                          * Rfgain is out of bounds, reset the chip
5405                          * to load new gain values.
5406                          */
5407                         DPRINTF(sc, ATH_DEBUG_CALIBRATE,
5408                                 "%s: rfgain change\n", __func__);
5409                         sc->sc_stats.ast_per_rfgain++;
5410                         ath_reset(ifp);
5411                 }
5412                 /*
5413                  * If this long cal is after an idle period, then
5414                  * reset the data collection state so we start fresh.
5415                  */
5416                 if (sc->sc_resetcal) {
5417                         (void) ath_hal_calreset(ah, sc->sc_curchan);
5418                         sc->sc_lastcalreset = ticks;
5419                         sc->sc_resetcal = 0;
5420                 }
5421         }
5422         if (ath_hal_calibrateN(ah, sc->sc_curchan, longCal, &isCalDone)) {
5423                 if (longCal) {
5424                         /*
5425                          * Calibrate noise floor data again in case of change.
5426                          */
5427                         ath_hal_process_noisefloor(ah);
5428                 }
5429         } else {
5430                 DPRINTF(sc, ATH_DEBUG_ANY,
5431                         "%s: calibration of channel %u failed\n",
5432                         __func__, sc->sc_curchan->ic_freq);
5433                 sc->sc_stats.ast_per_calfail++;
5434         }
5435         if (!isCalDone) {
5436 restart:
5437                 /*
5438                  * Use a shorter interval to potentially collect multiple
5439                  * data samples required to complete calibration.  Once
5440                  * we're told the work is done we drop back to a longer
5441                  * interval between requests.  We're more aggressive doing
5442                  * work when operating as an AP to improve operation right
5443                  * after startup.
5444                  */
5445                 nextcal = (1000*ath_shortcalinterval)/hz;
5446                 if (sc->sc_opmode != HAL_M_HOSTAP)
5447                         nextcal *= 10;
5448         } else {
5449                 nextcal = ath_longcalinterval*hz;
5450                 if (sc->sc_lastcalreset == 0)
5451                         sc->sc_lastcalreset = sc->sc_lastlongcal;
5452                 else if (ticks - sc->sc_lastcalreset >= ath_resetcalinterval*hz)
5453                         sc->sc_resetcal = 1;    /* setup reset next trip */
5454         }
5455
5456         if (nextcal != 0) {
5457                 DPRINTF(sc, ATH_DEBUG_CALIBRATE, "%s: next +%u (%sisCalDone)\n",
5458                     __func__, nextcal, isCalDone ? "" : "!");
5459                 callout_reset(&sc->sc_cal_ch, nextcal,
5460                               ath_calibrate_callout, sc);
5461         } else {
5462                 DPRINTF(sc, ATH_DEBUG_CALIBRATE, "%s: calibration disabled\n",
5463                     __func__);
5464                 /* NB: don't rearm timer */
5465         }
5466         wlan_serialize_exit();
5467 }
5468
5469 static void
5470 ath_scan_start(struct ieee80211com *ic)
5471 {
5472         struct ifnet *ifp = ic->ic_ifp;
5473         struct ath_softc *sc = ifp->if_softc;
5474         struct ath_hal *ah = sc->sc_ah;
5475         u_int32_t rfilt;
5476
5477         /* XXX calibration timer? */
5478
5479         sc->sc_scanning = 1;
5480         sc->sc_syncbeacon = 0;
5481         rfilt = ath_calcrxfilter(sc);
5482         ath_hal_setrxfilter(ah, rfilt);
5483         ath_hal_setassocid(ah, ifp->if_broadcastaddr, 0);
5484
5485         DPRINTF(sc, ATH_DEBUG_STATE, "%s: RX filter 0x%x bssid %6D aid 0\n",
5486                  __func__, rfilt, ifp->if_broadcastaddr, ":");
5487 }
5488
5489 static void
5490 ath_scan_end(struct ieee80211com *ic)
5491 {
5492         struct ifnet *ifp = ic->ic_ifp;
5493         struct ath_softc *sc = ifp->if_softc;
5494         struct ath_hal *ah = sc->sc_ah;
5495         u_int32_t rfilt;
5496
5497         sc->sc_scanning = 0;
5498         rfilt = ath_calcrxfilter(sc);
5499         ath_hal_setrxfilter(ah, rfilt);
5500         ath_hal_setassocid(ah, sc->sc_curbssid, sc->sc_curaid);
5501
5502         ath_hal_process_noisefloor(ah);
5503
5504         DPRINTF(sc, ATH_DEBUG_STATE, "%s: RX filter 0x%x bssid %6D aid 0x%x\n",
5505                  __func__, rfilt, sc->sc_curbssid, ":",
5506                  sc->sc_curaid);
5507 }
5508
5509 static void
5510 ath_set_channel(struct ieee80211com *ic)
5511 {
5512         struct ifnet *ifp = ic->ic_ifp;
5513         struct ath_softc *sc = ifp->if_softc;
5514
5515         (void) ath_chan_set(sc, ic->ic_curchan);
5516         /*
5517          * If we are returning to our bss channel then mark state
5518          * so the next recv'd beacon's tsf will be used to sync the
5519          * beacon timers.  Note that since we only hear beacons in
5520          * sta/ibss mode this has no effect in other operating modes.
5521          */
5522         if (!sc->sc_scanning && ic->ic_curchan == ic->ic_bsschan)
5523                 sc->sc_syncbeacon = 1;
5524 }
5525
5526 /* 
5527  * Walk the vap list and check if there any vap's in RUN state.
5528  */
5529 static int
5530 ath_isanyrunningvaps(struct ieee80211vap *this)
5531 {
5532         struct ieee80211com *ic = this->iv_ic;
5533         struct ieee80211vap *vap;
5534
5535         TAILQ_FOREACH(vap, &ic->ic_vaps, iv_next) {
5536                 if (vap != this && vap->iv_state >= IEEE80211_S_RUN)
5537                         return 1;
5538         }
5539         return 0;
5540 }
5541
5542 static int
5543 ath_newstate(struct ieee80211vap *vap, enum ieee80211_state nstate, int arg)
5544 {
5545         struct ieee80211com *ic = vap->iv_ic;
5546         struct ath_softc *sc = ic->ic_ifp->if_softc;
5547         struct ath_vap *avp = ATH_VAP(vap);
5548         struct ath_hal *ah = sc->sc_ah;
5549         struct ieee80211_node *ni = NULL;
5550         int i, error, stamode;
5551         u_int32_t rfilt;
5552         static const HAL_LED_STATE leds[] = {
5553             HAL_LED_INIT,       /* IEEE80211_S_INIT */
5554             HAL_LED_SCAN,       /* IEEE80211_S_SCAN */
5555             HAL_LED_AUTH,       /* IEEE80211_S_AUTH */
5556             HAL_LED_ASSOC,      /* IEEE80211_S_ASSOC */
5557             HAL_LED_RUN,        /* IEEE80211_S_CAC */
5558             HAL_LED_RUN,        /* IEEE80211_S_RUN */
5559             HAL_LED_RUN,        /* IEEE80211_S_CSA */
5560             HAL_LED_RUN,        /* IEEE80211_S_SLEEP */
5561         };
5562
5563         DPRINTF(sc, ATH_DEBUG_STATE, "%s: %s -> %s\n", __func__,
5564                 ieee80211_state_name[vap->iv_state],
5565                 ieee80211_state_name[nstate]);
5566
5567         callout_stop(&sc->sc_cal_ch);
5568         ath_hal_setledstate(ah, leds[nstate]);  /* set LED */
5569
5570         if (nstate == IEEE80211_S_SCAN) {
5571                 /*
5572                  * Scanning: turn off beacon miss and don't beacon.
5573                  * Mark beacon state so when we reach RUN state we'll
5574                  * [re]setup beacons.  Unblock the task q thread so
5575                  * deferred interrupt processing is done.
5576                  */
5577                 ath_hal_intrset(ah,
5578                     sc->sc_imask &~ (HAL_INT_SWBA | HAL_INT_BMISS));
5579                 sc->sc_imask &= ~(HAL_INT_SWBA | HAL_INT_BMISS);
5580                 sc->sc_beacons = 0;
5581                 taskqueue_unblock(sc->sc_tq);
5582         }
5583
5584         ni = vap->iv_bss;
5585         rfilt = ath_calcrxfilter(sc);
5586         stamode = (vap->iv_opmode == IEEE80211_M_STA ||
5587                    vap->iv_opmode == IEEE80211_M_AHDEMO ||
5588                    vap->iv_opmode == IEEE80211_M_IBSS);
5589         if (stamode && nstate == IEEE80211_S_RUN) {
5590                 sc->sc_curaid = ni->ni_associd;
5591                 IEEE80211_ADDR_COPY(sc->sc_curbssid, ni->ni_bssid);
5592                 ath_hal_setassocid(ah, sc->sc_curbssid, sc->sc_curaid);
5593         }
5594         DPRINTF(sc, ATH_DEBUG_STATE, "%s: RX filter 0x%x bssid %6D aid 0x%x\n",
5595            __func__, rfilt, sc->sc_curbssid, ":", sc->sc_curaid);
5596         ath_hal_setrxfilter(ah, rfilt);
5597
5598         /* XXX is this to restore keycache on resume? */
5599         if (vap->iv_opmode != IEEE80211_M_STA &&
5600             (vap->iv_flags & IEEE80211_F_PRIVACY)) {
5601                 for (i = 0; i < IEEE80211_WEP_NKID; i++)
5602                         if (ath_hal_keyisvalid(ah, i))
5603                                 ath_hal_keysetmac(ah, i, ni->ni_bssid);
5604         }
5605
5606         /*
5607          * Invoke the parent method to do net80211 work.
5608          */
5609         error = avp->av_newstate(vap, nstate, arg);
5610         if (error != 0)
5611                 goto bad;
5612
5613         if (nstate == IEEE80211_S_RUN) {
5614                 /* NB: collect bss node again, it may have changed */
5615                 ni = vap->iv_bss;
5616
5617                 DPRINTF(sc, ATH_DEBUG_STATE,
5618                     "%s(RUN): iv_flags 0x%08x bintvl %d bssid %6D "
5619                     "capinfo 0x%04x chan %d\n", __func__,
5620                     vap->iv_flags, ni->ni_intval, ni->ni_bssid, ":",
5621                     ni->ni_capinfo, ieee80211_chan2ieee(ic, ic->ic_curchan));
5622
5623                 switch (vap->iv_opmode) {
5624 #ifdef IEEE80211_SUPPORT_TDMA
5625                 case IEEE80211_M_AHDEMO:
5626                         if ((vap->iv_caps & IEEE80211_C_TDMA) == 0)
5627                                 break;
5628                         /* fall thru... */
5629 #endif
5630                 case IEEE80211_M_HOSTAP:
5631                 case IEEE80211_M_IBSS:
5632                 case IEEE80211_M_MBSS:
5633                         /*
5634                          * Allocate and setup the beacon frame.
5635                          *
5636                          * Stop any previous beacon DMA.  This may be
5637                          * necessary, for example, when an ibss merge
5638                          * causes reconfiguration; there will be a state
5639                          * transition from RUN->RUN that means we may
5640                          * be called with beacon transmission active.
5641                          */
5642                         ath_hal_stoptxdma(ah, sc->sc_bhalq);
5643
5644                         error = ath_beacon_alloc(sc, ni);
5645                         if (error != 0)
5646                                 goto bad;
5647                         /*
5648                          * If joining an adhoc network defer beacon timer
5649                          * configuration to the next beacon frame so we
5650                          * have a current TSF to use.  Otherwise we're
5651                          * starting an ibss/bss so there's no need to delay;
5652                          * if this is the first vap moving to RUN state, then
5653                          * beacon state needs to be [re]configured.
5654                          */
5655                         if (vap->iv_opmode == IEEE80211_M_IBSS &&
5656                             ni->ni_tstamp.tsf != 0) {
5657                                 sc->sc_syncbeacon = 1;
5658                         } else if (!sc->sc_beacons) {
5659 #ifdef IEEE80211_SUPPORT_TDMA
5660                                 if (vap->iv_caps & IEEE80211_C_TDMA)
5661                                         ath_tdma_config(sc, vap);
5662                                 else
5663 #endif
5664                                         ath_beacon_config(sc, vap);
5665                                 sc->sc_beacons = 1;
5666                         }
5667                         break;
5668                 case IEEE80211_M_STA:
5669                         /*
5670                          * Defer beacon timer configuration to the next
5671                          * beacon frame so we have a current TSF to use
5672                          * (any TSF collected when scanning is likely old).
5673                          */
5674                         sc->sc_syncbeacon = 1;
5675                         break;
5676                 case IEEE80211_M_MONITOR:
5677                         /*
5678                          * Monitor mode vaps have only INIT->RUN and RUN->RUN
5679                          * transitions so we must re-enable interrupts here to
5680                          * handle the case of a single monitor mode vap.
5681                          */
5682                         ath_hal_intrset(ah, sc->sc_imask);
5683                         break;
5684                 case IEEE80211_M_WDS:
5685                         break;
5686                 default:
5687                         break;
5688                 }
5689                 /*
5690                  * Let the hal process statistics collected during a
5691                  * scan so it can provide calibrated noise floor data.
5692                  */
5693                 ath_hal_process_noisefloor(ah);
5694                 /*
5695                  * Reset rssi stats; maybe not the best place...
5696                  */
5697                 sc->sc_halstats.ns_avgbrssi = ATH_RSSI_DUMMY_MARKER;
5698                 sc->sc_halstats.ns_avgrssi = ATH_RSSI_DUMMY_MARKER;
5699                 sc->sc_halstats.ns_avgtxrssi = ATH_RSSI_DUMMY_MARKER;
5700                 /*
5701                  * Finally, start any timers and the task q thread
5702                  * (in case we didn't go through SCAN state).
5703                  */
5704                 if (ath_longcalinterval != 0) {
5705                         /* start periodic recalibration timer */
5706                         callout_reset(&sc->sc_cal_ch, 1,
5707                                       ath_calibrate_callout, sc);
5708                 } else {
5709                         DPRINTF(sc, ATH_DEBUG_CALIBRATE,
5710                             "%s: calibration disabled\n", __func__);
5711                 }
5712                 taskqueue_unblock(sc->sc_tq);
5713         } else if (nstate == IEEE80211_S_INIT) {
5714                 /*
5715                  * If there are no vaps left in RUN state then
5716                  * shutdown host/driver operation:
5717                  * o disable interrupts
5718                  * o disable the task queue thread
5719                  * o mark beacon processing as stopped
5720                  */
5721                 if (!ath_isanyrunningvaps(vap)) {
5722                         sc->sc_imask &= ~(HAL_INT_SWBA | HAL_INT_BMISS);
5723                         /* disable interrupts  */
5724                         ath_hal_intrset(ah, sc->sc_imask &~ HAL_INT_GLOBAL);
5725                         taskqueue_block(sc->sc_tq);
5726                         sc->sc_beacons = 0;
5727                 }
5728 #ifdef IEEE80211_SUPPORT_TDMA
5729                 ath_hal_setcca(ah, AH_TRUE);
5730 #endif
5731         }
5732 bad:
5733         return error;
5734 }
5735
5736 /*
5737  * Allocate a key cache slot to the station so we can
5738  * setup a mapping from key index to node. The key cache
5739  * slot is needed for managing antenna state and for
5740  * compression when stations do not use crypto.  We do
5741  * it uniliaterally here; if crypto is employed this slot
5742  * will be reassigned.
5743  */
5744 static void
5745 ath_setup_stationkey(struct ieee80211_node *ni)
5746 {
5747         struct ieee80211vap *vap = ni->ni_vap;
5748         struct ath_softc *sc = vap->iv_ic->ic_ifp->if_softc;
5749         ieee80211_keyix keyix, rxkeyix;
5750
5751         if (!ath_key_alloc(vap, &ni->ni_ucastkey, &keyix, &rxkeyix)) {
5752                 /*
5753                  * Key cache is full; we'll fall back to doing
5754                  * the more expensive lookup in software.  Note
5755                  * this also means no h/w compression.
5756                  */
5757                 /* XXX msg+statistic */
5758         } else {
5759                 /* XXX locking? */
5760                 ni->ni_ucastkey.wk_keyix = keyix;
5761                 ni->ni_ucastkey.wk_rxkeyix = rxkeyix;
5762                 /* NB: must mark device key to get called back on delete */
5763                 ni->ni_ucastkey.wk_flags |= IEEE80211_KEY_DEVKEY;
5764                 IEEE80211_ADDR_COPY(ni->ni_ucastkey.wk_macaddr, ni->ni_macaddr);
5765                 /* NB: this will create a pass-thru key entry */
5766                 ath_keyset(sc, &ni->ni_ucastkey, vap->iv_bss);
5767         }
5768 }
5769
5770 /*
5771  * Setup driver-specific state for a newly associated node.
5772  * Note that we're called also on a re-associate, the isnew
5773  * param tells us if this is the first time or not.
5774  */
5775 static void
5776 ath_newassoc(struct ieee80211_node *ni, int isnew)
5777 {
5778         struct ath_node *an = ATH_NODE(ni);
5779         struct ieee80211vap *vap = ni->ni_vap;
5780         struct ath_softc *sc = vap->iv_ic->ic_ifp->if_softc;
5781         const struct ieee80211_txparam *tp = ni->ni_txparms;
5782
5783         an->an_mcastrix = ath_tx_findrix(sc, tp->mcastrate);
5784         an->an_mgmtrix = ath_tx_findrix(sc, tp->mgmtrate);
5785
5786         ath_rate_newassoc(sc, an, isnew);
5787         if (isnew && 
5788             (vap->iv_flags & IEEE80211_F_PRIVACY) == 0 && sc->sc_hasclrkey &&
5789             ni->ni_ucastkey.wk_keyix == IEEE80211_KEYIX_NONE)
5790                 ath_setup_stationkey(ni);
5791 }
5792
5793 static int
5794 ath_setregdomain(struct ieee80211com *ic, struct ieee80211_regdomain *reg,
5795         int nchans, struct ieee80211_channel chans[])
5796 {
5797         struct ath_softc *sc = ic->ic_ifp->if_softc;
5798         struct ath_hal *ah = sc->sc_ah;
5799         HAL_STATUS status;
5800
5801         DPRINTF(sc, ATH_DEBUG_REGDOMAIN,
5802             "%s: rd %u cc %u location %c%s\n",
5803             __func__, reg->regdomain, reg->country, reg->location,
5804             reg->ecm ? " ecm" : "");
5805
5806         status = ath_hal_set_channels(ah, chans, nchans,
5807             reg->country, reg->regdomain);
5808         if (status != HAL_OK) {
5809                 DPRINTF(sc, ATH_DEBUG_REGDOMAIN, "%s: failed, status %u\n",
5810                     __func__, status);
5811                 return EINVAL;          /* XXX */
5812         }
5813         return 0;
5814 }
5815
5816 static void
5817 ath_getradiocaps(struct ieee80211com *ic,
5818         int maxchans, int *nchans, struct ieee80211_channel chans[])
5819 {
5820         struct ath_softc *sc = ic->ic_ifp->if_softc;
5821         struct ath_hal *ah = sc->sc_ah;
5822
5823         DPRINTF(sc, ATH_DEBUG_REGDOMAIN, "%s: use rd %u cc %d\n",
5824             __func__, SKU_DEBUG, CTRY_DEFAULT);
5825
5826         /* XXX check return */
5827         (void) ath_hal_getchannels(ah, chans, maxchans, nchans,
5828             HAL_MODE_ALL, CTRY_DEFAULT, SKU_DEBUG, AH_TRUE);
5829
5830 }
5831
5832 static int
5833 ath_getchannels(struct ath_softc *sc)
5834 {
5835         struct ifnet *ifp = sc->sc_ifp;
5836         struct ieee80211com *ic = ifp->if_l2com;
5837         struct ath_hal *ah = sc->sc_ah;
5838         HAL_STATUS status;
5839
5840         /*
5841          * Collect channel set based on EEPROM contents.
5842          */
5843         status = ath_hal_init_channels(ah, ic->ic_channels, IEEE80211_CHAN_MAX,
5844             &ic->ic_nchans, HAL_MODE_ALL, CTRY_DEFAULT, SKU_NONE, AH_TRUE);
5845         if (status != HAL_OK) {
5846                 if_printf(ifp, "%s: unable to collect channel list from hal, "
5847                     "status %d\n", __func__, status);
5848                 return EINVAL;
5849         }
5850         (void) ath_hal_getregdomain(ah, &sc->sc_eerd);
5851         ath_hal_getcountrycode(ah, &sc->sc_eecc);       /* NB: cannot fail */
5852         /* XXX map Atheros sku's to net80211 SKU's */
5853         /* XXX net80211 types too small */
5854         ic->ic_regdomain.regdomain = (uint16_t) sc->sc_eerd;
5855         ic->ic_regdomain.country = (uint16_t) sc->sc_eecc;
5856         ic->ic_regdomain.isocc[0] = ' ';        /* XXX don't know */
5857         ic->ic_regdomain.isocc[1] = ' ';
5858
5859         ic->ic_regdomain.ecm = 1;
5860         ic->ic_regdomain.location = 'I';
5861
5862         DPRINTF(sc, ATH_DEBUG_REGDOMAIN,
5863             "%s: eeprom rd %u cc %u (mapped rd %u cc %u) location %c%s\n",
5864             __func__, sc->sc_eerd, sc->sc_eecc,
5865             ic->ic_regdomain.regdomain, ic->ic_regdomain.country,
5866             ic->ic_regdomain.location, ic->ic_regdomain.ecm ? " ecm" : "");
5867         return 0;
5868 }
5869
5870 static void
5871 ath_led_done_callout(void *arg)
5872 {
5873         struct ath_softc *sc = arg;
5874
5875         wlan_serialize_enter();
5876         sc->sc_blinking = 0;
5877         wlan_serialize_exit();
5878 }
5879
5880 /*
5881  * Turn the LED off: flip the pin and then set a timer so no
5882  * update will happen for the specified duration.
5883  */
5884 static void
5885 ath_led_off_callout(void *arg)
5886 {
5887         struct ath_softc *sc = arg;
5888
5889         wlan_serialize_enter();
5890         ath_hal_gpioset(sc->sc_ah, sc->sc_ledpin, !sc->sc_ledon);
5891         callout_reset(&sc->sc_ledtimer, sc->sc_ledoff,
5892                         ath_led_done_callout, sc);
5893         wlan_serialize_exit();
5894 }
5895
5896 /*
5897  * Blink the LED according to the specified on/off times.
5898  */
5899 static void
5900 ath_led_blink(struct ath_softc *sc, int on, int off)
5901 {
5902         DPRINTF(sc, ATH_DEBUG_LED, "%s: on %u off %u\n", __func__, on, off);
5903         ath_hal_gpioset(sc->sc_ah, sc->sc_ledpin, sc->sc_ledon);
5904         sc->sc_blinking = 1;
5905         sc->sc_ledoff = off;
5906         callout_reset(&sc->sc_ledtimer, on, ath_led_off_callout, sc);
5907 }
5908
5909 static void
5910 ath_led_event(struct ath_softc *sc, int rix)
5911 {
5912         sc->sc_ledevent = ticks;        /* time of last event */
5913         if (sc->sc_blinking)            /* don't interrupt active blink */
5914                 return;
5915         ath_led_blink(sc, sc->sc_hwmap[rix].ledon, sc->sc_hwmap[rix].ledoff);
5916 }
5917
5918 static int
5919 ath_rate_setup(struct ath_softc *sc, u_int mode)
5920 {
5921         struct ath_hal *ah = sc->sc_ah;
5922         const HAL_RATE_TABLE *rt;
5923
5924         switch (mode) {
5925         case IEEE80211_MODE_11A:
5926                 rt = ath_hal_getratetable(ah, HAL_MODE_11A);
5927                 break;
5928         case IEEE80211_MODE_HALF:
5929                 rt = ath_hal_getratetable(ah, HAL_MODE_11A_HALF_RATE);
5930                 break;
5931         case IEEE80211_MODE_QUARTER:
5932                 rt = ath_hal_getratetable(ah, HAL_MODE_11A_QUARTER_RATE);
5933                 break;
5934         case IEEE80211_MODE_11B:
5935                 rt = ath_hal_getratetable(ah, HAL_MODE_11B);
5936                 break;
5937         case IEEE80211_MODE_11G:
5938                 rt = ath_hal_getratetable(ah, HAL_MODE_11G);
5939                 break;
5940         case IEEE80211_MODE_TURBO_A:
5941                 rt = ath_hal_getratetable(ah, HAL_MODE_108A);
5942                 break;
5943         case IEEE80211_MODE_TURBO_G:
5944                 rt = ath_hal_getratetable(ah, HAL_MODE_108G);
5945                 break;
5946         case IEEE80211_MODE_STURBO_A:
5947                 rt = ath_hal_getratetable(ah, HAL_MODE_TURBO);
5948                 break;
5949         case IEEE80211_MODE_11NA:
5950                 rt = ath_hal_getratetable(ah, HAL_MODE_11NA_HT20);
5951                 break;
5952         case IEEE80211_MODE_11NG:
5953                 rt = ath_hal_getratetable(ah, HAL_MODE_11NG_HT20);
5954                 break;
5955         default:
5956                 DPRINTF(sc, ATH_DEBUG_ANY, "%s: invalid mode %u\n",
5957                         __func__, mode);
5958                 return 0;
5959         }
5960         sc->sc_rates[mode] = rt;
5961         return (rt != NULL);
5962 }
5963
5964 static void
5965 ath_setcurmode(struct ath_softc *sc, enum ieee80211_phymode mode)
5966 {
5967         /* NB: on/off times from the Atheros NDIS driver, w/ permission */
5968         static const struct {
5969                 u_int           rate;           /* tx/rx 802.11 rate */
5970                 u_int16_t       timeOn;         /* LED on time (ms) */
5971                 u_int16_t       timeOff;        /* LED off time (ms) */
5972         } blinkrates[] = {
5973                 { 108,  40,  10 },
5974                 {  96,  44,  11 },
5975                 {  72,  50,  13 },
5976                 {  48,  57,  14 },
5977                 {  36,  67,  16 },
5978                 {  24,  80,  20 },
5979                 {  22, 100,  25 },
5980                 {  18, 133,  34 },
5981                 {  12, 160,  40 },
5982                 {  10, 200,  50 },
5983                 {   6, 240,  58 },
5984                 {   4, 267,  66 },
5985                 {   2, 400, 100 },
5986                 {   0, 500, 130 },
5987                 /* XXX half/quarter rates */
5988         };
5989         const HAL_RATE_TABLE *rt;
5990         int i, j;
5991
5992         memset(sc->sc_rixmap, 0xff, sizeof(sc->sc_rixmap));
5993         rt = sc->sc_rates[mode];
5994         KASSERT(rt != NULL, ("no h/w rate set for phy mode %u", mode));
5995         for (i = 0; i < rt->rateCount; i++) {
5996                 uint8_t ieeerate = rt->info[i].dot11Rate & IEEE80211_RATE_VAL;
5997                 if (rt->info[i].phy != IEEE80211_T_HT)
5998                         sc->sc_rixmap[ieeerate] = i;
5999                 else
6000                         sc->sc_rixmap[ieeerate | IEEE80211_RATE_MCS] = i;
6001         }
6002         memset(sc->sc_hwmap, 0, sizeof(sc->sc_hwmap));
6003         for (i = 0; i < NELEM(sc->sc_hwmap); i++) {
6004                 if (i >= rt->rateCount) {
6005                         sc->sc_hwmap[i].ledon = (500 * hz) / 1000;
6006                         sc->sc_hwmap[i].ledoff = (130 * hz) / 1000;
6007                         continue;
6008                 }
6009                 sc->sc_hwmap[i].ieeerate =
6010                         rt->info[i].dot11Rate & IEEE80211_RATE_VAL;
6011                 if (rt->info[i].phy == IEEE80211_T_HT)
6012                         sc->sc_hwmap[i].ieeerate |= IEEE80211_RATE_MCS;
6013                 sc->sc_hwmap[i].txflags = IEEE80211_RADIOTAP_F_DATAPAD;
6014                 if (rt->info[i].shortPreamble ||
6015                     rt->info[i].phy == IEEE80211_T_OFDM)
6016                         sc->sc_hwmap[i].txflags |= IEEE80211_RADIOTAP_F_SHORTPRE;
6017                 sc->sc_hwmap[i].rxflags = sc->sc_hwmap[i].txflags;
6018                 for (j = 0; j < NELEM(blinkrates)-1; j++)
6019                         if (blinkrates[j].rate == sc->sc_hwmap[i].ieeerate)
6020                                 break;
6021                 /* NB: this uses the last entry if the rate isn't found */
6022                 /* XXX beware of overlow */
6023                 sc->sc_hwmap[i].ledon = (blinkrates[j].timeOn * hz) / 1000;
6024                 sc->sc_hwmap[i].ledoff = (blinkrates[j].timeOff * hz) / 1000;
6025         }
6026         sc->sc_currates = rt;
6027         sc->sc_curmode = mode;
6028         /*
6029          * All protection frames are transmited at 2Mb/s for
6030          * 11g, otherwise at 1Mb/s.
6031          */
6032         if (mode == IEEE80211_MODE_11G)
6033                 sc->sc_protrix = ath_tx_findrix(sc, 2*2);
6034         else
6035                 sc->sc_protrix = ath_tx_findrix(sc, 2*1);
6036         /* NB: caller is responsible for reseting rate control state */
6037 }
6038
6039 #ifdef ATH_DEBUG
6040 static void
6041 ath_printrxbuf(struct ath_softc *sc, const struct ath_buf *bf,
6042         u_int ix, int done)
6043 {
6044         const struct ath_rx_status *rs = &bf->bf_status.ds_rxstat;
6045         struct ath_hal *ah = sc->sc_ah;
6046         const struct ath_desc *ds;
6047         int i;
6048
6049         for (i = 0, ds = bf->bf_desc; i < bf->bf_nseg; i++, ds++) {
6050                 kprintf("R[%2u] (DS.V:%p DS.P:%p) L:%08x D:%08x%s\n"
6051                        "      %08x %08x %08x %08x\n",
6052                     ix, ds, (const struct ath_desc *)bf->bf_daddr + i,
6053                     ds->ds_link, ds->ds_data,
6054                     !done ? "" : (rs->rs_status == 0) ? " *" : " !",
6055                     ds->ds_ctl0, ds->ds_ctl1,
6056                     ds->ds_hw[0], ds->ds_hw[1]);
6057                 if (ah->ah_magic == 0x20065416) {
6058                         kprintf("        %08x %08x %08x %08x %08x %08x %08x\n",
6059                             ds->ds_hw[2], ds->ds_hw[3], ds->ds_hw[4],
6060                             ds->ds_hw[5], ds->ds_hw[6], ds->ds_hw[7],
6061                             ds->ds_hw[8]);
6062                 }
6063         }
6064 }
6065
6066 static void
6067 ath_printtxbuf(struct ath_softc *sc, const struct ath_buf *bf,
6068         u_int qnum, u_int ix, int done)
6069 {
6070         const struct ath_tx_status *ts = &bf->bf_status.ds_txstat;
6071         struct ath_hal *ah = sc->sc_ah;
6072         const struct ath_desc *ds;
6073         int i;
6074
6075         kprintf("Q%u[%3u]", qnum, ix);
6076         for (i = 0, ds = bf->bf_desc; i < bf->bf_nseg; i++, ds++) {
6077                 kprintf(" (DS.V:%p DS.P:%p) L:%08x D:%08x F:04%x%s\n"
6078                        "        %08x %08x %08x %08x %08x %08x\n",
6079                     ds, (const struct ath_desc *)bf->bf_daddr + i,
6080                     ds->ds_link, ds->ds_data, bf->bf_txflags,
6081                     !done ? "" : (ts->ts_status == 0) ? " *" : " !",
6082                     ds->ds_ctl0, ds->ds_ctl1,
6083                     ds->ds_hw[0], ds->ds_hw[1], ds->ds_hw[2], ds->ds_hw[3]);
6084                 if (ah->ah_magic == 0x20065416) {
6085                         kprintf("        %08x %08x %08x %08x %08x %08x %08x %08x\n",
6086                             ds->ds_hw[4], ds->ds_hw[5], ds->ds_hw[6],
6087                             ds->ds_hw[7], ds->ds_hw[8], ds->ds_hw[9],
6088                             ds->ds_hw[10],ds->ds_hw[11]);
6089                         kprintf("        %08x %08x %08x %08x %08x %08x %08x %08x\n",
6090                             ds->ds_hw[12],ds->ds_hw[13],ds->ds_hw[14],
6091                             ds->ds_hw[15],ds->ds_hw[16],ds->ds_hw[17],
6092                             ds->ds_hw[18], ds->ds_hw[19]);
6093                 }
6094         }
6095 }
6096 #endif /* ATH_DEBUG */
6097
6098 static void
6099 ath_watchdog_callout(void *arg)
6100 {
6101         struct ath_softc *sc = arg;
6102
6103         wlan_serialize_enter();
6104         if (sc->sc_wd_timer != 0 && --sc->sc_wd_timer == 0) {
6105                 struct ifnet *ifp = sc->sc_ifp;
6106                 uint32_t hangs;
6107
6108                 if (ath_hal_gethangstate(sc->sc_ah, 0xffff, &hangs) &&
6109                     hangs != 0) {
6110                         if_printf(ifp, "%s hang detected (0x%x)\n",
6111                             hangs & 0xff ? "bb" : "mac", hangs); 
6112                 } else
6113                         if_printf(ifp, "device timeout\n");
6114                 ath_reset(ifp);
6115                 ifp->if_oerrors++;
6116                 sc->sc_stats.ast_watchdog++;
6117         }
6118         callout_reset(&sc->sc_wd_ch, hz, ath_watchdog_callout, sc);
6119         wlan_serialize_exit();
6120 }
6121
6122 #ifdef ATH_DIAGAPI
6123 /*
6124  * Diagnostic interface to the HAL.  This is used by various
6125  * tools to do things like retrieve register contents for
6126  * debugging.  The mechanism is intentionally opaque so that
6127  * it can change frequently w/o concern for compatiblity.
6128  */
6129 static int
6130 ath_ioctl_diag(struct ath_softc *sc, struct ath_diag *ad)
6131 {
6132         struct ath_hal *ah = sc->sc_ah;
6133         u_int id = ad->ad_id & ATH_DIAG_ID;
6134         void *indata = NULL;
6135         void *outdata = NULL;
6136         u_int32_t insize = ad->ad_in_size;
6137         u_int32_t outsize = ad->ad_out_size;
6138         int error = 0;
6139
6140         if (ad->ad_id & ATH_DIAG_IN) {
6141                 /*
6142                  * Copy in data.
6143                  */
6144                 indata = kmalloc(insize, M_TEMP, M_INTWAIT);
6145                 error = copyin(ad->ad_in_data, indata, insize);
6146                 if (error)
6147                         goto bad;
6148         }
6149         if (ad->ad_id & ATH_DIAG_DYN) {
6150                 /*
6151                  * Allocate a buffer for the results (otherwise the HAL
6152                  * returns a pointer to a buffer where we can read the
6153                  * results).  Note that we depend on the HAL leaving this
6154                  * pointer for us to use below in reclaiming the buffer;
6155                  * may want to be more defensive.
6156                  */
6157                 outdata = kmalloc(outsize, M_TEMP, M_INTWAIT);
6158         }
6159         if (ath_hal_getdiagstate(ah, id, indata, insize, &outdata, &outsize)) {
6160                 if (outsize < ad->ad_out_size)
6161                         ad->ad_out_size = outsize;
6162                 if (outdata != NULL)
6163                         error = copyout(outdata, ad->ad_out_data,
6164                                         ad->ad_out_size);
6165         } else {
6166                 error = EINVAL;
6167         }
6168 bad:
6169         if ((ad->ad_id & ATH_DIAG_IN) && indata != NULL)
6170                 kfree(indata, M_TEMP);
6171         if ((ad->ad_id & ATH_DIAG_DYN) && outdata != NULL)
6172                 kfree(outdata, M_TEMP);
6173         return error;
6174 }
6175 #endif /* ATH_DIAGAPI */
6176
6177 static int
6178 ath_ioctl(struct ifnet *ifp, u_long cmd, caddr_t data, struct ucred *ucred)
6179 {
6180 #define IS_RUNNING(ifp) \
6181         ((ifp->if_flags & IFF_UP) && (ifp->if_flags & IFF_RUNNING))
6182         struct ath_softc *sc = ifp->if_softc;
6183         struct ieee80211com *ic = ifp->if_l2com;
6184         struct ifreq *ifr = (struct ifreq *)data;
6185         const HAL_RATE_TABLE *rt;
6186         int error = 0;
6187
6188         switch (cmd) {
6189         case SIOCSIFFLAGS:
6190                 if (IS_RUNNING(ifp)) {
6191                         /*
6192                          * To avoid rescanning another access point,
6193                          * do not call ath_init() here.  Instead,
6194                          * only reflect promisc mode settings.
6195                          */
6196                         ath_mode_init(sc);
6197                 } else if (ifp->if_flags & IFF_UP) {
6198                         /*
6199                          * Beware of being called during attach/detach
6200                          * to reset promiscuous mode.  In that case we
6201                          * will still be marked UP but not RUNNING.
6202                          * However trying to re-init the interface
6203                          * is the wrong thing to do as we've already
6204                          * torn down much of our state.  There's
6205                          * probably a better way to deal with this.
6206                          */
6207                         if (!sc->sc_invalid)
6208                                 ath_init(sc);   /* XXX lose error */
6209                 } else {
6210                         ath_stop_locked(ifp);
6211 #ifdef notyet
6212                         /* XXX must wakeup in places like ath_vap_delete */
6213                         if (!sc->sc_invalid)
6214                                 ath_hal_setpower(sc->sc_ah, HAL_PM_FULL_SLEEP);
6215 #endif
6216                 }
6217                 break;
6218         case SIOCGIFMEDIA:
6219         case SIOCSIFMEDIA:
6220                 error = ifmedia_ioctl(ifp, ifr, &ic->ic_media, cmd);
6221                 break;
6222         case SIOCGATHSTATS:
6223                 /* NB: embed these numbers to get a consistent view */
6224                 sc->sc_stats.ast_tx_packets = ifp->if_opackets;
6225                 sc->sc_stats.ast_rx_packets = ifp->if_ipackets;
6226                 sc->sc_stats.ast_tx_rssi = ATH_RSSI(sc->sc_halstats.ns_avgtxrssi);
6227                 sc->sc_stats.ast_rx_rssi = ATH_RSSI(sc->sc_halstats.ns_avgrssi);
6228 #ifdef IEEE80211_SUPPORT_TDMA
6229                 sc->sc_stats.ast_tdma_tsfadjp = TDMA_AVG(sc->sc_avgtsfdeltap);
6230                 sc->sc_stats.ast_tdma_tsfadjm = TDMA_AVG(sc->sc_avgtsfdeltam);
6231 #endif
6232                 rt = sc->sc_currates;
6233                 /* XXX HT rates */
6234                 sc->sc_stats.ast_tx_rate =
6235                     rt->info[sc->sc_txrix].dot11Rate &~ IEEE80211_RATE_BASIC;
6236                 return copyout(&sc->sc_stats,
6237                     ifr->ifr_data, sizeof (sc->sc_stats));
6238         case SIOCZATHSTATS:
6239                 error = priv_check(curthread, PRIV_DRIVER);
6240                 if (error == 0)
6241                         memset(&sc->sc_stats, 0, sizeof(sc->sc_stats));
6242                 break;
6243 #ifdef ATH_DIAGAPI
6244         case SIOCGATHDIAG:
6245                 error = ath_ioctl_diag(sc, (struct ath_diag *) ifr);
6246                 break;
6247 #endif
6248         case SIOCGIFADDR:
6249                 error = ether_ioctl(ifp, cmd, data);
6250                 break;
6251         default:
6252                 error = EINVAL;
6253                 break;
6254         }
6255         return error;
6256 #undef IS_RUNNING
6257 }
6258
6259 static int
6260 ath_sysctl_slottime(SYSCTL_HANDLER_ARGS)
6261 {
6262         struct ath_softc *sc = arg1;
6263         u_int slottime;
6264         int error;
6265
6266         wlan_serialize_enter();
6267         slottime = ath_hal_getslottime(sc->sc_ah);
6268         error = sysctl_handle_int(oidp, &slottime, 0, req);
6269         if (error == 0 && req->newptr) {
6270                 if (!ath_hal_setslottime(sc->sc_ah, slottime))
6271                         error = EINVAL;
6272         }
6273         wlan_serialize_exit();
6274         return error;
6275 }
6276
6277 static int
6278 ath_sysctl_acktimeout(SYSCTL_HANDLER_ARGS)
6279 {
6280         struct ath_softc *sc = arg1;
6281         u_int acktimeout;
6282         int error;
6283
6284         wlan_serialize_enter();
6285         acktimeout = ath_hal_getacktimeout(sc->sc_ah);
6286         error = sysctl_handle_int(oidp, &acktimeout, 0, req);
6287         if (error == 0 && req->newptr) {
6288                 if (!ath_hal_setacktimeout(sc->sc_ah, acktimeout))
6289                         error = EINVAL;
6290         }
6291         wlan_serialize_exit();
6292         return error;
6293 }
6294
6295 static int
6296 ath_sysctl_ctstimeout(SYSCTL_HANDLER_ARGS)
6297 {
6298         struct ath_softc *sc = arg1;
6299         u_int ctstimeout;
6300         int error;
6301
6302         wlan_serialize_enter();
6303         ctstimeout = ath_hal_getctstimeout(sc->sc_ah);
6304         error = sysctl_handle_int(oidp, &ctstimeout, 0, req);
6305         if (error == 0 && req->newptr) {
6306                 if (!ath_hal_setctstimeout(sc->sc_ah, ctstimeout))
6307                         error = EINVAL;
6308         }
6309         wlan_serialize_exit();
6310         return error;
6311 }
6312
6313 static int
6314 ath_sysctl_softled(SYSCTL_HANDLER_ARGS)
6315 {
6316         struct ath_softc *sc = arg1;
6317         int softled = sc->sc_softled;
6318         int error;
6319
6320         error = sysctl_handle_int(oidp, &softled, 0, req);
6321         if (error || !req->newptr)
6322                 return error;
6323         wlan_serialize_enter();
6324         softled = (softled != 0);
6325         if (softled != sc->sc_softled) {
6326                 if (softled) {
6327                         /* NB: handle any sc_ledpin change */
6328                         ath_hal_gpioCfgOutput(sc->sc_ah, sc->sc_ledpin,
6329                             HAL_GPIO_MUX_MAC_NETWORK_LED);
6330                         ath_hal_gpioset(sc->sc_ah, sc->sc_ledpin,
6331                                 !sc->sc_ledon);
6332                 }
6333                 sc->sc_softled = softled;
6334         }
6335         wlan_serialize_exit();
6336         return 0;
6337 }
6338
6339 static int
6340 ath_sysctl_ledpin(SYSCTL_HANDLER_ARGS)
6341 {
6342         struct ath_softc *sc = arg1;
6343         int ledpin = sc->sc_ledpin;
6344         int error;
6345
6346         error = sysctl_handle_int(oidp, &ledpin, 0, req);
6347         if (error || !req->newptr)
6348                 return error;
6349         wlan_serialize_enter();
6350         if (ledpin != sc->sc_ledpin) {
6351                 sc->sc_ledpin = ledpin;
6352                 if (sc->sc_softled) {
6353                         ath_hal_gpioCfgOutput(sc->sc_ah, sc->sc_ledpin,
6354                             HAL_GPIO_MUX_MAC_NETWORK_LED);
6355                         ath_hal_gpioset(sc->sc_ah, sc->sc_ledpin,
6356                                 !sc->sc_ledon);
6357                 }
6358         }
6359         wlan_serialize_exit();
6360         return 0;
6361 }
6362
6363 static int
6364 ath_sysctl_txantenna(SYSCTL_HANDLER_ARGS)
6365 {
6366         struct ath_softc *sc = arg1;
6367         u_int txantenna;
6368         int error;
6369
6370         wlan_serialize_enter();
6371         txantenna = ath_hal_getantennaswitch(sc->sc_ah);
6372         error = sysctl_handle_int(oidp, &txantenna, 0, req);
6373
6374         if (!error && req->newptr) {
6375                 /* XXX assumes 2 antenna ports */
6376                 if (txantenna < HAL_ANT_VARIABLE ||
6377                     txantenna > HAL_ANT_FIXED_B) {
6378                         error = EINVAL;
6379                 } else {
6380                         ath_hal_setantennaswitch(sc->sc_ah, txantenna);
6381                         /*
6382                          * NB: with the switch locked this isn't meaningful,
6383                          *     but set it anyway so things like radiotap get
6384                          *     consistent info in their data.
6385                          */
6386                         sc->sc_txantenna = txantenna;
6387                 }
6388         }
6389         wlan_serialize_exit();
6390         return error;
6391 }
6392
6393 static int
6394 ath_sysctl_rxantenna(SYSCTL_HANDLER_ARGS)
6395 {
6396         struct ath_softc *sc = arg1;
6397         u_int defantenna;
6398         int error;
6399
6400         wlan_serialize_enter();
6401         defantenna = ath_hal_getdefantenna(sc->sc_ah);
6402         error = sysctl_handle_int(oidp, &defantenna, 0, req);
6403         if (error == 0 && req->newptr)
6404                 ath_hal_setdefantenna(sc->sc_ah, defantenna);
6405         wlan_serialize_exit();
6406         return error;
6407 }
6408
6409 static int
6410 ath_sysctl_diversity(SYSCTL_HANDLER_ARGS)
6411 {
6412         struct ath_softc *sc = arg1;
6413         u_int diversity;
6414         int error;
6415
6416         wlan_serialize_enter();
6417         diversity = ath_hal_getdiversity(sc->sc_ah);
6418         error = sysctl_handle_int(oidp, &diversity, 0, req);
6419         if (error == 0 && req->newptr) {
6420                 if (!ath_hal_setdiversity(sc->sc_ah, diversity))
6421                         error = EINVAL;
6422                 else
6423                         sc->sc_diversity = diversity;
6424         }
6425         wlan_serialize_exit();
6426         return error;
6427 }
6428
6429 static int
6430 ath_sysctl_diag(SYSCTL_HANDLER_ARGS)
6431 {
6432         struct ath_softc *sc = arg1;
6433         u_int32_t diag;
6434         int error;
6435
6436         wlan_serialize_enter();
6437         if (!ath_hal_getdiag(sc->sc_ah, &diag)) {
6438                 error = EINVAL;
6439         } else {
6440                 error = sysctl_handle_int(oidp, &diag, 0, req);
6441                 if (error == 0 && req->newptr) {
6442                         if (!ath_hal_setdiag(sc->sc_ah, diag))
6443                                 error = EINVAL;
6444                 }
6445         }
6446         wlan_serialize_exit();
6447         return error;
6448 }
6449
6450 static int
6451 ath_sysctl_tpscale(SYSCTL_HANDLER_ARGS)
6452 {
6453         struct ath_softc *sc = arg1;
6454         struct ifnet *ifp = sc->sc_ifp;
6455         u_int32_t scale;
6456         int error;
6457
6458         wlan_serialize_enter();
6459         (void)ath_hal_gettpscale(sc->sc_ah, &scale);
6460         error = sysctl_handle_int(oidp, &scale, 0, req);
6461         if (error == 0 && req->newptr) {
6462                 if (!ath_hal_settpscale(sc->sc_ah, scale))
6463                         error = EINVAL;
6464                 else if (ifp->if_flags & IFF_RUNNING)
6465                         error = ath_reset(ifp);
6466         }
6467         wlan_serialize_exit();
6468         return error;
6469 }
6470
6471 static int
6472 ath_sysctl_tpc(SYSCTL_HANDLER_ARGS)
6473 {
6474         struct ath_softc *sc = arg1;
6475         u_int tpc;
6476         int error;
6477
6478         wlan_serialize_enter();
6479         tpc = ath_hal_gettpc(sc->sc_ah);
6480         error = sysctl_handle_int(oidp, &tpc, 0, req);
6481         if (error == 0 && req->newptr) {
6482                 if (!ath_hal_settpc(sc->sc_ah, tpc))
6483                         error = EINVAL;
6484         }
6485         wlan_serialize_exit();
6486         return error;
6487 }
6488
6489 static int
6490 ath_sysctl_rfkill(SYSCTL_HANDLER_ARGS)
6491 {
6492         struct ath_softc *sc = arg1;
6493         struct ifnet *ifp;
6494         struct ath_hal *ah;
6495         u_int rfkill;
6496         int error;
6497
6498         wlan_serialize_enter();
6499         ifp = sc->sc_ifp;
6500         ah = sc->sc_ah;
6501         rfkill = ath_hal_getrfkill(ah);
6502
6503         error = sysctl_handle_int(oidp, &rfkill, 0, req);
6504         if (error == 0 && req->newptr) {
6505                 if (rfkill != ath_hal_getrfkill(ah)) {
6506                         if (!ath_hal_setrfkill(ah, rfkill))
6507                                 error = EINVAL;
6508                         else if (ifp->if_flags & IFF_RUNNING)
6509                                 error = ath_reset(ifp);
6510                 }
6511         }
6512         wlan_serialize_exit();
6513         return error;
6514 }
6515
6516 static int
6517 ath_sysctl_rfsilent(SYSCTL_HANDLER_ARGS)
6518 {
6519         struct ath_softc *sc = arg1;
6520         u_int rfsilent;
6521         int error;
6522
6523         wlan_serialize_enter();
6524         (void)ath_hal_getrfsilent(sc->sc_ah, &rfsilent);
6525         error = sysctl_handle_int(oidp, &rfsilent, 0, req);
6526         if (error == 0 && req->newptr) {
6527                 if (!ath_hal_setrfsilent(sc->sc_ah, rfsilent)) {
6528                         error = EINVAL;
6529                 } else {
6530                         sc->sc_rfsilentpin = rfsilent & 0x1c;
6531                         sc->sc_rfsilentpol = (rfsilent & 0x2) != 0;
6532                 }
6533         }
6534         wlan_serialize_exit();
6535         return error;
6536 }
6537
6538 static int
6539 ath_sysctl_tpack(SYSCTL_HANDLER_ARGS)
6540 {
6541         struct ath_softc *sc = arg1;
6542         u_int32_t tpack;
6543         int error;
6544
6545         wlan_serialize_enter();
6546         (void)ath_hal_gettpack(sc->sc_ah, &tpack);
6547         error = sysctl_handle_int(oidp, &tpack, 0, req);
6548         if (error == 0 && req->newptr) {
6549                 if (!ath_hal_settpack(sc->sc_ah, tpack))
6550                         error = EINVAL;
6551         }
6552         wlan_serialize_exit();
6553         return error;
6554 }
6555
6556 static int
6557 ath_sysctl_tpcts(SYSCTL_HANDLER_ARGS)
6558 {
6559         struct ath_softc *sc = arg1;
6560         u_int32_t tpcts;
6561         int error;
6562
6563         wlan_serialize_enter();
6564         (void)ath_hal_gettpcts(sc->sc_ah, &tpcts);
6565         error = sysctl_handle_int(oidp, &tpcts, 0, req);
6566         if (error == 0 && req->newptr) {
6567                 if (!ath_hal_settpcts(sc->sc_ah, tpcts))
6568                         error = EINVAL;
6569         }
6570         wlan_serialize_exit();
6571         return error;
6572 }
6573
6574 static int
6575 ath_sysctl_intmit(SYSCTL_HANDLER_ARGS)
6576 {
6577         struct ath_softc *sc = arg1;
6578         int intmit, error;
6579
6580         wlan_serialize_enter();
6581         intmit = ath_hal_getintmit(sc->sc_ah);
6582         error = sysctl_handle_int(oidp, &intmit, 0, req);
6583         if (error == 0 && req->newptr) {
6584                 if (!ath_hal_setintmit(sc->sc_ah, intmit))
6585                         error = EINVAL;
6586         }
6587         wlan_serialize_exit();
6588         return error;
6589 }
6590
6591 #ifdef IEEE80211_SUPPORT_TDMA
6592 static int
6593 ath_sysctl_setcca(SYSCTL_HANDLER_ARGS)
6594 {
6595         struct ath_softc *sc = arg1;
6596         int setcca, error;
6597
6598         wlan_serialize_enter();
6599         setcca = sc->sc_setcca;
6600         error = sysctl_handle_int(oidp, &setcca, 0, req);
6601         if (error == 0 && req->newptr)
6602                 sc->sc_setcca = (setcca != 0);
6603         wlan_serialize_exit();
6604         return error;
6605 }
6606 #endif /* IEEE80211_SUPPORT_TDMA */
6607
6608 static void
6609 ath_sysctlattach(struct ath_softc *sc)
6610 {
6611         struct sysctl_ctx_list *ctx;
6612         struct sysctl_oid *tree;
6613         struct ath_hal *ah = sc->sc_ah;
6614
6615         ctx = &sc->sc_sysctl_ctx;
6616         tree = sc->sc_sysctl_tree;
6617         if (tree == NULL) {
6618                 device_printf(sc->sc_dev, "can't add sysctl node\n");
6619                 return;
6620         }
6621
6622         SYSCTL_ADD_INT(ctx, SYSCTL_CHILDREN(tree), OID_AUTO,
6623                 "countrycode", CTLFLAG_RD, &sc->sc_eecc, 0,
6624                 "EEPROM country code");
6625         SYSCTL_ADD_INT(ctx, SYSCTL_CHILDREN(tree), OID_AUTO,
6626                 "regdomain", CTLFLAG_RD, &sc->sc_eerd, 0,
6627                 "EEPROM regdomain code");
6628 #ifdef  ATH_DEBUG
6629         SYSCTL_ADD_INT(ctx, SYSCTL_CHILDREN(tree), OID_AUTO,
6630                 "debug", CTLFLAG_RW, &sc->sc_debug, 0,
6631                 "control debugging printfs");
6632 #endif
6633         SYSCTL_ADD_PROC(ctx, SYSCTL_CHILDREN(tree), OID_AUTO,
6634                 "slottime", CTLTYPE_INT | CTLFLAG_RW, sc, 0,
6635                 ath_sysctl_slottime, "I", "802.11 slot time (us)");
6636         SYSCTL_ADD_PROC(ctx, SYSCTL_CHILDREN(tree), OID_AUTO,
6637                 "acktimeout", CTLTYPE_INT | CTLFLAG_RW, sc, 0,
6638                 ath_sysctl_acktimeout, "I", "802.11 ACK timeout (us)");
6639         SYSCTL_ADD_PROC(ctx, SYSCTL_CHILDREN(tree), OID_AUTO,
6640                 "ctstimeout", CTLTYPE_INT | CTLFLAG_RW, sc, 0,
6641                 ath_sysctl_ctstimeout, "I", "802.11 CTS timeout (us)");
6642         SYSCTL_ADD_PROC(ctx, SYSCTL_CHILDREN(tree), OID_AUTO,
6643                 "softled", CTLTYPE_INT | CTLFLAG_RW, sc, 0,
6644                 ath_sysctl_softled, "I", "enable/disable software LED support");
6645         SYSCTL_ADD_PROC(ctx, SYSCTL_CHILDREN(tree), OID_AUTO,
6646                 "ledpin", CTLTYPE_INT | CTLFLAG_RW, sc, 0,
6647                 ath_sysctl_ledpin, "I", "GPIO pin connected to LED");
6648         SYSCTL_ADD_INT(ctx, SYSCTL_CHILDREN(tree), OID_AUTO,
6649                 "ledon", CTLFLAG_RW, &sc->sc_ledon, 0,
6650                 "setting to turn LED on");
6651         SYSCTL_ADD_INT(ctx, SYSCTL_CHILDREN(tree), OID_AUTO,
6652                 "ledidle", CTLFLAG_RW, &sc->sc_ledidle, 0,
6653                 "idle time for inactivity LED (ticks)");
6654         SYSCTL_ADD_PROC(ctx, SYSCTL_CHILDREN(tree), OID_AUTO,
6655                 "txantenna", CTLTYPE_INT | CTLFLAG_RW, sc, 0,
6656                 ath_sysctl_txantenna, "I", "antenna switch");
6657         SYSCTL_ADD_PROC(ctx, SYSCTL_CHILDREN(tree), OID_AUTO,
6658                 "rxantenna", CTLTYPE_INT | CTLFLAG_RW, sc, 0,
6659                 ath_sysctl_rxantenna, "I", "default/rx antenna");
6660         if (ath_hal_hasdiversity(ah))
6661                 SYSCTL_ADD_PROC(ctx, SYSCTL_CHILDREN(tree), OID_AUTO,
6662                         "diversity", CTLTYPE_INT | CTLFLAG_RW, sc, 0,
6663                         ath_sysctl_diversity, "I", "antenna diversity");
6664         sc->sc_txintrperiod = ATH_TXINTR_PERIOD;
6665         SYSCTL_ADD_INT(ctx, SYSCTL_CHILDREN(tree), OID_AUTO,
6666                 "txintrperiod", CTLFLAG_RW, &sc->sc_txintrperiod, 0,
6667                 "tx descriptor batching");
6668         SYSCTL_ADD_PROC(ctx, SYSCTL_CHILDREN(tree), OID_AUTO,
6669                 "diag", CTLTYPE_INT | CTLFLAG_RW, sc, 0,
6670                 ath_sysctl_diag, "I", "h/w diagnostic control");
6671         SYSCTL_ADD_PROC(ctx, SYSCTL_CHILDREN(tree), OID_AUTO,
6672                 "tpscale", CTLTYPE_INT | CTLFLAG_RW, sc, 0,
6673                 ath_sysctl_tpscale, "I", "tx power scaling");
6674         if (ath_hal_hastpc(ah)) {
6675                 SYSCTL_ADD_PROC(ctx, SYSCTL_CHILDREN(tree), OID_AUTO,
6676                         "tpc", CTLTYPE_INT | CTLFLAG_RW, sc, 0,
6677                         ath_sysctl_tpc, "I", "enable/disable per-packet TPC");
6678                 SYSCTL_ADD_PROC(ctx, SYSCTL_CHILDREN(tree), OID_AUTO,
6679                         "tpack", CTLTYPE_INT | CTLFLAG_RW, sc, 0,
6680                         ath_sysctl_tpack, "I", "tx power for ack frames");
6681                 SYSCTL_ADD_PROC(ctx, SYSCTL_CHILDREN(tree), OID_AUTO,
6682                         "tpcts", CTLTYPE_INT | CTLFLAG_RW, sc, 0,
6683                         ath_sysctl_tpcts, "I", "tx power for cts frames");
6684         }
6685         if (ath_hal_hasrfsilent(ah)) {
6686                 SYSCTL_ADD_PROC(ctx, SYSCTL_CHILDREN(tree), OID_AUTO,
6687                         "rfsilent", CTLTYPE_INT | CTLFLAG_RW, sc, 0,
6688                         ath_sysctl_rfsilent, "I", "h/w RF silent config");
6689                 SYSCTL_ADD_PROC(ctx, SYSCTL_CHILDREN(tree), OID_AUTO,
6690                         "rfkill", CTLTYPE_INT | CTLFLAG_RW, sc, 0,
6691                         ath_sysctl_rfkill, "I", "enable/disable RF kill switch");
6692         }
6693         if (ath_hal_hasintmit(ah)) {
6694                 SYSCTL_ADD_PROC(ctx, SYSCTL_CHILDREN(tree), OID_AUTO,
6695                         "intmit", CTLTYPE_INT | CTLFLAG_RW, sc, 0,
6696                         ath_sysctl_intmit, "I", "interference mitigation");
6697         }
6698         sc->sc_monpass = HAL_RXERR_DECRYPT | HAL_RXERR_MIC;
6699         SYSCTL_ADD_INT(ctx, SYSCTL_CHILDREN(tree), OID_AUTO,
6700                 "monpass", CTLFLAG_RW, &sc->sc_monpass, 0,
6701                 "mask of error frames to pass when monitoring");
6702 #ifdef IEEE80211_SUPPORT_TDMA
6703         if (ath_hal_macversion(ah) > 0x78) {
6704                 sc->sc_tdmadbaprep = 2;
6705                 SYSCTL_ADD_INT(ctx, SYSCTL_CHILDREN(tree), OID_AUTO,
6706                         "dbaprep", CTLFLAG_RW, &sc->sc_tdmadbaprep, 0,
6707                         "TDMA DBA preparation time");
6708                 sc->sc_tdmaswbaprep = 10;
6709                 SYSCTL_ADD_INT(ctx, SYSCTL_CHILDREN(tree), OID_AUTO,
6710                         "swbaprep", CTLFLAG_RW, &sc->sc_tdmaswbaprep, 0,
6711                         "TDMA SWBA preparation time");
6712                 SYSCTL_ADD_INT(ctx, SYSCTL_CHILDREN(tree), OID_AUTO,
6713                         "guardtime", CTLFLAG_RW, &sc->sc_tdmaguard, 0,
6714                         "TDMA slot guard time");
6715                 SYSCTL_ADD_INT(ctx, SYSCTL_CHILDREN(tree), OID_AUTO,
6716                         "superframe", CTLFLAG_RD, &sc->sc_tdmabintval, 0,
6717                         "TDMA calculated super frame");
6718                 SYSCTL_ADD_PROC(ctx, SYSCTL_CHILDREN(tree), OID_AUTO,
6719                         "setcca", CTLTYPE_INT | CTLFLAG_RW, sc, 0,
6720                         ath_sysctl_setcca, "I", "enable CCA control");
6721         }
6722 #endif
6723 }
6724
6725 static int
6726 ath_tx_raw_start(struct ath_softc *sc, struct ieee80211_node *ni,
6727         struct ath_buf *bf, struct mbuf *m0,
6728         const struct ieee80211_bpf_params *params)
6729 {
6730         struct ifnet *ifp = sc->sc_ifp;
6731         struct ieee80211com *ic = ifp->if_l2com;
6732         struct ath_hal *ah = sc->sc_ah;
6733         struct ieee80211vap *vap = ni->ni_vap;
6734         int error, ismcast, ismrr;
6735         int keyix, hdrlen, pktlen, try0, txantenna;
6736         u_int8_t rix, cix, txrate, ctsrate, rate1, rate2, rate3;
6737         struct ieee80211_frame *wh;
6738         u_int flags, ctsduration;
6739         HAL_PKT_TYPE atype;
6740         const HAL_RATE_TABLE *rt;
6741         struct ath_desc *ds;
6742         u_int pri;
6743
6744         wh = mtod(m0, struct ieee80211_frame *);
6745         ismcast = IEEE80211_IS_MULTICAST(wh->i_addr1);
6746         hdrlen = ieee80211_anyhdrsize(wh);
6747         /*
6748          * Packet length must not include any
6749          * pad bytes; deduct them here.
6750          */
6751         /* XXX honor IEEE80211_BPF_DATAPAD */
6752         pktlen = m0->m_pkthdr.len - (hdrlen & 3) + IEEE80211_CRC_LEN;
6753
6754         if (params->ibp_flags & IEEE80211_BPF_CRYPTO) {
6755                 const struct ieee80211_cipher *cip;
6756                 struct ieee80211_key *k;
6757
6758                 /*
6759                  * Construct the 802.11 header+trailer for an encrypted
6760                  * frame. The only reason this can fail is because of an
6761                  * unknown or unsupported cipher/key type.
6762                  */
6763                 k = ieee80211_crypto_encap(ni, m0);
6764                 if (k == NULL) {
6765                         /*
6766                          * This can happen when the key is yanked after the
6767                          * frame was queued.  Just discard the frame; the
6768                          * 802.11 layer counts failures and provides
6769                          * debugging/diagnostics.
6770                          */
6771                         ath_freetx(m0);
6772                         return EIO;
6773                 }
6774                 /*
6775                  * Adjust the packet + header lengths for the crypto
6776                  * additions and calculate the h/w key index.  When
6777                  * a s/w mic is done the frame will have had any mic
6778                  * added to it prior to entry so m0->m_pkthdr.len will
6779                  * account for it. Otherwise we need to add it to the
6780                  * packet length.
6781                  */
6782                 cip = k->wk_cipher;
6783                 hdrlen += cip->ic_header;
6784                 pktlen += cip->ic_header + cip->ic_trailer;
6785                 /* NB: frags always have any TKIP MIC done in s/w */
6786                 if ((k->wk_flags & IEEE80211_KEY_SWMIC) == 0)
6787                         pktlen += cip->ic_miclen;
6788                 keyix = k->wk_keyix;
6789
6790                 /* packet header may have moved, reset our local pointer */
6791                 wh = mtod(m0, struct ieee80211_frame *);
6792         } else if (ni->ni_ucastkey.wk_cipher == &ieee80211_cipher_none) {
6793                 /*
6794                  * Use station key cache slot, if assigned.
6795                  */
6796                 keyix = ni->ni_ucastkey.wk_keyix;
6797                 if (keyix == IEEE80211_KEYIX_NONE)
6798                         keyix = HAL_TXKEYIX_INVALID;
6799         } else
6800                 keyix = HAL_TXKEYIX_INVALID;
6801
6802         error = ath_tx_dmasetup(sc, bf, m0);
6803         if (error != 0)
6804                 return error;
6805         m0 = bf->bf_m;                          /* NB: may have changed */
6806         wh = mtod(m0, struct ieee80211_frame *);
6807         bf->bf_node = ni;                       /* NB: held reference */
6808
6809         flags = HAL_TXDESC_CLRDMASK;            /* XXX needed for crypto errs */
6810         flags |= HAL_TXDESC_INTREQ;             /* force interrupt */
6811         if (params->ibp_flags & IEEE80211_BPF_RTS)
6812                 flags |= HAL_TXDESC_RTSENA;
6813         else if (params->ibp_flags & IEEE80211_BPF_CTS)
6814                 flags |= HAL_TXDESC_CTSENA;
6815         /* XXX leave ismcast to injector? */
6816         if ((params->ibp_flags & IEEE80211_BPF_NOACK) || ismcast)
6817                 flags |= HAL_TXDESC_NOACK;
6818
6819         rt = sc->sc_currates;
6820         KASSERT(rt != NULL, ("no rate table, mode %u", sc->sc_curmode));
6821         rix = ath_tx_findrix(sc, params->ibp_rate0);
6822         txrate = rt->info[rix].rateCode;
6823         if (params->ibp_flags & IEEE80211_BPF_SHORTPRE)
6824                 txrate |= rt->info[rix].shortPreamble;
6825         sc->sc_txrix = rix;
6826         try0 = params->ibp_try0;
6827         ismrr = (params->ibp_try1 != 0);
6828         txantenna = params->ibp_pri >> 2;
6829         if (txantenna == 0)                     /* XXX? */
6830                 txantenna = sc->sc_txantenna;
6831         ctsduration = 0;
6832         if (flags & (HAL_TXDESC_CTSENA | HAL_TXDESC_RTSENA)) {
6833                 cix = ath_tx_findrix(sc, params->ibp_ctsrate);
6834                 ctsrate = rt->info[cix].rateCode;
6835                 if (params->ibp_flags & IEEE80211_BPF_SHORTPRE) {
6836                         ctsrate |= rt->info[cix].shortPreamble;
6837                         if (flags & HAL_TXDESC_RTSENA)          /* SIFS + CTS */
6838                                 ctsduration += rt->info[cix].spAckDuration;
6839                         ctsduration += ath_hal_computetxtime(ah,
6840                                 rt, pktlen, rix, AH_TRUE);
6841                         if ((flags & HAL_TXDESC_NOACK) == 0)    /* SIFS + ACK */
6842                                 ctsduration += rt->info[rix].spAckDuration;
6843                 } else {
6844                         if (flags & HAL_TXDESC_RTSENA)          /* SIFS + CTS */
6845                                 ctsduration += rt->info[cix].lpAckDuration;
6846                         ctsduration += ath_hal_computetxtime(ah,
6847                                 rt, pktlen, rix, AH_FALSE);
6848                         if ((flags & HAL_TXDESC_NOACK) == 0)    /* SIFS + ACK */
6849                                 ctsduration += rt->info[rix].lpAckDuration;
6850                 }
6851                 ismrr = 0;                      /* XXX */
6852         } else
6853                 ctsrate = 0;
6854         pri = params->ibp_pri & 3;
6855         /*
6856          * NB: we mark all packets as type PSPOLL so the h/w won't
6857          * set the sequence number, duration, etc.
6858          */
6859         atype = HAL_PKT_TYPE_PSPOLL;
6860
6861         if (IFF_DUMPPKTS(sc, ATH_DEBUG_XMIT))
6862                 ieee80211_dump_pkt(ic, mtod(m0, caddr_t), m0->m_len,
6863                     sc->sc_hwmap[rix].ieeerate, -1);
6864         
6865         if (ieee80211_radiotap_active_vap(vap)) {
6866                 u_int64_t tsf = ath_hal_gettsf64(ah);
6867
6868                 sc->sc_tx_th.wt_tsf = htole64(tsf);
6869                 sc->sc_tx_th.wt_flags = sc->sc_hwmap[rix].txflags;
6870                 if (wh->i_fc[1] & IEEE80211_FC1_WEP)
6871                         sc->sc_tx_th.wt_flags |= IEEE80211_RADIOTAP_F_WEP;
6872                 if (m0->m_flags & M_FRAG)
6873                         sc->sc_tx_th.wt_flags |= IEEE80211_RADIOTAP_F_FRAG;
6874                 sc->sc_tx_th.wt_rate = sc->sc_hwmap[rix].ieeerate;
6875                 sc->sc_tx_th.wt_txpower = ni->ni_txpower;
6876                 sc->sc_tx_th.wt_antenna = sc->sc_txantenna;
6877
6878                 ieee80211_radiotap_tx(vap, m0);
6879         }
6880
6881         /*
6882          * Formulate first tx descriptor with tx controls.
6883          */
6884         ds = bf->bf_desc;
6885         /* XXX check return value? */
6886         ath_hal_setuptxdesc(ah, ds
6887                 , pktlen                /* packet length */
6888                 , hdrlen                /* header length */
6889                 , atype                 /* Atheros packet type */
6890                 , params->ibp_power     /* txpower */
6891                 , txrate, try0          /* series 0 rate/tries */
6892                 , keyix                 /* key cache index */
6893                 , txantenna             /* antenna mode */
6894                 , flags                 /* flags */
6895                 , ctsrate               /* rts/cts rate */
6896                 , ctsduration           /* rts/cts duration */
6897         );
6898         bf->bf_txflags = flags;
6899
6900         if (ismrr) {
6901                 rix = ath_tx_findrix(sc, params->ibp_rate1);
6902                 rate1 = rt->info[rix].rateCode;
6903                 if (params->ibp_flags & IEEE80211_BPF_SHORTPRE)
6904                         rate1 |= rt->info[rix].shortPreamble;
6905                 if (params->ibp_try2) {
6906                         rix = ath_tx_findrix(sc, params->ibp_rate2);
6907                         rate2 = rt->info[rix].rateCode;
6908                         if (params->ibp_flags & IEEE80211_BPF_SHORTPRE)
6909                                 rate2 |= rt->info[rix].shortPreamble;
6910                 } else
6911                         rate2 = 0;
6912                 if (params->ibp_try3) {
6913                         rix = ath_tx_findrix(sc, params->ibp_rate3);
6914                         rate3 = rt->info[rix].rateCode;
6915                         if (params->ibp_flags & IEEE80211_BPF_SHORTPRE)
6916                                 rate3 |= rt->info[rix].shortPreamble;
6917                 } else
6918                         rate3 = 0;
6919                 ath_hal_setupxtxdesc(ah, ds
6920                         , rate1, params->ibp_try1       /* series 1 */
6921                         , rate2, params->ibp_try2       /* series 2 */
6922                         , rate3, params->ibp_try3       /* series 3 */
6923                 );
6924         }
6925
6926         /* NB: no buffered multicast in power save support */
6927         ath_tx_handoff(sc, sc->sc_ac2q[pri], bf);
6928         return 0;
6929 }
6930
6931 static int
6932 ath_raw_xmit(struct ieee80211_node *ni, struct mbuf *m,
6933         const struct ieee80211_bpf_params *params)
6934 {
6935         struct ieee80211com *ic = ni->ni_ic;
6936         struct ifnet *ifp = ic->ic_ifp;
6937         struct ath_softc *sc = ifp->if_softc;
6938         struct ath_buf *bf;
6939         int error;
6940
6941         if ((ifp->if_flags & IFF_RUNNING) == 0 || sc->sc_invalid) {
6942                 DPRINTF(sc, ATH_DEBUG_XMIT, "%s: discard frame, %s", __func__,
6943                     (ifp->if_flags & IFF_RUNNING) == 0 ?
6944                         "!running" : "invalid");
6945                 m_freem(m);
6946                 error = ENETDOWN;
6947                 goto bad;
6948         }
6949         /*
6950          * Grab a TX buffer and associated resources.
6951          */
6952         bf = ath_getbuf(sc);
6953         if (bf == NULL) {
6954                 sc->sc_stats.ast_tx_nobuf++;
6955                 m_freem(m);
6956                 error = ENOBUFS;
6957                 goto bad;
6958         }
6959
6960         if (params == NULL) {
6961                 /*
6962                  * Legacy path; interpret frame contents to decide
6963                  * precisely how to send the frame.
6964                  */
6965                 if (ath_tx_start(sc, ni, bf, m)) {
6966                         error = EIO;            /* XXX */
6967                         goto bad2;
6968                 }
6969         } else {
6970                 /*
6971                  * Caller supplied explicit parameters to use in
6972                  * sending the frame.
6973                  */
6974                 if (ath_tx_raw_start(sc, ni, bf, m, params)) {
6975                         error = EIO;            /* XXX */
6976                         goto bad2;
6977                 }
6978         }
6979         sc->sc_wd_timer = 5;
6980         ifp->if_opackets++;
6981         sc->sc_stats.ast_tx_raw++;
6982
6983         return 0;
6984 bad2:
6985         STAILQ_INSERT_HEAD(&sc->sc_txbuf, bf, bf_list);
6986 bad:
6987         ifp->if_oerrors++;
6988         sc->sc_stats.ast_tx_raw_fail++;
6989         ieee80211_free_node(ni);
6990         return error;
6991 }
6992
6993 /*
6994  * Announce various information on device/driver attach.
6995  */
6996 static void
6997 ath_announce(struct ath_softc *sc)
6998 {
6999         struct ifnet *ifp = sc->sc_ifp;
7000         struct ath_hal *ah = sc->sc_ah;
7001
7002         if_printf(ifp, "AR%s mac %d.%d RF%s phy %d.%d\n",
7003                 ath_hal_mac_name(ah), ah->ah_macVersion, ah->ah_macRev,
7004                 ath_hal_rf_name(ah), ah->ah_phyRev >> 4, ah->ah_phyRev & 0xf);
7005         if (bootverbose) {
7006                 int i;
7007                 for (i = 0; i <= WME_AC_VO; i++) {
7008                         struct ath_txq *txq = sc->sc_ac2q[i];
7009                         if_printf(ifp, "Use hw queue %u for %s traffic\n",
7010                                 txq->axq_qnum, ieee80211_wme_acnames[i]);
7011                 }
7012                 if_printf(ifp, "Use hw queue %u for CAB traffic\n",
7013                         sc->sc_cabq->axq_qnum);
7014                 if_printf(ifp, "Use hw queue %u for beacons\n", sc->sc_bhalq);
7015         }
7016         if (ath_rxbuf != ATH_RXBUF)
7017                 if_printf(ifp, "using %u rx buffers\n", ath_rxbuf);
7018         if (ath_txbuf != ATH_TXBUF)
7019                 if_printf(ifp, "using %u tx buffers\n", ath_txbuf);
7020         if (sc->sc_mcastkey && bootverbose)
7021                 if_printf(ifp, "using multicast key search\n");
7022 }
7023
7024 #ifdef IEEE80211_SUPPORT_TDMA
7025 static __inline uint32_t
7026 ath_hal_getnexttbtt(struct ath_hal *ah)
7027 {
7028 #define AR_TIMER0       0x8028
7029         return OS_REG_READ(ah, AR_TIMER0);
7030 }
7031
7032 static __inline void
7033 ath_hal_adjusttsf(struct ath_hal *ah, int32_t tsfdelta)
7034 {
7035         /* XXX handle wrap/overflow */
7036         OS_REG_WRITE(ah, AR_TSF_L32, OS_REG_READ(ah, AR_TSF_L32) + tsfdelta);
7037 }
7038
7039 static void
7040 ath_tdma_settimers(struct ath_softc *sc, u_int32_t nexttbtt, u_int32_t bintval)
7041 {
7042         struct ath_hal *ah = sc->sc_ah;
7043         HAL_BEACON_TIMERS bt;
7044
7045         bt.bt_intval = bintval | HAL_BEACON_ENA;
7046         bt.bt_nexttbtt = nexttbtt;
7047         bt.bt_nextdba = (nexttbtt<<3) - sc->sc_tdmadbaprep;
7048         bt.bt_nextswba = (nexttbtt<<3) - sc->sc_tdmaswbaprep;
7049         bt.bt_nextatim = nexttbtt+1;
7050         ath_hal_beaconsettimers(ah, &bt);
7051 }
7052
7053 /*
7054  * Calculate the beacon interval.  This is periodic in the
7055  * superframe for the bss.  We assume each station is configured
7056  * identically wrt transmit rate so the guard time we calculate
7057  * above will be the same on all stations.  Note we need to
7058  * factor in the xmit time because the hardware will schedule
7059  * a frame for transmit if the start of the frame is within
7060  * the burst time.  When we get hardware that properly kills
7061  * frames in the PCU we can reduce/eliminate the guard time.
7062  *
7063  * Roundup to 1024 is so we have 1 TU buffer in the guard time
7064  * to deal with the granularity of the nexttbtt timer.  11n MAC's
7065  * with 1us timer granularity should allow us to reduce/eliminate
7066  * this.
7067  */
7068 static void
7069 ath_tdma_bintvalsetup(struct ath_softc *sc,
7070         const struct ieee80211_tdma_state *tdma)
7071 {
7072         /* copy from vap state (XXX check all vaps have same value?) */
7073         sc->sc_tdmaslotlen = tdma->tdma_slotlen;
7074
7075         sc->sc_tdmabintval = roundup((sc->sc_tdmaslotlen+sc->sc_tdmaguard) *
7076                 tdma->tdma_slotcnt, 1024);
7077         sc->sc_tdmabintval >>= 10;              /* TSF -> TU */
7078         if (sc->sc_tdmabintval & 1)
7079                 sc->sc_tdmabintval++;
7080
7081         if (tdma->tdma_slot == 0) {
7082                 /*
7083                  * Only slot 0 beacons; other slots respond.
7084                  */
7085                 sc->sc_imask |= HAL_INT_SWBA;
7086                 sc->sc_tdmaswba = 0;            /* beacon immediately */
7087         } else {
7088                 /* XXX all vaps must be slot 0 or slot !0 */
7089                 sc->sc_imask &= ~HAL_INT_SWBA;
7090         }
7091 }
7092
7093 /*
7094  * Max 802.11 overhead.  This assumes no 4-address frames and
7095  * the encapsulation done by ieee80211_encap (llc).  We also
7096  * include potential crypto overhead.
7097  */
7098 #define IEEE80211_MAXOVERHEAD \
7099         (sizeof(struct ieee80211_qosframe) \
7100          + sizeof(struct llc) \
7101          + IEEE80211_ADDR_LEN \
7102          + IEEE80211_WEP_IVLEN \
7103          + IEEE80211_WEP_KIDLEN \
7104          + IEEE80211_WEP_CRCLEN \
7105          + IEEE80211_WEP_MICLEN \
7106          + IEEE80211_CRC_LEN)
7107
7108 /*
7109  * Setup initially for tdma operation.  Start the beacon
7110  * timers and enable SWBA if we are slot 0.  Otherwise
7111  * we wait for slot 0 to arrive so we can sync up before
7112  * starting to transmit.
7113  */
7114 static void
7115 ath_tdma_config(struct ath_softc *sc, struct ieee80211vap *vap)
7116 {
7117         struct ath_hal *ah = sc->sc_ah;
7118         struct ifnet *ifp = sc->sc_ifp;
7119         struct ieee80211com *ic = ifp->if_l2com;
7120         const struct ieee80211_txparam *tp;
7121         const struct ieee80211_tdma_state *tdma = NULL;
7122         int rix;
7123
7124         if (vap == NULL) {
7125                 vap = TAILQ_FIRST(&ic->ic_vaps);   /* XXX */
7126                 if (vap == NULL) {
7127                         if_printf(ifp, "%s: no vaps?\n", __func__);
7128                         return;
7129                 }
7130         }
7131         tp = vap->iv_bss->ni_txparms;
7132         /*
7133          * Calculate the guard time for each slot.  This is the
7134          * time to send a maximal-size frame according to the
7135          * fixed/lowest transmit rate.  Note that the interface
7136          * mtu does not include the 802.11 overhead so we must
7137          * tack that on (ath_hal_computetxtime includes the
7138          * preamble and plcp in it's calculation).
7139          */
7140         tdma = vap->iv_tdma;
7141         if (tp->ucastrate != IEEE80211_FIXED_RATE_NONE)
7142                 rix = ath_tx_findrix(sc, tp->ucastrate);
7143         else
7144                 rix = ath_tx_findrix(sc, tp->mcastrate);
7145         /* XXX short preamble assumed */
7146         sc->sc_tdmaguard = ath_hal_computetxtime(ah, sc->sc_currates,
7147                 ifp->if_mtu + IEEE80211_MAXOVERHEAD, rix, AH_TRUE);
7148
7149         ath_hal_intrset(ah, 0);
7150
7151         ath_beaconq_config(sc);                 /* setup h/w beacon q */
7152         if (sc->sc_setcca)
7153                 ath_hal_setcca(ah, AH_FALSE);   /* disable CCA */
7154         ath_tdma_bintvalsetup(sc, tdma);        /* calculate beacon interval */
7155         ath_tdma_settimers(sc, sc->sc_tdmabintval,
7156                 sc->sc_tdmabintval | HAL_BEACON_RESET_TSF);
7157         sc->sc_syncbeacon = 0;
7158
7159         sc->sc_avgtsfdeltap = TDMA_DUMMY_MARKER;
7160         sc->sc_avgtsfdeltam = TDMA_DUMMY_MARKER;
7161
7162         ath_hal_intrset(ah, sc->sc_imask);
7163
7164         DPRINTF(sc, ATH_DEBUG_TDMA, "%s: slot %u len %uus cnt %u "
7165             "bsched %u guard %uus bintval %u TU dba prep %u\n", __func__,
7166             tdma->tdma_slot, tdma->tdma_slotlen, tdma->tdma_slotcnt,
7167             tdma->tdma_bintval, sc->sc_tdmaguard, sc->sc_tdmabintval,
7168             sc->sc_tdmadbaprep);
7169 }
7170
7171 /*
7172  * Update tdma operation.  Called from the 802.11 layer
7173  * when a beacon is received from the TDMA station operating
7174  * in the slot immediately preceding us in the bss.  Use
7175  * the rx timestamp for the beacon frame to update our
7176  * beacon timers so we follow their schedule.  Note that
7177  * by using the rx timestamp we implicitly include the
7178  * propagation delay in our schedule.
7179  */
7180 static void
7181 ath_tdma_update(struct ieee80211_node *ni,
7182         const struct ieee80211_tdma_param *tdma, int changed)
7183 {
7184 #define TSF_TO_TU(_h,_l) \
7185         ((((u_int32_t)(_h)) << 22) | (((u_int32_t)(_l)) >> 10))
7186 #define TU_TO_TSF(_tu)  (((u_int64_t)(_tu)) << 10)
7187         struct ieee80211vap *vap = ni->ni_vap;
7188         struct ieee80211com *ic = ni->ni_ic;
7189         struct ath_softc *sc = ic->ic_ifp->if_softc;
7190         struct ath_hal *ah = sc->sc_ah;
7191         const HAL_RATE_TABLE *rt = sc->sc_currates;
7192         u_int64_t tsf, rstamp, nextslot;
7193         u_int32_t txtime, nextslottu, timer0;
7194         int32_t tudelta, tsfdelta;
7195         const struct ath_rx_status *rs;
7196         int rix;
7197
7198         sc->sc_stats.ast_tdma_update++;
7199
7200         /*
7201          * Check for and adopt configuration changes.
7202          */
7203         if (changed != 0) {
7204                 const struct ieee80211_tdma_state *ts = vap->iv_tdma;
7205
7206                 ath_tdma_bintvalsetup(sc, ts);
7207                 if (changed & TDMA_UPDATE_SLOTLEN)
7208                         ath_wme_update(ic);
7209
7210                 DPRINTF(sc, ATH_DEBUG_TDMA,
7211                     "%s: adopt slot %u slotcnt %u slotlen %u us "
7212                     "bintval %u TU\n", __func__,
7213                     ts->tdma_slot, ts->tdma_slotcnt, ts->tdma_slotlen,
7214                     sc->sc_tdmabintval);
7215
7216                 /* XXX right? */
7217                 ath_hal_intrset(ah, sc->sc_imask);
7218                 /* NB: beacon timers programmed below */
7219         }
7220
7221         /* extend rx timestamp to 64 bits */
7222         rs = sc->sc_lastrs;
7223         tsf = ath_hal_gettsf64(ah);
7224         rstamp = ath_extend_tsf(rs->rs_tstamp, tsf);
7225         /*
7226          * The rx timestamp is set by the hardware on completing
7227          * reception (at the point where the rx descriptor is DMA'd
7228          * to the host).  To find the start of our next slot we
7229          * must adjust this time by the time required to send
7230          * the packet just received.
7231          */
7232         rix = rt->rateCodeToIndex[rs->rs_rate];
7233         txtime = ath_hal_computetxtime(ah, rt, rs->rs_datalen, rix,
7234             rt->info[rix].shortPreamble);
7235         /* NB: << 9 is to cvt to TU and /2 */
7236         nextslot = (rstamp - txtime) + (sc->sc_tdmabintval << 9);
7237         nextslottu = TSF_TO_TU(nextslot>>32, nextslot) & HAL_BEACON_PERIOD;
7238
7239         /*
7240          * TIMER0 is the h/w's idea of NextTBTT (in TU's).  Convert
7241          * to usecs and calculate the difference between what the
7242          * other station thinks and what we have programmed.  This
7243          * lets us figure how to adjust our timers to match.  The
7244          * adjustments are done by pulling the TSF forward and possibly
7245          * rewriting the beacon timers.
7246          */
7247         timer0 = ath_hal_getnexttbtt(ah);
7248         tsfdelta = (int32_t)((nextslot % TU_TO_TSF(HAL_BEACON_PERIOD+1)) - TU_TO_TSF(timer0));
7249
7250         DPRINTF(sc, ATH_DEBUG_TDMA_TIMER,
7251             "tsfdelta %d avg +%d/-%d\n", tsfdelta,
7252             TDMA_AVG(sc->sc_avgtsfdeltap), TDMA_AVG(sc->sc_avgtsfdeltam));
7253
7254         if (tsfdelta < 0) {
7255                 TDMA_SAMPLE(sc->sc_avgtsfdeltap, 0);
7256                 TDMA_SAMPLE(sc->sc_avgtsfdeltam, -tsfdelta);
7257                 tsfdelta = -tsfdelta % 1024;
7258                 nextslottu++;
7259         } else if (tsfdelta > 0) {
7260                 TDMA_SAMPLE(sc->sc_avgtsfdeltap, tsfdelta);
7261                 TDMA_SAMPLE(sc->sc_avgtsfdeltam, 0);
7262                 tsfdelta = 1024 - (tsfdelta % 1024);
7263                 nextslottu++;
7264         } else {
7265                 TDMA_SAMPLE(sc->sc_avgtsfdeltap, 0);
7266                 TDMA_SAMPLE(sc->sc_avgtsfdeltam, 0);
7267         }
7268         tudelta = nextslottu - timer0;
7269
7270         /*
7271          * Copy sender's timetstamp into tdma ie so they can
7272          * calculate roundtrip time.  We submit a beacon frame
7273          * below after any timer adjustment.  The frame goes out
7274          * at the next TBTT so the sender can calculate the
7275          * roundtrip by inspecting the tdma ie in our beacon frame.
7276          *
7277          * NB: This tstamp is subtlely preserved when
7278          *     IEEE80211_BEACON_TDMA is marked (e.g. when the
7279          *     slot position changes) because ieee80211_add_tdma
7280          *     skips over the data.
7281          */
7282         memcpy(ATH_VAP(vap)->av_boff.bo_tdma +
7283                 __offsetof(struct ieee80211_tdma_param, tdma_tstamp),
7284                 &ni->ni_tstamp.data, 8);
7285 #if 0
7286         DPRINTF(sc, ATH_DEBUG_TDMA_TIMER,
7287             "tsf %llu nextslot %llu (%d, %d) nextslottu %u timer0 %u (%d)\n",
7288             (unsigned long long) tsf, (unsigned long long) nextslot,
7289             (int)(nextslot - tsf), tsfdelta,
7290             nextslottu, timer0, tudelta);
7291 #endif
7292         /*
7293          * Adjust the beacon timers only when pulling them forward
7294          * or when going back by less than the beacon interval.
7295          * Negative jumps larger than the beacon interval seem to
7296          * cause the timers to stop and generally cause instability.
7297          * This basically filters out jumps due to missed beacons.
7298          */
7299         if (tudelta != 0 && (tudelta > 0 || -tudelta < sc->sc_tdmabintval)) {
7300                 ath_tdma_settimers(sc, nextslottu, sc->sc_tdmabintval);
7301                 sc->sc_stats.ast_tdma_timers++;
7302         }
7303         if (tsfdelta > 0) {
7304                 ath_hal_adjusttsf(ah, tsfdelta);
7305                 sc->sc_stats.ast_tdma_tsf++;
7306         }
7307         ath_tdma_beacon_send(sc, vap);          /* prepare response */
7308 #undef TU_TO_TSF
7309 #undef TSF_TO_TU
7310 }
7311
7312 /*
7313  * Transmit a beacon frame at SWBA.  Dynamic updates
7314  * to the frame contents are done as needed.
7315  */
7316 static void
7317 ath_tdma_beacon_send(struct ath_softc *sc, struct ieee80211vap *vap)
7318 {
7319         struct ath_hal *ah = sc->sc_ah;
7320         struct ath_buf *bf;
7321         int otherant;
7322
7323         /*
7324          * Check if the previous beacon has gone out.  If
7325          * not don't try to post another, skip this period
7326          * and wait for the next.  Missed beacons indicate
7327          * a problem and should not occur.  If we miss too
7328          * many consecutive beacons reset the device.
7329          */
7330         if (ath_hal_numtxpending(ah, sc->sc_bhalq) != 0) {
7331                 sc->sc_bmisscount++;
7332                 DPRINTF(sc, ATH_DEBUG_BEACON,
7333                         "%s: missed %u consecutive beacons\n",
7334                         __func__, sc->sc_bmisscount);
7335                 if (sc->sc_bmisscount >= ath_bstuck_threshold)
7336                         taskqueue_enqueue(sc->sc_tq, &sc->sc_bstucktask);
7337                 return;
7338         }
7339         if (sc->sc_bmisscount != 0) {
7340                 DPRINTF(sc, ATH_DEBUG_BEACON,
7341                         "%s: resume beacon xmit after %u misses\n",
7342                         __func__, sc->sc_bmisscount);
7343                 sc->sc_bmisscount = 0;
7344         }
7345
7346         /*
7347          * Check recent per-antenna transmit statistics and flip
7348          * the default antenna if noticeably more frames went out
7349          * on the non-default antenna.
7350          * XXX assumes 2 anntenae
7351          */
7352         if (!sc->sc_diversity) {
7353                 otherant = sc->sc_defant & 1 ? 2 : 1;
7354                 if (sc->sc_ant_tx[otherant] > sc->sc_ant_tx[sc->sc_defant] + 2)
7355                         ath_setdefantenna(sc, otherant);
7356                 sc->sc_ant_tx[1] = sc->sc_ant_tx[2] = 0;
7357         }
7358
7359         /*
7360          * Stop any current dma before messing with the beacon linkages.
7361          *
7362          * This should never fail since we check above that no frames
7363          * are still pending on the queue.
7364          */
7365         if (!ath_hal_stoptxdma(ah, sc->sc_bhalq)) {
7366                 DPRINTF(sc, ATH_DEBUG_ANY,
7367                         "%s: beacon queue %u did not stop?\n",
7368                         __func__, sc->sc_bhalq);
7369                 /* NB: the HAL still stops DMA, so proceed */
7370         }
7371         bf = ath_beacon_generate(sc, vap);
7372         if (bf != NULL) {
7373                 ath_hal_puttxbuf(ah, sc->sc_bhalq, bf->bf_daddr);
7374                 ath_hal_txstart(ah, sc->sc_bhalq);
7375
7376                 sc->sc_stats.ast_be_xmit++;             /* XXX per-vap? */
7377
7378                 /*
7379                  * Record local TSF for our last send for use
7380                  * in arbitrating slot collisions.
7381                  */
7382                 vap->iv_bss->ni_tstamp.tsf = ath_hal_gettsf64(ah);
7383         } else {
7384                 device_printf(sc->sc_dev, "tdma beacon gen failed!\n");
7385         }
7386 }
7387 #endif /* IEEE80211_SUPPORT_TDMA */
7388
7389 static int
7390 ath_sysctl_clearstats(SYSCTL_HANDLER_ARGS)
7391 {
7392         struct ath_softc *sc = arg1;
7393         int val = 0;
7394         int error;
7395
7396         error = sysctl_handle_int(oidp, &val, 0, req);
7397         if (error || !req->newptr)
7398                 return error;
7399         if (val == 0)
7400                 return 0;       /* Not clearing the stats is still valid */
7401         memset(&sc->sc_stats, 0, sizeof(sc->sc_stats));
7402         val = 0;
7403         return 0;
7404 }
7405
7406 static void
7407 ath_sysctl_stats_attach(struct ath_softc *sc)
7408 {
7409         struct sysctl_oid *tree;
7410         struct sysctl_ctx_list *ctx;
7411         struct sysctl_oid_list *child;
7412
7413         ctx = &sc->sc_sysctl_ctx;
7414         tree = sc->sc_sysctl_tree;
7415         child = SYSCTL_CHILDREN(tree);
7416
7417         /* Create "clear" node */
7418         SYSCTL_ADD_PROC(ctx, SYSCTL_CHILDREN(tree), OID_AUTO,
7419             "clear_stats", CTLTYPE_INT | CTLFLAG_RW, sc, 0,
7420             ath_sysctl_clearstats, "I", "clear stats");
7421
7422         /* Create stats node */
7423         tree = SYSCTL_ADD_NODE(ctx, child, OID_AUTO, "stats", CTLFLAG_RD,
7424             NULL, "Statistics");
7425         child = SYSCTL_CHILDREN(tree);
7426
7427         /* This was generated from if_athioctl.h */
7428
7429         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_watchdog", CTLFLAG_RD,
7430             &sc->sc_stats.ast_watchdog, 0, "device reset by watchdog");
7431         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_hardware", CTLFLAG_RD,
7432             &sc->sc_stats.ast_hardware, 0, "fatal hardware error interrupts");
7433         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_bmiss", CTLFLAG_RD,
7434             &sc->sc_stats.ast_bmiss, 0, "beacon miss interrupts");
7435         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_bmiss_phantom", CTLFLAG_RD,
7436             &sc->sc_stats.ast_bmiss_phantom, 0, "beacon miss interrupts");
7437         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_bstuck", CTLFLAG_RD,
7438             &sc->sc_stats.ast_bstuck, 0, "beacon stuck interrupts");
7439         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_rxorn", CTLFLAG_RD,
7440             &sc->sc_stats.ast_rxorn, 0, "rx overrun interrupts");
7441         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_rxeol", CTLFLAG_RD,
7442             &sc->sc_stats.ast_rxeol, 0, "rx eol interrupts");
7443         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_txurn", CTLFLAG_RD,
7444             &sc->sc_stats.ast_txurn, 0, "tx underrun interrupts");
7445         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_mib", CTLFLAG_RD,
7446             &sc->sc_stats.ast_mib, 0, "mib interrupts");
7447         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_intrcoal", CTLFLAG_RD,
7448             &sc->sc_stats.ast_intrcoal, 0, "interrupts coalesced");
7449         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_tx_packets", CTLFLAG_RD,
7450             &sc->sc_stats.ast_tx_packets, 0, "packet sent on the interface");
7451         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_tx_mgmt", CTLFLAG_RD,
7452             &sc->sc_stats.ast_tx_mgmt, 0, "management frames transmitted");
7453         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_tx_discard", CTLFLAG_RD,
7454             &sc->sc_stats.ast_tx_discard, 0, "frames discarded prior to assoc");
7455         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_tx_qstop", CTLFLAG_RD,
7456             &sc->sc_stats.ast_tx_qstop, 0, "output stopped 'cuz no buffer");
7457         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_tx_encap", CTLFLAG_RD,
7458             &sc->sc_stats.ast_tx_encap, 0, "tx encapsulation failed");
7459         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_tx_nonode", CTLFLAG_RD,
7460             &sc->sc_stats.ast_tx_nonode, 0, "tx failed 'cuz no node");
7461         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_tx_nombuf", CTLFLAG_RD,
7462             &sc->sc_stats.ast_tx_nombuf, 0, "tx failed 'cuz no mbuf");
7463         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_tx_nomcl", CTLFLAG_RD,
7464             &sc->sc_stats.ast_tx_nomcl, 0, "tx failed 'cuz no cluster");
7465         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_tx_linear", CTLFLAG_RD,
7466             &sc->sc_stats.ast_tx_linear, 0, "tx linearized to cluster");
7467         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_tx_nodata", CTLFLAG_RD,
7468             &sc->sc_stats.ast_tx_nodata, 0, "tx discarded empty frame");
7469         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_tx_busdma", CTLFLAG_RD,
7470             &sc->sc_stats.ast_tx_busdma, 0, "tx failed for dma resrcs");
7471         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_tx_xretries", CTLFLAG_RD,
7472             &sc->sc_stats.ast_tx_xretries, 0, "tx failed 'cuz too many retries");
7473         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_tx_fifoerr", CTLFLAG_RD,
7474             &sc->sc_stats.ast_tx_fifoerr, 0, "tx failed 'cuz FIFO underrun");
7475         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_tx_filtered", CTLFLAG_RD,
7476             &sc->sc_stats.ast_tx_filtered, 0, "tx failed 'cuz xmit filtered");
7477         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_tx_shortretry", CTLFLAG_RD,
7478             &sc->sc_stats.ast_tx_shortretry, 0, "tx on-chip retries (short)");
7479         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_tx_longretry", CTLFLAG_RD,
7480             &sc->sc_stats.ast_tx_longretry, 0, "tx on-chip retries (long)");
7481         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_tx_badrate", CTLFLAG_RD,
7482             &sc->sc_stats.ast_tx_badrate, 0, "tx failed 'cuz bogus xmit rate");
7483         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_tx_noack", CTLFLAG_RD,
7484             &sc->sc_stats.ast_tx_noack, 0, "tx frames with no ack marked");
7485         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_tx_rts", CTLFLAG_RD,
7486             &sc->sc_stats.ast_tx_rts, 0, "tx frames with rts enabled");
7487         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_tx_cts", CTLFLAG_RD,
7488             &sc->sc_stats.ast_tx_cts, 0, "tx frames with cts enabled");
7489         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_tx_shortpre", CTLFLAG_RD,
7490             &sc->sc_stats.ast_tx_shortpre, 0, "tx frames with short preamble");
7491         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_tx_altrate", CTLFLAG_RD,
7492             &sc->sc_stats.ast_tx_altrate, 0, "tx frames with alternate rate");
7493         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_tx_protect", CTLFLAG_RD,
7494             &sc->sc_stats.ast_tx_protect, 0, "tx frames with protection");
7495         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_tx_ctsburst", CTLFLAG_RD,
7496             &sc->sc_stats.ast_tx_ctsburst, 0, "tx frames with cts and bursting");
7497         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_tx_ctsext", CTLFLAG_RD,
7498             &sc->sc_stats.ast_tx_ctsext, 0, "tx frames with cts extension");
7499         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_rx_nombuf", CTLFLAG_RD,
7500             &sc->sc_stats.ast_rx_nombuf, 0, "rx setup failed 'cuz no mbuf");
7501         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_rx_busdma", CTLFLAG_RD,
7502             &sc->sc_stats.ast_rx_busdma, 0, "rx setup failed for dma resrcs");
7503         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_rx_orn", CTLFLAG_RD,
7504             &sc->sc_stats.ast_rx_orn, 0, "rx failed 'cuz of desc overrun");
7505         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_rx_crcerr", CTLFLAG_RD,
7506             &sc->sc_stats.ast_rx_crcerr, 0, "rx failed 'cuz of bad CRC");
7507         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_rx_fifoerr", CTLFLAG_RD,
7508             &sc->sc_stats.ast_rx_fifoerr, 0, "rx failed 'cuz of FIFO overrun");
7509         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_rx_badcrypt", CTLFLAG_RD,
7510             &sc->sc_stats.ast_rx_badcrypt, 0, "rx failed 'cuz decryption");
7511         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_rx_badmic", CTLFLAG_RD,
7512             &sc->sc_stats.ast_rx_badmic, 0, "rx failed 'cuz MIC failure");
7513         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_rx_phyerr", CTLFLAG_RD,
7514             &sc->sc_stats.ast_rx_phyerr, 0, "rx failed 'cuz of PHY err");
7515         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_rx_tooshort", CTLFLAG_RD,
7516             &sc->sc_stats.ast_rx_tooshort, 0, "rx discarded 'cuz frame too short");
7517         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_rx_toobig", CTLFLAG_RD,
7518             &sc->sc_stats.ast_rx_toobig, 0, "rx discarded 'cuz frame too large");
7519         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_rx_packets", CTLFLAG_RD,
7520             &sc->sc_stats.ast_rx_packets, 0, "packet recv on the interface");
7521         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_rx_mgt", CTLFLAG_RD,
7522             &sc->sc_stats.ast_rx_mgt, 0, "management frames received");
7523         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_rx_ctl", CTLFLAG_RD,
7524             &sc->sc_stats.ast_rx_ctl, 0, "rx discarded 'cuz ctl frame");
7525         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_be_xmit", CTLFLAG_RD,
7526             &sc->sc_stats.ast_be_xmit, 0, "beacons transmitted");
7527         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_be_nombuf", CTLFLAG_RD,
7528             &sc->sc_stats.ast_be_nombuf, 0, "beacon setup failed 'cuz no mbuf");
7529         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_per_cal", CTLFLAG_RD,
7530             &sc->sc_stats.ast_per_cal, 0, "periodic calibration calls");
7531         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_per_calfail", CTLFLAG_RD,
7532             &sc->sc_stats.ast_per_calfail, 0, "periodic calibration failed");
7533         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_per_rfgain", CTLFLAG_RD,
7534             &sc->sc_stats.ast_per_rfgain, 0, "periodic calibration rfgain reset");
7535         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_rate_calls", CTLFLAG_RD,
7536             &sc->sc_stats.ast_rate_calls, 0, "rate control checks");
7537         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_rate_raise", CTLFLAG_RD,
7538             &sc->sc_stats.ast_rate_raise, 0, "rate control raised xmit rate");
7539         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_rate_drop", CTLFLAG_RD,
7540             &sc->sc_stats.ast_rate_drop, 0, "rate control dropped xmit rate");
7541         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_ant_defswitch", CTLFLAG_RD,
7542             &sc->sc_stats.ast_ant_defswitch, 0, "rx/default antenna switches");
7543         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_ant_txswitch", CTLFLAG_RD,
7544             &sc->sc_stats.ast_ant_txswitch, 0, "tx antenna switches");
7545         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_cabq_xmit", CTLFLAG_RD,
7546             &sc->sc_stats.ast_cabq_xmit, 0, "cabq frames transmitted");
7547         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_cabq_busy", CTLFLAG_RD,
7548             &sc->sc_stats.ast_cabq_busy, 0, "cabq found busy");
7549         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_tx_raw", CTLFLAG_RD,
7550             &sc->sc_stats.ast_tx_raw, 0, "tx frames through raw api");
7551         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_ff_txok", CTLFLAG_RD,
7552             &sc->sc_stats.ast_ff_txok, 0, "fast frames tx'd successfully");
7553         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_ff_txerr", CTLFLAG_RD,
7554             &sc->sc_stats.ast_ff_txerr, 0, "fast frames tx'd w/ error");
7555         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_ff_rx", CTLFLAG_RD,
7556             &sc->sc_stats.ast_ff_rx, 0, "fast frames rx'd");
7557         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_ff_flush", CTLFLAG_RD,
7558             &sc->sc_stats.ast_ff_flush, 0, "fast frames flushed from staging q");
7559         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_tx_qfull", CTLFLAG_RD,
7560             &sc->sc_stats.ast_tx_qfull, 0, "tx dropped 'cuz of queue limit");
7561         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_tx_nobuf", CTLFLAG_RD,
7562             &sc->sc_stats.ast_tx_nobuf, 0, "tx dropped 'cuz no ath buffer");
7563         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_tdma_update", CTLFLAG_RD,
7564             &sc->sc_stats.ast_tdma_update, 0, "TDMA slot timing updates");
7565         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_tdma_timers", CTLFLAG_RD,
7566             &sc->sc_stats.ast_tdma_timers, 0, "TDMA slot update set beacon timers");
7567         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_tdma_tsf", CTLFLAG_RD,
7568             &sc->sc_stats.ast_tdma_tsf, 0, "TDMA slot update set TSF");
7569         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_tdma_ack", CTLFLAG_RD,
7570             &sc->sc_stats.ast_tdma_ack, 0, "TDMA tx failed 'cuz ACK required");
7571         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_tx_raw_fail", CTLFLAG_RD,
7572             &sc->sc_stats.ast_tx_raw_fail, 0, "raw tx failed 'cuz h/w down");
7573         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_tx_nofrag", CTLFLAG_RD,
7574             &sc->sc_stats.ast_tx_nofrag, 0, "tx dropped 'cuz no ath frag buffer");
7575 #if 0
7576         SYSCTL_ADD_UINT(ctx, child, OID_AUTO, "ast_be_missed", CTLFLAG_RD,
7577             &sc->sc_stats.ast_be_missed, 0, "number of -missed- beacons");
7578 #endif
7579 }