usb - Update bus/u4b
[dragonfly.git] / sys / bus / u4b / controller / xhci_pci.c
1 /*-
2  * Copyright (c) 2010 Hans Petter Selasky. All rights reserved.
3  *
4  * Redistribution and use in source and binary forms, with or without
5  * modification, are permitted provided that the following conditions
6  * are met:
7  * 1. Redistributions of source code must retain the above copyright
8  *    notice, this list of conditions and the following disclaimer.
9  * 2. Redistributions in binary form must reproduce the above copyright
10  *    notice, this list of conditions and the following disclaimer in the
11  *    documentation and/or other materials provided with the distribution.
12  *
13  * THIS SOFTWARE IS PROVIDED BY THE AUTHOR AND CONTRIBUTORS ``AS IS'' AND
14  * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
15  * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
16  * ARE DISCLAIMED.  IN NO EVENT SHALL THE AUTHOR OR CONTRIBUTORS BE LIABLE
17  * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
18  * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS
19  * OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION)
20  * HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
21  * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
22  * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
23  * SUCH DAMAGE.
24  */
25
26 /* $FreeBSD: head/sys/dev/usb/controller/xhci_pci.c 276717 2015-01-05 20:22:18Z hselasky $ */
27
28 #include <sys/stdint.h>
29 #include <sys/param.h>
30 #include <sys/queue.h>
31 #include <sys/types.h>
32 #include <sys/systm.h>
33 #include <sys/kernel.h>
34 #include <sys/bus.h>
35 #include <sys/module.h>
36 #include <sys/lock.h>
37 #include <sys/mutex.h>
38 #include <sys/condvar.h>
39 #include <sys/sysctl.h>
40 #include <sys/unistd.h>
41 #include <sys/callout.h>
42 #include <sys/malloc.h>
43 #include <sys/priv.h>
44
45 #include <bus/u4b/usb.h>
46 #include <bus/u4b/usbdi.h>
47
48 #include <bus/u4b/usb_core.h>
49 #include <bus/u4b/usb_busdma.h>
50 #include <bus/u4b/usb_process.h>
51 #include <bus/u4b/usb_util.h>
52
53 #include <bus/u4b/usb_controller.h>
54 #include <bus/u4b/usb_bus.h>
55 #include <bus/u4b/usb_pci.h>
56 #include <bus/u4b/controller/xhci.h>
57 #include <bus/u4b/controller/xhcireg.h>
58 #include "usb_if.h"
59
60 static device_probe_t xhci_pci_probe;
61 static device_attach_t xhci_pci_attach;
62 static device_detach_t xhci_pci_detach;
63 static usb_take_controller_t xhci_pci_take_controller;
64
65 static device_method_t xhci_device_methods[] = {
66         /* device interface */
67         DEVMETHOD(device_probe, xhci_pci_probe),
68         DEVMETHOD(device_attach, xhci_pci_attach),
69         DEVMETHOD(device_detach, xhci_pci_detach),
70         DEVMETHOD(device_suspend, bus_generic_suspend),
71         DEVMETHOD(device_resume, bus_generic_resume),
72         DEVMETHOD(device_shutdown, bus_generic_shutdown),
73         DEVMETHOD(usb_take_controller, xhci_pci_take_controller),
74
75         DEVMETHOD_END
76 };
77
78 static driver_t xhci_driver = {
79         .name = "xhci",
80         .methods = xhci_device_methods,
81         .size = sizeof(struct xhci_softc),
82 };
83
84 static devclass_t xhci_devclass;
85
86 DRIVER_MODULE(xhci, pci, xhci_driver, xhci_devclass, NULL, NULL);
87 MODULE_DEPEND(xhci, usb, 1, 1, 1);
88
89
90 static const char *
91 xhci_pci_match(device_t self)
92 {
93         uint32_t device_id = pci_get_devid(self);
94
95         switch (device_id) {
96         case 0x01941033:
97                 return ("NEC uPD720200 USB 3.0 controller");
98
99         case 0x10421b21:
100                 return ("ASMedia ASM1042 USB 3.0 controller");
101
102         case 0x0f358086:
103                 return ("Intel Intel BayTrail USB 3.0 controller");
104         case 0x9c318086:
105         case 0x1e318086:
106                 return ("Intel Panther Point USB 3.0 controller");
107         case 0x8c318086:
108                 return ("Intel Lynx Point USB 3.0 controller");
109         case 0x8cb18086:
110                 return ("Intel Wildcat Point USB 3.0 controller");
111
112         default:
113                 break;
114         }
115
116         if ((pci_get_class(self) == PCIC_SERIALBUS)
117             && (pci_get_subclass(self) == PCIS_SERIALBUS_USB)
118             && (pci_get_progif(self) == PCIP_SERIALBUS_USB_XHCI)) {
119                 return ("XHCI (generic) USB 3.0 controller");
120         }
121         return (NULL);                  /* dunno */
122 }
123
124 static int
125 xhci_pci_probe(device_t self)
126 {
127         const char *desc = xhci_pci_match(self);
128
129         if (desc) {
130                 device_set_desc(self, desc);
131                 return (0);
132         } else {
133                 return (ENXIO);
134         }
135 }
136
137 static int xhci_use_msi = 1;
138 TUNABLE_INT("hw.usb.xhci.msi", &xhci_use_msi);
139
140 static void
141 xhci_interrupt_poll(void *_sc)
142 {
143         struct xhci_softc *sc = _sc;
144         USB_BUS_UNLOCK(&sc->sc_bus);
145         xhci_interrupt(sc);
146         USB_BUS_LOCK(&sc->sc_bus);
147         usb_callout_reset(&sc->sc_callout, 1, (void *)&xhci_interrupt_poll, sc);
148 }
149
150 static int
151 xhci_pci_port_route(device_t self, uint32_t set, uint32_t clear)
152 {
153         uint32_t temp;
154         uint32_t usb3_mask;
155         uint32_t usb2_mask;
156
157         temp = pci_read_config(self, PCI_XHCI_INTEL_USB3_PSSEN, 4) |
158             pci_read_config(self, PCI_XHCI_INTEL_XUSB2PR, 4);
159
160         temp |= set;
161         temp &= ~clear;
162
163         /* Don't set bits which the hardware doesn't support */
164         usb3_mask = pci_read_config(self, PCI_XHCI_INTEL_USB3PRM, 4);
165         usb2_mask = pci_read_config(self, PCI_XHCI_INTEL_USB2PRM, 4);
166
167         pci_write_config(self, PCI_XHCI_INTEL_USB3_PSSEN, temp & usb3_mask, 4);
168         pci_write_config(self, PCI_XHCI_INTEL_XUSB2PR, temp & usb2_mask, 4);
169
170         device_printf(self, "Port routing mask set to 0x%08x\n", temp);
171
172         return (0);
173 }
174
175 static int
176 xhci_pci_attach(device_t self)
177 {
178         struct xhci_softc *sc = device_get_softc(self);
179         int count, err, rid;
180         uint8_t usedma32;
181
182         rid = PCI_XHCI_CBMEM;
183         sc->sc_io_res = bus_alloc_resource_any(self, SYS_RES_MEMORY, &rid,
184             RF_ACTIVE);
185         if (!sc->sc_io_res) {
186                 device_printf(self, "Could not map memory\n");
187                 return (ENOMEM);
188         }
189         sc->sc_io_tag = rman_get_bustag(sc->sc_io_res);
190         sc->sc_io_hdl = rman_get_bushandle(sc->sc_io_res);
191         sc->sc_io_size = rman_get_size(sc->sc_io_res);
192
193         /* check for USB 3.0 controllers which don't support 64-bit DMA */
194         switch (pci_get_devid(self)) {
195         case 0x01941033:        /* NEC uPD720200 USB 3.0 controller */
196                 usedma32 = 1;
197                 break;
198         default:
199                 usedma32 = 0;
200                 break;
201         }
202
203         if (xhci_init(sc, self, usedma32)) {
204                 device_printf(self, "Could not initialize softc\n");
205                 bus_release_resource(self, SYS_RES_MEMORY, PCI_XHCI_CBMEM,
206                     sc->sc_io_res);
207                 return (ENXIO);
208         }
209
210         pci_enable_busmaster(self);
211
212         usb_callout_init_mtx(&sc->sc_callout, &sc->sc_bus.bus_lock, 0);
213
214         rid = 0;
215         if (xhci_use_msi) {
216                 count = pci_msi_count(self);
217                 if (count >= 1) {
218                         count = 1;
219                         if (pci_alloc_msi(self, &rid, 1, count) == 0) {
220                                 if (bootverbose)
221                                         device_printf(self, "MSI enabled\n");
222                                 sc->sc_irq_rid = 1;
223                         }
224                 }
225         }
226         sc->sc_irq_res = bus_alloc_resource_any(self, SYS_RES_IRQ,
227             &sc->sc_irq_rid, RF_SHAREABLE | RF_ACTIVE);
228         if (sc->sc_irq_res == NULL) {
229                 pci_release_msi(self);
230                 device_printf(self, "Could not allocate IRQ\n");
231                 /* goto error; FALLTHROUGH - use polling */
232         }
233         sc->sc_bus.bdev = device_add_child(self, "usbus", -1);
234         if (sc->sc_bus.bdev == NULL) {
235                 device_printf(self, "Could not add USB device\n");
236                 goto error;
237         }
238         device_set_ivars(sc->sc_bus.bdev, &sc->sc_bus);
239
240         ksprintf(sc->sc_vendor, "0x%04x", pci_get_vendor(self));
241
242         if (sc->sc_irq_res != NULL) {
243                 err = bus_setup_intr(self, sc->sc_irq_res, INTR_MPSAFE,
244                     (driver_intr_t *)xhci_interrupt, sc, &sc->sc_intr_hdl, NULL);
245                 if (err != 0) {
246                         bus_release_resource(self, SYS_RES_IRQ,
247                             rman_get_rid(sc->sc_irq_res), sc->sc_irq_res);
248                         sc->sc_irq_res = NULL;
249                         pci_release_msi(self);
250                         device_printf(self, "Could not setup IRQ, err=%d\n", err);
251                         sc->sc_intr_hdl = NULL;
252                 }
253         }
254         if (sc->sc_irq_res == NULL || sc->sc_intr_hdl == NULL) {
255                 if (xhci_use_polling() != 0) {
256                         device_printf(self, "Interrupt polling at %dHz\n", hz);
257                         USB_BUS_LOCK(&sc->sc_bus);
258                         xhci_interrupt_poll(sc);
259                         USB_BUS_UNLOCK(&sc->sc_bus);
260                 } else
261                         goto error;
262         }
263
264         /* On Intel chipsets reroute ports from EHCI to XHCI controller. */
265         switch (pci_get_devid(self)) {
266         case 0x0f358086:        /* BayTrail */
267         case 0x9c318086:        /* Panther Point */
268         case 0x1e318086:        /* Panther Point */
269         case 0x8c318086:        /* Lynx Point */
270         case 0x8cb18086:        /* Wildcat Point */
271                 sc->sc_port_route = &xhci_pci_port_route;
272                 sc->sc_imod_default = XHCI_IMOD_DEFAULT_LP;
273                 break;
274         default:
275                 break;
276         }
277
278         xhci_pci_take_controller(self);
279
280         err = xhci_halt_controller(sc);
281
282         if (err == 0)
283                 err = xhci_start_controller(sc);
284
285         if (err == 0)
286                 err = device_probe_and_attach(sc->sc_bus.bdev);
287
288         if (err) {
289                 device_printf(self, "XHCI halt/start/probe failed err=%d\n", err);
290                 goto error;
291         }
292         return (0);
293
294 error:
295         xhci_pci_detach(self);
296         return (ENXIO);
297 }
298
299 static int
300 xhci_pci_detach(device_t self)
301 {
302         struct xhci_softc *sc = device_get_softc(self);
303         device_t bdev;
304
305         if (sc->sc_bus.bdev != NULL) {
306                 bdev = sc->sc_bus.bdev;
307                 device_detach(bdev);
308                 device_delete_child(self, bdev);
309         }
310         /* during module unload there are lots of children leftover */
311         device_delete_children(self);
312
313         usb_callout_drain(&sc->sc_callout);
314         xhci_halt_controller(sc);
315
316         pci_disable_busmaster(self);
317
318         if (sc->sc_irq_res && sc->sc_intr_hdl) {
319                 bus_teardown_intr(self, sc->sc_irq_res, sc->sc_intr_hdl);
320                 sc->sc_intr_hdl = NULL;
321         }
322         if (sc->sc_irq_res) {
323                 bus_release_resource(self, SYS_RES_IRQ,
324                     rman_get_rid(sc->sc_irq_res), sc->sc_irq_res);
325                 sc->sc_irq_res = NULL;
326                 pci_release_msi(self);
327         }
328         if (sc->sc_io_res) {
329                 bus_release_resource(self, SYS_RES_MEMORY, PCI_XHCI_CBMEM,
330                     sc->sc_io_res);
331                 sc->sc_io_res = NULL;
332         }
333
334         xhci_uninit(sc);
335
336         return (0);
337 }
338
339 static int
340 xhci_pci_take_controller(device_t self)
341 {
342         struct xhci_softc *sc = device_get_softc(self);
343         uint32_t cparams;
344         uint32_t eecp;
345         uint32_t eec;
346         uint16_t to;
347         uint8_t bios_sem;
348
349         cparams = XREAD4(sc, capa, XHCI_HCSPARAMS0);
350
351         eec = -1;
352
353         /* Synchronise with the BIOS if it owns the controller. */
354         for (eecp = XHCI_HCS0_XECP(cparams) << 2; eecp != 0 && XHCI_XECP_NEXT(eec);
355             eecp += XHCI_XECP_NEXT(eec) << 2) {
356                 eec = XREAD4(sc, capa, eecp);
357
358                 if (XHCI_XECP_ID(eec) != XHCI_ID_USB_LEGACY)
359                         continue;
360                 bios_sem = XREAD1(sc, capa, eecp +
361                     XHCI_XECP_BIOS_SEM);
362                 if (bios_sem == 0)
363                         continue;
364                 device_printf(sc->sc_bus.bdev, "waiting for BIOS "
365                     "to give up control\n");
366                 XWRITE1(sc, capa, eecp +
367                     XHCI_XECP_OS_SEM, 1);
368                 to = 500;
369                 while (1) {
370                         bios_sem = XREAD1(sc, capa, eecp +
371                             XHCI_XECP_BIOS_SEM);
372                         if (bios_sem == 0)
373                                 break;
374
375                         if (--to == 0) {
376                                 device_printf(sc->sc_bus.bdev,
377                                     "timed out waiting for BIOS\n");
378                                 break;
379                         }
380                         usb_pause_mtx(NULL, hz / 100);  /* wait 10ms */
381                 }
382         }
383         return (0);
384 }