Add the DragonFly cvs id and perform general cleanups on cvs/rcs/sccs ids. Most
[dragonfly.git] / gnu / usr.bin / as / opcode / i386.h
1 /* i386-opcode.h -- Intel 80386 opcode table
2    Copyright (C) 1989, 1991, Free Software Foundation.
3
4 This file is part of GAS, the GNU Assembler.
5
6 GAS is free software; you can redistribute it and/or modify
7 it under the terms of the GNU General Public License as published by
8 the Free Software Foundation; either version 1, or (at your option)
9 any later version.
10
11 GAS is distributed in the hope that it will be useful,
12 but WITHOUT ANY WARRANTY; without even the implied warranty of
13 MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE.  See the
14 GNU General Public License for more details.
15
16 You should have received a copy of the GNU General Public License
17 along with GAS; see the file COPYING.  If not, write to
18 the Free Software Foundation, 675 Mass Ave, Cambridge, MA 02139, USA.  */
19
20 /*
21  * $FreeBSD: src/gnu/usr.bin/as/opcode/i386.h,v 1.12 1999/11/28 01:11:35 obrien Exp $
22  * $DragonFly: src/gnu/usr.bin/as/opcode/Attic/i386.h,v 1.2 2003/06/17 04:25:44 dillon Exp $
23  */
24
25 static const template i386_optab[] = {
26
27 #define _ None
28 /* move instructions */
29 { "mov", 2, 0xa0, _, DW|NoModrm, Disp32, Acc, 0 },
30 { "mov", 2, 0x88, _, DW|Modrm, Reg, Reg|Mem, 0 },
31 { "mov", 2, 0xb0, _, ShortFormW, Imm, Reg, 0 },
32 { "mov", 2, 0xc6, _,  W|Modrm,  Imm, Reg|Mem, 0 },
33 { "mov", 2, 0x8c, _, D|Modrm,  SReg3|SReg2, WordReg|WordMem, 0 },
34 /* move to/from control debug registers */
35 { "mov", 2, 0x0f20, _, D|Modrm, Control, Reg32, 0},
36 { "mov", 2, 0x0f21, _, D|Modrm, Debug, Reg32, 0},
37 { "mov", 2, 0x0f24, _, D|Modrm, Test, Reg32, 0},
38
39 /* move with sign extend */
40 /* "movsbl" & "movsbw" must not be unified into "movsb" to avoid
41    conflict with the "movs" string move instruction.  Thus,
42    {"movsb", 2, 0x0fbe, _, ReverseRegRegmem|Modrm, Reg8|Mem,  Reg16|Reg32, 0},
43    is not kosher; we must seperate the two instructions. */
44 {"movsbl", 2, 0x0fbe, _, ReverseRegRegmem|Modrm, Reg8|Mem,  Reg32, 0},
45 {"movsbw", 2, 0x660fbe, _, ReverseRegRegmem|Modrm, Reg8|Mem,  Reg16, 0},
46 {"movswl", 2, 0x0fbf, _, ReverseRegRegmem|Modrm, Reg16|Mem, Reg32, 0},
47
48 /* move with zero extend */
49 {"movzb", 2, 0x0fb6, _, ReverseRegRegmem|Modrm, Reg8|Mem, Reg16|Reg32, 0},
50 {"movzwl", 2, 0x0fb7, _, ReverseRegRegmem|Modrm, Reg16|Mem, Reg32, 0},
51
52 /* push instructions */
53 {"push", 1, 0x50, _, ShortForm, WordReg,0,0 },
54 {"push", 1, 0xff, 0x6,  Modrm, WordReg|WordMem, 0, 0 },
55 {"push", 1, 0x6a, _, NoModrm, Imm8S, 0, 0},
56 {"push", 1, 0x68, _, NoModrm, Imm16|Imm32, 0, 0},
57 {"push", 1, 0x06, _,  Seg2ShortForm, SReg2,0,0 },
58 {"push", 1, 0x0fa0, _, Seg3ShortForm, SReg3,0,0 },
59 /* push all */
60 {"pusha", 0, 0x60, _, NoModrm, 0, 0, 0 },
61
62 /* pop instructions */
63 {"pop", 1, 0x58, _, ShortForm, WordReg,0,0 },
64 {"pop", 1, 0x8f, 0x0,  Modrm, WordReg|WordMem, 0, 0 },
65 #define POP_SEG_SHORT 0x7
66 {"pop", 1, 0x07, _,  Seg2ShortForm, SReg2,0,0 },
67 {"pop", 1, 0x0fa1, _, Seg3ShortForm, SReg3,0,0 },
68 /* pop all */
69 {"popa", 0, 0x61, _, NoModrm, 0, 0, 0 },
70
71 /* xchg exchange instructions
72    xchg commutes:  we allow both operand orders */
73 {"xchg", 2, 0x90, _, ShortForm, WordReg, Acc, 0 },
74 {"xchg", 2, 0x90, _, ShortForm, Acc, WordReg, 0 },
75 {"xchg", 2, 0x86, _, W|Modrm, Reg, Reg|Mem, 0 },
76 {"xchg", 2, 0x86, _, W|Modrm, Reg|Mem, Reg, 0 },
77
78 /* in/out from ports */
79 {"in", 2, 0xe4, _, W|NoModrm, Imm8, Acc, 0 },
80 {"in", 2, 0xec, _, W|NoModrm, InOutPortReg, Acc, 0 },
81 {"out", 2, 0xe6, _, W|NoModrm, Acc, Imm8, 0 },
82 {"out", 2, 0xee, _, W|NoModrm, Acc, InOutPortReg, 0 },
83
84 #if 0
85 {"inb",  1, 0xe4, _, NoModrm, Imm8, 0, 0 },
86 {"inb",  1, 0xec, _, NoModrm, WordMem, 0, 0 },
87 {"inw",  1, 0x66e5, _, NoModrm, Imm8, 0, 0 },
88 {"inw",  1, 0x66ed, _, NoModrm, WordMem, 0, 0 },
89 {"outb", 1, 0xe6, _, NoModrm, Imm8, 0, 0 },
90 {"outb", 1, 0xee, _, NoModrm, WordMem, 0, 0 },
91 {"outw", 1, 0x66e7, _, NoModrm, Imm8, 0, 0 },
92 {"outw", 1, 0x66ef, _, NoModrm, WordMem, 0, 0 },
93 #endif
94
95 /* load effective address */
96 {"lea", 2, 0x8d, _, Modrm, WordMem, WordReg, 0 },
97
98 /* load segment registers from memory */
99 {"lds", 2, 0xc5, _, Modrm, Mem, Reg32, 0},
100 {"les", 2, 0xc4, _, Modrm, Mem, Reg32, 0},
101 {"lfs", 2, 0x0fb4, _, Modrm, Mem, Reg32, 0},
102 {"lgs", 2, 0x0fb5, _, Modrm, Mem, Reg32, 0},
103 {"lss", 2, 0x0fb2, _, Modrm, Mem, Reg32, 0},
104
105 /* flags register instructions */
106 {"clc", 0, 0xf8, _, NoModrm, 0, 0, 0},
107 {"cld", 0, 0xfc, _, NoModrm, 0, 0, 0},
108 {"cli", 0, 0xfa, _, NoModrm, 0, 0, 0},
109 {"clts", 0, 0x0f06, _, NoModrm, 0, 0, 0},
110 {"cmc", 0, 0xf5, _, NoModrm, 0, 0, 0},
111 {"lahf", 0, 0x9f, _, NoModrm, 0, 0, 0},
112 {"sahf", 0, 0x9e, _, NoModrm, 0, 0, 0},
113 {"pushf", 0, 0x9c, _, NoModrm, 0, 0, 0},
114 {"popf", 0, 0x9d, _, NoModrm, 0, 0, 0},
115 {"stc", 0, 0xf9, _, NoModrm, 0, 0, 0},
116 {"std", 0, 0xfd, _, NoModrm, 0, 0, 0},
117 {"sti", 0, 0xfb, _, NoModrm, 0, 0, 0},
118
119 {"add", 2, 0x0,  _, DW|Modrm, Reg, Reg|Mem, 0},
120 {"add", 2, 0x83, 0,  Modrm, Imm8S, WordReg|WordMem, 0},
121 {"add", 2, 0x4,  _,  W|NoModrm, Imm,  Acc,    0},
122 {"add", 2, 0x80, 0, W|Modrm, Imm, Reg|Mem, 0},
123
124 {"inc", 1, 0x40, _, ShortForm, WordReg, 0, 0},
125 {"inc", 1, 0xfe, 0, W|Modrm, Reg|Mem, 0, 0},
126
127 {"sub", 2, 0x28,  _, DW|Modrm, Reg, Reg|Mem, 0},
128 {"sub", 2, 0x83, 5,  Modrm, Imm8S, WordReg|WordMem, 0},
129 {"sub", 2, 0x2c,  _,  W|NoModrm, Imm,  Acc,    0},
130 {"sub", 2, 0x80, 5,  W|Modrm, Imm, Reg|Mem, 0},
131
132 {"dec", 1, 0x48, _, ShortForm, WordReg, 0, 0},
133 {"dec", 1, 0xfe, 1, W|Modrm, Reg|Mem, 0, 0},
134
135 {"sbb", 2, 0x18,  _, DW|Modrm, Reg, Reg|Mem, 0},
136 {"sbb", 2, 0x83, 3,  Modrm, Imm8S, WordReg|WordMem, 0},
137 {"sbb", 2, 0x1c,  _,  W|NoModrm, Imm,  Acc,    0},
138 {"sbb", 2, 0x80, 3,  W|Modrm, Imm, Reg|Mem, 0},
139
140 {"cmp", 2, 0x38,  _, DW|Modrm, Reg, Reg|Mem, 0},
141 {"cmp", 2, 0x83, 7,  Modrm, Imm8S, WordReg|WordMem, 0},
142 {"cmp", 2, 0x3c,  _,  W|NoModrm, Imm,  Acc,    0},
143 {"cmp", 2, 0x80, 7,  W|Modrm, Imm, Reg|Mem, 0},
144
145 {"test", 2, 0x84, _, W|Modrm, Reg|Mem, Reg, 0},
146 {"test", 2, 0x84, _, W|Modrm, Reg, Reg|Mem, 0},
147 {"test", 2, 0xa8, _, W|NoModrm, Imm, Acc, 0},
148 {"test", 2, 0xf6, 0, W|Modrm, Imm, Reg|Mem, 0},
149
150 {"and", 2, 0x20,  _, DW|Modrm, Reg, Reg|Mem, 0},
151 {"and", 2, 0x83, 4,  Modrm, Imm8S, WordReg|WordMem, 0},
152 {"and", 2, 0x24,  _,  W|NoModrm, Imm,  Acc,    0},
153 {"and", 2, 0x80, 4,  W|Modrm, Imm, Reg|Mem, 0},
154
155 {"or", 2, 0x08,  _, DW|Modrm, Reg, Reg|Mem, 0},
156 {"or", 2, 0x83, 1,  Modrm, Imm8S, WordReg|WordMem, 0},
157 {"or", 2, 0x0c,  _,  W|NoModrm, Imm,  Acc,    0},
158 {"or", 2, 0x80, 1,  W|Modrm, Imm, Reg|Mem, 0},
159
160 {"xor", 2, 0x30,  _, DW|Modrm, Reg, Reg|Mem, 0},
161 {"xor", 2, 0x83, 6,  Modrm, Imm8S, WordReg|WordMem, 0},
162 {"xor", 2, 0x34,  _,  W|NoModrm, Imm,  Acc,    0},
163 {"xor", 2, 0x80, 6,  W|Modrm, Imm, Reg|Mem, 0},
164
165 {"adc", 2, 0x10,  _, DW|Modrm, Reg, Reg|Mem, 0},
166 {"adc", 2, 0x83, 2,  Modrm, Imm8S, WordReg|WordMem, 0},
167 {"adc", 2, 0x14,  _,  W|NoModrm, Imm,  Acc,    0},
168 {"adc", 2, 0x80, 2,  W|Modrm, Imm, Reg|Mem, 0},
169
170 {"neg", 1, 0xf6, 3, W|Modrm, Reg|Mem, 0, 0},
171 {"not", 1, 0xf6, 2, W|Modrm, Reg|Mem, 0, 0},
172
173 {"aaa", 0, 0x37, _, NoModrm, 0, 0, 0},
174 {"aas", 0, 0x3f, _, NoModrm, 0, 0, 0},
175 {"daa", 0, 0x27, _, NoModrm, 0, 0, 0},
176 {"das", 0, 0x2f, _, NoModrm, 0, 0, 0},
177 {"aad", 0, 0xd50a, _, NoModrm, 0, 0, 0},
178 {"aam", 0, 0xd40a, _, NoModrm, 0, 0, 0},
179
180 /* conversion insns */
181 /* conversion:  intel naming */
182 {"cbw", 0, 0x6698, _, NoModrm, 0, 0, 0},
183 {"cwd", 0, 0x6699, _, NoModrm, 0, 0, 0},
184 {"cwde", 0, 0x98, _, NoModrm, 0, 0, 0},
185 {"cdq", 0, 0x99, _, NoModrm, 0, 0, 0},
186 /*  att naming */
187 {"cbtw", 0, 0x6698, _, NoModrm, 0, 0, 0},
188 {"cwtl", 0, 0x98, _, NoModrm, 0, 0, 0},
189 {"cwtd", 0, 0x6699, _, NoModrm, 0, 0, 0},
190 {"cltd", 0, 0x99, _, NoModrm, 0, 0, 0},
191
192 /* Warning! the mul/imul (opcode 0xf6) must only have 1 operand!  They are
193    expanding 64-bit multiplies, and *cannot* be selected to accomplish
194    'imul %ebx, %eax' (opcode 0x0faf must be used in this case)
195    These multiplies can only be selected with single opearnd forms. */
196 {"mul",  1, 0xf6, 4, W|Modrm, Reg|Mem, 0, 0},
197 {"imul", 1, 0xf6, 5, W|Modrm, Reg|Mem, 0, 0},
198
199
200
201
202 /* imulKludge here is needed to reverse the i.rm.reg & i.rm.regmem fields.
203    These instructions are exceptions:  'imul $2, %eax, %ecx' would put
204    '%eax' in the reg field and '%ecx' in the regmem field if we did not
205    switch them. */
206 {"imul", 2, 0x0faf, _, Modrm|ReverseRegRegmem, WordReg|Mem, WordReg, 0},
207 {"imul", 3, 0x6b, _, Modrm|ReverseRegRegmem, Imm8S, WordReg|Mem, WordReg},
208 {"imul", 3, 0x69, _, Modrm|ReverseRegRegmem, Imm16|Imm32, WordReg|Mem, WordReg},
209 /*
210   imul with 2 operands mimicks imul with 3 by puting register both
211   in i.rm.reg & i.rm.regmem fields
212 */
213 {"imul", 2, 0x6b, _, Modrm|imulKludge, Imm8S, WordReg, 0},
214 {"imul", 2, 0x69, _, Modrm|imulKludge, Imm16|Imm32, WordReg, 0},
215 {"div", 1, 0xf6, 6, W|Modrm, Reg|Mem, 0, 0},
216 {"div", 2, 0xf6, 6, W|Modrm, Reg|Mem, Acc, 0},
217 {"idiv", 1, 0xf6, 7, W|Modrm, Reg|Mem, 0, 0},
218 {"idiv", 2, 0xf6, 7, W|Modrm, Reg|Mem, Acc, 0},
219
220 {"rol", 2, 0xd0, 0, W|Modrm, Imm1, Reg|Mem, 0},
221 {"rol", 2, 0xc0, 0, W|Modrm, Imm8, Reg|Mem, 0},
222 {"rol", 2, 0xd2, 0, W|Modrm, ShiftCount, Reg|Mem, 0},
223 {"rol", 1, 0xd0, 0, W|Modrm, Reg|Mem, 0, 0},
224
225 {"ror", 2, 0xd0, 1, W|Modrm, Imm1, Reg|Mem, 0},
226 {"ror", 2, 0xc0, 1, W|Modrm, Imm8, Reg|Mem, 0},
227 {"ror", 2, 0xd2, 1, W|Modrm, ShiftCount, Reg|Mem, 0},
228 {"ror", 1, 0xd0, 1, W|Modrm, Reg|Mem, 0, 0},
229
230 {"rcl", 2, 0xd0, 2, W|Modrm, Imm1, Reg|Mem, 0},
231 {"rcl", 2, 0xc0, 2, W|Modrm, Imm8, Reg|Mem, 0},
232 {"rcl", 2, 0xd2, 2, W|Modrm, ShiftCount, Reg|Mem, 0},
233 {"rcl", 1, 0xd0, 2, W|Modrm, Reg|Mem, 0, 0},
234
235 {"rcr", 2, 0xd0, 3, W|Modrm, Imm1, Reg|Mem, 0},
236 {"rcr", 2, 0xc0, 3, W|Modrm, Imm8, Reg|Mem, 0},
237 {"rcr", 2, 0xd2, 3, W|Modrm, ShiftCount, Reg|Mem, 0},
238 {"rcr", 1, 0xd0, 3, W|Modrm, Reg|Mem, 0, 0},
239
240 {"sal", 2, 0xd0, 4, W|Modrm, Imm1, Reg|Mem, 0},
241 {"sal", 2, 0xc0, 4, W|Modrm, Imm8, Reg|Mem, 0},
242 {"sal", 2, 0xd2, 4, W|Modrm, ShiftCount, Reg|Mem, 0},
243 {"sal", 1, 0xd0, 4, W|Modrm, Reg|Mem, 0, 0},
244 {"shl", 2, 0xd0, 4, W|Modrm, Imm1, Reg|Mem, 0},
245 {"shl", 2, 0xc0, 4, W|Modrm, Imm8, Reg|Mem, 0},
246 {"shl", 2, 0xd2, 4, W|Modrm, ShiftCount, Reg|Mem, 0},
247 {"shl", 1, 0xd0, 4, W|Modrm, Reg|Mem, 0, 0},
248
249 {"shld", 3, 0x0fa4, _, Modrm, Imm8, WordReg, WordReg|Mem},
250 {"shld", 3, 0x0fa5, _, Modrm, ShiftCount, WordReg, WordReg|Mem},
251
252 {"shr", 2, 0xd0, 5, W|Modrm, Imm1, Reg|Mem, 0},
253 {"shr", 2, 0xc0, 5, W|Modrm, Imm8, Reg|Mem, 0},
254 {"shr", 2, 0xd2, 5, W|Modrm, ShiftCount, Reg|Mem, 0},
255 {"shr", 1, 0xd0, 5, W|Modrm, Reg|Mem, 0, 0},
256
257 {"shrd", 3, 0x0fac, _, Modrm, Imm8, WordReg, WordReg|Mem},
258 {"shrd", 3, 0x0fad, _, Modrm, ShiftCount, WordReg, WordReg|Mem},
259
260 {"sar", 2, 0xd0, 7, W|Modrm, Imm1, Reg|Mem, 0},
261 {"sar", 2, 0xc0, 7, W|Modrm, Imm8, Reg|Mem, 0},
262 {"sar", 2, 0xd2, 7, W|Modrm, ShiftCount, Reg|Mem, 0},
263 {"sar", 1, 0xd0, 7, W|Modrm, Reg|Mem, 0, 0},
264
265 /* control transfer instructions */
266 #define CALL_PC_RELATIVE 0xe8
267 {"call", 1, 0xe8, _, JumpDword, Disp32, 0, 0},
268 {"call", 1, 0xff, 2, Modrm, Reg|Mem|JumpAbsolute, 0, 0},
269 #define CALL_FAR_IMMEDIATE 0x9a
270 {"lcall", 2, 0x9a, _, JumpInterSegment, Imm16, Abs32, 0},
271 {"lcall", 1, 0xff, 3, Modrm, Mem, 0, 0},
272
273 #define JUMP_PC_RELATIVE 0xeb
274 {"jmp", 1, 0xeb, _, Jump, Disp, 0, 0},
275 {"jmp", 1, 0xff, 4, Modrm, Reg32|Mem|JumpAbsolute, 0, 0},
276 #define JUMP_FAR_IMMEDIATE 0xea
277 {"ljmp", 2, 0xea, _, JumpInterSegment, Imm16, Imm32, 0},
278 {"ljmp", 1, 0xff, 5, Modrm, Mem, 0, 0},
279
280 {"ret", 0, 0xc3, _, NoModrm, 0, 0, 0},
281 {"ret", 1, 0xc2, _, NoModrm, Imm16, 0, 0},
282 {"lret", 0, 0xcb, _, NoModrm, 0, 0, 0},
283 {"lret", 1, 0xca, _, NoModrm, Imm16, 0, 0},
284 {"enter", 2, 0xc8, _, NoModrm, Imm16, Imm8, 0},
285 {"leave", 0, 0xc9, _, NoModrm, 0, 0, 0},
286
287 /* conditional jumps */
288 {"jo", 1, 0x70, _, Jump, Disp, 0, 0},
289
290 {"jno", 1, 0x71, _, Jump, Disp, 0, 0},
291
292 {"jb", 1, 0x72, _, Jump, Disp, 0, 0},
293 {"jc", 1, 0x72, _, Jump, Disp, 0, 0},
294 {"jnae", 1, 0x72, _, Jump, Disp, 0, 0},
295
296 {"jnb", 1, 0x73, _, Jump, Disp, 0, 0},
297 {"jnc", 1, 0x73, _, Jump, Disp, 0, 0},
298 {"jae", 1, 0x73, _, Jump, Disp, 0, 0},
299
300 {"je", 1, 0x74, _, Jump, Disp, 0, 0},
301 {"jz", 1, 0x74, _, Jump, Disp, 0, 0},
302
303 {"jne", 1, 0x75, _, Jump, Disp, 0, 0},
304 {"jnz", 1, 0x75, _, Jump, Disp, 0, 0},
305
306 {"jbe", 1, 0x76, _, Jump, Disp, 0, 0},
307 {"jna", 1, 0x76, _, Jump, Disp, 0, 0},
308
309 {"jnbe", 1, 0x77, _, Jump, Disp, 0, 0},
310 {"ja", 1, 0x77, _, Jump, Disp, 0, 0},
311
312 {"js", 1, 0x78, _, Jump, Disp, 0, 0},
313
314 {"jns", 1, 0x79, _, Jump, Disp, 0, 0},
315
316 {"jp", 1, 0x7a, _, Jump, Disp, 0, 0},
317 {"jpe", 1, 0x7a, _, Jump, Disp, 0, 0},
318
319 {"jnp", 1, 0x7b, _, Jump, Disp, 0, 0},
320 {"jpo", 1, 0x7b, _, Jump, Disp, 0, 0},
321
322 {"jl", 1, 0x7c, _, Jump, Disp, 0, 0},
323 {"jnge", 1, 0x7c, _, Jump, Disp, 0, 0},
324
325 {"jnl", 1, 0x7d, _, Jump, Disp, 0, 0},
326 {"jge", 1, 0x7d, _, Jump, Disp, 0, 0},
327
328 {"jle", 1, 0x7e, _, Jump, Disp, 0, 0},
329 {"jng", 1, 0x7e, _, Jump, Disp, 0, 0},
330
331 {"jnle", 1, 0x7f, _, Jump, Disp, 0, 0},
332 {"jg", 1, 0x7f, _, Jump, Disp, 0, 0},
333
334 /* these turn into pseudo operations when disp is larger than 8 bits */
335 #define IS_JUMP_ON_CX_ZERO(o) \
336   (o == 0x67e3)
337 #define IS_JUMP_ON_ECX_ZERO(o) \
338   (o == 0xe3)
339
340 {"jcxz", 1, 0x67e3, _, JumpByte, Disp, 0, 0},
341 {"jecxz", 1, 0xe3, _, JumpByte, Disp, 0, 0},
342
343 #define IS_LOOP_ECX_TIMES(o) \
344   (o == 0xe2 || o == 0xe1 || o == 0xe0)
345
346 {"loop", 1, 0xe2, _, JumpByte, Disp, 0, 0},
347
348 {"loopz", 1, 0xe1, _, JumpByte, Disp, 0, 0},
349 {"loope", 1, 0xe1, _, JumpByte, Disp, 0, 0},
350
351 {"loopnz", 1, 0xe0, _, JumpByte, Disp, 0, 0},
352 {"loopne", 1, 0xe0, _, JumpByte, Disp, 0, 0},
353
354 /* set byte on flag instructions */
355 {"seto", 1, 0x0f90, 0, Modrm, Reg8|Mem, 0, 0},
356
357 {"setno", 1, 0x0f91, 0, Modrm, Reg8|Mem, 0, 0},
358
359 {"setc", 1, 0x0f92, 0, Modrm, Reg8|Mem, 0, 0},
360 {"setb", 1, 0x0f92, 0, Modrm, Reg8|Mem, 0, 0},
361 {"setnae", 1, 0x0f92, 0, Modrm, Reg8|Mem, 0, 0},
362
363 {"setnc", 1, 0x0f93, 0, Modrm, Reg8|Mem, 0, 0},
364 {"setnb", 1, 0x0f93, 0, Modrm, Reg8|Mem, 0, 0},
365 {"setae", 1, 0x0f93, 0, Modrm, Reg8|Mem, 0, 0},
366
367 {"sete", 1, 0x0f94, 0, Modrm, Reg8|Mem, 0, 0},
368 {"setz", 1, 0x0f94, 0, Modrm, Reg8|Mem, 0, 0},
369
370 {"setne", 1, 0x0f95, 0, Modrm, Reg8|Mem, 0, 0},
371 {"setnz", 1, 0x0f95, 0, Modrm, Reg8|Mem, 0, 0},
372
373 {"setbe", 1, 0x0f96, 0, Modrm, Reg8|Mem, 0, 0},
374 {"setna", 1, 0x0f96, 0, Modrm, Reg8|Mem, 0, 0},
375
376 {"setnbe", 1, 0x0f97, 0, Modrm, Reg8|Mem, 0, 0},
377 {"seta", 1, 0x0f97, 0, Modrm, Reg8|Mem, 0, 0},
378
379 {"sets", 1, 0x0f98, 0, Modrm, Reg8|Mem, 0, 0},
380
381 {"setns", 1, 0x0f99, 0, Modrm, Reg8|Mem, 0, 0},
382
383 {"setp", 1, 0x0f9a, 0, Modrm, Reg8|Mem, 0, 0},
384 {"setpe", 1, 0x0f9a, 0, Modrm, Reg8|Mem, 0, 0},
385
386 {"setnp", 1, 0x0f9b, 0, Modrm, Reg8|Mem, 0, 0},
387 {"setpo", 1, 0x0f9b, 0, Modrm, Reg8|Mem, 0, 0},
388
389 {"setl", 1, 0x0f9c, 0, Modrm, Reg8|Mem, 0, 0},
390 {"setnge", 1, 0x0f9c, 0, Modrm, Reg8|Mem, 0, 0},
391
392 {"setnl", 1, 0x0f9d, 0, Modrm, Reg8|Mem, 0, 0},
393 {"setge", 1, 0x0f9d, 0, Modrm, Reg8|Mem, 0, 0},
394
395 {"setle", 1, 0x0f9e, 0, Modrm, Reg8|Mem, 0, 0},
396 {"setng", 1, 0x0f9e, 0, Modrm, Reg8|Mem, 0, 0},
397
398 {"setnle", 1, 0x0f9f, 0, Modrm, Reg8|Mem, 0, 0},
399 {"setg", 1, 0x0f9f, 0, Modrm, Reg8|Mem, 0, 0},
400
401 #define IS_STRING_INSTRUCTION(o) \
402   ((o) == 0xa6 || (o) == 0x6c || (o) == 0x6e || (o) == 0x6e || \
403    (o) == 0xac || (o) == 0xa4 || (o) == 0xae || (o) == 0xaa || \
404    (o) == 0xd7)
405
406 /* string manipulation */
407 {"cmps", 0, 0xa6, _, W|NoModrm, 0, 0, 0},
408 {"scmp", 0, 0xa6, _, W|NoModrm, 0, 0, 0},
409 {"ins", 0, 0x6c, _, W|NoModrm, 0, 0, 0},
410 {"outs", 0, 0x6e, _, W|NoModrm, 0, 0, 0},
411 {"lods", 0, 0xac, _, W|NoModrm, 0, 0, 0},
412 {"slod", 0, 0xac, _, W|NoModrm, 0, 0, 0},
413 {"movs", 0, 0xa4, _, W|NoModrm, 0, 0, 0},
414 {"smov", 0, 0xa4, _, W|NoModrm, 0, 0, 0},
415 {"scas", 0, 0xae, _, W|NoModrm, 0, 0, 0},
416 {"ssca", 0, 0xae, _, W|NoModrm, 0, 0, 0},
417 {"stos", 0, 0xaa, _, W|NoModrm, 0, 0, 0},
418 {"ssto", 0, 0xaa, _, W|NoModrm, 0, 0, 0},
419 {"xlat", 0, 0xd7, _, NoModrm, 0, 0, 0},
420
421 /* bit manipulation */
422 {"bsf", 2, 0x0fbc, _, Modrm|ReverseRegRegmem, Reg|Mem, Reg, 0},
423 {"bsr", 2, 0x0fbd, _, Modrm|ReverseRegRegmem, Reg|Mem, Reg, 0},
424 {"bt", 2, 0x0fa3, _, Modrm, Reg, Reg|Mem, 0},
425 {"bt", 2, 0x0fba, 4, Modrm, Imm8, Reg|Mem, 0},
426 {"btc", 2, 0x0fbb, _, Modrm, Reg, Reg|Mem, 0},
427 {"btc", 2, 0x0fba, 7, Modrm, Imm8, Reg|Mem, 0},
428 {"btr", 2, 0x0fb3, _, Modrm, Reg, Reg|Mem, 0},
429 {"btr", 2, 0x0fba, 6, Modrm, Imm8, Reg|Mem, 0},
430 {"bts", 2, 0x0fab, _, Modrm, Reg, Reg|Mem, 0},
431 {"bts", 2, 0x0fba, 5, Modrm, Imm8, Reg|Mem, 0},
432
433 /* interrupts & op. sys insns */
434 /* See i386.c for conversion of 'int $3' into the special int 3 insn. */
435 #define INT_OPCODE 0xcd
436 #define INT3_OPCODE 0xcc
437 {"int", 1, 0xcd, _, NoModrm, Imm8, 0, 0},
438 {"int3", 0, 0xcc, _, NoModrm, 0, 0, 0},
439 {"into", 0, 0xce, _, NoModrm, 0, 0, 0},
440 {"iret", 0, 0xcf, _, NoModrm, 0, 0, 0},
441
442 {"boundl", 2, 0x62, _, Modrm, Reg32, Mem, 0},
443 {"boundw", 2, 0x6662, _, Modrm, Reg16, Mem, 0},
444
445 {"hlt", 0, 0xf4, _, NoModrm, 0, 0, 0},
446 {"wait", 0, 0x9b, _, NoModrm, 0, 0, 0},
447 /* nop is actually 'xchgl %eax, %eax' */
448 {"nop", 0, 0x90, _, NoModrm, 0, 0, 0},
449
450 /* protection control */
451 {"arpl", 2, 0x63, _, Modrm, Reg16, Reg16|Mem, 0},
452 {"lar", 2, 0x0f02, _, Modrm|ReverseRegRegmem, WordReg|Mem, WordReg, 0},
453 {"lgdt", 1, 0x0f01, 2, Modrm, Mem, 0, 0},
454 {"lidt", 1, 0x0f01, 3, Modrm, Mem, 0, 0},
455 {"lldt", 1, 0x0f00, 2, Modrm, WordReg|Mem, 0, 0},
456 {"lmsw", 1, 0x0f01, 6, Modrm, WordReg|Mem, 0, 0},
457 {"lsl", 2, 0x0f03, _, Modrm|ReverseRegRegmem, WordReg|Mem, WordReg, 0},
458 {"ltr", 1, 0x0f00, 3, Modrm, WordReg|Mem, 0, 0},
459
460 {"sgdt", 1, 0x0f01, 0, Modrm, Mem, 0, 0},
461 {"sidt", 1, 0x0f01, 1, Modrm, Mem, 0, 0},
462 {"sldt", 1, 0x0f00, 0, Modrm, WordReg|Mem, 0, 0},
463 {"smsw", 1, 0x0f01, 4, Modrm, WordReg|Mem, 0, 0},
464 {"str", 1, 0x0f00, 1, Modrm, Reg16|Mem, 0, 0},
465
466 {"verr", 1, 0x0f00, 4, Modrm, WordReg|Mem, 0, 0},
467 {"verw", 1, 0x0f00, 5, Modrm, WordReg|Mem, 0, 0},
468
469 /* floating point instructions */
470
471 /* load */
472 {"fld", 1, 0xd9c0, _, ShortForm, FloatReg, 0, 0}, /* register */
473 {"flds", 1, 0xd9, 0, Modrm, Mem, 0, 0},           /* %st0 <-- mem float */
474 {"fldl", 1, 0xdd, 0, Modrm, Mem, 0, 0},           /* %st0 <-- mem double */
475 {"fldl", 1, 0xd9c0, _, ShortForm, FloatReg, 0, 0}, /* register */
476 {"fild", 1, 0xdf, 0, Modrm, Mem, 0, 0},           /* %st0 <-- mem word (16) */
477 {"fildl", 1, 0xdb, 0, Modrm, Mem, 0, 0},          /* %st0 <-- mem dword (32) */
478 {"fildq", 1, 0xdf, 5, Modrm, Mem, 0, 0},          /* %st0 <-- mem qword (64) */
479 {"fildll", 1, 0xdf, 5, Modrm, Mem, 0, 0},         /* %st0 <-- mem qword (64) */
480 {"filds", 1, 0xdf, 0, Modrm, Mem, 0, 0},          /* %st0 <-- mem dword */
481 {"fldt", 1, 0xdb, 5, Modrm, Mem, 0, 0},           /* %st0 <-- mem efloat */
482 {"fbld", 1, 0xdf, 4, Modrm, Mem, 0, 0},           /* %st0 <-- mem bcd */
483
484 /* store (no pop) */
485 {"fst", 1, 0xddd0, _, ShortForm, FloatReg, 0, 0}, /* register */
486 {"fsts", 1, 0xd9, 2, Modrm, Mem, 0, 0},           /* %st0 --> mem float */
487 {"fistl", 1, 0xdb, 2, Modrm, Mem, 0, 0},           /* %st0 --> mem dword */
488 {"fstl", 1, 0xdd, 2, Modrm, Mem, 0, 0},           /* %st0 --> mem double */
489 {"fstl", 1, 0xddd0, _, ShortForm, FloatReg, 0, 0}, /* register */
490 {"fists", 1, 0xdf, 2, Modrm, Mem, 0, 0},           /* %st0 --> mem word */
491
492 /* store (with pop) */
493 {"fstp", 1, 0xddd8, _, ShortForm, FloatReg, 0, 0}, /* register */
494 {"fstps", 1, 0xd9, 3, Modrm, Mem, 0, 0},           /* %st0 --> mem float */
495 {"fistpl", 1, 0xdb, 3, Modrm, Mem, 0, 0},           /* %st0 --> mem word */
496 {"fstpl", 1, 0xdd, 3, Modrm, Mem, 0, 0},           /* %st0 --> mem double */
497 {"fstpl", 1, 0xddd8, _, ShortForm, FloatReg, 0, 0}, /* register */
498 {"fistps", 1, 0xdf, 3, Modrm, Mem, 0, 0},           /* %st0 --> mem dword */
499 {"fistpll", 1, 0xdf, 7, Modrm, Mem, 0, 0},           /* %st0 --> mem qword */
500 {"fistpq", 1, 0xdf, 7, Modrm, Mem, 0, 0},           /* %st0 --> mem qword */
501 {"fstpt", 1, 0xdb, 7, Modrm, Mem, 0, 0},           /* %st0 --> mem efloat */
502 {"fbstp", 1, 0xdf, 6, Modrm, Mem, 0, 0},           /* %st0 --> mem bcd */
503
504 /* exchange %st<n> with %st0 */
505 {"fxch", 1, 0xd9c8, _, ShortForm, FloatReg, 0, 0},
506
507 /* comparison (without pop) */
508 {"fcom", 1, 0xd8d0, _, ShortForm, FloatReg, 0, 0},
509 {"fcoms", 1, 0xd8, 2, Modrm, Mem, 0, 0}, /* compare %st0, mem float  */
510 {"ficoml", 1, 0xda, 2, Modrm, Mem, 0, 0}, /* compare %st0, mem word  */
511 {"fcoml", 1, 0xdc, 2, Modrm, Mem, 0, 0}, /* compare %st0, mem double  */
512 {"fcoml", 1, 0xd8d0, _, ShortForm, FloatReg, 0, 0},
513 {"ficoms", 1, 0xde, 2, Modrm, Mem, 0, 0}, /* compare %st0, mem dword */
514
515 /* comparison (with pop) */
516 {"fcomp", 1, 0xd8d8, _, ShortForm, FloatReg, 0, 0},
517 {"fcomps", 1, 0xd8, 3, Modrm, Mem, 0, 0}, /* compare %st0, mem float  */
518 {"ficompl", 1, 0xda, 3, Modrm, Mem, 0, 0}, /* compare %st0, mem word  */
519 {"fcompl", 1, 0xdc, 3, Modrm, Mem, 0, 0}, /* compare %st0, mem double  */
520 {"fcompl", 1, 0xd8d8, _, ShortForm, FloatReg, 0, 0},
521 {"ficomps", 1, 0xde, 3, Modrm, Mem, 0, 0}, /* compare %st0, mem dword */
522 {"fcompp", 0, 0xded9, _, NoModrm, 0, 0, 0}, /* compare %st0, %st1 & pop twice */
523
524 /* unordered comparison (with pop) */
525 {"fucom", 1, 0xdde0, _, ShortForm, FloatReg, 0, 0},
526 {"fucomp", 1, 0xdde8, _, ShortForm, FloatReg, 0, 0},
527 {"fucompp", 0, 0xdae9, _, NoModrm, 0, 0, 0}, /* ucompare %st0, %st1 & pop twice */
528
529 {"ftst", 0, 0xd9e4, _, NoModrm, 0, 0, 0},   /* test %st0 */
530 {"fxam", 0, 0xd9e5, _, NoModrm, 0, 0, 0},   /* examine %st0 */
531
532 /* load constants into %st0 */
533 {"fld1", 0, 0xd9e8, _, NoModrm, 0, 0, 0},   /* %st0 <-- 1.0 */
534 {"fldl2t", 0, 0xd9e9, _, NoModrm, 0, 0, 0},   /* %st0 <-- log2(10) */
535 {"fldl2e", 0, 0xd9ea, _, NoModrm, 0, 0, 0},   /* %st0 <-- log2(e) */
536 {"fldpi", 0, 0xd9eb, _, NoModrm, 0, 0, 0},   /* %st0 <-- pi */
537 {"fldlg2", 0, 0xd9ec, _, NoModrm, 0, 0, 0},   /* %st0 <-- log10(2) */
538 {"fldln2", 0, 0xd9ed, _, NoModrm, 0, 0, 0},   /* %st0 <-- ln(2) */
539 {"fldz", 0, 0xd9ee, _, NoModrm, 0, 0, 0},   /* %st0 <-- 0.0 */
540
541 /* arithmetic */
542
543 /* add */
544 {"fadd", 1, 0xd8c0, _, ShortForm, FloatReg, 0, 0},
545 {"fadd", 2, 0xd8c0, _, ShortForm|FloatD, FloatReg, FloatAcc, 0},
546 {"fadd", 0, 0xdcc1, _, NoModrm, 0, 0, 0}, /* alias for fadd %st, %st(1) */
547 {"faddp", 1, 0xdec0, _, ShortForm, FloatReg, 0, 0},
548 {"faddp", 2, 0xdac0, _, ShortForm|FloatD, FloatReg, FloatAcc, 0},
549 {"faddp", 0, 0xdec1, _, NoModrm, 0, 0, 0}, /* alias for faddp %st, %st(1) */
550 {"fadds", 1, 0xd8, 0, Modrm, Mem, 0, 0},
551 {"fiaddl", 1, 0xda, 0, Modrm, Mem, 0, 0},
552 {"faddl", 1, 0xdc, 0, Modrm, Mem, 0, 0},
553 {"fiadds", 1, 0xde, 0, Modrm, Mem, 0, 0},
554
555 /* sub */
556 /* Note:  intel has decided that certain of these operations are reversed
557    in assembler syntax. */
558 {"fsub", 1, 0xd8e0, _, ShortForm, FloatReg, 0, 0},
559 {"fsub", 2, 0xd8e0, _, ShortForm, FloatReg, FloatAcc, 0},
560 #ifdef NON_BROKEN_OPCODES
561 {"fsub", 2, 0xdce8, _, ShortForm, FloatAcc, FloatReg, 0},
562 #else
563 {"fsub", 2, 0xdce0, _, ShortForm, FloatAcc, FloatReg, 0},
564 #endif
565 {"fsub", 0, 0xdce1, _, NoModrm, 0, 0, 0},
566 {"fsubp", 1, 0xdee0, _, ShortForm, FloatReg, 0, 0},
567 {"fsubp", 2, 0xdee0, _, ShortForm, FloatReg, FloatAcc, 0},
568 #ifdef NON_BROKEN_OPCODES
569 {"fsubp", 2, 0xdee8, _, ShortForm, FloatAcc, FloatReg, 0},
570 #else
571 {"fsubp", 2, 0xdee0, _, ShortForm, FloatAcc, FloatReg, 0},
572 #endif
573 {"fsubp", 0, 0xdee1, _, NoModrm, 0, 0, 0},
574 {"fsubs", 1, 0xd8, 4, Modrm, Mem, 0, 0},
575 {"fisubl", 1, 0xda, 4, Modrm, Mem, 0, 0},
576 {"fsubl", 1, 0xdc, 4, Modrm, Mem, 0, 0},
577 {"fisubs", 1, 0xde, 4, Modrm, Mem, 0, 0},
578
579 /* sub reverse */
580 {"fsubr", 1, 0xd8e8, _, ShortForm, FloatReg, 0, 0},
581 {"fsubr", 2, 0xd8e8, _, ShortForm, FloatReg, FloatAcc, 0},
582 #ifdef NON_BROKEN_OPCODES
583 {"fsubr", 2, 0xdce0, _, ShortForm, FloatAcc, FloatReg, 0},
584 #else
585 {"fsubr", 2, 0xdce8, _, ShortForm, FloatAcc, FloatReg, 0},
586 #endif
587 {"fsubr", 0, 0xdce9, _, NoModrm, 0, 0, 0},
588 {"fsubrp", 1, 0xdee8, _, ShortForm, FloatReg, 0, 0},
589 {"fsubrp", 2, 0xdee8, _, ShortForm, FloatReg, FloatAcc, 0},
590 #ifdef NON_BROKEN_OPCODES
591 {"fsubrp", 2, 0xdee0, _, ShortForm, FloatAcc, FloatReg, 0},
592 #else
593 {"fsubrp", 2, 0xdee8, _, ShortForm, FloatAcc, FloatReg, 0},
594 #endif
595 {"fsubrp", 0, 0xdee9, _, NoModrm, 0, 0, 0},
596 {"fsubrs", 1, 0xd8, 5, Modrm, Mem, 0, 0},
597 {"fisubrl", 1, 0xda, 5, Modrm, Mem, 0, 0},
598 {"fsubrl", 1, 0xdc, 5, Modrm, Mem, 0, 0},
599 {"fisubrs", 1, 0xde, 5, Modrm, Mem, 0, 0},
600
601 /* mul */
602 {"fmul", 1, 0xd8c8, _, ShortForm, FloatReg, 0, 0},
603 {"fmul", 2, 0xd8c8, _, ShortForm|FloatD, FloatReg, FloatAcc, 0},
604 {"fmul", 0, 0xdcc9, _, NoModrm, 0, 0, 0},
605 {"fmulp", 1, 0xdec8, _, ShortForm, FloatReg, 0, 0},
606 {"fmulp", 2, 0xdec8, _, ShortForm|FloatD, FloatReg, FloatAcc, 0},
607 {"fmulp", 0, 0xdec9, _, NoModrm, 0, 0, 0},
608 {"fmuls", 1, 0xd8, 1, Modrm, Mem, 0, 0},
609 {"fimull", 1, 0xda, 1, Modrm, Mem, 0, 0},
610 {"fmull", 1, 0xdc, 1, Modrm, Mem, 0, 0},
611 {"fimuls", 1, 0xde, 1, Modrm, Mem, 0, 0},
612
613 /* div */
614 /* Note:  intel has decided that certain of these operations are reversed
615    in assembler syntax. */
616 {"fdiv", 1, 0xd8f0, _, ShortForm, FloatReg, 0, 0},
617 {"fdiv", 2, 0xd8f0, _, ShortForm, FloatReg, FloatAcc, 0},
618 #ifdef NON_BROKEN_OPCODES
619 {"fdiv", 2, 0xdcf8, _, ShortForm, FloatAcc, FloatReg, 0},
620 #else
621 {"fdiv", 2, 0xdcf0, _, ShortForm, FloatAcc, FloatReg, 0},
622 #endif
623 {"fdiv", 0, 0xdcf1, _, NoModrm, 0, 0, 0},
624 {"fdivp", 1, 0xdef0, _, ShortForm, FloatReg, 0, 0},
625 {"fdivp", 2, 0xdef0, _, ShortForm, FloatReg, FloatAcc, 0},
626 #ifdef NON_BROKEN_OPCODES
627 {"fdivp", 2, 0xdef8, _, ShortForm, FloatAcc, FloatReg, 0},
628 #else
629 {"fdivp", 2, 0xdef0, _, ShortForm, FloatAcc, FloatReg, 0},
630 #endif
631 {"fdivp", 0, 0xdef1, _, NoModrm, 0, 0, 0},
632 {"fdivs", 1, 0xd8, 6, Modrm, Mem, 0, 0},
633 {"fidivl", 1, 0xda, 6, Modrm, Mem, 0, 0},
634 {"fdivl", 1, 0xdc, 6, Modrm, Mem, 0, 0},
635 {"fidivs", 1, 0xde, 6, Modrm, Mem, 0, 0},
636
637 /* div reverse */
638 {"fdivr", 1, 0xd8f8, _, ShortForm, FloatReg, 0, 0},
639 {"fdivr", 2, 0xd8f8, _, ShortForm, FloatReg, FloatAcc, 0},
640 #ifdef NON_BROKEN_OPCODES
641 {"fdivr", 2, 0xdcf0, _, ShortForm, FloatAcc, FloatReg, 0},
642 #else
643 {"fdivr", 2, 0xdcf8, _, ShortForm, FloatAcc, FloatReg, 0},
644 #endif
645 {"fdivr", 0, 0xdcf9, _, NoModrm, 0, 0, 0},
646 {"fdivrp", 1, 0xdef8, _, ShortForm, FloatReg, 0, 0},
647 {"fdivrp", 2, 0xdef8, _, ShortForm, FloatReg, FloatAcc, 0},
648 #ifdef NON_BROKEN_OPCODES
649 {"fdivrp", 2, 0xdef0, _, ShortForm, FloatAcc, FloatReg, 0},
650 #else
651 {"fdivrp", 2, 0xdef8, _, ShortForm, FloatAcc, FloatReg, 0},
652 #endif
653 {"fdivrp", 0, 0xdef9, _, NoModrm, 0, 0, 0},
654 {"fdivrs", 1, 0xd8, 7, Modrm, Mem, 0, 0},
655 {"fidivrl", 1, 0xda, 7, Modrm, Mem, 0, 0},
656 {"fdivrl", 1, 0xdc, 7, Modrm, Mem, 0, 0},
657 {"fidivrs", 1, 0xde, 7, Modrm, Mem, 0, 0},
658
659 {"f2xm1", 0,   0xd9f0, _, NoModrm, 0, 0, 0},
660 {"fyl2x", 0,   0xd9f1, _, NoModrm, 0, 0, 0},
661 {"fptan", 0,   0xd9f2, _, NoModrm, 0, 0, 0},
662 {"fpatan", 0,  0xd9f3, _, NoModrm, 0, 0, 0},
663 {"fxtract", 0, 0xd9f4, _, NoModrm, 0, 0, 0},
664 {"fprem1", 0,  0xd9f5, _, NoModrm, 0, 0, 0},
665 {"fdecstp", 0,  0xd9f6, _, NoModrm, 0, 0, 0},
666 {"fincstp", 0,  0xd9f7, _, NoModrm, 0, 0, 0},
667 {"fprem", 0,   0xd9f8, _, NoModrm, 0, 0, 0},
668 {"fyl2xp1", 0, 0xd9f9, _, NoModrm, 0, 0, 0},
669 {"fsqrt", 0,   0xd9fa, _, NoModrm, 0, 0, 0},
670 {"fsincos", 0, 0xd9fb, _, NoModrm, 0, 0, 0},
671 {"frndint", 0, 0xd9fc, _, NoModrm, 0, 0, 0},
672 {"fscale", 0,  0xd9fd, _, NoModrm, 0, 0, 0},
673 {"fsin", 0,    0xd9fe, _, NoModrm, 0, 0, 0},
674 {"fcos", 0,    0xd9ff, _, NoModrm, 0, 0, 0},
675
676 {"fchs", 0, 0xd9e0, _, NoModrm, 0, 0, 0},
677 {"fabs", 0, 0xd9e1, _, NoModrm, 0, 0, 0},
678
679 /* processor control */
680 {"fninit", 0, 0xdbe3, _, NoModrm, 0, 0, 0},
681 {"finit", 0, 0xdbe3, _, NoModrm, 0, 0, 0},
682 {"fldcw", 1, 0xd9, 5, Modrm, Mem, 0, 0},
683 {"fnstcw", 1, 0xd9, 7, Modrm, Mem, 0, 0},
684 {"fstcw", 1, 0xd9, 7, Modrm, Mem, 0, 0},
685 {"fnstsw", 1, 0xdfe0, _, NoModrm, Acc, 0, 0},
686 {"fnstsw", 1, 0xdd, 7, Modrm, Mem, 0, 0},
687 {"fnstsw", 0, 0xdfe0, _, NoModrm, 0, 0, 0},
688 {"fstsw", 1, 0xdfe0, _, NoModrm, Acc, 0, 0},
689 {"fstsw", 1, 0xdd, 7, Modrm, Mem, 0, 0},
690 {"fstsw", 0, 0xdfe0, _, NoModrm, 0, 0, 0},
691 {"fnclex", 0, 0xdbe2, _, NoModrm, 0, 0, 0},
692 {"fclex", 0, 0xdbe2, _, NoModrm, 0, 0, 0},
693 /*
694  We ignore the short format (287) versions of fstenv/fldenv & fsave/frstor
695  instructions;  i'm not sure how to add them or how they are different.
696  My 386/387 book offers no details about this.
697 */
698 {"fnstenv", 1, 0xd9, 6, Modrm, Mem, 0, 0},
699 {"fstenv", 1, 0xd9, 6, Modrm, Mem, 0, 0},
700 {"fldenv", 1, 0xd9, 4, Modrm, Mem, 0, 0},
701 {"fnsave", 1, 0xdd, 6, Modrm, Mem, 0, 0},
702 {"fsave", 1, 0xdd, 6, Modrm, Mem, 0, 0},
703 {"frstor", 1, 0xdd, 4, Modrm, Mem, 0, 0},
704
705 {"ffree", 1, 0xddc0, _, ShortForm, FloatReg, 0, 0},
706 {"fnop", 0, 0xd9d0, _, NoModrm, 0, 0, 0},
707 {"fwait", 0, 0x9b, _, NoModrm, 0, 0, 0},
708
709 /*
710   opcode prefixes; we allow them as seperate insns too
711   (see prefix table below)
712 */
713 {"aword", 0, 0x67, _, NoModrm, 0, 0, 0},
714 {"addr16", 0, 0x67, _, NoModrm, 0, 0, 0},
715 {"word", 0, 0x66, _, NoModrm, 0, 0, 0},
716 {"data16", 0, 0x66, _, NoModrm, 0, 0, 0},
717 {"lock", 0, 0xf0, _, NoModrm, 0, 0, 0},
718 {"cs", 0, 0x2e, _, NoModrm, 0, 0, 0},
719 {"ds", 0, 0x3e, _, NoModrm, 0, 0, 0},
720 {"es", 0, 0x26, _, NoModrm, 0, 0, 0},
721 {"fs", 0, 0x64, _, NoModrm, 0, 0, 0},
722 {"gs", 0, 0x65, _, NoModrm, 0, 0, 0},
723 {"ss", 0, 0x36, _, NoModrm, 0, 0, 0},
724 {"rep", 0, 0xf3, _, NoModrm, 0, 0, 0},
725 {"repe", 0, 0xf3, _, NoModrm, 0, 0, 0},
726 { "repne", 0, 0xf2, _, NoModrm, 0, 0, 0},
727 {"repz", 0, 0xf3, _, NoModrm, 0, 0, 0},
728 { "repnz", 0, 0xf2, _, NoModrm, 0, 0, 0},
729
730 /* 486 extensions */
731 {"bswap", 1, 0x0fc8, _, ShortForm, Reg32,0,0 },
732 {"xadd", 2, 0x0fc0, _, DW|Modrm, Reg, Reg|Mem, 0 },
733 {"cmpxchg", 2, 0x0fb0, _, DW|Modrm, Reg, Reg|Mem, 0 },
734 {"invd", 0, 0x0f08, _, NoModrm, 0, 0, 0},
735 {"wbinvd", 0, 0x0f09, _, NoModrm, 0, 0, 0},
736 {"invlpg", 1, 0x0f01, 7, Modrm, Mem, 0, 0},
737
738 /* Pentium and late-model 486 extensions */
739 {"cpuid", 0, 0x0fa2, _, NoModrm, 0, 0, 0},
740
741 /* Pentium extensions */
742 {"wrmsr", 0, 0x0f30, _, NoModrm, 0, 0, 0},
743 {"rdtsc", 0, 0x0f31, _, NoModrm, 0, 0, 0},
744 {"rdmsr", 0, 0x0f32, _, NoModrm, 0, 0, 0},
745 {"cmpxchg8b", 1, 0x0fc7, 1, Modrm, Mem, 0, 0},
746
747 /* Pentium Pro extensions */
748 {"rdpmc", 0, 0x0f33, _, NoModrm, 0, 0, 0},
749
750 {"ud2", 0, 0x0fff, _, NoModrm, 0, 0, 0}, /* official undefined instr. */
751
752 {"cmovo",  2, 0x0f40, _, Modrm|ReverseRegRegmem, WordReg|WordMem, WordReg, 0},
753 {"cmovno", 2, 0x0f41, _, Modrm|ReverseRegRegmem, WordReg|WordMem, WordReg, 0},
754 {"cmovb",  2, 0x0f42, _, Modrm|ReverseRegRegmem, WordReg|WordMem, WordReg, 0},
755 {"cmovae", 2, 0x0f43, _, Modrm|ReverseRegRegmem, WordReg|WordMem, WordReg, 0},
756 {"cmove",  2, 0x0f44, _, Modrm|ReverseRegRegmem, WordReg|WordMem, WordReg, 0},
757 {"cmovne", 2, 0x0f45, _, Modrm|ReverseRegRegmem, WordReg|WordMem, WordReg, 0},
758 {"cmovbe", 2, 0x0f46, _, Modrm|ReverseRegRegmem, WordReg|WordMem, WordReg, 0},
759 {"cmova",  2, 0x0f47, _, Modrm|ReverseRegRegmem, WordReg|WordMem, WordReg, 0},
760 {"cmovs",  2, 0x0f48, _, Modrm|ReverseRegRegmem, WordReg|WordMem, WordReg, 0},
761 {"cmovns", 2, 0x0f49, _, Modrm|ReverseRegRegmem, WordReg|WordMem, WordReg, 0},
762 {"cmovp",  2, 0x0f4a, _, Modrm|ReverseRegRegmem, WordReg|WordMem, WordReg, 0},
763 {"cmovnp", 2, 0x0f4b, _, Modrm|ReverseRegRegmem, WordReg|WordMem, WordReg, 0},
764 {"cmovl",  2, 0x0f4c, _, Modrm|ReverseRegRegmem, WordReg|WordMem, WordReg, 0},
765 {"cmovge", 2, 0x0f4d, _, Modrm|ReverseRegRegmem, WordReg|WordMem, WordReg, 0},
766 {"cmovle", 2, 0x0f4e, _, Modrm|ReverseRegRegmem, WordReg|WordMem, WordReg, 0},
767 {"cmovg",  2, 0x0f4f, _, Modrm|ReverseRegRegmem, WordReg|WordMem, WordReg, 0},
768
769 {"fcmovb", 2, 0xdac0, _, ShortForm, FloatReg, FloatAcc, 0},
770 {"fcmove", 2, 0xdac8, _, ShortForm, FloatReg, FloatAcc, 0},
771 {"fcmovbe",2, 0xdad0, _, ShortForm, FloatReg, FloatAcc, 0},
772 {"fcmovu", 2, 0xdad8, _, ShortForm, FloatReg, FloatAcc, 0},
773 {"fcmovnb", 2, 0xdbc0, _, ShortForm, FloatReg, FloatAcc, 0},
774 {"fcmovne", 2, 0xdbc8, _, ShortForm, FloatReg, FloatAcc, 0},
775 {"fcmovnbe",2, 0xdbd0, _, ShortForm, FloatReg, FloatAcc, 0},
776 {"fcmovnu", 2, 0xdbd8, _, ShortForm, FloatReg, FloatAcc, 0},
777
778 {"fcomi",  2, 0xdbf0, _, ShortForm, FloatReg, FloatAcc, 0},
779 {"fucomi", 2, 0xdbe8, _, ShortForm, FloatReg, FloatAcc, 0},
780 {"fcomip", 2, 0xdff0, _, ShortForm, FloatReg, FloatAcc, 0},
781 {"fucomip",2, 0xdfe8, _, ShortForm, FloatReg, FloatAcc, 0},
782
783
784 {"", 0, 0, 0, 0, 0, 0, 0}       /* sentinal */
785 };
786 #undef _
787
788 static const template *i386_optab_end
789   = i386_optab + sizeof (i386_optab)/sizeof(i386_optab[0]);
790
791 /* 386 register table */
792
793 static const reg_entry i386_regtab[] = {
794   /* 8 bit regs */
795   {"al", Reg8|Acc, 0}, {"cl", Reg8|ShiftCount, 1}, {"dl", Reg8, 2},
796   {"bl", Reg8, 3},
797   {"ah", Reg8, 4}, {"ch", Reg8, 5}, {"dh", Reg8, 6}, {"bh", Reg8, 7},
798   /* 16 bit regs */
799   {"ax", Reg16|Acc, 0}, {"cx", Reg16, 1}, {"dx", Reg16|InOutPortReg, 2}, {"bx", Reg16, 3},
800   {"sp", Reg16, 4}, {"bp", Reg16, 5}, {"si", Reg16, 6}, {"di", Reg16, 7},
801   /* 32 bit regs */
802   {"eax", Reg32|Acc, 0}, {"ecx", Reg32, 1}, {"edx", Reg32, 2}, {"ebx", Reg32, 3},
803   {"esp", Reg32, 4}, {"ebp", Reg32, 5}, {"esi", Reg32, 6}, {"edi", Reg32, 7},
804   /* segment registers */
805   {"es", SReg2, 0}, {"cs", SReg2, 1}, {"ss", SReg2, 2},
806   {"ds", SReg2, 3}, {"fs", SReg3, 4}, {"gs", SReg3, 5},
807   /* control registers */
808   {"cr0", Control, 0},   {"cr2", Control, 2},   {"cr3", Control, 3},
809   {"cr4", Control, 4},
810   /* debug registers */
811   {"db0", Debug, 0},   {"db1", Debug, 1},   {"db2", Debug, 2},
812   {"db3", Debug, 3},   {"db6", Debug, 6},   {"db7", Debug, 7},
813   {"dr0", Debug, 0},   {"dr1", Debug, 1},   {"dr2", Debug, 2},
814   {"dr3", Debug, 3},   {"dr6", Debug, 6},   {"dr7", Debug, 7},
815   /* test registers */
816   {"tr3", Test, 3}, {"tr4", Test, 4}, {"tr5", Test, 5},
817   {"tr6", Test, 6}, {"tr7", Test, 7},
818   /* float registers */
819   {"st(0)", FloatReg|FloatAcc, 0},
820   {"st", FloatReg|FloatAcc, 0},
821   {"st(1)", FloatReg, 1}, {"st(2)", FloatReg, 2},
822   {"st(3)", FloatReg, 3}, {"st(4)", FloatReg, 4}, {"st(5)", FloatReg, 5},
823   {"st(6)", FloatReg, 6}, {"st(7)", FloatReg, 7}
824 };
825
826 #define MAX_REG_NAME_SIZE 8     /* for parsing register names from input */
827
828 static const reg_entry *i386_regtab_end
829   = i386_regtab + sizeof(i386_regtab)/sizeof(i386_regtab[0]);
830
831 /* segment stuff */
832 static const seg_entry cs = { "cs", 0x2e };
833 static const seg_entry ds = { "ds", 0x3e };
834 static const seg_entry ss = { "ss", 0x36 };
835 static const seg_entry es = { "es", 0x26 };
836 static const seg_entry fs = { "fs", 0x64 };
837 static const seg_entry gs = { "gs", 0x65 };
838 static const seg_entry null = { "", 0x0 };
839
840 /*
841   This table is used to store the default segment register implied by all
842   possible memory addressing modes.
843   It is indexed by the mode & modrm entries of the modrm byte as follows:
844       index = (mode<<3) | modrm;
845 */
846 static const seg_entry *one_byte_segment_defaults[] = {
847   /* mode 0 */
848   &ds, &ds, &ds, &ds, &null, &ds, &ds, &ds,
849   /* mode 1 */
850   &ds, &ds, &ds, &ds, &null, &ss, &ds, &ds,
851   /* mode 2 */
852   &ds, &ds, &ds, &ds, &null, &ss, &ds, &ds,
853   /* mode 3 --- not a memory reference; never referenced */
854 };
855
856 static const seg_entry *two_byte_segment_defaults[] = {
857   /* mode 0 */
858   &ds, &ds, &ds, &ds, &ss, &ds, &ds, &ds,
859   /* mode 1 */
860   &ds, &ds, &ds, &ds, &ss, &ds, &ds, &ds,
861   /* mode 2 */
862   &ds, &ds, &ds, &ds, &ss, &ds, &ds, &ds,
863   /* mode 3 --- not a memory reference; never referenced */
864 };
865
866 static const prefix_entry i386_prefixtab[] = {
867   { "addr16", 0x67 },           /* address size prefix ==> 16bit addressing
868                                  * (How is this useful?) */
869 #define WORD_PREFIX_OPCODE 0x66
870   { "data16", 0x66 },           /* operand size prefix */
871   { "lock", 0xf0 },             /* bus lock prefix */
872   { "wait", 0x9b },             /* wait for coprocessor */
873   { "cs", 0x2e }, { "ds", 0x3e }, /* segment overrides ... */
874   { "es", 0x26 }, { "fs", 0x64 },
875   { "gs", 0x65 }, { "ss", 0x36 },
876 /* REPE & REPNE used to detect rep/repne with a non-string instruction */
877 #define REPNE 0xf2
878 #define REPE  0xf3
879   { "rep", 0xf3 }, { "repe", 0xf3 }, { "repz", 0xf3 }, /* repeat string instructions */
880   { "repne", 0xf2 }, { "repnz", 0xf2 }
881 };
882
883 static const prefix_entry *i386_prefixtab_end
884   = i386_prefixtab + sizeof(i386_prefixtab)/sizeof(i386_prefixtab[0]);
885
886 /* end of i386-opcode.h */