Merge from vendor branch LESS:
[dragonfly.git] / sys / platform / vkernel / platform / machintr.c
1 /*
2  * Copyright (c) 2006 The DragonFly Project.  All rights reserved.
3  * 
4  * This code is derived from software contributed to The DragonFly Project
5  * by Matthew Dillon <dillon@backplane.com>
6  * 
7  * Redistribution and use in source and binary forms, with or without
8  * modification, are permitted provided that the following conditions
9  * are met:
10  * 
11  * 1. Redistributions of source code must retain the above copyright
12  *    notice, this list of conditions and the following disclaimer.
13  * 2. Redistributions in binary form must reproduce the above copyright
14  *    notice, this list of conditions and the following disclaimer in
15  *    the documentation and/or other materials provided with the
16  *    distribution.
17  * 3. Neither the name of The DragonFly Project nor the names of its
18  *    contributors may be used to endorse or promote products derived
19  *    from this software without specific, prior written permission.
20  * 
21  * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS
22  * ``AS IS'' AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
23  * LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS
24  * FOR A PARTICULAR PURPOSE ARE DISCLAIMED.  IN NO EVENT SHALL THE
25  * COPYRIGHT HOLDERS OR CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT,
26  * INCIDENTAL, SPECIAL, EXEMPLARY OR CONSEQUENTIAL DAMAGES (INCLUDING,
27  * BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES;
28  * LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED
29  * AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY,
30  * OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT
31  * OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
32  * SUCH DAMAGE.
33  * 
34  * $DragonFly: src/sys/platform/vkernel/platform/machintr.c,v 1.11 2007/04/30 16:45:59 dillon Exp $
35  */
36
37 #include <sys/types.h>
38 #include <sys/systm.h>
39 #include <sys/kernel.h>
40 #include <sys/machintr.h>
41 #include <sys/errno.h>
42 #include <sys/mman.h>
43 #include <sys/globaldata.h>
44 #include <sys/interrupt.h>
45 #include <stdio.h>
46 #include <signal.h>
47 #include <machine/globaldata.h>
48
49 /*
50  * Interrupt Subsystem ABI
51  */
52
53 static void dummy_intrdis(int);
54 static void dummy_intren(int);
55 static int dummy_vectorctl(int, int, int);
56 static int dummy_setvar(int, const void *);
57 static int dummy_getvar(int, void *);
58 static void dummy_finalize(void);
59 static void dummy_intrcleanup(void);
60
61 struct machintr_abi MachIntrABI = {
62         MACHINTR_GENERIC,
63         .intrdis =      dummy_intrdis,
64         .intren =       dummy_intren,
65         .vectorctl =    dummy_vectorctl,
66         .setvar =       dummy_setvar,
67         .getvar =       dummy_getvar,
68         .finalize =     dummy_finalize,
69         .cleanup =      dummy_intrcleanup
70 };
71
72 static void
73 dummy_intrdis(int intr)
74 {
75 }
76
77 static void
78 dummy_intren(int intr)
79 {
80 }
81
82 static int
83 dummy_vectorctl(int op, int intr, int flags)
84 {
85         return (0);
86         /* return (EOPNOTSUPP); */
87 }
88
89 static int
90 dummy_setvar(int varid, const void *buf)
91 {
92         return (ENOENT);
93 }
94
95 static int
96 dummy_getvar(int varid, void *buf)
97 {
98         return (ENOENT);
99 }
100
101 static void
102 dummy_finalize(void)
103 {
104 }
105
106 static void
107 dummy_intrcleanup(void)
108 {
109 }
110
111 /*
112  * Process pending interrupts
113  */
114 void
115 splz(void)
116 {
117         struct mdglobaldata *gd = mdcpu;
118         int irq;
119
120         atomic_clear_int_nonlocked(&gd->mi.gd_reqflags, RQF_INTPEND);
121         while ((irq = ffs(gd->gd_spending)) != 0) {
122             --irq;
123             atomic_clear_int(&gd->gd_spending, 1 << irq);
124             irq += FIRST_SOFTINT;
125             sched_ithd(irq);
126         }
127         while ((irq = ffs(gd->gd_fpending)) != 0) {
128             --irq;
129             atomic_clear_int(&gd->gd_fpending, 1 << irq);
130             sched_ithd(irq);
131         }
132 }
133
134 void
135 cpu_disable_intr(void)
136 {
137         sigblock((1 << SIGALRM) | (1 << SIGIO));
138 }
139
140 void
141 cpu_enable_intr(void)
142 {
143         sigsetmask(0);
144 }
145
146 void
147 cpu_invlpg(void *addr)
148 {
149         madvise(addr, PAGE_SIZE, MADV_INVAL);
150 }
151
152 void
153 cpu_invltlb(void)
154 {
155         madvise((void *)KvaStart, KvaEnd - KvaStart, MADV_INVAL);
156 }
157