cleanup
[dragonfly.git] / sys / dev / netif / ti / if_ti.c
1 /*
2  * Copyright (c) 1997, 1998, 1999
3  *      Bill Paul <wpaul@ctr.columbia.edu>.  All rights reserved.
4  *
5  * Redistribution and use in source and binary forms, with or without
6  * modification, are permitted provided that the following conditions
7  * are met:
8  * 1. Redistributions of source code must retain the above copyright
9  *    notice, this list of conditions and the following disclaimer.
10  * 2. Redistributions in binary form must reproduce the above copyright
11  *    notice, this list of conditions and the following disclaimer in the
12  *    documentation and/or other materials provided with the distribution.
13  * 3. All advertising materials mentioning features or use of this software
14  *    must display the following acknowledgement:
15  *      This product includes software developed by Bill Paul.
16  * 4. Neither the name of the author nor the names of any co-contributors
17  *    may be used to endorse or promote products derived from this software
18  *    without specific prior written permission.
19  *
20  * THIS SOFTWARE IS PROVIDED BY Bill Paul AND CONTRIBUTORS ``AS IS'' AND
21  * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
22  * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
23  * ARE DISCLAIMED.  IN NO EVENT SHALL Bill Paul OR THE VOICES IN HIS HEAD
24  * BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR
25  * CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF
26  * SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS
27  * INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN
28  * CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE)
29  * ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF
30  * THE POSSIBILITY OF SUCH DAMAGE.
31  *
32  * $FreeBSD: src/sys/pci/if_ti.c,v 1.25.2.14 2002/02/15 04:20:20 silby Exp $
33  * $DragonFly: src/sys/dev/netif/ti/if_ti.c,v 1.23 2005/05/31 10:44:13 joerg Exp $
34  */
35
36 /*
37  * Alteon Networks Tigon PCI gigabit ethernet driver for FreeBSD.
38  * Manuals, sample driver and firmware source kits are available
39  * from http://www.alteon.com/support/openkits.
40  * 
41  * Written by Bill Paul <wpaul@ctr.columbia.edu>
42  * Electrical Engineering Department
43  * Columbia University, New York City
44  */
45
46 /*
47  * The Alteon Networks Tigon chip contains an embedded R4000 CPU,
48  * gigabit MAC, dual DMA channels and a PCI interface unit. NICs
49  * using the Tigon may have anywhere from 512K to 2MB of SRAM. The
50  * Tigon supports hardware IP, TCP and UCP checksumming, multicast
51  * filtering and jumbo (9014 byte) frames. The hardware is largely
52  * controlled by firmware, which must be loaded into the NIC during
53  * initialization.
54  *
55  * The Tigon 2 contains 2 R4000 CPUs and requires a newer firmware
56  * revision, which supports new features such as extended commands,
57  * extended jumbo receive ring desciptors and a mini receive ring.
58  *
59  * Alteon Networks is to be commended for releasing such a vast amount
60  * of development material for the Tigon NIC without requiring an NDA
61  * (although they really should have done it a long time ago). With
62  * any luck, the other vendors will finally wise up and follow Alteon's
63  * stellar example.
64  *
65  * The firmware for the Tigon 1 and 2 NICs is compiled directly into
66  * this driver by #including it as a C header file. This bloats the
67  * driver somewhat, but it's the easiest method considering that the
68  * driver code and firmware code need to be kept in sync. The source
69  * for the firmware is not provided with the FreeBSD distribution since
70  * compiling it requires a GNU toolchain targeted for mips-sgi-irix5.3.
71  *
72  * The following people deserve special thanks:
73  * - Terry Murphy of 3Com, for providing a 3c985 Tigon 1 board
74  *   for testing
75  * - Raymond Lee of Netgear, for providing a pair of Netgear
76  *   GA620 Tigon 2 boards for testing
77  * - Ulf Zimmermann, for bringing the GA260 to my attention and
78  *   convincing me to write this driver.
79  * - Andrew Gallatin for providing FreeBSD/Alpha support.
80  */
81
82 #include <sys/param.h>
83 #include <sys/systm.h>
84 #include <sys/sockio.h>
85 #include <sys/mbuf.h>
86 #include <sys/malloc.h>
87 #include <sys/kernel.h>
88 #include <sys/socket.h>
89 #include <sys/queue.h>
90
91 #include <net/if.h>
92 #include <net/ifq_var.h>
93 #include <net/if_arp.h>
94 #include <net/ethernet.h>
95 #include <net/if_dl.h>
96 #include <net/if_media.h>
97 #include <net/if_types.h>
98 #include <net/vlan/if_vlan_var.h>
99
100 #include <net/bpf.h>
101
102 #include <netinet/in_systm.h>
103 #include <netinet/in.h>
104 #include <netinet/ip.h>
105
106 #include <vm/vm.h>              /* for vtophys */
107 #include <vm/pmap.h>            /* for vtophys */
108 #include <machine/bus.h>
109 #include <machine/resource.h>
110 #include <sys/bus.h>
111 #include <sys/rman.h>
112
113 #include <bus/pci/pcireg.h>
114 #include <bus/pci/pcivar.h>
115
116 #include "if_tireg.h"
117 #include "ti_fw.h"
118 #include "ti_fw2.h"
119
120 /*
121  * Temporarily disable the checksum offload support for now.
122  * Tests with ftp.freesoftware.com show that after about 12 hours,
123  * the firmware will begin calculating completely bogus TX checksums
124  * and refuse to stop until the interface is reset. Unfortunately,
125  * there isn't enough time to fully debug this before the 4.1
126  * release, so this will need to stay off for now.
127  */
128 #ifdef notdef
129 #define TI_CSUM_FEATURES        (CSUM_IP | CSUM_TCP | CSUM_UDP | CSUM_IP_FRAGS)
130 #else
131 #define TI_CSUM_FEATURES        0
132 #endif
133
134 /*
135  * Various supported device vendors/types and their names.
136  */
137
138 static struct ti_type ti_devs[] = {
139         { ALT_VENDORID, ALT_DEVICEID_ACENIC,
140                 "Alteon AceNIC 1000baseSX Gigabit Ethernet" },
141         { ALT_VENDORID, ALT_DEVICEID_ACENIC_COPPER,
142                 "Alteon AceNIC 1000baseT Gigabit Ethernet" },
143         { TC_VENDORID,  TC_DEVICEID_3C985,
144                 "3Com 3c985-SX Gigabit Ethernet" },
145         { NG_VENDORID, NG_DEVICEID_GA620,
146                 "Netgear GA620 1000baseSX Gigabit Ethernet" },
147         { NG_VENDORID, NG_DEVICEID_GA620T,
148                 "Netgear GA620 1000baseT Gigabit Ethernet" },
149         { SGI_VENDORID, SGI_DEVICEID_TIGON,
150                 "Silicon Graphics Gigabit Ethernet" },
151         { DEC_VENDORID, DEC_DEVICEID_FARALLON_PN9000SX,
152                 "Farallon PN9000SX Gigabit Ethernet" },
153         { 0, 0, NULL }
154 };
155
156 static int      ti_probe(device_t);
157 static int      ti_attach(device_t);
158 static int      ti_detach(device_t);
159 static void     ti_txeof(struct ti_softc *);
160 static void     ti_rxeof(struct ti_softc *);
161
162 static void     ti_stats_update(struct ti_softc *);
163 static int      ti_encap(struct ti_softc *, struct mbuf *, uint32_t *);
164
165 static void     ti_intr(void *);
166 static void     ti_start(struct ifnet *);
167 static int      ti_ioctl(struct ifnet *, u_long, caddr_t, struct ucred *);
168 static void     ti_init(void *);
169 static void     ti_init2(struct ti_softc *);
170 static void     ti_stop(struct ti_softc *);
171 static void     ti_watchdog(struct ifnet *);
172 static void     ti_shutdown(device_t);
173 static int      ti_ifmedia_upd(struct ifnet *);
174 static void     ti_ifmedia_sts(struct ifnet *, struct ifmediareq *);
175
176 static uint32_t ti_eeprom_putbyte(struct ti_softc *, int);
177 static uint8_t  ti_eeprom_getbyte(struct ti_softc *, int, uint8_t *);
178 static int      ti_read_eeprom(struct ti_softc *, caddr_t, int, int);
179
180 static void     ti_add_mcast(struct ti_softc *, struct ether_addr *);
181 static void     ti_del_mcast(struct ti_softc *, struct ether_addr *);
182 static void     ti_setmulti(struct ti_softc *);
183
184 static void     ti_mem(struct ti_softc *, uint32_t, uint32_t, caddr_t);
185 static void     ti_loadfw(struct ti_softc *);
186 static void     ti_cmd(struct ti_softc *, struct ti_cmd_desc *);
187 static void     ti_cmd_ext(struct ti_softc *, struct ti_cmd_desc *,
188                            caddr_t, int);
189 static void     ti_handle_events(struct ti_softc *);
190 static int      ti_alloc_jumbo_mem(struct ti_softc *);
191 static void     *ti_jalloc(struct ti_softc *);
192 static void     ti_jfree(caddr_t, u_int);
193 static void     ti_jref(caddr_t, u_int);
194 static int      ti_newbuf_std(struct ti_softc *, int, struct mbuf *);
195 static int      ti_newbuf_mini(struct ti_softc *, int, struct mbuf *);
196 static int      ti_newbuf_jumbo(struct ti_softc *, int, struct mbuf *);
197 static int      ti_init_rx_ring_std(struct ti_softc *);
198 static void     ti_free_rx_ring_std(struct ti_softc *);
199 static int      ti_init_rx_ring_jumbo(struct ti_softc *);
200 static void     ti_free_rx_ring_jumbo(struct ti_softc *);
201 static int      ti_init_rx_ring_mini(struct ti_softc *);
202 static void     ti_free_rx_ring_mini(struct ti_softc *);
203 static void     ti_free_tx_ring(struct ti_softc *);
204 static int      ti_init_tx_ring(struct ti_softc *);
205
206 static int      ti_64bitslot_war(struct ti_softc *);
207 static int      ti_chipinit(struct ti_softc *);
208 static int      ti_gibinit(struct ti_softc *);
209
210 static device_method_t ti_methods[] = {
211         /* Device interface */
212         DEVMETHOD(device_probe,         ti_probe),
213         DEVMETHOD(device_attach,        ti_attach),
214         DEVMETHOD(device_detach,        ti_detach),
215         DEVMETHOD(device_shutdown,      ti_shutdown),
216         { 0, 0 }
217 };
218
219
220 static DEFINE_CLASS_0(ti, ti_driver, ti_methods, sizeof(struct ti_softc));
221 static devclass_t ti_devclass;
222
223 DECLARE_DUMMY_MODULE(if_ti);
224 DRIVER_MODULE(if_ti, pci, ti_driver, ti_devclass, 0, 0);
225
226 /*
227  * Send an instruction or address to the EEPROM, check for ACK.
228  */
229 static uint32_t
230 ti_eeprom_putbyte(struct ti_softc *sc, int byte)
231 {
232         int ack = 0, i;
233
234         /*
235          * Make sure we're in TX mode.
236          */
237         TI_SETBIT(sc, TI_MISC_LOCAL_CTL, TI_MLC_EE_TXEN);
238
239         /*
240          * Feed in each bit and stobe the clock.
241          */
242         for (i = 0x80; i; i >>= 1) {
243                 if (byte & i)
244                         TI_SETBIT(sc, TI_MISC_LOCAL_CTL, TI_MLC_EE_DOUT);
245                 else
246                         TI_CLRBIT(sc, TI_MISC_LOCAL_CTL, TI_MLC_EE_DOUT);
247                 DELAY(1);
248                 TI_SETBIT(sc, TI_MISC_LOCAL_CTL, TI_MLC_EE_CLK);
249                 DELAY(1);
250                 TI_CLRBIT(sc, TI_MISC_LOCAL_CTL, TI_MLC_EE_CLK);
251         }
252
253         /*
254          * Turn off TX mode.
255          */
256         TI_CLRBIT(sc, TI_MISC_LOCAL_CTL, TI_MLC_EE_TXEN);
257
258         /*
259          * Check for ack.
260          */
261         TI_SETBIT(sc, TI_MISC_LOCAL_CTL, TI_MLC_EE_CLK);
262         ack = CSR_READ_4(sc, TI_MISC_LOCAL_CTL) & TI_MLC_EE_DIN;
263         TI_CLRBIT(sc, TI_MISC_LOCAL_CTL, TI_MLC_EE_CLK);
264
265         return(ack);
266 }
267
268 /*
269  * Read a byte of data stored in the EEPROM at address 'addr.'
270  * We have to send two address bytes since the EEPROM can hold
271  * more than 256 bytes of data.
272  */
273 static uint8_t
274 ti_eeprom_getbyte(struct ti_softc *sc, int addr, uint8_t *dest)
275 {
276         int i;
277         uint8_t byte = 0;
278
279         EEPROM_START;
280
281         /*
282          * Send write control code to EEPROM.
283          */
284         if (ti_eeprom_putbyte(sc, EEPROM_CTL_WRITE)) {
285                 printf("ti%d: failed to send write command, status: %x\n",
286                     sc->ti_unit, CSR_READ_4(sc, TI_MISC_LOCAL_CTL));
287                 return(1);
288         }
289
290         /*
291          * Send first byte of address of byte we want to read.
292          */
293         if (ti_eeprom_putbyte(sc, (addr >> 8) & 0xFF)) {
294                 printf("ti%d: failed to send address, status: %x\n",
295                     sc->ti_unit, CSR_READ_4(sc, TI_MISC_LOCAL_CTL));
296                 return(1);
297         }
298         /*
299          * Send second byte address of byte we want to read.
300          */
301         if (ti_eeprom_putbyte(sc, addr & 0xFF)) {
302                 printf("ti%d: failed to send address, status: %x\n",
303                     sc->ti_unit, CSR_READ_4(sc, TI_MISC_LOCAL_CTL));
304                 return(1);
305         }
306
307         EEPROM_STOP;
308         EEPROM_START;
309         /*
310          * Send read control code to EEPROM.
311          */
312         if (ti_eeprom_putbyte(sc, EEPROM_CTL_READ)) {
313                 printf("ti%d: failed to send read command, status: %x\n",
314                     sc->ti_unit, CSR_READ_4(sc, TI_MISC_LOCAL_CTL));
315                 return(1);
316         }
317
318         /*
319          * Start reading bits from EEPROM.
320          */
321         TI_CLRBIT(sc, TI_MISC_LOCAL_CTL, TI_MLC_EE_TXEN);
322         for (i = 0x80; i; i >>= 1) {
323                 TI_SETBIT(sc, TI_MISC_LOCAL_CTL, TI_MLC_EE_CLK);
324                 DELAY(1);
325                 if (CSR_READ_4(sc, TI_MISC_LOCAL_CTL) & TI_MLC_EE_DIN)
326                         byte |= i;
327                 TI_CLRBIT(sc, TI_MISC_LOCAL_CTL, TI_MLC_EE_CLK);
328                 DELAY(1);
329         }
330
331         EEPROM_STOP;
332
333         /*
334          * No ACK generated for read, so just return byte.
335          */
336
337         *dest = byte;
338
339         return(0);
340 }
341
342 /*
343  * Read a sequence of bytes from the EEPROM.
344  */
345 static int
346 ti_read_eeprom(struct ti_softc *sc, caddr_t dest, int off, int cnt)
347 {
348         int err = 0, i;
349         uint8_t byte = 0;
350
351         for (i = 0; i < cnt; i++) {
352                 err = ti_eeprom_getbyte(sc, off + i, &byte);
353                 if (err)
354                         break;
355                 *(dest + i) = byte;
356         }
357
358         return(err ? 1 : 0);
359 }
360
361 /*
362  * NIC memory access function. Can be used to either clear a section
363  * of NIC local memory or (if buf is non-NULL) copy data into it.
364  */
365 static void
366 ti_mem(struct ti_softc *sc, uint32_t addr, uint32_t len, caddr_t buf)
367 {
368         int cnt, segptr, segsize;
369         caddr_t ti_winbase, ptr;
370
371         segptr = addr;
372         cnt = len;
373         ti_winbase = (caddr_t)(sc->ti_vhandle + TI_WINDOW);
374         ptr = buf;
375
376         while(cnt) {
377                 if (cnt < TI_WINLEN)
378                         segsize = cnt;
379                 else
380                         segsize = TI_WINLEN - (segptr % TI_WINLEN);
381                 CSR_WRITE_4(sc, TI_WINBASE, (segptr & ~(TI_WINLEN - 1)));
382                 if (buf == NULL)
383                         bzero((char *)ti_winbase + (segptr &
384                             (TI_WINLEN - 1)), segsize);
385                 else {
386                         bcopy((char *)ptr, (char *)ti_winbase +
387                             (segptr & (TI_WINLEN - 1)), segsize);
388                         ptr += segsize;
389                 }
390                 segptr += segsize;
391                 cnt -= segsize;
392         }
393 }
394
395 /*
396  * Load firmware image into the NIC. Check that the firmware revision
397  * is acceptable and see if we want the firmware for the Tigon 1 or
398  * Tigon 2.
399  */
400 static void
401 ti_loadfw(struct ti_softc *sc)
402 {
403         switch(sc->ti_hwrev) {
404         case TI_HWREV_TIGON:
405                 if (tigonFwReleaseMajor != TI_FIRMWARE_MAJOR ||
406                     tigonFwReleaseMinor != TI_FIRMWARE_MINOR ||
407                     tigonFwReleaseFix != TI_FIRMWARE_FIX) {
408                         printf("ti%d: firmware revision mismatch; want "
409                             "%d.%d.%d, got %d.%d.%d\n", sc->ti_unit,
410                             TI_FIRMWARE_MAJOR, TI_FIRMWARE_MINOR,
411                             TI_FIRMWARE_FIX, tigonFwReleaseMajor,
412                             tigonFwReleaseMinor, tigonFwReleaseFix);
413                         return;
414                 }
415                 ti_mem(sc, tigonFwTextAddr, tigonFwTextLen,
416                     (caddr_t)tigonFwText);
417                 ti_mem(sc, tigonFwDataAddr, tigonFwDataLen,
418                     (caddr_t)tigonFwData);
419                 ti_mem(sc, tigonFwRodataAddr, tigonFwRodataLen,
420                     (caddr_t)tigonFwRodata);
421                 ti_mem(sc, tigonFwBssAddr, tigonFwBssLen, NULL);
422                 ti_mem(sc, tigonFwSbssAddr, tigonFwSbssLen, NULL);
423                 CSR_WRITE_4(sc, TI_CPU_PROGRAM_COUNTER, tigonFwStartAddr);
424                 break;
425         case TI_HWREV_TIGON_II:
426                 if (tigon2FwReleaseMajor != TI_FIRMWARE_MAJOR ||
427                     tigon2FwReleaseMinor != TI_FIRMWARE_MINOR ||
428                     tigon2FwReleaseFix != TI_FIRMWARE_FIX) {
429                         printf("ti%d: firmware revision mismatch; want "
430                             "%d.%d.%d, got %d.%d.%d\n", sc->ti_unit,
431                             TI_FIRMWARE_MAJOR, TI_FIRMWARE_MINOR,
432                             TI_FIRMWARE_FIX, tigon2FwReleaseMajor,
433                             tigon2FwReleaseMinor, tigon2FwReleaseFix);
434                         return;
435                 }
436                 ti_mem(sc, tigon2FwTextAddr, tigon2FwTextLen,
437                     (caddr_t)tigon2FwText);
438                 ti_mem(sc, tigon2FwDataAddr, tigon2FwDataLen,
439                     (caddr_t)tigon2FwData);
440                 ti_mem(sc, tigon2FwRodataAddr, tigon2FwRodataLen,
441                     (caddr_t)tigon2FwRodata);
442                 ti_mem(sc, tigon2FwBssAddr, tigon2FwBssLen, NULL);
443                 ti_mem(sc, tigon2FwSbssAddr, tigon2FwSbssLen, NULL);
444                 CSR_WRITE_4(sc, TI_CPU_PROGRAM_COUNTER, tigon2FwStartAddr);
445                 break;
446         default:
447                 printf("ti%d: can't load firmware: unknown hardware rev\n",
448                     sc->ti_unit);
449                 break;
450         }
451 }
452
453 /*
454  * Send the NIC a command via the command ring.
455  */
456 static void
457 ti_cmd(struct ti_softc *sc, struct ti_cmd_desc *cmd)
458 {
459         uint32_t index;
460
461         if (sc->ti_rdata->ti_cmd_ring == NULL)
462                 return;
463
464         index = sc->ti_cmd_saved_prodidx;
465         CSR_WRITE_4(sc, TI_GCR_CMDRING + (index * 4), *(uint32_t *)(cmd));
466         TI_INC(index, TI_CMD_RING_CNT);
467         CSR_WRITE_4(sc, TI_MB_CMDPROD_IDX, index);
468         sc->ti_cmd_saved_prodidx = index;
469 }
470
471 /*
472  * Send the NIC an extended command. The 'len' parameter specifies the
473  * number of command slots to include after the initial command.
474  */
475 static void
476 ti_cmd_ext(struct ti_softc *sc, struct ti_cmd_desc *cmd, caddr_t arg, int len)
477 {
478         uint32_t index;
479         int i;
480
481         if (sc->ti_rdata->ti_cmd_ring == NULL)
482                 return;
483
484         index = sc->ti_cmd_saved_prodidx;
485         CSR_WRITE_4(sc, TI_GCR_CMDRING + (index * 4), *(uint32_t *)(cmd));
486         TI_INC(index, TI_CMD_RING_CNT);
487         for (i = 0; i < len; i++) {
488                 CSR_WRITE_4(sc, TI_GCR_CMDRING + (index * 4),
489                     *(uint32_t *)(&arg[i * 4]));
490                 TI_INC(index, TI_CMD_RING_CNT);
491         }
492         CSR_WRITE_4(sc, TI_MB_CMDPROD_IDX, index);
493         sc->ti_cmd_saved_prodidx = index;
494 }
495
496 /*
497  * Handle events that have triggered interrupts.
498  */
499 static void
500 ti_handle_events(struct ti_softc *sc)
501 {
502         struct ti_event_desc *e;
503
504         if (sc->ti_rdata->ti_event_ring == NULL)
505                 return;
506
507         while (sc->ti_ev_saved_considx != sc->ti_ev_prodidx.ti_idx) {
508                 e = &sc->ti_rdata->ti_event_ring[sc->ti_ev_saved_considx];
509                 switch(e->ti_event) {
510                 case TI_EV_LINKSTAT_CHANGED:
511                         sc->ti_linkstat = e->ti_code;
512                         if (e->ti_code == TI_EV_CODE_LINK_UP)
513                                 printf("ti%d: 10/100 link up\n", sc->ti_unit);
514                         else if (e->ti_code == TI_EV_CODE_GIG_LINK_UP)
515                                 printf("ti%d: gigabit link up\n", sc->ti_unit);
516                         else if (e->ti_code == TI_EV_CODE_LINK_DOWN)
517                                 printf("ti%d: link down\n", sc->ti_unit);
518                         break;
519                 case TI_EV_ERROR:
520                         if (e->ti_code == TI_EV_CODE_ERR_INVAL_CMD)
521                                 printf("ti%d: invalid command\n", sc->ti_unit);
522                         else if (e->ti_code == TI_EV_CODE_ERR_UNIMP_CMD)
523                                 printf("ti%d: unknown command\n", sc->ti_unit);
524                         else if (e->ti_code == TI_EV_CODE_ERR_BADCFG)
525                                 printf("ti%d: bad config data\n", sc->ti_unit);
526                         break;
527                 case TI_EV_FIRMWARE_UP:
528                         ti_init2(sc);
529                         break;
530                 case TI_EV_STATS_UPDATED:
531                         ti_stats_update(sc);
532                         break;
533                 case TI_EV_RESET_JUMBO_RING:
534                 case TI_EV_MCAST_UPDATED:
535                         /* Who cares. */
536                         break;
537                 default:
538                         printf("ti%d: unknown event: %d\n",
539                             sc->ti_unit, e->ti_event);
540                         break;
541                 }
542                 /* Advance the consumer index. */
543                 TI_INC(sc->ti_ev_saved_considx, TI_EVENT_RING_CNT);
544                 CSR_WRITE_4(sc, TI_GCR_EVENTCONS_IDX, sc->ti_ev_saved_considx);
545         }
546 }
547
548 /*
549  * Memory management for the jumbo receive ring is a pain in the
550  * butt. We need to allocate at least 9018 bytes of space per frame,
551  * _and_ it has to be contiguous (unless you use the extended
552  * jumbo descriptor format). Using malloc() all the time won't
553  * work: malloc() allocates memory in powers of two, which means we
554  * would end up wasting a considerable amount of space by allocating
555  * 9K chunks. We don't have a jumbo mbuf cluster pool. Thus, we have
556  * to do our own memory management.
557  *
558  * The driver needs to allocate a contiguous chunk of memory at boot
559  * time. We then chop this up ourselves into 9K pieces and use them
560  * as external mbuf storage.
561  *
562  * One issue here is how much memory to allocate. The jumbo ring has
563  * 256 slots in it, but at 9K per slot than can consume over 2MB of
564  * RAM. This is a bit much, especially considering we also need
565  * RAM for the standard ring and mini ring (on the Tigon 2). To
566  * save space, we only actually allocate enough memory for 64 slots
567  * by default, which works out to between 500 and 600K. This can
568  * be tuned by changing a #define in if_tireg.h.
569  */
570
571 static int
572 ti_alloc_jumbo_mem(struct ti_softc *sc)
573 {
574         struct ti_jpool_entry *entry;
575         caddr_t ptr;
576         int i;
577
578         /* Grab a big chunk o' storage. */
579         sc->ti_cdata.ti_jumbo_buf = contigmalloc(TI_JMEM, M_DEVBUF,
580                 M_NOWAIT, 0, 0xffffffff, PAGE_SIZE, 0);
581
582         if (sc->ti_cdata.ti_jumbo_buf == NULL) {
583                 printf("ti%d: no memory for jumbo buffers!\n", sc->ti_unit);
584                 return(ENOBUFS);
585         }
586
587         SLIST_INIT(&sc->ti_jfree_listhead);
588         SLIST_INIT(&sc->ti_jinuse_listhead);
589
590         /*
591          * Now divide it up into 9K pieces and save the addresses
592          * in an array. Note that we play an evil trick here by using
593          * the first few bytes in the buffer to hold the the address
594          * of the softc structure for this interface. This is because
595          * ti_jfree() needs it, but it is called by the mbuf management
596          * code which will not pass it to us explicitly.
597          */
598         ptr = sc->ti_cdata.ti_jumbo_buf;
599         for (i = 0; i < TI_JSLOTS; i++) {
600                 uint64_t **aptr;
601                 aptr = (uint64_t **)ptr;
602                 aptr[0] = (uint64_t *)sc;
603                 ptr += sizeof(uint64_t);
604                 sc->ti_cdata.ti_jslots[i].ti_buf = ptr;
605                 sc->ti_cdata.ti_jslots[i].ti_inuse = 0;
606                 ptr += (TI_JLEN - sizeof(uint64_t));
607                 entry = malloc(sizeof(struct ti_jpool_entry), 
608                                M_DEVBUF, M_WAITOK);
609                 if (entry == NULL) {
610                         contigfree(sc->ti_cdata.ti_jumbo_buf, TI_JMEM,
611                                    M_DEVBUF);
612                         sc->ti_cdata.ti_jumbo_buf = NULL;
613                         printf("ti%d: no memory for jumbo "
614                             "buffer queue!\n", sc->ti_unit);
615                         return(ENOBUFS);
616                 }
617                 entry->slot = i;
618                 SLIST_INSERT_HEAD(&sc->ti_jfree_listhead, entry, jpool_entries);
619         }
620
621         return(0);
622 }
623
624 /*
625  * Allocate a jumbo buffer.
626  */
627 static void *
628 ti_jalloc(struct ti_softc *sc)
629 {
630         struct ti_jpool_entry *entry;
631
632         entry = SLIST_FIRST(&sc->ti_jfree_listhead);
633
634         if (entry == NULL) {
635                 printf("ti%d: no free jumbo buffers\n", sc->ti_unit);
636                 return(NULL);
637         }
638
639         SLIST_REMOVE_HEAD(&sc->ti_jfree_listhead, jpool_entries);
640         SLIST_INSERT_HEAD(&sc->ti_jinuse_listhead, entry, jpool_entries);
641         sc->ti_cdata.ti_jslots[entry->slot].ti_inuse = 1;
642         return(sc->ti_cdata.ti_jslots[entry->slot].ti_buf);
643 }
644
645 /*
646  * Adjust usage count on a jumbo buffer. In general this doesn't
647  * get used much because our jumbo buffers don't get passed around
648  * too much, but it's implemented for correctness.
649  */
650 static void
651 ti_jref(caddr_t buf, u_int size)
652 {
653         struct ti_softc *sc;
654         uint64_t **aptr;
655         int i;
656
657         /* Extract the softc struct pointer. */
658         aptr = (uint64_t **)(buf - sizeof(uint64_t));
659         sc = (struct ti_softc *)(aptr[0]);
660
661         if (sc == NULL)
662                 panic("ti_jref: can't find softc pointer!");
663
664         if (size != TI_JUMBO_FRAMELEN)
665                 panic("ti_jref: adjusting refcount of buf of wrong size!");
666
667         /* calculate the slot this buffer belongs to */
668
669         i = ((vm_offset_t)aptr 
670              - (vm_offset_t)sc->ti_cdata.ti_jumbo_buf) / TI_JLEN;
671
672         if ((i < 0) || (i >= TI_JSLOTS))
673                 panic("ti_jref: asked to reference buffer "
674                     "that we don't manage!");
675         else if (sc->ti_cdata.ti_jslots[i].ti_inuse == 0)
676                 panic("ti_jref: buffer already free!");
677         else
678                 sc->ti_cdata.ti_jslots[i].ti_inuse++;
679 }
680
681 /*
682  * Release a jumbo buffer.
683  */
684 static void
685 ti_jfree(caddr_t buf, u_int size)
686 {
687         struct ti_softc *sc;
688         struct ti_jpool_entry *entry;
689         uint64_t **aptr;
690         int i;
691
692         /* Extract the softc struct pointer. */
693         aptr = (uint64_t **)(buf - sizeof(uint64_t));
694         sc = (struct ti_softc *)(aptr[0]);
695
696         if (sc == NULL)
697                 panic("ti_jfree: can't find softc pointer!");
698
699         if (size != TI_JUMBO_FRAMELEN)
700                 panic("ti_jfree: freeing buffer of wrong size!");
701
702         /* calculate the slot this buffer belongs to */
703
704         i = ((vm_offset_t)aptr 
705              - (vm_offset_t)sc->ti_cdata.ti_jumbo_buf) / TI_JLEN;
706
707         if ((i < 0) || (i >= TI_JSLOTS))
708                 panic("ti_jfree: asked to free buffer that we don't manage!");
709         else if (sc->ti_cdata.ti_jslots[i].ti_inuse == 0)
710                 panic("ti_jfree: buffer already free!");
711         else {
712                 sc->ti_cdata.ti_jslots[i].ti_inuse--;
713                 if(sc->ti_cdata.ti_jslots[i].ti_inuse == 0) {
714                         entry = SLIST_FIRST(&sc->ti_jinuse_listhead);
715                         if (entry == NULL)
716                                 panic("ti_jfree: buffer not in use!");
717                         entry->slot = i;
718                         SLIST_REMOVE_HEAD(&sc->ti_jinuse_listhead, 
719                                           jpool_entries);
720                         SLIST_INSERT_HEAD(&sc->ti_jfree_listhead, 
721                                           entry, jpool_entries);
722                 }
723         }
724
725         return;
726 }
727
728
729 /*
730  * Intialize a standard receive ring descriptor.
731  */
732 static int
733 ti_newbuf_std(struct ti_softc *sc, int i, struct mbuf *m)
734 {
735         struct mbuf *m_new;
736         struct ti_rx_desc *r;
737
738         if (m == NULL) {
739                 MGETHDR(m_new, MB_DONTWAIT, MT_DATA);
740                 if (m_new == NULL)
741                         return(ENOBUFS);
742
743                 MCLGET(m_new, MB_DONTWAIT);
744                 if (!(m_new->m_flags & M_EXT)) {
745                         m_freem(m_new);
746                         return(ENOBUFS);
747                 }
748                 m_new->m_len = m_new->m_pkthdr.len = MCLBYTES;
749         } else {
750                 m_new = m;
751                 m_new->m_len = m_new->m_pkthdr.len = MCLBYTES;
752                 m_new->m_data = m_new->m_ext.ext_buf;
753         }
754
755         m_adj(m_new, ETHER_ALIGN);
756         sc->ti_cdata.ti_rx_std_chain[i] = m_new;
757         r = &sc->ti_rdata->ti_rx_std_ring[i];
758         TI_HOSTADDR(r->ti_addr) = vtophys(mtod(m_new, caddr_t));
759         r->ti_type = TI_BDTYPE_RECV_BD;
760         r->ti_flags = 0;
761         if (sc->arpcom.ac_if.if_hwassist)
762                 r->ti_flags |= TI_BDFLAG_TCP_UDP_CKSUM | TI_BDFLAG_IP_CKSUM;
763         r->ti_len = m_new->m_len;
764         r->ti_idx = i;
765
766         return(0);
767 }
768
769 /*
770  * Intialize a mini receive ring descriptor. This only applies to
771  * the Tigon 2.
772  */
773 static int
774 ti_newbuf_mini(struct ti_softc *sc, int i, struct mbuf *m)
775 {
776         struct mbuf *m_new;
777         struct ti_rx_desc *r;
778
779         if (m == NULL) {
780                 MGETHDR(m_new, MB_DONTWAIT, MT_DATA);
781                 if (m_new == NULL) {
782                         return(ENOBUFS);
783                 }
784                 m_new->m_len = m_new->m_pkthdr.len = MHLEN;
785         } else {
786                 m_new = m;
787                 m_new->m_data = m_new->m_pktdat;
788                 m_new->m_len = m_new->m_pkthdr.len = MHLEN;
789         }
790
791         m_adj(m_new, ETHER_ALIGN);
792         r = &sc->ti_rdata->ti_rx_mini_ring[i];
793         sc->ti_cdata.ti_rx_mini_chain[i] = m_new;
794         TI_HOSTADDR(r->ti_addr) = vtophys(mtod(m_new, caddr_t));
795         r->ti_type = TI_BDTYPE_RECV_BD;
796         r->ti_flags = TI_BDFLAG_MINI_RING;
797         if (sc->arpcom.ac_if.if_hwassist)
798                 r->ti_flags |= TI_BDFLAG_TCP_UDP_CKSUM | TI_BDFLAG_IP_CKSUM;
799         r->ti_len = m_new->m_len;
800         r->ti_idx = i;
801
802         return(0);
803 }
804
805 /*
806  * Initialize a jumbo receive ring descriptor. This allocates
807  * a jumbo buffer from the pool managed internally by the driver.
808  */
809 static int
810 ti_newbuf_jumbo(struct ti_softc *sc, int i, struct mbuf *m)
811 {
812         struct mbuf *m_new;
813         struct ti_rx_desc *r;
814
815         if (m == NULL) {
816                 caddr_t                 *buf = NULL;
817
818                 /* Allocate the mbuf. */
819                 MGETHDR(m_new, MB_DONTWAIT, MT_DATA);
820                 if (m_new == NULL) {
821                         return(ENOBUFS);
822                 }
823
824                 /* Allocate the jumbo buffer */
825                 buf = ti_jalloc(sc);
826                 if (buf == NULL) {
827                         m_freem(m_new);
828                         printf("ti%d: jumbo allocation failed "
829                             "-- packet dropped!\n", sc->ti_unit);
830                         return(ENOBUFS);
831                 }
832
833                 /* Attach the buffer to the mbuf. */
834                 m_new->m_data = m_new->m_ext.ext_buf = (void *)buf;
835                 m_new->m_flags |= M_EXT | M_EXT_OLD;
836                 m_new->m_len = m_new->m_pkthdr.len =
837                     m_new->m_ext.ext_size = TI_JUMBO_FRAMELEN;
838                 m_new->m_ext.ext_nfree.old = ti_jfree;
839                 m_new->m_ext.ext_nref.old = ti_jref;
840         } else {
841                 m_new = m;
842                 m_new->m_data = m_new->m_ext.ext_buf;
843                 m_new->m_ext.ext_size = TI_JUMBO_FRAMELEN;
844         }
845
846         m_adj(m_new, ETHER_ALIGN);
847         /* Set up the descriptor. */
848         r = &sc->ti_rdata->ti_rx_jumbo_ring[i];
849         sc->ti_cdata.ti_rx_jumbo_chain[i] = m_new;
850         TI_HOSTADDR(r->ti_addr) = vtophys(mtod(m_new, caddr_t));
851         r->ti_type = TI_BDTYPE_RECV_JUMBO_BD;
852         r->ti_flags = TI_BDFLAG_JUMBO_RING;
853         if (sc->arpcom.ac_if.if_hwassist)
854                 r->ti_flags |= TI_BDFLAG_TCP_UDP_CKSUM | TI_BDFLAG_IP_CKSUM;
855         r->ti_len = m_new->m_len;
856         r->ti_idx = i;
857
858         return(0);
859 }
860
861 /*
862  * The standard receive ring has 512 entries in it. At 2K per mbuf cluster,
863  * that's 1MB or memory, which is a lot. For now, we fill only the first
864  * 256 ring entries and hope that our CPU is fast enough to keep up with
865  * the NIC.
866  */
867 static int
868 ti_init_rx_ring_std(struct ti_softc *sc)
869 {
870         int i;
871         struct ti_cmd_desc cmd;
872
873         for (i = 0; i < TI_SSLOTS; i++) {
874                 if (ti_newbuf_std(sc, i, NULL) == ENOBUFS)
875                         return(ENOBUFS);
876         };
877
878         TI_UPDATE_STDPROD(sc, i - 1);
879         sc->ti_std = i - 1;
880
881         return(0);
882 }
883
884 static void
885 ti_free_rx_ring_std(struct ti_softc *sc)
886 {
887         int i;
888
889         for (i = 0; i < TI_STD_RX_RING_CNT; i++) {
890                 if (sc->ti_cdata.ti_rx_std_chain[i] != NULL) {
891                         m_freem(sc->ti_cdata.ti_rx_std_chain[i]);
892                         sc->ti_cdata.ti_rx_std_chain[i] = NULL;
893                 }
894                 bzero(&sc->ti_rdata->ti_rx_std_ring[i],
895                     sizeof(struct ti_rx_desc));
896         }
897 }
898
899 static int
900 ti_init_rx_ring_jumbo(struct ti_softc *sc)
901 {
902         int i;
903         struct ti_cmd_desc cmd;
904
905         for (i = 0; i < TI_JUMBO_RX_RING_CNT; i++) {
906                 if (ti_newbuf_jumbo(sc, i, NULL) == ENOBUFS)
907                         return(ENOBUFS);
908         }
909
910         TI_UPDATE_JUMBOPROD(sc, i - 1);
911         sc->ti_jumbo = i - 1;
912
913         return(0);
914 }
915
916 static void
917 ti_free_rx_ring_jumbo(struct ti_softc *sc)
918 {
919         int i;
920
921         for (i = 0; i < TI_JUMBO_RX_RING_CNT; i++) {
922                 if (sc->ti_cdata.ti_rx_jumbo_chain[i] != NULL) {
923                         m_freem(sc->ti_cdata.ti_rx_jumbo_chain[i]);
924                         sc->ti_cdata.ti_rx_jumbo_chain[i] = NULL;
925                 }
926                 bzero(&sc->ti_rdata->ti_rx_jumbo_ring[i],
927                     sizeof(struct ti_rx_desc));
928         }
929 }
930
931 static int
932 ti_init_rx_ring_mini(struct ti_softc *sc)
933 {
934         int i;
935
936         for (i = 0; i < TI_MSLOTS; i++) {
937                 if (ti_newbuf_mini(sc, i, NULL) == ENOBUFS)
938                         return(ENOBUFS);
939         }
940
941         TI_UPDATE_MINIPROD(sc, i - 1);
942         sc->ti_mini = i - 1;
943
944         return(0);
945 }
946
947 static void
948 ti_free_rx_ring_mini(struct ti_softc *sc)
949 {
950         int i;
951
952         for (i = 0; i < TI_MINI_RX_RING_CNT; i++) {
953                 if (sc->ti_cdata.ti_rx_mini_chain[i] != NULL) {
954                         m_freem(sc->ti_cdata.ti_rx_mini_chain[i]);
955                         sc->ti_cdata.ti_rx_mini_chain[i] = NULL;
956                 }
957                 bzero(&sc->ti_rdata->ti_rx_mini_ring[i],
958                     sizeof(struct ti_rx_desc));
959         }
960 }
961
962 static void
963 ti_free_tx_ring(struct ti_softc *sc)
964 {
965         int i;
966
967         if (sc->ti_rdata->ti_tx_ring == NULL)
968                 return;
969
970         for (i = 0; i < TI_TX_RING_CNT; i++) {
971                 if (sc->ti_cdata.ti_tx_chain[i] != NULL) {
972                         m_freem(sc->ti_cdata.ti_tx_chain[i]);
973                         sc->ti_cdata.ti_tx_chain[i] = NULL;
974                 }
975                 bzero(&sc->ti_rdata->ti_tx_ring[i],
976                     sizeof(struct ti_tx_desc));
977         }
978 }
979
980 static int
981 ti_init_tx_ring(struct ti_softc *sc)
982 {
983         sc->ti_txcnt = 0;
984         sc->ti_tx_saved_considx = 0;
985         CSR_WRITE_4(sc, TI_MB_SENDPROD_IDX, 0);
986         return(0);
987 }
988
989 /*
990  * The Tigon 2 firmware has a new way to add/delete multicast addresses,
991  * but we have to support the old way too so that Tigon 1 cards will
992  * work.
993  */
994 static void
995 ti_add_mcast(struct ti_softc *sc, struct ether_addr *addr)
996 {
997         struct ti_cmd_desc cmd;
998         uint16_t *m;
999         uint32_t ext[2] = {0, 0};
1000
1001         m = (uint16_t *)&addr->octet[0];
1002
1003         switch(sc->ti_hwrev) {
1004         case TI_HWREV_TIGON:
1005                 CSR_WRITE_4(sc, TI_GCR_MAR0, htons(m[0]));
1006                 CSR_WRITE_4(sc, TI_GCR_MAR1, (htons(m[1]) << 16) | htons(m[2]));
1007                 TI_DO_CMD(TI_CMD_ADD_MCAST_ADDR, 0, 0);
1008                 break;
1009         case TI_HWREV_TIGON_II:
1010                 ext[0] = htons(m[0]);
1011                 ext[1] = (htons(m[1]) << 16) | htons(m[2]);
1012                 TI_DO_CMD_EXT(TI_CMD_EXT_ADD_MCAST, 0, 0, (caddr_t)&ext, 2);
1013                 break;
1014         default:
1015                 printf("ti%d: unknown hwrev\n", sc->ti_unit);
1016                 break;
1017         }
1018 }
1019
1020 static void
1021 ti_del_mcast(struct ti_softc *sc, struct ether_addr *addr)
1022 {
1023         struct ti_cmd_desc cmd;
1024         uint16_t *m;
1025         uint32_t ext[2] = {0, 0};
1026
1027         m = (uint16_t *)&addr->octet[0];
1028
1029         switch(sc->ti_hwrev) {
1030         case TI_HWREV_TIGON:
1031                 CSR_WRITE_4(sc, TI_GCR_MAR0, htons(m[0]));
1032                 CSR_WRITE_4(sc, TI_GCR_MAR1, (htons(m[1]) << 16) | htons(m[2]));
1033                 TI_DO_CMD(TI_CMD_DEL_MCAST_ADDR, 0, 0);
1034                 break;
1035         case TI_HWREV_TIGON_II:
1036                 ext[0] = htons(m[0]);
1037                 ext[1] = (htons(m[1]) << 16) | htons(m[2]);
1038                 TI_DO_CMD_EXT(TI_CMD_EXT_DEL_MCAST, 0, 0, (caddr_t)&ext, 2);
1039                 break;
1040         default:
1041                 printf("ti%d: unknown hwrev\n", sc->ti_unit);
1042                 break;
1043         }
1044 }
1045
1046 /*
1047  * Configure the Tigon's multicast address filter.
1048  *
1049  * The actual multicast table management is a bit of a pain, thanks to
1050  * slight brain damage on the part of both Alteon and us. With our
1051  * multicast code, we are only alerted when the multicast address table
1052  * changes and at that point we only have the current list of addresses:
1053  * we only know the current state, not the previous state, so we don't
1054  * actually know what addresses were removed or added. The firmware has
1055  * state, but we can't get our grubby mits on it, and there is no 'delete
1056  * all multicast addresses' command. Hence, we have to maintain our own
1057  * state so we know what addresses have been programmed into the NIC at
1058  * any given time.
1059  */
1060 static void
1061 ti_setmulti(struct ti_softc *sc)
1062 {
1063         struct ifnet *ifp = &sc->arpcom.ac_if;
1064         struct ifmultiaddr *ifma;
1065         struct ti_cmd_desc cmd;
1066         struct ti_mc_entry *mc;
1067         uint32_t intrs;
1068
1069         if (ifp->if_flags & IFF_ALLMULTI) {
1070                 TI_DO_CMD(TI_CMD_SET_ALLMULTI, TI_CMD_CODE_ALLMULTI_ENB, 0);
1071                 return;
1072         }
1073
1074         TI_DO_CMD(TI_CMD_SET_ALLMULTI, TI_CMD_CODE_ALLMULTI_DIS, 0);
1075
1076         /* Disable interrupts. */
1077         intrs = CSR_READ_4(sc, TI_MB_HOSTINTR);
1078         CSR_WRITE_4(sc, TI_MB_HOSTINTR, 1);
1079
1080         /* First, zot all the existing filters. */
1081         while (sc->ti_mc_listhead.slh_first != NULL) {
1082                 mc = sc->ti_mc_listhead.slh_first;
1083                 ti_del_mcast(sc, &mc->mc_addr);
1084                 SLIST_REMOVE_HEAD(&sc->ti_mc_listhead, mc_entries);
1085                 free(mc, M_DEVBUF);
1086         }
1087
1088         /* Now program new ones. */
1089         LIST_FOREACH(ifma, &ifp->if_multiaddrs, ifma_link) {
1090                 if (ifma->ifma_addr->sa_family != AF_LINK)
1091                         continue;
1092                 mc = malloc(sizeof(struct ti_mc_entry), M_DEVBUF, M_INTWAIT);
1093                 bcopy(LLADDR((struct sockaddr_dl *)ifma->ifma_addr),
1094                     &mc->mc_addr, ETHER_ADDR_LEN);
1095                 SLIST_INSERT_HEAD(&sc->ti_mc_listhead, mc, mc_entries);
1096                 ti_add_mcast(sc, &mc->mc_addr);
1097         }
1098
1099         /* Re-enable interrupts. */
1100         CSR_WRITE_4(sc, TI_MB_HOSTINTR, intrs);
1101 }
1102
1103 /*
1104  * Check to see if the BIOS has configured us for a 64 bit slot when
1105  * we aren't actually in one. If we detect this condition, we can work
1106  * around it on the Tigon 2 by setting a bit in the PCI state register,
1107  * but for the Tigon 1 we must give up and abort the interface attach.
1108  */
1109 static int
1110 ti_64bitslot_war(struct ti_softc *sc)
1111 {
1112         if ((CSR_READ_4(sc, TI_PCI_STATE) & TI_PCISTATE_32BIT_BUS) == 0) {
1113                 CSR_WRITE_4(sc, 0x600, 0);
1114                 CSR_WRITE_4(sc, 0x604, 0);
1115                 CSR_WRITE_4(sc, 0x600, 0x5555AAAA);
1116                 if (CSR_READ_4(sc, 0x604) == 0x5555AAAA) {
1117                         if (sc->ti_hwrev == TI_HWREV_TIGON)
1118                                 return(EINVAL);
1119                         TI_SETBIT(sc, TI_PCI_STATE, TI_PCISTATE_32BIT_BUS);
1120                         return(0);
1121                 }
1122         }
1123
1124         return(0);
1125 }
1126
1127 /*
1128  * Do endian, PCI and DMA initialization. Also check the on-board ROM
1129  * self-test results.
1130  */
1131 static int
1132 ti_chipinit(struct ti_softc *sc)
1133 {
1134         struct ifnet *ifp = &sc->arpcom.ac_if;
1135         uint32_t cacheline;
1136         uint32_t pci_writemax = 0;
1137
1138         /* Initialize link to down state. */
1139         sc->ti_linkstat = TI_EV_CODE_LINK_DOWN;
1140
1141         if (ifp->if_capenable & IFCAP_HWCSUM)
1142                 ifp->if_hwassist = TI_CSUM_FEATURES;
1143         else
1144                 ifp->if_hwassist = 0;
1145
1146         /* Set endianness before we access any non-PCI registers. */
1147 #if BYTE_ORDER == BIG_ENDIAN
1148         CSR_WRITE_4(sc, TI_MISC_HOST_CTL,
1149             TI_MHC_BIGENDIAN_INIT | (TI_MHC_BIGENDIAN_INIT << 24));
1150 #else
1151         CSR_WRITE_4(sc, TI_MISC_HOST_CTL,
1152             TI_MHC_LITTLEENDIAN_INIT | (TI_MHC_LITTLEENDIAN_INIT << 24));
1153 #endif
1154
1155         /* Check the ROM failed bit to see if self-tests passed. */
1156         if (CSR_READ_4(sc, TI_CPU_STATE) & TI_CPUSTATE_ROMFAIL) {
1157                 printf("ti%d: board self-diagnostics failed!\n", sc->ti_unit);
1158                 return(ENODEV);
1159         }
1160
1161         /* Halt the CPU. */
1162         TI_SETBIT(sc, TI_CPU_STATE, TI_CPUSTATE_HALT);
1163
1164         /* Figure out the hardware revision. */
1165         switch(CSR_READ_4(sc, TI_MISC_HOST_CTL) & TI_MHC_CHIP_REV_MASK) {
1166         case TI_REV_TIGON_I:
1167                 sc->ti_hwrev = TI_HWREV_TIGON;
1168                 break;
1169         case TI_REV_TIGON_II:
1170                 sc->ti_hwrev = TI_HWREV_TIGON_II;
1171                 break;
1172         default:
1173                 printf("ti%d: unsupported chip revision\n", sc->ti_unit);
1174                 return(ENODEV);
1175         }
1176
1177         /* Do special setup for Tigon 2. */
1178         if (sc->ti_hwrev == TI_HWREV_TIGON_II) {
1179                 TI_SETBIT(sc, TI_CPU_CTL_B, TI_CPUSTATE_HALT);
1180                 TI_SETBIT(sc, TI_MISC_LOCAL_CTL, TI_MLC_SRAM_BANK_512K);
1181                 TI_SETBIT(sc, TI_MISC_CONF, TI_MCR_SRAM_SYNCHRONOUS);
1182         }
1183
1184         /* Set up the PCI state register. */
1185         CSR_WRITE_4(sc, TI_PCI_STATE, TI_PCI_READ_CMD|TI_PCI_WRITE_CMD);
1186         if (sc->ti_hwrev == TI_HWREV_TIGON_II) {
1187                 TI_SETBIT(sc, TI_PCI_STATE, TI_PCISTATE_USE_MEM_RD_MULT);
1188         }
1189
1190         /* Clear the read/write max DMA parameters. */
1191         TI_CLRBIT(sc, TI_PCI_STATE, (TI_PCISTATE_WRITE_MAXDMA|
1192             TI_PCISTATE_READ_MAXDMA));
1193
1194         /* Get cache line size. */
1195         cacheline = CSR_READ_4(sc, TI_PCI_BIST) & 0xFF;
1196
1197         /*
1198          * If the system has set enabled the PCI memory write
1199          * and invalidate command in the command register, set
1200          * the write max parameter accordingly. This is necessary
1201          * to use MWI with the Tigon 2.
1202          */
1203         if (CSR_READ_4(sc, TI_PCI_CMDSTAT) & PCIM_CMD_MWIEN) {
1204                 switch(cacheline) {
1205                 case 1:
1206                 case 4:
1207                 case 8:
1208                 case 16:
1209                 case 32:
1210                 case 64:
1211                         break;
1212                 default:
1213                 /* Disable PCI memory write and invalidate. */
1214                         if (bootverbose)
1215                                 printf("ti%d: cache line size %d not "
1216                                     "supported; disabling PCI MWI\n",
1217                                     sc->ti_unit, cacheline);
1218                         CSR_WRITE_4(sc, TI_PCI_CMDSTAT, CSR_READ_4(sc,
1219                             TI_PCI_CMDSTAT) & ~PCIM_CMD_MWIEN);
1220                         break;
1221                 }
1222         }
1223
1224         TI_SETBIT(sc, TI_PCI_STATE, pci_writemax);
1225
1226         /* This sets the min dma param all the way up (0xff). */
1227         TI_SETBIT(sc, TI_PCI_STATE, TI_PCISTATE_MINDMA);
1228
1229         /* Configure DMA variables. */
1230 #if BYTE_ORDER == BIG_ENDIAN
1231         CSR_WRITE_4(sc, TI_GCR_OPMODE, TI_OPMODE_BYTESWAP_BD |
1232             TI_OPMODE_BYTESWAP_DATA | TI_OPMODE_WORDSWAP_BD |
1233             TI_OPMODE_WARN_ENB | TI_OPMODE_FATAL_ENB |
1234             TI_OPMODE_DONT_FRAG_JUMBO);
1235 #else
1236         CSR_WRITE_4(sc, TI_GCR_OPMODE, TI_OPMODE_BYTESWAP_DATA|
1237             TI_OPMODE_WORDSWAP_BD|TI_OPMODE_DONT_FRAG_JUMBO|
1238             TI_OPMODE_WARN_ENB|TI_OPMODE_FATAL_ENB);
1239 #endif
1240
1241         /*
1242          * Only allow 1 DMA channel to be active at a time.
1243          * I don't think this is a good idea, but without it
1244          * the firmware racks up lots of nicDmaReadRingFull
1245          * errors.  This is not compatible with hardware checksums.
1246          */
1247         if (sc->arpcom.ac_if.if_hwassist == 0)
1248                 TI_SETBIT(sc, TI_GCR_OPMODE, TI_OPMODE_1_DMA_ACTIVE);
1249
1250         /* Recommended settings from Tigon manual. */
1251         CSR_WRITE_4(sc, TI_GCR_DMA_WRITECFG, TI_DMA_STATE_THRESH_8W);
1252         CSR_WRITE_4(sc, TI_GCR_DMA_READCFG, TI_DMA_STATE_THRESH_8W);
1253
1254         if (ti_64bitslot_war(sc)) {
1255                 printf("ti%d: bios thinks we're in a 64 bit slot, "
1256                     "but we aren't", sc->ti_unit);
1257                 return(EINVAL);
1258         }
1259
1260         return(0);
1261 }
1262
1263 /*
1264  * Initialize the general information block and firmware, and
1265  * start the CPU(s) running.
1266  */
1267 static int
1268 ti_gibinit(struct ti_softc *sc)
1269 {
1270         struct ifnet *ifp = &sc->arpcom.ac_if;
1271         struct ti_rcb *rcb;
1272         int i;
1273
1274         /* Disable interrupts for now. */
1275         CSR_WRITE_4(sc, TI_MB_HOSTINTR, 1);
1276
1277         /* Tell the chip where to find the general information block. */
1278         CSR_WRITE_4(sc, TI_GCR_GENINFO_HI, 0);
1279         CSR_WRITE_4(sc, TI_GCR_GENINFO_LO, vtophys(&sc->ti_rdata->ti_info));
1280
1281         /* Load the firmware into SRAM. */
1282         ti_loadfw(sc);
1283
1284         /* Set up the contents of the general info and ring control blocks. */
1285
1286         /* Set up the event ring and producer pointer. */
1287         rcb = &sc->ti_rdata->ti_info.ti_ev_rcb;
1288
1289         TI_HOSTADDR(rcb->ti_hostaddr) = vtophys(&sc->ti_rdata->ti_event_ring);
1290         rcb->ti_flags = 0;
1291         TI_HOSTADDR(sc->ti_rdata->ti_info.ti_ev_prodidx_ptr) =
1292             vtophys(&sc->ti_ev_prodidx);
1293         sc->ti_ev_prodidx.ti_idx = 0;
1294         CSR_WRITE_4(sc, TI_GCR_EVENTCONS_IDX, 0);
1295         sc->ti_ev_saved_considx = 0;
1296
1297         /* Set up the command ring and producer mailbox. */
1298         rcb = &sc->ti_rdata->ti_info.ti_cmd_rcb;
1299
1300         sc->ti_rdata->ti_cmd_ring =
1301             (struct ti_cmd_desc *)(sc->ti_vhandle + TI_GCR_CMDRING);
1302         TI_HOSTADDR(rcb->ti_hostaddr) = TI_GCR_NIC_ADDR(TI_GCR_CMDRING);
1303         rcb->ti_flags = 0;
1304         rcb->ti_max_len = 0;
1305         for (i = 0; i < TI_CMD_RING_CNT; i++)
1306                 CSR_WRITE_4(sc, TI_GCR_CMDRING + (i * 4), 0);
1307         CSR_WRITE_4(sc, TI_GCR_CMDCONS_IDX, 0);
1308         CSR_WRITE_4(sc, TI_MB_CMDPROD_IDX, 0);
1309         sc->ti_cmd_saved_prodidx = 0;
1310
1311         /*
1312          * Assign the address of the stats refresh buffer.
1313          * We re-use the current stats buffer for this to
1314          * conserve memory.
1315          */
1316         TI_HOSTADDR(sc->ti_rdata->ti_info.ti_refresh_stats_ptr) =
1317             vtophys(&sc->ti_rdata->ti_info.ti_stats);
1318
1319         /* Set up the standard receive ring. */
1320         rcb = &sc->ti_rdata->ti_info.ti_std_rx_rcb;
1321         TI_HOSTADDR(rcb->ti_hostaddr) = vtophys(&sc->ti_rdata->ti_rx_std_ring);
1322         rcb->ti_max_len = TI_FRAMELEN;
1323         rcb->ti_flags = 0;
1324         if (ifp->if_hwassist)
1325                 rcb->ti_flags |= TI_RCB_FLAG_TCP_UDP_CKSUM |
1326                      TI_RCB_FLAG_IP_CKSUM | TI_RCB_FLAG_NO_PHDR_CKSUM;
1327         rcb->ti_flags |= TI_RCB_FLAG_VLAN_ASSIST;
1328
1329         /* Set up the jumbo receive ring. */
1330         rcb = &sc->ti_rdata->ti_info.ti_jumbo_rx_rcb;
1331         TI_HOSTADDR(rcb->ti_hostaddr) =
1332             vtophys(&sc->ti_rdata->ti_rx_jumbo_ring);
1333         rcb->ti_max_len = TI_JUMBO_FRAMELEN;
1334         rcb->ti_flags = 0;
1335         if (ifp->if_hwassist)
1336                 rcb->ti_flags |= TI_RCB_FLAG_TCP_UDP_CKSUM |
1337                      TI_RCB_FLAG_IP_CKSUM | TI_RCB_FLAG_NO_PHDR_CKSUM;
1338         rcb->ti_flags |= TI_RCB_FLAG_VLAN_ASSIST;
1339
1340         /*
1341          * Set up the mini ring. Only activated on the
1342          * Tigon 2 but the slot in the config block is
1343          * still there on the Tigon 1.
1344          */
1345         rcb = &sc->ti_rdata->ti_info.ti_mini_rx_rcb;
1346         TI_HOSTADDR(rcb->ti_hostaddr) =
1347             vtophys(&sc->ti_rdata->ti_rx_mini_ring);
1348         rcb->ti_max_len = MHLEN - ETHER_ALIGN;
1349         if (sc->ti_hwrev == TI_HWREV_TIGON)
1350                 rcb->ti_flags = TI_RCB_FLAG_RING_DISABLED;
1351         else
1352                 rcb->ti_flags = 0;
1353         if (ifp->if_hwassist)
1354                 rcb->ti_flags |= TI_RCB_FLAG_TCP_UDP_CKSUM |
1355                      TI_RCB_FLAG_IP_CKSUM | TI_RCB_FLAG_NO_PHDR_CKSUM;
1356         rcb->ti_flags |= TI_RCB_FLAG_VLAN_ASSIST;
1357
1358         /*
1359          * Set up the receive return ring.
1360          */
1361         rcb = &sc->ti_rdata->ti_info.ti_return_rcb;
1362         TI_HOSTADDR(rcb->ti_hostaddr) =
1363             vtophys(&sc->ti_rdata->ti_rx_return_ring);
1364         rcb->ti_flags = 0;
1365         rcb->ti_max_len = TI_RETURN_RING_CNT;
1366         TI_HOSTADDR(sc->ti_rdata->ti_info.ti_return_prodidx_ptr) =
1367             vtophys(&sc->ti_return_prodidx);
1368
1369         /*
1370          * Set up the tx ring. Note: for the Tigon 2, we have the option
1371          * of putting the transmit ring in the host's address space and
1372          * letting the chip DMA it instead of leaving the ring in the NIC's
1373          * memory and accessing it through the shared memory region. We
1374          * do this for the Tigon 2, but it doesn't work on the Tigon 1,
1375          * so we have to revert to the shared memory scheme if we detect
1376          * a Tigon 1 chip.
1377          */
1378         CSR_WRITE_4(sc, TI_WINBASE, TI_TX_RING_BASE);
1379         if (sc->ti_hwrev == TI_HWREV_TIGON) {
1380                 sc->ti_rdata->ti_tx_ring_nic =
1381                     (struct ti_tx_desc *)(sc->ti_vhandle + TI_WINDOW);
1382         }
1383         bzero(sc->ti_rdata->ti_tx_ring,
1384             TI_TX_RING_CNT * sizeof(struct ti_tx_desc));
1385         rcb = &sc->ti_rdata->ti_info.ti_tx_rcb;
1386         if (sc->ti_hwrev == TI_HWREV_TIGON)
1387                 rcb->ti_flags = 0;
1388         else
1389                 rcb->ti_flags = TI_RCB_FLAG_HOST_RING;
1390         rcb->ti_flags |= TI_RCB_FLAG_VLAN_ASSIST;
1391         if (ifp->if_hwassist)
1392                 rcb->ti_flags |= TI_RCB_FLAG_TCP_UDP_CKSUM |
1393                      TI_RCB_FLAG_IP_CKSUM | TI_RCB_FLAG_NO_PHDR_CKSUM;
1394         rcb->ti_max_len = TI_TX_RING_CNT;
1395         if (sc->ti_hwrev == TI_HWREV_TIGON)
1396                 TI_HOSTADDR(rcb->ti_hostaddr) = TI_TX_RING_BASE;
1397         else
1398                 TI_HOSTADDR(rcb->ti_hostaddr) =
1399                     vtophys(&sc->ti_rdata->ti_tx_ring);
1400         TI_HOSTADDR(sc->ti_rdata->ti_info.ti_tx_considx_ptr) =
1401             vtophys(&sc->ti_tx_considx);
1402
1403         /* Set up tuneables */
1404         if (ifp->if_mtu > (ETHERMTU + ETHER_HDR_LEN + ETHER_CRC_LEN))
1405                 CSR_WRITE_4(sc, TI_GCR_RX_COAL_TICKS,
1406                     (sc->ti_rx_coal_ticks / 10));
1407         else
1408                 CSR_WRITE_4(sc, TI_GCR_RX_COAL_TICKS, sc->ti_rx_coal_ticks);
1409         CSR_WRITE_4(sc, TI_GCR_TX_COAL_TICKS, sc->ti_tx_coal_ticks);
1410         CSR_WRITE_4(sc, TI_GCR_STAT_TICKS, sc->ti_stat_ticks);
1411         CSR_WRITE_4(sc, TI_GCR_RX_MAX_COAL_BD, sc->ti_rx_max_coal_bds);
1412         CSR_WRITE_4(sc, TI_GCR_TX_MAX_COAL_BD, sc->ti_tx_max_coal_bds);
1413         CSR_WRITE_4(sc, TI_GCR_TX_BUFFER_RATIO, sc->ti_tx_buf_ratio);
1414
1415         /* Turn interrupts on. */
1416         CSR_WRITE_4(sc, TI_GCR_MASK_INTRS, 0);
1417         CSR_WRITE_4(sc, TI_MB_HOSTINTR, 0);
1418
1419         /* Start CPU. */
1420         TI_CLRBIT(sc, TI_CPU_STATE, (TI_CPUSTATE_HALT|TI_CPUSTATE_STEP));
1421
1422         return(0);
1423 }
1424
1425 /*
1426  * Probe for a Tigon chip. Check the PCI vendor and device IDs
1427  * against our list and return its name if we find a match.
1428  */
1429 static int
1430 ti_probe(device_t dev)
1431 {
1432         struct ti_type *t;
1433         uint16_t vendor, product;
1434
1435         vendor = pci_get_vendor(dev);
1436         product = pci_get_device(dev);
1437
1438         for (t = ti_devs; t->ti_name != NULL; t++) {
1439                 if (vendor == t->ti_vid && product == t->ti_did) {
1440                         device_set_desc(dev, t->ti_name);
1441                         return(0);
1442                 }
1443         }
1444
1445         return(ENXIO);
1446 }
1447
1448 static int
1449 ti_attach(device_t dev)
1450 {
1451         struct ti_softc *sc;
1452         struct ifnet *ifp;
1453         int error = 0, rid, s, unit;
1454         uint32_t command;
1455
1456         s = splimp();
1457
1458         sc = device_get_softc(dev);
1459         unit = device_get_unit(dev);
1460         ifp = &sc->arpcom.ac_if;
1461         ifp->if_capabilities = IFCAP_HWCSUM;
1462         ifp->if_capenable = sc->arpcom.ac_if.if_capabilities;
1463
1464         /*
1465          * Map control/status registers.
1466          */
1467         command = pci_read_config(dev, PCIR_COMMAND, 4);
1468         command |= (PCIM_CMD_MEMEN|PCIM_CMD_BUSMASTEREN);
1469         pci_write_config(dev, PCIR_COMMAND, command, 4);
1470         command = pci_read_config(dev, PCIR_COMMAND, 4);
1471
1472         if ((command & PCIM_CMD_MEMEN) == 0) {
1473                 printf("ti%d: failed to enable memory mapping!\n", unit);
1474                 error = ENXIO;
1475                 goto fail;
1476         }
1477
1478         rid = TI_PCI_LOMEM;
1479         sc->ti_res = bus_alloc_resource_any(dev, SYS_RES_MEMORY, &rid,
1480             RF_ACTIVE);
1481
1482         if (sc->ti_res == NULL) {
1483                 printf ("ti%d: couldn't map memory\n", unit);
1484                 error = ENXIO;
1485                 goto fail;
1486         }
1487
1488         sc->ti_btag = rman_get_bustag(sc->ti_res);
1489         sc->ti_bhandle = rman_get_bushandle(sc->ti_res);
1490         sc->ti_vhandle = (vm_offset_t)rman_get_virtual(sc->ti_res);
1491
1492         /* Allocate interrupt */
1493         rid = 0;
1494         
1495         sc->ti_irq = bus_alloc_resource_any(dev, SYS_RES_IRQ, &rid,
1496             RF_SHAREABLE | RF_ACTIVE);
1497
1498         if (sc->ti_irq == NULL) {
1499                 printf("ti%d: couldn't map interrupt\n", unit);
1500                 error = ENXIO;
1501                 goto fail;
1502         }
1503
1504         error = bus_setup_intr(dev, sc->ti_irq, INTR_TYPE_NET,
1505                                ti_intr, sc, &sc->ti_intrhand, NULL);
1506
1507         if (error) {
1508                 bus_release_resource(dev, SYS_RES_IRQ, 0, sc->ti_irq);
1509                 bus_release_resource(dev, SYS_RES_MEMORY,
1510                     TI_PCI_LOMEM, sc->ti_res);
1511                 printf("ti%d: couldn't set up irq\n", unit);
1512                 goto fail;
1513         }
1514
1515         sc->ti_unit = unit;
1516
1517         if (ti_chipinit(sc)) {
1518                 printf("ti%d: chip initialization failed\n", sc->ti_unit);
1519                 bus_teardown_intr(dev, sc->ti_irq, sc->ti_intrhand);
1520                 bus_release_resource(dev, SYS_RES_IRQ, 0, sc->ti_irq);
1521                 bus_release_resource(dev, SYS_RES_MEMORY,
1522                     TI_PCI_LOMEM, sc->ti_res);
1523                 error = ENXIO;
1524                 goto fail;
1525         }
1526
1527         /* Zero out the NIC's on-board SRAM. */
1528         ti_mem(sc, 0x2000, 0x100000 - 0x2000,  NULL);
1529
1530         /* Init again -- zeroing memory may have clobbered some registers. */
1531         if (ti_chipinit(sc)) {
1532                 printf("ti%d: chip initialization failed\n", sc->ti_unit);
1533                 bus_teardown_intr(dev, sc->ti_irq, sc->ti_intrhand);
1534                 bus_release_resource(dev, SYS_RES_IRQ, 0, sc->ti_irq);
1535                 bus_release_resource(dev, SYS_RES_MEMORY,
1536                     TI_PCI_LOMEM, sc->ti_res);
1537                 error = ENXIO;
1538                 goto fail;
1539         }
1540
1541         /*
1542          * Get station address from the EEPROM. Note: the manual states
1543          * that the MAC address is at offset 0x8c, however the data is
1544          * stored as two longwords (since that's how it's loaded into
1545          * the NIC). This means the MAC address is actually preceeded
1546          * by two zero bytes. We need to skip over those.
1547          */
1548         if (ti_read_eeprom(sc, (caddr_t)&sc->arpcom.ac_enaddr,
1549                                 TI_EE_MAC_OFFSET + 2, ETHER_ADDR_LEN)) {
1550                 printf("ti%d: failed to read station address\n", unit);
1551                 bus_teardown_intr(dev, sc->ti_irq, sc->ti_intrhand);
1552                 bus_release_resource(dev, SYS_RES_IRQ, 0, sc->ti_irq);
1553                 bus_release_resource(dev, SYS_RES_MEMORY,
1554                     TI_PCI_LOMEM, sc->ti_res);
1555                 error = ENXIO;
1556                 goto fail;
1557         }
1558
1559         /* Allocate the general information block and ring buffers. */
1560         sc->ti_rdata = contigmalloc(sizeof(struct ti_ring_data), M_DEVBUF,
1561             M_NOWAIT, 0, 0xffffffff, PAGE_SIZE, 0);
1562
1563         if (sc->ti_rdata == NULL) {
1564                 bus_teardown_intr(dev, sc->ti_irq, sc->ti_intrhand);
1565                 bus_release_resource(dev, SYS_RES_IRQ, 0, sc->ti_irq);
1566                 bus_release_resource(dev, SYS_RES_MEMORY,
1567                     TI_PCI_LOMEM, sc->ti_res);
1568                 error = ENXIO;
1569                 printf("ti%d: no memory for list buffers!\n", sc->ti_unit);
1570                 goto fail;
1571         }
1572
1573         bzero(sc->ti_rdata, sizeof(struct ti_ring_data));
1574
1575         /* Try to allocate memory for jumbo buffers. */
1576         if (ti_alloc_jumbo_mem(sc)) {
1577                 printf("ti%d: jumbo buffer allocation failed\n", sc->ti_unit);
1578                 bus_teardown_intr(dev, sc->ti_irq, sc->ti_intrhand);
1579                 bus_release_resource(dev, SYS_RES_IRQ, 0, sc->ti_irq);
1580                 bus_release_resource(dev, SYS_RES_MEMORY,
1581                     TI_PCI_LOMEM, sc->ti_res);
1582                 contigfree(sc->ti_rdata, sizeof(struct ti_ring_data),
1583                     M_DEVBUF);
1584                 error = ENXIO;
1585                 goto fail;
1586         }
1587
1588         /*
1589          * We really need a better way to tell a 1000baseTX card
1590          * from a 1000baseSX one, since in theory there could be
1591          * OEMed 1000baseTX cards from lame vendors who aren't
1592          * clever enough to change the PCI ID. For the moment
1593          * though, the AceNIC is the only copper card available.
1594          */
1595         if (pci_get_vendor(dev) == ALT_VENDORID &&
1596             pci_get_device(dev) == ALT_DEVICEID_ACENIC_COPPER)
1597                 sc->ti_copper = 1;
1598         /* Ok, it's not the only copper card available. */
1599         if (pci_get_vendor(dev) == NG_VENDORID &&
1600             pci_get_device(dev) == NG_DEVICEID_GA620T)
1601                 sc->ti_copper = 1;
1602
1603         /* Set default tuneable values. */
1604         sc->ti_stat_ticks = 2 * TI_TICKS_PER_SEC;
1605         sc->ti_rx_coal_ticks = TI_TICKS_PER_SEC / 5000;
1606         sc->ti_tx_coal_ticks = TI_TICKS_PER_SEC / 500;
1607         sc->ti_rx_max_coal_bds = 64;
1608         sc->ti_tx_max_coal_bds = 128;
1609         sc->ti_tx_buf_ratio = 21;
1610
1611         /* Set up ifnet structure */
1612         ifp->if_softc = sc;
1613         if_initname(ifp, "ti", sc->ti_unit);
1614         ifp->if_flags = IFF_BROADCAST | IFF_SIMPLEX | IFF_MULTICAST;
1615         ifp->if_ioctl = ti_ioctl;
1616         ifp->if_start = ti_start;
1617         ifp->if_watchdog = ti_watchdog;
1618         ifp->if_init = ti_init;
1619         ifp->if_mtu = ETHERMTU;
1620         ifq_set_maxlen(&ifp->if_snd, TI_TX_RING_CNT - 1);
1621         ifq_set_ready(&ifp->if_snd);
1622
1623         /* Set up ifmedia support. */
1624         ifmedia_init(&sc->ifmedia, IFM_IMASK, ti_ifmedia_upd, ti_ifmedia_sts);
1625         if (sc->ti_copper) {
1626                 /*
1627                  * Copper cards allow manual 10/100 mode selection,
1628                  * but not manual 1000baseTX mode selection. Why?
1629                  * Becuase currently there's no way to specify the
1630                  * master/slave setting through the firmware interface,
1631                  * so Alteon decided to just bag it and handle it
1632                  * via autonegotiation.
1633                  */
1634                 ifmedia_add(&sc->ifmedia, IFM_ETHER|IFM_10_T, 0, NULL);
1635                 ifmedia_add(&sc->ifmedia,
1636                     IFM_ETHER|IFM_10_T|IFM_FDX, 0, NULL);
1637                 ifmedia_add(&sc->ifmedia, IFM_ETHER|IFM_100_TX, 0, NULL);
1638                 ifmedia_add(&sc->ifmedia,
1639                     IFM_ETHER|IFM_100_TX|IFM_FDX, 0, NULL);
1640                 ifmedia_add(&sc->ifmedia, IFM_ETHER | IFM_1000_T, 0, NULL);
1641                 ifmedia_add(&sc->ifmedia,
1642                     IFM_ETHER|IFM_1000_T | IFM_FDX, 0, NULL);
1643         } else {
1644                 /* Fiber cards don't support 10/100 modes. */
1645                 ifmedia_add(&sc->ifmedia, IFM_ETHER|IFM_1000_SX, 0, NULL);
1646                 ifmedia_add(&sc->ifmedia,
1647                     IFM_ETHER|IFM_1000_SX|IFM_FDX, 0, NULL);
1648         }
1649         ifmedia_add(&sc->ifmedia, IFM_ETHER|IFM_AUTO, 0, NULL);
1650         ifmedia_set(&sc->ifmedia, IFM_ETHER|IFM_AUTO);
1651
1652         /*
1653          * Call MI attach routine.
1654          */
1655         ether_ifattach(ifp, sc->arpcom.ac_enaddr);
1656
1657 fail:
1658         splx(s);
1659
1660         return(error);
1661 }
1662
1663 static int
1664 ti_detach(device_t dev)
1665 {
1666         struct ti_softc *sc = device_get_softc(dev);
1667         struct ifnet *ifp = &sc->arpcom.ac_if;
1668         int s;
1669
1670         s = splimp();
1671
1672         ether_ifdetach(ifp);
1673         ti_stop(sc);
1674
1675         bus_teardown_intr(dev, sc->ti_irq, sc->ti_intrhand);
1676         bus_release_resource(dev, SYS_RES_IRQ, 0, sc->ti_irq);
1677         bus_release_resource(dev, SYS_RES_MEMORY, TI_PCI_LOMEM, sc->ti_res);
1678
1679         contigfree(sc->ti_cdata.ti_jumbo_buf, TI_JMEM, M_DEVBUF);
1680         contigfree(sc->ti_rdata, sizeof(struct ti_ring_data), M_DEVBUF);
1681         ifmedia_removeall(&sc->ifmedia);
1682
1683         splx(s);
1684
1685         return(0);
1686 }
1687
1688 /*
1689  * Frame reception handling. This is called if there's a frame
1690  * on the receive return list.
1691  *
1692  * Note: we have to be able to handle three possibilities here:
1693  * 1) the frame is from the mini receive ring (can only happen)
1694  *    on Tigon 2 boards)
1695  * 2) the frame is from the jumbo recieve ring
1696  * 3) the frame is from the standard receive ring
1697  */
1698 static void
1699 ti_rxeof(struct ti_softc *sc)
1700 {
1701         struct ifnet *ifp = &sc->arpcom.ac_if;
1702         struct ti_cmd_desc cmd;
1703
1704         while(sc->ti_rx_saved_considx != sc->ti_return_prodidx.ti_idx) {
1705                 struct ti_rx_desc *cur_rx;
1706                 uint32_t rxidx;
1707                 struct mbuf *m;
1708                 uint16_t vlan_tag = 0;
1709                 int have_tag = 0;
1710
1711                 cur_rx =
1712                     &sc->ti_rdata->ti_rx_return_ring[sc->ti_rx_saved_considx];
1713                 rxidx = cur_rx->ti_idx;
1714                 TI_INC(sc->ti_rx_saved_considx, TI_RETURN_RING_CNT);
1715
1716                 if (cur_rx->ti_flags & TI_BDFLAG_VLAN_TAG) {
1717                         have_tag = 1;
1718                         vlan_tag = cur_rx->ti_vlan_tag & 0xfff;
1719                 }
1720
1721                 if (cur_rx->ti_flags & TI_BDFLAG_JUMBO_RING) {
1722                         TI_INC(sc->ti_jumbo, TI_JUMBO_RX_RING_CNT);
1723                         m = sc->ti_cdata.ti_rx_jumbo_chain[rxidx];
1724                         sc->ti_cdata.ti_rx_jumbo_chain[rxidx] = NULL;
1725                         if (cur_rx->ti_flags & TI_BDFLAG_ERROR) {
1726                                 ifp->if_ierrors++;
1727                                 ti_newbuf_jumbo(sc, sc->ti_jumbo, m);
1728                                 continue;
1729                         }
1730                         if (ti_newbuf_jumbo(sc, sc->ti_jumbo, NULL) == ENOBUFS) {
1731                                 ifp->if_ierrors++;
1732                                 ti_newbuf_jumbo(sc, sc->ti_jumbo, m);
1733                                 continue;
1734                         }
1735                 } else if (cur_rx->ti_flags & TI_BDFLAG_MINI_RING) {
1736                         TI_INC(sc->ti_mini, TI_MINI_RX_RING_CNT);
1737                         m = sc->ti_cdata.ti_rx_mini_chain[rxidx];
1738                         sc->ti_cdata.ti_rx_mini_chain[rxidx] = NULL;
1739                         if (cur_rx->ti_flags & TI_BDFLAG_ERROR) {
1740                                 ifp->if_ierrors++;
1741                                 ti_newbuf_mini(sc, sc->ti_mini, m);
1742                                 continue;
1743                         }
1744                         if (ti_newbuf_mini(sc, sc->ti_mini, NULL) == ENOBUFS) {
1745                                 ifp->if_ierrors++;
1746                                 ti_newbuf_mini(sc, sc->ti_mini, m);
1747                                 continue;
1748                         }
1749                 } else {
1750                         TI_INC(sc->ti_std, TI_STD_RX_RING_CNT);
1751                         m = sc->ti_cdata.ti_rx_std_chain[rxidx];
1752                         sc->ti_cdata.ti_rx_std_chain[rxidx] = NULL;
1753                         if (cur_rx->ti_flags & TI_BDFLAG_ERROR) {
1754                                 ifp->if_ierrors++;
1755                                 ti_newbuf_std(sc, sc->ti_std, m);
1756                                 continue;
1757                         }
1758                         if (ti_newbuf_std(sc, sc->ti_std, NULL) == ENOBUFS) {
1759                                 ifp->if_ierrors++;
1760                                 ti_newbuf_std(sc, sc->ti_std, m);
1761                                 continue;
1762                         }
1763                 }
1764
1765                 m->m_pkthdr.len = m->m_len = cur_rx->ti_len;
1766                 ifp->if_ipackets++;
1767                 m->m_pkthdr.rcvif = ifp;
1768
1769                 if (ifp->if_hwassist) {
1770                         m->m_pkthdr.csum_flags |= CSUM_IP_CHECKED |
1771                             CSUM_DATA_VALID;
1772                         if ((cur_rx->ti_ip_cksum ^ 0xffff) == 0)
1773                                 m->m_pkthdr.csum_flags |= CSUM_IP_VALID;
1774                         m->m_pkthdr.csum_data = cur_rx->ti_tcp_udp_cksum;
1775                 }
1776
1777                 /*
1778                  * If we received a packet with a vlan tag, pass it
1779                  * to vlan_input() instead of ether_input().
1780                  */
1781                 if (have_tag)
1782                         VLAN_INPUT_TAG(m, vlan_tag);
1783                 else
1784                         (*ifp->if_input)(ifp, m);
1785         }
1786
1787         /* Only necessary on the Tigon 1. */
1788         if (sc->ti_hwrev == TI_HWREV_TIGON)
1789                 CSR_WRITE_4(sc, TI_GCR_RXRETURNCONS_IDX,
1790                     sc->ti_rx_saved_considx);
1791
1792         TI_UPDATE_STDPROD(sc, sc->ti_std);
1793         TI_UPDATE_MINIPROD(sc, sc->ti_mini);
1794         TI_UPDATE_JUMBOPROD(sc, sc->ti_jumbo);
1795 }
1796
1797 static void
1798 ti_txeof(struct ti_softc *sc)
1799 {
1800         struct ifnet *ifp = &sc->arpcom.ac_if;
1801         struct ti_tx_desc *cur_tx = NULL;
1802
1803         /*
1804          * Go through our tx ring and free mbufs for those
1805          * frames that have been sent.
1806          */
1807         while (sc->ti_tx_saved_considx != sc->ti_tx_considx.ti_idx) {
1808                 uint32_t idx = 0;
1809
1810                 idx = sc->ti_tx_saved_considx;
1811                 if (sc->ti_hwrev != TI_HWREV_TIGON) {
1812                         if (idx > 383)
1813                                 CSR_WRITE_4(sc, TI_WINBASE,
1814                                     TI_TX_RING_BASE + 6144);
1815                         else if (idx > 255)
1816                                 CSR_WRITE_4(sc, TI_WINBASE,
1817                                     TI_TX_RING_BASE + 4096);
1818                         else if (idx > 127)
1819                                 CSR_WRITE_4(sc, TI_WINBASE,
1820                                     TI_TX_RING_BASE + 2048);
1821                         else
1822                                 CSR_WRITE_4(sc, TI_WINBASE,
1823                                     TI_TX_RING_BASE);
1824                         cur_tx = &sc->ti_rdata->ti_tx_ring_nic[idx % 128];
1825                 } else
1826                         cur_tx = &sc->ti_rdata->ti_tx_ring[idx];
1827                 if (cur_tx->ti_flags & TI_BDFLAG_END)
1828                         ifp->if_opackets++;
1829                 if (sc->ti_cdata.ti_tx_chain[idx] != NULL) {
1830                         m_freem(sc->ti_cdata.ti_tx_chain[idx]);
1831                         sc->ti_cdata.ti_tx_chain[idx] = NULL;
1832                 }
1833                 sc->ti_txcnt--;
1834                 TI_INC(sc->ti_tx_saved_considx, TI_TX_RING_CNT);
1835                 ifp->if_timer = 0;
1836         }
1837
1838         if (cur_tx != NULL)
1839                 ifp->if_flags &= ~IFF_OACTIVE;
1840 }
1841
1842 static void
1843 ti_intr(void *xsc)
1844 {
1845         struct ti_softc *sc = xsc;
1846         struct ifnet *ifp = &sc->arpcom.ac_if;
1847
1848 #ifdef notdef
1849         /* Avoid this for now -- checking this register is expensive. */
1850         /* Make sure this is really our interrupt. */
1851         if ((CSR_READ_4(sc, TI_MISC_HOST_CTL) & TI_MHC_INTSTATE) == 0)
1852                 return;
1853 #endif
1854
1855         /* Ack interrupt and stop others from occuring. */
1856         CSR_WRITE_4(sc, TI_MB_HOSTINTR, 1);
1857
1858         if (ifp->if_flags & IFF_RUNNING) {
1859                 /* Check RX return ring producer/consumer */
1860                 ti_rxeof(sc);
1861
1862                 /* Check TX ring producer/consumer */
1863                 ti_txeof(sc);
1864         }
1865
1866         ti_handle_events(sc);
1867
1868         /* Re-enable interrupts. */
1869         CSR_WRITE_4(sc, TI_MB_HOSTINTR, 0);
1870
1871         if ((ifp->if_flags & IFF_RUNNING) && !ifq_is_empty(&ifp->if_snd))
1872                 ti_start(ifp);
1873 }
1874
1875 static void
1876 ti_stats_update(struct ti_softc *sc)
1877 {
1878         struct ifnet *ifp = &sc->arpcom.ac_if;
1879
1880         ifp->if_collisions +=
1881            (sc->ti_rdata->ti_info.ti_stats.dot3StatsSingleCollisionFrames +
1882            sc->ti_rdata->ti_info.ti_stats.dot3StatsMultipleCollisionFrames +
1883            sc->ti_rdata->ti_info.ti_stats.dot3StatsExcessiveCollisions +
1884            sc->ti_rdata->ti_info.ti_stats.dot3StatsLateCollisions) -
1885            ifp->if_collisions;
1886 }
1887
1888 /*
1889  * Encapsulate an mbuf chain in the tx ring  by coupling the mbuf data
1890  * pointers to descriptors.
1891  */
1892 static int
1893 ti_encap(struct ti_softc *sc, struct mbuf *m_head, uint32_t *txidx)
1894 {
1895         struct ti_tx_desc *f = NULL;
1896         struct mbuf *m;
1897         struct ifvlan *ifv = NULL;
1898         uint32_t cnt = 0, cur, frag;
1899         uint16_t csum_flags = 0;
1900
1901         if ((m_head->m_flags & (M_PROTO1|M_PKTHDR)) == (M_PROTO1|M_PKTHDR) &&
1902             m_head->m_pkthdr.rcvif != NULL &&
1903             m_head->m_pkthdr.rcvif->if_type == IFT_L2VLAN)
1904                 ifv = m_head->m_pkthdr.rcvif->if_softc;
1905
1906         m = m_head;
1907         cur = frag = *txidx;
1908
1909         if (m_head->m_pkthdr.csum_flags) {
1910                 if (m_head->m_pkthdr.csum_flags & CSUM_IP)
1911                         csum_flags |= TI_BDFLAG_IP_CKSUM;
1912                 if (m_head->m_pkthdr.csum_flags & (CSUM_TCP | CSUM_UDP))
1913                         csum_flags |= TI_BDFLAG_TCP_UDP_CKSUM;
1914                 if (m_head->m_flags & M_LASTFRAG)
1915                         csum_flags |= TI_BDFLAG_IP_FRAG_END;
1916                 else if (m_head->m_flags & M_FRAG)
1917                         csum_flags |= TI_BDFLAG_IP_FRAG;
1918         }
1919         /*
1920          * Start packing the mbufs in this chain into
1921          * the fragment pointers. Stop when we run out
1922          * of fragments or hit the end of the mbuf chain.
1923          */
1924         for (m = m_head; m != NULL; m = m->m_next) {
1925                 if (m->m_len != 0) {
1926                         if (sc->ti_hwrev == TI_HWREV_TIGON) {
1927                                 if (frag > 383)
1928                                         CSR_WRITE_4(sc, TI_WINBASE,
1929                                             TI_TX_RING_BASE + 6144);
1930                                 else if (frag > 255)
1931                                         CSR_WRITE_4(sc, TI_WINBASE,
1932                                             TI_TX_RING_BASE + 4096);
1933                                 else if (frag > 127)
1934                                         CSR_WRITE_4(sc, TI_WINBASE,
1935                                             TI_TX_RING_BASE + 2048);
1936                                 else
1937                                         CSR_WRITE_4(sc, TI_WINBASE,
1938                                             TI_TX_RING_BASE);
1939                                 f = &sc->ti_rdata->ti_tx_ring_nic[frag % 128];
1940                         } else
1941                                 f = &sc->ti_rdata->ti_tx_ring[frag];
1942                         if (sc->ti_cdata.ti_tx_chain[frag] != NULL)
1943                                 break;
1944                         TI_HOSTADDR(f->ti_addr) = vtophys(mtod(m, vm_offset_t));
1945                         f->ti_len = m->m_len;
1946                         f->ti_flags = csum_flags;
1947
1948                         if (ifv != NULL) {
1949                                 f->ti_flags |= TI_BDFLAG_VLAN_TAG;
1950                                 f->ti_vlan_tag = ifv->ifv_tag & 0xfff;
1951                         } else {
1952                                 f->ti_vlan_tag = 0;
1953                         }
1954
1955                         /*
1956                          * Sanity check: avoid coming within 16 descriptors
1957                          * of the end of the ring.
1958                          */
1959                         if ((TI_TX_RING_CNT - (sc->ti_txcnt + cnt)) < 16)
1960                                 return(ENOBUFS);
1961                         cur = frag;
1962                         TI_INC(frag, TI_TX_RING_CNT);
1963                         cnt++;
1964                 }
1965         }
1966
1967         if (m != NULL)
1968                 return(ENOBUFS);
1969
1970         if (frag == sc->ti_tx_saved_considx)
1971                 return(ENOBUFS);
1972
1973         if (sc->ti_hwrev == TI_HWREV_TIGON)
1974                 sc->ti_rdata->ti_tx_ring_nic[cur % 128].ti_flags |=
1975                     TI_BDFLAG_END;
1976         else
1977                 sc->ti_rdata->ti_tx_ring[cur].ti_flags |= TI_BDFLAG_END;
1978         sc->ti_cdata.ti_tx_chain[cur] = m_head;
1979         sc->ti_txcnt += cnt;
1980
1981         *txidx = frag;
1982
1983         return(0);
1984 }
1985
1986 /*
1987  * Main transmit routine. To avoid having to do mbuf copies, we put pointers
1988  * to the mbuf data regions directly in the transmit descriptors.
1989  */
1990 static void
1991 ti_start(struct ifnet *ifp)
1992 {
1993         struct ti_softc *sc = ifp->if_softc;
1994         struct mbuf *m_head = NULL;
1995         uint32_t prodidx = 0;
1996
1997         prodidx = CSR_READ_4(sc, TI_MB_SENDPROD_IDX);
1998
1999         while(sc->ti_cdata.ti_tx_chain[prodidx] == NULL) {
2000                 m_head = ifq_poll(&ifp->if_snd);
2001                 if (m_head == NULL)
2002                         break;
2003
2004                 /*
2005                  * XXX
2006                  * safety overkill.  If this is a fragmented packet chain
2007                  * with delayed TCP/UDP checksums, then only encapsulate
2008                  * it if we have enough descriptors to handle the entire
2009                  * chain at once.
2010                  * (paranoia -- may not actually be needed)
2011                  */
2012                 if (m_head->m_flags & M_FIRSTFRAG &&
2013                     m_head->m_pkthdr.csum_flags & (CSUM_DELAY_DATA)) {
2014                         if ((TI_TX_RING_CNT - sc->ti_txcnt) <
2015                             m_head->m_pkthdr.csum_data + 16) {
2016                                 ifp->if_flags |= IFF_OACTIVE;
2017                                 break;
2018                         }
2019                 }
2020
2021                 /*
2022                  * Pack the data into the transmit ring. If we
2023                  * don't have room, set the OACTIVE flag and wait
2024                  * for the NIC to drain the ring.
2025                  */
2026                 if (ti_encap(sc, m_head, &prodidx)) {
2027                         ifp->if_flags |= IFF_OACTIVE;
2028                         break;
2029                 }
2030
2031                 m_head = ifq_dequeue(&ifp->if_snd);
2032                 BPF_MTAP(ifp, m_head);
2033         }
2034
2035         /* Transmit */
2036         CSR_WRITE_4(sc, TI_MB_SENDPROD_IDX, prodidx);
2037
2038         /*
2039          * Set a timeout in case the chip goes out to lunch.
2040          */
2041         ifp->if_timer = 5;
2042 }
2043
2044 static void
2045 ti_init(void *xsc)
2046 {
2047         struct ti_softc *sc = xsc;
2048         int s;
2049
2050         s = splimp();
2051
2052         /* Cancel pending I/O and flush buffers. */
2053         ti_stop(sc);
2054
2055         /* Init the gen info block, ring control blocks and firmware. */
2056         if (ti_gibinit(sc)) {
2057                 printf("ti%d: initialization failure\n", sc->ti_unit);
2058                 splx(s);
2059                 return;
2060         }
2061
2062         splx(s);
2063 }
2064
2065 static void
2066 ti_init2(struct ti_softc *sc)
2067 {
2068         struct ifnet *ifp = &sc->arpcom.ac_if;
2069         struct ti_cmd_desc cmd;
2070         uint16_t *m;
2071         struct ifmedia *ifm;
2072         int tmp;
2073
2074         /* Specify MTU and interface index. */
2075         CSR_WRITE_4(sc, TI_GCR_IFINDEX, ifp->if_dunit);
2076         CSR_WRITE_4(sc, TI_GCR_IFMTU, ifp->if_mtu +
2077             ETHER_HDR_LEN + ETHER_CRC_LEN);
2078         TI_DO_CMD(TI_CMD_UPDATE_GENCOM, 0, 0);
2079
2080         /* Load our MAC address. */
2081         m = (uint16_t *)&sc->arpcom.ac_enaddr[0];
2082         CSR_WRITE_4(sc, TI_GCR_PAR0, htons(m[0]));
2083         CSR_WRITE_4(sc, TI_GCR_PAR1, (htons(m[1]) << 16) | htons(m[2]));
2084         TI_DO_CMD(TI_CMD_SET_MAC_ADDR, 0, 0);
2085
2086         /* Enable or disable promiscuous mode as needed. */
2087         if (ifp->if_flags & IFF_PROMISC)
2088                 TI_DO_CMD(TI_CMD_SET_PROMISC_MODE, TI_CMD_CODE_PROMISC_ENB, 0);
2089         else
2090                 TI_DO_CMD(TI_CMD_SET_PROMISC_MODE, TI_CMD_CODE_PROMISC_DIS, 0);
2091
2092         /* Program multicast filter. */
2093         ti_setmulti(sc);
2094
2095         /*
2096          * If this is a Tigon 1, we should tell the
2097          * firmware to use software packet filtering.
2098          */
2099         if (sc->ti_hwrev == TI_HWREV_TIGON)
2100                 TI_DO_CMD(TI_CMD_FDR_FILTERING, TI_CMD_CODE_FILT_ENB, 0);
2101
2102         /* Init RX ring. */
2103         ti_init_rx_ring_std(sc);
2104
2105         /* Init jumbo RX ring. */
2106         if (ifp->if_mtu > (ETHERMTU + ETHER_HDR_LEN + ETHER_CRC_LEN))
2107                 ti_init_rx_ring_jumbo(sc);
2108
2109         /*
2110          * If this is a Tigon 2, we can also configure the
2111          * mini ring.
2112          */
2113         if (sc->ti_hwrev == TI_HWREV_TIGON_II)
2114                 ti_init_rx_ring_mini(sc);
2115
2116         CSR_WRITE_4(sc, TI_GCR_RXRETURNCONS_IDX, 0);
2117         sc->ti_rx_saved_considx = 0;
2118
2119         /* Init TX ring. */
2120         ti_init_tx_ring(sc);
2121
2122         /* Tell firmware we're alive. */
2123         TI_DO_CMD(TI_CMD_HOST_STATE, TI_CMD_CODE_STACK_UP, 0);
2124
2125         /* Enable host interrupts. */
2126         CSR_WRITE_4(sc, TI_MB_HOSTINTR, 0);
2127
2128         ifp->if_flags |= IFF_RUNNING;
2129         ifp->if_flags &= ~IFF_OACTIVE;
2130
2131         /*
2132          * Make sure to set media properly. We have to do this
2133          * here since we have to issue commands in order to set
2134          * the link negotiation and we can't issue commands until
2135          * the firmware is running.
2136          */
2137         ifm = &sc->ifmedia;
2138         tmp = ifm->ifm_media;
2139         ifm->ifm_media = ifm->ifm_cur->ifm_media;
2140         ti_ifmedia_upd(ifp);
2141         ifm->ifm_media = tmp;
2142 }
2143
2144 /*
2145  * Set media options.
2146  */
2147 static int
2148 ti_ifmedia_upd(struct ifnet *ifp)
2149 {
2150         struct ti_softc *sc = ifp->if_softc;
2151         struct ifmedia *ifm = &sc->ifmedia;
2152         struct ti_cmd_desc cmd;
2153
2154         if (IFM_TYPE(ifm->ifm_media) != IFM_ETHER)
2155                 return(EINVAL);
2156
2157         switch(IFM_SUBTYPE(ifm->ifm_media)) {
2158         case IFM_AUTO:
2159                 CSR_WRITE_4(sc, TI_GCR_GLINK, TI_GLNK_PREF | TI_GLNK_1000MB |
2160                     TI_GLNK_FULL_DUPLEX | TI_GLNK_RX_FLOWCTL_Y |
2161                     TI_GLNK_AUTONEGENB | TI_GLNK_ENB);
2162                 CSR_WRITE_4(sc, TI_GCR_LINK, TI_LNK_100MB | TI_LNK_10MB |
2163                     TI_LNK_FULL_DUPLEX | TI_LNK_HALF_DUPLEX |
2164                     TI_LNK_AUTONEGENB | TI_LNK_ENB);
2165                 TI_DO_CMD(TI_CMD_LINK_NEGOTIATION,
2166                     TI_CMD_CODE_NEGOTIATE_BOTH, 0);
2167                 break;
2168         case IFM_1000_SX:
2169         case IFM_1000_T:
2170                 CSR_WRITE_4(sc, TI_GCR_GLINK, TI_GLNK_PREF|TI_GLNK_1000MB |
2171                     TI_GLNK_RX_FLOWCTL_Y | TI_GLNK_ENB);
2172                 CSR_WRITE_4(sc, TI_GCR_LINK, 0);
2173                 if ((ifm->ifm_media & IFM_GMASK) == IFM_FDX)
2174                         TI_SETBIT(sc, TI_GCR_GLINK, TI_GLNK_FULL_DUPLEX);
2175                 TI_DO_CMD(TI_CMD_LINK_NEGOTIATION,
2176                     TI_CMD_CODE_NEGOTIATE_GIGABIT, 0);
2177                 break;
2178         case IFM_100_FX:
2179         case IFM_10_FL:
2180         case IFM_100_TX:
2181         case IFM_10_T:
2182                 CSR_WRITE_4(sc, TI_GCR_GLINK, 0);
2183                 CSR_WRITE_4(sc, TI_GCR_LINK, TI_LNK_ENB | TI_LNK_PREF);
2184                 if (IFM_SUBTYPE(ifm->ifm_media) == IFM_100_FX ||
2185                     IFM_SUBTYPE(ifm->ifm_media) == IFM_100_TX)
2186                         TI_SETBIT(sc, TI_GCR_LINK, TI_LNK_100MB);
2187                 else
2188                         TI_SETBIT(sc, TI_GCR_LINK, TI_LNK_10MB);
2189                 if ((ifm->ifm_media & IFM_GMASK) == IFM_FDX)
2190                         TI_SETBIT(sc, TI_GCR_LINK, TI_LNK_FULL_DUPLEX);
2191                 else
2192                         TI_SETBIT(sc, TI_GCR_LINK, TI_LNK_HALF_DUPLEX);
2193                 TI_DO_CMD(TI_CMD_LINK_NEGOTIATION,
2194                     TI_CMD_CODE_NEGOTIATE_10_100, 0);
2195                 break;
2196         }
2197
2198         return(0);
2199 }
2200
2201 /*
2202  * Report current media status.
2203  */
2204 static void
2205 ti_ifmedia_sts(struct ifnet *ifp, struct ifmediareq *ifmr)
2206 {
2207         struct ti_softc *sc = ifp->if_softc;
2208         uint32_t media = 0;
2209
2210         ifmr->ifm_status = IFM_AVALID;
2211         ifmr->ifm_active = IFM_ETHER;
2212
2213         if (sc->ti_linkstat == TI_EV_CODE_LINK_DOWN)
2214                 return;
2215
2216         ifmr->ifm_status |= IFM_ACTIVE;
2217
2218         if (sc->ti_linkstat == TI_EV_CODE_GIG_LINK_UP) {
2219                 media = CSR_READ_4(sc, TI_GCR_GLINK_STAT);
2220                 if (sc->ti_copper)
2221                         ifmr->ifm_active |= IFM_1000_T;
2222                 else
2223                         ifmr->ifm_active |= IFM_1000_SX;
2224                 if (media & TI_GLNK_FULL_DUPLEX)
2225                         ifmr->ifm_active |= IFM_FDX;
2226                 else
2227                         ifmr->ifm_active |= IFM_HDX;
2228         } else if (sc->ti_linkstat == TI_EV_CODE_LINK_UP) {
2229                 media = CSR_READ_4(sc, TI_GCR_LINK_STAT);
2230                 if (sc->ti_copper) {
2231                         if (media & TI_LNK_100MB)
2232                                 ifmr->ifm_active |= IFM_100_TX;
2233                         if (media & TI_LNK_10MB)
2234                                 ifmr->ifm_active |= IFM_10_T;
2235                 } else {
2236                         if (media & TI_LNK_100MB)
2237                                 ifmr->ifm_active |= IFM_100_FX;
2238                         if (media & TI_LNK_10MB)
2239                                 ifmr->ifm_active |= IFM_10_FL;
2240                 }
2241                 if (media & TI_LNK_FULL_DUPLEX)
2242                         ifmr->ifm_active |= IFM_FDX;
2243                 if (media & TI_LNK_HALF_DUPLEX)
2244                         ifmr->ifm_active |= IFM_HDX;
2245         }
2246 }
2247
2248 static int
2249 ti_ioctl(struct ifnet *ifp, u_long command, caddr_t data, struct ucred *cr)
2250 {
2251         struct ti_softc *sc = ifp->if_softc;
2252         struct ifreq *ifr = (struct ifreq *) data;
2253         struct ti_cmd_desc cmd;
2254         int error = 0, mask, s;
2255
2256         s = splimp();
2257
2258         switch(command) {
2259         case SIOCSIFMTU:
2260                 if (ifr->ifr_mtu > TI_JUMBO_MTU)
2261                         error = EINVAL;
2262                 else {
2263                         ifp->if_mtu = ifr->ifr_mtu;
2264                         ti_init(sc);
2265                 }
2266                 break;
2267         case SIOCSIFFLAGS:
2268                 if (ifp->if_flags & IFF_UP) {
2269                         /*
2270                          * If only the state of the PROMISC flag changed,
2271                          * then just use the 'set promisc mode' command
2272                          * instead of reinitializing the entire NIC. Doing
2273                          * a full re-init means reloading the firmware and
2274                          * waiting for it to start up, which may take a
2275                          * second or two.
2276                          */
2277                         if (ifp->if_flags & IFF_RUNNING &&
2278                             ifp->if_flags & IFF_PROMISC &&
2279                             !(sc->ti_if_flags & IFF_PROMISC)) {
2280                                 TI_DO_CMD(TI_CMD_SET_PROMISC_MODE,
2281                                     TI_CMD_CODE_PROMISC_ENB, 0);
2282                         } else if (ifp->if_flags & IFF_RUNNING &&
2283                             !(ifp->if_flags & IFF_PROMISC) &&
2284                             sc->ti_if_flags & IFF_PROMISC) {
2285                                 TI_DO_CMD(TI_CMD_SET_PROMISC_MODE,
2286                                     TI_CMD_CODE_PROMISC_DIS, 0);
2287                         } else
2288                                 ti_init(sc);
2289                 } else if (ifp->if_flags & IFF_RUNNING) {
2290                         ti_stop(sc);
2291                 }
2292                 sc->ti_if_flags = ifp->if_flags;
2293                 error = 0;
2294                 break;
2295         case SIOCADDMULTI:
2296         case SIOCDELMULTI:
2297                 if (ifp->if_flags & IFF_RUNNING) {
2298                         ti_setmulti(sc);
2299                         error = 0;
2300                 }
2301                 break;
2302         case SIOCSIFMEDIA:
2303         case SIOCGIFMEDIA:
2304                 error = ifmedia_ioctl(ifp, ifr, &sc->ifmedia, command);
2305                 break;
2306         case SIOCSIFCAP:
2307                 mask = ifr->ifr_reqcap ^ ifp->if_capenable;
2308                 if (mask & IFCAP_HWCSUM) {
2309                         if (IFCAP_HWCSUM & ifp->if_capenable)
2310                                 ifp->if_capenable &= ~IFCAP_HWCSUM;
2311                         else
2312                                 ifp->if_capenable |= IFCAP_HWCSUM;
2313                         if (ifp->if_flags & IFF_RUNNING)
2314                                 ti_init(sc);
2315                 }
2316                 error = 0;
2317                 break;
2318         default:
2319                 error = ether_ioctl(ifp, command, data);
2320                 break;
2321         }
2322
2323         splx(s);
2324
2325         return(error);
2326 }
2327
2328 static void
2329 ti_watchdog(struct ifnet *ifp)
2330 {
2331         struct ti_softc *sc = ifp->if_softc;
2332
2333         printf("ti%d: watchdog timeout -- resetting\n", sc->ti_unit);
2334         ti_stop(sc);
2335         ti_init(sc);
2336
2337         ifp->if_oerrors++;
2338 }
2339
2340 /*
2341  * Stop the adapter and free any mbufs allocated to the
2342  * RX and TX lists.
2343  */
2344 static void
2345 ti_stop(struct ti_softc *sc)
2346 {
2347         struct ifnet *ifp = &sc->arpcom.ac_if;
2348         struct ti_cmd_desc cmd;
2349
2350         /* Disable host interrupts. */
2351         CSR_WRITE_4(sc, TI_MB_HOSTINTR, 1);
2352         /*
2353          * Tell firmware we're shutting down.
2354          */
2355         TI_DO_CMD(TI_CMD_HOST_STATE, TI_CMD_CODE_STACK_DOWN, 0);
2356
2357         /* Halt and reinitialize. */
2358         ti_chipinit(sc);
2359         ti_mem(sc, 0x2000, 0x100000 - 0x2000, NULL);
2360         ti_chipinit(sc);
2361
2362         /* Free the RX lists. */
2363         ti_free_rx_ring_std(sc);
2364
2365         /* Free jumbo RX list. */
2366         ti_free_rx_ring_jumbo(sc);
2367
2368         /* Free mini RX list. */
2369         ti_free_rx_ring_mini(sc);
2370
2371         /* Free TX buffers. */
2372         ti_free_tx_ring(sc);
2373
2374         sc->ti_ev_prodidx.ti_idx = 0;
2375         sc->ti_return_prodidx.ti_idx = 0;
2376         sc->ti_tx_considx.ti_idx = 0;
2377         sc->ti_tx_saved_considx = TI_TXCONS_UNSET;
2378
2379         ifp->if_flags &= ~(IFF_RUNNING | IFF_OACTIVE);
2380 }
2381
2382 /*
2383  * Stop all chip I/O so that the kernel's probe routines don't
2384  * get confused by errant DMAs when rebooting.
2385  */
2386 static void
2387 ti_shutdown(device_t dev)
2388 {
2389         struct ti_softc *sc = device_get_softc(dev);
2390
2391         ti_chipinit(sc);
2392 }