4a15917f4c2b08b836dd2a5c8c005fc827674c07
[dragonfly.git] / sys / platform / vkernel64 / platform / machintr.c
1 /*
2  * Copyright (c) 2006 The DragonFly Project.  All rights reserved.
3  *
4  * This code is derived from software contributed to The DragonFly Project
5  * by Matthew Dillon <dillon@backplane.com>
6  *
7  * Redistribution and use in source and binary forms, with or without
8  * modification, are permitted provided that the following conditions
9  * are met:
10  *
11  * 1. Redistributions of source code must retain the above copyright
12  *    notice, this list of conditions and the following disclaimer.
13  * 2. Redistributions in binary form must reproduce the above copyright
14  *    notice, this list of conditions and the following disclaimer in
15  *    the documentation and/or other materials provided with the
16  *    distribution.
17  * 3. Neither the name of The DragonFly Project nor the names of its
18  *    contributors may be used to endorse or promote products derived
19  *    from this software without specific, prior written permission.
20  *
21  * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS
22  * ``AS IS'' AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
23  * LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS
24  * FOR A PARTICULAR PURPOSE ARE DISCLAIMED.  IN NO EVENT SHALL THE
25  * COPYRIGHT HOLDERS OR CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT,
26  * INCIDENTAL, SPECIAL, EXEMPLARY OR CONSEQUENTIAL DAMAGES (INCLUDING,
27  * BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES;
28  * LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED
29  * AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY,
30  * OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT
31  * OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
32  * SUCH DAMAGE.
33  *
34  * $DragonFly: src/sys/platform/vkernel/platform/machintr.c,v 1.17 2008/04/30 16:59:45 dillon Exp $
35  */
36
37 #include <sys/types.h>
38 #include <sys/systm.h>
39 #include <sys/kernel.h>
40 #include <sys/machintr.h>
41 #include <sys/errno.h>
42 #include <sys/mman.h>
43 #include <sys/globaldata.h>
44 #include <sys/interrupt.h>
45 #include <stdio.h>
46 #include <signal.h>
47 #include <machine/globaldata.h>
48 #include <machine/md_var.h>
49 #include <sys/thread2.h>
50
51 /*
52  * Interrupt Subsystem ABI
53  */
54
55 static void dummy_intrdis(int);
56 static void dummy_intren(int);
57 static int dummy_vectorctl(int, int, int);
58 static void dummy_finalize(void);
59 static void dummy_intrcleanup(void);
60 static void dummy_stabilize(void);
61
62 struct machintr_abi MachIntrABI = {
63         MACHINTR_GENERIC,
64         .intrdis =      dummy_intrdis,
65         .intren =       dummy_intren,
66         .vectorctl =    dummy_vectorctl,
67         .finalize =     dummy_finalize,
68         .cleanup =      dummy_intrcleanup,
69         .stabilize =    dummy_stabilize
70 };
71
72 static void
73 dummy_intrdis(int intr)
74 {
75 }
76
77 static void
78 dummy_intren(int intr)
79 {
80 }
81
82 static int
83 dummy_vectorctl(int op, int intr, int flags)
84 {
85         return (0);
86         /* return (EOPNOTSUPP); */
87 }
88
89 static void
90 dummy_finalize(void)
91 {
92 }
93
94 static void
95 dummy_intrcleanup(void)
96 {
97 }
98
99 static void
100 dummy_stabilize(void)
101 {
102 }
103
104 /*
105  * Process pending interrupts
106  */
107 void
108 splz(void)
109 {
110         struct mdglobaldata *gd = mdcpu;
111         thread_t td = gd->mi.gd_curthread;
112         int irq;
113
114         while (gd->mi.gd_reqflags & (RQF_IPIQ|RQF_INTPEND)) {
115                 crit_enter_quick(td);
116 #ifdef SMP
117                 if (gd->mi.gd_reqflags & RQF_IPIQ) {
118                         atomic_clear_int(&gd->mi.gd_reqflags, RQF_IPIQ);
119                         lwkt_process_ipiq();
120                 }
121 #endif
122                 if (gd->mi.gd_reqflags & RQF_INTPEND) {
123                         atomic_clear_int(&gd->mi.gd_reqflags, RQF_INTPEND);
124                         while ((irq = ffs(gd->gd_spending)) != 0) {
125                                 --irq;
126                                 atomic_clear_int(&gd->gd_spending, 1 << irq);
127                                 irq += FIRST_SOFTINT;
128                                 sched_ithd(irq);
129                         }
130                         while ((irq = ffs(gd->gd_fpending)) != 0) {
131                                 --irq;
132                                 atomic_clear_int(&gd->gd_fpending, 1 << irq);
133                                 sched_ithd(irq);
134                         }
135                 }
136                 crit_exit_noyield(td);
137         }
138 }
139
140 /*
141  * Allows an unprotected signal handler or mailbox to signal an interrupt
142  *
143  * For sched_ithd() to properly preempt via lwkt_schedule() we cannot
144  * enter a critical section here.  We use td_nest_count instead.
145  */
146 void
147 signalintr(int intr)
148 {
149         struct mdglobaldata *gd = mdcpu;
150         thread_t td = gd->mi.gd_curthread;
151
152         if (td->td_critcount || td->td_nest_count) {
153                 atomic_set_int_nonlocked(&gd->gd_fpending, 1 << intr);
154                 atomic_set_int(&gd->mi.gd_reqflags, RQF_INTPEND);
155         } else {
156                 ++td->td_nest_count;
157                 atomic_clear_int(&gd->gd_fpending, 1 << intr);
158                 sched_ithd(intr);
159                 --td->td_nest_count;
160         }
161 }
162
163 /*
164  * Must block any signal normally handled as maskable interrupt.
165  */
166 void
167 cpu_disable_intr(void)
168 {
169         sigblock(sigmask(SIGALRM)|sigmask(SIGIO)|sigmask(SIGUSR1));
170 }
171
172 void
173 cpu_enable_intr(void)
174 {
175         sigsetmask(0);
176 }
177
178 void
179 cpu_mask_all_signals(void)
180 {
181         sigblock(sigmask(SIGALRM)|sigmask(SIGIO)|sigmask(SIGQUIT)|
182                  sigmask(SIGUSR1)|sigmask(SIGTERM)|sigmask(SIGWINCH)|
183                  sigmask(SIGUSR2));
184 }
185
186 void
187 cpu_unmask_all_signals(void)
188 {
189         sigsetmask(0);
190 }
191
192 void
193 cpu_invlpg(void *addr)
194 {
195         madvise(addr, PAGE_SIZE, MADV_INVAL);
196 }
197
198 void
199 cpu_invltlb(void)
200 {
201         madvise((void *)KvaStart, KvaEnd - KvaStart, MADV_INVAL);
202 }