Merge from vendor branch LIBARCHIVE:
[dragonfly.git] / sys / platform / vkernel / platform / machintr.c
1 /*
2  * Copyright (c) 2006 The DragonFly Project.  All rights reserved.
3  * 
4  * This code is derived from software contributed to The DragonFly Project
5  * by Matthew Dillon <dillon@backplane.com>
6  * 
7  * Redistribution and use in source and binary forms, with or without
8  * modification, are permitted provided that the following conditions
9  * are met:
10  * 
11  * 1. Redistributions of source code must retain the above copyright
12  *    notice, this list of conditions and the following disclaimer.
13  * 2. Redistributions in binary form must reproduce the above copyright
14  *    notice, this list of conditions and the following disclaimer in
15  *    the documentation and/or other materials provided with the
16  *    distribution.
17  * 3. Neither the name of The DragonFly Project nor the names of its
18  *    contributors may be used to endorse or promote products derived
19  *    from this software without specific, prior written permission.
20  * 
21  * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS
22  * ``AS IS'' AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
23  * LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS
24  * FOR A PARTICULAR PURPOSE ARE DISCLAIMED.  IN NO EVENT SHALL THE
25  * COPYRIGHT HOLDERS OR CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT,
26  * INCIDENTAL, SPECIAL, EXEMPLARY OR CONSEQUENTIAL DAMAGES (INCLUDING,
27  * BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES;
28  * LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED
29  * AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY,
30  * OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT
31  * OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
32  * SUCH DAMAGE.
33  * 
34  * $DragonFly: src/sys/platform/vkernel/platform/machintr.c,v 1.10 2007/01/15 01:29:04 dillon Exp $
35  */
36
37 #include <sys/types.h>
38 #include <sys/systm.h>
39 #include <sys/kernel.h>
40 #include <sys/machintr.h>
41 #include <sys/errno.h>
42 #include <sys/mman.h>
43 #include <sys/globaldata.h>
44 #include <sys/interrupt.h>
45 #include <stdio.h>
46 #include <signal.h>
47 #include <machine/globaldata.h>
48
49 /*
50  * Interrupt Subsystem ABI
51  */
52
53 static void dummy_intrdis(int);
54 static void dummy_intren(int);
55 static int dummy_vectorctl(int, int, int);
56 static int dummy_setvar(int, const void *);
57 static int dummy_getvar(int, void *);
58 static void dummy_finalize(void);
59
60 struct machintr_abi MachIntrABI = {
61         MACHINTR_GENERIC,
62         dummy_intrdis,
63         dummy_intren,
64         dummy_vectorctl,
65         dummy_setvar,
66         dummy_getvar,
67         dummy_finalize
68 };
69
70 static void
71 dummy_intrdis(int intr)
72 {
73 }
74
75 static void
76 dummy_intren(int intr)
77 {
78 }
79
80 static int
81 dummy_vectorctl(int op, int intr, int flags)
82 {
83         return (0);
84         /* return (EOPNOTSUPP); */
85 }
86
87 static int
88 dummy_setvar(int varid, const void *buf)
89 {
90         return (ENOENT);
91 }
92
93 static int
94 dummy_getvar(int varid, void *buf)
95 {
96         return (ENOENT);
97 }
98
99 static void
100 dummy_finalize(void)
101 {
102 }
103
104 /*
105  * Process pending interrupts
106  */
107 void
108 splz(void)
109 {
110         struct mdglobaldata *gd = mdcpu;
111         int irq;
112
113         atomic_clear_int_nonlocked(&gd->mi.gd_reqflags, RQF_INTPEND);
114         while ((irq = ffs(gd->gd_spending)) != 0) {
115             --irq;
116             atomic_clear_int(&gd->gd_spending, 1 << irq);
117             irq += FIRST_SOFTINT;
118             sched_ithd(irq);
119         }
120         while ((irq = ffs(gd->gd_fpending)) != 0) {
121             --irq;
122             atomic_clear_int(&gd->gd_fpending, 1 << irq);
123             sched_ithd(irq);
124         }
125 }
126
127 void
128 cpu_disable_intr(void)
129 {
130         sigblock((1 << SIGALRM) | (1 << SIGIO));
131 }
132
133 void
134 cpu_enable_intr(void)
135 {
136         sigsetmask(0);
137 }
138
139 void
140 cpu_invlpg(void *addr)
141 {
142         madvise(addr, PAGE_SIZE, MADV_INVAL);
143 }
144
145 void
146 cpu_invltlb(void)
147 {
148         madvise((void *)KvaStart, KvaEnd - KvaStart, MADV_INVAL);
149 }
150