Import gcc-4.1.2.
[dragonfly.git] / contrib / gcc-4.1 / gcc / doc / gcc.1
1 .\" Automatically generated by Pod::Man v1.37, Pod::Parser v1.14
2 .\"
3 .\" Standard preamble:
4 .\" ========================================================================
5 .de Sh \" Subsection heading
6 .br
7 .if t .Sp
8 .ne 5
9 .PP
10 \fB\\$1\fR
11 .PP
12 ..
13 .de Sp \" Vertical space (when we can't use .PP)
14 .if t .sp .5v
15 .if n .sp
16 ..
17 .de Vb \" Begin verbatim text
18 .ft CW
19 .nf
20 .ne \\$1
21 ..
22 .de Ve \" End verbatim text
23 .ft R
24 .fi
25 ..
26 .\" Set up some character translations and predefined strings.  \*(-- will
27 .\" give an unbreakable dash, \*(PI will give pi, \*(L" will give a left
28 .\" double quote, and \*(R" will give a right double quote.  | will give a
29 .\" real vertical bar.  \*(C+ will give a nicer C++.  Capital omega is used to
30 .\" do unbreakable dashes and therefore won't be available.  \*(C` and \*(C'
31 .\" expand to `' in nroff, nothing in troff, for use with C<>.
32 .tr \(*W-|\(bv\*(Tr
33 .ds C+ C\v'-.1v'\h'-1p'\s-2+\h'-1p'+\s0\v'.1v'\h'-1p'
34 .ie n \{\
35 .    ds -- \(*W-
36 .    ds PI pi
37 .    if (\n(.H=4u)&(1m=24u) .ds -- \(*W\h'-12u'\(*W\h'-12u'-\" diablo 10 pitch
38 .    if (\n(.H=4u)&(1m=20u) .ds -- \(*W\h'-12u'\(*W\h'-8u'-\"  diablo 12 pitch
39 .    ds L" ""
40 .    ds R" ""
41 .    ds C` ""
42 .    ds C' ""
43 'br\}
44 .el\{\
45 .    ds -- \|\(em\|
46 .    ds PI \(*p
47 .    ds L" ``
48 .    ds R" ''
49 'br\}
50 .\"
51 .\" If the F register is turned on, we'll generate index entries on stderr for
52 .\" titles (.TH), headers (.SH), subsections (.Sh), items (.Ip), and index
53 .\" entries marked with X<> in POD.  Of course, you'll have to process the
54 .\" output yourself in some meaningful fashion.
55 .if \nF \{\
56 .    de IX
57 .    tm Index:\\$1\t\\n%\t"\\$2"
58 ..
59 .    nr % 0
60 .    rr F
61 .\}
62 .\"
63 .\" For nroff, turn off justification.  Always turn off hyphenation; it makes
64 .\" way too many mistakes in technical documents.
65 .hy 0
66 .if n .na
67 .\"
68 .\" Accent mark definitions (@(#)ms.acc 1.5 88/02/08 SMI; from UCB 4.2).
69 .\" Fear.  Run.  Save yourself.  No user-serviceable parts.
70 .    \" fudge factors for nroff and troff
71 .if n \{\
72 .    ds #H 0
73 .    ds #V .8m
74 .    ds #F .3m
75 .    ds #[ \f1
76 .    ds #] \fP
77 .\}
78 .if t \{\
79 .    ds #H ((1u-(\\\\n(.fu%2u))*.13m)
80 .    ds #V .6m
81 .    ds #F 0
82 .    ds #[ \&
83 .    ds #] \&
84 .\}
85 .    \" simple accents for nroff and troff
86 .if n \{\
87 .    ds ' \&
88 .    ds ` \&
89 .    ds ^ \&
90 .    ds , \&
91 .    ds ~ ~
92 .    ds /
93 .\}
94 .if t \{\
95 .    ds ' \\k:\h'-(\\n(.wu*8/10-\*(#H)'\'\h"|\\n:u"
96 .    ds ` \\k:\h'-(\\n(.wu*8/10-\*(#H)'\`\h'|\\n:u'
97 .    ds ^ \\k:\h'-(\\n(.wu*10/11-\*(#H)'^\h'|\\n:u'
98 .    ds , \\k:\h'-(\\n(.wu*8/10)',\h'|\\n:u'
99 .    ds ~ \\k:\h'-(\\n(.wu-\*(#H-.1m)'~\h'|\\n:u'
100 .    ds / \\k:\h'-(\\n(.wu*8/10-\*(#H)'\z\(sl\h'|\\n:u'
101 .\}
102 .    \" troff and (daisy-wheel) nroff accents
103 .ds : \\k:\h'-(\\n(.wu*8/10-\*(#H+.1m+\*(#F)'\v'-\*(#V'\z.\h'.2m+\*(#F'.\h'|\\n:u'\v'\*(#V'
104 .ds 8 \h'\*(#H'\(*b\h'-\*(#H'
105 .ds o \\k:\h'-(\\n(.wu+\w'\(de'u-\*(#H)/2u'\v'-.3n'\*(#[\z\(de\v'.3n'\h'|\\n:u'\*(#]
106 .ds d- \h'\*(#H'\(pd\h'-\w'~'u'\v'-.25m'\f2\(hy\fP\v'.25m'\h'-\*(#H'
107 .ds D- D\\k:\h'-\w'D'u'\v'-.11m'\z\(hy\v'.11m'\h'|\\n:u'
108 .ds th \*(#[\v'.3m'\s+1I\s-1\v'-.3m'\h'-(\w'I'u*2/3)'\s-1o\s+1\*(#]
109 .ds Th \*(#[\s+2I\s-2\h'-\w'I'u*3/5'\v'-.3m'o\v'.3m'\*(#]
110 .ds ae a\h'-(\w'a'u*4/10)'e
111 .ds Ae A\h'-(\w'A'u*4/10)'E
112 .    \" corrections for vroff
113 .if v .ds ~ \\k:\h'-(\\n(.wu*9/10-\*(#H)'\s-2\u~\d\s+2\h'|\\n:u'
114 .if v .ds ^ \\k:\h'-(\\n(.wu*10/11-\*(#H)'\v'-.4m'^\v'.4m'\h'|\\n:u'
115 .    \" for low resolution devices (crt and lpr)
116 .if \n(.H>23 .if \n(.V>19 \
117 \{\
118 .    ds : e
119 .    ds 8 ss
120 .    ds o a
121 .    ds d- d\h'-1'\(ga
122 .    ds D- D\h'-1'\(hy
123 .    ds th \o'bp'
124 .    ds Th \o'LP'
125 .    ds ae ae
126 .    ds Ae AE
127 .\}
128 .rm #[ #] #H #V #F C
129 .\" ========================================================================
130 .\"
131 .IX Title "GCC 1"
132 .TH GCC 1 "2007-02-14" "gcc-4.1.2" "GNU"
133 .SH "NAME"
134 gcc \- GNU project C and C++ compiler
135 .SH "SYNOPSIS"
136 .IX Header "SYNOPSIS"
137 gcc [\fB\-c\fR|\fB\-S\fR|\fB\-E\fR] [\fB\-std=\fR\fIstandard\fR]
138     [\fB\-g\fR] [\fB\-pg\fR] [\fB\-O\fR\fIlevel\fR]
139     [\fB\-W\fR\fIwarn\fR...] [\fB\-pedantic\fR]
140     [\fB\-I\fR\fIdir\fR...] [\fB\-L\fR\fIdir\fR...]
141     [\fB\-D\fR\fImacro\fR[=\fIdefn\fR]...] [\fB\-U\fR\fImacro\fR]
142     [\fB\-f\fR\fIoption\fR...] [\fB\-m\fR\fImachine-option\fR...]
143     [\fB\-o\fR \fIoutfile\fR] \fIinfile\fR...
144 .PP
145 Only the most useful options are listed here; see below for the
146 remainder.  \fBg++\fR accepts mostly the same options as \fBgcc\fR.
147 .SH "DESCRIPTION"
148 .IX Header "DESCRIPTION"
149 When you invoke \s-1GCC\s0, it normally does preprocessing, compilation,
150 assembly and linking.  The \*(L"overall options\*(R" allow you to stop this
151 process at an intermediate stage.  For example, the \fB\-c\fR option
152 says not to run the linker.  Then the output consists of object files
153 output by the assembler.
154 .PP
155 Other options are passed on to one stage of processing.  Some options
156 control the preprocessor and others the compiler itself.  Yet other
157 options control the assembler and linker; most of these are not
158 documented here, since you rarely need to use any of them.
159 .PP
160 Most of the command line options that you can use with \s-1GCC\s0 are useful
161 for C programs; when an option is only useful with another language
162 (usually \*(C+), the explanation says so explicitly.  If the description
163 for a particular option does not mention a source language, you can use
164 that option with all supported languages.
165 .PP
166 The \fBgcc\fR program accepts options and file names as operands.  Many
167 options have multi-letter names; therefore multiple single-letter options
168 may \fInot\fR be grouped: \fB\-dr\fR is very different from \fB\-d\ \-r\fR.
169 .PP
170 You can mix options and other arguments.  For the most part, the order
171 you use doesn't matter.  Order does matter when you use several options
172 of the same kind; for example, if you specify \fB\-L\fR more than once,
173 the directories are searched in the order specified.
174 .PP
175 Many options have long names starting with \fB\-f\fR or with
176 \&\fB\-W\fR\-\-\-for example, 
177 \&\fB\-fstrength\-reduce\fR, \fB\-Wformat\fR and so on.  Most of
178 these have both positive and negative forms; the negative form of
179 \&\fB\-ffoo\fR would be \fB\-fno\-foo\fR.  This manual documents
180 only one of these two forms, whichever one is not the default.
181 .SH "OPTIONS"
182 .IX Header "OPTIONS"
183 .Sh "Option Summary"
184 .IX Subsection "Option Summary"
185 Here is a summary of all the options, grouped by type.  Explanations are
186 in the following sections.
187 .IP "\fIOverall Options\fR" 4
188 .IX Item "Overall Options"
189 \&\fB\-c  \-S  \-E  \-o\fR \fIfile\fR  \fB\-combine \-pipe  \-pass\-exit\-codes  
190 \&\-x\fR \fIlanguage\fR  \fB\-v  \-###  \-\-help  \-\-target\-help  \-\-version\fR
191 .IP "\fIC Language Options\fR" 4
192 .IX Item "C Language Options"
193 \&\fB\-ansi  \-std=\fR\fIstandard\fR  \fB\-aux\-info\fR \fIfilename\fR 
194 \&\fB\-fno\-asm  \-fno\-builtin  \-fno\-builtin\-\fR\fIfunction\fR 
195 \&\fB\-fhosted  \-ffreestanding  \-fms\-extensions 
196 \&\-trigraphs  \-no\-integrated\-cpp  \-traditional  \-traditional\-cpp 
197 \&\-fallow\-single\-precision  \-fcond\-mismatch 
198 \&\-fsigned\-bitfields  \-fsigned\-char 
199 \&\-funsigned\-bitfields  \-funsigned\-char\fR
200 .IP "\fI\*(C+ Language Options\fR" 4
201 .IX Item " Language Options"
202 \&\fB\-fabi\-version=\fR\fIn\fR  \fB\-fno\-access\-control  \-fcheck\-new 
203 \&\-fconserve\-space  \-ffriend\-injection  \-fno\-const\-strings 
204 \&\-fno\-elide\-constructors 
205 \&\-fno\-enforce\-eh\-specs 
206 \&\-ffor\-scope  \-fno\-for\-scope  \-fno\-gnu\-keywords 
207 \&\-fno\-implicit\-templates 
208 \&\-fno\-implicit\-inline\-templates 
209 \&\-fno\-implement\-inlines  \-fms\-extensions 
210 \&\-fno\-nonansi\-builtins  \-fno\-operator\-names 
211 \&\-fno\-optional\-diags  \-fpermissive 
212 \&\-frepo  \-fno\-rtti  \-fstats  \-ftemplate\-depth\-\fR\fIn\fR 
213 \&\fB\-fno\-threadsafe\-statics \-fuse\-cxa\-atexit  \-fno\-weak  \-nostdinc++ 
214 \&\-fno\-default\-inline  \-fvisibility\-inlines\-hidden 
215 \&\-Wabi  \-Wctor\-dtor\-privacy 
216 \&\-Wnon\-virtual\-dtor  \-Wreorder 
217 \&\-Weffc++  \-Wno\-deprecated  \-Wstrict\-null\-sentinel 
218 \&\-Wno\-non\-template\-friend  \-Wold\-style\-cast 
219 \&\-Woverloaded\-virtual  \-Wno\-pmf\-conversions 
220 \&\-Wsign\-promo\fR
221 .IP "\fIObjective-C and Objective\-\*(C+ Language Options\fR" 4
222 .IX Item "Objective-C and Objective- Language Options"
223 \&\fB\-fconstant\-string\-class=\fR\fIclass-name\fR 
224 \&\fB\-fgnu\-runtime  \-fnext\-runtime 
225 \&\-fno\-nil\-receivers 
226 \&\-fobjc\-call\-cxx\-cdtors 
227 \&\-fobjc\-direct\-dispatch 
228 \&\-fobjc\-exceptions 
229 \&\-fobjc\-gc 
230 \&\-freplace\-objc\-classes 
231 \&\-fzero\-link 
232 \&\-gen\-decls 
233 \&\-Wassign\-intercept 
234 \&\-Wno\-protocol  \-Wselector 
235 \&\-Wstrict\-selector\-match 
236 \&\-Wundeclared\-selector\fR
237 .IP "\fILanguage Independent Options\fR" 4
238 .IX Item "Language Independent Options"
239 \&\fB\-fmessage\-length=\fR\fIn\fR  
240 \&\fB\-fdiagnostics\-show\-location=\fR[\fBonce\fR|\fBevery-line\fR] 
241 \&\-fdiagnostics\-show\-options
242 .IP "\fIWarning Options\fR" 4
243 .IX Item "Warning Options"
244 \&\fB\-fsyntax\-only  \-pedantic  \-pedantic\-errors 
245 \&\-w  \-Wextra  \-Wall  \-Waggregate\-return \-Wno\-attributes 
246 \&\-Wc++\-compat \-Wcast\-align  \-Wcast\-qual  \-Wchar\-subscripts  \-Wcomment 
247 \&\-Wconversion  \-Wno\-deprecated\-declarations 
248 \&\-Wdisabled\-optimization  \-Wno\-div\-by\-zero  \-Wno\-endif\-labels 
249 \&\-Werror  \-Werror\-implicit\-function\-declaration 
250 \&\-Wfatal\-errors  \-Wfloat\-equal  \-Wformat  \-Wformat=2 
251 \&\-Wno\-format\-extra\-args \-Wformat\-nonliteral 
252 \&\-Wformat\-security  \-Wformat\-y2k 
253 \&\-Wimplicit  \-Wimplicit\-function\-declaration  \-Wimplicit\-int 
254 \&\-Wimport  \-Wno\-import  \-Winit\-self  \-Winline 
255 \&\-Wno\-int\-to\-pointer\-cast 
256 \&\-Wno\-invalid\-offsetof  \-Winvalid\-pch 
257 \&\-Wlarger\-than\-\fR\fIlen\fR  \fB\-Wunsafe\-loop\-optimizations  \-Wlong\-long 
258 \&\-Wmain  \-Wmissing\-braces  \-Wmissing\-field\-initializers 
259 \&\-Wmissing\-format\-attribute  \-Wmissing\-include\-dirs 
260 \&\-Wmissing\-noreturn 
261 \&\-Wno\-multichar  \-Wnonnull  \-Wpacked  \-Wpadded 
262 \&\-Wparentheses  \-Wpointer\-arith  \-Wno\-pointer\-to\-int\-cast 
263 \&\-Wredundant\-decls 
264 \&\-Wreturn\-type  \-Wsequence\-point  \-Wshadow 
265 \&\-Wsign\-compare  \-Wstack\-protector 
266 \&\-Wstrict\-aliasing \-Wstrict\-aliasing=2 
267 \&\-Wswitch  \-Wswitch\-default  \-Wswitch\-enum 
268 \&\-Wsystem\-headers  \-Wtrigraphs  \-Wundef  \-Wuninitialized 
269 \&\-Wunknown\-pragmas  \-Wno\-pragmas \-Wunreachable\-code 
270 \&\-Wunused  \-Wunused\-function  \-Wunused\-label  \-Wunused\-parameter 
271 \&\-Wunused\-value  \-Wunused\-variable  \-Wvariadic\-macros 
272 \&\-Wvolatile\-register\-var  \-Wwrite\-strings\fR
273 .IP "\fIC\-only Warning Options\fR" 4
274 .IX Item "C-only Warning Options"
275 \&\fB\-Wbad\-function\-cast  \-Wmissing\-declarations 
276 \&\-Wmissing\-prototypes  \-Wnested\-externs  \-Wold\-style\-definition 
277 \&\-Wstrict\-prototypes  \-Wtraditional 
278 \&\-Wdeclaration\-after\-statement \-Wpointer\-sign\fR
279 .IP "\fIDebugging Options\fR" 4
280 .IX Item "Debugging Options"
281 \&\fB\-d\fR\fIletters\fR  \fB\-dumpspecs  \-dumpmachine  \-dumpversion 
282 \&\-fdump\-unnumbered  \-fdump\-translation\-unit\fR[\fB\-\fR\fIn\fR] 
283 \&\fB\-fdump\-class\-hierarchy\fR[\fB\-\fR\fIn\fR] 
284 \&\fB\-fdump\-ipa\-all \-fdump\-ipa\-cgraph 
285 \&\-fdump\-tree\-all 
286 \&\-fdump\-tree\-original\fR[\fB\-\fR\fIn\fR]  
287 \&\fB\-fdump\-tree\-optimized\fR[\fB\-\fR\fIn\fR] 
288 \&\fB\-fdump\-tree\-inlined\fR[\fB\-\fR\fIn\fR] 
289 \&\fB\-fdump\-tree\-cfg \-fdump\-tree\-vcg \-fdump\-tree\-alias 
290 \&\-fdump\-tree\-ch 
291 \&\-fdump\-tree\-ssa\fR[\fB\-\fR\fIn\fR] \fB\-fdump\-tree\-pre\fR[\fB\-\fR\fIn\fR] 
292 \&\fB\-fdump\-tree\-ccp\fR[\fB\-\fR\fIn\fR] \fB\-fdump\-tree\-dce\fR[\fB\-\fR\fIn\fR] 
293 \&\fB\-fdump\-tree\-gimple\fR[\fB\-raw\fR] \fB\-fdump\-tree\-mudflap\fR[\fB\-\fR\fIn\fR] 
294 \&\fB\-fdump\-tree\-dom\fR[\fB\-\fR\fIn\fR] 
295 \&\fB\-fdump\-tree\-dse\fR[\fB\-\fR\fIn\fR] 
296 \&\fB\-fdump\-tree\-phiopt\fR[\fB\-\fR\fIn\fR] 
297 \&\fB\-fdump\-tree\-forwprop\fR[\fB\-\fR\fIn\fR] 
298 \&\fB\-fdump\-tree\-copyrename\fR[\fB\-\fR\fIn\fR] 
299 \&\fB\-fdump\-tree\-nrv \-fdump\-tree\-vect 
300 \&\-fdump\-tree\-sink 
301 \&\-fdump\-tree\-sra\fR[\fB\-\fR\fIn\fR] 
302 \&\fB\-fdump\-tree\-salias 
303 \&\-fdump\-tree\-fre\fR[\fB\-\fR\fIn\fR] 
304 \&\fB\-fdump\-tree\-vrp\fR[\fB\-\fR\fIn\fR] 
305 \&\fB\-ftree\-vectorizer\-verbose=\fR\fIn\fR 
306 \&\fB\-fdump\-tree\-storeccp\fR[\fB\-\fR\fIn\fR] 
307 \&\fB\-feliminate\-dwarf2\-dups \-feliminate\-unused\-debug\-types 
308 \&\-feliminate\-unused\-debug\-symbols \-fmem\-report \-fprofile\-arcs 
309 \&\-frandom\-seed=\fR\fIstring\fR \fB\-fsched\-verbose=\fR\fIn\fR 
310 \&\fB\-ftest\-coverage  \-ftime\-report \-fvar\-tracking 
311 \&\-g  \-g\fR\fIlevel\fR  \fB\-gcoff \-gdwarf\-2 
312 \&\-ggdb  \-gstabs  \-gstabs+  \-gvms  \-gxcoff  \-gxcoff+ 
313 \&\-p  \-pg  \-print\-file\-name=\fR\fIlibrary\fR  \fB\-print\-libgcc\-file\-name 
314 \&\-print\-multi\-directory  \-print\-multi\-lib 
315 \&\-print\-prog\-name=\fR\fIprogram\fR  \fB\-print\-search\-dirs  \-Q 
316 \&\-save\-temps  \-time\fR
317 .IP "\fIOptimization Options\fR" 4
318 .IX Item "Optimization Options"
319 \&\fB\-falign\-functions=\fR\fIn\fR  \fB\-falign\-jumps=\fR\fIn\fR 
320 \&\fB\-falign\-labels=\fR\fIn\fR  \fB\-falign\-loops=\fR\fIn\fR  
321 \&\fB\-fbounds\-check \-fmudflap \-fmudflapth \-fmudflapir 
322 \&\-fbranch\-probabilities \-fprofile\-values \-fvpt \-fbranch\-target\-load\-optimize 
323 \&\-fbranch\-target\-load\-optimize2 \-fbtr\-bb\-exclusive 
324 \&\-fcaller\-saves  \-fcprop\-registers  \-fcse\-follow\-jumps 
325 \&\-fcse\-skip\-blocks  \-fcx\-limited\-range  \-fdata\-sections 
326 \&\-fdelayed\-branch  \-fdelete\-null\-pointer\-checks \-fearly\-inlining 
327 \&\-fexpensive\-optimizations  \-ffast\-math  \-ffloat\-store 
328 \&\-fforce\-addr  \-ffunction\-sections 
329 \&\-fgcse  \-fgcse\-lm  \-fgcse\-sm  \-fgcse\-las  \-fgcse\-after\-reload 
330 \&\-floop\-optimize \-fcrossjumping  \-fif\-conversion  \-fif\-conversion2 
331 \&\-finline\-functions  \-finline\-functions\-called\-once 
332 \&\-finline\-limit=\fR\fIn\fR  \fB\-fkeep\-inline\-functions 
333 \&\-fkeep\-static\-consts  \-fmerge\-constants  \-fmerge\-all\-constants 
334 \&\-fmodulo\-sched \-fno\-branch\-count\-reg 
335 \&\-fno\-default\-inline  \-fno\-defer\-pop \-floop\-optimize2 \-fmove\-loop\-invariants 
336 \&\-fno\-function\-cse  \-fno\-guess\-branch\-probability 
337 \&\-fno\-inline  \-fno\-math\-errno  \-fno\-peephole  \-fno\-peephole2 
338 \&\-funsafe\-math\-optimizations  \-funsafe\-loop\-optimizations  \-ffinite\-math\-only 
339 \&\-fno\-trapping\-math  \-fno\-zero\-initialized\-in\-bss 
340 \&\-fomit\-frame\-pointer  \-foptimize\-register\-move 
341 \&\-foptimize\-sibling\-calls  \-fprefetch\-loop\-arrays 
342 \&\-fprofile\-generate \-fprofile\-use 
343 \&\-fregmove  \-frename\-registers 
344 \&\-freorder\-blocks  \-freorder\-blocks\-and\-partition \-freorder\-functions 
345 \&\-frerun\-cse\-after\-loop  \-frerun\-loop\-opt 
346 \&\-frounding\-math \-fschedule\-insns  \-fschedule\-insns2 
347 \&\-fno\-sched\-interblock  \-fno\-sched\-spec  \-fsched\-spec\-load 
348 \&\-fsched\-spec\-load\-dangerous  
349 \&\-fsched\-stalled\-insns=\fR\fIn\fR \fB\-fsched\-stalled\-insns\-dep=\fR\fIn\fR 
350 \&\fB\-fsched2\-use\-superblocks 
351 \&\-fsched2\-use\-traces \-freschedule\-modulo\-scheduled\-loops 
352 \&\-fsignaling\-nans \-fsingle\-precision\-constant  
353 \&\-fstack\-protector  \-fstack\-protector\-all 
354 \&\-fstrength\-reduce  \-fstrict\-aliasing  \-ftracer  \-fthread\-jumps 
355 \&\-funroll\-all\-loops  \-funroll\-loops  \-fpeel\-loops 
356 \&\-fsplit\-ivs\-in\-unroller \-funswitch\-loops 
357 \&\-fvariable\-expansion\-in\-unroller 
358 \&\-ftree\-pre  \-ftree\-ccp  \-ftree\-dce \-ftree\-loop\-optimize 
359 \&\-ftree\-loop\-linear \-ftree\-loop\-im \-ftree\-loop\-ivcanon \-fivopts 
360 \&\-ftree\-dominator\-opts \-ftree\-dse \-ftree\-copyrename \-ftree\-sink 
361 \&\-ftree\-ch \-ftree\-sra \-ftree\-ter \-ftree\-lrs \-ftree\-fre \-ftree\-vectorize 
362 \&\-ftree\-vect\-loop\-version \-ftree\-salias \-fweb 
363 \&\-ftree\-copy\-prop \-ftree\-store\-ccp \-ftree\-store\-copy\-prop \-fwhole\-program 
364 \&\-\-param\fR \fIname\fR\fB=\fR\fIvalue\fR
365 \&\fB\-O  \-O0  \-O1  \-O2  \-O3  \-Os\fR
366 .IP "\fIPreprocessor Options\fR" 4
367 .IX Item "Preprocessor Options"
368 \&\fB\-A\fR\fIquestion\fR\fB=\fR\fIanswer\fR 
369 \&\fB\-A\-\fR\fIquestion\fR[\fB=\fR\fIanswer\fR] 
370 \&\fB\-C  \-dD  \-dI  \-dM  \-dN 
371 \&\-D\fR\fImacro\fR[\fB=\fR\fIdefn\fR]  \fB\-E  \-H 
372 \&\-idirafter\fR \fIdir\fR 
373 \&\fB\-include\fR \fIfile\fR  \fB\-imacros\fR \fIfile\fR 
374 \&\fB\-iprefix\fR \fIfile\fR  \fB\-iwithprefix\fR \fIdir\fR 
375 \&\fB\-iwithprefixbefore\fR \fIdir\fR  \fB\-isystem\fR \fIdir\fR 
376 \&\fB\-isysroot\fR \fIdir\fR 
377 \&\fB\-M  \-MM  \-MF  \-MG  \-MP  \-MQ  \-MT  \-nostdinc  
378 \&\-P  \-fworking\-directory  \-remap 
379 \&\-trigraphs  \-undef  \-U\fR\fImacro\fR  \fB\-Wp,\fR\fIoption\fR 
380 \&\fB\-Xpreprocessor\fR \fIoption\fR
381 .IP "\fIAssembler Option\fR" 4
382 .IX Item "Assembler Option"
383 \&\fB\-Wa,\fR\fIoption\fR  \fB\-Xassembler\fR \fIoption\fR
384 .IP "\fILinker Options\fR" 4
385 .IX Item "Linker Options"
386 \&\fIobject-file-name\fR  \fB\-l\fR\fIlibrary\fR 
387 \&\fB\-nostartfiles  \-nodefaultlibs  \-nostdlib \-pie \-rdynamic 
388 \&\-s  \-static  \-static\-libgcc  \-shared  \-shared\-libgcc  \-symbolic 
389 \&\-Wl,\fR\fIoption\fR  \fB\-Xlinker\fR \fIoption\fR 
390 \&\fB\-u\fR \fIsymbol\fR
391 .IP "\fIDirectory Options\fR" 4
392 .IX Item "Directory Options"
393 \&\fB\-B\fR\fIprefix\fR  \fB\-I\fR\fIdir\fR  \fB\-iquote\fR\fIdir\fR  \fB\-L\fR\fIdir\fR
394 \&\fB\-specs=\fR\fIfile\fR  \fB\-I\- \-\-sysroot=\fR\fIdir\fR
395 .IP "\fITarget Options\fR" 4
396 .IX Item "Target Options"
397 \&\fB\-V\fR \fIversion\fR  \fB\-b\fR \fImachine\fR
398 .IP "\fIMachine Dependent Options\fR" 4
399 .IX Item "Machine Dependent Options"
400 \&\fI\s-1ARC\s0 Options\fR
401 \&\fB\-EB  \-EL 
402 \&\-mmangle\-cpu  \-mcpu=\fR\fIcpu\fR  \fB\-mtext=\fR\fItext-section\fR 
403 \&\fB\-mdata=\fR\fIdata-section\fR  \fB\-mrodata=\fR\fIreadonly-data-section\fR
404 .Sp
405 \&\fI\s-1ARM\s0 Options\fR
406 \&\fB\-mapcs\-frame  \-mno\-apcs\-frame 
407 \&\-mabi=\fR\fIname\fR 
408 \&\fB\-mapcs\-stack\-check  \-mno\-apcs\-stack\-check 
409 \&\-mapcs\-float  \-mno\-apcs\-float 
410 \&\-mapcs\-reentrant  \-mno\-apcs\-reentrant 
411 \&\-msched\-prolog  \-mno\-sched\-prolog 
412 \&\-mlittle\-endian  \-mbig\-endian  \-mwords\-little\-endian 
413 \&\-mfloat\-abi=\fR\fIname\fR  \fB\-msoft\-float  \-mhard\-float  \-mfpe 
414 \&\-mthumb\-interwork  \-mno\-thumb\-interwork 
415 \&\-mcpu=\fR\fIname\fR  \fB\-march=\fR\fIname\fR  \fB\-mfpu=\fR\fIname\fR  
416 \&\fB\-mstructure\-size\-boundary=\fR\fIn\fR 
417 \&\fB\-mabort\-on\-noreturn 
418 \&\-mlong\-calls  \-mno\-long\-calls 
419 \&\-msingle\-pic\-base  \-mno\-single\-pic\-base 
420 \&\-mpic\-register=\fR\fIreg\fR 
421 \&\fB\-mnop\-fun\-dllimport 
422 \&\-mcirrus\-fix\-invalid\-insns \-mno\-cirrus\-fix\-invalid\-insns 
423 \&\-mpoke\-function\-name 
424 \&\-mthumb  \-marm 
425 \&\-mtpcs\-frame  \-mtpcs\-leaf\-frame 
426 \&\-mcaller\-super\-interworking  \-mcallee\-super\-interworking 
427 \&\-mtp=\fR\fIname\fR
428 .Sp
429 \&\fI\s-1AVR\s0 Options\fR
430 \&\fB\-mmcu=\fR\fImcu\fR  \fB\-msize  \-minit\-stack=\fR\fIn\fR  \fB\-mno\-interrupts 
431 \&\-mcall\-prologues  \-mno\-tablejump  \-mtiny\-stack  \-mint8\fR
432 .Sp
433 \&\fIBlackfin Options\fR
434 \&\fB\-momit\-leaf\-frame\-pointer \-mno\-omit\-leaf\-frame\-pointer 
435 \&\-mspecld\-anomaly \-mno\-specld\-anomaly \-mcsync\-anomaly \-mno\-csync\-anomaly 
436 \&\-mlow\-64k \-mno\-low64k \-mid\-shared\-library 
437 \&\-mno\-id\-shared\-library \-mshared\-library\-id=\fR\fIn\fR 
438 \&\fB\-mlong\-calls  \-mno\-long\-calls\fR
439 .Sp
440 \&\fI\s-1CRIS\s0 Options\fR
441 \&\fB\-mcpu=\fR\fIcpu\fR  \fB\-march=\fR\fIcpu\fR  \fB\-mtune=\fR\fIcpu\fR 
442 \&\fB\-mmax\-stack\-frame=\fR\fIn\fR  \fB\-melinux\-stacksize=\fR\fIn\fR 
443 \&\fB\-metrax4  \-metrax100  \-mpdebug  \-mcc\-init  \-mno\-side\-effects 
444 \&\-mstack\-align  \-mdata\-align  \-mconst\-align 
445 \&\-m32\-bit  \-m16\-bit  \-m8\-bit  \-mno\-prologue\-epilogue  \-mno\-gotplt 
446 \&\-melf  \-maout  \-melinux  \-mlinux  \-sim  \-sim2 
447 \&\-mmul\-bug\-workaround  \-mno\-mul\-bug\-workaround\fR
448 .Sp
449 \&\fI\s-1CRX\s0 Options\fR
450 \&\fB\-mmac \-mpush\-args\fR
451 .Sp
452 \&\fIDarwin Options\fR
453 \&\fB\-all_load  \-allowable_client  \-arch  \-arch_errors_fatal 
454 \&\-arch_only  \-bind_at_load  \-bundle  \-bundle_loader 
455 \&\-client_name  \-compatibility_version  \-current_version 
456 \&\-dead_strip 
457 \&\-dependency\-file  \-dylib_file  \-dylinker_install_name 
458 \&\-dynamic  \-dynamiclib  \-exported_symbols_list 
459 \&\-filelist  \-flat_namespace  \-force_cpusubtype_ALL 
460 \&\-force_flat_namespace  \-headerpad_max_install_names 
461 \&\-image_base  \-init  \-install_name  \-keep_private_externs 
462 \&\-multi_module  \-multiply_defined  \-multiply_defined_unused 
463 \&\-noall_load   \-no_dead_strip_inits_and_terms 
464 \&\-nofixprebinding \-nomultidefs  \-noprebind  \-noseglinkedit 
465 \&\-pagezero_size  \-prebind  \-prebind_all_twolevel_modules 
466 \&\-private_bundle  \-read_only_relocs  \-sectalign 
467 \&\-sectobjectsymbols  \-whyload  \-seg1addr 
468 \&\-sectcreate  \-sectobjectsymbols  \-sectorder 
469 \&\-segaddr \-segs_read_only_addr \-segs_read_write_addr 
470 \&\-seg_addr_table  \-seg_addr_table_filename  \-seglinkedit 
471 \&\-segprot  \-segs_read_only_addr  \-segs_read_write_addr 
472 \&\-single_module  \-static  \-sub_library  \-sub_umbrella 
473 \&\-twolevel_namespace  \-umbrella  \-undefined 
474 \&\-unexported_symbols_list  \-weak_reference_mismatches 
475 \&\-whatsloaded \-F \-gused \-gfull \-mmacosx\-version\-min=\fR\fIversion\fR 
476 \&\fB\-mone\-byte\-bool\fR
477 .Sp
478 \&\fI\s-1DEC\s0 Alpha Options\fR
479 \&\fB\-mno\-fp\-regs  \-msoft\-float  \-malpha\-as  \-mgas 
480 \&\-mieee  \-mieee\-with\-inexact  \-mieee\-conformant 
481 \&\-mfp\-trap\-mode=\fR\fImode\fR  \fB\-mfp\-rounding\-mode=\fR\fImode\fR 
482 \&\fB\-mtrap\-precision=\fR\fImode\fR  \fB\-mbuild\-constants 
483 \&\-mcpu=\fR\fIcpu-type\fR  \fB\-mtune=\fR\fIcpu-type\fR 
484 \&\fB\-mbwx  \-mmax  \-mfix  \-mcix 
485 \&\-mfloat\-vax  \-mfloat\-ieee 
486 \&\-mexplicit\-relocs  \-msmall\-data  \-mlarge\-data 
487 \&\-msmall\-text  \-mlarge\-text 
488 \&\-mmemory\-latency=\fR\fItime\fR
489 .Sp
490 \&\fI\s-1DEC\s0 Alpha/VMS Options\fR
491 \&\fB\-mvms\-return\-codes\fR
492 .Sp
493 \&\fI\s-1FRV\s0 Options\fR
494 \&\fB\-mgpr\-32  \-mgpr\-64  \-mfpr\-32  \-mfpr\-64 
495 \&\-mhard\-float  \-msoft\-float 
496 \&\-malloc\-cc  \-mfixed\-cc  \-mdword  \-mno\-dword 
497 \&\-mdouble  \-mno\-double 
498 \&\-mmedia  \-mno\-media  \-mmuladd  \-mno\-muladd 
499 \&\-mfdpic  \-minline\-plt \-mgprel\-ro  \-multilib\-library\-pic 
500 \&\-mlinked\-fp  \-mlong\-calls  \-malign\-labels 
501 \&\-mlibrary\-pic  \-macc\-4  \-macc\-8 
502 \&\-mpack  \-mno\-pack  \-mno\-eflags  \-mcond\-move  \-mno\-cond\-move 
503 \&\-moptimize\-membar \-mno\-optimize\-membar 
504 \&\-mscc  \-mno\-scc  \-mcond\-exec  \-mno\-cond\-exec 
505 \&\-mvliw\-branch  \-mno\-vliw\-branch 
506 \&\-mmulti\-cond\-exec  \-mno\-multi\-cond\-exec  \-mnested\-cond\-exec 
507 \&\-mno\-nested\-cond\-exec  \-mtomcat\-stats 
508 \&\-mTLS \-mtls 
509 \&\-mcpu=\fR\fIcpu\fR
510 .Sp
511 \&\fIH8/300 Options\fR
512 \&\fB\-mrelax  \-mh  \-ms  \-mn  \-mint32  \-malign\-300\fR
513 .Sp
514 \&\fI\s-1HPPA\s0 Options\fR
515 \&\fB\-march=\fR\fIarchitecture-type\fR 
516 \&\fB\-mbig\-switch  \-mdisable\-fpregs  \-mdisable\-indexing 
517 \&\-mfast\-indirect\-calls  \-mgas  \-mgnu\-ld   \-mhp\-ld 
518 \&\-mfixed\-range=\fR\fIregister-range\fR 
519 \&\fB\-mjump\-in\-delay \-mlinker\-opt \-mlong\-calls 
520 \&\-mlong\-load\-store  \-mno\-big\-switch  \-mno\-disable\-fpregs 
521 \&\-mno\-disable\-indexing  \-mno\-fast\-indirect\-calls  \-mno\-gas 
522 \&\-mno\-jump\-in\-delay  \-mno\-long\-load\-store 
523 \&\-mno\-portable\-runtime  \-mno\-soft\-float 
524 \&\-mno\-space\-regs  \-msoft\-float  \-mpa\-risc\-1\-0 
525 \&\-mpa\-risc\-1\-1  \-mpa\-risc\-2\-0  \-mportable\-runtime 
526 \&\-mschedule=\fR\fIcpu-type\fR  \fB\-mspace\-regs  \-msio  \-mwsio 
527 \&\-munix=\fR\fIunix-std\fR  \fB\-nolibdld  \-static  \-threads\fR
528 .Sp
529 \&\fIi386 and x86\-64 Options\fR
530 \&\fB\-mtune=\fR\fIcpu-type\fR  \fB\-march=\fR\fIcpu-type\fR 
531 \&\fB\-mfpmath=\fR\fIunit\fR 
532 \&\fB\-masm=\fR\fIdialect\fR  \fB\-mno\-fancy\-math\-387 
533 \&\-mno\-fp\-ret\-in\-387  \-msoft\-float  \-msvr3\-shlib 
534 \&\-mno\-wide\-multiply  \-mrtd  \-malign\-double 
535 \&\-mpreferred\-stack\-boundary=\fR\fInum\fR 
536 \&\fB\-mmmx  \-msse  \-msse2 \-msse3 \-m3dnow 
537 \&\-mthreads  \-mno\-align\-stringops  \-minline\-all\-stringops 
538 \&\-mpush\-args  \-maccumulate\-outgoing\-args  \-m128bit\-long\-double 
539 \&\-m96bit\-long\-double  \-mregparm=\fR\fInum\fR  \fB\-msseregparm 
540 \&\-momit\-leaf\-frame\-pointer  \-mno\-red\-zone \-mno\-tls\-direct\-seg\-refs 
541 \&\-mcmodel=\fR\fIcode-model\fR 
542 \&\fB\-m32  \-m64 \-mlarge\-data\-threshold=\fR\fInum\fR
543 .Sp
544 \&\fI\s-1IA\-64\s0 Options\fR
545 \&\fB\-mbig\-endian  \-mlittle\-endian  \-mgnu\-as  \-mgnu\-ld  \-mno\-pic 
546 \&\-mvolatile\-asm\-stop  \-mregister\-names  \-mno\-sdata 
547 \&\-mconstant\-gp  \-mauto\-pic  \-minline\-float\-divide\-min\-latency 
548 \&\-minline\-float\-divide\-max\-throughput 
549 \&\-minline\-int\-divide\-min\-latency 
550 \&\-minline\-int\-divide\-max\-throughput  
551 \&\-minline\-sqrt\-min\-latency \-minline\-sqrt\-max\-throughput 
552 \&\-mno\-dwarf2\-asm \-mearly\-stop\-bits 
553 \&\-mfixed\-range=\fR\fIregister-range\fR \fB\-mtls\-size=\fR\fItls-size\fR 
554 \&\fB\-mtune=\fR\fIcpu-type\fR \fB\-mt \-pthread \-milp32 \-mlp64\fR
555 .Sp
556 \&\fIM32R/D Options\fR
557 \&\fB\-m32r2 \-m32rx \-m32r 
558 \&\-mdebug 
559 \&\-malign\-loops \-mno\-align\-loops 
560 \&\-missue\-rate=\fR\fInumber\fR 
561 \&\fB\-mbranch\-cost=\fR\fInumber\fR 
562 \&\fB\-mmodel=\fR\fIcode-size-model-type\fR 
563 \&\fB\-msdata=\fR\fIsdata-type\fR 
564 \&\fB\-mno\-flush\-func \-mflush\-func=\fR\fIname\fR 
565 \&\fB\-mno\-flush\-trap \-mflush\-trap=\fR\fInumber\fR 
566 \&\fB\-G\fR \fInum\fR
567 .Sp
568 \&\fIM32C Options\fR
569 \&\fB\-mcpu=\fR\fIcpu\fR \fB\-msim \-memregs=\fR\fInumber\fR
570 .Sp
571 \&\fIM680x0 Options\fR
572 \&\fB\-m68000  \-m68020  \-m68020\-40  \-m68020\-60  \-m68030  \-m68040 
573 \&\-m68060  \-mcpu32  \-m5200  \-m68881  \-mbitfield  \-mc68000  \-mc68020   
574 \&\-mnobitfield  \-mrtd  \-mshort  \-msoft\-float  \-mpcrel 
575 \&\-malign\-int  \-mstrict\-align  \-msep\-data  \-mno\-sep\-data 
576 \&\-mshared\-library\-id=n  \-mid\-shared\-library  \-mno\-id\-shared\-library\fR
577 .Sp
578 \&\fIM68hc1x Options\fR
579 \&\fB\-m6811  \-m6812  \-m68hc11  \-m68hc12   \-m68hcs12 
580 \&\-mauto\-incdec  \-minmax  \-mlong\-calls  \-mshort 
581 \&\-msoft\-reg\-count=\fR\fIcount\fR
582 .Sp
583 \&\fIMCore Options\fR
584 \&\fB\-mhardlit  \-mno\-hardlit  \-mdiv  \-mno\-div  \-mrelax\-immediates 
585 \&\-mno\-relax\-immediates  \-mwide\-bitfields  \-mno\-wide\-bitfields 
586 \&\-m4byte\-functions  \-mno\-4byte\-functions  \-mcallgraph\-data 
587 \&\-mno\-callgraph\-data  \-mslow\-bytes  \-mno\-slow\-bytes  \-mno\-lsim 
588 \&\-mlittle\-endian  \-mbig\-endian  \-m210  \-m340  \-mstack\-increment\fR
589 .Sp
590 \&\fI\s-1MIPS\s0 Options\fR
591 \&\fB\-EL  \-EB  \-march=\fR\fIarch\fR  \fB\-mtune=\fR\fIarch\fR 
592 \&\fB\-mips1  \-mips2  \-mips3  \-mips4  \-mips32  \-mips32r2  \-mips64 
593 \&\-mips16  \-mno\-mips16  \-mabi=\fR\fIabi\fR  \fB\-mabicalls  \-mno\-abicalls 
594 \&\-mxgot  \-mno\-xgot  \-mgp32  \-mgp64  \-mfp32  \-mfp64 
595 \&\-mhard\-float  \-msoft\-float  \-msingle\-float  \-mdouble\-float 
596 \&\-mdsp  \-mpaired\-single  \-mips3d 
597 \&\-mlong64  \-mlong32  \-msym32  \-mno\-sym32 
598 \&\-G\fR\fInum\fR  \fB\-membedded\-data  \-mno\-embedded\-data 
599 \&\-muninit\-const\-in\-rodata  \-mno\-uninit\-const\-in\-rodata 
600 \&\-msplit\-addresses  \-mno\-split\-addresses  
601 \&\-mexplicit\-relocs  \-mno\-explicit\-relocs  
602 \&\-mcheck\-zero\-division  \-mno\-check\-zero\-division 
603 \&\-mdivide\-traps  \-mdivide\-breaks 
604 \&\-mmemcpy  \-mno\-memcpy  \-mlong\-calls  \-mno\-long\-calls 
605 \&\-mmad  \-mno\-mad  \-mfused\-madd  \-mno\-fused\-madd  \-nocpp 
606 \&\-mfix\-r4000  \-mno\-fix\-r4000  \-mfix\-r4400  \-mno\-fix\-r4400 
607 \&\-mfix\-vr4120  \-mno\-fix\-vr4120  \-mfix\-vr4130 
608 \&\-mfix\-sb1  \-mno\-fix\-sb1 
609 \&\-mflush\-func=\fR\fIfunc\fR  \fB\-mno\-flush\-func 
610 \&\-mbranch\-likely  \-mno\-branch\-likely 
611 \&\-mfp\-exceptions \-mno\-fp\-exceptions 
612 \&\-mvr4130\-align \-mno\-vr4130\-align\fR
613 .Sp
614 \&\fI\s-1MMIX\s0 Options\fR
615 \&\fB\-mlibfuncs  \-mno\-libfuncs  \-mepsilon  \-mno\-epsilon  \-mabi=gnu 
616 \&\-mabi=mmixware  \-mzero\-extend  \-mknuthdiv  \-mtoplevel\-symbols 
617 \&\-melf  \-mbranch\-predict  \-mno\-branch\-predict  \-mbase\-addresses 
618 \&\-mno\-base\-addresses  \-msingle\-exit  \-mno\-single\-exit\fR
619 .Sp
620 \&\fI\s-1MN10300\s0 Options\fR
621 \&\fB\-mmult\-bug  \-mno\-mult\-bug 
622 \&\-mam33  \-mno\-am33 
623 \&\-mam33\-2  \-mno\-am33\-2 
624 \&\-mreturn\-pointer\-on\-d0 
625 \&\-mno\-crt0  \-mrelax\fR
626 .Sp
627 \&\fI\s-1MT\s0 Options\fR
628 \&\fB\-mno\-crt0 \-mbacc \-msim 
629 \&\-march=\fR\fIcpu-type\fR\fB \fR
630 .Sp
631 \&\fI\s-1PDP\-11\s0 Options\fR
632 \&\fB\-mfpu  \-msoft\-float  \-mac0  \-mno\-ac0  \-m40  \-m45  \-m10 
633 \&\-mbcopy  \-mbcopy\-builtin  \-mint32  \-mno\-int16 
634 \&\-mint16  \-mno\-int32  \-mfloat32  \-mno\-float64 
635 \&\-mfloat64  \-mno\-float32  \-mabshi  \-mno\-abshi 
636 \&\-mbranch\-expensive  \-mbranch\-cheap 
637 \&\-msplit  \-mno\-split  \-munix\-asm  \-mdec\-asm\fR
638 .Sp
639 \&\fIPowerPC Options\fR
640 See \s-1RS/6000\s0 and PowerPC Options.
641 .Sp
642 \&\fI\s-1RS/6000\s0 and PowerPC Options\fR
643 \&\fB\-mcpu=\fR\fIcpu-type\fR 
644 \&\fB\-mtune=\fR\fIcpu-type\fR 
645 \&\fB\-mpower  \-mno\-power  \-mpower2  \-mno\-power2 
646 \&\-mpowerpc  \-mpowerpc64  \-mno\-powerpc 
647 \&\-maltivec  \-mno\-altivec 
648 \&\-mpowerpc\-gpopt  \-mno\-powerpc\-gpopt 
649 \&\-mpowerpc\-gfxopt  \-mno\-powerpc\-gfxopt 
650 \&\-mmfcrf  \-mno\-mfcrf  \-mpopcntb  \-mno\-popcntb  \-mfprnd  \-mno\-fprnd 
651 \&\-mnew\-mnemonics  \-mold\-mnemonics 
652 \&\-mfull\-toc   \-mminimal\-toc  \-mno\-fp\-in\-toc  \-mno\-sum\-in\-toc 
653 \&\-m64  \-m32  \-mxl\-compat  \-mno\-xl\-compat  \-mpe 
654 \&\-malign\-power  \-malign\-natural 
655 \&\-msoft\-float  \-mhard\-float  \-mmultiple  \-mno\-multiple 
656 \&\-mstring  \-mno\-string  \-mupdate  \-mno\-update 
657 \&\-mfused\-madd  \-mno\-fused\-madd  \-mbit\-align  \-mno\-bit\-align 
658 \&\-mstrict\-align  \-mno\-strict\-align  \-mrelocatable 
659 \&\-mno\-relocatable  \-mrelocatable\-lib  \-mno\-relocatable\-lib 
660 \&\-mtoc  \-mno\-toc  \-mlittle  \-mlittle\-endian  \-mbig  \-mbig\-endian 
661 \&\-mdynamic\-no\-pic  \-maltivec  \-mswdiv 
662 \&\-mprioritize\-restricted\-insns=\fR\fIpriority\fR 
663 \&\fB\-msched\-costly\-dep=\fR\fIdependence_type\fR 
664 \&\fB\-minsert\-sched\-nops=\fR\fIscheme\fR 
665 \&\fB\-mcall\-sysv  \-mcall\-netbsd 
666 \&\-maix\-struct\-return  \-msvr4\-struct\-return 
667 \&\-mabi=\fR\fIabi-type\fR \fB\-msecure\-plt \-mbss\-plt 
668 \&\-misel \-mno\-isel 
669 \&\-misel=yes  \-misel=no 
670 \&\-mspe \-mno\-spe 
671 \&\-mspe=yes  \-mspe=no 
672 \&\-mvrsave \-mno\-vrsave 
673 \&\-mfloat\-gprs=yes  \-mfloat\-gprs=no \-mfloat\-gprs=single \-mfloat\-gprs=double 
674 \&\-mprototype  \-mno\-prototype 
675 \&\-msim  \-mmvme  \-mads  \-myellowknife  \-memb  \-msdata 
676 \&\-msdata=\fR\fIopt\fR  \fB\-mvxworks  \-mwindiss  \-G\fR \fInum\fR  \fB\-pthread\fR
677 .Sp
678 \&\fIS/390 and zSeries Options\fR
679 \&\fB\-mtune=\fR\fIcpu-type\fR  \fB\-march=\fR\fIcpu-type\fR 
680 \&\fB\-mhard\-float  \-msoft\-float \-mlong\-double\-64 \-mlong\-double\-128 
681 \&\-mbackchain  \-mno\-backchain \-mpacked\-stack  \-mno\-packed\-stack 
682 \&\-msmall\-exec  \-mno\-small\-exec  \-mmvcle \-mno\-mvcle 
683 \&\-m64  \-m31  \-mdebug  \-mno\-debug  \-mesa  \-mzarch 
684 \&\-mtpf\-trace \-mno\-tpf\-trace  \-mfused\-madd  \-mno\-fused\-madd 
685 \&\-mwarn\-framesize  \-mwarn\-dynamicstack  \-mstack\-size \-mstack\-guard\fR
686 .Sp
687 \&\fI\s-1SH\s0 Options\fR
688 \&\fB\-m1  \-m2  \-m2e  \-m3  \-m3e 
689 \&\-m4\-nofpu  \-m4\-single\-only  \-m4\-single  \-m4 
690 \&\-m4a\-nofpu \-m4a\-single\-only \-m4a\-single \-m4a \-m4al 
691 \&\-m5\-64media  \-m5\-64media\-nofpu 
692 \&\-m5\-32media  \-m5\-32media\-nofpu 
693 \&\-m5\-compact  \-m5\-compact\-nofpu 
694 \&\-mb  \-ml  \-mdalign  \-mrelax 
695 \&\-mbigtable  \-mfmovd  \-mhitachi \-mrenesas \-mno\-renesas \-mnomacsave 
696 \&\-mieee  \-misize  \-mpadstruct  \-mspace 
697 \&\-mprefergot  \-musermode \-multcost=\fR\fInumber\fR \fB\-mdiv=\fR\fIstrategy\fR 
698 \&\fB\-mdivsi3_libfunc=\fR\fIname\fR  
699 \&\fB\-madjust\-unroll \-mindexed\-addressing \-mgettrcost=\fR\fInumber\fR \fB\-mpt\-fixed 
700  \-minvalid\-symbols\fR
701 .Sp
702 \&\fI\s-1SPARC\s0 Options\fR
703 \&\fB\-mcpu=\fR\fIcpu-type\fR 
704 \&\fB\-mtune=\fR\fIcpu-type\fR 
705 \&\fB\-mcmodel=\fR\fIcode-model\fR 
706 \&\fB\-m32  \-m64  \-mapp\-regs  \-mno\-app\-regs 
707 \&\-mfaster\-structs  \-mno\-faster\-structs 
708 \&\-mfpu  \-mno\-fpu  \-mhard\-float  \-msoft\-float 
709 \&\-mhard\-quad\-float  \-msoft\-quad\-float 
710 \&\-mimpure\-text  \-mno\-impure\-text  \-mlittle\-endian 
711 \&\-mstack\-bias  \-mno\-stack\-bias 
712 \&\-munaligned\-doubles  \-mno\-unaligned\-doubles 
713 \&\-mv8plus  \-mno\-v8plus  \-mvis  \-mno\-vis
714 \&\-threads \-pthreads \-pthread\fR
715 .Sp
716 \&\fISystem V Options\fR
717 \&\fB\-Qy  \-Qn  \-YP,\fR\fIpaths\fR  \fB\-Ym,\fR\fIdir\fR
718 .Sp
719 \&\fITMS320C3x/C4x Options\fR
720 \&\fB\-mcpu=\fR\fIcpu\fR  \fB\-mbig  \-msmall  \-mregparm  \-mmemparm 
721 \&\-mfast\-fix  \-mmpyi  \-mbk  \-mti  \-mdp\-isr\-reload 
722 \&\-mrpts=\fR\fIcount\fR  \fB\-mrptb  \-mdb  \-mloop\-unsigned 
723 \&\-mparallel\-insns  \-mparallel\-mpy  \-mpreserve\-float\fR
724 .Sp
725 \&\fIV850 Options\fR
726 \&\fB\-mlong\-calls  \-mno\-long\-calls  \-mep  \-mno\-ep 
727 \&\-mprolog\-function  \-mno\-prolog\-function  \-mspace 
728 \&\-mtda=\fR\fIn\fR  \fB\-msda=\fR\fIn\fR  \fB\-mzda=\fR\fIn\fR 
729 \&\fB\-mapp\-regs  \-mno\-app\-regs 
730 \&\-mdisable\-callt  \-mno\-disable\-callt 
731 \&\-mv850e1 
732 \&\-mv850e 
733 \&\-mv850  \-mbig\-switch\fR
734 .Sp
735 \&\fI\s-1VAX\s0 Options\fR
736 \&\fB\-mg  \-mgnu  \-munix\fR
737 .Sp
738 \&\fIx86\-64 Options\fR
739 See i386 and x86\-64 Options.
740 .Sp
741 \&\fIXstormy16 Options\fR
742 \&\fB\-msim\fR
743 .Sp
744 \&\fIXtensa Options\fR
745 \&\fB\-mconst16 \-mno\-const16 
746 \&\-mfused\-madd  \-mno\-fused\-madd 
747 \&\-mtext\-section\-literals  \-mno\-text\-section\-literals 
748 \&\-mtarget\-align  \-mno\-target\-align 
749 \&\-mlongcalls  \-mno\-longcalls\fR
750 .Sp
751 \&\fIzSeries Options\fR
752 See S/390 and zSeries Options.
753 .IP "\fICode Generation Options\fR" 4
754 .IX Item "Code Generation Options"
755 \&\fB\-fcall\-saved\-\fR\fIreg\fR  \fB\-fcall\-used\-\fR\fIreg\fR 
756 \&\fB\-ffixed\-\fR\fIreg\fR  \fB\-fexceptions 
757 \&\-fnon\-call\-exceptions  \-funwind\-tables 
758 \&\-fasynchronous\-unwind\-tables 
759 \&\-finhibit\-size\-directive  \-finstrument\-functions 
760 \&\-fno\-common  \-fno\-ident 
761 \&\-fpcc\-struct\-return  \-fpic  \-fPIC \-fpie \-fPIE 
762 \&\-fno\-jump\-tables 
763 \&\-freg\-struct\-return  \-fshared\-data  \-fshort\-enums 
764 \&\-fshort\-double  \-fshort\-wchar 
765 \&\-fverbose\-asm  \-fpack\-struct[=\fR\fIn\fR\fB]  \-fstack\-check 
766 \&\-fstack\-limit\-register=\fR\fIreg\fR  \fB\-fstack\-limit\-symbol=\fR\fIsym\fR 
767 \&\fB\-fargument\-alias  \-fargument\-noalias 
768 \&\-fargument\-noalias\-global  \-fleading\-underscore 
769 \&\-ftls\-model=\fR\fImodel\fR 
770 \&\fB\-ftrapv  \-fwrapv  \-fbounds\-check 
771 \&\-fvisibility\fR
772 .Sh "Options Controlling the Kind of Output"
773 .IX Subsection "Options Controlling the Kind of Output"
774 Compilation can involve up to four stages: preprocessing, compilation
775 proper, assembly and linking, always in that order.  \s-1GCC\s0 is capable of
776 preprocessing and compiling several files either into several
777 assembler input files, or into one assembler input file; then each
778 assembler input file produces an object file, and linking combines all
779 the object files (those newly compiled, and those specified as input)
780 into an executable file.
781 .PP
782 For any given input file, the file name suffix determines what kind of
783 compilation is done:
784 .IP "\fIfile\fR\fB.c\fR" 4
785 .IX Item "file.c"
786 C source code which must be preprocessed.
787 .IP "\fIfile\fR\fB.i\fR" 4
788 .IX Item "file.i"
789 C source code which should not be preprocessed.
790 .IP "\fIfile\fR\fB.ii\fR" 4
791 .IX Item "file.ii"
792 \&\*(C+ source code which should not be preprocessed.
793 .IP "\fIfile\fR\fB.m\fR" 4
794 .IX Item "file.m"
795 Objective-C source code.  Note that you must link with the \fIlibobjc\fR
796 library to make an Objective-C program work.
797 .IP "\fIfile\fR\fB.mi\fR" 4
798 .IX Item "file.mi"
799 Objective-C source code which should not be preprocessed.
800 .IP "\fIfile\fR\fB.mm\fR" 4
801 .IX Item "file.mm"
802 .PD 0
803 .IP "\fIfile\fR\fB.M\fR" 4
804 .IX Item "file.M"
805 .PD
806 Objective\-\*(C+ source code.  Note that you must link with the \fIlibobjc\fR
807 library to make an Objective\-\*(C+ program work.  Note that \fB.M\fR refers
808 to a literal capital M.
809 .IP "\fIfile\fR\fB.mii\fR" 4
810 .IX Item "file.mii"
811 Objective\-\*(C+ source code which should not be preprocessed.
812 .IP "\fIfile\fR\fB.h\fR" 4
813 .IX Item "file.h"
814 C, \*(C+, Objective-C or Objective\-\*(C+ header file to be turned into a
815 precompiled header.
816 .IP "\fIfile\fR\fB.cc\fR" 4
817 .IX Item "file.cc"
818 .PD 0
819 .IP "\fIfile\fR\fB.cp\fR" 4
820 .IX Item "file.cp"
821 .IP "\fIfile\fR\fB.cxx\fR" 4
822 .IX Item "file.cxx"
823 .IP "\fIfile\fR\fB.cpp\fR" 4
824 .IX Item "file.cpp"
825 .IP "\fIfile\fR\fB.CPP\fR" 4
826 .IX Item "file.CPP"
827 .IP "\fIfile\fR\fB.c++\fR" 4
828 .IX Item "file.c++"
829 .IP "\fIfile\fR\fB.C\fR" 4
830 .IX Item "file.C"
831 .PD
832 \&\*(C+ source code which must be preprocessed.  Note that in \fB.cxx\fR,
833 the last two letters must both be literally \fBx\fR.  Likewise,
834 \&\fB.C\fR refers to a literal capital C.
835 .IP "\fIfile\fR\fB.mm\fR" 4
836 .IX Item "file.mm"
837 .PD 0
838 .IP "\fIfile\fR\fB.M\fR" 4
839 .IX Item "file.M"
840 .PD
841 Objective\-\*(C+ source code which must be preprocessed.
842 .IP "\fIfile\fR\fB.mii\fR" 4
843 .IX Item "file.mii"
844 Objective\-\*(C+ source code which should not be preprocessed.
845 .IP "\fIfile\fR\fB.hh\fR" 4
846 .IX Item "file.hh"
847 .PD 0
848 .IP "\fIfile\fR\fB.H\fR" 4
849 .IX Item "file.H"
850 .PD
851 \&\*(C+ header file to be turned into a precompiled header.
852 .IP "\fIfile\fR\fB.f\fR" 4
853 .IX Item "file.f"
854 .PD 0
855 .IP "\fIfile\fR\fB.for\fR" 4
856 .IX Item "file.for"
857 .IP "\fIfile\fR\fB.FOR\fR" 4
858 .IX Item "file.FOR"
859 .PD
860 Fixed form Fortran source code which should not be preprocessed.
861 .IP "\fIfile\fR\fB.F\fR" 4
862 .IX Item "file.F"
863 .PD 0
864 .IP "\fIfile\fR\fB.fpp\fR" 4
865 .IX Item "file.fpp"
866 .IP "\fIfile\fR\fB.FPP\fR" 4
867 .IX Item "file.FPP"
868 .PD
869 Fixed form Fortran source code which must be preprocessed (with the traditional
870 preprocessor).
871 .IP "\fIfile\fR\fB.f90\fR" 4
872 .IX Item "file.f90"
873 .PD 0
874 .IP "\fIfile\fR\fB.f95\fR" 4
875 .IX Item "file.f95"
876 .PD
877 Free form Fortran source code which should not be preprocessed.
878 .IP "\fIfile\fR\fB.F90\fR" 4
879 .IX Item "file.F90"
880 .PD 0
881 .IP "\fIfile\fR\fB.F95\fR" 4
882 .IX Item "file.F95"
883 .PD
884 Free form Fortran source code which must be preprocessed (with the
885 traditional preprocessor).
886 .IP "\fIfile\fR\fB.ads\fR" 4
887 .IX Item "file.ads"
888 Ada source code file which contains a library unit declaration (a
889 declaration of a package, subprogram, or generic, or a generic
890 instantiation), or a library unit renaming declaration (a package,
891 generic, or subprogram renaming declaration).  Such files are also
892 called \fIspecs\fR.
893 .IP "\fIfile\fR\fB.adb\fR" 4
894 .IX Item "file.adb"
895 Ada source code file containing a library unit body (a subprogram or
896 package body).  Such files are also called \fIbodies\fR.
897 .IP "\fIfile\fR\fB.s\fR" 4
898 .IX Item "file.s"
899 Assembler code.
900 .IP "\fIfile\fR\fB.S\fR" 4
901 .IX Item "file.S"
902 Assembler code which must be preprocessed.
903 .IP "\fIother\fR" 4
904 .IX Item "other"
905 An object file to be fed straight into linking.
906 Any file name with no recognized suffix is treated this way.
907 .PP
908 You can specify the input language explicitly with the \fB\-x\fR option:
909 .IP "\fB\-x\fR \fIlanguage\fR" 4
910 .IX Item "-x language"
911 Specify explicitly the \fIlanguage\fR for the following input files
912 (rather than letting the compiler choose a default based on the file
913 name suffix).  This option applies to all following input files until
914 the next \fB\-x\fR option.  Possible values for \fIlanguage\fR are:
915 .Sp
916 .Vb 9
917 \&        c  c-header  c-cpp-output
918 \&        c++  c++-header  c++-cpp-output
919 \&        objective-c  objective-c-header  objective-c-cpp-output
920 \&        objective-c++ objective-c++-header objective-c++-cpp-output
921 \&        assembler  assembler-with-cpp
922 \&        ada
923 \&        f95  f95-cpp-input
924 \&        java
925 \&        treelang
926 .Ve
927 .IP "\fB\-x none\fR" 4
928 .IX Item "-x none"
929 Turn off any specification of a language, so that subsequent files are
930 handled according to their file name suffixes (as they are if \fB\-x\fR
931 has not been used at all).
932 .IP "\fB\-pass\-exit\-codes\fR" 4
933 .IX Item "-pass-exit-codes"
934 Normally the \fBgcc\fR program will exit with the code of 1 if any
935 phase of the compiler returns a non-success return code.  If you specify
936 \&\fB\-pass\-exit\-codes\fR, the \fBgcc\fR program will instead return with
937 numerically highest error produced by any phase that returned an error
938 indication.
939 .PP
940 If you only want some of the stages of compilation, you can use
941 \&\fB\-x\fR (or filename suffixes) to tell \fBgcc\fR where to start, and
942 one of the options \fB\-c\fR, \fB\-S\fR, or \fB\-E\fR to say where
943 \&\fBgcc\fR is to stop.  Note that some combinations (for example,
944 \&\fB\-x cpp-output \-E\fR) instruct \fBgcc\fR to do nothing at all.
945 .IP "\fB\-c\fR" 4
946 .IX Item "-c"
947 Compile or assemble the source files, but do not link.  The linking
948 stage simply is not done.  The ultimate output is in the form of an
949 object file for each source file.
950 .Sp
951 By default, the object file name for a source file is made by replacing
952 the suffix \fB.c\fR, \fB.i\fR, \fB.s\fR, etc., with \fB.o\fR.
953 .Sp
954 Unrecognized input files, not requiring compilation or assembly, are
955 ignored.
956 .IP "\fB\-S\fR" 4
957 .IX Item "-S"
958 Stop after the stage of compilation proper; do not assemble.  The output
959 is in the form of an assembler code file for each non-assembler input
960 file specified.
961 .Sp
962 By default, the assembler file name for a source file is made by
963 replacing the suffix \fB.c\fR, \fB.i\fR, etc., with \fB.s\fR.
964 .Sp
965 Input files that don't require compilation are ignored.
966 .IP "\fB\-E\fR" 4
967 .IX Item "-E"
968 Stop after the preprocessing stage; do not run the compiler proper.  The
969 output is in the form of preprocessed source code, which is sent to the
970 standard output.
971 .Sp
972 Input files which don't require preprocessing are ignored.
973 .IP "\fB\-o\fR \fIfile\fR" 4
974 .IX Item "-o file"
975 Place output in file \fIfile\fR.  This applies regardless to whatever
976 sort of output is being produced, whether it be an executable file,
977 an object file, an assembler file or preprocessed C code.
978 .Sp
979 If \fB\-o\fR is not specified, the default is to put an executable
980 file in \fIa.out\fR, the object file for
981 \&\fI\fIsource\fI.\fIsuffix\fI\fR in \fI\fIsource\fI.o\fR, its
982 assembler file in \fI\fIsource\fI.s\fR, a precompiled header file in
983 \&\fI\fIsource\fI.\fIsuffix\fI.gch\fR, and all preprocessed C source on
984 standard output.
985 .IP "\fB\-v\fR" 4
986 .IX Item "-v"
987 Print (on standard error output) the commands executed to run the stages
988 of compilation.  Also print the version number of the compiler driver
989 program and of the preprocessor and the compiler proper.
990 .IP "\fB\-###\fR" 4
991 .IX Item "-###"
992 Like \fB\-v\fR except the commands are not executed and all command
993 arguments are quoted.  This is useful for shell scripts to capture the
994 driver-generated command lines.
995 .IP "\fB\-pipe\fR" 4
996 .IX Item "-pipe"
997 Use pipes rather than temporary files for communication between the
998 various stages of compilation.  This fails to work on some systems where
999 the assembler is unable to read from a pipe; but the \s-1GNU\s0 assembler has
1000 no trouble.
1001 .IP "\fB\-combine\fR" 4
1002 .IX Item "-combine"
1003 If you are compiling multiple source files, this option tells the driver
1004 to pass all the source files to the compiler at once (for those
1005 languages for which the compiler can handle this).  This will allow
1006 intermodule analysis (\s-1IMA\s0) to be performed by the compiler.  Currently the only
1007 language for which this is supported is C.  If you pass source files for
1008 multiple languages to the driver, using this option, the driver will invoke
1009 the compiler(s) that support \s-1IMA\s0 once each, passing each compiler all the
1010 source files appropriate for it.  For those languages that do not support
1011 \&\s-1IMA\s0 this option will be ignored, and the compiler will be invoked once for
1012 each source file in that language.  If you use this option in conjunction
1013 with \fB\-save\-temps\fR, the compiler will generate multiple
1014 pre-processed files
1015 (one for each source file), but only one (combined) \fI.o\fR or
1016 \&\fI.s\fR file.
1017 .IP "\fB\-\-help\fR" 4
1018 .IX Item "--help"
1019 Print (on the standard output) a description of the command line options
1020 understood by \fBgcc\fR.  If the \fB\-v\fR option is also specified
1021 then \fB\-\-help\fR will also be passed on to the various processes
1022 invoked by \fBgcc\fR, so that they can display the command line options
1023 they accept.  If the \fB\-Wextra\fR option is also specified then command
1024 line options which have no documentation associated with them will also
1025 be displayed.
1026 .IP "\fB\-\-target\-help\fR" 4
1027 .IX Item "--target-help"
1028 Print (on the standard output) a description of target specific command
1029 line options for each tool.
1030 .IP "\fB\-\-version\fR" 4
1031 .IX Item "--version"
1032 Display the version number and copyrights of the invoked \s-1GCC\s0.
1033 .Sh "Compiling \*(C+ Programs"
1034 .IX Subsection "Compiling  Programs"
1035 \&\*(C+ source files conventionally use one of the suffixes \fB.C\fR,
1036 \&\fB.cc\fR, \fB.cpp\fR, \fB.CPP\fR, \fB.c++\fR, \fB.cp\fR, or
1037 \&\fB.cxx\fR; \*(C+ header files often use \fB.hh\fR or \fB.H\fR; and
1038 preprocessed \*(C+ files use the suffix \fB.ii\fR.  \s-1GCC\s0 recognizes
1039 files with these names and compiles them as \*(C+ programs even if you
1040 call the compiler the same way as for compiling C programs (usually
1041 with the name \fBgcc\fR).
1042 .PP
1043 However, \*(C+ programs often require class libraries as well as a
1044 compiler that understands the \*(C+ language\-\-\-and under some
1045 circumstances, you might want to compile programs or header files from
1046 standard input, or otherwise without a suffix that flags them as \*(C+
1047 programs.  You might also like to precompile a C header file with a
1048 \&\fB.h\fR extension to be used in \*(C+ compilations.  \fBg++\fR is a
1049 program that calls \s-1GCC\s0 with the default language set to \*(C+, and
1050 automatically specifies linking against the \*(C+ library.  On many
1051 systems, \fBg++\fR is also installed with the name \fBc++\fR.
1052 .PP
1053 When you compile \*(C+ programs, you may specify many of the same
1054 command-line options that you use for compiling programs in any
1055 language; or command-line options meaningful for C and related
1056 languages; or options that are meaningful only for \*(C+ programs.
1057 .Sh "Options Controlling C Dialect"
1058 .IX Subsection "Options Controlling C Dialect"
1059 The following options control the dialect of C (or languages derived
1060 from C, such as \*(C+, Objective-C and Objective\-\*(C+) that the compiler
1061 accepts:
1062 .IP "\fB\-ansi\fR" 4
1063 .IX Item "-ansi"
1064 In C mode, support all \s-1ISO\s0 C90 programs.  In \*(C+ mode,
1065 remove \s-1GNU\s0 extensions that conflict with \s-1ISO\s0 \*(C+.
1066 .Sp
1067 This turns off certain features of \s-1GCC\s0 that are incompatible with \s-1ISO\s0
1068 C90 (when compiling C code), or of standard \*(C+ (when compiling \*(C+ code),
1069 such as the \f(CW\*(C`asm\*(C'\fR and \f(CW\*(C`typeof\*(C'\fR keywords, and
1070 predefined macros such as \f(CW\*(C`unix\*(C'\fR and \f(CW\*(C`vax\*(C'\fR that identify the
1071 type of system you are using.  It also enables the undesirable and
1072 rarely used \s-1ISO\s0 trigraph feature.  For the C compiler,
1073 it disables recognition of \*(C+ style \fB//\fR comments as well as
1074 the \f(CW\*(C`inline\*(C'\fR keyword.
1075 .Sp
1076 The alternate keywords \f(CW\*(C`_\|_asm_\|_\*(C'\fR, \f(CW\*(C`_\|_extension_\|_\*(C'\fR,
1077 \&\f(CW\*(C`_\|_inline_\|_\*(C'\fR and \f(CW\*(C`_\|_typeof_\|_\*(C'\fR continue to work despite
1078 \&\fB\-ansi\fR.  You would not want to use them in an \s-1ISO\s0 C program, of
1079 course, but it is useful to put them in header files that might be included
1080 in compilations done with \fB\-ansi\fR.  Alternate predefined macros
1081 such as \f(CW\*(C`_\|_unix_\|_\*(C'\fR and \f(CW\*(C`_\|_vax_\|_\*(C'\fR are also available, with or
1082 without \fB\-ansi\fR.
1083 .Sp
1084 The \fB\-ansi\fR option does not cause non-ISO programs to be
1085 rejected gratuitously.  For that, \fB\-pedantic\fR is required in
1086 addition to \fB\-ansi\fR.  
1087 .Sp
1088 The macro \f(CW\*(C`_\|_STRICT_ANSI_\|_\*(C'\fR is predefined when the \fB\-ansi\fR
1089 option is used.  Some header files may notice this macro and refrain
1090 from declaring certain functions or defining certain macros that the
1091 \&\s-1ISO\s0 standard doesn't call for; this is to avoid interfering with any
1092 programs that might use these names for other things.
1093 .Sp
1094 Functions which would normally be built in but do not have semantics
1095 defined by \s-1ISO\s0 C (such as \f(CW\*(C`alloca\*(C'\fR and \f(CW\*(C`ffs\*(C'\fR) are not built-in
1096 functions with \fB\-ansi\fR is used.  
1097 .IP "\fB\-std=\fR" 4
1098 .IX Item "-std="
1099 Determine the language standard.  This option is currently only
1100 supported when compiling C or \*(C+.  A value for this option must be
1101 provided; possible values are
1102 .RS 4
1103 .IP "\fBc89\fR" 4
1104 .IX Item "c89"
1105 .PD 0
1106 .IP "\fBiso9899:1990\fR" 4
1107 .IX Item "iso9899:1990"
1108 .PD
1109 \&\s-1ISO\s0 C90 (same as \fB\-ansi\fR).
1110 .IP "\fBiso9899:199409\fR" 4
1111 .IX Item "iso9899:199409"
1112 \&\s-1ISO\s0 C90 as modified in amendment 1.
1113 .IP "\fBc99\fR" 4
1114 .IX Item "c99"
1115 .PD 0
1116 .IP "\fBc9x\fR" 4
1117 .IX Item "c9x"
1118 .IP "\fBiso9899:1999\fR" 4
1119 .IX Item "iso9899:1999"
1120 .IP "\fBiso9899:199x\fR" 4
1121 .IX Item "iso9899:199x"
1122 .PD
1123 \&\s-1ISO\s0 C99.  Note that this standard is not yet fully supported; see
1124 <\fBhttp://gcc.gnu.org/gcc\-4.1/c99status.html\fR> for more information.  The
1125 names \fBc9x\fR and \fBiso9899:199x\fR are deprecated.
1126 .IP "\fBgnu89\fR" 4
1127 .IX Item "gnu89"
1128 Default, \s-1ISO\s0 C90 plus \s-1GNU\s0 extensions (including some C99 features).
1129 .IP "\fBgnu99\fR" 4
1130 .IX Item "gnu99"
1131 .PD 0
1132 .IP "\fBgnu9x\fR" 4
1133 .IX Item "gnu9x"
1134 .PD
1135 \&\s-1ISO\s0 C99 plus \s-1GNU\s0 extensions.  When \s-1ISO\s0 C99 is fully implemented in \s-1GCC\s0,
1136 this will become the default.  The name \fBgnu9x\fR is deprecated.
1137 .IP "\fBc++98\fR" 4
1138 .IX Item "c++98"
1139 The 1998 \s-1ISO\s0 \*(C+ standard plus amendments.
1140 .IP "\fBgnu++98\fR" 4
1141 .IX Item "gnu++98"
1142 The same as \fB\-std=c++98\fR plus \s-1GNU\s0 extensions.  This is the
1143 default for \*(C+ code.
1144 .RE
1145 .RS 4
1146 .Sp
1147 Even when this option is not specified, you can still use some of the
1148 features of newer standards in so far as they do not conflict with
1149 previous C standards.  For example, you may use \f(CW\*(C`_\|_restrict_\|_\*(C'\fR even
1150 when \fB\-std=c99\fR is not specified.
1151 .Sp
1152 The \fB\-std\fR options specifying some version of \s-1ISO\s0 C have the same
1153 effects as \fB\-ansi\fR, except that features that were not in \s-1ISO\s0 C90
1154 but are in the specified version (for example, \fB//\fR comments and
1155 the \f(CW\*(C`inline\*(C'\fR keyword in \s-1ISO\s0 C99) are not disabled.
1156 .RE
1157 .IP "\fB\-aux\-info\fR \fIfilename\fR" 4
1158 .IX Item "-aux-info filename"
1159 Output to the given filename prototyped declarations for all functions
1160 declared and/or defined in a translation unit, including those in header
1161 files.  This option is silently ignored in any language other than C.
1162 .Sp
1163 Besides declarations, the file indicates, in comments, the origin of
1164 each declaration (source file and line), whether the declaration was
1165 implicit, prototyped or unprototyped (\fBI\fR, \fBN\fR for new or
1166 \&\fBO\fR for old, respectively, in the first character after the line
1167 number and the colon), and whether it came from a declaration or a
1168 definition (\fBC\fR or \fBF\fR, respectively, in the following
1169 character).  In the case of function definitions, a K&R\-style list of
1170 arguments followed by their declarations is also provided, inside
1171 comments, after the declaration.
1172 .IP "\fB\-fno\-asm\fR" 4
1173 .IX Item "-fno-asm"
1174 Do not recognize \f(CW\*(C`asm\*(C'\fR, \f(CW\*(C`inline\*(C'\fR or \f(CW\*(C`typeof\*(C'\fR as a
1175 keyword, so that code can use these words as identifiers.  You can use
1176 the keywords \f(CW\*(C`_\|_asm_\|_\*(C'\fR, \f(CW\*(C`_\|_inline_\|_\*(C'\fR and \f(CW\*(C`_\|_typeof_\|_\*(C'\fR
1177 instead.  \fB\-ansi\fR implies \fB\-fno\-asm\fR.
1178 .Sp
1179 In \*(C+, this switch only affects the \f(CW\*(C`typeof\*(C'\fR keyword, since
1180 \&\f(CW\*(C`asm\*(C'\fR and \f(CW\*(C`inline\*(C'\fR are standard keywords.  You may want to
1181 use the \fB\-fno\-gnu\-keywords\fR flag instead, which has the same
1182 effect.  In C99 mode (\fB\-std=c99\fR or \fB\-std=gnu99\fR), this
1183 switch only affects the \f(CW\*(C`asm\*(C'\fR and \f(CW\*(C`typeof\*(C'\fR keywords, since
1184 \&\f(CW\*(C`inline\*(C'\fR is a standard keyword in \s-1ISO\s0 C99.
1185 .IP "\fB\-fno\-builtin\fR" 4
1186 .IX Item "-fno-builtin"
1187 .PD 0
1188 .IP "\fB\-fno\-builtin\-\fR\fIfunction\fR" 4
1189 .IX Item "-fno-builtin-function"
1190 .PD
1191 Don't recognize built-in functions that do not begin with
1192 \&\fB_\|_builtin_\fR as prefix.  
1193 .Sp
1194 \&\s-1GCC\s0 normally generates special code to handle certain built-in functions
1195 more efficiently; for instance, calls to \f(CW\*(C`alloca\*(C'\fR may become single
1196 instructions that adjust the stack directly, and calls to \f(CW\*(C`memcpy\*(C'\fR
1197 may become inline copy loops.  The resulting code is often both smaller
1198 and faster, but since the function calls no longer appear as such, you
1199 cannot set a breakpoint on those calls, nor can you change the behavior
1200 of the functions by linking with a different library.  In addition,
1201 when a function is recognized as a built-in function, \s-1GCC\s0 may use
1202 information about that function to warn about problems with calls to
1203 that function, or to generate more efficient code, even if the
1204 resulting code still contains calls to that function.  For example,
1205 warnings are given with \fB\-Wformat\fR for bad calls to
1206 \&\f(CW\*(C`printf\*(C'\fR, when \f(CW\*(C`printf\*(C'\fR is built in, and \f(CW\*(C`strlen\*(C'\fR is
1207 known not to modify global memory.
1208 .Sp
1209 With the \fB\-fno\-builtin\-\fR\fIfunction\fR option
1210 only the built-in function \fIfunction\fR is
1211 disabled.  \fIfunction\fR must not begin with \fB_\|_builtin_\fR.  If a
1212 function is named this is not built-in in this version of \s-1GCC\s0, this
1213 option is ignored.  There is no corresponding
1214 \&\fB\-fbuiltin\-\fR\fIfunction\fR option; if you wish to enable
1215 built-in functions selectively when using \fB\-fno\-builtin\fR or
1216 \&\fB\-ffreestanding\fR, you may define macros such as:
1217 .Sp
1218 .Vb 2
1219 \&        #define abs(n)          __builtin_abs ((n))
1220 \&        #define strcpy(d, s)    __builtin_strcpy ((d), (s))
1221 .Ve
1222 .IP "\fB\-fhosted\fR" 4
1223 .IX Item "-fhosted"
1224 Assert that compilation takes place in a hosted environment.  This implies
1225 \&\fB\-fbuiltin\fR.  A hosted environment is one in which the
1226 entire standard library is available, and in which \f(CW\*(C`main\*(C'\fR has a return
1227 type of \f(CW\*(C`int\*(C'\fR.  Examples are nearly everything except a kernel.
1228 This is equivalent to \fB\-fno\-freestanding\fR.
1229 .IP "\fB\-ffreestanding\fR" 4
1230 .IX Item "-ffreestanding"
1231 Assert that compilation takes place in a freestanding environment.  This
1232 implies \fB\-fno\-builtin\fR.  A freestanding environment
1233 is one in which the standard library may not exist, and program startup may
1234 not necessarily be at \f(CW\*(C`main\*(C'\fR.  The most obvious example is an \s-1OS\s0 kernel.
1235 This is equivalent to \fB\-fno\-hosted\fR.
1236 .IP "\fB\-fms\-extensions\fR" 4
1237 .IX Item "-fms-extensions"
1238 Accept some non-standard constructs used in Microsoft header files.
1239 .Sp
1240 Some cases of unnamed fields in structures and unions are only
1241 accepted with this option.  
1242 .IP "\fB\-trigraphs\fR" 4
1243 .IX Item "-trigraphs"
1244 Support \s-1ISO\s0 C trigraphs.  The \fB\-ansi\fR option (and \fB\-std\fR
1245 options for strict \s-1ISO\s0 C conformance) implies \fB\-trigraphs\fR.
1246 .IP "\fB\-no\-integrated\-cpp\fR" 4
1247 .IX Item "-no-integrated-cpp"
1248 Performs a compilation in two passes: preprocessing and compiling.  This
1249 option allows a user supplied \*(L"cc1\*(R", \*(L"cc1plus\*(R", or \*(L"cc1obj\*(R" via the
1250 \&\fB\-B\fR option.  The user supplied compilation step can then add in
1251 an additional preprocessing step after normal preprocessing but before
1252 compiling.  The default is to use the integrated cpp (internal cpp)
1253 .Sp
1254 The semantics of this option will change if \*(L"cc1\*(R", \*(L"cc1plus\*(R", and
1255 \&\*(L"cc1obj\*(R" are merged.
1256 .IP "\fB\-traditional\fR" 4
1257 .IX Item "-traditional"
1258 .PD 0
1259 .IP "\fB\-traditional\-cpp\fR" 4
1260 .IX Item "-traditional-cpp"
1261 .PD
1262 Formerly, these options caused \s-1GCC\s0 to attempt to emulate a pre-standard
1263 C compiler.  They are now only supported with the \fB\-E\fR switch.
1264 The preprocessor continues to support a pre-standard mode.  See the \s-1GNU\s0
1265 \&\s-1CPP\s0 manual for details.
1266 .IP "\fB\-fcond\-mismatch\fR" 4
1267 .IX Item "-fcond-mismatch"
1268 Allow conditional expressions with mismatched types in the second and
1269 third arguments.  The value of such an expression is void.  This option
1270 is not supported for \*(C+.
1271 .IP "\fB\-funsigned\-char\fR" 4
1272 .IX Item "-funsigned-char"
1273 Let the type \f(CW\*(C`char\*(C'\fR be unsigned, like \f(CW\*(C`unsigned char\*(C'\fR.
1274 .Sp
1275 Each kind of machine has a default for what \f(CW\*(C`char\*(C'\fR should
1276 be.  It is either like \f(CW\*(C`unsigned char\*(C'\fR by default or like
1277 \&\f(CW\*(C`signed char\*(C'\fR by default.
1278 .Sp
1279 Ideally, a portable program should always use \f(CW\*(C`signed char\*(C'\fR or
1280 \&\f(CW\*(C`unsigned char\*(C'\fR when it depends on the signedness of an object.
1281 But many programs have been written to use plain \f(CW\*(C`char\*(C'\fR and
1282 expect it to be signed, or expect it to be unsigned, depending on the
1283 machines they were written for.  This option, and its inverse, let you
1284 make such a program work with the opposite default.
1285 .Sp
1286 The type \f(CW\*(C`char\*(C'\fR is always a distinct type from each of
1287 \&\f(CW\*(C`signed char\*(C'\fR or \f(CW\*(C`unsigned char\*(C'\fR, even though its behavior
1288 is always just like one of those two.
1289 .IP "\fB\-fsigned\-char\fR" 4
1290 .IX Item "-fsigned-char"
1291 Let the type \f(CW\*(C`char\*(C'\fR be signed, like \f(CW\*(C`signed char\*(C'\fR.
1292 .Sp
1293 Note that this is equivalent to \fB\-fno\-unsigned\-char\fR, which is
1294 the negative form of \fB\-funsigned\-char\fR.  Likewise, the option
1295 \&\fB\-fno\-signed\-char\fR is equivalent to \fB\-funsigned\-char\fR.
1296 .IP "\fB\-fsigned\-bitfields\fR" 4
1297 .IX Item "-fsigned-bitfields"
1298 .PD 0
1299 .IP "\fB\-funsigned\-bitfields\fR" 4
1300 .IX Item "-funsigned-bitfields"
1301 .IP "\fB\-fno\-signed\-bitfields\fR" 4
1302 .IX Item "-fno-signed-bitfields"
1303 .IP "\fB\-fno\-unsigned\-bitfields\fR" 4
1304 .IX Item "-fno-unsigned-bitfields"
1305 .PD
1306 These options control whether a bit-field is signed or unsigned, when the
1307 declaration does not use either \f(CW\*(C`signed\*(C'\fR or \f(CW\*(C`unsigned\*(C'\fR.  By
1308 default, such a bit-field is signed, because this is consistent: the
1309 basic integer types such as \f(CW\*(C`int\*(C'\fR are signed types.
1310 .Sh "Options Controlling \*(C+ Dialect"
1311 .IX Subsection "Options Controlling  Dialect"
1312 This section describes the command-line options that are only meaningful
1313 for \*(C+ programs; but you can also use most of the \s-1GNU\s0 compiler options
1314 regardless of what language your program is in.  For example, you
1315 might compile a file \f(CW\*(C`firstClass.C\*(C'\fR like this:
1316 .PP
1317 .Vb 1
1318 \&        g++ -g -frepo -O -c firstClass.C
1319 .Ve
1320 .PP
1321 In this example, only \fB\-frepo\fR is an option meant
1322 only for \*(C+ programs; you can use the other options with any
1323 language supported by \s-1GCC\s0.
1324 .PP
1325 Here is a list of options that are \fIonly\fR for compiling \*(C+ programs:
1326 .IP "\fB\-fabi\-version=\fR\fIn\fR" 4
1327 .IX Item "-fabi-version=n"
1328 Use version \fIn\fR of the \*(C+ \s-1ABI\s0.  Version 2 is the version of the
1329 \&\*(C+ \s-1ABI\s0 that first appeared in G++ 3.4.  Version 1 is the version of
1330 the \*(C+ \s-1ABI\s0 that first appeared in G++ 3.2.  Version 0 will always be
1331 the version that conforms most closely to the \*(C+ \s-1ABI\s0 specification.
1332 Therefore, the \s-1ABI\s0 obtained using version 0 will change as \s-1ABI\s0 bugs
1333 are fixed.
1334 .Sp
1335 The default is version 2.
1336 .IP "\fB\-fno\-access\-control\fR" 4
1337 .IX Item "-fno-access-control"
1338 Turn off all access checking.  This switch is mainly useful for working
1339 around bugs in the access control code.
1340 .IP "\fB\-fcheck\-new\fR" 4
1341 .IX Item "-fcheck-new"
1342 Check that the pointer returned by \f(CW\*(C`operator new\*(C'\fR is non-null
1343 before attempting to modify the storage allocated.  This check is
1344 normally unnecessary because the \*(C+ standard specifies that
1345 \&\f(CW\*(C`operator new\*(C'\fR will only return \f(CW0\fR if it is declared
1346 \&\fB\f(BIthrow()\fB\fR, in which case the compiler will always check the
1347 return value even without this option.  In all other cases, when
1348 \&\f(CW\*(C`operator new\*(C'\fR has a non-empty exception specification, memory
1349 exhaustion is signalled by throwing \f(CW\*(C`std::bad_alloc\*(C'\fR.  See also
1350 \&\fBnew (nothrow)\fR.
1351 .IP "\fB\-fconserve\-space\fR" 4
1352 .IX Item "-fconserve-space"
1353 Put uninitialized or runtime-initialized global variables into the
1354 common segment, as C does.  This saves space in the executable at the
1355 cost of not diagnosing duplicate definitions.  If you compile with this
1356 flag and your program mysteriously crashes after \f(CW\*(C`main()\*(C'\fR has
1357 completed, you may have an object that is being destroyed twice because
1358 two definitions were merged.
1359 .Sp
1360 This option is no longer useful on most targets, now that support has
1361 been added for putting variables into \s-1BSS\s0 without making them common.
1362 .IP "\fB\-ffriend\-injection\fR" 4
1363 .IX Item "-ffriend-injection"
1364 Inject friend functions into the enclosing namespace, so that they are
1365 visible outside the scope of the class in which they are declared.
1366 Friend functions were documented to work this way in the old Annotated
1367 \&\*(C+ Reference Manual, and versions of G++ before 4.1 always worked
1368 that way.  However, in \s-1ISO\s0 \*(C+ a friend function which is not declared
1369 in an enclosing scope can only be found using argument dependent
1370 lookup.  This option causes friends to be injected as they were in
1371 earlier releases.
1372 .Sp
1373 This option is for compatibility, and may be removed in a future
1374 release of G++.
1375 .IP "\fB\-fno\-const\-strings\fR" 4
1376 .IX Item "-fno-const-strings"
1377 Give string constants type \f(CW\*(C`char *\*(C'\fR instead of type \f(CW\*(C`const
1378 char *\*(C'\fR.  By default, G++ uses type \f(CW\*(C`const char *\*(C'\fR as required by
1379 the standard.  Even if you use \fB\-fno\-const\-strings\fR, you cannot
1380 actually modify the value of a string constant.
1381 .Sp
1382 This option might be removed in a future release of G++.  For maximum
1383 portability, you should structure your code so that it works with
1384 string constants that have type \f(CW\*(C`const char *\*(C'\fR.
1385 .IP "\fB\-fno\-elide\-constructors\fR" 4
1386 .IX Item "-fno-elide-constructors"
1387 The \*(C+ standard allows an implementation to omit creating a temporary
1388 which is only used to initialize another object of the same type.
1389 Specifying this option disables that optimization, and forces G++ to
1390 call the copy constructor in all cases.
1391 .IP "\fB\-fno\-enforce\-eh\-specs\fR" 4
1392 .IX Item "-fno-enforce-eh-specs"
1393 Don't generate code to check for violation of exception specifications
1394 at runtime.  This option violates the \*(C+ standard, but may be useful
1395 for reducing code size in production builds, much like defining
1396 \&\fB\s-1NDEBUG\s0\fR.  This does not give user code permission to throw
1397 exceptions in violation of the exception specifications; the compiler
1398 will still optimize based on the specifications, so throwing an
1399 unexpected exception will result in undefined behavior.
1400 .IP "\fB\-ffor\-scope\fR" 4
1401 .IX Item "-ffor-scope"
1402 .PD 0
1403 .IP "\fB\-fno\-for\-scope\fR" 4
1404 .IX Item "-fno-for-scope"
1405 .PD
1406 If \fB\-ffor\-scope\fR is specified, the scope of variables declared in
1407 a \fIfor-init-statement\fR is limited to the \fBfor\fR loop itself,
1408 as specified by the \*(C+ standard.
1409 If \fB\-fno\-for\-scope\fR is specified, the scope of variables declared in
1410 a \fIfor-init-statement\fR extends to the end of the enclosing scope,
1411 as was the case in old versions of G++, and other (traditional)
1412 implementations of \*(C+.
1413 .Sp
1414 The default if neither flag is given to follow the standard,
1415 but to allow and give a warning for old-style code that would
1416 otherwise be invalid, or have different behavior.
1417 .IP "\fB\-fno\-gnu\-keywords\fR" 4
1418 .IX Item "-fno-gnu-keywords"
1419 Do not recognize \f(CW\*(C`typeof\*(C'\fR as a keyword, so that code can use this
1420 word as an identifier.  You can use the keyword \f(CW\*(C`_\|_typeof_\|_\*(C'\fR instead.
1421 \&\fB\-ansi\fR implies \fB\-fno\-gnu\-keywords\fR.
1422 .IP "\fB\-fno\-implicit\-templates\fR" 4
1423 .IX Item "-fno-implicit-templates"
1424 Never emit code for non-inline templates which are instantiated
1425 implicitly (i.e. by use); only emit code for explicit instantiations.
1426 .IP "\fB\-fno\-implicit\-inline\-templates\fR" 4
1427 .IX Item "-fno-implicit-inline-templates"
1428 Don't emit code for implicit instantiations of inline templates, either.
1429 The default is to handle inlines differently so that compiles with and
1430 without optimization will need the same set of explicit instantiations.
1431 .IP "\fB\-fno\-implement\-inlines\fR" 4
1432 .IX Item "-fno-implement-inlines"
1433 To save space, do not emit out-of-line copies of inline functions
1434 controlled by \fB#pragma implementation\fR.  This will cause linker
1435 errors if these functions are not inlined everywhere they are called.
1436 .IP "\fB\-fms\-extensions\fR" 4
1437 .IX Item "-fms-extensions"
1438 Disable pedantic warnings about constructs used in \s-1MFC\s0, such as implicit
1439 int and getting a pointer to member function via non-standard syntax.
1440 .IP "\fB\-fno\-nonansi\-builtins\fR" 4
1441 .IX Item "-fno-nonansi-builtins"
1442 Disable built-in declarations of functions that are not mandated by
1443 \&\s-1ANSI/ISO\s0 C.  These include \f(CW\*(C`ffs\*(C'\fR, \f(CW\*(C`alloca\*(C'\fR, \f(CW\*(C`_exit\*(C'\fR,
1444 \&\f(CW\*(C`index\*(C'\fR, \f(CW\*(C`bzero\*(C'\fR, \f(CW\*(C`conjf\*(C'\fR, and other related functions.
1445 .IP "\fB\-fno\-operator\-names\fR" 4
1446 .IX Item "-fno-operator-names"
1447 Do not treat the operator name keywords \f(CW\*(C`and\*(C'\fR, \f(CW\*(C`bitand\*(C'\fR,
1448 \&\f(CW\*(C`bitor\*(C'\fR, \f(CW\*(C`compl\*(C'\fR, \f(CW\*(C`not\*(C'\fR, \f(CW\*(C`or\*(C'\fR and \f(CW\*(C`xor\*(C'\fR as
1449 synonyms as keywords.
1450 .IP "\fB\-fno\-optional\-diags\fR" 4
1451 .IX Item "-fno-optional-diags"
1452 Disable diagnostics that the standard says a compiler does not need to
1453 issue.  Currently, the only such diagnostic issued by G++ is the one for
1454 a name having multiple meanings within a class.
1455 .IP "\fB\-fpermissive\fR" 4
1456 .IX Item "-fpermissive"
1457 Downgrade some diagnostics about nonconformant code from errors to
1458 warnings.  Thus, using \fB\-fpermissive\fR will allow some
1459 nonconforming code to compile.
1460 .IP "\fB\-frepo\fR" 4
1461 .IX Item "-frepo"
1462 Enable automatic template instantiation at link time.  This option also
1463 implies \fB\-fno\-implicit\-templates\fR.  
1464 .IP "\fB\-fno\-rtti\fR" 4
1465 .IX Item "-fno-rtti"
1466 Disable generation of information about every class with virtual
1467 functions for use by the \*(C+ runtime type identification features
1468 (\fBdynamic_cast\fR and \fBtypeid\fR).  If you don't use those parts
1469 of the language, you can save some space by using this flag.  Note that
1470 exception handling uses the same information, but it will generate it as
1471 needed.
1472 .IP "\fB\-fstats\fR" 4
1473 .IX Item "-fstats"
1474 Emit statistics about front-end processing at the end of the compilation.
1475 This information is generally only useful to the G++ development team.
1476 .IP "\fB\-ftemplate\-depth\-\fR\fIn\fR" 4
1477 .IX Item "-ftemplate-depth-n"
1478 Set the maximum instantiation depth for template classes to \fIn\fR.
1479 A limit on the template instantiation depth is needed to detect
1480 endless recursions during template class instantiation.  \s-1ANSI/ISO\s0 \*(C+
1481 conforming programs must not rely on a maximum depth greater than 17.
1482 .IP "\fB\-fno\-threadsafe\-statics\fR" 4
1483 .IX Item "-fno-threadsafe-statics"
1484 Do not emit the extra code to use the routines specified in the \*(C+
1485 \&\s-1ABI\s0 for thread-safe initialization of local statics.  You can use this
1486 option to reduce code size slightly in code that doesn't need to be
1487 thread\-safe.
1488 .IP "\fB\-fuse\-cxa\-atexit\fR" 4
1489 .IX Item "-fuse-cxa-atexit"
1490 Register destructors for objects with static storage duration with the
1491 \&\f(CW\*(C`_\|_cxa_atexit\*(C'\fR function rather than the \f(CW\*(C`atexit\*(C'\fR function.
1492 This option is required for fully standards-compliant handling of static
1493 destructors, but will only work if your C library supports
1494 \&\f(CW\*(C`_\|_cxa_atexit\*(C'\fR.
1495 .IP "\fB\-fvisibility\-inlines\-hidden\fR" 4
1496 .IX Item "-fvisibility-inlines-hidden"
1497 Causes all inlined methods to be marked with
1498 \&\f(CW\*(C`_\|_attribute_\|_ ((visibility ("hidden")))\*(C'\fR so that they do not
1499 appear in the export table of a \s-1DSO\s0 and do not require a \s-1PLT\s0 indirection
1500 when used within the \s-1DSO\s0.  Enabling this option can have a dramatic effect
1501 on load and link times of a \s-1DSO\s0 as it massively reduces the size of the
1502 dynamic export table when the library makes heavy use of templates.  While
1503 it can cause bloating through duplication of code within each \s-1DSO\s0 where
1504 it is used, often the wastage is less than the considerable space occupied
1505 by a long symbol name in the export table which is typical when using
1506 templates and namespaces.  For even more savings, combine with the
1507 \&\fB\-fvisibility=hidden\fR switch.
1508 .IP "\fB\-fno\-weak\fR" 4
1509 .IX Item "-fno-weak"
1510 Do not use weak symbol support, even if it is provided by the linker.
1511 By default, G++ will use weak symbols if they are available.  This
1512 option exists only for testing, and should not be used by end\-users;
1513 it will result in inferior code and has no benefits.  This option may
1514 be removed in a future release of G++.
1515 .IP "\fB\-nostdinc++\fR" 4
1516 .IX Item "-nostdinc++"
1517 Do not search for header files in the standard directories specific to
1518 \&\*(C+, but do still search the other standard directories.  (This option
1519 is used when building the \*(C+ library.)
1520 .PP
1521 In addition, these optimization, warning, and code generation options
1522 have meanings only for \*(C+ programs:
1523 .IP "\fB\-fno\-default\-inline\fR" 4
1524 .IX Item "-fno-default-inline"
1525 Do not assume \fBinline\fR for functions defined inside a class scope.
1526   Note that these
1527 functions will have linkage like inline functions; they just won't be
1528 inlined by default.
1529 .IP "\fB\-Wabi\fR (\*(C+ only)" 4
1530 .IX Item "-Wabi ( only)"
1531 Warn when G++ generates code that is probably not compatible with the
1532 vendor-neutral \*(C+ \s-1ABI\s0.  Although an effort has been made to warn about
1533 all such cases, there are probably some cases that are not warned about,
1534 even though G++ is generating incompatible code.  There may also be
1535 cases where warnings are emitted even though the code that is generated
1536 will be compatible.
1537 .Sp
1538 You should rewrite your code to avoid these warnings if you are
1539 concerned about the fact that code generated by G++ may not be binary
1540 compatible with code generated by other compilers.
1541 .Sp
1542 The known incompatibilities at this point include:
1543 .RS 4
1544 .IP "*" 4
1545 Incorrect handling of tail-padding for bit\-fields.  G++ may attempt to
1546 pack data into the same byte as a base class.  For example:
1547 .Sp
1548 .Vb 2
1549 \&        struct A { virtual void f(); int f1 : 1; };
1550 \&        struct B : public A { int f2 : 1; };
1551 .Ve
1552 .Sp
1553 In this case, G++ will place \f(CW\*(C`B::f2\*(C'\fR into the same byte
1554 as\f(CW\*(C`A::f1\*(C'\fR; other compilers will not.  You can avoid this problem
1555 by explicitly padding \f(CW\*(C`A\*(C'\fR so that its size is a multiple of the
1556 byte size on your platform; that will cause G++ and other compilers to
1557 layout \f(CW\*(C`B\*(C'\fR identically.
1558 .IP "*" 4
1559 Incorrect handling of tail-padding for virtual bases.  G++ does not use
1560 tail padding when laying out virtual bases.  For example:
1561 .Sp
1562 .Vb 3
1563 \&        struct A { virtual void f(); char c1; };
1564 \&        struct B { B(); char c2; };
1565 \&        struct C : public A, public virtual B {};
1566 .Ve
1567 .Sp
1568 In this case, G++ will not place \f(CW\*(C`B\*(C'\fR into the tail-padding for
1569 \&\f(CW\*(C`A\*(C'\fR; other compilers will.  You can avoid this problem by
1570 explicitly padding \f(CW\*(C`A\*(C'\fR so that its size is a multiple of its
1571 alignment (ignoring virtual base classes); that will cause G++ and other
1572 compilers to layout \f(CW\*(C`C\*(C'\fR identically.
1573 .IP "*" 4
1574 Incorrect handling of bit-fields with declared widths greater than that
1575 of their underlying types, when the bit-fields appear in a union.  For
1576 example:
1577 .Sp
1578 .Vb 1
1579 \&        union U { int i : 4096; };
1580 .Ve
1581 .Sp
1582 Assuming that an \f(CW\*(C`int\*(C'\fR does not have 4096 bits, G++ will make the
1583 union too small by the number of bits in an \f(CW\*(C`int\*(C'\fR.
1584 .IP "*" 4
1585 Empty classes can be placed at incorrect offsets.  For example:
1586 .Sp
1587 .Vb 1
1588 \&        struct A {};
1589 .Ve
1590 .Sp
1591 .Vb 4
1592 \&        struct B {
1593 \&          A a;
1594 \&          virtual void f ();
1595 \&        };
1596 .Ve
1597 .Sp
1598 .Vb 1
1599 \&        struct C : public B, public A {};
1600 .Ve
1601 .Sp
1602 G++ will place the \f(CW\*(C`A\*(C'\fR base class of \f(CW\*(C`C\*(C'\fR at a nonzero offset;
1603 it should be placed at offset zero.  G++ mistakenly believes that the
1604 \&\f(CW\*(C`A\*(C'\fR data member of \f(CW\*(C`B\*(C'\fR is already at offset zero.
1605 .IP "*" 4
1606 Names of template functions whose types involve \f(CW\*(C`typename\*(C'\fR or
1607 template template parameters can be mangled incorrectly.
1608 .Sp
1609 .Vb 2
1610 \&        template <typename Q>
1611 \&        void f(typename Q::X) {}
1612 .Ve
1613 .Sp
1614 .Vb 2
1615 \&        template <template <typename> class Q>
1616 \&        void f(typename Q<int>::X) {}
1617 .Ve
1618 .Sp
1619 Instantiations of these templates may be mangled incorrectly.
1620 .RE
1621 .RS 4
1622 .RE
1623 .IP "\fB\-Wctor\-dtor\-privacy\fR (\*(C+ only)" 4
1624 .IX Item "-Wctor-dtor-privacy ( only)"
1625 Warn when a class seems unusable because all the constructors or
1626 destructors in that class are private, and it has neither friends nor
1627 public static member functions.
1628 .IP "\fB\-Wnon\-virtual\-dtor\fR (\*(C+ only)" 4
1629 .IX Item "-Wnon-virtual-dtor ( only)"
1630 Warn when a class appears to be polymorphic, thereby requiring a virtual
1631 destructor, yet it declares a non-virtual one.
1632 This warning is enabled by \fB\-Wall\fR.
1633 .IP "\fB\-Wreorder\fR (\*(C+ only)" 4
1634 .IX Item "-Wreorder ( only)"
1635 Warn when the order of member initializers given in the code does not
1636 match the order in which they must be executed.  For instance:
1637 .Sp
1638 .Vb 5
1639 \&        struct A {
1640 \&          int i;
1641 \&          int j;
1642 \&          A(): j (0), i (1) { }
1643 \&        };
1644 .Ve
1645 .Sp
1646 The compiler will rearrange the member initializers for \fBi\fR
1647 and \fBj\fR to match the declaration order of the members, emitting
1648 a warning to that effect.  This warning is enabled by \fB\-Wall\fR.
1649 .PP
1650 The following \fB\-W...\fR options are not affected by \fB\-Wall\fR.
1651 .IP "\fB\-Weffc++\fR (\*(C+ only)" 4
1652 .IX Item "-Weffc++ ( only)"
1653 Warn about violations of the following style guidelines from Scott Meyers'
1654 \&\fIEffective \*(C+\fR book:
1655 .RS 4
1656 .IP "*" 4
1657 Item 11:  Define a copy constructor and an assignment operator for classes
1658 with dynamically allocated memory.
1659 .IP "*" 4
1660 Item 12:  Prefer initialization to assignment in constructors.
1661 .IP "*" 4
1662 Item 14:  Make destructors virtual in base classes.
1663 .IP "*" 4
1664 Item 15:  Have \f(CW\*(C`operator=\*(C'\fR return a reference to \f(CW*this\fR.
1665 .IP "*" 4
1666 Item 23:  Don't try to return a reference when you must return an object.
1667 .RE
1668 .RS 4
1669 .Sp
1670 Also warn about violations of the following style guidelines from
1671 Scott Meyers' \fIMore Effective \*(C+\fR book:
1672 .IP "*" 4
1673 Item 6:  Distinguish between prefix and postfix forms of increment and
1674 decrement operators.
1675 .IP "*" 4
1676 Item 7:  Never overload \f(CW\*(C`&&\*(C'\fR, \f(CW\*(C`||\*(C'\fR, or \f(CW\*(C`,\*(C'\fR.
1677 .RE
1678 .RS 4
1679 .Sp
1680 When selecting this option, be aware that the standard library
1681 headers do not obey all of these guidelines; use \fBgrep \-v\fR
1682 to filter out those warnings.
1683 .RE
1684 .IP "\fB\-Wno\-deprecated\fR (\*(C+ only)" 4
1685 .IX Item "-Wno-deprecated ( only)"
1686 Do not warn about usage of deprecated features.  
1687 .IP "\fB\-Wstrict\-null\-sentinel\fR (\*(C+ only)" 4
1688 .IX Item "-Wstrict-null-sentinel ( only)"
1689 Warn also about the use of an uncasted \f(CW\*(C`NULL\*(C'\fR as sentinel.  When
1690 compiling only with \s-1GCC\s0 this is a valid sentinel, as \f(CW\*(C`NULL\*(C'\fR is defined
1691 to \f(CW\*(C`_\|_null\*(C'\fR.  Although it is a null pointer constant not a null pointer,
1692 it is guaranteed to of the same size as a pointer.  But this use is
1693 not portable across different compilers.
1694 .IP "\fB\-Wno\-non\-template\-friend\fR (\*(C+ only)" 4
1695 .IX Item "-Wno-non-template-friend ( only)"
1696 Disable warnings when non-templatized friend functions are declared
1697 within a template.  Since the advent of explicit template specification
1698 support in G++, if the name of the friend is an unqualified-id (i.e.,
1699 \&\fBfriend foo(int)\fR), the \*(C+ language specification demands that the
1700 friend declare or define an ordinary, nontemplate function.  (Section
1701 14.5.3).  Before G++ implemented explicit specification, unqualified-ids
1702 could be interpreted as a particular specialization of a templatized
1703 function.  Because this non-conforming behavior is no longer the default
1704 behavior for G++, \fB\-Wnon\-template\-friend\fR allows the compiler to
1705 check existing code for potential trouble spots and is on by default.
1706 This new compiler behavior can be turned off with
1707 \&\fB\-Wno\-non\-template\-friend\fR which keeps the conformant compiler code
1708 but disables the helpful warning.
1709 .IP "\fB\-Wold\-style\-cast\fR (\*(C+ only)" 4
1710 .IX Item "-Wold-style-cast ( only)"
1711 Warn if an old-style (C\-style) cast to a non-void type is used within
1712 a \*(C+ program.  The new-style casts (\fBdynamic_cast\fR,
1713 \&\fBstatic_cast\fR, \fBreinterpret_cast\fR, and \fBconst_cast\fR) are
1714 less vulnerable to unintended effects and much easier to search for.
1715 .IP "\fB\-Woverloaded\-virtual\fR (\*(C+ only)" 4
1716 .IX Item "-Woverloaded-virtual ( only)"
1717 Warn when a function declaration hides virtual functions from a
1718 base class.  For example, in:
1719 .Sp
1720 .Vb 3
1721 \&        struct A {
1722 \&          virtual void f();
1723 \&        };
1724 .Ve
1725 .Sp
1726 .Vb 3
1727 \&        struct B: public A {
1728 \&          void f(int);
1729 \&        };
1730 .Ve
1731 .Sp
1732 the \f(CW\*(C`A\*(C'\fR class version of \f(CW\*(C`f\*(C'\fR is hidden in \f(CW\*(C`B\*(C'\fR, and code
1733 like:
1734 .Sp
1735 .Vb 2
1736 \&        B* b;
1737 \&        b->f();
1738 .Ve
1739 .Sp
1740 will fail to compile.
1741 .IP "\fB\-Wno\-pmf\-conversions\fR (\*(C+ only)" 4
1742 .IX Item "-Wno-pmf-conversions ( only)"
1743 Disable the diagnostic for converting a bound pointer to member function
1744 to a plain pointer.
1745 .IP "\fB\-Wsign\-promo\fR (\*(C+ only)" 4
1746 .IX Item "-Wsign-promo ( only)"
1747 Warn when overload resolution chooses a promotion from unsigned or
1748 enumerated type to a signed type, over a conversion to an unsigned type of
1749 the same size.  Previous versions of G++ would try to preserve
1750 unsignedness, but the standard mandates the current behavior.
1751 .Sp
1752 .Vb 4
1753 \&        struct A {
1754 \&          operator int ();
1755 \&          A& operator = (int);
1756 \&        };
1757 .Ve
1758 .Sp
1759 .Vb 5
1760 \&        main ()
1761 \&        {
1762 \&          A a,b;
1763 \&          a = b;
1764 \&        }
1765 .Ve
1766 .Sp
1767 In this example, G++ will synthesize a default \fBA& operator =
1768 (const A&);\fR, while cfront will use the user-defined \fBoperator =\fR.
1769 .Sh "Options Controlling Objective-C and Objective\-\*(C+ Dialects"
1770 .IX Subsection "Options Controlling Objective-C and Objective- Dialects"
1771 (\s-1NOTE:\s0 This manual does not describe the Objective-C and Objective\-\*(C+
1772 languages themselves.  See 
1773 .PP
1774 This section describes the command-line options that are only meaningful
1775 for Objective-C and Objective\-\*(C+ programs, but you can also use most of
1776 the language-independent \s-1GNU\s0 compiler options.
1777 For example, you might compile a file \f(CW\*(C`some_class.m\*(C'\fR like this:
1778 .PP
1779 .Vb 1
1780 \&        gcc -g -fgnu-runtime -O -c some_class.m
1781 .Ve
1782 .PP
1783 In this example, \fB\-fgnu\-runtime\fR is an option meant only for
1784 Objective-C and Objective\-\*(C+ programs; you can use the other options with
1785 any language supported by \s-1GCC\s0.
1786 .PP
1787 Note that since Objective-C is an extension of the C language, Objective-C
1788 compilations may also use options specific to the C front-end (e.g.,
1789 \&\fB\-Wtraditional\fR).  Similarly, Objective\-\*(C+ compilations may use
1790 \&\*(C+\-specific options (e.g., \fB\-Wabi\fR).
1791 .PP
1792 Here is a list of options that are \fIonly\fR for compiling Objective-C
1793 and Objective\-\*(C+ programs:
1794 .IP "\fB\-fconstant\-string\-class=\fR\fIclass-name\fR" 4
1795 .IX Item "-fconstant-string-class=class-name"
1796 Use \fIclass-name\fR as the name of the class to instantiate for each
1797 literal string specified with the syntax \f(CW\*(C`@"..."\*(C'\fR.  The default
1798 class name is \f(CW\*(C`NXConstantString\*(C'\fR if the \s-1GNU\s0 runtime is being used, and
1799 \&\f(CW\*(C`NSConstantString\*(C'\fR if the NeXT runtime is being used (see below).  The
1800 \&\fB\-fconstant\-cfstrings\fR option, if also present, will override the
1801 \&\fB\-fconstant\-string\-class\fR setting and cause \f(CW\*(C`@"..."\*(C'\fR literals
1802 to be laid out as constant CoreFoundation strings.
1803 .IP "\fB\-fgnu\-runtime\fR" 4
1804 .IX Item "-fgnu-runtime"
1805 Generate object code compatible with the standard \s-1GNU\s0 Objective-C
1806 runtime.  This is the default for most types of systems.
1807 .IP "\fB\-fnext\-runtime\fR" 4
1808 .IX Item "-fnext-runtime"
1809 Generate output compatible with the NeXT runtime.  This is the default
1810 for NeXT-based systems, including Darwin and Mac \s-1OS\s0 X.  The macro
1811 \&\f(CW\*(C`_\|_NEXT_RUNTIME_\|_\*(C'\fR is predefined if (and only if) this option is
1812 used.
1813 .IP "\fB\-fno\-nil\-receivers\fR" 4
1814 .IX Item "-fno-nil-receivers"
1815 Assume that all Objective-C message dispatches (e.g.,
1816 \&\f(CW\*(C`[receiver message:arg]\*(C'\fR) in this translation unit ensure that the receiver
1817 is not \f(CW\*(C`nil\*(C'\fR.  This allows for more efficient entry points in the runtime
1818 to be used.  Currently, this option is only available in conjunction with
1819 the NeXT runtime on Mac \s-1OS\s0 X 10.3 and later.
1820 .IP "\fB\-fobjc\-call\-cxx\-cdtors\fR" 4
1821 .IX Item "-fobjc-call-cxx-cdtors"
1822 For each Objective-C class, check if any of its instance variables is a
1823 \&\*(C+ object with a non-trivial default constructor.  If so, synthesize a
1824 special \f(CW\*(C`\- (id) .cxx_construct\*(C'\fR instance method that will run
1825 non-trivial default constructors on any such instance variables, in order,
1826 and then return \f(CW\*(C`self\*(C'\fR.  Similarly, check if any instance variable
1827 is a \*(C+ object with a non-trivial destructor, and if so, synthesize a
1828 special \f(CW\*(C`\- (void) .cxx_destruct\*(C'\fR method that will run
1829 all such default destructors, in reverse order.
1830 .Sp
1831 The \f(CW\*(C`\- (id) .cxx_construct\*(C'\fR and/or \f(CW\*(C`\- (void) .cxx_destruct\*(C'\fR methods
1832 thusly generated will only operate on instance variables declared in the
1833 current Objective-C class, and not those inherited from superclasses.  It
1834 is the responsibility of the Objective-C runtime to invoke all such methods
1835 in an object's inheritance hierarchy.  The \f(CW\*(C`\- (id) .cxx_construct\*(C'\fR methods
1836 will be invoked by the runtime immediately after a new object
1837 instance is allocated; the \f(CW\*(C`\- (void) .cxx_destruct\*(C'\fR methods will
1838 be invoked immediately before the runtime deallocates an object instance.
1839 .Sp
1840 As of this writing, only the NeXT runtime on Mac \s-1OS\s0 X 10.4 and later has
1841 support for invoking the \f(CW\*(C`\- (id) .cxx_construct\*(C'\fR and
1842 \&\f(CW\*(C`\- (void) .cxx_destruct\*(C'\fR methods.
1843 .IP "\fB\-fobjc\-direct\-dispatch\fR" 4
1844 .IX Item "-fobjc-direct-dispatch"
1845 Allow fast jumps to the message dispatcher.  On Darwin this is
1846 accomplished via the comm page.
1847 .IP "\fB\-fobjc\-exceptions\fR" 4
1848 .IX Item "-fobjc-exceptions"
1849 Enable syntactic support for structured exception handling in Objective\-C,
1850 similar to what is offered by \*(C+ and Java.  Currently, this option is only
1851 available in conjunction with the NeXT runtime on Mac \s-1OS\s0 X 10.3 and later.
1852 .Sp
1853 .Vb 23
1854 \&          @try {
1855 \&            ...
1856 \&               @throw expr;
1857 \&            ...
1858 \&          }
1859 \&          @catch (AnObjCClass *exc) {
1860 \&            ...
1861 \&              @throw expr;
1862 \&            ...
1863 \&              @throw;
1864 \&            ...
1865 \&          }
1866 \&          @catch (AnotherClass *exc) {
1867 \&            ...
1868 \&          }
1869 \&          @catch (id allOthers) {
1870 \&            ...
1871 \&          }
1872 \&          @finally {
1873 \&            ...
1874 \&              @throw expr;
1875 \&            ...
1876 \&          }
1877 .Ve
1878 .Sp
1879 The \f(CW@throw\fR statement may appear anywhere in an Objective-C or
1880 Objective\-\*(C+ program; when used inside of a \f(CW@catch\fR block, the
1881 \&\f(CW@throw\fR may appear without an argument (as shown above), in which case
1882 the object caught by the \f(CW@catch\fR will be rethrown.
1883 .Sp
1884 Note that only (pointers to) Objective-C objects may be thrown and
1885 caught using this scheme.  When an object is thrown, it will be caught
1886 by the nearest \f(CW@catch\fR clause capable of handling objects of that type,
1887 analogously to how \f(CW\*(C`catch\*(C'\fR blocks work in \*(C+ and Java.  A
1888 \&\f(CW\*(C`@catch(id ...)\*(C'\fR clause (as shown above) may also be provided to catch
1889 any and all Objective-C exceptions not caught by previous \f(CW@catch\fR
1890 clauses (if any).
1891 .Sp
1892 The \f(CW@finally\fR clause, if present, will be executed upon exit from the
1893 immediately preceding \f(CW\*(C`@try ... @catch\*(C'\fR section.  This will happen
1894 regardless of whether any exceptions are thrown, caught or rethrown
1895 inside the \f(CW\*(C`@try ... @catch\*(C'\fR section, analogously to the behavior
1896 of the \f(CW\*(C`finally\*(C'\fR clause in Java.
1897 .Sp
1898 There are several caveats to using the new exception mechanism:
1899 .RS 4
1900 .IP "*" 4
1901 Although currently designed to be binary compatible with \f(CW\*(C`NS_HANDLER\*(C'\fR\-style
1902 idioms provided by the \f(CW\*(C`NSException\*(C'\fR class, the new
1903 exceptions can only be used on Mac \s-1OS\s0 X 10.3 (Panther) and later
1904 systems, due to additional functionality needed in the (NeXT) Objective-C
1905 runtime.
1906 .IP "*" 4
1907 As mentioned above, the new exceptions do not support handling
1908 types other than Objective-C objects.   Furthermore, when used from
1909 Objective\-\*(C+, the Objective-C exception model does not interoperate with \*(C+
1910 exceptions at this time.  This means you cannot \f(CW@throw\fR an exception
1911 from Objective-C and \f(CW\*(C`catch\*(C'\fR it in \*(C+, or vice versa
1912 (i.e., \f(CW\*(C`throw ... @catch\*(C'\fR).
1913 .RE
1914 .RS 4
1915 .Sp
1916 The \fB\-fobjc\-exceptions\fR switch also enables the use of synchronization
1917 blocks for thread-safe execution:
1918 .Sp
1919 .Vb 3
1920 \&          @synchronized (ObjCClass *guard) {
1921 \&            ...
1922 \&          }
1923 .Ve
1924 .Sp
1925 Upon entering the \f(CW@synchronized\fR block, a thread of execution shall
1926 first check whether a lock has been placed on the corresponding \f(CW\*(C`guard\*(C'\fR
1927 object by another thread.  If it has, the current thread shall wait until
1928 the other thread relinquishes its lock.  Once \f(CW\*(C`guard\*(C'\fR becomes available,
1929 the current thread will place its own lock on it, execute the code contained in
1930 the \f(CW@synchronized\fR block, and finally relinquish the lock (thereby
1931 making \f(CW\*(C`guard\*(C'\fR available to other threads).
1932 .Sp
1933 Unlike Java, Objective-C does not allow for entire methods to be marked
1934 \&\f(CW@synchronized\fR.  Note that throwing exceptions out of
1935 \&\f(CW@synchronized\fR blocks is allowed, and will cause the guarding object
1936 to be unlocked properly.
1937 .RE
1938 .IP "\fB\-fobjc\-gc\fR" 4
1939 .IX Item "-fobjc-gc"
1940 Enable garbage collection (\s-1GC\s0) in Objective-C and Objective\-\*(C+ programs.
1941 .IP "\fB\-freplace\-objc\-classes\fR" 4
1942 .IX Item "-freplace-objc-classes"
1943 Emit a special marker instructing \fB\f(BIld\fB\|(1)\fR not to statically link in
1944 the resulting object file, and allow \fB\f(BIdyld\fB\|(1)\fR to load it in at
1945 run time instead.  This is used in conjunction with the Fix-and-Continue
1946 debugging mode, where the object file in question may be recompiled and
1947 dynamically reloaded in the course of program execution, without the need
1948 to restart the program itself.  Currently, Fix-and-Continue functionality
1949 is only available in conjunction with the NeXT runtime on Mac \s-1OS\s0 X 10.3
1950 and later.
1951 .IP "\fB\-fzero\-link\fR" 4
1952 .IX Item "-fzero-link"
1953 When compiling for the NeXT runtime, the compiler ordinarily replaces calls
1954 to \f(CW\*(C`objc_getClass("...")\*(C'\fR (when the name of the class is known at
1955 compile time) with static class references that get initialized at load time,
1956 which improves run-time performance.  Specifying the \fB\-fzero\-link\fR flag
1957 suppresses this behavior and causes calls to \f(CW\*(C`objc_getClass("...")\*(C'\fR
1958 to be retained.  This is useful in Zero-Link debugging mode, since it allows
1959 for individual class implementations to be modified during program execution.
1960 .IP "\fB\-gen\-decls\fR" 4
1961 .IX Item "-gen-decls"
1962 Dump interface declarations for all classes seen in the source file to a
1963 file named \fI\fIsourcename\fI.decl\fR.
1964 .IP "\fB\-Wassign\-intercept\fR" 4
1965 .IX Item "-Wassign-intercept"
1966 Warn whenever an Objective-C assignment is being intercepted by the
1967 garbage collector.
1968 .IP "\fB\-Wno\-protocol\fR" 4
1969 .IX Item "-Wno-protocol"
1970 If a class is declared to implement a protocol, a warning is issued for
1971 every method in the protocol that is not implemented by the class.  The
1972 default behavior is to issue a warning for every method not explicitly
1973 implemented in the class, even if a method implementation is inherited
1974 from the superclass.  If you use the \fB\-Wno\-protocol\fR option, then
1975 methods inherited from the superclass are considered to be implemented,
1976 and no warning is issued for them.
1977 .IP "\fB\-Wselector\fR" 4
1978 .IX Item "-Wselector"
1979 Warn if multiple methods of different types for the same selector are
1980 found during compilation.  The check is performed on the list of methods
1981 in the final stage of compilation.  Additionally, a check is performed
1982 for each selector appearing in a \f(CW\*(C`@selector(...)\*(C'\fR
1983 expression, and a corresponding method for that selector has been found
1984 during compilation.  Because these checks scan the method table only at
1985 the end of compilation, these warnings are not produced if the final
1986 stage of compilation is not reached, for example because an error is
1987 found during compilation, or because the \fB\-fsyntax\-only\fR option is
1988 being used.
1989 .IP "\fB\-Wstrict\-selector\-match\fR" 4
1990 .IX Item "-Wstrict-selector-match"
1991 Warn if multiple methods with differing argument and/or return types are
1992 found for a given selector when attempting to send a message using this
1993 selector to a receiver of type \f(CW\*(C`id\*(C'\fR or \f(CW\*(C`Class\*(C'\fR.  When this flag
1994 is off (which is the default behavior), the compiler will omit such warnings
1995 if any differences found are confined to types which share the same size
1996 and alignment.
1997 .IP "\fB\-Wundeclared\-selector\fR" 4
1998 .IX Item "-Wundeclared-selector"
1999 Warn if a \f(CW\*(C`@selector(...)\*(C'\fR expression referring to an
2000 undeclared selector is found.  A selector is considered undeclared if no
2001 method with that name has been declared before the
2002 \&\f(CW\*(C`@selector(...)\*(C'\fR expression, either explicitly in an
2003 \&\f(CW@interface\fR or \f(CW@protocol\fR declaration, or implicitly in
2004 an \f(CW@implementation\fR section.  This option always performs its
2005 checks as soon as a \f(CW\*(C`@selector(...)\*(C'\fR expression is found,
2006 while \fB\-Wselector\fR only performs its checks in the final stage of
2007 compilation.  This also enforces the coding style convention
2008 that methods and selectors must be declared before being used.
2009 .IP "\fB\-print\-objc\-runtime\-info\fR" 4
2010 .IX Item "-print-objc-runtime-info"
2011 Generate C header describing the largest structure that is passed by
2012 value, if any.
2013 .Sh "Options to Control Diagnostic Messages Formatting"
2014 .IX Subsection "Options to Control Diagnostic Messages Formatting"
2015 Traditionally, diagnostic messages have been formatted irrespective of
2016 the output device's aspect (e.g. its width, ...).  The options described
2017 below can be used to control the diagnostic messages formatting
2018 algorithm, e.g. how many characters per line, how often source location
2019 information should be reported.  Right now, only the \*(C+ front end can
2020 honor these options.  However it is expected, in the near future, that
2021 the remaining front ends would be able to digest them correctly.
2022 .IP "\fB\-fmessage\-length=\fR\fIn\fR" 4
2023 .IX Item "-fmessage-length=n"
2024 Try to format error messages so that they fit on lines of about \fIn\fR
2025 characters.  The default is 72 characters for \fBg++\fR and 0 for the rest of
2026 the front ends supported by \s-1GCC\s0.  If \fIn\fR is zero, then no
2027 line-wrapping will be done; each error message will appear on a single
2028 line.
2029 .IP "\fB\-fdiagnostics\-show\-location=once\fR" 4
2030 .IX Item "-fdiagnostics-show-location=once"
2031 Only meaningful in line-wrapping mode.  Instructs the diagnostic messages
2032 reporter to emit \fIonce\fR source location information; that is, in
2033 case the message is too long to fit on a single physical line and has to
2034 be wrapped, the source location won't be emitted (as prefix) again,
2035 over and over, in subsequent continuation lines.  This is the default
2036 behavior.
2037 .IP "\fB\-fdiagnostics\-show\-location=every\-line\fR" 4
2038 .IX Item "-fdiagnostics-show-location=every-line"
2039 Only meaningful in line-wrapping mode.  Instructs the diagnostic
2040 messages reporter to emit the same source location information (as
2041 prefix) for physical lines that result from the process of breaking
2042 a message which is too long to fit on a single line.
2043 .IP "\fB\-fdiagnostics\-show\-options\fR" 4
2044 .IX Item "-fdiagnostics-show-options"
2045 This option instructs the diagnostic machinery to add text to each
2046 diagnostic emitted, which indicates which command line option directly
2047 controls that diagnostic, when such an option is known to the
2048 diagnostic machinery.
2049 .Sh "Options to Request or Suppress Warnings"
2050 .IX Subsection "Options to Request or Suppress Warnings"
2051 Warnings are diagnostic messages that report constructions which
2052 are not inherently erroneous but which are risky or suggest there
2053 may have been an error.
2054 .PP
2055 You can request many specific warnings with options beginning \fB\-W\fR,
2056 for example \fB\-Wimplicit\fR to request warnings on implicit
2057 declarations.  Each of these specific warning options also has a
2058 negative form beginning \fB\-Wno\-\fR to turn off warnings;
2059 for example, \fB\-Wno\-implicit\fR.  This manual lists only one of the
2060 two forms, whichever is not the default.
2061 .PP
2062 The following options control the amount and kinds of warnings produced
2063 by \s-1GCC\s0; for further, language-specific options also refer to
2064 \&\fB\*(C+ Dialect Options\fR and \fBObjective-C and Objective\-\*(C+ Dialect
2065 Options\fR.
2066 .IP "\fB\-fsyntax\-only\fR" 4
2067 .IX Item "-fsyntax-only"
2068 Check the code for syntax errors, but don't do anything beyond that.
2069 .IP "\fB\-pedantic\fR" 4
2070 .IX Item "-pedantic"
2071 Issue all the warnings demanded by strict \s-1ISO\s0 C and \s-1ISO\s0 \*(C+;
2072 reject all programs that use forbidden extensions, and some other
2073 programs that do not follow \s-1ISO\s0 C and \s-1ISO\s0 \*(C+.  For \s-1ISO\s0 C, follows the
2074 version of the \s-1ISO\s0 C standard specified by any \fB\-std\fR option used.
2075 .Sp
2076 Valid \s-1ISO\s0 C and \s-1ISO\s0 \*(C+ programs should compile properly with or without
2077 this option (though a rare few will require \fB\-ansi\fR or a
2078 \&\fB\-std\fR option specifying the required version of \s-1ISO\s0 C).  However,
2079 without this option, certain \s-1GNU\s0 extensions and traditional C and \*(C+
2080 features are supported as well.  With this option, they are rejected.
2081 .Sp
2082 \&\fB\-pedantic\fR does not cause warning messages for use of the
2083 alternate keywords whose names begin and end with \fB_\|_\fR.  Pedantic
2084 warnings are also disabled in the expression that follows
2085 \&\f(CW\*(C`_\|_extension_\|_\*(C'\fR.  However, only system header files should use
2086 these escape routes; application programs should avoid them.
2087 .Sp
2088 Some users try to use \fB\-pedantic\fR to check programs for strict \s-1ISO\s0
2089 C conformance.  They soon find that it does not do quite what they want:
2090 it finds some non-ISO practices, but not all\-\-\-only those for which
2091 \&\s-1ISO\s0 C \fIrequires\fR a diagnostic, and some others for which
2092 diagnostics have been added.
2093 .Sp
2094 A feature to report any failure to conform to \s-1ISO\s0 C might be useful in
2095 some instances, but would require considerable additional work and would
2096 be quite different from \fB\-pedantic\fR.  We don't have plans to
2097 support such a feature in the near future.
2098 .Sp
2099 Where the standard specified with \fB\-std\fR represents a \s-1GNU\s0
2100 extended dialect of C, such as \fBgnu89\fR or \fBgnu99\fR, there is a
2101 corresponding \fIbase standard\fR, the version of \s-1ISO\s0 C on which the \s-1GNU\s0
2102 extended dialect is based.  Warnings from \fB\-pedantic\fR are given
2103 where they are required by the base standard.  (It would not make sense
2104 for such warnings to be given only for features not in the specified \s-1GNU\s0
2105 C dialect, since by definition the \s-1GNU\s0 dialects of C include all
2106 features the compiler supports with the given option, and there would be
2107 nothing to warn about.)
2108 .IP "\fB\-pedantic\-errors\fR" 4
2109 .IX Item "-pedantic-errors"
2110 Like \fB\-pedantic\fR, except that errors are produced rather than
2111 warnings.
2112 .IP "\fB\-w\fR" 4
2113 .IX Item "-w"
2114 Inhibit all warning messages.
2115 .IP "\fB\-Wno\-import\fR" 4
2116 .IX Item "-Wno-import"
2117 Inhibit warning messages about the use of \fB#import\fR.
2118 .IP "\fB\-Wchar\-subscripts\fR" 4
2119 .IX Item "-Wchar-subscripts"
2120 Warn if an array subscript has type \f(CW\*(C`char\*(C'\fR.  This is a common cause
2121 of error, as programmers often forget that this type is signed on some
2122 machines.
2123 This warning is enabled by \fB\-Wall\fR.
2124 .IP "\fB\-Wcomment\fR" 4
2125 .IX Item "-Wcomment"
2126 Warn whenever a comment-start sequence \fB/*\fR appears in a \fB/*\fR
2127 comment, or whenever a Backslash-Newline appears in a \fB//\fR comment.
2128 This warning is enabled by \fB\-Wall\fR.
2129 .IP "\fB\-Wfatal\-errors\fR" 4
2130 .IX Item "-Wfatal-errors"
2131 This option causes the compiler to abort compilation on the first error
2132 occurred rather than trying to keep going and printing further error
2133 messages.
2134 .IP "\fB\-Wformat\fR" 4
2135 .IX Item "-Wformat"
2136 Check calls to \f(CW\*(C`printf\*(C'\fR and \f(CW\*(C`scanf\*(C'\fR, etc., to make sure that
2137 the arguments supplied have types appropriate to the format string
2138 specified, and that the conversions specified in the format string make
2139 sense.  This includes standard functions, and others specified by format
2140 attributes, in the \f(CW\*(C`printf\*(C'\fR,
2141 \&\f(CW\*(C`scanf\*(C'\fR, \f(CW\*(C`strftime\*(C'\fR and \f(CW\*(C`strfmon\*(C'\fR (an X/Open extension,
2142 not in the C standard) families (or other target-specific families).
2143 Which functions are checked without format attributes having been
2144 specified depends on the standard version selected, and such checks of
2145 functions without the attribute specified are disabled by
2146 \&\fB\-ffreestanding\fR or \fB\-fno\-builtin\fR.
2147 .Sp
2148 The formats are checked against the format features supported by \s-1GNU\s0
2149 libc version 2.2.  These include all \s-1ISO\s0 C90 and C99 features, as well
2150 as features from the Single Unix Specification and some \s-1BSD\s0 and \s-1GNU\s0
2151 extensions.  Other library implementations may not support all these
2152 features; \s-1GCC\s0 does not support warning about features that go beyond a
2153 particular library's limitations.  However, if \fB\-pedantic\fR is used
2154 with \fB\-Wformat\fR, warnings will be given about format features not
2155 in the selected standard version (but not for \f(CW\*(C`strfmon\*(C'\fR formats,
2156 since those are not in any version of the C standard).  
2157 .Sp
2158 Since \fB\-Wformat\fR also checks for null format arguments for
2159 several functions, \fB\-Wformat\fR also implies \fB\-Wnonnull\fR.
2160 .Sp
2161 \&\fB\-Wformat\fR is included in \fB\-Wall\fR.  For more control over some
2162 aspects of format checking, the options \fB\-Wformat\-y2k\fR,
2163 \&\fB\-Wno\-format\-extra\-args\fR, \fB\-Wno\-format\-zero\-length\fR,
2164 \&\fB\-Wformat\-nonliteral\fR, \fB\-Wformat\-security\fR, and
2165 \&\fB\-Wformat=2\fR are available, but are not included in \fB\-Wall\fR.
2166 .IP "\fB\-Wformat\-y2k\fR" 4
2167 .IX Item "-Wformat-y2k"
2168 If \fB\-Wformat\fR is specified, also warn about \f(CW\*(C`strftime\*(C'\fR
2169 formats which may yield only a two-digit year.
2170 .IP "\fB\-Wno\-format\-extra\-args\fR" 4
2171 .IX Item "-Wno-format-extra-args"
2172 If \fB\-Wformat\fR is specified, do not warn about excess arguments to a
2173 \&\f(CW\*(C`printf\*(C'\fR or \f(CW\*(C`scanf\*(C'\fR format function.  The C standard specifies
2174 that such arguments are ignored.
2175 .Sp
2176 Where the unused arguments lie between used arguments that are
2177 specified with \fB$\fR operand number specifications, normally
2178 warnings are still given, since the implementation could not know what
2179 type to pass to \f(CW\*(C`va_arg\*(C'\fR to skip the unused arguments.  However,
2180 in the case of \f(CW\*(C`scanf\*(C'\fR formats, this option will suppress the
2181 warning if the unused arguments are all pointers, since the Single
2182 Unix Specification says that such unused arguments are allowed.
2183 .IP "\fB\-Wno\-format\-zero\-length\fR" 4
2184 .IX Item "-Wno-format-zero-length"
2185 If \fB\-Wformat\fR is specified, do not warn about zero-length formats.
2186 The C standard specifies that zero-length formats are allowed.
2187 .IP "\fB\-Wformat\-nonliteral\fR" 4
2188 .IX Item "-Wformat-nonliteral"
2189 If \fB\-Wformat\fR is specified, also warn if the format string is not a
2190 string literal and so cannot be checked, unless the format function
2191 takes its format arguments as a \f(CW\*(C`va_list\*(C'\fR.
2192 .IP "\fB\-Wformat\-security\fR" 4
2193 .IX Item "-Wformat-security"
2194 If \fB\-Wformat\fR is specified, also warn about uses of format
2195 functions that represent possible security problems.  At present, this
2196 warns about calls to \f(CW\*(C`printf\*(C'\fR and \f(CW\*(C`scanf\*(C'\fR functions where the
2197 format string is not a string literal and there are no format arguments,
2198 as in \f(CW\*(C`printf (foo);\*(C'\fR.  This may be a security hole if the format
2199 string came from untrusted input and contains \fB%n\fR.  (This is
2200 currently a subset of what \fB\-Wformat\-nonliteral\fR warns about, but
2201 in future warnings may be added to \fB\-Wformat\-security\fR that are not
2202 included in \fB\-Wformat\-nonliteral\fR.)
2203 .IP "\fB\-Wformat=2\fR" 4
2204 .IX Item "-Wformat=2"
2205 Enable \fB\-Wformat\fR plus format checks not included in
2206 \&\fB\-Wformat\fR.  Currently equivalent to \fB\-Wformat
2207 \&\-Wformat\-nonliteral \-Wformat\-security \-Wformat\-y2k\fR.
2208 .IP "\fB\-Wnonnull\fR" 4
2209 .IX Item "-Wnonnull"
2210 Warn about passing a null pointer for arguments marked as
2211 requiring a non-null value by the \f(CW\*(C`nonnull\*(C'\fR function attribute.
2212 .Sp
2213 \&\fB\-Wnonnull\fR is included in \fB\-Wall\fR and \fB\-Wformat\fR.  It
2214 can be disabled with the \fB\-Wno\-nonnull\fR option.
2215 .IP "\fB\-Winit\-self\fR (C, \*(C+, Objective-C and Objective\-\*(C+ only)" 4
2216 .IX Item "-Winit-self (C, , Objective-C and Objective- only)"
2217 Warn about uninitialized variables which are initialized with themselves.
2218 Note this option can only be used with the \fB\-Wuninitialized\fR option,
2219 which in turn only works with \fB\-O1\fR and above.
2220 .Sp
2221 For example, \s-1GCC\s0 will warn about \f(CW\*(C`i\*(C'\fR being uninitialized in the
2222 following snippet only when \fB\-Winit\-self\fR has been specified:
2223 .Sp
2224 .Vb 5
2225 \&        int f()
2226 \&        {
2227 \&          int i = i;
2228 \&          return i;
2229 \&        }
2230 .Ve
2231 .IP "\fB\-Wimplicit\-int\fR" 4
2232 .IX Item "-Wimplicit-int"
2233 Warn when a declaration does not specify a type.
2234 This warning is enabled by \fB\-Wall\fR.
2235 .IP "\fB\-Wimplicit\-function\-declaration\fR" 4
2236 .IX Item "-Wimplicit-function-declaration"
2237 .PD 0
2238 .IP "\fB\-Werror\-implicit\-function\-declaration\fR" 4
2239 .IX Item "-Werror-implicit-function-declaration"
2240 .PD
2241 Give a warning (or error) whenever a function is used before being
2242 declared.  The form \fB\-Wno\-error\-implicit\-function\-declaration\fR
2243 is not supported.
2244 This warning is enabled by \fB\-Wall\fR (as a warning, not an error).
2245 .IP "\fB\-Wimplicit\fR" 4
2246 .IX Item "-Wimplicit"
2247 Same as \fB\-Wimplicit\-int\fR and \fB\-Wimplicit\-function\-declaration\fR.
2248 This warning is enabled by \fB\-Wall\fR.
2249 .IP "\fB\-Wmain\fR" 4
2250 .IX Item "-Wmain"
2251 Warn if the type of \fBmain\fR is suspicious.  \fBmain\fR should be a
2252 function with external linkage, returning int, taking either zero
2253 arguments, two, or three arguments of appropriate types.
2254 This warning is enabled by \fB\-Wall\fR.
2255 .IP "\fB\-Wmissing\-braces\fR" 4
2256 .IX Item "-Wmissing-braces"
2257 Warn if an aggregate or union initializer is not fully bracketed.  In
2258 the following example, the initializer for \fBa\fR is not fully
2259 bracketed, but that for \fBb\fR is fully bracketed.
2260 .Sp
2261 .Vb 2
2262 \&        int a[2][2] = { 0, 1, 2, 3 };
2263 \&        int b[2][2] = { { 0, 1 }, { 2, 3 } };
2264 .Ve
2265 .Sp
2266 This warning is enabled by \fB\-Wall\fR.
2267 .IP "\fB\-Wmissing\-include\-dirs\fR (C, \*(C+, Objective-C and Objective\-\*(C+ only)" 4
2268 .IX Item "-Wmissing-include-dirs (C, , Objective-C and Objective- only)"
2269 Warn if a user-supplied include directory does not exist.
2270 .IP "\fB\-Wparentheses\fR" 4
2271 .IX Item "-Wparentheses"
2272 Warn if parentheses are omitted in certain contexts, such
2273 as when there is an assignment in a context where a truth value
2274 is expected, or when operators are nested whose precedence people
2275 often get confused about.  Only the warning for an assignment used as
2276 a truth value is supported when compiling \*(C+; the other warnings are
2277 only supported when compiling C.
2278 .Sp
2279 Also warn if a comparison like \fBx<=y<=z\fR appears; this is
2280 equivalent to \fB(x<=y ? 1 : 0) <= z\fR, which is a different
2281 interpretation from that of ordinary mathematical notation.
2282 .Sp
2283 Also warn about constructions where there may be confusion to which
2284 \&\f(CW\*(C`if\*(C'\fR statement an \f(CW\*(C`else\*(C'\fR branch belongs.  Here is an example of
2285 such a case:
2286 .Sp
2287 .Vb 7
2288 \&        {
2289 \&          if (a)
2290 \&            if (b)
2291 \&              foo ();
2292 \&          else
2293 \&            bar ();
2294 \&        }
2295 .Ve
2296 .Sp
2297 In C, every \f(CW\*(C`else\*(C'\fR branch belongs to the innermost possible \f(CW\*(C`if\*(C'\fR
2298 statement, which in this example is \f(CW\*(C`if (b)\*(C'\fR.  This is often not
2299 what the programmer expected, as illustrated in the above example by
2300 indentation the programmer chose.  When there is the potential for this
2301 confusion, \s-1GCC\s0 will issue a warning when this flag is specified.
2302 To eliminate the warning, add explicit braces around the innermost
2303 \&\f(CW\*(C`if\*(C'\fR statement so there is no way the \f(CW\*(C`else\*(C'\fR could belong to
2304 the enclosing \f(CW\*(C`if\*(C'\fR.  The resulting code would look like this:
2305 .Sp
2306 .Vb 9
2307 \&        {
2308 \&          if (a)
2309 \&            {
2310 \&              if (b)
2311 \&                foo ();
2312 \&              else
2313 \&                bar ();
2314 \&            }
2315 \&        }
2316 .Ve
2317 .Sp
2318 This warning is enabled by \fB\-Wall\fR.
2319 .IP "\fB\-Wsequence\-point\fR" 4
2320 .IX Item "-Wsequence-point"
2321 Warn about code that may have undefined semantics because of violations
2322 of sequence point rules in the C standard.
2323 .Sp
2324 The C standard defines the order in which expressions in a C program are
2325 evaluated in terms of \fIsequence points\fR, which represent a partial
2326 ordering between the execution of parts of the program: those executed
2327 before the sequence point, and those executed after it.  These occur
2328 after the evaluation of a full expression (one which is not part of a
2329 larger expression), after the evaluation of the first operand of a
2330 \&\f(CW\*(C`&&\*(C'\fR, \f(CW\*(C`||\*(C'\fR, \f(CW\*(C`? :\*(C'\fR or \f(CW\*(C`,\*(C'\fR (comma) operator, before a
2331 function is called (but after the evaluation of its arguments and the
2332 expression denoting the called function), and in certain other places.
2333 Other than as expressed by the sequence point rules, the order of
2334 evaluation of subexpressions of an expression is not specified.  All
2335 these rules describe only a partial order rather than a total order,
2336 since, for example, if two functions are called within one expression
2337 with no sequence point between them, the order in which the functions
2338 are called is not specified.  However, the standards committee have
2339 ruled that function calls do not overlap.
2340 .Sp
2341 It is not specified when between sequence points modifications to the
2342 values of objects take effect.  Programs whose behavior depends on this
2343 have undefined behavior; the C standard specifies that \*(L"Between the
2344 previous and next sequence point an object shall have its stored value
2345 modified at most once by the evaluation of an expression.  Furthermore,
2346 the prior value shall be read only to determine the value to be
2347 stored.\*(R".  If a program breaks these rules, the results on any
2348 particular implementation are entirely unpredictable.
2349 .Sp
2350 Examples of code with undefined behavior are \f(CW\*(C`a = a++;\*(C'\fR, \f(CW\*(C`a[n]
2351 = b[n++]\*(C'\fR and \f(CW\*(C`a[i++] = i;\*(C'\fR.  Some more complicated cases are not
2352 diagnosed by this option, and it may give an occasional false positive
2353 result, but in general it has been found fairly effective at detecting
2354 this sort of problem in programs.
2355 .Sp
2356 The present implementation of this option only works for C programs.  A
2357 future implementation may also work for \*(C+ programs.
2358 .Sp
2359 The C standard is worded confusingly, therefore there is some debate
2360 over the precise meaning of the sequence point rules in subtle cases.
2361 Links to discussions of the problem, including proposed formal
2362 definitions, may be found on the \s-1GCC\s0 readings page, at
2363 <\fBhttp://gcc.gnu.org/readings.html\fR>.
2364 .Sp
2365 This warning is enabled by \fB\-Wall\fR.
2366 .IP "\fB\-Wreturn\-type\fR" 4
2367 .IX Item "-Wreturn-type"
2368 Warn whenever a function is defined with a return-type that defaults to
2369 \&\f(CW\*(C`int\*(C'\fR.  Also warn about any \f(CW\*(C`return\*(C'\fR statement with no
2370 return-value in a function whose return-type is not \f(CW\*(C`void\*(C'\fR.
2371 .Sp
2372 For C, also warn if the return type of a function has a type qualifier
2373 such as \f(CW\*(C`const\*(C'\fR.  Such a type qualifier has no effect, since the
2374 value returned by a function is not an lvalue.  \s-1ISO\s0 C prohibits
2375 qualified \f(CW\*(C`void\*(C'\fR return types on function definitions, so such
2376 return types always receive a warning even without this option.
2377 .Sp
2378 For \*(C+, a function without return type always produces a diagnostic
2379 message, even when \fB\-Wno\-return\-type\fR is specified.  The only
2380 exceptions are \fBmain\fR and functions defined in system headers.
2381 .Sp
2382 This warning is enabled by \fB\-Wall\fR.
2383 .IP "\fB\-Wswitch\fR" 4
2384 .IX Item "-Wswitch"
2385 Warn whenever a \f(CW\*(C`switch\*(C'\fR statement has an index of enumerated type
2386 and lacks a \f(CW\*(C`case\*(C'\fR for one or more of the named codes of that
2387 enumeration.  (The presence of a \f(CW\*(C`default\*(C'\fR label prevents this
2388 warning.)  \f(CW\*(C`case\*(C'\fR labels outside the enumeration range also
2389 provoke warnings when this option is used.
2390 This warning is enabled by \fB\-Wall\fR.
2391 .IP "\fB\-Wswitch\-default\fR" 4
2392 .IX Item "-Wswitch-default"
2393 Warn whenever a \f(CW\*(C`switch\*(C'\fR statement does not have a \f(CW\*(C`default\*(C'\fR
2394 case.
2395 .IP "\fB\-Wswitch\-enum\fR" 4
2396 .IX Item "-Wswitch-enum"
2397 Warn whenever a \f(CW\*(C`switch\*(C'\fR statement has an index of enumerated type
2398 and lacks a \f(CW\*(C`case\*(C'\fR for one or more of the named codes of that
2399 enumeration.  \f(CW\*(C`case\*(C'\fR labels outside the enumeration range also
2400 provoke warnings when this option is used.
2401 .IP "\fB\-Wtrigraphs\fR" 4
2402 .IX Item "-Wtrigraphs"
2403 Warn if any trigraphs are encountered that might change the meaning of
2404 the program (trigraphs within comments are not warned about).
2405 This warning is enabled by \fB\-Wall\fR.
2406 .IP "\fB\-Wunused\-function\fR" 4
2407 .IX Item "-Wunused-function"
2408 Warn whenever a static function is declared but not defined or a
2409 non-inline static function is unused.
2410 This warning is enabled by \fB\-Wall\fR.
2411 .IP "\fB\-Wunused\-label\fR" 4
2412 .IX Item "-Wunused-label"
2413 Warn whenever a label is declared but not used.
2414 This warning is enabled by \fB\-Wall\fR.
2415 .Sp
2416 To suppress this warning use the \fBunused\fR attribute.
2417 .IP "\fB\-Wunused\-parameter\fR" 4
2418 .IX Item "-Wunused-parameter"
2419 Warn whenever a function parameter is unused aside from its declaration.
2420 .Sp
2421 To suppress this warning use the \fBunused\fR attribute.
2422 .IP "\fB\-Wunused\-variable\fR" 4
2423 .IX Item "-Wunused-variable"
2424 Warn whenever a local variable or non-constant static variable is unused
2425 aside from its declaration.
2426 This warning is enabled by \fB\-Wall\fR.
2427 .Sp
2428 To suppress this warning use the \fBunused\fR attribute.
2429 .IP "\fB\-Wunused\-value\fR" 4
2430 .IX Item "-Wunused-value"
2431 Warn whenever a statement computes a result that is explicitly not used.
2432 This warning is enabled by \fB\-Wall\fR.
2433 .Sp
2434 To suppress this warning cast the expression to \fBvoid\fR.
2435 .IP "\fB\-Wunused\fR" 4
2436 .IX Item "-Wunused"
2437 All the above \fB\-Wunused\fR options combined.
2438 .Sp
2439 In order to get a warning about an unused function parameter, you must
2440 either specify \fB\-Wextra \-Wunused\fR (note that \fB\-Wall\fR implies
2441 \&\fB\-Wunused\fR), or separately specify \fB\-Wunused\-parameter\fR.
2442 .IP "\fB\-Wuninitialized\fR" 4
2443 .IX Item "-Wuninitialized"
2444 Warn if an automatic variable is used without first being initialized or
2445 if a variable may be clobbered by a \f(CW\*(C`setjmp\*(C'\fR call.
2446 .Sp
2447 These warnings are possible only in optimizing compilation,
2448 because they require data flow information that is computed only
2449 when optimizing.  If you don't specify \fB\-O\fR, you simply won't
2450 get these warnings.
2451 .Sp
2452 If you want to warn about code which uses the uninitialized value of the
2453 variable in its own initializer, use the \fB\-Winit\-self\fR option.
2454 .Sp
2455 These warnings occur for individual uninitialized or clobbered
2456 elements of structure, union or array variables as well as for
2457 variables which are uninitialized or clobbered as a whole.  They do
2458 not occur for variables or elements declared \f(CW\*(C`volatile\*(C'\fR.  Because
2459 these warnings depend on optimization, the exact variables or elements
2460 for which there are warnings will depend on the precise optimization
2461 options and version of \s-1GCC\s0 used.
2462 .Sp
2463 Note that there may be no warning about a variable that is used only
2464 to compute a value that itself is never used, because such
2465 computations may be deleted by data flow analysis before the warnings
2466 are printed.
2467 .Sp
2468 These warnings are made optional because \s-1GCC\s0 is not smart
2469 enough to see all the reasons why the code might be correct
2470 despite appearing to have an error.  Here is one example of how
2471 this can happen:
2472 .Sp
2473 .Vb 12
2474 \&        {
2475 \&          int x;
2476 \&          switch (y)
2477 \&            {
2478 \&            case 1: x = 1;
2479 \&              break;
2480 \&            case 2: x = 4;
2481 \&              break;
2482 \&            case 3: x = 5;
2483 \&            }
2484 \&          foo (x);
2485 \&        }
2486 .Ve
2487 .Sp
2488 If the value of \f(CW\*(C`y\*(C'\fR is always 1, 2 or 3, then \f(CW\*(C`x\*(C'\fR is
2489 always initialized, but \s-1GCC\s0 doesn't know this.  Here is
2490 another common case:
2491 .Sp
2492 .Vb 6
2493 \&        {
2494 \&          int save_y;
2495 \&          if (change_y) save_y = y, y = new_y;
2496 \&          ...
2497 \&          if (change_y) y = save_y;
2498 \&        }
2499 .Ve
2500 .Sp
2501 This has no bug because \f(CW\*(C`save_y\*(C'\fR is used only if it is set.
2502 .Sp
2503 This option also warns when a non-volatile automatic variable might be
2504 changed by a call to \f(CW\*(C`longjmp\*(C'\fR.  These warnings as well are possible
2505 only in optimizing compilation.
2506 .Sp
2507 The compiler sees only the calls to \f(CW\*(C`setjmp\*(C'\fR.  It cannot know
2508 where \f(CW\*(C`longjmp\*(C'\fR will be called; in fact, a signal handler could
2509 call it at any point in the code.  As a result, you may get a warning
2510 even when there is in fact no problem because \f(CW\*(C`longjmp\*(C'\fR cannot
2511 in fact be called at the place which would cause a problem.
2512 .Sp
2513 Some spurious warnings can be avoided if you declare all the functions
2514 you use that never return as \f(CW\*(C`noreturn\*(C'\fR.  
2515 .Sp
2516 This warning is enabled by \fB\-Wall\fR.
2517 .IP "\fB\-Wunknown\-pragmas\fR" 4
2518 .IX Item "-Wunknown-pragmas"
2519 Warn when a #pragma directive is encountered which is not understood by
2520 \&\s-1GCC\s0.  If this command line option is used, warnings will even be issued
2521 for unknown pragmas in system header files.  This is not the case if
2522 the warnings were only enabled by the \fB\-Wall\fR command line option.
2523 .IP "\fB\-Wno\-pragmas\fR" 4
2524 .IX Item "-Wno-pragmas"
2525 Do not warn about misuses of pragmas, such as incorrect parameters,
2526 invalid syntax, or conflicts between pragmas.  See also
2527 \&\fB\-Wunknown\-pragmas\fR.
2528 .IP "\fB\-Wstrict\-aliasing\fR" 4
2529 .IX Item "-Wstrict-aliasing"
2530 This option is only active when \fB\-fstrict\-aliasing\fR is active.
2531 It warns about code which might break the strict aliasing rules that the
2532 compiler is using for optimization.  The warning does not catch all
2533 cases, but does attempt to catch the more common pitfalls.  It is
2534 included in \fB\-Wall\fR.
2535 .IP "\fB\-Wstrict\-aliasing=2\fR" 4
2536 .IX Item "-Wstrict-aliasing=2"
2537 This option is only active when \fB\-fstrict\-aliasing\fR is active.
2538 It warns about code which might break the strict aliasing rules that the
2539 compiler is using for optimization.  This warning catches more cases than
2540 \&\fB\-Wstrict\-aliasing\fR, but it will also give a warning for some ambiguous
2541 cases that are safe.
2542 .IP "\fB\-Wall\fR" 4
2543 .IX Item "-Wall"
2544 All of the above \fB\-W\fR options combined.  This enables all the
2545 warnings about constructions that some users consider questionable, and
2546 that are easy to avoid (or modify to prevent the warning), even in
2547 conjunction with macros.  This also enables some language-specific
2548 warnings described in \fB\*(C+ Dialect Options\fR and
2549 \&\fBObjective-C and Objective\-\*(C+ Dialect Options\fR.
2550 .PP
2551 The following \fB\-W...\fR options are not implied by \fB\-Wall\fR.
2552 Some of them warn about constructions that users generally do not
2553 consider questionable, but which occasionally you might wish to check
2554 for; others warn about constructions that are necessary or hard to avoid
2555 in some cases, and there is no simple way to modify the code to suppress
2556 the warning.
2557 .IP "\fB\-Wextra\fR" 4
2558 .IX Item "-Wextra"
2559 (This option used to be called \fB\-W\fR.  The older name is still
2560 supported, but the newer name is more descriptive.)  Print extra warning
2561 messages for these events:
2562 .RS 4
2563 .IP "*" 4
2564 A function can return either with or without a value.  (Falling
2565 off the end of the function body is considered returning without
2566 a value.)  For example, this function would evoke such a
2567 warning:
2568 .Sp
2569 .Vb 5
2570 \&        foo (a)
2571 \&        {
2572 \&          if (a > 0)
2573 \&            return a;
2574 \&        }
2575 .Ve
2576 .IP "*" 4
2577 An expression-statement or the left-hand side of a comma expression
2578 contains no side effects.
2579 To suppress the warning, cast the unused expression to void.
2580 For example, an expression such as \fBx[i,j]\fR will cause a warning,
2581 but \fBx[(void)i,j]\fR will not.
2582 .IP "*" 4
2583 An unsigned value is compared against zero with \fB<\fR or \fB>=\fR.
2584 .IP "*" 4
2585 Storage-class specifiers like \f(CW\*(C`static\*(C'\fR are not the first things in
2586 a declaration.  According to the C Standard, this usage is obsolescent.
2587 .IP "*" 4
2588 If \fB\-Wall\fR or \fB\-Wunused\fR is also specified, warn about unused
2589 arguments.
2590 .IP "*" 4
2591 A comparison between signed and unsigned values could produce an
2592 incorrect result when the signed value is converted to unsigned.
2593 (But don't warn if \fB\-Wno\-sign\-compare\fR is also specified.)
2594 .IP "*" 4
2595 An aggregate has an initializer which does not initialize all members.
2596 This warning can be independently controlled by
2597 \&\fB\-Wmissing\-field\-initializers\fR.
2598 .IP "*" 4
2599 A function parameter is declared without a type specifier in K&R\-style
2600 functions:
2601 .Sp
2602 .Vb 1
2603 \&        void foo(bar) { }
2604 .Ve
2605 .IP "*" 4
2606 An empty body occurs in an \fBif\fR or \fBelse\fR statement.
2607 .IP "*" 4
2608 A pointer is compared against integer zero with \fB<\fR, \fB<=\fR,
2609 \&\fB>\fR, or \fB>=\fR.
2610 .IP "*" 4
2611 A variable might be changed by \fBlongjmp\fR or \fBvfork\fR.
2612 .IP "*" 4
2613 Any of several floating-point events that often indicate errors, such as
2614 overflow, underflow, loss of precision, etc.
2615 .IP "*<(\*(C+ only)>" 4
2616 .IX Item "*<( only)>"
2617 An enumerator and a non-enumerator both appear in a conditional expression.
2618 .IP "*<(\*(C+ only)>" 4
2619 .IX Item "*<( only)>"
2620 A non-static reference or non-static \fBconst\fR member appears in a
2621 class without constructors.
2622 .IP "*<(\*(C+ only)>" 4
2623 .IX Item "*<( only)>"
2624 Ambiguous virtual bases.
2625 .IP "*<(\*(C+ only)>" 4
2626 .IX Item "*<( only)>"
2627 Subscripting an array which has been declared \fBregister\fR.
2628 .IP "*<(\*(C+ only)>" 4
2629 .IX Item "*<( only)>"
2630 Taking the address of a variable which has been declared \fBregister\fR.
2631 .IP "*<(\*(C+ only)>" 4
2632 .IX Item "*<( only)>"
2633 A base class is not initialized in a derived class' copy constructor.
2634 .RE
2635 .RS 4
2636 .RE
2637 .IP "\fB\-Wno\-div\-by\-zero\fR" 4
2638 .IX Item "-Wno-div-by-zero"
2639 Do not warn about compile-time integer division by zero.  Floating point
2640 division by zero is not warned about, as it can be a legitimate way of
2641 obtaining infinities and NaNs.
2642 .IP "\fB\-Wsystem\-headers\fR" 4
2643 .IX Item "-Wsystem-headers"
2644 Print warning messages for constructs found in system header files.
2645 Warnings from system headers are normally suppressed, on the assumption
2646 that they usually do not indicate real problems and would only make the
2647 compiler output harder to read.  Using this command line option tells
2648 \&\s-1GCC\s0 to emit warnings from system headers as if they occurred in user
2649 code.  However, note that using \fB\-Wall\fR in conjunction with this
2650 option will \fInot\fR warn about unknown pragmas in system
2651 headers\-\-\-for that, \fB\-Wunknown\-pragmas\fR must also be used.
2652 .IP "\fB\-Wfloat\-equal\fR" 4
2653 .IX Item "-Wfloat-equal"
2654 Warn if floating point values are used in equality comparisons.
2655 .Sp
2656 The idea behind this is that sometimes it is convenient (for the
2657 programmer) to consider floating-point values as approximations to
2658 infinitely precise real numbers.  If you are doing this, then you need
2659 to compute (by analyzing the code, or in some other way) the maximum or
2660 likely maximum error that the computation introduces, and allow for it
2661 when performing comparisons (and when producing output, but that's a
2662 different problem).  In particular, instead of testing for equality, you
2663 would check to see whether the two values have ranges that overlap; and
2664 this is done with the relational operators, so equality comparisons are
2665 probably mistaken.
2666 .IP "\fB\-Wtraditional\fR (C only)" 4
2667 .IX Item "-Wtraditional (C only)"
2668 Warn about certain constructs that behave differently in traditional and
2669 \&\s-1ISO\s0 C.  Also warn about \s-1ISO\s0 C constructs that have no traditional C
2670 equivalent, and/or problematic constructs which should be avoided.
2671 .RS 4
2672 .IP "*" 4
2673 Macro parameters that appear within string literals in the macro body.
2674 In traditional C macro replacement takes place within string literals,
2675 but does not in \s-1ISO\s0 C.
2676 .IP "*" 4
2677 In traditional C, some preprocessor directives did not exist.
2678 Traditional preprocessors would only consider a line to be a directive
2679 if the \fB#\fR appeared in column 1 on the line.  Therefore
2680 \&\fB\-Wtraditional\fR warns about directives that traditional C
2681 understands but would ignore because the \fB#\fR does not appear as the
2682 first character on the line.  It also suggests you hide directives like
2683 \&\fB#pragma\fR not understood by traditional C by indenting them.  Some
2684 traditional implementations would not recognize \fB#elif\fR, so it
2685 suggests avoiding it altogether.
2686 .IP "*" 4
2687 A function-like macro that appears without arguments.
2688 .IP "*" 4
2689 The unary plus operator.
2690 .IP "*" 4
2691 The \fBU\fR integer constant suffix, or the \fBF\fR or \fBL\fR floating point
2692 constant suffixes.  (Traditional C does support the \fBL\fR suffix on integer
2693 constants.)  Note, these suffixes appear in macros defined in the system
2694 headers of most modern systems, e.g. the \fB_MIN\fR/\fB_MAX\fR macros in \f(CW\*(C`<limits.h>\*(C'\fR.
2695 Use of these macros in user code might normally lead to spurious
2696 warnings, however \s-1GCC\s0's integrated preprocessor has enough context to
2697 avoid warning in these cases.
2698 .IP "*" 4
2699 A function declared external in one block and then used after the end of
2700 the block.
2701 .IP "*" 4
2702 A \f(CW\*(C`switch\*(C'\fR statement has an operand of type \f(CW\*(C`long\*(C'\fR.
2703 .IP "*" 4
2704 A non\-\f(CW\*(C`static\*(C'\fR function declaration follows a \f(CW\*(C`static\*(C'\fR one.
2705 This construct is not accepted by some traditional C compilers.
2706 .IP "*" 4
2707 The \s-1ISO\s0 type of an integer constant has a different width or
2708 signedness from its traditional type.  This warning is only issued if
2709 the base of the constant is ten.  I.e. hexadecimal or octal values, which
2710 typically represent bit patterns, are not warned about.
2711 .IP "*" 4
2712 Usage of \s-1ISO\s0 string concatenation is detected.
2713 .IP "*" 4
2714 Initialization of automatic aggregates.
2715 .IP "*" 4
2716 Identifier conflicts with labels.  Traditional C lacks a separate
2717 namespace for labels.
2718 .IP "*" 4
2719 Initialization of unions.  If the initializer is zero, the warning is
2720 omitted.  This is done under the assumption that the zero initializer in
2721 user code appears conditioned on e.g. \f(CW\*(C`_\|_STDC_\|_\*(C'\fR to avoid missing
2722 initializer warnings and relies on default initialization to zero in the
2723 traditional C case.
2724 .IP "*" 4
2725 Conversions by prototypes between fixed/floating point values and vice
2726 versa.  The absence of these prototypes when compiling with traditional
2727 C would cause serious problems.  This is a subset of the possible
2728 conversion warnings, for the full set use \fB\-Wconversion\fR.
2729 .IP "*" 4
2730 Use of \s-1ISO\s0 C style function definitions.  This warning intentionally is
2731 \&\fInot\fR issued for prototype declarations or variadic functions
2732 because these \s-1ISO\s0 C features will appear in your code when using
2733 libiberty's traditional C compatibility macros, \f(CW\*(C`PARAMS\*(C'\fR and
2734 \&\f(CW\*(C`VPARAMS\*(C'\fR.  This warning is also bypassed for nested functions
2735 because that feature is already a \s-1GCC\s0 extension and thus not relevant to
2736 traditional C compatibility.
2737 .RE
2738 .RS 4
2739 .RE
2740 .IP "\fB\-Wdeclaration\-after\-statement\fR (C only)" 4
2741 .IX Item "-Wdeclaration-after-statement (C only)"
2742 Warn when a declaration is found after a statement in a block.  This
2743 construct, known from \*(C+, was introduced with \s-1ISO\s0 C99 and is by default
2744 allowed in \s-1GCC\s0.  It is not supported by \s-1ISO\s0 C90 and was not supported by
2745 \&\s-1GCC\s0 versions before \s-1GCC\s0 3.0.  
2746 .IP "\fB\-Wundef\fR" 4
2747 .IX Item "-Wundef"
2748 Warn if an undefined identifier is evaluated in an \fB#if\fR directive.
2749 .IP "\fB\-Wno\-endif\-labels\fR" 4
2750 .IX Item "-Wno-endif-labels"
2751 Do not warn whenever an \fB#else\fR or an \fB#endif\fR are followed by text.
2752 .IP "\fB\-Wshadow\fR" 4
2753 .IX Item "-Wshadow"
2754 Warn whenever a local variable shadows another local variable, parameter or
2755 global variable or whenever a built-in function is shadowed.
2756 .IP "\fB\-Wlarger\-than\-\fR\fIlen\fR" 4
2757 .IX Item "-Wlarger-than-len"
2758 Warn whenever an object of larger than \fIlen\fR bytes is defined.
2759 .IP "\fB\-Wunsafe\-loop\-optimizations\fR" 4
2760 .IX Item "-Wunsafe-loop-optimizations"
2761 Warn if the loop cannot be optimized because the compiler could not
2762 assume anything on the bounds of the loop indices.  With
2763 \&\fB\-funsafe\-loop\-optimizations\fR warn if the compiler made
2764 such assumptions.
2765 .IP "\fB\-Wpointer\-arith\fR" 4
2766 .IX Item "-Wpointer-arith"
2767 Warn about anything that depends on the \*(L"size of\*(R" a function type or
2768 of \f(CW\*(C`void\*(C'\fR.  \s-1GNU\s0 C assigns these types a size of 1, for
2769 convenience in calculations with \f(CW\*(C`void *\*(C'\fR pointers and pointers
2770 to functions.
2771 .IP "\fB\-Wbad\-function\-cast\fR (C only)" 4
2772 .IX Item "-Wbad-function-cast (C only)"
2773 Warn whenever a function call is cast to a non-matching type.
2774 For example, warn if \f(CW\*(C`int malloc()\*(C'\fR is cast to \f(CW\*(C`anything *\*(C'\fR.
2775 .IP "\fB\-Wc++\-compat\fR" 4
2776 .IX Item "-Wc++-compat"
2777 Warn about \s-1ISO\s0 C constructs that are outside of the common subset of
2778 \&\s-1ISO\s0 C and \s-1ISO\s0 \*(C+, e.g. request for implicit conversion from
2779 \&\f(CW\*(C`void *\*(C'\fR to a pointer to non\-\f(CW\*(C`void\*(C'\fR type.
2780 .IP "\fB\-Wcast\-qual\fR" 4
2781 .IX Item "-Wcast-qual"
2782 Warn whenever a pointer is cast so as to remove a type qualifier from
2783 the target type.  For example, warn if a \f(CW\*(C`const char *\*(C'\fR is cast
2784 to an ordinary \f(CW\*(C`char *\*(C'\fR.
2785 .IP "\fB\-Wcast\-align\fR" 4
2786 .IX Item "-Wcast-align"
2787 Warn whenever a pointer is cast such that the required alignment of the
2788 target is increased.  For example, warn if a \f(CW\*(C`char *\*(C'\fR is cast to
2789 an \f(CW\*(C`int *\*(C'\fR on machines where integers can only be accessed at
2790 two\- or four-byte boundaries.
2791 .IP "\fB\-Wwrite\-strings\fR" 4
2792 .IX Item "-Wwrite-strings"
2793 When compiling C, give string constants the type \f(CW\*(C`const
2794 char[\f(CIlength\f(CW]\*(C'\fR so that
2795 copying the address of one into a non\-\f(CW\*(C`const\*(C'\fR \f(CW\*(C`char *\*(C'\fR
2796 pointer will get a warning; when compiling \*(C+, warn about the
2797 deprecated conversion from string constants to \f(CW\*(C`char *\*(C'\fR.
2798 These warnings will help you find at
2799 compile time code that can try to write into a string constant, but
2800 only if you have been very careful about using \f(CW\*(C`const\*(C'\fR in
2801 declarations and prototypes.  Otherwise, it will just be a nuisance;
2802 this is why we did not make \fB\-Wall\fR request these warnings.
2803 .IP "\fB\-Wconversion\fR" 4
2804 .IX Item "-Wconversion"
2805 Warn if a prototype causes a type conversion that is different from what
2806 would happen to the same argument in the absence of a prototype.  This
2807 includes conversions of fixed point to floating and vice versa, and
2808 conversions changing the width or signedness of a fixed point argument
2809 except when the same as the default promotion.
2810 .Sp
2811 Also, warn if a negative integer constant expression is implicitly
2812 converted to an unsigned type.  For example, warn about the assignment
2813 \&\f(CW\*(C`x = \-1\*(C'\fR if \f(CW\*(C`x\*(C'\fR is unsigned.  But do not warn about explicit
2814 casts like \f(CW\*(C`(unsigned) \-1\*(C'\fR.
2815 .IP "\fB\-Wsign\-compare\fR" 4
2816 .IX Item "-Wsign-compare"
2817 Warn when a comparison between signed and unsigned values could produce
2818 an incorrect result when the signed value is converted to unsigned.
2819 This warning is also enabled by \fB\-Wextra\fR; to get the other warnings
2820 of \fB\-Wextra\fR without this warning, use \fB\-Wextra \-Wno\-sign\-compare\fR.
2821 .IP "\fB\-Waggregate\-return\fR" 4
2822 .IX Item "-Waggregate-return"
2823 Warn if any functions that return structures or unions are defined or
2824 called.  (In languages where you can return an array, this also elicits
2825 a warning.)
2826 .IP "\fB\-Wno\-attributes\fR" 4
2827 .IX Item "-Wno-attributes"
2828 Do not warn if an unexpected \f(CW\*(C`_\|_attribute_\|_\*(C'\fR is used, such as
2829 unrecognized attributes, function attributes applied to variables,
2830 etc.  This will not stop errors for incorrect use of supported
2831 attributes.
2832 .IP "\fB\-Wstrict\-prototypes\fR (C only)" 4
2833 .IX Item "-Wstrict-prototypes (C only)"
2834 Warn if a function is declared or defined without specifying the
2835 argument types.  (An old-style function definition is permitted without
2836 a warning if preceded by a declaration which specifies the argument
2837 types.)
2838 .IP "\fB\-Wold\-style\-definition\fR (C only)" 4
2839 .IX Item "-Wold-style-definition (C only)"
2840 Warn if an old-style function definition is used.  A warning is given
2841 even if there is a previous prototype.
2842 .IP "\fB\-Wmissing\-prototypes\fR (C only)" 4
2843 .IX Item "-Wmissing-prototypes (C only)"
2844 Warn if a global function is defined without a previous prototype
2845 declaration.  This warning is issued even if the definition itself
2846 provides a prototype.  The aim is to detect global functions that fail
2847 to be declared in header files.
2848 .IP "\fB\-Wmissing\-declarations\fR (C only)" 4
2849 .IX Item "-Wmissing-declarations (C only)"
2850 Warn if a global function is defined without a previous declaration.
2851 Do so even if the definition itself provides a prototype.
2852 Use this option to detect global functions that are not declared in
2853 header files.
2854 .IP "\fB\-Wmissing\-field\-initializers\fR" 4
2855 .IX Item "-Wmissing-field-initializers"
2856 Warn if a structure's initializer has some fields missing.  For
2857 example, the following code would cause such a warning, because
2858 \&\f(CW\*(C`x.h\*(C'\fR is implicitly zero:
2859 .Sp
2860 .Vb 2
2861 \&        struct s { int f, g, h; };
2862 \&        struct s x = { 3, 4 };
2863 .Ve
2864 .Sp
2865 This option does not warn about designated initializers, so the following
2866 modification would not trigger a warning:
2867 .Sp
2868 .Vb 2
2869 \&        struct s { int f, g, h; };
2870 \&        struct s x = { .f = 3, .g = 4 };
2871 .Ve
2872 .Sp
2873 This warning is included in \fB\-Wextra\fR.  To get other \fB\-Wextra\fR
2874 warnings without this one, use \fB\-Wextra \-Wno\-missing\-field\-initializers\fR.
2875 .IP "\fB\-Wmissing\-noreturn\fR" 4
2876 .IX Item "-Wmissing-noreturn"
2877 Warn about functions which might be candidates for attribute \f(CW\*(C`noreturn\*(C'\fR.
2878 Note these are only possible candidates, not absolute ones.  Care should
2879 be taken to manually verify functions actually do not ever return before
2880 adding the \f(CW\*(C`noreturn\*(C'\fR attribute, otherwise subtle code generation
2881 bugs could be introduced.  You will not get a warning for \f(CW\*(C`main\*(C'\fR in
2882 hosted C environments.
2883 .IP "\fB\-Wmissing\-format\-attribute\fR" 4
2884 .IX Item "-Wmissing-format-attribute"
2885 Warn about function pointers which might be candidates for \f(CW\*(C`format\*(C'\fR
2886 attributes.  Note these are only possible candidates, not absolute ones.
2887 \&\s-1GCC\s0 will guess that function pointers with \f(CW\*(C`format\*(C'\fR attributes that
2888 are used in assignment, initialization, parameter passing or return
2889 statements should have a corresponding \f(CW\*(C`format\*(C'\fR attribute in the
2890 resulting type.  I.e. the left-hand side of the assignment or
2891 initialization, the type of the parameter variable, or the return type
2892 of the containing function respectively should also have a \f(CW\*(C`format\*(C'\fR
2893 attribute to avoid the warning.
2894 .Sp
2895 \&\s-1GCC\s0 will also warn about function definitions which might be
2896 candidates for \f(CW\*(C`format\*(C'\fR attributes.  Again, these are only
2897 possible candidates.  \s-1GCC\s0 will guess that \f(CW\*(C`format\*(C'\fR attributes
2898 might be appropriate for any function that calls a function like
2899 \&\f(CW\*(C`vprintf\*(C'\fR or \f(CW\*(C`vscanf\*(C'\fR, but this might not always be the
2900 case, and some functions for which \f(CW\*(C`format\*(C'\fR attributes are
2901 appropriate may not be detected.
2902 .IP "\fB\-Wno\-multichar\fR" 4
2903 .IX Item "-Wno-multichar"
2904 Do not warn if a multicharacter constant (\fB'\s-1FOOF\s0'\fR) is used.
2905 Usually they indicate a typo in the user's code, as they have
2906 implementation-defined values, and should not be used in portable code.
2907 .IP "\fB\-Wnormalized=<none|id|nfc|nfkc>\fR" 4
2908 .IX Item "-Wnormalized=<none|id|nfc|nfkc>"
2909 In \s-1ISO\s0 C and \s-1ISO\s0 \*(C+, two identifiers are different if they are
2910 different sequences of characters.  However, sometimes when characters
2911 outside the basic \s-1ASCII\s0 character set are used, you can have two
2912 different character sequences that look the same.  To avoid confusion,
2913 the \s-1ISO\s0 10646 standard sets out some \fInormalization rules\fR which
2914 when applied ensure that two sequences that look the same are turned into
2915 the same sequence.  \s-1GCC\s0 can warn you if you are using identifiers which
2916 have not been normalized; this option controls that warning.
2917 .Sp
2918 There are four levels of warning that \s-1GCC\s0 supports.  The default is
2919 \&\fB\-Wnormalized=nfc\fR, which warns about any identifier which is
2920 not in the \s-1ISO\s0 10646 \*(L"C\*(R" normalized form, \fI\s-1NFC\s0\fR.  \s-1NFC\s0 is the
2921 recommended form for most uses.
2922 .Sp
2923 Unfortunately, there are some characters which \s-1ISO\s0 C and \s-1ISO\s0 \*(C+ allow
2924 in identifiers that when turned into \s-1NFC\s0 aren't allowable as
2925 identifiers.  That is, there's no way to use these symbols in portable
2926 \&\s-1ISO\s0 C or \*(C+ and have all your identifiers in \s-1NFC\s0.
2927 \&\fB\-Wnormalized=id\fR suppresses the warning for these characters.
2928 It is hoped that future versions of the standards involved will correct
2929 this, which is why this option is not the default.
2930 .Sp
2931 You can switch the warning off for all characters by writing
2932 \&\fB\-Wnormalized=none\fR.  You would only want to do this if you
2933 were using some other normalization scheme (like \*(L"D\*(R"), because
2934 otherwise you can easily create bugs that are literally impossible to see.
2935 .Sp
2936 Some characters in \s-1ISO\s0 10646 have distinct meanings but look identical
2937 in some fonts or display methodologies, especially once formatting has
2938 been applied.  For instance \f(CW\*(C`\eu207F\*(C'\fR, \*(L"\s-1SUPERSCRIPT\s0 \s-1LATIN\s0 \s-1SMALL\s0
2939 \&\s-1LETTER\s0 N\*(R", will display just like a regular \f(CW\*(C`n\*(C'\fR which has been
2940 placed in a superscript.  \s-1ISO\s0 10646 defines the \fI\s-1NFKC\s0\fR
2941 normalisation scheme to convert all these into a standard form as
2942 well, and \s-1GCC\s0 will warn if your code is not in \s-1NFKC\s0 if you use
2943 \&\fB\-Wnormalized=nfkc\fR.  This warning is comparable to warning
2944 about every identifier that contains the letter O because it might be
2945 confused with the digit 0, and so is not the default, but may be
2946 useful as a local coding convention if the programming environment is
2947 unable to be fixed to display these characters distinctly.
2948 .IP "\fB\-Wno\-deprecated\-declarations\fR" 4
2949 .IX Item "-Wno-deprecated-declarations"
2950 Do not warn about uses of functions, variables, and types marked as
2951 deprecated by using the \f(CW\*(C`deprecated\*(C'\fR attribute.
2952 (@pxref{Function Attributes}, \f(CW@pxref\fR{Variable Attributes},
2953 \&\f(CW@pxref\fR{Type Attributes}.)
2954 .IP "\fB\-Wpacked\fR" 4
2955 .IX Item "-Wpacked"
2956 Warn if a structure is given the packed attribute, but the packed
2957 attribute has no effect on the layout or size of the structure.
2958 Such structures may be mis-aligned for little benefit.  For
2959 instance, in this code, the variable \f(CW\*(C`f.x\*(C'\fR in \f(CW\*(C`struct bar\*(C'\fR
2960 will be misaligned even though \f(CW\*(C`struct bar\*(C'\fR does not itself
2961 have the packed attribute:
2962 .Sp
2963 .Vb 8
2964 \&        struct foo {
2965 \&          int x;
2966 \&          char a, b, c, d;
2967 \&        } __attribute__((packed));
2968 \&        struct bar {
2969 \&          char z;
2970 \&          struct foo f;
2971 \&        };
2972 .Ve
2973 .IP "\fB\-Wpadded\fR" 4
2974 .IX Item "-Wpadded"
2975 Warn if padding is included in a structure, either to align an element
2976 of the structure or to align the whole structure.  Sometimes when this
2977 happens it is possible to rearrange the fields of the structure to
2978 reduce the padding and so make the structure smaller.
2979 .IP "\fB\-Wredundant\-decls\fR" 4
2980 .IX Item "-Wredundant-decls"
2981 Warn if anything is declared more than once in the same scope, even in
2982 cases where multiple declaration is valid and changes nothing.
2983 .IP "\fB\-Wnested\-externs\fR (C only)" 4
2984 .IX Item "-Wnested-externs (C only)"
2985 Warn if an \f(CW\*(C`extern\*(C'\fR declaration is encountered within a function.
2986 .IP "\fB\-Wunreachable\-code\fR" 4
2987 .IX Item "-Wunreachable-code"
2988 Warn if the compiler detects that code will never be executed.
2989 .Sp
2990 This option is intended to warn when the compiler detects that at
2991 least a whole line of source code will never be executed, because
2992 some condition is never satisfied or because it is after a
2993 procedure that never returns.
2994 .Sp
2995 It is possible for this option to produce a warning even though there
2996 are circumstances under which part of the affected line can be executed,
2997 so care should be taken when removing apparently-unreachable code.
2998 .Sp
2999 For instance, when a function is inlined, a warning may mean that the
3000 line is unreachable in only one inlined copy of the function.
3001 .Sp
3002 This option is not made part of \fB\-Wall\fR because in a debugging
3003 version of a program there is often substantial code which checks
3004 correct functioning of the program and is, hopefully, unreachable
3005 because the program does work.  Another common use of unreachable
3006 code is to provide behavior which is selectable at compile\-time.
3007 .IP "\fB\-Winline\fR" 4
3008 .IX Item "-Winline"
3009 Warn if a function can not be inlined and it was declared as inline.
3010 Even with this option, the compiler will not warn about failures to
3011 inline functions declared in system headers.
3012 .Sp
3013 The compiler uses a variety of heuristics to determine whether or not
3014 to inline a function.  For example, the compiler takes into account
3015 the size of the function being inlined and the amount of inlining
3016 that has already been done in the current function.  Therefore,
3017 seemingly insignificant changes in the source program can cause the
3018 warnings produced by \fB\-Winline\fR to appear or disappear.
3019 .IP "\fB\-Wno\-invalid\-offsetof\fR (\*(C+ only)" 4
3020 .IX Item "-Wno-invalid-offsetof ( only)"
3021 Suppress warnings from applying the \fBoffsetof\fR macro to a non-POD
3022 type.  According to the 1998 \s-1ISO\s0 \*(C+ standard, applying \fBoffsetof\fR
3023 to a non-POD type is undefined.  In existing \*(C+ implementations,
3024 however, \fBoffsetof\fR typically gives meaningful results even when
3025 applied to certain kinds of non-POD types. (Such as a simple
3026 \&\fBstruct\fR that fails to be a \s-1POD\s0 type only by virtue of having a
3027 constructor.)  This flag is for users who are aware that they are
3028 writing nonportable code and who have deliberately chosen to ignore the
3029 warning about it.
3030 .Sp
3031 The restrictions on \fBoffsetof\fR may be relaxed in a future version
3032 of the \*(C+ standard.
3033 .IP "\fB\-Wno\-int\-to\-pointer\-cast\fR (C only)" 4
3034 .IX Item "-Wno-int-to-pointer-cast (C only)"
3035 Suppress warnings from casts to pointer type of an integer of a
3036 different size.
3037 .IP "\fB\-Wno\-pointer\-to\-int\-cast\fR (C only)" 4
3038 .IX Item "-Wno-pointer-to-int-cast (C only)"
3039 Suppress warnings from casts from a pointer to an integer type of a
3040 different size.
3041 .IP "\fB\-Winvalid\-pch\fR" 4
3042 .IX Item "-Winvalid-pch"
3043 Warn if a precompiled header is found in
3044 the search path but can't be used.
3045 .IP "\fB\-Wlong\-long\fR" 4
3046 .IX Item "-Wlong-long"
3047 Warn if \fBlong long\fR type is used.  This is default.  To inhibit
3048 the warning messages, use \fB\-Wno\-long\-long\fR.  Flags
3049 \&\fB\-Wlong\-long\fR and \fB\-Wno\-long\-long\fR are taken into account
3050 only when \fB\-pedantic\fR flag is used.
3051 .IP "\fB\-Wvariadic\-macros\fR" 4
3052 .IX Item "-Wvariadic-macros"
3053 Warn if variadic macros are used in pedantic \s-1ISO\s0 C90 mode, or the \s-1GNU\s0
3054 alternate syntax when in pedantic \s-1ISO\s0 C99 mode.  This is default.
3055 To inhibit the warning messages, use \fB\-Wno\-variadic\-macros\fR.
3056 .IP "\fB\-Wvolatile\-register\-var\fR" 4
3057 .IX Item "-Wvolatile-register-var"
3058 Warn if a register variable is declared volatile.  The volatile
3059 modifier does not inhibit all optimizations that may eliminate reads
3060 and/or writes to register variables.
3061 .IP "\fB\-Wdisabled\-optimization\fR" 4
3062 .IX Item "-Wdisabled-optimization"
3063 Warn if a requested optimization pass is disabled.  This warning does
3064 not generally indicate that there is anything wrong with your code; it
3065 merely indicates that \s-1GCC\s0's optimizers were unable to handle the code
3066 effectively.  Often, the problem is that your code is too big or too
3067 complex; \s-1GCC\s0 will refuse to optimize programs when the optimization
3068 itself is likely to take inordinate amounts of time.
3069 .IP "\fB\-Wpointer\-sign\fR" 4
3070 .IX Item "-Wpointer-sign"
3071 Warn for pointer argument passing or assignment with different signedness.
3072 This option is only supported for C and Objective\-C.  It is implied by
3073 \&\fB\-Wall\fR and by \fB\-pedantic\fR, which can be disabled with
3074 \&\fB\-Wno\-pointer\-sign\fR.
3075 .IP "\fB\-Werror\fR" 4
3076 .IX Item "-Werror"
3077 Make all warnings into errors.
3078 .IP "\fB\-Wstack\-protector\fR" 4
3079 .IX Item "-Wstack-protector"
3080 This option is only active when \fB\-fstack\-protector\fR is active.  It
3081 warns about functions that will not be protected against stack smashing.
3082 .Sh "Options for Debugging Your Program or \s-1GCC\s0"
3083 .IX Subsection "Options for Debugging Your Program or GCC"
3084 \&\s-1GCC\s0 has various special options that are used for debugging
3085 either your program or \s-1GCC:\s0
3086 .IP "\fB\-g\fR" 4
3087 .IX Item "-g"
3088 Produce debugging information in the operating system's native format
3089 (stabs, \s-1COFF\s0, \s-1XCOFF\s0, or \s-1DWARF\s0 2).  \s-1GDB\s0 can work with this debugging
3090 information.
3091 .Sp
3092 On most systems that use stabs format, \fB\-g\fR enables use of extra
3093 debugging information that only \s-1GDB\s0 can use; this extra information
3094 makes debugging work better in \s-1GDB\s0 but will probably make other debuggers
3095 crash or
3096 refuse to read the program.  If you want to control for certain whether
3097 to generate the extra information, use \fB\-gstabs+\fR, \fB\-gstabs\fR,
3098 \&\fB\-gxcoff+\fR, \fB\-gxcoff\fR, or \fB\-gvms\fR (see below).
3099 .Sp
3100 \&\s-1GCC\s0 allows you to use \fB\-g\fR with
3101 \&\fB\-O\fR.  The shortcuts taken by optimized code may occasionally
3102 produce surprising results: some variables you declared may not exist
3103 at all; flow of control may briefly move where you did not expect it;
3104 some statements may not be executed because they compute constant
3105 results or their values were already at hand; some statements may
3106 execute in different places because they were moved out of loops.
3107 .Sp
3108 Nevertheless it proves possible to debug optimized output.  This makes
3109 it reasonable to use the optimizer for programs that might have bugs.
3110 .Sp
3111 The following options are useful when \s-1GCC\s0 is generated with the
3112 capability for more than one debugging format.
3113 .IP "\fB\-ggdb\fR" 4
3114 .IX Item "-ggdb"
3115 Produce debugging information for use by \s-1GDB\s0.  This means to use the
3116 most expressive format available (\s-1DWARF\s0 2, stabs, or the native format
3117 if neither of those are supported), including \s-1GDB\s0 extensions if at all
3118 possible.
3119 .IP "\fB\-gstabs\fR" 4
3120 .IX Item "-gstabs"
3121 Produce debugging information in stabs format (if that is supported),
3122 without \s-1GDB\s0 extensions.  This is the format used by \s-1DBX\s0 on most \s-1BSD\s0
3123 systems.  On \s-1MIPS\s0, Alpha and System V Release 4 systems this option
3124 produces stabs debugging output which is not understood by \s-1DBX\s0 or \s-1SDB\s0.
3125 On System V Release 4 systems this option requires the \s-1GNU\s0 assembler.
3126 .IP "\fB\-feliminate\-unused\-debug\-symbols\fR" 4
3127 .IX Item "-feliminate-unused-debug-symbols"
3128 Produce debugging information in stabs format (if that is supported),
3129 for only symbols that are actually used.
3130 .IP "\fB\-gstabs+\fR" 4
3131 .IX Item "-gstabs+"
3132 Produce debugging information in stabs format (if that is supported),
3133 using \s-1GNU\s0 extensions understood only by the \s-1GNU\s0 debugger (\s-1GDB\s0).  The
3134 use of these extensions is likely to make other debuggers crash or
3135 refuse to read the program.
3136 .IP "\fB\-gcoff\fR" 4
3137 .IX Item "-gcoff"
3138 Produce debugging information in \s-1COFF\s0 format (if that is supported).
3139 This is the format used by \s-1SDB\s0 on most System V systems prior to
3140 System V Release 4.
3141 .IP "\fB\-gxcoff\fR" 4
3142 .IX Item "-gxcoff"
3143 Produce debugging information in \s-1XCOFF\s0 format (if that is supported).
3144 This is the format used by the \s-1DBX\s0 debugger on \s-1IBM\s0 \s-1RS/6000\s0 systems.
3145 .IP "\fB\-gxcoff+\fR" 4
3146 .IX Item "-gxcoff+"
3147 Produce debugging information in \s-1XCOFF\s0 format (if that is supported),
3148 using \s-1GNU\s0 extensions understood only by the \s-1GNU\s0 debugger (\s-1GDB\s0).  The
3149 use of these extensions is likely to make other debuggers crash or
3150 refuse to read the program, and may cause assemblers other than the \s-1GNU\s0
3151 assembler (\s-1GAS\s0) to fail with an error.
3152 .IP "\fB\-gdwarf\-2\fR" 4
3153 .IX Item "-gdwarf-2"
3154 Produce debugging information in \s-1DWARF\s0 version 2 format (if that is
3155 supported).  This is the format used by \s-1DBX\s0 on \s-1IRIX\s0 6.  With this
3156 option, \s-1GCC\s0 uses features of \s-1DWARF\s0 version 3 when they are useful;
3157 version 3 is upward compatible with version 2, but may still cause
3158 problems for older debuggers.
3159 .IP "\fB\-gvms\fR" 4
3160 .IX Item "-gvms"
3161 Produce debugging information in \s-1VMS\s0 debug format (if that is
3162 supported).  This is the format used by \s-1DEBUG\s0 on \s-1VMS\s0 systems.
3163 .IP "\fB\-g\fR\fIlevel\fR" 4
3164 .IX Item "-glevel"
3165 .PD 0
3166 .IP "\fB\-ggdb\fR\fIlevel\fR" 4
3167 .IX Item "-ggdblevel"
3168 .IP "\fB\-gstabs\fR\fIlevel\fR" 4
3169 .IX Item "-gstabslevel"
3170 .IP "\fB\-gcoff\fR\fIlevel\fR" 4
3171 .IX Item "-gcofflevel"
3172 .IP "\fB\-gxcoff\fR\fIlevel\fR" 4
3173 .IX Item "-gxcofflevel"
3174 .IP "\fB\-gvms\fR\fIlevel\fR" 4
3175 .IX Item "-gvmslevel"
3176 .PD
3177 Request debugging information and also use \fIlevel\fR to specify how
3178 much information.  The default level is 2.
3179 .Sp
3180 Level 1 produces minimal information, enough for making backtraces in
3181 parts of the program that you don't plan to debug.  This includes
3182 descriptions of functions and external variables, but no information
3183 about local variables and no line numbers.
3184 .Sp
3185 Level 3 includes extra information, such as all the macro definitions
3186 present in the program.  Some debuggers support macro expansion when
3187 you use \fB\-g3\fR.
3188 .Sp
3189 \&\fB\-gdwarf\-2\fR does not accept a concatenated debug level, because
3190 \&\s-1GCC\s0 used to support an option \fB\-gdwarf\fR that meant to generate
3191 debug information in version 1 of the \s-1DWARF\s0 format (which is very
3192 different from version 2), and it would have been too confusing.  That
3193 debug format is long obsolete, but the option cannot be changed now.
3194 Instead use an additional \fB\-g\fR\fIlevel\fR option to change the
3195 debug level for \s-1DWARF2\s0.
3196 .IP "\fB\-feliminate\-dwarf2\-dups\fR" 4
3197 .IX Item "-feliminate-dwarf2-dups"
3198 Compress \s-1DWARF2\s0 debugging information by eliminating duplicated
3199 information about each symbol.  This option only makes sense when
3200 generating \s-1DWARF2\s0 debugging information with \fB\-gdwarf\-2\fR.
3201 .IP "\fB\-p\fR" 4
3202 .IX Item "-p"
3203 Generate extra code to write profile information suitable for the
3204 analysis program \fBprof\fR.  You must use this option when compiling
3205 the source files you want data about, and you must also use it when
3206 linking.
3207 .IP "\fB\-pg\fR" 4
3208 .IX Item "-pg"
3209 Generate extra code to write profile information suitable for the
3210 analysis program \fBgprof\fR.  You must use this option when compiling
3211 the source files you want data about, and you must also use it when
3212 linking.
3213 .IP "\fB\-Q\fR" 4
3214 .IX Item "-Q"
3215 Makes the compiler print out each function name as it is compiled, and
3216 print some statistics about each pass when it finishes.
3217 .IP "\fB\-ftime\-report\fR" 4
3218 .IX Item "-ftime-report"
3219 Makes the compiler print some statistics about the time consumed by each
3220 pass when it finishes.
3221 .IP "\fB\-fmem\-report\fR" 4
3222 .IX Item "-fmem-report"
3223 Makes the compiler print some statistics about permanent memory
3224 allocation when it finishes.
3225 .IP "\fB\-fprofile\-arcs\fR" 4
3226 .IX Item "-fprofile-arcs"
3227 Add code so that program flow \fIarcs\fR are instrumented.  During
3228 execution the program records how many times each branch and call is
3229 executed and how many times it is taken or returns.  When the compiled
3230 program exits it saves this data to a file called
3231 \&\fI\fIauxname\fI.gcda\fR for each source file.  The data may be used for
3232 profile-directed optimizations (\fB\-fbranch\-probabilities\fR), or for
3233 test coverage analysis (\fB\-ftest\-coverage\fR).  Each object file's
3234 \&\fIauxname\fR is generated from the name of the output file, if
3235 explicitly specified and it is not the final executable, otherwise it is
3236 the basename of the source file.  In both cases any suffix is removed
3237 (e.g. \fIfoo.gcda\fR for input file \fIdir/foo.c\fR, or
3238 \&\fIdir/foo.gcda\fR for output file specified as \fB\-o dir/foo.o\fR).
3239 .IP "\fB\-\-coverage\fR" 4
3240 .IX Item "--coverage"
3241 This option is used to compile and link code instrumented for coverage
3242 analysis.  The option is a synonym for \fB\-fprofile\-arcs\fR
3243 \&\fB\-ftest\-coverage\fR (when compiling) and \fB\-lgcov\fR (when
3244 linking).  See the documentation for those options for more details.
3245 .RS 4
3246 .IP "@bullet" 4
3247 .IX Item "@bullet"
3248 Compile the source files with \fB\-fprofile\-arcs\fR plus optimization
3249 and code generation options.  For test coverage analysis, use the
3250 additional \fB\-ftest\-coverage\fR option.  You do not need to profile
3251 every source file in a program.
3252 .IP "@cvmmfu" 4
3253 .IX Item "@cvmmfu"
3254 Link your object files with \fB\-lgcov\fR or \fB\-fprofile\-arcs\fR
3255 (the latter implies the former).
3256 .IP "@dwnngv" 4
3257 .IX Item "@dwnngv"
3258 Run the program on a representative workload to generate the arc profile
3259 information.  This may be repeated any number of times.  You can run
3260 concurrent instances of your program, and provided that the file system
3261 supports locking, the data files will be correctly updated.  Also
3262 \&\f(CW\*(C`fork\*(C'\fR calls are detected and correctly handled (double counting
3263 will not happen).
3264 .IP "@exoohw" 4
3265 .IX Item "@exoohw"
3266 For profile-directed optimizations, compile the source files again with
3267 the same optimization and code generation options plus
3268 \&\fB\-fbranch\-probabilities\fR.
3269 .IP "@fyppix" 4
3270 .IX Item "@fyppix"
3271 For test coverage analysis, use \fBgcov\fR to produce human readable
3272 information from the \fI.gcno\fR and \fI.gcda\fR files.  Refer to the
3273 \&\fBgcov\fR documentation for further information.
3274 .RE
3275 .RS 4
3276 .Sp
3277 With \fB\-fprofile\-arcs\fR, for each function of your program \s-1GCC\s0
3278 creates a program flow graph, then finds a spanning tree for the graph.
3279 Only arcs that are not on the spanning tree have to be instrumented: the
3280 compiler adds code to count the number of times that these arcs are
3281 executed.  When an arc is the only exit or only entrance to a block, the
3282 instrumentation code can be added to the block; otherwise, a new basic
3283 block must be created to hold the instrumentation code.
3284 .RE
3285 .IP "\fB\-ftest\-coverage\fR" 4
3286 .IX Item "-ftest-coverage"
3287 Produce a notes file that the \fBgcov\fR code-coverage utility can use to
3288 show program coverage.  Each source file's note file is called
3289 \&\fI\fIauxname\fI.gcno\fR.  Refer to the \fB\-fprofile\-arcs\fR option
3290 above for a description of \fIauxname\fR and instructions on how to
3291 generate test coverage data.  Coverage data will match the source files
3292 more closely, if you do not optimize.
3293 .IP "\fB\-d\fR\fIletters\fR" 4
3294 .IX Item "-dletters"
3295 .PD 0
3296 .IP "\fB\-fdump\-rtl\-\fR\fIpass\fR" 4
3297 .IX Item "-fdump-rtl-pass"
3298 .PD
3299 Says to make debugging dumps during compilation at times specified by
3300 \&\fIletters\fR.    This is used for debugging the RTL-based passes of the
3301 compiler.  The file names for most of the dumps are made by appending a
3302 pass number and a word to the \fIdumpname\fR.  \fIdumpname\fR is generated
3303 from the name of the output file, if explicitly specified and it is not
3304 an executable, otherwise it is the basename of the source file.
3305 .Sp
3306 Most debug dumps can be enabled either passing a letter to the \fB\-d\fR
3307 option, or with a long \fB\-fdump\-rtl\fR switch; here are the possible
3308 letters for use in \fIletters\fR and \fIpass\fR, and their meanings:
3309 .RS 4
3310 .IP "\fB\-dA\fR" 4
3311 .IX Item "-dA"
3312 Annotate the assembler output with miscellaneous debugging information.
3313 .IP "\fB\-db\fR" 4
3314 .IX Item "-db"
3315 .PD 0
3316 .IP "\fB\-fdump\-rtl\-bp\fR" 4
3317 .IX Item "-fdump-rtl-bp"
3318 .PD
3319 Dump after computing branch probabilities, to \fI\fIfile\fI.09.bp\fR.
3320 .IP "\fB\-dB\fR" 4
3321 .IX Item "-dB"
3322 .PD 0
3323 .IP "\fB\-fdump\-rtl\-bbro\fR" 4
3324 .IX Item "-fdump-rtl-bbro"
3325 .PD
3326 Dump after block reordering, to \fI\fIfile\fI.30.bbro\fR.
3327 .IP "\fB\-dc\fR" 4
3328 .IX Item "-dc"
3329 .PD 0
3330 .IP "\fB\-fdump\-rtl\-combine\fR" 4
3331 .IX Item "-fdump-rtl-combine"
3332 .PD
3333 Dump after instruction combination, to the file \fI\fIfile\fI.17.combine\fR.
3334 .IP "\fB\-dC\fR" 4
3335 .IX Item "-dC"
3336 .PD 0
3337 .IP "\fB\-fdump\-rtl\-ce1\fR" 4
3338 .IX Item "-fdump-rtl-ce1"
3339 .IP "\fB\-fdump\-rtl\-ce2\fR" 4
3340 .IX Item "-fdump-rtl-ce2"
3341 .PD
3342 \&\fB\-dC\fR and \fB\-fdump\-rtl\-ce1\fR enable dumping after the
3343 first if conversion, to the file \fI\fIfile\fI.11.ce1\fR.  \fB\-dC\fR
3344 and \fB\-fdump\-rtl\-ce2\fR enable dumping after the second if
3345 conversion, to the file \fI\fIfile\fI.18.ce2\fR.
3346 .IP "\fB\-dd\fR" 4
3347 .IX Item "-dd"
3348 .PD 0
3349 .IP "\fB\-fdump\-rtl\-btl\fR" 4
3350 .IX Item "-fdump-rtl-btl"
3351 .IP "\fB\-fdump\-rtl\-dbr\fR" 4
3352 .IX Item "-fdump-rtl-dbr"
3353 .PD
3354 \&\fB\-dd\fR and \fB\-fdump\-rtl\-btl\fR enable dumping after branch
3355 target load optimization, to \fI\fIfile\fI.31.btl\fR.  \fB\-dd\fR
3356 and \fB\-fdump\-rtl\-dbr\fR enable dumping after delayed branch
3357 scheduling, to \fI\fIfile\fI.36.dbr\fR.
3358 .IP "\fB\-dD\fR" 4
3359 .IX Item "-dD"
3360 Dump all macro definitions, at the end of preprocessing, in addition to
3361 normal output.
3362 .IP "\fB\-dE\fR" 4
3363 .IX Item "-dE"
3364 .PD 0
3365 .IP "\fB\-fdump\-rtl\-ce3\fR" 4
3366 .IX Item "-fdump-rtl-ce3"
3367 .PD
3368 Dump after the third if conversion, to \fI\fIfile\fI.28.ce3\fR.
3369 .IP "\fB\-df\fR" 4
3370 .IX Item "-df"
3371 .PD 0
3372 .IP "\fB\-fdump\-rtl\-cfg\fR" 4
3373 .IX Item "-fdump-rtl-cfg"
3374 .IP "\fB\-fdump\-rtl\-life\fR" 4
3375 .IX Item "-fdump-rtl-life"
3376 .PD
3377 \&\fB\-df\fR and \fB\-fdump\-rtl\-cfg\fR enable dumping after control
3378 and data flow analysis, to \fI\fIfile\fI.08.cfg\fR.  \fB\-df\fR
3379 and \fB\-fdump\-rtl\-cfg\fR enable dumping dump after life analysis,
3380 to \fI\fIfile\fI.16.life\fR.
3381 .IP "\fB\-dg\fR" 4
3382 .IX Item "-dg"
3383 .PD 0
3384 .IP "\fB\-fdump\-rtl\-greg\fR" 4
3385 .IX Item "-fdump-rtl-greg"
3386 .PD
3387 Dump after global register allocation, to \fI\fIfile\fI.23.greg\fR.
3388 .IP "\fB\-dG\fR" 4
3389 .IX Item "-dG"
3390 .PD 0
3391 .IP "\fB\-fdump\-rtl\-gcse\fR" 4
3392 .IX Item "-fdump-rtl-gcse"
3393 .IP "\fB\-fdump\-rtl\-bypass\fR" 4
3394 .IX Item "-fdump-rtl-bypass"
3395 .PD
3396 \&\fB\-dG\fR and \fB\-fdump\-rtl\-gcse\fR enable dumping after \s-1GCSE\s0, to
3397 \&\fI\fIfile\fI.05.gcse\fR.  \fB\-dG\fR and \fB\-fdump\-rtl\-bypass\fR
3398 enable dumping after jump bypassing and control flow optimizations, to
3399 \&\fI\fIfile\fI.07.bypass\fR.
3400 .IP "\fB\-dh\fR" 4
3401 .IX Item "-dh"
3402 .PD 0
3403 .IP "\fB\-fdump\-rtl\-eh\fR" 4
3404 .IX Item "-fdump-rtl-eh"
3405 .PD
3406 Dump after finalization of \s-1EH\s0 handling code, to \fI\fIfile\fI.02.eh\fR.
3407 .IP "\fB\-di\fR" 4
3408 .IX Item "-di"
3409 .PD 0
3410 .IP "\fB\-fdump\-rtl\-sibling\fR" 4
3411 .IX Item "-fdump-rtl-sibling"
3412 .PD
3413 Dump after sibling call optimizations, to \fI\fIfile\fI.01.sibling\fR.
3414 .IP "\fB\-dj\fR" 4
3415 .IX Item "-dj"
3416 .PD 0
3417 .IP "\fB\-fdump\-rtl\-jump\fR" 4
3418 .IX Item "-fdump-rtl-jump"
3419 .PD
3420 Dump after the first jump optimization, to \fI\fIfile\fI.03.jump\fR.
3421 .IP "\fB\-dk\fR" 4
3422 .IX Item "-dk"
3423 .PD 0
3424 .IP "\fB\-fdump\-rtl\-stack\fR" 4
3425 .IX Item "-fdump-rtl-stack"
3426 .PD
3427 Dump after conversion from registers to stack, to \fI\fIfile\fI.33.stack\fR.
3428 .IP "\fB\-dl\fR" 4
3429 .IX Item "-dl"
3430 .PD 0
3431 .IP "\fB\-fdump\-rtl\-lreg\fR" 4
3432 .IX Item "-fdump-rtl-lreg"
3433 .PD
3434 Dump after local register allocation, to \fI\fIfile\fI.22.lreg\fR.
3435 .IP "\fB\-dL\fR" 4
3436 .IX Item "-dL"
3437 .PD 0
3438 .IP "\fB\-fdump\-rtl\-loop\fR" 4
3439 .IX Item "-fdump-rtl-loop"
3440 .IP "\fB\-fdump\-rtl\-loop2\fR" 4
3441 .IX Item "-fdump-rtl-loop2"
3442 .PD
3443 \&\fB\-dL\fR and \fB\-fdump\-rtl\-loop\fR enable dumping after the first
3444 loop optimization pass, to \fI\fIfile\fI.06.loop\fR.  \fB\-dL\fR and
3445 \&\fB\-fdump\-rtl\-loop2\fR enable dumping after the second pass, to
3446 \&\fI\fIfile\fI.13.loop2\fR.
3447 .IP "\fB\-dm\fR" 4
3448 .IX Item "-dm"
3449 .PD 0
3450 .IP "\fB\-fdump\-rtl\-sms\fR" 4
3451 .IX Item "-fdump-rtl-sms"
3452 .PD
3453 Dump after modulo scheduling, to \fI\fIfile\fI.20.sms\fR.
3454 .IP "\fB\-dM\fR" 4
3455 .IX Item "-dM"
3456 .PD 0
3457 .IP "\fB\-fdump\-rtl\-mach\fR" 4
3458 .IX Item "-fdump-rtl-mach"
3459 .PD
3460 Dump after performing the machine dependent reorganization pass, to
3461 \&\fI\fIfile\fI.35.mach\fR.
3462 .IP "\fB\-dn\fR" 4
3463 .IX Item "-dn"
3464 .PD 0
3465 .IP "\fB\-fdump\-rtl\-rnreg\fR" 4
3466 .IX Item "-fdump-rtl-rnreg"
3467 .PD
3468 Dump after register renumbering, to \fI\fIfile\fI.29.rnreg\fR.
3469 .IP "\fB\-dN\fR" 4
3470 .IX Item "-dN"
3471 .PD 0
3472 .IP "\fB\-fdump\-rtl\-regmove\fR" 4
3473 .IX Item "-fdump-rtl-regmove"
3474 .PD
3475 Dump after the register move pass, to \fI\fIfile\fI.19.regmove\fR.
3476 .IP "\fB\-do\fR" 4
3477 .IX Item "-do"
3478 .PD 0
3479 .IP "\fB\-fdump\-rtl\-postreload\fR" 4
3480 .IX Item "-fdump-rtl-postreload"
3481 .PD
3482 Dump after post-reload optimizations, to \fI\fIfile\fI.24.postreload\fR.
3483 .IP "\fB\-dr\fR" 4
3484 .IX Item "-dr"
3485 .PD 0
3486 .IP "\fB\-fdump\-rtl\-expand\fR" 4
3487 .IX Item "-fdump-rtl-expand"
3488 .PD
3489 Dump after \s-1RTL\s0 generation, to \fI\fIfile\fI.00.expand\fR.
3490 .IP "\fB\-dR\fR" 4
3491 .IX Item "-dR"
3492 .PD 0
3493 .IP "\fB\-fdump\-rtl\-sched2\fR" 4
3494 .IX Item "-fdump-rtl-sched2"
3495 .PD
3496 Dump after the second scheduling pass, to \fI\fIfile\fI.32.sched2\fR.
3497 .IP "\fB\-ds\fR" 4
3498 .IX Item "-ds"
3499 .PD 0
3500 .IP "\fB\-fdump\-rtl\-cse\fR" 4
3501 .IX Item "-fdump-rtl-cse"
3502 .PD
3503 Dump after \s-1CSE\s0 (including the jump optimization that sometimes follows
3504 \&\s-1CSE\s0), to \fI\fIfile\fI.04.cse\fR.
3505 .IP "\fB\-dS\fR" 4
3506 .IX Item "-dS"
3507 .PD 0
3508 .IP "\fB\-fdump\-rtl\-sched\fR" 4
3509 .IX Item "-fdump-rtl-sched"
3510 .PD
3511 Dump after the first scheduling pass, to \fI\fIfile\fI.21.sched\fR.
3512 .IP "\fB\-dt\fR" 4
3513 .IX Item "-dt"
3514 .PD 0
3515 .IP "\fB\-fdump\-rtl\-cse2\fR" 4
3516 .IX Item "-fdump-rtl-cse2"
3517 .PD
3518 Dump after the second \s-1CSE\s0 pass (including the jump optimization that
3519 sometimes follows \s-1CSE\s0), to \fI\fIfile\fI.15.cse2\fR.
3520 .IP "\fB\-dT\fR" 4
3521 .IX Item "-dT"
3522 .PD 0
3523 .IP "\fB\-fdump\-rtl\-tracer\fR" 4
3524 .IX Item "-fdump-rtl-tracer"
3525 .PD
3526 Dump after running tracer, to \fI\fIfile\fI.12.tracer\fR.
3527 .IP "\fB\-dV\fR" 4
3528 .IX Item "-dV"
3529 .PD 0
3530 .IP "\fB\-fdump\-rtl\-vpt\fR" 4
3531 .IX Item "-fdump-rtl-vpt"
3532 .IP "\fB\-fdump\-rtl\-vartrack\fR" 4
3533 .IX Item "-fdump-rtl-vartrack"
3534 .PD
3535 \&\fB\-dV\fR and \fB\-fdump\-rtl\-vpt\fR enable dumping after the value
3536 profile transformations, to \fI\fIfile\fI.10.vpt\fR.  \fB\-dV\fR
3537 and \fB\-fdump\-rtl\-vartrack\fR enable dumping after variable tracking,
3538 to \fI\fIfile\fI.34.vartrack\fR.
3539 .IP "\fB\-dw\fR" 4
3540 .IX Item "-dw"
3541 .PD 0
3542 .IP "\fB\-fdump\-rtl\-flow2\fR" 4
3543 .IX Item "-fdump-rtl-flow2"
3544 .PD
3545 Dump after the second flow pass, to \fI\fIfile\fI.26.flow2\fR.
3546 .IP "\fB\-dz\fR" 4
3547 .IX Item "-dz"
3548 .PD 0
3549 .IP "\fB\-fdump\-rtl\-peephole2\fR" 4
3550 .IX Item "-fdump-rtl-peephole2"
3551 .PD
3552 Dump after the peephole pass, to \fI\fIfile\fI.27.peephole2\fR.
3553 .IP "\fB\-dZ\fR" 4
3554 .IX Item "-dZ"
3555 .PD 0
3556 .IP "\fB\-fdump\-rtl\-web\fR" 4
3557 .IX Item "-fdump-rtl-web"
3558 .PD
3559 Dump after live range splitting, to \fI\fIfile\fI.14.web\fR.
3560 .IP "\fB\-da\fR" 4
3561 .IX Item "-da"
3562 .PD 0
3563 .IP "\fB\-fdump\-rtl\-all\fR" 4
3564 .IX Item "-fdump-rtl-all"
3565 .PD
3566 Produce all the dumps listed above.
3567 .IP "\fB\-dH\fR" 4
3568 .IX Item "-dH"
3569 Produce a core dump whenever an error occurs.
3570 .IP "\fB\-dm\fR" 4
3571 .IX Item "-dm"
3572 Print statistics on memory usage, at the end of the run, to
3573 standard error.
3574 .IP "\fB\-dp\fR" 4
3575 .IX Item "-dp"
3576 Annotate the assembler output with a comment indicating which
3577 pattern and alternative was used.  The length of each instruction is
3578 also printed.
3579 .IP "\fB\-dP\fR" 4
3580 .IX Item "-dP"
3581 Dump the \s-1RTL\s0 in the assembler output as a comment before each instruction.
3582 Also turns on \fB\-dp\fR annotation.
3583 .IP "\fB\-dv\fR" 4
3584 .IX Item "-dv"
3585 For each of the other indicated dump files (either with \fB\-d\fR or
3586 \&\fB\-fdump\-rtl\-\fR\fIpass\fR), dump a representation of the control flow
3587 graph suitable for viewing with \s-1VCG\s0 to \fI\fIfile\fI.\fIpass\fI.vcg\fR.
3588 .IP "\fB\-dx\fR" 4
3589 .IX Item "-dx"
3590 Just generate \s-1RTL\s0 for a function instead of compiling it.  Usually used
3591 with \fBr\fR (\fB\-fdump\-rtl\-expand\fR).
3592 .IP "\fB\-dy\fR" 4
3593 .IX Item "-dy"
3594 Dump debugging information during parsing, to standard error.
3595 .RE
3596 .RS 4
3597 .RE
3598 .IP "\fB\-fdump\-unnumbered\fR" 4
3599 .IX Item "-fdump-unnumbered"
3600 When doing debugging dumps (see \fB\-d\fR option above), suppress instruction
3601 numbers and line number note output.  This makes it more feasible to
3602 use diff on debugging dumps for compiler invocations with different
3603 options, in particular with and without \fB\-g\fR.
3604 .IP "\fB\-fdump\-translation\-unit\fR (\*(C+ only)" 4
3605 .IX Item "-fdump-translation-unit ( only)"
3606 .PD 0
3607 .IP "\fB\-fdump\-translation\-unit\-\fR\fIoptions\fR\fB \fR(\*(C+ only)" 4
3608 .IX Item "-fdump-translation-unit-options ( only)"
3609 .PD
3610 Dump a representation of the tree structure for the entire translation
3611 unit to a file.  The file name is made by appending \fI.tu\fR to the
3612 source file name.  If the \fB\-\fR\fIoptions\fR form is used, \fIoptions\fR
3613 controls the details of the dump as described for the
3614 \&\fB\-fdump\-tree\fR options.
3615 .IP "\fB\-fdump\-class\-hierarchy\fR (\*(C+ only)" 4
3616 .IX Item "-fdump-class-hierarchy ( only)"
3617 .PD 0
3618 .IP "\fB\-fdump\-class\-hierarchy\-\fR\fIoptions\fR\fB \fR(\*(C+ only)" 4
3619 .IX Item "-fdump-class-hierarchy-options ( only)"
3620 .PD
3621 Dump a representation of each class's hierarchy and virtual function
3622 table layout to a file.  The file name is made by appending \fI.class\fR
3623 to the source file name.  If the \fB\-\fR\fIoptions\fR form is used,
3624 \&\fIoptions\fR controls the details of the dump as described for the
3625 \&\fB\-fdump\-tree\fR options.
3626 .IP "\fB\-fdump\-ipa\-\fR\fIswitch\fR" 4
3627 .IX Item "-fdump-ipa-switch"
3628 Control the dumping at various stages of inter-procedural analysis
3629 language tree to a file.  The file name is generated by appending a switch
3630 specific suffix to the source file name.  The following dumps are possible:
3631 .RS 4
3632 .IP "\fBall\fR" 4
3633 .IX Item "all"
3634 Enables all inter-procedural analysis dumps; currently the only produced
3635 dump is the \fBcgraph\fR dump.
3636 .IP "\fBcgraph\fR" 4
3637 .IX Item "cgraph"
3638 Dumps information about call-graph optimization, unused function removal,
3639 and inlining decisions.
3640 .RE
3641 .RS 4
3642 .RE
3643 .IP "\fB\-fdump\-tree\-\fR\fIswitch\fR" 4
3644 .IX Item "-fdump-tree-switch"
3645 .PD 0
3646 .IP "\fB\-fdump\-tree\-\fR\fIswitch\fR\fB\-\fR\fIoptions\fR" 4
3647 .IX Item "-fdump-tree-switch-options"
3648 .PD
3649 Control the dumping at various stages of processing the intermediate
3650 language tree to a file.  The file name is generated by appending a switch
3651 specific suffix to the source file name.  If the \fB\-\fR\fIoptions\fR
3652 form is used, \fIoptions\fR is a list of \fB\-\fR separated options that
3653 control the details of the dump.  Not all options are applicable to all
3654 dumps, those which are not meaningful will be ignored.  The following
3655 options are available
3656 .RS 4
3657 .IP "\fBaddress\fR" 4
3658 .IX Item "address"
3659 Print the address of each node.  Usually this is not meaningful as it
3660 changes according to the environment and source file.  Its primary use
3661 is for tying up a dump file with a debug environment.
3662 .IP "\fBslim\fR" 4
3663 .IX Item "slim"
3664 Inhibit dumping of members of a scope or body of a function merely
3665 because that scope has been reached.  Only dump such items when they
3666 are directly reachable by some other path.  When dumping pretty-printed
3667 trees, this option inhibits dumping the bodies of control structures.
3668 .IP "\fBraw\fR" 4
3669 .IX Item "raw"
3670 Print a raw representation of the tree.  By default, trees are
3671 pretty-printed into a C\-like representation.
3672 .IP "\fBdetails\fR" 4
3673 .IX Item "details"
3674 Enable more detailed dumps (not honored by every dump option).
3675 .IP "\fBstats\fR" 4
3676 .IX Item "stats"
3677 Enable dumping various statistics about the pass (not honored by every dump
3678 option).
3679 .IP "\fBblocks\fR" 4
3680 .IX Item "blocks"
3681 Enable showing basic block boundaries (disabled in raw dumps).
3682 .IP "\fBvops\fR" 4
3683 .IX Item "vops"
3684 Enable showing virtual operands for every statement.
3685 .IP "\fBlineno\fR" 4
3686 .IX Item "lineno"
3687 Enable showing line numbers for statements.
3688 .IP "\fBuid\fR" 4
3689 .IX Item "uid"
3690 Enable showing the unique \s-1ID\s0 (\f(CW\*(C`DECL_UID\*(C'\fR) for each variable.
3691 .IP "\fBall\fR" 4
3692 .IX Item "all"
3693 Turn on all options, except \fBraw\fR, \fBslim\fR and \fBlineno\fR.
3694 .RE
3695 .RS 4
3696 .Sp
3697 The following tree dumps are possible:
3698 .IP "\fBoriginal\fR" 4
3699 .IX Item "original"
3700 Dump before any tree based optimization, to \fI\fIfile\fI.original\fR.
3701 .IP "\fBoptimized\fR" 4
3702 .IX Item "optimized"
3703 Dump after all tree based optimization, to \fI\fIfile\fI.optimized\fR.
3704 .IP "\fBinlined\fR" 4
3705 .IX Item "inlined"
3706 Dump after function inlining, to \fI\fIfile\fI.inlined\fR.
3707 .IP "\fBgimple\fR" 4
3708 .IX Item "gimple"
3709 Dump each function before and after the gimplification pass to a file.  The
3710 file name is made by appending \fI.gimple\fR to the source file name.
3711 .IP "\fBcfg\fR" 4
3712 .IX Item "cfg"
3713 Dump the control flow graph of each function to a file.  The file name is
3714 made by appending \fI.cfg\fR to the source file name.
3715 .IP "\fBvcg\fR" 4
3716 .IX Item "vcg"
3717 Dump the control flow graph of each function to a file in \s-1VCG\s0 format.  The
3718 file name is made by appending \fI.vcg\fR to the source file name.  Note
3719 that if the file contains more than one function, the generated file cannot
3720 be used directly by \s-1VCG\s0.  You will need to cut and paste each function's
3721 graph into its own separate file first.
3722 .IP "\fBch\fR" 4
3723 .IX Item "ch"
3724 Dump each function after copying loop headers.  The file name is made by
3725 appending \fI.ch\fR to the source file name.
3726 .IP "\fBssa\fR" 4
3727 .IX Item "ssa"
3728 Dump \s-1SSA\s0 related information to a file.  The file name is made by appending
3729 \&\fI.ssa\fR to the source file name.
3730 .IP "\fBsalias\fR" 4
3731 .IX Item "salias"
3732 Dump structure aliasing variable information to a file.  This file name
3733 is made by appending \fI.salias\fR to the source file name.
3734 .IP "\fBalias\fR" 4
3735 .IX Item "alias"
3736 Dump aliasing information for each function.  The file name is made by
3737 appending \fI.alias\fR to the source file name.
3738 .IP "\fBccp\fR" 4
3739 .IX Item "ccp"
3740 Dump each function after \s-1CCP\s0.  The file name is made by appending
3741 \&\fI.ccp\fR to the source file name.
3742 .IP "\fBstoreccp\fR" 4
3743 .IX Item "storeccp"
3744 Dump each function after \s-1STORE\-CCP\s0.  The file name is made by appending
3745 \&\fI.storeccp\fR to the source file name.
3746 .IP "\fBpre\fR" 4
3747 .IX Item "pre"
3748 Dump trees after partial redundancy elimination.  The file name is made
3749 by appending \fI.pre\fR to the source file name.
3750 .IP "\fBfre\fR" 4
3751 .IX Item "fre"
3752 Dump trees after full redundancy elimination.  The file name is made
3753 by appending \fI.fre\fR to the source file name.
3754 .IP "\fBcopyprop\fR" 4
3755 .IX Item "copyprop"
3756 Dump trees after copy propagation.  The file name is made
3757 by appending \fI.copyprop\fR to the source file name.
3758 .IP "\fBstore_copyprop\fR" 4
3759 .IX Item "store_copyprop"
3760 Dump trees after store copy\-propagation.  The file name is made
3761 by appending \fI.store_copyprop\fR to the source file name.
3762 .IP "\fBdce\fR" 4
3763 .IX Item "dce"
3764 Dump each function after dead code elimination.  The file name is made by
3765 appending \fI.dce\fR to the source file name.
3766 .IP "\fBmudflap\fR" 4
3767 .IX Item "mudflap"
3768 Dump each function after adding mudflap instrumentation.  The file name is
3769 made by appending \fI.mudflap\fR to the source file name.
3770 .IP "\fBsra\fR" 4
3771 .IX Item "sra"
3772 Dump each function after performing scalar replacement of aggregates.  The
3773 file name is made by appending \fI.sra\fR to the source file name.
3774 .IP "\fBsink\fR" 4
3775 .IX Item "sink"
3776 Dump each function after performing code sinking.  The file name is made
3777 by appending \fI.sink\fR to the source file name. 
3778 .IP "\fBdom\fR" 4
3779 .IX Item "dom"
3780 Dump each function after applying dominator tree optimizations.  The file
3781 name is made by appending \fI.dom\fR to the source file name.
3782 .IP "\fBdse\fR" 4
3783 .IX Item "dse"
3784 Dump each function after applying dead store elimination.  The file
3785 name is made by appending \fI.dse\fR to the source file name.
3786 .IP "\fBphiopt\fR" 4
3787 .IX Item "phiopt"
3788 Dump each function after optimizing \s-1PHI\s0 nodes into straightline code.  The file
3789 name is made by appending \fI.phiopt\fR to the source file name.
3790 .IP "\fBforwprop\fR" 4
3791 .IX Item "forwprop"
3792 Dump each function after forward propagating single use variables.  The file
3793 name is made by appending \fI.forwprop\fR to the source file name.
3794 .IP "\fBcopyrename\fR" 4
3795 .IX Item "copyrename"
3796 Dump each function after applying the copy rename optimization.  The file
3797 name is made by appending \fI.copyrename\fR to the source file name.
3798 .IP "\fBnrv\fR" 4
3799 .IX Item "nrv"
3800 Dump each function after applying the named return value optimization on
3801 generic trees.  The file name is made by appending \fI.nrv\fR to the source
3802 file name.
3803 .IP "\fBvect\fR" 4
3804 .IX Item "vect"
3805 Dump each function after applying vectorization of loops.  The file name is
3806 made by appending \fI.vect\fR to the source file name.
3807 .IP "\fBvrp\fR" 4
3808 .IX Item "vrp"
3809 Dump each function after Value Range Propagation (\s-1VRP\s0).  The file name
3810 is made by appending \fI.vrp\fR to the source file name.
3811 .IP "\fBall\fR" 4
3812 .IX Item "all"
3813 Enable all the available tree dumps with the flags provided in this option.
3814 .RE
3815 .RS 4
3816 .RE
3817 .IP "\fB\-ftree\-vectorizer\-verbose=\fR\fIn\fR" 4
3818 .IX Item "-ftree-vectorizer-verbose=n"
3819 This option controls the amount of debugging output the vectorizer prints.
3820 This information is written to standard error, unless \fB\-fdump\-tree\-all\fR
3821 or \fB\-fdump\-tree\-vect\fR is specified, in which case it is output to the
3822 usual dump listing file, \fI.vect\fR.
3823 .IP "\fB\-frandom\-seed=\fR\fIstring\fR" 4
3824 .IX Item "-frandom-seed=string"
3825 This option provides a seed that \s-1GCC\s0 uses when it would otherwise use
3826 random numbers.  It is used to generate certain symbol names
3827 that have to be different in every compiled file.  It is also used to
3828 place unique stamps in coverage data files and the object files that
3829 produce them.  You can use the \fB\-frandom\-seed\fR option to produce
3830 reproducibly identical object files.
3831 .Sp
3832 The \fIstring\fR should be different for every file you compile.
3833 .IP "\fB\-fsched\-verbose=\fR\fIn\fR" 4
3834 .IX Item "-fsched-verbose=n"
3835 On targets that use instruction scheduling, this option controls the
3836 amount of debugging output the scheduler prints.  This information is
3837 written to standard error, unless \fB\-dS\fR or \fB\-dR\fR is
3838 specified, in which case it is output to the usual dump
3839 listing file, \fI.sched\fR or \fI.sched2\fR respectively.  However
3840 for \fIn\fR greater than nine, the output is always printed to standard
3841 error.
3842 .Sp
3843 For \fIn\fR greater than zero, \fB\-fsched\-verbose\fR outputs the
3844 same information as \fB\-dRS\fR.  For \fIn\fR greater than one, it
3845 also output basic block probabilities, detailed ready list information
3846 and unit/insn info.  For \fIn\fR greater than two, it includes \s-1RTL\s0
3847 at abort point, control-flow and regions info.  And for \fIn\fR over
3848 four, \fB\-fsched\-verbose\fR also includes dependence info.
3849 .IP "\fB\-save\-temps\fR" 4
3850 .IX Item "-save-temps"
3851 Store the usual \*(L"temporary\*(R" intermediate files permanently; place them
3852 in the current directory and name them based on the source file.  Thus,
3853 compiling \fIfoo.c\fR with \fB\-c \-save\-temps\fR would produce files
3854 \&\fIfoo.i\fR and \fIfoo.s\fR, as well as \fIfoo.o\fR.  This creates a
3855 preprocessed \fIfoo.i\fR output file even though the compiler now
3856 normally uses an integrated preprocessor.
3857 .Sp
3858 When used in combination with the \fB\-x\fR command line option,
3859 \&\fB\-save\-temps\fR is sensible enough to avoid over writing an
3860 input source file with the same extension as an intermediate file.
3861 The corresponding intermediate file may be obtained by renaming the
3862 source file before using \fB\-save\-temps\fR.
3863 .IP "\fB\-time\fR" 4
3864 .IX Item "-time"
3865 Report the \s-1CPU\s0 time taken by each subprocess in the compilation
3866 sequence.  For C source files, this is the compiler proper and assembler
3867 (plus the linker if linking is done).  The output looks like this:
3868 .Sp
3869 .Vb 2
3870 \&        # cc1 0.12 0.01
3871 \&        # as 0.00 0.01
3872 .Ve
3873 .Sp
3874 The first number on each line is the \*(L"user time\*(R", that is time spent
3875 executing the program itself.  The second number is \*(L"system time\*(R",
3876 time spent executing operating system routines on behalf of the program.
3877 Both numbers are in seconds.
3878 .IP "\fB\-fvar\-tracking\fR" 4
3879 .IX Item "-fvar-tracking"
3880 Run variable tracking pass.  It computes where variables are stored at each
3881 position in code.  Better debugging information is then generated
3882 (if the debugging information format supports this information).
3883 .Sp
3884 It is enabled by default when compiling with optimization (\fB\-Os\fR,
3885 \&\fB\-O\fR, \fB\-O2\fR, ...), debugging information (\fB\-g\fR) and
3886 the debug info format supports it.
3887 .IP "\fB\-print\-file\-name=\fR\fIlibrary\fR" 4
3888 .IX Item "-print-file-name=library"
3889 Print the full absolute name of the library file \fIlibrary\fR that
3890 would be used when linking\-\-\-and don't do anything else.  With this
3891 option, \s-1GCC\s0 does not compile or link anything; it just prints the
3892 file name.
3893 .IP "\fB\-print\-multi\-directory\fR" 4
3894 .IX Item "-print-multi-directory"
3895 Print the directory name corresponding to the multilib selected by any
3896 other switches present in the command line.  This directory is supposed
3897 to exist in \fB\s-1GCC_EXEC_PREFIX\s0\fR.
3898 .IP "\fB\-print\-multi\-lib\fR" 4
3899 .IX Item "-print-multi-lib"
3900 Print the mapping from multilib directory names to compiler switches
3901 that enable them.  The directory name is separated from the switches by
3902 \&\fB;\fR, and each switch starts with an \fB@} instead of the
3903 \&\f(CB@samp\fB{\-\fR, without spaces between multiple switches.  This is supposed to
3904 ease shell\-processing.
3905 .IP "\fB\-print\-prog\-name=\fR\fIprogram\fR" 4
3906 .IX Item "-print-prog-name=program"
3907 Like \fB\-print\-file\-name\fR, but searches for a program such as \fBcpp\fR.
3908 .IP "\fB\-print\-libgcc\-file\-name\fR" 4
3909 .IX Item "-print-libgcc-file-name"
3910 Same as \fB\-print\-file\-name=libgcc.a\fR.
3911 .Sp
3912 This is useful when you use \fB\-nostdlib\fR or \fB\-nodefaultlibs\fR
3913 but you do want to link with \fIlibgcc.a\fR.  You can do
3914 .Sp
3915 .Vb 1
3916 \&        gcc -nostdlib <files>... `gcc -print-libgcc-file-name`
3917 .Ve
3918 .IP "\fB\-print\-search\-dirs\fR" 4
3919 .IX Item "-print-search-dirs"
3920 Print the name of the configured installation directory and a list of
3921 program and library directories \fBgcc\fR will search\-\-\-and don't do anything else.
3922 .Sp
3923 This is useful when \fBgcc\fR prints the error message
3924 \&\fBinstallation problem, cannot exec cpp0: No such file or directory\fR.
3925 To resolve this you either need to put \fIcpp0\fR and the other compiler
3926 components where \fBgcc\fR expects to find them, or you can set the environment
3927 variable \fB\s-1GCC_EXEC_PREFIX\s0\fR to the directory where you installed them.
3928 Don't forget the trailing \fB/\fR.
3929 .IP "\fB\-dumpmachine\fR" 4
3930 .IX Item "-dumpmachine"
3931 Print the compiler's target machine (for example,
3932 \&\fBi686\-pc\-linux\-gnu\fR)\-\-\-and don't do anything else.
3933 .IP "\fB\-dumpversion\fR" 4
3934 .IX Item "-dumpversion"
3935 Print the compiler version (for example, \fB3.0\fR)\-\-\-and don't do
3936 anything else.
3937 .IP "\fB\-dumpspecs\fR" 4
3938 .IX Item "-dumpspecs"
3939 Print the compiler's built-in specs\-\-\-and don't do anything else.  (This
3940 is used when \s-1GCC\s0 itself is being built.)  
3941 .IP "\fB\-feliminate\-unused\-debug\-types\fR" 4
3942 .IX Item "-feliminate-unused-debug-types"
3943 Normally, when producing \s-1DWARF2\s0 output, \s-1GCC\s0 will emit debugging
3944 information for all types declared in a compilation
3945 unit, regardless of whether or not they are actually used
3946 in that compilation unit.  Sometimes this is useful, such as
3947 if, in the debugger, you want to cast a value to a type that is
3948 not actually used in your program (but is declared).  More often,
3949 however, this results in a significant amount of wasted space.
3950 With this option, \s-1GCC\s0 will avoid producing debug symbol output
3951 for types that are nowhere used in the source file being compiled.
3952 .Sh "Options That Control Optimization"
3953 .IX Subsection "Options That Control Optimization"
3954 These options control various sorts of optimizations.
3955 .PP
3956 Without any optimization option, the compiler's goal is to reduce the
3957 cost of compilation and to make debugging produce the expected
3958 results.  Statements are independent: if you stop the program with a
3959 breakpoint between statements, you can then assign a new value to any
3960 variable or change the program counter to any other statement in the
3961 function and get exactly the results you would expect from the source
3962 code.
3963 .PP
3964 Turning on optimization flags makes the compiler attempt to improve
3965 the performance and/or code size at the expense of compilation time
3966 and possibly the ability to debug the program.
3967 .PP
3968 The compiler performs optimization based on the knowledge it has of
3969 the program.  Optimization levels \fB\-O\fR and above, in
3970 particular, enable \fIunit-at-a-time\fR mode, which allows the
3971 compiler to consider information gained from later functions in
3972 the file when compiling a function.  Compiling multiple files at
3973 once to a single output file in \fIunit-at-a-time\fR mode allows
3974 the compiler to use information gained from all of the files when
3975 compiling each of them.
3976 .PP
3977 Not all optimizations are controlled directly by a flag.  Only
3978 optimizations that have a flag are listed.
3979 .IP "\fB\-O\fR" 4
3980 .IX Item "-O"
3981 .PD 0
3982 .IP "\fB\-O1\fR" 4
3983 .IX Item "-O1"
3984 .PD
3985 Optimize.  Optimizing compilation takes somewhat more time, and a lot
3986 more memory for a large function.
3987 .Sp
3988 With \fB\-O\fR, the compiler tries to reduce code size and execution
3989 time, without performing any optimizations that take a great deal of
3990 compilation time.
3991 .Sp
3992 \&\fB\-O\fR turns on the following optimization flags:
3993 \&\fB\-fdefer\-pop 
3994 \&\-fdelayed\-branch 
3995 \&\-fguess\-branch\-probability 
3996 \&\-fcprop\-registers 
3997 \&\-floop\-optimize 
3998 \&\-fif\-conversion 
3999 \&\-fif\-conversion2 
4000 \&\-ftree\-ccp 
4001 \&\-ftree\-dce 
4002 \&\-ftree\-dominator\-opts 
4003 \&\-ftree\-dse 
4004 \&\-ftree\-ter 
4005 \&\-ftree\-lrs 
4006 \&\-ftree\-sra 
4007 \&\-ftree\-copyrename 
4008 \&\-ftree\-fre 
4009 \&\-ftree\-ch 
4010 \&\-funit\-at\-a\-time 
4011 \&\-fmerge\-constants\fR
4012 .Sp
4013 \&\fB\-O\fR also turns on \fB\-fomit\-frame\-pointer\fR on machines
4014 where doing so does not interfere with debugging.
4015 .Sp
4016 \&\fB\-O\fR doesn't turn on \fB\-ftree\-sra\fR for the Ada compiler.
4017 This option must be explicitly specified on the command line to be
4018 enabled for the Ada compiler.
4019 .IP "\fB\-O2\fR" 4
4020 .IX Item "-O2"
4021 Optimize even more.  \s-1GCC\s0 performs nearly all supported optimizations
4022 that do not involve a space-speed tradeoff.  The compiler does not
4023 perform loop unrolling or function inlining when you specify \fB\-O2\fR.
4024 As compared to \fB\-O\fR, this option increases both compilation time
4025 and the performance of the generated code.
4026 .Sp
4027 \&\fB\-O2\fR turns on all optimization flags specified by \fB\-O\fR.  It
4028 also turns on the following optimization flags:
4029 \&\fB\-fthread\-jumps 
4030 \&\-fcrossjumping 
4031 \&\-foptimize\-sibling\-calls 
4032 \&\-fcse\-follow\-jumps  \-fcse\-skip\-blocks 
4033 \&\-fgcse  \-fgcse\-lm  
4034 \&\-fexpensive\-optimizations 
4035 \&\-fstrength\-reduce 
4036 \&\-frerun\-cse\-after\-loop  \-frerun\-loop\-opt 
4037 \&\-fcaller\-saves 
4038 \&\-fpeephole2 
4039 \&\-fschedule\-insns  \-fschedule\-insns2 
4040 \&\-fsched\-interblock  \-fsched\-spec 
4041 \&\-fregmove 
4042 \&\-fstrict\-aliasing 
4043 \&\-fdelete\-null\-pointer\-checks 
4044 \&\-freorder\-blocks  \-freorder\-functions 
4045 \&\-falign\-functions  \-falign\-jumps 
4046 \&\-falign\-loops  \-falign\-labels 
4047 \&\-ftree\-vrp 
4048 \&\-ftree\-pre\fR
4049 .Sp
4050 Please note the warning under \fB\-fgcse\fR about
4051 invoking \fB\-O2\fR on programs that use computed gotos.
4052 .IP "\fB\-O3\fR" 4
4053 .IX Item "-O3"
4054 Optimize yet more.  \fB\-O3\fR turns on all optimizations specified by
4055 \&\fB\-O2\fR and also turns on the \fB\-finline\-functions\fR,
4056 \&\fB\-funswitch\-loops\fR and \fB\-fgcse\-after\-reload\fR options.
4057 .IP "\fB\-O0\fR" 4
4058 .IX Item "-O0"
4059 Do not optimize.  This is the default.
4060 .IP "\fB\-Os\fR" 4
4061 .IX Item "-Os"
4062 Optimize for size.  \fB\-Os\fR enables all \fB\-O2\fR optimizations that
4063 do not typically increase code size.  It also performs further
4064 optimizations designed to reduce code size.
4065 .Sp
4066 \&\fB\-Os\fR disables the following optimization flags:
4067 \&\fB\-falign\-functions  \-falign\-jumps  \-falign\-loops 
4068 \&\-falign\-labels  \-freorder\-blocks  \-freorder\-blocks\-and\-partition 
4069 \&\-fprefetch\-loop\-arrays  \-ftree\-vect\-loop\-version\fR
4070 .Sp
4071 If you use multiple \fB\-O\fR options, with or without level numbers,
4072 the last such option is the one that is effective.
4073 .PP
4074 Options of the form \fB\-f\fR\fIflag\fR specify machine-independent
4075 flags.  Most flags have both positive and negative forms; the negative
4076 form of \fB\-ffoo\fR would be \fB\-fno\-foo\fR.  In the table
4077 below, only one of the forms is listed\-\-\-the one you typically will
4078 use.  You can figure out the other form by either removing \fBno\-\fR
4079 or adding it.
4080 .PP
4081 The following options control specific optimizations.  They are either
4082 activated by \fB\-O\fR options or are related to ones that are.  You
4083 can use the following flags in the rare cases when \*(L"fine\-tuning\*(R" of
4084 optimizations to be performed is desired.
4085 .IP "\fB\-fno\-default\-inline\fR" 4
4086 .IX Item "-fno-default-inline"
4087 Do not make member functions inline by default merely because they are
4088 defined inside the class scope (\*(C+ only).  Otherwise, when you specify
4089 \&\fB\-O\fR, member functions defined inside class scope are compiled
4090 inline by default; i.e., you don't need to add \fBinline\fR in front of
4091 the member function name.
4092 .IP "\fB\-fno\-defer\-pop\fR" 4
4093 .IX Item "-fno-defer-pop"
4094 Always pop the arguments to each function call as soon as that function
4095 returns.  For machines which must pop arguments after a function call,
4096 the compiler normally lets arguments accumulate on the stack for several
4097 function calls and pops them all at once.
4098 .Sp
4099 Disabled at levels \fB\-O\fR, \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4100 .IP "\fB\-fforce\-mem\fR" 4
4101 .IX Item "-fforce-mem"
4102 Force memory operands to be copied into registers before doing
4103 arithmetic on them.  This produces better code by making all memory
4104 references potential common subexpressions.  When they are not common
4105 subexpressions, instruction combination should eliminate the separate
4106 register\-load. This option is now a nop and will be removed in 4.2.
4107 .IP "\fB\-fforce\-addr\fR" 4
4108 .IX Item "-fforce-addr"
4109 Force memory address constants to be copied into registers before
4110 doing arithmetic on them.
4111 .IP "\fB\-fomit\-frame\-pointer\fR" 4
4112 .IX Item "-fomit-frame-pointer"
4113 Don't keep the frame pointer in a register for functions that
4114 don't need one.  This avoids the instructions to save, set up and
4115 restore frame pointers; it also makes an extra register available
4116 in many functions.  \fBIt also makes debugging impossible on
4117 some machines.\fR
4118 .Sp
4119 On some machines, such as the \s-1VAX\s0, this flag has no effect, because
4120 the standard calling sequence automatically handles the frame pointer
4121 and nothing is saved by pretending it doesn't exist.  The
4122 machine-description macro \f(CW\*(C`FRAME_POINTER_REQUIRED\*(C'\fR controls
4123 whether a target machine supports this flag.  
4124 .Sp
4125 Enabled at levels \fB\-O\fR, \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4126 .IP "\fB\-foptimize\-sibling\-calls\fR" 4
4127 .IX Item "-foptimize-sibling-calls"
4128 Optimize sibling and tail recursive calls.
4129 .Sp
4130 Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4131 .IP "\fB\-fno\-inline\fR" 4
4132 .IX Item "-fno-inline"
4133 Don't pay attention to the \f(CW\*(C`inline\*(C'\fR keyword.  Normally this option
4134 is used to keep the compiler from expanding any functions inline.
4135 Note that if you are not optimizing, no functions can be expanded inline.
4136 .IP "\fB\-finline\-functions\fR" 4
4137 .IX Item "-finline-functions"
4138 Integrate all simple functions into their callers.  The compiler
4139 heuristically decides which functions are simple enough to be worth
4140 integrating in this way.
4141 .Sp
4142 If all calls to a given function are integrated, and the function is
4143 declared \f(CW\*(C`static\*(C'\fR, then the function is normally not output as
4144 assembler code in its own right.
4145 .Sp
4146 Enabled at level \fB\-O3\fR.
4147 .IP "\fB\-finline\-functions\-called\-once\fR" 4
4148 .IX Item "-finline-functions-called-once"
4149 Consider all \f(CW\*(C`static\*(C'\fR functions called once for inlining into their
4150 caller even if they are not marked \f(CW\*(C`inline\*(C'\fR.  If a call to a given
4151 function is integrated, then the function is not output as assembler code
4152 in its own right.
4153 .Sp
4154 Enabled if \fB\-funit\-at\-a\-time\fR is enabled.
4155 .IP "\fB\-fearly\-inlining\fR" 4
4156 .IX Item "-fearly-inlining"
4157 Inline functions marked by \f(CW\*(C`always_inline\*(C'\fR and functions whose body seems
4158 smaller than the function call overhead early before doing
4159 \&\fB\-fprofile\-generate\fR instrumentation and real inlining pass.  Doing so
4160 makes profiling significantly cheaper and usually inlining faster on programs
4161 having large chains of nested wrapper functions.
4162 .Sp
4163 Enabled by default.
4164 .IP "\fB\-finline\-limit=\fR\fIn\fR" 4
4165 .IX Item "-finline-limit=n"
4166 By default, \s-1GCC\s0 limits the size of functions that can be inlined.  This flag
4167 allows the control of this limit for functions that are explicitly marked as
4168 inline (i.e., marked with the inline keyword or defined within the class
4169 definition in c++).  \fIn\fR is the size of functions that can be inlined in
4170 number of pseudo instructions (not counting parameter handling).  The default
4171 value of \fIn\fR is 600.
4172 Increasing this value can result in more inlined code at
4173 the cost of compilation time and memory consumption.  Decreasing usually makes
4174 the compilation faster and less code will be inlined (which presumably
4175 means slower programs).  This option is particularly useful for programs that
4176 use inlining heavily such as those based on recursive templates with \*(C+.
4177 .Sp
4178 Inlining is actually controlled by a number of parameters, which may be
4179 specified individually by using \fB\-\-param\fR \fIname\fR\fB=\fR\fIvalue\fR.
4180 The \fB\-finline\-limit=\fR\fIn\fR option sets some of these parameters
4181 as follows:
4182 .RS 4
4183 .IP "\fBmax-inline-insns-single\fR" 4
4184 .IX Item "max-inline-insns-single"
4185 .Vb 1
4186 \& is set to I<n>/2.
4187 .Ve
4188 .IP "\fBmax-inline-insns-auto\fR" 4
4189 .IX Item "max-inline-insns-auto"
4190 .Vb 1
4191 \& is set to I<n>/2.
4192 .Ve
4193 .IP "\fBmin-inline-insns\fR" 4
4194 .IX Item "min-inline-insns"
4195 .Vb 1
4196 \& is set to 130 or I<n>/4, whichever is smaller.
4197 .Ve
4198 .IP "\fBmax-inline-insns-rtl\fR" 4
4199 .IX Item "max-inline-insns-rtl"
4200 .Vb 1
4201 \& is set to I<n>.
4202 .Ve
4203 .RE
4204 .RS 4
4205 .Sp
4206 See below for a documentation of the individual
4207 parameters controlling inlining.
4208 .Sp
4209 \&\fINote:\fR pseudo instruction represents, in this particular context, an
4210 abstract measurement of function's size.  In no way does it represent a count
4211 of assembly instructions and as such its exact meaning might change from one
4212 release to an another.
4213 .RE
4214 .IP "\fB\-fkeep\-inline\-functions\fR" 4
4215 .IX Item "-fkeep-inline-functions"
4216 In C, emit \f(CW\*(C`static\*(C'\fR functions that are declared \f(CW\*(C`inline\*(C'\fR
4217 into the object file, even if the function has been inlined into all
4218 of its callers.  This switch does not affect functions using the
4219 \&\f(CW\*(C`extern inline\*(C'\fR extension in \s-1GNU\s0 C.  In \*(C+, emit any and all
4220 inline functions into the object file.
4221 .IP "\fB\-fkeep\-static\-consts\fR" 4
4222 .IX Item "-fkeep-static-consts"
4223 Emit variables declared \f(CW\*(C`static const\*(C'\fR when optimization isn't turned
4224 on, even if the variables aren't referenced.
4225 .Sp
4226 \&\s-1GCC\s0 enables this option by default.  If you want to force the compiler to
4227 check if the variable was referenced, regardless of whether or not
4228 optimization is turned on, use the \fB\-fno\-keep\-static\-consts\fR option.
4229 .IP "\fB\-fmerge\-constants\fR" 4
4230 .IX Item "-fmerge-constants"
4231 Attempt to merge identical constants (string constants and floating point
4232 constants) across compilation units.
4233 .Sp
4234 This option is the default for optimized compilation if the assembler and
4235 linker support it.  Use \fB\-fno\-merge\-constants\fR to inhibit this
4236 behavior.
4237 .Sp
4238 Enabled at levels \fB\-O\fR, \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4239 .IP "\fB\-fmerge\-all\-constants\fR" 4
4240 .IX Item "-fmerge-all-constants"
4241 Attempt to merge identical constants and identical variables.
4242 .Sp
4243 This option implies \fB\-fmerge\-constants\fR.  In addition to
4244 \&\fB\-fmerge\-constants\fR this considers e.g. even constant initialized
4245 arrays or initialized constant variables with integral or floating point
4246 types.  Languages like C or \*(C+ require each non-automatic variable to
4247 have distinct location, so using this option will result in non-conforming
4248 behavior.
4249 .IP "\fB\-fmodulo\-sched\fR" 4
4250 .IX Item "-fmodulo-sched"
4251 Perform swing modulo scheduling immediately before the first scheduling
4252 pass.  This pass looks at innermost loops and reorders their
4253 instructions by overlapping different iterations.
4254 .IP "\fB\-fno\-branch\-count\-reg\fR" 4
4255 .IX Item "-fno-branch-count-reg"
4256 Do not use \*(L"decrement and branch\*(R" instructions on a count register,
4257 but instead generate a sequence of instructions that decrement a
4258 register, compare it against zero, then branch based upon the result.
4259 This option is only meaningful on architectures that support such
4260 instructions, which include x86, PowerPC, \s-1IA\-64\s0 and S/390.
4261 .Sp
4262 The default is \fB\-fbranch\-count\-reg\fR, enabled when
4263 \&\fB\-fstrength\-reduce\fR is enabled.
4264 .IP "\fB\-fno\-function\-cse\fR" 4
4265 .IX Item "-fno-function-cse"
4266 Do not put function addresses in registers; make each instruction that
4267 calls a constant function contain the function's address explicitly.
4268 .Sp
4269 This option results in less efficient code, but some strange hacks
4270 that alter the assembler output may be confused by the optimizations
4271 performed when this option is not used.
4272 .Sp
4273 The default is \fB\-ffunction\-cse\fR
4274 .IP "\fB\-fno\-zero\-initialized\-in\-bss\fR" 4
4275 .IX Item "-fno-zero-initialized-in-bss"
4276 If the target supports a \s-1BSS\s0 section, \s-1GCC\s0 by default puts variables that
4277 are initialized to zero into \s-1BSS\s0.  This can save space in the resulting
4278 code.
4279 .Sp
4280 This option turns off this behavior because some programs explicitly
4281 rely on variables going to the data section.  E.g., so that the
4282 resulting executable can find the beginning of that section and/or make
4283 assumptions based on that.
4284 .Sp
4285 The default is \fB\-fzero\-initialized\-in\-bss\fR.
4286 .IP "\fB\-fbounds\-check\fR" 4
4287 .IX Item "-fbounds-check"
4288 For front-ends that support it, generate additional code to check that
4289 indices used to access arrays are within the declared range.  This is
4290 currently only supported by the Java and Fortran front\-ends, where
4291 this option defaults to true and false respectively.
4292 .IP "\fB\-fmudflap \-fmudflapth \-fmudflapir\fR" 4
4293 .IX Item "-fmudflap -fmudflapth -fmudflapir"
4294 For front-ends that support it (C and \*(C+), instrument all risky
4295 pointer/array dereferencing operations, some standard library
4296 string/heap functions, and some other associated constructs with
4297 range/validity tests.  Modules so instrumented should be immune to
4298 buffer overflows, invalid heap use, and some other classes of C/\*(C+
4299 programming errors.  The instrumentation relies on a separate runtime
4300 library (\fIlibmudflap\fR), which will be linked into a program if
4301 \&\fB\-fmudflap\fR is given at link time.  Run-time behavior of the
4302 instrumented program is controlled by the \fB\s-1MUDFLAP_OPTIONS\s0\fR
4303 environment variable.  See \f(CW\*(C`env MUDFLAP_OPTIONS=\-help a.out\*(C'\fR
4304 for its options.
4305 .Sp
4306 Use \fB\-fmudflapth\fR instead of \fB\-fmudflap\fR to compile and to
4307 link if your program is multi\-threaded.  Use \fB\-fmudflapir\fR, in
4308 addition to \fB\-fmudflap\fR or \fB\-fmudflapth\fR, if
4309 instrumentation should ignore pointer reads.  This produces less
4310 instrumentation (and therefore faster execution) and still provides
4311 some protection against outright memory corrupting writes, but allows
4312 erroneously read data to propagate within a program.
4313 .IP "\fB\-fstrength\-reduce\fR" 4
4314 .IX Item "-fstrength-reduce"
4315 Perform the optimizations of loop strength reduction and
4316 elimination of iteration variables.
4317 .Sp
4318 Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4319 .IP "\fB\-fthread\-jumps\fR" 4
4320 .IX Item "-fthread-jumps"
4321 Perform optimizations where we check to see if a jump branches to a
4322 location where another comparison subsumed by the first is found.  If
4323 so, the first branch is redirected to either the destination of the
4324 second branch or a point immediately following it, depending on whether
4325 the condition is known to be true or false.
4326 .Sp
4327 Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4328 .IP "\fB\-fcse\-follow\-jumps\fR" 4
4329 .IX Item "-fcse-follow-jumps"
4330 In common subexpression elimination, scan through jump instructions
4331 when the target of the jump is not reached by any other path.  For
4332 example, when \s-1CSE\s0 encounters an \f(CW\*(C`if\*(C'\fR statement with an
4333 \&\f(CW\*(C`else\*(C'\fR clause, \s-1CSE\s0 will follow the jump when the condition
4334 tested is false.
4335 .Sp
4336 Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4337 .IP "\fB\-fcse\-skip\-blocks\fR" 4
4338 .IX Item "-fcse-skip-blocks"
4339 This is similar to \fB\-fcse\-follow\-jumps\fR, but causes \s-1CSE\s0 to
4340 follow jumps which conditionally skip over blocks.  When \s-1CSE\s0
4341 encounters a simple \f(CW\*(C`if\*(C'\fR statement with no else clause,
4342 \&\fB\-fcse\-skip\-blocks\fR causes \s-1CSE\s0 to follow the jump around the
4343 body of the \f(CW\*(C`if\*(C'\fR.
4344 .Sp
4345 Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4346 .IP "\fB\-frerun\-cse\-after\-loop\fR" 4
4347 .IX Item "-frerun-cse-after-loop"
4348 Re-run common subexpression elimination after loop optimizations has been
4349 performed.
4350 .Sp
4351 Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4352 .IP "\fB\-frerun\-loop\-opt\fR" 4
4353 .IX Item "-frerun-loop-opt"
4354 Run the loop optimizer twice.
4355 .Sp
4356 Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4357 .IP "\fB\-fgcse\fR" 4
4358 .IX Item "-fgcse"
4359 Perform a global common subexpression elimination pass.
4360 This pass also performs global constant and copy propagation.
4361 .Sp
4362 \&\fINote:\fR When compiling a program using computed gotos, a \s-1GCC\s0
4363 extension, you may get better runtime performance if you disable
4364 the global common subexpression elimination pass by adding
4365 \&\fB\-fno\-gcse\fR to the command line.
4366 .Sp
4367 Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4368 .IP "\fB\-fgcse\-lm\fR" 4
4369 .IX Item "-fgcse-lm"
4370 When \fB\-fgcse\-lm\fR is enabled, global common subexpression elimination will
4371 attempt to move loads which are only killed by stores into themselves.  This
4372 allows a loop containing a load/store sequence to be changed to a load outside
4373 the loop, and a copy/store within the loop.
4374 .Sp
4375 Enabled by default when gcse is enabled.
4376 .IP "\fB\-fgcse\-sm\fR" 4
4377 .IX Item "-fgcse-sm"
4378 When \fB\-fgcse\-sm\fR is enabled, a store motion pass is run after
4379 global common subexpression elimination.  This pass will attempt to move
4380 stores out of loops.  When used in conjunction with \fB\-fgcse\-lm\fR,
4381 loops containing a load/store sequence can be changed to a load before
4382 the loop and a store after the loop.
4383 .Sp
4384 Not enabled at any optimization level.
4385 .IP "\fB\-fgcse\-las\fR" 4
4386 .IX Item "-fgcse-las"
4387 When \fB\-fgcse\-las\fR is enabled, the global common subexpression
4388 elimination pass eliminates redundant loads that come after stores to the
4389 same memory location (both partial and full redundancies).
4390 .Sp
4391 Not enabled at any optimization level.
4392 .IP "\fB\-fgcse\-after\-reload\fR" 4
4393 .IX Item "-fgcse-after-reload"
4394 When \fB\-fgcse\-after\-reload\fR is enabled, a redundant load elimination
4395 pass is performed after reload.  The purpose of this pass is to cleanup
4396 redundant spilling.
4397 .IP "\fB\-floop\-optimize\fR" 4
4398 .IX Item "-floop-optimize"
4399 Perform loop optimizations: move constant expressions out of loops, simplify
4400 exit test conditions and optionally do strength-reduction as well.
4401 .Sp
4402 Enabled at levels \fB\-O\fR, \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4403 .IP "\fB\-floop\-optimize2\fR" 4
4404 .IX Item "-floop-optimize2"
4405 Perform loop optimizations using the new loop optimizer.  The optimizations
4406 (loop unrolling, peeling and unswitching, loop invariant motion) are enabled
4407 by separate flags.
4408 .IP "\fB\-funsafe\-loop\-optimizations\fR" 4
4409 .IX Item "-funsafe-loop-optimizations"
4410 If given, the loop optimizer will assume that loop indices do not
4411 overflow, and that the loops with nontrivial exit condition are not
4412 infinite.  This enables a wider range of loop optimizations even if
4413 the loop optimizer itself cannot prove that these assumptions are valid.
4414 Using \fB\-Wunsafe\-loop\-optimizations\fR, the compiler will warn you
4415 if it finds this kind of loop.
4416 .IP "\fB\-fcrossjumping\fR" 4
4417 .IX Item "-fcrossjumping"
4418 Perform cross-jumping transformation.  This transformation unifies equivalent code and save code size.  The
4419 resulting code may or may not perform better than without cross\-jumping.
4420 .Sp
4421 Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4422 .IP "\fB\-fif\-conversion\fR" 4
4423 .IX Item "-fif-conversion"
4424 Attempt to transform conditional jumps into branch-less equivalents.  This
4425 include use of conditional moves, min, max, set flags and abs instructions, and
4426 some tricks doable by standard arithmetics.  The use of conditional execution
4427 on chips where it is available is controlled by \f(CW\*(C`if\-conversion2\*(C'\fR.
4428 .Sp
4429 Enabled at levels \fB\-O\fR, \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4430 .IP "\fB\-fif\-conversion2\fR" 4
4431 .IX Item "-fif-conversion2"
4432 Use conditional execution (where available) to transform conditional jumps into
4433 branch-less equivalents.
4434 .Sp
4435 Enabled at levels \fB\-O\fR, \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4436 .IP "\fB\-fdelete\-null\-pointer\-checks\fR" 4
4437 .IX Item "-fdelete-null-pointer-checks"
4438 Use global dataflow analysis to identify and eliminate useless checks
4439 for null pointers.  The compiler assumes that dereferencing a null
4440 pointer would have halted the program.  If a pointer is checked after
4441 it has already been dereferenced, it cannot be null.
4442 .Sp
4443 In some environments, this assumption is not true, and programs can
4444 safely dereference null pointers.  Use
4445 \&\fB\-fno\-delete\-null\-pointer\-checks\fR to disable this optimization
4446 for programs which depend on that behavior.
4447 .Sp
4448 Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4449 .IP "\fB\-fexpensive\-optimizations\fR" 4
4450 .IX Item "-fexpensive-optimizations"
4451 Perform a number of minor optimizations that are relatively expensive.
4452 .Sp
4453 Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4454 .IP "\fB\-foptimize\-register\-move\fR" 4
4455 .IX Item "-foptimize-register-move"
4456 .PD 0
4457 .IP "\fB\-fregmove\fR" 4
4458 .IX Item "-fregmove"
4459 .PD
4460 Attempt to reassign register numbers in move instructions and as
4461 operands of other simple instructions in order to maximize the amount of
4462 register tying.  This is especially helpful on machines with two-operand
4463 instructions.
4464 .Sp
4465 Note \fB\-fregmove\fR and \fB\-foptimize\-register\-move\fR are the same
4466 optimization.
4467 .Sp
4468 Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4469 .IP "\fB\-fdelayed\-branch\fR" 4
4470 .IX Item "-fdelayed-branch"
4471 If supported for the target machine, attempt to reorder instructions
4472 to exploit instruction slots available after delayed branch
4473 instructions.
4474 .Sp
4475 Enabled at levels \fB\-O\fR, \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4476 .IP "\fB\-fschedule\-insns\fR" 4
4477 .IX Item "-fschedule-insns"
4478 If supported for the target machine, attempt to reorder instructions to
4479 eliminate execution stalls due to required data being unavailable.  This
4480 helps machines that have slow floating point or memory load instructions
4481 by allowing other instructions to be issued until the result of the load
4482 or floating point instruction is required.
4483 .Sp
4484 Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4485 .IP "\fB\-fschedule\-insns2\fR" 4
4486 .IX Item "-fschedule-insns2"
4487 Similar to \fB\-fschedule\-insns\fR, but requests an additional pass of
4488 instruction scheduling after register allocation has been done.  This is
4489 especially useful on machines with a relatively small number of
4490 registers and where memory load instructions take more than one cycle.
4491 .Sp
4492 Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4493 .IP "\fB\-fno\-sched\-interblock\fR" 4
4494 .IX Item "-fno-sched-interblock"
4495 Don't schedule instructions across basic blocks.  This is normally
4496 enabled by default when scheduling before register allocation, i.e.
4497 with \fB\-fschedule\-insns\fR or at \fB\-O2\fR or higher.
4498 .IP "\fB\-fno\-sched\-spec\fR" 4
4499 .IX Item "-fno-sched-spec"
4500 Don't allow speculative motion of non-load instructions.  This is normally
4501 enabled by default when scheduling before register allocation, i.e.
4502 with \fB\-fschedule\-insns\fR or at \fB\-O2\fR or higher.
4503 .IP "\fB\-fsched\-spec\-load\fR" 4
4504 .IX Item "-fsched-spec-load"
4505 Allow speculative motion of some load instructions.  This only makes
4506 sense when scheduling before register allocation, i.e. with
4507 \&\fB\-fschedule\-insns\fR or at \fB\-O2\fR or higher.
4508 .IP "\fB\-fsched\-spec\-load\-dangerous\fR" 4
4509 .IX Item "-fsched-spec-load-dangerous"
4510 Allow speculative motion of more load instructions.  This only makes
4511 sense when scheduling before register allocation, i.e. with
4512 \&\fB\-fschedule\-insns\fR or at \fB\-O2\fR or higher.
4513 .IP "\fB\-fsched\-stalled\-insns=\fR\fIn\fR" 4
4514 .IX Item "-fsched-stalled-insns=n"
4515 Define how many insns (if any) can be moved prematurely from the queue
4516 of stalled insns into the ready list, during the second scheduling pass.
4517 .IP "\fB\-fsched\-stalled\-insns\-dep=\fR\fIn\fR" 4
4518 .IX Item "-fsched-stalled-insns-dep=n"
4519 Define how many insn groups (cycles) will be examined for a dependency
4520 on a stalled insn that is candidate for premature removal from the queue
4521 of stalled insns.  Has an effect only during the second scheduling pass,
4522 and only if \fB\-fsched\-stalled\-insns\fR is used and its value is not zero.
4523 .IP "\fB\-fsched2\-use\-superblocks\fR" 4
4524 .IX Item "-fsched2-use-superblocks"
4525 When scheduling after register allocation, do use superblock scheduling
4526 algorithm.  Superblock scheduling allows motion across basic block boundaries
4527 resulting on faster schedules.  This option is experimental, as not all machine
4528 descriptions used by \s-1GCC\s0 model the \s-1CPU\s0 closely enough to avoid unreliable
4529 results from the algorithm.
4530 .Sp
4531 This only makes sense when scheduling after register allocation, i.e. with
4532 \&\fB\-fschedule\-insns2\fR or at \fB\-O2\fR or higher.
4533 .IP "\fB\-fsched2\-use\-traces\fR" 4
4534 .IX Item "-fsched2-use-traces"
4535 Use \fB\-fsched2\-use\-superblocks\fR algorithm when scheduling after register
4536 allocation and additionally perform code duplication in order to increase the
4537 size of superblocks using tracer pass.  See \fB\-ftracer\fR for details on
4538 trace formation.
4539 .Sp
4540 This mode should produce faster but significantly longer programs.  Also
4541 without \fB\-fbranch\-probabilities\fR the traces constructed may not
4542 match the reality and hurt the performance.  This only makes
4543 sense when scheduling after register allocation, i.e. with
4544 \&\fB\-fschedule\-insns2\fR or at \fB\-O2\fR or higher.
4545 .IP "\fB\-freschedule\-modulo\-scheduled\-loops\fR" 4
4546 .IX Item "-freschedule-modulo-scheduled-loops"
4547 The modulo scheduling comes before the traditional scheduling, if a loop was modulo scheduled
4548 we may want to prevent the later scheduling passes from changing its schedule, we use this
4549 option to control that.
4550 .IP "\fB\-fcaller\-saves\fR" 4
4551 .IX Item "-fcaller-saves"
4552 Enable values to be allocated in registers that will be clobbered by
4553 function calls, by emitting extra instructions to save and restore the
4554 registers around such calls.  Such allocation is done only when it
4555 seems to result in better code than would otherwise be produced.
4556 .Sp
4557 This option is always enabled by default on certain machines, usually
4558 those which have no call-preserved registers to use instead.
4559 .Sp
4560 Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4561 .IP "\fB\-ftree\-pre\fR" 4
4562 .IX Item "-ftree-pre"
4563 Perform Partial Redundancy Elimination (\s-1PRE\s0) on trees.  This flag is
4564 enabled by default at \fB\-O2\fR and \fB\-O3\fR.
4565 .IP "\fB\-ftree\-fre\fR" 4
4566 .IX Item "-ftree-fre"
4567 Perform Full Redundancy Elimination (\s-1FRE\s0) on trees.  The difference
4568 between \s-1FRE\s0 and \s-1PRE\s0 is that \s-1FRE\s0 only considers expressions
4569 that are computed on all paths leading to the redundant computation.
4570 This analysis faster than \s-1PRE\s0, though it exposes fewer redundancies.
4571 This flag is enabled by default at \fB\-O\fR and higher.
4572 .IP "\fB\-ftree\-copy\-prop\fR" 4
4573 .IX Item "-ftree-copy-prop"
4574 Perform copy propagation on trees.  This pass eliminates unnecessary
4575 copy operations.  This flag is enabled by default at \fB\-O\fR and
4576 higher.
4577 .IP "\fB\-ftree\-store\-copy\-prop\fR" 4
4578 .IX Item "-ftree-store-copy-prop"
4579 Perform copy propagation of memory loads and stores.  This pass
4580 eliminates unnecessary copy operations in memory references
4581 (structures, global variables, arrays, etc).  This flag is enabled by
4582 default at \fB\-O2\fR and higher.
4583 .IP "\fB\-ftree\-salias\fR" 4
4584 .IX Item "-ftree-salias"
4585 Perform structural alias analysis on trees.  This flag
4586 is enabled by default at \fB\-O\fR and higher.
4587 .IP "\fB\-ftree\-sink\fR" 4
4588 .IX Item "-ftree-sink"
4589 Perform forward store motion  on trees.  This flag is
4590 enabled by default at \fB\-O\fR and higher.
4591 .IP "\fB\-ftree\-ccp\fR" 4
4592 .IX Item "-ftree-ccp"
4593 Perform sparse conditional constant propagation (\s-1CCP\s0) on trees.  This
4594 pass only operates on local scalar variables and is enabled by default
4595 at \fB\-O\fR and higher.
4596 .IP "\fB\-ftree\-store\-ccp\fR" 4
4597 .IX Item "-ftree-store-ccp"
4598 Perform sparse conditional constant propagation (\s-1CCP\s0) on trees.  This
4599 pass operates on both local scalar variables and memory stores and
4600 loads (global variables, structures, arrays, etc).  This flag is
4601 enabled by default at \fB\-O2\fR and higher.
4602 .IP "\fB\-ftree\-dce\fR" 4
4603 .IX Item "-ftree-dce"
4604 Perform dead code elimination (\s-1DCE\s0) on trees.  This flag is enabled by
4605 default at \fB\-O\fR and higher.
4606 .IP "\fB\-ftree\-dominator\-opts\fR" 4
4607 .IX Item "-ftree-dominator-opts"
4608 Perform a variety of simple scalar cleanups (constant/copy
4609 propagation, redundancy elimination, range propagation and expression
4610 simplification) based on a dominator tree traversal.  This also
4611 performs jump threading (to reduce jumps to jumps). This flag is
4612 enabled by default at \fB\-O\fR and higher.
4613 .IP "\fB\-ftree\-ch\fR" 4
4614 .IX Item "-ftree-ch"
4615 Perform loop header copying on trees.  This is beneficial since it increases
4616 effectiveness of code motion optimizations.  It also saves one jump.  This flag
4617 is enabled by default at \fB\-O\fR and higher.  It is not enabled
4618 for \fB\-Os\fR, since it usually increases code size.
4619 .IP "\fB\-ftree\-loop\-optimize\fR" 4
4620 .IX Item "-ftree-loop-optimize"
4621 Perform loop optimizations on trees.  This flag is enabled by default
4622 at \fB\-O\fR and higher.
4623 .IP "\fB\-ftree\-loop\-linear\fR" 4
4624 .IX Item "-ftree-loop-linear"
4625 Perform linear loop transformations on tree.  This flag can improve cache
4626 performance and allow further loop optimizations to take place.
4627 .IP "\fB\-ftree\-loop\-im\fR" 4
4628 .IX Item "-ftree-loop-im"
4629 Perform loop invariant motion on trees.  This pass moves only invariants that
4630 would be hard to handle at \s-1RTL\s0 level (function calls, operations that expand to
4631 nontrivial sequences of insns).  With \fB\-funswitch\-loops\fR it also moves
4632 operands of conditions that are invariant out of the loop, so that we can use
4633 just trivial invariantness analysis in loop unswitching.  The pass also includes
4634 store motion.
4635 .IP "\fB\-ftree\-loop\-ivcanon\fR" 4
4636 .IX Item "-ftree-loop-ivcanon"
4637 Create a canonical counter for number of iterations in the loop for that
4638 determining number of iterations requires complicated analysis.  Later
4639 optimizations then may determine the number easily.  Useful especially
4640 in connection with unrolling.
4641 .IP "\fB\-fivopts\fR" 4
4642 .IX Item "-fivopts"
4643 Perform induction variable optimizations (strength reduction, induction
4644 variable merging and induction variable elimination) on trees.
4645 .IP "\fB\-ftree\-sra\fR" 4
4646 .IX Item "-ftree-sra"
4647 Perform scalar replacement of aggregates.  This pass replaces structure
4648 references with scalars to prevent committing structures to memory too
4649 early.  This flag is enabled by default at \fB\-O\fR and higher.
4650 .IP "\fB\-ftree\-copyrename\fR" 4
4651 .IX Item "-ftree-copyrename"
4652 Perform copy renaming on trees.  This pass attempts to rename compiler
4653 temporaries to other variables at copy locations, usually resulting in
4654 variable names which more closely resemble the original variables.  This flag
4655 is enabled by default at \fB\-O\fR and higher.
4656 .IP "\fB\-ftree\-ter\fR" 4
4657 .IX Item "-ftree-ter"
4658 Perform temporary expression replacement during the \s-1SSA\-\s0>normal phase.  Single
4659 use/single def temporaries are replaced at their use location with their
4660 defining expression.  This results in non-GIMPLE code, but gives the expanders
4661 much more complex trees to work on resulting in better \s-1RTL\s0 generation.  This is
4662 enabled by default at \fB\-O\fR and higher.
4663 .IP "\fB\-ftree\-lrs\fR" 4
4664 .IX Item "-ftree-lrs"
4665 Perform live range splitting during the \s-1SSA\-\s0>normal phase.  Distinct live
4666 ranges of a variable are split into unique variables, allowing for better
4667 optimization later.  This is enabled by default at \fB\-O\fR and higher.
4668 .IP "\fB\-ftree\-vectorize\fR" 4
4669 .IX Item "-ftree-vectorize"
4670 Perform loop vectorization on trees.
4671 .IP "\fB\-ftree\-vect\-loop\-version\fR" 4
4672 .IX Item "-ftree-vect-loop-version"
4673 Perform loop versioning when doing loop vectorization on trees.  When a loop
4674 appears to be vectorizable except that data alignment or data dependence cannot
4675 be determined at compile time then vectorized and non-vectorized versions of
4676 the loop are generated along with runtime checks for alignment or dependence
4677 to control which version is executed.  This option is enabled by default
4678 except at level \fB\-Os\fR where it is disabled.
4679 .IP "\fB\-ftree\-vrp\fR" 4
4680 .IX Item "-ftree-vrp"
4681 Perform Value Range Propagation on trees.  This is similar to the
4682 constant propagation pass, but instead of values, ranges of values are
4683 propagated.  This allows the optimizers to remove unnecessary range
4684 checks like array bound checks and null pointer checks.  This is
4685 enabled by default at \fB\-O2\fR and higher.  Null pointer check
4686 elimination is only done if \fB\-fdelete\-null\-pointer\-checks\fR is
4687 enabled.
4688 .IP "\fB\-ftracer\fR" 4
4689 .IX Item "-ftracer"
4690 Perform tail duplication to enlarge superblock size.  This transformation
4691 simplifies the control flow of the function allowing other optimizations to do
4692 better job.
4693 .IP "\fB\-funroll\-loops\fR" 4
4694 .IX Item "-funroll-loops"
4695 Unroll loops whose number of iterations can be determined at compile
4696 time or upon entry to the loop.  \fB\-funroll\-loops\fR implies both
4697 \&\fB\-fstrength\-reduce\fR and \fB\-frerun\-cse\-after\-loop\fR.  This
4698 option makes code larger, and may or may not make it run faster.
4699 .IP "\fB\-funroll\-all\-loops\fR" 4
4700 .IX Item "-funroll-all-loops"
4701 Unroll all loops, even if their number of iterations is uncertain when
4702 the loop is entered.  This usually makes programs run more slowly.
4703 \&\fB\-funroll\-all\-loops\fR implies the same options as
4704 \&\fB\-funroll\-loops\fR,
4705 .IP "\fB\-fsplit\-ivs\-in\-unroller\fR" 4
4706 .IX Item "-fsplit-ivs-in-unroller"
4707 Enables expressing of values of induction variables in later iterations
4708 of the unrolled loop using the value in the first iteration.  This breaks
4709 long dependency chains, thus improving efficiency of the scheduling passes.
4710 .Sp
4711 Combination of \fB\-fweb\fR and \s-1CSE\s0 is often sufficient to obtain the
4712 same effect.  However in cases the loop body is more complicated than
4713 a single basic block, this is not reliable.  It also does not work at all
4714 on some of the architectures due to restrictions in the \s-1CSE\s0 pass.
4715 .Sp
4716 This optimization is enabled by default.
4717 .IP "\fB\-fvariable\-expansion\-in\-unroller\fR" 4
4718 .IX Item "-fvariable-expansion-in-unroller"
4719 With this option, the compiler will create multiple copies of some
4720 local variables when unrolling a loop which can result in superior code.
4721 .IP "\fB\-fprefetch\-loop\-arrays\fR" 4
4722 .IX Item "-fprefetch-loop-arrays"
4723 If supported by the target machine, generate instructions to prefetch
4724 memory to improve the performance of loops that access large arrays.
4725 .Sp
4726 These options may generate better or worse code; results are highly
4727 dependent on the structure of loops within the source code.
4728 .IP "\fB\-fno\-peephole\fR" 4
4729 .IX Item "-fno-peephole"
4730 .PD 0
4731 .IP "\fB\-fno\-peephole2\fR" 4
4732 .IX Item "-fno-peephole2"
4733 .PD
4734 Disable any machine-specific peephole optimizations.  The difference
4735 between \fB\-fno\-peephole\fR and \fB\-fno\-peephole2\fR is in how they
4736 are implemented in the compiler; some targets use one, some use the
4737 other, a few use both.
4738 .Sp
4739 \&\fB\-fpeephole\fR is enabled by default.
4740 \&\fB\-fpeephole2\fR enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4741 .IP "\fB\-fno\-guess\-branch\-probability\fR" 4
4742 .IX Item "-fno-guess-branch-probability"
4743 Do not guess branch probabilities using heuristics.
4744 .Sp
4745 \&\s-1GCC\s0 will use heuristics to guess branch probabilities if they are
4746 not provided by profiling feedback (\fB\-fprofile\-arcs\fR).  These
4747 heuristics are based on the control flow graph.  If some branch probabilities
4748 are specified by \fB_\|_builtin_expect\fR, then the heuristics will be
4749 used to guess branch probabilities for the rest of the control flow graph,
4750 taking the \fB_\|_builtin_expect\fR info into account.  The interactions
4751 between the heuristics and \fB_\|_builtin_expect\fR can be complex, and in
4752 some cases, it may be useful to disable the heuristics so that the effects
4753 of \fB_\|_builtin_expect\fR are easier to understand.
4754 .Sp
4755 The default is \fB\-fguess\-branch\-probability\fR at levels
4756 \&\fB\-O\fR, \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4757 .IP "\fB\-freorder\-blocks\fR" 4
4758 .IX Item "-freorder-blocks"
4759 Reorder basic blocks in the compiled function in order to reduce number of
4760 taken branches and improve code locality.
4761 .Sp
4762 Enabled at levels \fB\-O2\fR, \fB\-O3\fR.
4763 .IP "\fB\-freorder\-blocks\-and\-partition\fR" 4
4764 .IX Item "-freorder-blocks-and-partition"
4765 In addition to reordering basic blocks in the compiled function, in order
4766 to reduce number of taken branches, partitions hot and cold basic blocks
4767 into separate sections of the assembly and .o files, to improve
4768 paging and cache locality performance.
4769 .Sp
4770 This optimization is automatically turned off in the presence of
4771 exception handling, for linkonce sections, for functions with a user-defined
4772 section attribute and on any architecture that does not support named
4773 sections.
4774 .IP "\fB\-freorder\-functions\fR" 4
4775 .IX Item "-freorder-functions"
4776 Reorder functions in the object file in order to
4777 improve code locality.  This is implemented by using special
4778 subsections \f(CW\*(C`.text.hot\*(C'\fR for most frequently executed functions and
4779 \&\f(CW\*(C`.text.unlikely\*(C'\fR for unlikely executed functions.  Reordering is done by
4780 the linker so object file format must support named sections and linker must
4781 place them in a reasonable way.
4782 .Sp
4783 Also profile feedback must be available in to make this option effective.  See
4784 \&\fB\-fprofile\-arcs\fR for details.
4785 .Sp
4786 Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4787 .IP "\fB\-fstrict\-aliasing\fR" 4
4788 .IX Item "-fstrict-aliasing"
4789 Allows the compiler to assume the strictest aliasing rules applicable to
4790 the language being compiled.  For C (and \*(C+), this activates
4791 optimizations based on the type of expressions.  In particular, an
4792 object of one type is assumed never to reside at the same address as an
4793 object of a different type, unless the types are almost the same.  For
4794 example, an \f(CW\*(C`unsigned int\*(C'\fR can alias an \f(CW\*(C`int\*(C'\fR, but not a
4795 \&\f(CW\*(C`void*\*(C'\fR or a \f(CW\*(C`double\*(C'\fR.  A character type may alias any other
4796 type.
4797 .Sp
4798 Pay special attention to code like this:
4799 .Sp
4800 .Vb 4
4801 \&        union a_union {
4802 \&          int i;
4803 \&          double d;
4804 \&        };
4805 .Ve
4806 .Sp
4807 .Vb 5
4808 \&        int f() {
4809 \&          a_union t;
4810 \&          t.d = 3.0;
4811 \&          return t.i;
4812 \&        }
4813 .Ve
4814 .Sp
4815 The practice of reading from a different union member than the one most
4816 recently written to (called \*(L"type\-punning\*(R") is common.  Even with
4817 \&\fB\-fstrict\-aliasing\fR, type-punning is allowed, provided the memory
4818 is accessed through the union type.  So, the code above will work as
4819 expected.  However, this code might not:
4820 .Sp
4821 .Vb 7
4822 \&        int f() {
4823 \&          a_union t;
4824 \&          int* ip;
4825 \&          t.d = 3.0;
4826 \&          ip = &t.i;
4827 \&          return *ip;
4828 \&        }
4829 .Ve
4830 .Sp
4831 Every language that wishes to perform language-specific alias analysis
4832 should define a function that computes, given an \f(CW\*(C`tree\*(C'\fR
4833 node, an alias set for the node.  Nodes in different alias sets are not
4834 allowed to alias.  For an example, see the C front-end function
4835 \&\f(CW\*(C`c_get_alias_set\*(C'\fR.
4836 .Sp
4837 Enabled at levels \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4838 .IP "\fB\-falign\-functions\fR" 4
4839 .IX Item "-falign-functions"
4840 .PD 0
4841 .IP "\fB\-falign\-functions=\fR\fIn\fR" 4
4842 .IX Item "-falign-functions=n"
4843 .PD
4844 Align the start of functions to the next power-of-two greater than
4845 \&\fIn\fR, skipping up to \fIn\fR bytes.  For instance,
4846 \&\fB\-falign\-functions=32\fR aligns functions to the next 32\-byte
4847 boundary, but \fB\-falign\-functions=24\fR would align to the next
4848 32\-byte boundary only if this can be done by skipping 23 bytes or less.
4849 .Sp
4850 \&\fB\-fno\-align\-functions\fR and \fB\-falign\-functions=1\fR are
4851 equivalent and mean that functions will not be aligned.
4852 .Sp
4853 Some assemblers only support this flag when \fIn\fR is a power of two;
4854 in that case, it is rounded up.
4855 .Sp
4856 If \fIn\fR is not specified or is zero, use a machine-dependent default.
4857 .Sp
4858 Enabled at levels \fB\-O2\fR, \fB\-O3\fR.
4859 .IP "\fB\-falign\-labels\fR" 4
4860 .IX Item "-falign-labels"
4861 .PD 0
4862 .IP "\fB\-falign\-labels=\fR\fIn\fR" 4
4863 .IX Item "-falign-labels=n"
4864 .PD
4865 Align all branch targets to a power-of-two boundary, skipping up to
4866 \&\fIn\fR bytes like \fB\-falign\-functions\fR.  This option can easily
4867 make code slower, because it must insert dummy operations for when the
4868 branch target is reached in the usual flow of the code.
4869 .Sp
4870 \&\fB\-fno\-align\-labels\fR and \fB\-falign\-labels=1\fR are
4871 equivalent and mean that labels will not be aligned.
4872 .Sp
4873 If \fB\-falign\-loops\fR or \fB\-falign\-jumps\fR are applicable and
4874 are greater than this value, then their values are used instead.
4875 .Sp
4876 If \fIn\fR is not specified or is zero, use a machine-dependent default
4877 which is very likely to be \fB1\fR, meaning no alignment.
4878 .Sp
4879 Enabled at levels \fB\-O2\fR, \fB\-O3\fR.
4880 .IP "\fB\-falign\-loops\fR" 4
4881 .IX Item "-falign-loops"
4882 .PD 0
4883 .IP "\fB\-falign\-loops=\fR\fIn\fR" 4
4884 .IX Item "-falign-loops=n"
4885 .PD
4886 Align loops to a power-of-two boundary, skipping up to \fIn\fR bytes
4887 like \fB\-falign\-functions\fR.  The hope is that the loop will be
4888 executed many times, which will make up for any execution of the dummy
4889 operations.
4890 .Sp
4891 \&\fB\-fno\-align\-loops\fR and \fB\-falign\-loops=1\fR are
4892 equivalent and mean that loops will not be aligned.
4893 .Sp
4894 If \fIn\fR is not specified or is zero, use a machine-dependent default.
4895 .Sp
4896 Enabled at levels \fB\-O2\fR, \fB\-O3\fR.
4897 .IP "\fB\-falign\-jumps\fR" 4
4898 .IX Item "-falign-jumps"
4899 .PD 0
4900 .IP "\fB\-falign\-jumps=\fR\fIn\fR" 4
4901 .IX Item "-falign-jumps=n"
4902 .PD
4903 Align branch targets to a power-of-two boundary, for branch targets
4904 where the targets can only be reached by jumping, skipping up to \fIn\fR
4905 bytes like \fB\-falign\-functions\fR.  In this case, no dummy operations
4906 need be executed.
4907 .Sp
4908 \&\fB\-fno\-align\-jumps\fR and \fB\-falign\-jumps=1\fR are
4909 equivalent and mean that loops will not be aligned.
4910 .Sp
4911 If \fIn\fR is not specified or is zero, use a machine-dependent default.
4912 .Sp
4913 Enabled at levels \fB\-O2\fR, \fB\-O3\fR.
4914 .IP "\fB\-funit\-at\-a\-time\fR" 4
4915 .IX Item "-funit-at-a-time"
4916 Parse the whole compilation unit before starting to produce code.
4917 This allows some extra optimizations to take place but consumes
4918 more memory (in general).  There are some compatibility issues
4919 with \fIunit-at-at-time\fR mode:
4920 .RS 4
4921 .IP "*" 4
4922 enabling \fIunit-at-a-time\fR mode may change the order
4923 in which functions, variables, and top-level \f(CW\*(C`asm\*(C'\fR statements
4924 are emitted, and will likely break code relying on some particular
4925 ordering.  The majority of such top-level \f(CW\*(C`asm\*(C'\fR statements,
4926 though, can be replaced by \f(CW\*(C`section\*(C'\fR attributes.
4927 .IP "*" 4
4928 \&\fIunit-at-a-time\fR mode removes unreferenced static variables
4929 and functions.  This may result in undefined references
4930 when an \f(CW\*(C`asm\*(C'\fR statement refers directly to variables or functions
4931 that are otherwise unused.  In that case either the variable/function
4932 shall be listed as an operand of the \f(CW\*(C`asm\*(C'\fR statement operand or,
4933 in the case of top-level \f(CW\*(C`asm\*(C'\fR statements the attribute \f(CW\*(C`used\*(C'\fR
4934 shall be used on the declaration.
4935 .IP "*" 4
4936 Static functions now can use non-standard passing conventions that
4937 may break \f(CW\*(C`asm\*(C'\fR statements calling functions directly.  Again,
4938 attribute \f(CW\*(C`used\*(C'\fR will prevent this behavior.
4939 .RE
4940 .RS 4
4941 .Sp
4942 As a temporary workaround, \fB\-fno\-unit\-at\-a\-time\fR can be used,
4943 but this scheme may not be supported by future releases of \s-1GCC\s0.
4944 .Sp
4945 Enabled at levels \fB\-O\fR, \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4946 .RE
4947 .IP "\fB\-fweb\fR" 4
4948 .IX Item "-fweb"
4949 Constructs webs as commonly used for register allocation purposes and assign
4950 each web individual pseudo register.  This allows the register allocation pass
4951 to operate on pseudos directly, but also strengthens several other optimization
4952 passes, such as \s-1CSE\s0, loop optimizer and trivial dead code remover.  It can,
4953 however, make debugging impossible, since variables will no longer stay in a
4954 \&\*(L"home register\*(R".
4955 .Sp
4956 Enabled by default with \fB\-funroll\-loops\fR.
4957 .IP "\fB\-fwhole\-program\fR" 4
4958 .IX Item "-fwhole-program"
4959 Assume that the current compilation unit represents whole program being
4960 compiled.  All public functions and variables with the exception of \f(CW\*(C`main\*(C'\fR
4961 and those merged by attribute \f(CW\*(C`externally_visible\*(C'\fR become static functions
4962 and in a affect gets more aggressively optimized by interprocedural optimizers.
4963 While this option is equivalent to proper use of \f(CW\*(C`static\*(C'\fR keyword for
4964 programs consisting of single file, in combination with option
4965 \&\fB\-\-combine\fR this flag can be used to compile most of smaller scale C
4966 programs since the functions and variables become local for the whole combined
4967 compilation unit, not for the single source file itself.
4968 .IP "\fB\-fno\-cprop\-registers\fR" 4
4969 .IX Item "-fno-cprop-registers"
4970 After register allocation and post-register allocation instruction splitting,
4971 we perform a copy-propagation pass to try to reduce scheduling dependencies
4972 and occasionally eliminate the copy.
4973 .Sp
4974 Disabled at levels \fB\-O\fR, \fB\-O2\fR, \fB\-O3\fR, \fB\-Os\fR.
4975 .IP "\fB\-fprofile\-generate\fR" 4
4976 .IX Item "-fprofile-generate"
4977 Enable options usually used for instrumenting application to produce
4978 profile useful for later recompilation with profile feedback based
4979 optimization.  You must use \fB\-fprofile\-generate\fR both when
4980 compiling and when linking your program.
4981 .Sp
4982 The following options are enabled: \f(CW\*(C`\-fprofile\-arcs\*(C'\fR, \f(CW\*(C`\-fprofile\-values\*(C'\fR, \f(CW\*(C`\-fvpt\*(C'\fR.
4983 .IP "\fB\-fprofile\-use\fR" 4
4984 .IX Item "-fprofile-use"
4985 Enable profile feedback directed optimizations, and optimizations
4986 generally profitable only with profile feedback available.
4987 .Sp
4988 The following options are enabled: \f(CW\*(C`\-fbranch\-probabilities\*(C'\fR, \f(CW\*(C`\-fvpt\*(C'\fR,
4989 \&\f(CW\*(C`\-funroll\-loops\*(C'\fR, \f(CW\*(C`\-fpeel\-loops\*(C'\fR, \f(CW\*(C`\-ftracer\*(C'\fR,
4990 \&\f(CW\*(C`\-fno\-loop\-optimize\*(C'\fR.
4991 .PP
4992 The following options control compiler behavior regarding floating
4993 point arithmetic.  These options trade off between speed and
4994 correctness.  All must be specifically enabled.
4995 .IP "\fB\-ffloat\-store\fR" 4
4996 .IX Item "-ffloat-store"
4997 Do not store floating point variables in registers, and inhibit other
4998 options that might change whether a floating point value is taken from a
4999 register or memory.
5000 .Sp
5001 This option prevents undesirable excess precision on machines such as
5002 the 68000 where the floating registers (of the 68881) keep more
5003 precision than a \f(CW\*(C`double\*(C'\fR is supposed to have.  Similarly for the
5004 x86 architecture.  For most programs, the excess precision does only
5005 good, but a few programs rely on the precise definition of \s-1IEEE\s0 floating
5006 point.  Use \fB\-ffloat\-store\fR for such programs, after modifying
5007 them to store all pertinent intermediate computations into variables.
5008 .IP "\fB\-ffast\-math\fR" 4
5009 .IX Item "-ffast-math"
5010 Sets \fB\-fno\-math\-errno\fR, \fB\-funsafe\-math\-optimizations\fR, \fB\-fno\-trapping\-math\fR, \fB\-ffinite\-math\-only\fR,
5011 \&\fB\-fno\-rounding\-math\fR, \fB\-fno\-signaling\-nans\fR
5012 and \fBfcx-limited-range\fR.
5013 .Sp
5014 This option causes the preprocessor macro \f(CW\*(C`_\|_FAST_MATH_\|_\*(C'\fR to be defined.
5015 .Sp
5016 This option should never be turned on by any \fB\-O\fR option since
5017 it can result in incorrect output for programs which depend on
5018 an exact implementation of \s-1IEEE\s0 or \s-1ISO\s0 rules/specifications for
5019 math functions.
5020 .IP "\fB\-fno\-math\-errno\fR" 4
5021 .IX Item "-fno-math-errno"
5022 Do not set \s-1ERRNO\s0 after calling math functions that are executed
5023 with a single instruction, e.g., sqrt.  A program that relies on
5024 \&\s-1IEEE\s0 exceptions for math error handling may want to use this flag
5025 for speed while maintaining \s-1IEEE\s0 arithmetic compatibility.
5026 .Sp
5027 This option should never be turned on by any \fB\-O\fR option since
5028 it can result in incorrect output for programs which depend on
5029 an exact implementation of \s-1IEEE\s0 or \s-1ISO\s0 rules/specifications for
5030 math functions.
5031 .Sp
5032 The default is \fB\-fmath\-errno\fR.
5033 .Sp
5034 On Darwin systems, the math library never sets \f(CW\*(C`errno\*(C'\fR.  There is therefore
5035 no reason for the compiler to consider the possibility that it might,
5036 and \fB\-fno\-math\-errno\fR is the default.
5037 .IP "\fB\-funsafe\-math\-optimizations\fR" 4
5038 .IX Item "-funsafe-math-optimizations"
5039 Allow optimizations for floating-point arithmetic that (a) assume
5040 that arguments and results are valid and (b) may violate \s-1IEEE\s0 or
5041 \&\s-1ANSI\s0 standards.  When used at link\-time, it may include libraries
5042 or startup files that change the default \s-1FPU\s0 control word or other
5043 similar optimizations.
5044 .Sp
5045 This option should never be turned on by any \fB\-O\fR option since
5046 it can result in incorrect output for programs which depend on
5047 an exact implementation of \s-1IEEE\s0 or \s-1ISO\s0 rules/specifications for
5048 math functions.
5049 .Sp
5050 The default is \fB\-fno\-unsafe\-math\-optimizations\fR.
5051 .IP "\fB\-ffinite\-math\-only\fR" 4
5052 .IX Item "-ffinite-math-only"
5053 Allow optimizations for floating-point arithmetic that assume
5054 that arguments and results are not NaNs or +\-Infs.
5055 .Sp
5056 This option should never be turned on by any \fB\-O\fR option since
5057 it can result in incorrect output for programs which depend on
5058 an exact implementation of \s-1IEEE\s0 or \s-1ISO\s0 rules/specifications.
5059 .Sp
5060 The default is \fB\-fno\-finite\-math\-only\fR.
5061 .IP "\fB\-fno\-trapping\-math\fR" 4
5062 .IX Item "-fno-trapping-math"
5063 Compile code assuming that floating-point operations cannot generate
5064 user-visible traps.  These traps include division by zero, overflow,
5065 underflow, inexact result and invalid operation.  This option implies
5066 \&\fB\-fno\-signaling\-nans\fR.  Setting this option may allow faster
5067 code if one relies on \*(L"non\-stop\*(R" \s-1IEEE\s0 arithmetic, for example.
5068 .Sp
5069 This option should never be turned on by any \fB\-O\fR option since
5070 it can result in incorrect output for programs which depend on
5071 an exact implementation of \s-1IEEE\s0 or \s-1ISO\s0 rules/specifications for
5072 math functions.
5073 .Sp
5074 The default is \fB\-ftrapping\-math\fR.
5075 .IP "\fB\-frounding\-math\fR" 4
5076 .IX Item "-frounding-math"
5077 Disable transformations and optimizations that assume default floating
5078 point rounding behavior.  This is round-to-zero for all floating point
5079 to integer conversions, and round-to-nearest for all other arithmetic
5080 truncations.  This option should be specified for programs that change
5081 the \s-1FP\s0 rounding mode dynamically, or that may be executed with a
5082 non-default rounding mode.  This option disables constant folding of
5083 floating point expressions at compile-time (which may be affected by
5084 rounding mode) and arithmetic transformations that are unsafe in the
5085 presence of sign-dependent rounding modes.
5086 .Sp
5087 The default is \fB\-fno\-rounding\-math\fR.
5088 .Sp
5089 This option is experimental and does not currently guarantee to
5090 disable all \s-1GCC\s0 optimizations that are affected by rounding mode.
5091 Future versions of \s-1GCC\s0 may provide finer control of this setting
5092 using C99's \f(CW\*(C`FENV_ACCESS\*(C'\fR pragma.  This command line option
5093 will be used to specify the default state for \f(CW\*(C`FENV_ACCESS\*(C'\fR.
5094 .IP "\fB\-fsignaling\-nans\fR" 4
5095 .IX Item "-fsignaling-nans"
5096 Compile code assuming that \s-1IEEE\s0 signaling NaNs may generate user-visible
5097 traps during floating-point operations.  Setting this option disables
5098 optimizations that may change the number of exceptions visible with
5099 signaling NaNs.  This option implies \fB\-ftrapping\-math\fR.
5100 .Sp
5101 This option causes the preprocessor macro \f(CW\*(C`_\|_SUPPORT_SNAN_\|_\*(C'\fR to
5102 be defined.
5103 .Sp
5104 The default is \fB\-fno\-signaling\-nans\fR.
5105 .Sp
5106 This option is experimental and does not currently guarantee to
5107 disable all \s-1GCC\s0 optimizations that affect signaling NaN behavior.
5108 .IP "\fB\-fsingle\-precision\-constant\fR" 4
5109 .IX Item "-fsingle-precision-constant"
5110 Treat floating point constant as single precision constant instead of
5111 implicitly converting it to double precision constant.
5112 .IP "\fB\-fcx\-limited\-range\fR" 4
5113 .IX Item "-fcx-limited-range"
5114 .PD 0
5115 .IP "\fB\-fno\-cx\-limited\-range\fR" 4
5116 .IX Item "-fno-cx-limited-range"
5117 .PD
5118 When enabled, this option states that a range reduction step is not
5119 needed when performing complex division.  The default is
5120 \&\fB\-fno\-cx\-limited\-range\fR, but is enabled by \fB\-ffast\-math\fR.
5121 .Sp
5122 This option controls the default setting of the \s-1ISO\s0 C99 
5123 \&\f(CW\*(C`CX_LIMITED_RANGE\*(C'\fR pragma.  Nevertheless, the option applies to
5124 all languages.
5125 .PP
5126 The following options control optimizations that may improve
5127 performance, but are not enabled by any \fB\-O\fR options.  This
5128 section includes experimental options that may produce broken code.
5129 .IP "\fB\-fbranch\-probabilities\fR" 4
5130 .IX Item "-fbranch-probabilities"
5131 After running a program compiled with \fB\-fprofile\-arcs\fR, you can compile it a second time using
5132 \&\fB\-fbranch\-probabilities\fR, to improve optimizations based on
5133 the number of times each branch was taken.  When the program
5134 compiled with \fB\-fprofile\-arcs\fR exits it saves arc execution
5135 counts to a file called \fI\fIsourcename\fI.gcda\fR for each source
5136 file  The information in this data file is very dependent on the
5137 structure of the generated code, so you must use the same source code
5138 and the same optimization options for both compilations.
5139 .Sp
5140 With \fB\-fbranch\-probabilities\fR, \s-1GCC\s0 puts a
5141 \&\fB\s-1REG_BR_PROB\s0\fR note on each \fB\s-1JUMP_INSN\s0\fR and \fB\s-1CALL_INSN\s0\fR.
5142 These can be used to improve optimization.  Currently, they are only
5143 used in one place: in \fIreorg.c\fR, instead of guessing which path a
5144 branch is mostly to take, the \fB\s-1REG_BR_PROB\s0\fR values are used to
5145 exactly determine which path is taken more often.
5146 .IP "\fB\-fprofile\-values\fR" 4
5147 .IX Item "-fprofile-values"
5148 If combined with \fB\-fprofile\-arcs\fR, it adds code so that some
5149 data about values of expressions in the program is gathered.
5150 .Sp
5151 With \fB\-fbranch\-probabilities\fR, it reads back the data gathered
5152 from profiling values of expressions and adds \fB\s-1REG_VALUE_PROFILE\s0\fR
5153 notes to instructions for their later usage in optimizations.
5154 .Sp
5155 Enabled with \fB\-fprofile\-generate\fR and \fB\-fprofile\-use\fR.
5156 .IP "\fB\-fvpt\fR" 4
5157 .IX Item "-fvpt"
5158 If combined with \fB\-fprofile\-arcs\fR, it instructs the compiler to add
5159 a code to gather information about values of expressions.
5160 .Sp
5161 With \fB\-fbranch\-probabilities\fR, it reads back the data gathered
5162 and actually performs the optimizations based on them.
5163 Currently the optimizations include specialization of division operation
5164 using the knowledge about the value of the denominator.
5165 .IP "\fB\-frename\-registers\fR" 4
5166 .IX Item "-frename-registers"
5167 Attempt to avoid false dependencies in scheduled code by making use
5168 of registers left over after register allocation.  This optimization
5169 will most benefit processors with lots of registers.  Depending on the
5170 debug information format adopted by the target, however, it can
5171 make debugging impossible, since variables will no longer stay in
5172 a \*(L"home register\*(R".
5173 .Sp
5174 Enabled by default with \fB\-funroll\-loops\fR.
5175 .IP "\fB\-ftracer\fR" 4
5176 .IX Item "-ftracer"
5177 Perform tail duplication to enlarge superblock size.  This transformation
5178 simplifies the control flow of the function allowing other optimizations to do
5179 better job.
5180 .Sp
5181 Enabled with \fB\-fprofile\-use\fR.
5182 .IP "\fB\-funroll\-loops\fR" 4
5183 .IX Item "-funroll-loops"
5184 Unroll loops whose number of iterations can be determined at compile time or
5185 upon entry to the loop.  \fB\-funroll\-loops\fR implies
5186 \&\fB\-frerun\-cse\-after\-loop\fR, \fB\-fweb\fR and \fB\-frename\-registers\fR. 
5187 It also turns on complete loop peeling (i.e. complete removal of loops with
5188 small constant number of iterations).  This option makes code larger, and may
5189 or may not make it run faster.
5190 .Sp
5191 Enabled with \fB\-fprofile\-use\fR.
5192 .IP "\fB\-funroll\-all\-loops\fR" 4
5193 .IX Item "-funroll-all-loops"
5194 Unroll all loops, even if their number of iterations is uncertain when
5195 the loop is entered.  This usually makes programs run more slowly.
5196 \&\fB\-funroll\-all\-loops\fR implies the same options as
5197 \&\fB\-funroll\-loops\fR.
5198 .IP "\fB\-fpeel\-loops\fR" 4
5199 .IX Item "-fpeel-loops"
5200 Peels the loops for that there is enough information that they do not
5201 roll much (from profile feedback).  It also turns on complete loop peeling
5202 (i.e. complete removal of loops with small constant number of iterations).
5203 .Sp
5204 Enabled with \fB\-fprofile\-use\fR.
5205 .IP "\fB\-fmove\-loop\-invariants\fR" 4
5206 .IX Item "-fmove-loop-invariants"
5207 Enables the loop invariant motion pass in the new loop optimizer.  Enabled
5208 at level \fB\-O1\fR
5209 .IP "\fB\-funswitch\-loops\fR" 4
5210 .IX Item "-funswitch-loops"
5211 Move branches with loop invariant conditions out of the loop, with duplicates
5212 of the loop on both branches (modified according to result of the condition).
5213 .IP "\fB\-fprefetch\-loop\-arrays\fR" 4
5214 .IX Item "-fprefetch-loop-arrays"
5215 If supported by the target machine, generate instructions to prefetch
5216 memory to improve the performance of loops that access large arrays.
5217 .Sp
5218 Disabled at level \fB\-Os\fR.
5219 .IP "\fB\-ffunction\-sections\fR" 4
5220 .IX Item "-ffunction-sections"
5221 .PD 0
5222 .IP "\fB\-fdata\-sections\fR" 4
5223 .IX Item "-fdata-sections"
5224 .PD
5225 Place each function or data item into its own section in the output
5226 file if the target supports arbitrary sections.  The name of the
5227 function or the name of the data item determines the section's name
5228 in the output file.
5229 .Sp
5230 Use these options on systems where the linker can perform optimizations
5231 to improve locality of reference in the instruction space.  Most systems
5232 using the \s-1ELF\s0 object format and \s-1SPARC\s0 processors running Solaris 2 have
5233 linkers with such optimizations.  \s-1AIX\s0 may have these optimizations in
5234 the future.
5235 .Sp
5236 Only use these options when there are significant benefits from doing
5237 so.  When you specify these options, the assembler and linker will
5238 create larger object and executable files and will also be slower.
5239 You will not be able to use \f(CW\*(C`gprof\*(C'\fR on all systems if you
5240 specify this option and you may have problems with debugging if
5241 you specify both this option and \fB\-g\fR.
5242 .IP "\fB\-fbranch\-target\-load\-optimize\fR" 4
5243 .IX Item "-fbranch-target-load-optimize"
5244 Perform branch target register load optimization before prologue / epilogue
5245 threading.
5246 The use of target registers can typically be exposed only during reload,
5247 thus hoisting loads out of loops and doing inter-block scheduling needs
5248 a separate optimization pass.
5249 .IP "\fB\-fbranch\-target\-load\-optimize2\fR" 4
5250 .IX Item "-fbranch-target-load-optimize2"
5251 Perform branch target register load optimization after prologue / epilogue
5252 threading.
5253 .IP "\fB\-fbtr\-bb\-exclusive\fR" 4
5254 .IX Item "-fbtr-bb-exclusive"
5255 When performing branch target register load optimization, don't reuse
5256 branch target registers in within any basic block.
5257 .IP "\fB\-fstack\-protector\fR" 4
5258 .IX Item "-fstack-protector"
5259 Emit extra code to check for buffer overflows, such as stack smashing
5260 attacks.  This is done by adding a guard variable to functions with
5261 vulnerable objects.  This includes functions that call alloca, and
5262 functions with buffers larger than 8 bytes.  The guards are initialized
5263 when a function is entered and then checked when the function exits.
5264 If a guard check fails, an error message is printed and the program exits.
5265 .IP "\fB\-fstack\-protector\-all\fR" 4
5266 .IX Item "-fstack-protector-all"
5267 Like \fB\-fstack\-protector\fR except that all functions are protected.
5268 .IP "\fB\-\-param\fR \fIname\fR\fB=\fR\fIvalue\fR" 4
5269 .IX Item "--param name=value"
5270 In some places, \s-1GCC\s0 uses various constants to control the amount of
5271 optimization that is done.  For example, \s-1GCC\s0 will not inline functions
5272 that contain more that a certain number of instructions.  You can
5273 control some of these constants on the command-line using the
5274 \&\fB\-\-param\fR option.
5275 .Sp
5276 The names of specific parameters, and the meaning of the values, are
5277 tied to the internals of the compiler, and are subject to change
5278 without notice in future releases.
5279 .Sp
5280 In each case, the \fIvalue\fR is an integer.  The allowable choices for
5281 \&\fIname\fR are given in the following table:
5282 .RS 4
5283 .IP "\fBsalias-max-implicit-fields\fR" 4
5284 .IX Item "salias-max-implicit-fields"
5285 The maximum number of fields in a variable without direct
5286 structure accesses for which structure aliasing will consider trying 
5287 to track each field.  The default is 5
5288 .IP "\fBsra-max-structure-size\fR" 4
5289 .IX Item "sra-max-structure-size"
5290 The maximum structure size, in bytes, at which the scalar replacement
5291 of aggregates (\s-1SRA\s0) optimization will perform block copies.  The
5292 default value, 0, implies that \s-1GCC\s0 will select the most appropriate
5293 size itself.
5294 .IP "\fBsra-field-structure-ratio\fR" 4
5295 .IX Item "sra-field-structure-ratio"
5296 The threshold ratio (as a percentage) between instantiated fields and
5297 the complete structure size.  We say that if the ratio of the number
5298 of bytes in instantiated fields to the number of bytes in the complete
5299 structure exceeds this parameter, then block copies are not used.  The
5300 default is 75.
5301 .IP "\fBmax-crossjump-edges\fR" 4
5302 .IX Item "max-crossjump-edges"
5303 The maximum number of incoming edges to consider for crossjumping.
5304 The algorithm used by \fB\-fcrossjumping\fR is O(N^2) in
5305 the number of edges incoming to each block.  Increasing values mean
5306 more aggressive optimization, making the compile time increase with
5307 probably small improvement in executable size.
5308 .IP "\fBmin-crossjump-insns\fR" 4
5309 .IX Item "min-crossjump-insns"
5310 The minimum number of instructions which must be matched at the end
5311 of two blocks before crossjumping will be performed on them.  This
5312 value is ignored in the case where all instructions in the block being
5313 crossjumped from are matched.  The default value is 5.
5314 .IP "\fBmax-grow-copy-bb-insns\fR" 4
5315 .IX Item "max-grow-copy-bb-insns"
5316 The maximum code size expansion factor when copying basic blocks
5317 instead of jumping.  The expansion is relative to a jump instruction.
5318 The default value is 8.
5319 .IP "\fBmax-goto-duplication-insns\fR" 4
5320 .IX Item "max-goto-duplication-insns"
5321 The maximum number of instructions to duplicate to a block that jumps
5322 to a computed goto.  To avoid O(N^2) behavior in a number of
5323 passes, \s-1GCC\s0 factors computed gotos early in the compilation process,
5324 and unfactors them as late as possible.  Only computed jumps at the
5325 end of a basic blocks with no more than max-goto-duplication-insns are
5326 unfactored.  The default value is 8.
5327 .IP "\fBmax-delay-slot-insn-search\fR" 4
5328 .IX Item "max-delay-slot-insn-search"
5329 The maximum number of instructions to consider when looking for an
5330 instruction to fill a delay slot.  If more than this arbitrary number of
5331 instructions is searched, the time savings from filling the delay slot
5332 will be minimal so stop searching.  Increasing values mean more
5333 aggressive optimization, making the compile time increase with probably
5334 small improvement in executable run time.
5335 .IP "\fBmax-delay-slot-live-search\fR" 4
5336 .IX Item "max-delay-slot-live-search"
5337 When trying to fill delay slots, the maximum number of instructions to
5338 consider when searching for a block with valid live register
5339 information.  Increasing this arbitrarily chosen value means more
5340 aggressive optimization, increasing the compile time.  This parameter
5341 should be removed when the delay slot code is rewritten to maintain the
5342 control-flow graph.
5343 .IP "\fBmax-gcse-memory\fR" 4
5344 .IX Item "max-gcse-memory"
5345 The approximate maximum amount of memory that will be allocated in
5346 order to perform the global common subexpression elimination
5347 optimization.  If more memory than specified is required, the
5348 optimization will not be done.
5349 .IP "\fBmax-gcse-passes\fR" 4
5350 .IX Item "max-gcse-passes"
5351 The maximum number of passes of \s-1GCSE\s0 to run.  The default is 1.
5352 .IP "\fBmax-pending-list-length\fR" 4
5353 .IX Item "max-pending-list-length"
5354 The maximum number of pending dependencies scheduling will allow
5355 before flushing the current state and starting over.  Large functions
5356 with few branches or calls can create excessively large lists which
5357 needlessly consume memory and resources.
5358 .IP "\fBmax-inline-insns-single\fR" 4
5359 .IX Item "max-inline-insns-single"
5360 Several parameters control the tree inliner used in gcc.
5361 This number sets the maximum number of instructions (counted in \s-1GCC\s0's
5362 internal representation) in a single function that the tree inliner
5363 will consider for inlining.  This only affects functions declared
5364 inline and methods implemented in a class declaration (\*(C+).
5365 The default value is 450.
5366 .IP "\fBmax-inline-insns-auto\fR" 4
5367 .IX Item "max-inline-insns-auto"
5368 When you use \fB\-finline\-functions\fR (included in \fB\-O3\fR),
5369 a lot of functions that would otherwise not be considered for inlining
5370 by the compiler will be investigated.  To those functions, a different
5371 (more restrictive) limit compared to functions declared inline can
5372 be applied.
5373 The default value is 90.
5374 .IP "\fBlarge-function-insns\fR" 4
5375 .IX Item "large-function-insns"
5376 The limit specifying really large functions.  For functions larger than this
5377 limit after inlining inlining is constrained by
5378 \&\fB\-\-param large-function-growth\fR.  This parameter is useful primarily
5379 to avoid extreme compilation time caused by non-linear algorithms used by the
5380 backend.
5381 This parameter is ignored when \fB\-funit\-at\-a\-time\fR is not used.
5382 The default value is 2700.
5383 .IP "\fBlarge-function-growth\fR" 4
5384 .IX Item "large-function-growth"
5385 Specifies maximal growth of large function caused by inlining in percents.
5386 This parameter is ignored when \fB\-funit\-at\-a\-time\fR is not used.
5387 The default value is 100 which limits large function growth to 2.0 times
5388 the original size.
5389 .IP "\fBlarge-unit-insns\fR" 4
5390 .IX Item "large-unit-insns"
5391 The limit specifying large translation unit.  Growth caused by inlining of
5392 units larger than this limit is limited by \fB\-\-param inline-unit-growth\fR.
5393 For small units this might be too tight (consider unit consisting of function A
5394 that is inline and B that just calls A three time.  If B is small relative to
5395 A, the growth of unit is 300\e% and yet such inlining is very sane.  For very
5396 large units consisting of small inlininable functions however the overall unit
5397 growth limit is needed to avoid exponential explosion of code size.  Thus for
5398 smaller units, the size is increased to \fB\-\-param large-unit-insns\fR
5399 before aplying \fB\-\-param inline-unit-growth\fR.  The default is 10000
5400 .IP "\fBinline-unit-growth\fR" 4
5401 .IX Item "inline-unit-growth"
5402 Specifies maximal overall growth of the compilation unit caused by inlining.
5403 This parameter is ignored when \fB\-funit\-at\-a\-time\fR is not used.
5404 The default value is 50 which limits unit growth to 1.5 times the original
5405 size.
5406 .IP "\fBmax-inline-insns-recursive\fR" 4
5407 .IX Item "max-inline-insns-recursive"
5408 .PD 0
5409 .IP "\fBmax-inline-insns-recursive-auto\fR" 4
5410 .IX Item "max-inline-insns-recursive-auto"
5411 .PD
5412 Specifies maximum number of instructions out-of-line copy of self recursive inline
5413 function can grow into by performing recursive inlining.
5414 .Sp
5415 For functions declared inline \fB\-\-param max-inline-insns-recursive\fR is
5416 taken into account.  For function not declared inline, recursive inlining
5417 happens only when \fB\-finline\-functions\fR (included in \fB\-O3\fR) is
5418 enabled and \fB\-\-param max-inline-insns-recursive-auto\fR is used.  The
5419 default value is 450.
5420 .IP "\fBmax-inline-recursive-depth\fR" 4
5421 .IX Item "max-inline-recursive-depth"
5422 .PD 0
5423 .IP "\fBmax-inline-recursive-depth-auto\fR" 4
5424 .IX Item "max-inline-recursive-depth-auto"
5425 .PD
5426 Specifies maximum recursion depth used by the recursive inlining.
5427 .Sp
5428 For functions declared inline \fB\-\-param max-inline-recursive-depth\fR is
5429 taken into account.  For function not declared inline, recursive inlining
5430 happens only when \fB\-finline\-functions\fR (included in \fB\-O3\fR) is
5431 enabled and \fB\-\-param max-inline-recursive-depth-auto\fR is used.  The
5432 default value is 450.
5433 .IP "\fBmin-inline-recursive-probability\fR" 4
5434 .IX Item "min-inline-recursive-probability"
5435 Recursive inlining is profitable only for function having deep recursion
5436 in average and can hurt for function having little recursion depth by
5437 increasing the prologue size or complexity of function body to other
5438 optimizers.
5439 .Sp
5440 When profile feedback is available (see \fB\-fprofile\-generate\fR) the actual
5441 recursion depth can be guessed from probability that function will recurse via
5442 given call expression.  This parameter limits inlining only to call expression
5443 whose probability exceeds given threshold (in percents).  The default value is
5444 10.
5445 .IP "\fBinline-call-cost\fR" 4
5446 .IX Item "inline-call-cost"
5447 Specify cost of call instruction relative to simple arithmetics operations
5448 (having cost of 1).  Increasing this cost disqualifies inlining of non-leaf
5449 functions and at the same time increases size of leaf function that is believed to
5450 reduce function size by being inlined.  In effect it increases amount of
5451 inlining for code having large abstraction penalty (many functions that just
5452 pass the arguments to other functions) and decrease inlining for code with low
5453 abstraction penalty.  The default value is 16.
5454 .IP "\fBmax-unrolled-insns\fR" 4
5455 .IX Item "max-unrolled-insns"
5456 The maximum number of instructions that a loop should have if that loop
5457 is unrolled, and if the loop is unrolled, it determines how many times
5458 the loop code is unrolled.
5459 .IP "\fBmax-average-unrolled-insns\fR" 4
5460 .IX Item "max-average-unrolled-insns"
5461 The maximum number of instructions biased by probabilities of their execution
5462 that a loop should have if that loop is unrolled, and if the loop is unrolled,
5463 it determines how many times the loop code is unrolled.
5464 .IP "\fBmax-unroll-times\fR" 4
5465 .IX Item "max-unroll-times"
5466 The maximum number of unrollings of a single loop.
5467 .IP "\fBmax-peeled-insns\fR" 4
5468 .IX Item "max-peeled-insns"
5469 The maximum number of instructions that a loop should have if that loop
5470 is peeled, and if the loop is peeled, it determines how many times
5471 the loop code is peeled.
5472 .IP "\fBmax-peel-times\fR" 4
5473 .IX Item "max-peel-times"
5474 The maximum number of peelings of a single loop.
5475 .IP "\fBmax-completely-peeled-insns\fR" 4
5476 .IX Item "max-completely-peeled-insns"
5477 The maximum number of insns of a completely peeled loop.
5478 .IP "\fBmax-completely-peel-times\fR" 4
5479 .IX Item "max-completely-peel-times"
5480 The maximum number of iterations of a loop to be suitable for complete peeling.
5481 .IP "\fBmax-unswitch-insns\fR" 4
5482 .IX Item "max-unswitch-insns"
5483 The maximum number of insns of an unswitched loop.
5484 .IP "\fBmax-unswitch-level\fR" 4
5485 .IX Item "max-unswitch-level"
5486 The maximum number of branches unswitched in a single loop.
5487 .IP "\fBlim-expensive\fR" 4
5488 .IX Item "lim-expensive"
5489 The minimum cost of an expensive expression in the loop invariant motion.
5490 .IP "\fBiv-consider-all-candidates-bound\fR" 4
5491 .IX Item "iv-consider-all-candidates-bound"
5492 Bound on number of candidates for induction variables below that
5493 all candidates are considered for each use in induction variable
5494 optimizations.  Only the most relevant candidates are considered
5495 if there are more candidates, to avoid quadratic time complexity.
5496 .IP "\fBiv-max-considered-uses\fR" 4
5497 .IX Item "iv-max-considered-uses"
5498 The induction variable optimizations give up on loops that contain more
5499 induction variable uses.
5500 .IP "\fBiv-always-prune-cand-set-bound\fR" 4
5501 .IX Item "iv-always-prune-cand-set-bound"
5502 If number of candidates in the set is smaller than this value,
5503 we always try to remove unnecessary ivs from the set during its
5504 optimization when a new iv is added to the set.
5505 .IP "\fBscev-max-expr-size\fR" 4
5506 .IX Item "scev-max-expr-size"
5507 Bound on size of expressions used in the scalar evolutions analyzer.
5508 Large expressions slow the analyzer.
5509 .IP "\fBvect-max-version-checks\fR" 4
5510 .IX Item "vect-max-version-checks"
5511 The maximum number of runtime checks that can be performed when doing
5512 loop versioning in the vectorizer.  See option ftree-vect-loop-version
5513 for more information.
5514 .IP "\fBmax-iterations-to-track\fR" 4
5515 .IX Item "max-iterations-to-track"
5516 The maximum number of iterations of a loop the brute force algorithm
5517 for analysis of # of iterations of the loop tries to evaluate.
5518 .IP "\fBhot-bb-count-fraction\fR" 4
5519 .IX Item "hot-bb-count-fraction"
5520 Select fraction of the maximal count of repetitions of basic block in program
5521 given basic block needs to have to be considered hot.
5522 .IP "\fBhot-bb-frequency-fraction\fR" 4
5523 .IX Item "hot-bb-frequency-fraction"
5524 Select fraction of the maximal frequency of executions of basic block in
5525 function given basic block needs to have to be considered hot
5526 .IP "\fBmax-predicted-iterations\fR" 4
5527 .IX Item "max-predicted-iterations"
5528 The maximum number of loop iterations we predict statically.  This is useful
5529 in cases where function contain single loop with known bound and other loop
5530 with unknown.  We predict the known number of iterations correctly, while
5531 the unknown number of iterations average to roughly 10.  This means that the
5532 loop without bounds would appear artificially cold relative to the other one.
5533 .IP "\fBtracer-dynamic-coverage\fR" 4
5534 .IX Item "tracer-dynamic-coverage"
5535 .PD 0
5536 .IP "\fBtracer-dynamic-coverage-feedback\fR" 4
5537 .IX Item "tracer-dynamic-coverage-feedback"
5538 .PD
5539 This value is used to limit superblock formation once the given percentage of
5540 executed instructions is covered.  This limits unnecessary code size
5541 expansion.
5542 .Sp
5543 The \fBtracer-dynamic-coverage-feedback\fR is used only when profile
5544 feedback is available.  The real profiles (as opposed to statically estimated
5545 ones) are much less balanced allowing the threshold to be larger value.
5546 .IP "\fBtracer-max-code-growth\fR" 4
5547 .IX Item "tracer-max-code-growth"
5548 Stop tail duplication once code growth has reached given percentage.  This is
5549 rather hokey argument, as most of the duplicates will be eliminated later in
5550 cross jumping, so it may be set to much higher values than is the desired code
5551 growth.
5552 .IP "\fBtracer-min-branch-ratio\fR" 4
5553 .IX Item "tracer-min-branch-ratio"
5554 Stop reverse growth when the reverse probability of best edge is less than this
5555 threshold (in percent).
5556 .IP "\fBtracer-min-branch-ratio\fR" 4
5557 .IX Item "tracer-min-branch-ratio"
5558 .PD 0
5559 .IP "\fBtracer-min-branch-ratio-feedback\fR" 4
5560 .IX Item "tracer-min-branch-ratio-feedback"
5561 .PD
5562 Stop forward growth if the best edge do have probability lower than this
5563 threshold.
5564 .Sp
5565 Similarly to \fBtracer-dynamic-coverage\fR two values are present, one for
5566 compilation for profile feedback and one for compilation without.  The value
5567 for compilation with profile feedback needs to be more conservative (higher) in
5568 order to make tracer effective.
5569 .IP "\fBmax-cse-path-length\fR" 4
5570 .IX Item "max-cse-path-length"
5571 Maximum number of basic blocks on path that cse considers.  The default is 10.
5572 .IP "\fBmax-cse-insns\fR" 4
5573 .IX Item "max-cse-insns"
5574 The maximum instructions \s-1CSE\s0 process before flushing. The default is 1000.
5575 .IP "\fBglobal-var-threshold\fR" 4
5576 .IX Item "global-var-threshold"
5577 Counts the number of function calls (\fIn\fR) and the number of
5578 call-clobbered variables (\fIv\fR).  If \fIn\fRx\fIv\fR is larger than this limit, a
5579 single artificial variable will be created to represent all the
5580 call-clobbered variables at function call sites.  This artificial
5581 variable will then be made to alias every call-clobbered variable.
5582 (done as \f(CW\*(C`int * size_t\*(C'\fR on the host machine; beware overflow).
5583 .IP "\fBmax-aliased-vops\fR" 4
5584 .IX Item "max-aliased-vops"
5585 Maximum number of virtual operands allowed to represent aliases
5586 before triggering the alias grouping heuristic.  Alias grouping
5587 reduces compile times and memory consumption needed for aliasing at
5588 the expense of precision loss in alias information.
5589 .IP "\fBggc-min-expand\fR" 4
5590 .IX Item "ggc-min-expand"
5591 \&\s-1GCC\s0 uses a garbage collector to manage its own memory allocation.  This
5592 parameter specifies the minimum percentage by which the garbage
5593 collector's heap should be allowed to expand between collections.
5594 Tuning this may improve compilation speed; it has no effect on code
5595 generation.
5596 .Sp
5597 The default is 30% + 70% * (\s-1RAM/1GB\s0) with an upper bound of 100% when
5598 \&\s-1RAM\s0 >= 1GB.  If \f(CW\*(C`getrlimit\*(C'\fR is available, the notion of \*(L"\s-1RAM\s0\*(R" is
5599 the smallest of actual \s-1RAM\s0 and \f(CW\*(C`RLIMIT_DATA\*(C'\fR or \f(CW\*(C`RLIMIT_AS\*(C'\fR.  If
5600 \&\s-1GCC\s0 is not able to calculate \s-1RAM\s0 on a particular platform, the lower
5601 bound of 30% is used.  Setting this parameter and
5602 \&\fBggc-min-heapsize\fR to zero causes a full collection to occur at
5603 every opportunity.  This is extremely slow, but can be useful for
5604 debugging.
5605 .IP "\fBggc-min-heapsize\fR" 4
5606 .IX Item "ggc-min-heapsize"
5607 Minimum size of the garbage collector's heap before it begins bothering
5608 to collect garbage.  The first collection occurs after the heap expands
5609 by \fBggc-min-expand\fR% beyond \fBggc-min-heapsize\fR.  Again,
5610 tuning this may improve compilation speed, and has no effect on code
5611 generation.
5612 .Sp
5613 The default is the smaller of \s-1RAM/8\s0, \s-1RLIMIT_RSS\s0, or a limit which
5614 tries to ensure that \s-1RLIMIT_DATA\s0 or \s-1RLIMIT_AS\s0 are not exceeded, but
5615 with a lower bound of 4096 (four megabytes) and an upper bound of
5616 131072 (128 megabytes).  If \s-1GCC\s0 is not able to calculate \s-1RAM\s0 on a
5617 particular platform, the lower bound is used.  Setting this parameter
5618 very large effectively disables garbage collection.  Setting this
5619 parameter and \fBggc-min-expand\fR to zero causes a full collection
5620 to occur at every opportunity.
5621 .IP "\fBmax-reload-search-insns\fR" 4
5622 .IX Item "max-reload-search-insns"
5623 The maximum number of instruction reload should look backward for equivalent
5624 register.  Increasing values mean more aggressive optimization, making the
5625 compile time increase with probably slightly better performance.  The default
5626 value is 100.
5627 .IP "\fBmax-cselib-memory-location\fR" 4
5628 .IX Item "max-cselib-memory-location"
5629 The maximum number of memory locations cselib should take into account.
5630 Increasing values mean more aggressive optimization, making the compile time
5631 increase with probably slightly better performance.  The default value is 500.
5632 .IP "\fBmax-flow-memory-location\fR" 4
5633 .IX Item "max-flow-memory-location"
5634 Similar as \fBmax-cselib-memory-location\fR but for dataflow liveness.
5635 The default value is 100.
5636 .IP "\fBreorder-blocks-duplicate\fR" 4
5637 .IX Item "reorder-blocks-duplicate"
5638 .PD 0
5639 .IP "\fBreorder-blocks-duplicate-feedback\fR" 4
5640 .IX Item "reorder-blocks-duplicate-feedback"
5641 .PD
5642 Used by basic block reordering pass to decide whether to use unconditional
5643 branch or duplicate the code on its destination.  Code is duplicated when its
5644 estimated size is smaller than this value multiplied by the estimated size of
5645 unconditional jump in the hot spots of the program.
5646 .Sp
5647 The \fBreorder-block-duplicate-feedback\fR is used only when profile
5648 feedback is available and may be set to higher values than
5649 \&\fBreorder-block-duplicate\fR since information about the hot spots is more
5650 accurate.
5651 .IP "\fBmax-sched-region-blocks\fR" 4
5652 .IX Item "max-sched-region-blocks"
5653 The maximum number of blocks in a region to be considered for
5654 interblock scheduling.  The default value is 10.
5655 .IP "\fBmax-sched-region-insns\fR" 4
5656 .IX Item "max-sched-region-insns"
5657 The maximum number of insns in a region to be considered for
5658 interblock scheduling.  The default value is 100.
5659 .IP "\fBmin-sched-prob\fR" 4
5660 .IX Item "min-sched-prob"
5661 The minimum probability of reaching a source block for interblock
5662 speculative scheduling.  The default value is 40.
5663 .IP "\fBmax-last-value-rtl\fR" 4
5664 .IX Item "max-last-value-rtl"
5665 The maximum size measured as number of RTLs that can be recorded in an expression
5666 in combiner for a pseudo register as last known value of that register.  The default
5667 is 10000.
5668 .IP "\fBinteger-share-limit\fR" 4
5669 .IX Item "integer-share-limit"
5670 Small integer constants can use a shared data structure, reducing the
5671 compiler's memory usage and increasing its speed.  This sets the maximum
5672 value of a shared integer constant's.  The default value is 256.
5673 .IP "\fBmin-virtual-mappings\fR" 4
5674 .IX Item "min-virtual-mappings"
5675 Specifies the minimum number of virtual mappings in the incremental
5676 \&\s-1SSA\s0 updater that should be registered to trigger the virtual mappings
5677 heuristic defined by virtual\-mappings\-ratio.  The default value is
5678 100.
5679 .IP "\fBvirtual-mappings-ratio\fR" 4
5680 .IX Item "virtual-mappings-ratio"
5681 If the number of virtual mappings is virtual-mappings-ratio bigger
5682 than the number of virtual symbols to be updated, then the incremental
5683 \&\s-1SSA\s0 updater switches to a full update for those symbols.  The default
5684 ratio is 3.
5685 .IP "\fBssp-buffer-size\fR" 4
5686 .IX Item "ssp-buffer-size"
5687 The minimum size of buffers (i.e. arrays) that will receive stack smashing
5688 protection when \fB\-fstack\-protection\fR is used.
5689 .IP "\fBmax-jump-thread-duplication-stmts\fR" 4
5690 .IX Item "max-jump-thread-duplication-stmts"
5691 Maximum number of statements allowed in a block that needs to be
5692 duplicated when threading jumps.
5693 .IP "\fBmax-fields-for-field-sensitive\fR" 4
5694 .IX Item "max-fields-for-field-sensitive"
5695 Maximum number of fields in a structure we will treat in
5696 a field sensitive manner during pointer analysis.
5697 .RE
5698 .RS 4
5699 .RE
5700 .Sh "Options Controlling the Preprocessor"
5701 .IX Subsection "Options Controlling the Preprocessor"
5702 These options control the C preprocessor, which is run on each C source
5703 file before actual compilation.
5704 .PP
5705 If you use the \fB\-E\fR option, nothing is done except preprocessing.
5706 Some of these options make sense only together with \fB\-E\fR because
5707 they cause the preprocessor output to be unsuitable for actual
5708 compilation.
5709 .Sp
5710 .RS 4
5711 You can use \fB\-Wp,\fR\fIoption\fR to bypass the compiler driver
5712 and pass \fIoption\fR directly through to the preprocessor.  If
5713 \&\fIoption\fR contains commas, it is split into multiple options at the
5714 commas.  However, many options are modified, translated or interpreted
5715 by the compiler driver before being passed to the preprocessor, and
5716 \&\fB\-Wp\fR forcibly bypasses this phase.  The preprocessor's direct
5717 interface is undocumented and subject to change, so whenever possible
5718 you should avoid using \fB\-Wp\fR and let the driver handle the
5719 options instead.
5720 .RE
5721 .IP "\fB\-Xpreprocessor\fR \fIoption\fR" 4
5722 .IX Item "-Xpreprocessor option"
5723 Pass \fIoption\fR as an option to the preprocessor.  You can use this to
5724 supply system-specific preprocessor options which \s-1GCC\s0 does not know how to
5725 recognize.
5726 .Sp
5727 If you want to pass an option that takes an argument, you must use
5728 \&\fB\-Xpreprocessor\fR twice, once for the option and once for the argument.
5729 .IP "\fB\-D\fR \fIname\fR" 4
5730 .IX Item "-D name"
5731 Predefine \fIname\fR as a macro, with definition \f(CW1\fR.
5732 .IP "\fB\-D\fR \fIname\fR\fB=\fR\fIdefinition\fR" 4
5733 .IX Item "-D name=definition"
5734 The contents of \fIdefinition\fR are tokenized and processed as if
5735 they appeared during translation phase three in a \fB#define\fR
5736 directive.  In particular, the definition will be truncated by
5737 embedded newline characters.
5738 .Sp
5739 If you are invoking the preprocessor from a shell or shell-like
5740 program you may need to use the shell's quoting syntax to protect
5741 characters such as spaces that have a meaning in the shell syntax.
5742 .Sp
5743 If you wish to define a function-like macro on the command line, write
5744 its argument list with surrounding parentheses before the equals sign
5745 (if any).  Parentheses are meaningful to most shells, so you will need
5746 to quote the option.  With \fBsh\fR and \fBcsh\fR,
5747 \&\fB\-D'\fR\fIname\fR\fB(\fR\fIargs...\fR\fB)=\fR\fIdefinition\fR\fB'\fR works.
5748 .Sp
5749 \&\fB\-D\fR and \fB\-U\fR options are processed in the order they
5750 are given on the command line.  All \fB\-imacros\fR \fIfile\fR and
5751 \&\fB\-include\fR \fIfile\fR options are processed after all
5752 \&\fB\-D\fR and \fB\-U\fR options.
5753 .IP "\fB\-U\fR \fIname\fR" 4
5754 .IX Item "-U name"
5755 Cancel any previous definition of \fIname\fR, either built in or
5756 provided with a \fB\-D\fR option.
5757 .IP "\fB\-undef\fR" 4
5758 .IX Item "-undef"
5759 Do not predefine any system-specific or GCC-specific macros.  The
5760 standard predefined macros remain defined.
5761 .IP "\fB\-I\fR \fIdir\fR" 4
5762 .IX Item "-I dir"
5763 Add the directory \fIdir\fR to the list of directories to be searched
5764 for header files.
5765 Directories named by \fB\-I\fR are searched before the standard
5766 system include directories.  If the directory \fIdir\fR is a standard
5767 system include directory, the option is ignored to ensure that the
5768 default search order for system directories and the special treatment
5769 of system headers are not defeated
5770 \&.
5771 .IP "\fB\-o\fR \fIfile\fR" 4
5772 .IX Item "-o file"
5773 Write output to \fIfile\fR.  This is the same as specifying \fIfile\fR
5774 as the second non-option argument to \fBcpp\fR.  \fBgcc\fR has a
5775 different interpretation of a second non-option argument, so you must
5776 use \fB\-o\fR to specify the output file.
5777 .IP "\fB\-Wall\fR" 4
5778 .IX Item "-Wall"
5779 Turns on all optional warnings which are desirable for normal code.
5780 At present this is \fB\-Wcomment\fR, \fB\-Wtrigraphs\fR,
5781 \&\fB\-Wmultichar\fR and a warning about integer promotion causing a
5782 change of sign in \f(CW\*(C`#if\*(C'\fR expressions.  Note that many of the
5783 preprocessor's warnings are on by default and have no options to
5784 control them.
5785 .IP "\fB\-Wcomment\fR" 4
5786 .IX Item "-Wcomment"
5787 .PD 0
5788 .IP "\fB\-Wcomments\fR" 4
5789 .IX Item "-Wcomments"
5790 .PD
5791 Warn whenever a comment-start sequence \fB/*\fR appears in a \fB/*\fR
5792 comment, or whenever a backslash-newline appears in a \fB//\fR comment.
5793 (Both forms have the same effect.)
5794 .IP "\fB\-Wtrigraphs\fR" 4
5795 .IX Item "-Wtrigraphs"
5796 @anchor{Wtrigraphs}
5797 Most trigraphs in comments cannot affect the meaning of the program.
5798 However, a trigraph that would form an escaped newline (\fB??/\fR at
5799 the end of a line) can, by changing where the comment begins or ends.
5800 Therefore, only trigraphs that would form escaped newlines produce
5801 warnings inside a comment.
5802 .Sp
5803 This option is implied by \fB\-Wall\fR.  If \fB\-Wall\fR is not
5804 given, this option is still enabled unless trigraphs are enabled.  To
5805 get trigraph conversion without warnings, but get the other
5806 \&\fB\-Wall\fR warnings, use \fB\-trigraphs \-Wall \-Wno\-trigraphs\fR.
5807 .IP "\fB\-Wtraditional\fR" 4
5808 .IX Item "-Wtraditional"
5809 Warn about certain constructs that behave differently in traditional and
5810 \&\s-1ISO\s0 C.  Also warn about \s-1ISO\s0 C constructs that have no traditional C
5811 equivalent, and problematic constructs which should be avoided.
5812 .IP "\fB\-Wimport\fR" 4
5813 .IX Item "-Wimport"
5814 Warn the first time \fB#import\fR is used.
5815 .IP "\fB\-Wundef\fR" 4
5816 .IX Item "-Wundef"
5817 Warn whenever an identifier which is not a macro is encountered in an
5818 \&\fB#if\fR directive, outside of \fBdefined\fR.  Such identifiers are
5819 replaced with zero.
5820 .IP "\fB\-Wunused\-macros\fR" 4
5821 .IX Item "-Wunused-macros"
5822 Warn about macros defined in the main file that are unused.  A macro
5823 is \fIused\fR if it is expanded or tested for existence at least once.
5824 The preprocessor will also warn if the macro has not been used at the
5825 time it is redefined or undefined.
5826 .Sp
5827 Built-in macros, macros defined on the command line, and macros
5828 defined in include files are not warned about.
5829 .Sp
5830 \&\fINote:\fR If a macro is actually used, but only used in skipped
5831 conditional blocks, then \s-1CPP\s0 will report it as unused.  To avoid the
5832 warning in such a case, you might improve the scope of the macro's
5833 definition by, for example, moving it into the first skipped block.
5834 Alternatively, you could provide a dummy use with something like:
5835 .Sp
5836 .Vb 2
5837 \&        #if defined the_macro_causing_the_warning
5838 \&        #endif
5839 .Ve
5840 .IP "\fB\-Wendif\-labels\fR" 4
5841 .IX Item "-Wendif-labels"
5842 Warn whenever an \fB#else\fR or an \fB#endif\fR are followed by text.
5843 This usually happens in code of the form
5844 .Sp
5845 .Vb 5
5846 \&        #if FOO
5847 \&        ...
5848 \&        #else FOO
5849 \&        ...
5850 \&        #endif FOO
5851 .Ve
5852 .Sp
5853 The second and third \f(CW\*(C`FOO\*(C'\fR should be in comments, but often are not
5854 in older programs.  This warning is on by default.
5855 .IP "\fB\-Werror\fR" 4
5856 .IX Item "-Werror"
5857 Make all warnings into hard errors.  Source code which triggers warnings
5858 will be rejected.
5859 .IP "\fB\-Wsystem\-headers\fR" 4
5860 .IX Item "-Wsystem-headers"
5861 Issue warnings for code in system headers.  These are normally unhelpful
5862 in finding bugs in your own code, therefore suppressed.  If you are
5863 responsible for the system library, you may want to see them.
5864 .IP "\fB\-w\fR" 4
5865 .IX Item "-w"
5866 Suppress all warnings, including those which \s-1GNU\s0 \s-1CPP\s0 issues by default.
5867 .IP "\fB\-pedantic\fR" 4
5868 .IX Item "-pedantic"
5869 Issue all the mandatory diagnostics listed in the C standard.  Some of
5870 them are left out by default, since they trigger frequently on harmless
5871 code.
5872 .IP "\fB\-pedantic\-errors\fR" 4
5873 .IX Item "-pedantic-errors"
5874 Issue all the mandatory diagnostics, and make all mandatory diagnostics
5875 into errors.  This includes mandatory diagnostics that \s-1GCC\s0 issues
5876 without \fB\-pedantic\fR but treats as warnings.
5877 .IP "\fB\-M\fR" 4
5878 .IX Item "-M"
5879 Instead of outputting the result of preprocessing, output a rule
5880 suitable for \fBmake\fR describing the dependencies of the main
5881 source file.  The preprocessor outputs one \fBmake\fR rule containing
5882 the object file name for that source file, a colon, and the names of all
5883 the included files, including those coming from \fB\-include\fR or
5884 \&\fB\-imacros\fR command line options.
5885 .Sp
5886 Unless specified explicitly (with \fB\-MT\fR or \fB\-MQ\fR), the
5887 object file name consists of the basename of the source file with any
5888 suffix replaced with object file suffix.  If there are many included
5889 files then the rule is split into several lines using \fB\e\fR\-newline.
5890 The rule has no commands.
5891 .Sp
5892 This option does not suppress the preprocessor's debug output, such as
5893 \&\fB\-dM\fR.  To avoid mixing such debug output with the dependency
5894 rules you should explicitly specify the dependency output file with
5895 \&\fB\-MF\fR, or use an environment variable like
5896 \&\fB\s-1DEPENDENCIES_OUTPUT\s0\fR.  Debug output
5897 will still be sent to the regular output stream as normal.
5898 .Sp
5899 Passing \fB\-M\fR to the driver implies \fB\-E\fR, and suppresses
5900 warnings with an implicit \fB\-w\fR.
5901 .IP "\fB\-MM\fR" 4
5902 .IX Item "-MM"
5903 Like \fB\-M\fR but do not mention header files that are found in
5904 system header directories, nor header files that are included,
5905 directly or indirectly, from such a header.
5906 .Sp
5907 This implies that the choice of angle brackets or double quotes in an
5908 \&\fB#include\fR directive does not in itself determine whether that
5909 header will appear in \fB\-MM\fR dependency output.  This is a
5910 slight change in semantics from \s-1GCC\s0 versions 3.0 and earlier.
5911 .Sp
5912 @anchor{dashMF}
5913 .IP "\fB\-MF\fR \fIfile\fR" 4
5914 .IX Item "-MF file"
5915 When used with \fB\-M\fR or \fB\-MM\fR, specifies a
5916 file to write the dependencies to.  If no \fB\-MF\fR switch is given
5917 the preprocessor sends the rules to the same place it would have sent
5918 preprocessed output.
5919 .Sp
5920 When used with the driver options \fB\-MD\fR or \fB\-MMD\fR,
5921 \&\fB\-MF\fR overrides the default dependency output file.
5922 .IP "\fB\-MG\fR" 4
5923 .IX Item "-MG"
5924 In conjunction with an option such as \fB\-M\fR requesting
5925 dependency generation, \fB\-MG\fR assumes missing header files are
5926 generated files and adds them to the dependency list without raising
5927 an error.  The dependency filename is taken directly from the
5928 \&\f(CW\*(C`#include\*(C'\fR directive without prepending any path.  \fB\-MG\fR
5929 also suppresses preprocessed output, as a missing header file renders
5930 this useless.
5931 .Sp
5932 This feature is used in automatic updating of makefiles.
5933 .IP "\fB\-MP\fR" 4
5934 .IX Item "-MP"
5935 This option instructs \s-1CPP\s0 to add a phony target for each dependency
5936 other than the main file, causing each to depend on nothing.  These
5937 dummy rules work around errors \fBmake\fR gives if you remove header
5938 files without updating the \fIMakefile\fR to match.
5939 .Sp
5940 This is typical output:
5941 .Sp
5942 .Vb 1
5943 \&        test.o: test.c test.h
5944 .Ve
5945 .Sp
5946 .Vb 1
5947 \&        test.h:
5948 .Ve
5949 .IP "\fB\-MT\fR \fItarget\fR" 4
5950 .IX Item "-MT target"
5951 Change the target of the rule emitted by dependency generation.  By
5952 default \s-1CPP\s0 takes the name of the main input file, including any path,
5953 deletes any file suffix such as \fB.c\fR, and appends the platform's
5954 usual object suffix.  The result is the target.
5955 .Sp
5956 An \fB\-MT\fR option will set the target to be exactly the string you
5957 specify.  If you want multiple targets, you can specify them as a single
5958 argument to \fB\-MT\fR, or use multiple \fB\-MT\fR options.
5959 .Sp
5960 For example, \fB\-MT\ '$(objpfx)foo.o'\fR might give
5961 .Sp
5962 .Vb 1
5963 \&        $(objpfx)foo.o: foo.c
5964 .Ve
5965 .IP "\fB\-MQ\fR \fItarget\fR" 4
5966 .IX Item "-MQ target"
5967 Same as \fB\-MT\fR, but it quotes any characters which are special to
5968 Make.  \fB\-MQ\ '$(objpfx)foo.o'\fR gives
5969 .Sp
5970 .Vb 1
5971 \&        $$(objpfx)foo.o: foo.c
5972 .Ve
5973 .Sp
5974 The default target is automatically quoted, as if it were given with
5975 \&\fB\-MQ\fR.
5976 .IP "\fB\-MD\fR" 4
5977 .IX Item "-MD"
5978 \&\fB\-MD\fR is equivalent to \fB\-M \-MF\fR \fIfile\fR, except that
5979 \&\fB\-E\fR is not implied.  The driver determines \fIfile\fR based on
5980 whether an \fB\-o\fR option is given.  If it is, the driver uses its
5981 argument but with a suffix of \fI.d\fR, otherwise it take the
5982 basename of the input file and applies a \fI.d\fR suffix.
5983 .Sp
5984 If \fB\-MD\fR is used in conjunction with \fB\-E\fR, any
5985 \&\fB\-o\fR switch is understood to specify the dependency output file
5986 (but \f(CW@pxref\fR{dashMF,,\-MF}), but if used without \fB\-E\fR, each \fB\-o\fR
5987 is understood to specify a target object file.
5988 .Sp
5989 Since \fB\-E\fR is not implied, \fB\-MD\fR can be used to generate
5990 a dependency output file as a side-effect of the compilation process.
5991 .IP "\fB\-MMD\fR" 4
5992 .IX Item "-MMD"
5993 Like \fB\-MD\fR except mention only user header files, not system
5994 header files.
5995 .IP "\fB\-fpch\-deps\fR" 4
5996 .IX Item "-fpch-deps"
5997 When using precompiled headers, this flag
5998 will cause the dependency-output flags to also list the files from the
5999 precompiled header's dependencies.  If not specified only the
6000 precompiled header would be listed and not the files that were used to
6001 create it because those files are not consulted when a precompiled
6002 header is used.
6003 .IP "\fB\-fpch\-preprocess\fR" 4
6004 .IX Item "-fpch-preprocess"
6005 This option allows use of a precompiled header together with \fB\-E\fR.  It inserts a special \f(CW\*(C`#pragma\*(C'\fR,
6006 \&\f(CW\*(C`#pragma GCC pch_preprocess "<filename>"\*(C'\fR in the output to mark
6007 the place where the precompiled header was found, and its filename.  When
6008 \&\fB\-fpreprocessed\fR is in use, \s-1GCC\s0 recognizes this \f(CW\*(C`#pragma\*(C'\fR and
6009 loads the \s-1PCH\s0.
6010 .Sp
6011 This option is off by default, because the resulting preprocessed output
6012 is only really suitable as input to \s-1GCC\s0.  It is switched on by
6013 \&\fB\-save\-temps\fR.
6014 .Sp
6015 You should not write this \f(CW\*(C`#pragma\*(C'\fR in your own code, but it is
6016 safe to edit the filename if the \s-1PCH\s0 file is available in a different
6017 location.  The filename may be absolute or it may be relative to \s-1GCC\s0's
6018 current directory.
6019 .IP "\fB\-x c\fR" 4
6020 .IX Item "-x c"
6021 .PD 0
6022 .IP "\fB\-x c++\fR" 4
6023 .IX Item "-x c++"
6024 .IP "\fB\-x objective-c\fR" 4
6025 .IX Item "-x objective-c"
6026 .IP "\fB\-x assembler-with-cpp\fR" 4
6027 .IX Item "-x assembler-with-cpp"
6028 .PD
6029 Specify the source language: C, \*(C+, Objective\-C, or assembly.  This has
6030 nothing to do with standards conformance or extensions; it merely
6031 selects which base syntax to expect.  If you give none of these options,
6032 cpp will deduce the language from the extension of the source file:
6033 \&\fB.c\fR, \fB.cc\fR, \fB.m\fR, or \fB.S\fR.  Some other common
6034 extensions for \*(C+ and assembly are also recognized.  If cpp does not
6035 recognize the extension, it will treat the file as C; this is the most
6036 generic mode.
6037 .Sp
6038 \&\fINote:\fR Previous versions of cpp accepted a \fB\-lang\fR option
6039 which selected both the language and the standards conformance level.
6040 This option has been removed, because it conflicts with the \fB\-l\fR
6041 option.
6042 .IP "\fB\-std=\fR\fIstandard\fR" 4
6043 .IX Item "-std=standard"
6044 .PD 0
6045 .IP "\fB\-ansi\fR" 4
6046 .IX Item "-ansi"
6047 .PD
6048 Specify the standard to which the code should conform.  Currently \s-1CPP\s0
6049 knows about C and \*(C+ standards; others may be added in the future.
6050 .Sp
6051 \&\fIstandard\fR
6052 may be one of:
6053 .RS 4
6054 .ie n .IP """iso9899:1990""" 4
6055 .el .IP "\f(CWiso9899:1990\fR" 4
6056 .IX Item "iso9899:1990"
6057 .PD 0
6058 .ie n .IP """c89""" 4
6059 .el .IP "\f(CWc89\fR" 4
6060 .IX Item "c89"
6061 .PD
6062 The \s-1ISO\s0 C standard from 1990.  \fBc89\fR is the customary shorthand for
6063 this version of the standard.
6064 .Sp
6065 The \fB\-ansi\fR option is equivalent to \fB\-std=c89\fR.
6066 .ie n .IP """iso9899:199409""" 4
6067 .el .IP "\f(CWiso9899:199409\fR" 4
6068 .IX Item "iso9899:199409"
6069 The 1990 C standard, as amended in 1994.
6070 .ie n .IP """iso9899:1999""" 4
6071 .el .IP "\f(CWiso9899:1999\fR" 4
6072 .IX Item "iso9899:1999"
6073 .PD 0
6074 .ie n .IP """c99""" 4
6075 .el .IP "\f(CWc99\fR" 4
6076 .IX Item "c99"
6077 .ie n .IP """iso9899:199x""" 4
6078 .el .IP "\f(CWiso9899:199x\fR" 4
6079 .IX Item "iso9899:199x"
6080 .ie n .IP """c9x""" 4
6081 .el .IP "\f(CWc9x\fR" 4
6082 .IX Item "c9x"
6083 .PD
6084 The revised \s-1ISO\s0 C standard, published in December 1999.  Before
6085 publication, this was known as C9X.
6086 .ie n .IP """gnu89""" 4
6087 .el .IP "\f(CWgnu89\fR" 4
6088 .IX Item "gnu89"
6089 The 1990 C standard plus \s-1GNU\s0 extensions.  This is the default.
6090 .ie n .IP """gnu99""" 4
6091 .el .IP "\f(CWgnu99\fR" 4
6092 .IX Item "gnu99"
6093 .PD 0
6094 .ie n .IP """gnu9x""" 4
6095 .el .IP "\f(CWgnu9x\fR" 4
6096 .IX Item "gnu9x"
6097 .PD
6098 The 1999 C standard plus \s-1GNU\s0 extensions.
6099 .ie n .IP """c++98""" 4
6100 .el .IP "\f(CWc++98\fR" 4
6101 .IX Item "c++98"
6102 The 1998 \s-1ISO\s0 \*(C+ standard plus amendments.
6103 .ie n .IP """gnu++98""" 4
6104 .el .IP "\f(CWgnu++98\fR" 4
6105 .IX Item "gnu++98"
6106 The same as \fB\-std=c++98\fR plus \s-1GNU\s0 extensions.  This is the
6107 default for \*(C+ code.
6108 .RE
6109 .RS 4
6110 .RE
6111 .IP "\fB\-I\-\fR" 4
6112 .IX Item "-I-"
6113 Split the include path.  Any directories specified with \fB\-I\fR
6114 options before \fB\-I\-\fR are searched only for headers requested with
6115 \&\f(CW\*(C`#include\ "\f(CIfile\f(CW"\*(C'\fR; they are not searched for
6116 \&\f(CW\*(C`#include\ <\f(CIfile\f(CW>\*(C'\fR.  If additional directories are
6117 specified with \fB\-I\fR options after the \fB\-I\-\fR, those
6118 directories are searched for all \fB#include\fR directives.
6119 .Sp
6120 In addition, \fB\-I\-\fR inhibits the use of the directory of the current
6121 file directory as the first search directory for \f(CW\*(C`#include\ "\f(CIfile\f(CW"\*(C'\fR.
6122 This option has been deprecated.
6123 .IP "\fB\-nostdinc\fR" 4
6124 .IX Item "-nostdinc"
6125 Do not search the standard system directories for header files.
6126 Only the directories you have specified with \fB\-I\fR options
6127 (and the directory of the current file, if appropriate) are searched.
6128 .IP "\fB\-nostdinc++\fR" 4
6129 .IX Item "-nostdinc++"
6130 Do not search for header files in the \*(C+\-specific standard directories,
6131 but do still search the other standard directories.  (This option is
6132 used when building the \*(C+ library.)
6133 .IP "\fB\-include\fR \fIfile\fR" 4
6134 .IX Item "-include file"
6135 Process \fIfile\fR as if \f(CW\*(C`#include "file"\*(C'\fR appeared as the first
6136 line of the primary source file.  However, the first directory searched
6137 for \fIfile\fR is the preprocessor's working directory \fIinstead of\fR
6138 the directory containing the main source file.  If not found there, it
6139 is searched for in the remainder of the \f(CW\*(C`#include "..."\*(C'\fR search
6140 chain as normal.
6141 .Sp
6142 If multiple \fB\-include\fR options are given, the files are included
6143 in the order they appear on the command line.
6144 .IP "\fB\-imacros\fR \fIfile\fR" 4
6145 .IX Item "-imacros file"
6146 Exactly like \fB\-include\fR, except that any output produced by
6147 scanning \fIfile\fR is thrown away.  Macros it defines remain defined.
6148 This allows you to acquire all the macros from a header without also
6149 processing its declarations.
6150 .Sp
6151 All files specified by \fB\-imacros\fR are processed before all files
6152 specified by \fB\-include\fR.
6153 .IP "\fB\-idirafter\fR \fIdir\fR" 4
6154 .IX Item "-idirafter dir"
6155 Search \fIdir\fR for header files, but do it \fIafter\fR all
6156 directories specified with \fB\-I\fR and the standard system directories
6157 have been exhausted.  \fIdir\fR is treated as a system include directory.
6158 .IP "\fB\-iprefix\fR \fIprefix\fR" 4
6159 .IX Item "-iprefix prefix"
6160 Specify \fIprefix\fR as the prefix for subsequent \fB\-iwithprefix\fR
6161 options.  If the prefix represents a directory, you should include the
6162 final \fB/\fR.
6163 .IP "\fB\-iwithprefix\fR \fIdir\fR" 4
6164 .IX Item "-iwithprefix dir"
6165 .PD 0
6166 .IP "\fB\-iwithprefixbefore\fR \fIdir\fR" 4
6167 .IX Item "-iwithprefixbefore dir"
6168 .PD
6169 Append \fIdir\fR to the prefix specified previously with
6170 \&\fB\-iprefix\fR, and add the resulting directory to the include search
6171 path.  \fB\-iwithprefixbefore\fR puts it in the same place \fB\-I\fR
6172 would; \fB\-iwithprefix\fR puts it where \fB\-idirafter\fR would.
6173 .IP "\fB\-isysroot\fR \fIdir\fR" 4
6174 .IX Item "-isysroot dir"
6175 This option is like the \fB\-\-sysroot\fR option, but applies only to
6176 header files.  See the \fB\-\-sysroot\fR option for more information.
6177 .IP "\fB\-isystem\fR \fIdir\fR" 4
6178 .IX Item "-isystem dir"
6179 Search \fIdir\fR for header files, after all directories specified by
6180 \&\fB\-I\fR but before the standard system directories.  Mark it
6181 as a system directory, so that it gets the same special treatment as
6182 is applied to the standard system directories.
6183 .IP "\fB\-iquote\fR \fIdir\fR" 4
6184 .IX Item "-iquote dir"
6185 Search \fIdir\fR only for header files requested with
6186 \&\f(CW\*(C`#include\ "\f(CIfile\f(CW"\*(C'\fR; they are not searched for
6187 \&\f(CW\*(C`#include\ <\f(CIfile\f(CW>\*(C'\fR, before all directories specified by
6188 \&\fB\-I\fR and before the standard system directories.
6189 .IP "\fB\-fdollars\-in\-identifiers\fR" 4
6190 .IX Item "-fdollars-in-identifiers"
6191 @anchor{fdollars\-in\-identifiers}
6192 Accept \fB$\fR in identifiers.
6193 .IP "\fB\-fextended\-identifiers\fR" 4
6194 .IX Item "-fextended-identifiers"
6195 Accept universal character names in identifiers.  This option is
6196 experimental; in a future version of \s-1GCC\s0, it will be enabled by
6197 default for C99 and \*(C+.
6198 .IP "\fB\-fpreprocessed\fR" 4
6199 .IX Item "-fpreprocessed"
6200 Indicate to the preprocessor that the input file has already been
6201 preprocessed.  This suppresses things like macro expansion, trigraph
6202 conversion, escaped newline splicing, and processing of most directives.
6203 The preprocessor still recognizes and removes comments, so that you can
6204 pass a file preprocessed with \fB\-C\fR to the compiler without
6205 problems.  In this mode the integrated preprocessor is little more than
6206 a tokenizer for the front ends.
6207 .Sp
6208 \&\fB\-fpreprocessed\fR is implicit if the input file has one of the
6209 extensions \fB.i\fR, \fB.ii\fR or \fB.mi\fR.  These are the
6210 extensions that \s-1GCC\s0 uses for preprocessed files created by
6211 \&\fB\-save\-temps\fR.
6212 .IP "\fB\-ftabstop=\fR\fIwidth\fR" 4
6213 .IX Item "-ftabstop=width"
6214 Set the distance between tab stops.  This helps the preprocessor report
6215 correct column numbers in warnings or errors, even if tabs appear on the
6216 line.  If the value is less than 1 or greater than 100, the option is
6217 ignored.  The default is 8.
6218 .IP "\fB\-fexec\-charset=\fR\fIcharset\fR" 4
6219 .IX Item "-fexec-charset=charset"
6220 Set the execution character set, used for string and character
6221 constants.  The default is \s-1UTF\-8\s0.  \fIcharset\fR can be any encoding
6222 supported by the system's \f(CW\*(C`iconv\*(C'\fR library routine.
6223 .IP "\fB\-fwide\-exec\-charset=\fR\fIcharset\fR" 4
6224 .IX Item "-fwide-exec-charset=charset"
6225 Set the wide execution character set, used for wide string and
6226 character constants.  The default is \s-1UTF\-32\s0 or \s-1UTF\-16\s0, whichever
6227 corresponds to the width of \f(CW\*(C`wchar_t\*(C'\fR.  As with
6228 \&\fB\-fexec\-charset\fR, \fIcharset\fR can be any encoding supported
6229 by the system's \f(CW\*(C`iconv\*(C'\fR library routine; however, you will have
6230 problems with encodings that do not fit exactly in \f(CW\*(C`wchar_t\*(C'\fR.
6231 .IP "\fB\-finput\-charset=\fR\fIcharset\fR" 4
6232 .IX Item "-finput-charset=charset"
6233 Set the input character set, used for translation from the character
6234 set of the input file to the source character set used by \s-1GCC\s0.  If the
6235 locale does not specify, or \s-1GCC\s0 cannot get this information from the
6236 locale, the default is \s-1UTF\-8\s0.  This can be overridden by either the locale
6237 or this command line option.  Currently the command line option takes
6238 precedence if there's a conflict.  \fIcharset\fR can be any encoding
6239 supported by the system's \f(CW\*(C`iconv\*(C'\fR library routine.
6240 .IP "\fB\-fworking\-directory\fR" 4
6241 .IX Item "-fworking-directory"
6242 Enable generation of linemarkers in the preprocessor output that will
6243 let the compiler know the current working directory at the time of
6244 preprocessing.  When this option is enabled, the preprocessor will
6245 emit, after the initial linemarker, a second linemarker with the
6246 current working directory followed by two slashes.  \s-1GCC\s0 will use this
6247 directory, when it's present in the preprocessed input, as the
6248 directory emitted as the current working directory in some debugging
6249 information formats.  This option is implicitly enabled if debugging
6250 information is enabled, but this can be inhibited with the negated
6251 form \fB\-fno\-working\-directory\fR.  If the \fB\-P\fR flag is
6252 present in the command line, this option has no effect, since no
6253 \&\f(CW\*(C`#line\*(C'\fR directives are emitted whatsoever.
6254 .IP "\fB\-fno\-show\-column\fR" 4
6255 .IX Item "-fno-show-column"
6256 Do not print column numbers in diagnostics.  This may be necessary if
6257 diagnostics are being scanned by a program that does not understand the
6258 column numbers, such as \fBdejagnu\fR.
6259 .IP "\fB\-A\fR \fIpredicate\fR\fB=\fR\fIanswer\fR" 4
6260 .IX Item "-A predicate=answer"
6261 Make an assertion with the predicate \fIpredicate\fR and answer
6262 \&\fIanswer\fR.  This form is preferred to the older form \fB\-A\fR
6263 \&\fIpredicate\fR\fB(\fR\fIanswer\fR\fB)\fR, which is still supported, because
6264 it does not use shell special characters.
6265 .IP "\fB\-A \-\fR\fIpredicate\fR\fB=\fR\fIanswer\fR" 4
6266 .IX Item "-A -predicate=answer"
6267 Cancel an assertion with the predicate \fIpredicate\fR and answer
6268 \&\fIanswer\fR.
6269 .IP "\fB\-dCHARS\fR" 4
6270 .IX Item "-dCHARS"
6271 \&\fI\s-1CHARS\s0\fR is a sequence of one or more of the following characters,
6272 and must not be preceded by a space.  Other characters are interpreted
6273 by the compiler proper, or reserved for future versions of \s-1GCC\s0, and so
6274 are silently ignored.  If you specify characters whose behavior
6275 conflicts, the result is undefined.
6276 .RS 4
6277 .IP "\fBM\fR" 4
6278 .IX Item "M"
6279 Instead of the normal output, generate a list of \fB#define\fR
6280 directives for all the macros defined during the execution of the
6281 preprocessor, including predefined macros.  This gives you a way of
6282 finding out what is predefined in your version of the preprocessor.
6283 Assuming you have no file \fIfoo.h\fR, the command
6284 .Sp
6285 .Vb 1
6286 \&        touch foo.h; cpp -dM foo.h
6287 .Ve
6288 .Sp
6289 will show all the predefined macros.
6290 .IP "\fBD\fR" 4
6291 .IX Item "D"
6292 Like \fBM\fR except in two respects: it does \fInot\fR include the
6293 predefined macros, and it outputs \fIboth\fR the \fB#define\fR
6294 directives and the result of preprocessing.  Both kinds of output go to
6295 the standard output file.
6296 .IP "\fBN\fR" 4
6297 .IX Item "N"
6298 Like \fBD\fR, but emit only the macro names, not their expansions.
6299 .IP "\fBI\fR" 4
6300 .IX Item "I"
6301 Output \fB#include\fR directives in addition to the result of
6302 preprocessing.
6303 .RE
6304 .RS 4
6305 .RE
6306 .IP "\fB\-P\fR" 4
6307 .IX Item "-P"
6308 Inhibit generation of linemarkers in the output from the preprocessor.
6309 This might be useful when running the preprocessor on something that is
6310 not C code, and will be sent to a program which might be confused by the
6311 linemarkers.
6312 .IP "\fB\-C\fR" 4
6313 .IX Item "-C"
6314 Do not discard comments.  All comments are passed through to the output
6315 file, except for comments in processed directives, which are deleted
6316 along with the directive.
6317 .Sp
6318 You should be prepared for side effects when using \fB\-C\fR; it
6319 causes the preprocessor to treat comments as tokens in their own right.
6320 For example, comments appearing at the start of what would be a
6321 directive line have the effect of turning that line into an ordinary
6322 source line, since the first token on the line is no longer a \fB#\fR.
6323 .IP "\fB\-CC\fR" 4
6324 .IX Item "-CC"
6325 Do not discard comments, including during macro expansion.  This is
6326 like \fB\-C\fR, except that comments contained within macros are
6327 also passed through to the output file where the macro is expanded.
6328 .Sp
6329 In addition to the side-effects of the \fB\-C\fR option, the
6330 \&\fB\-CC\fR option causes all \*(C+\-style comments inside a macro
6331 to be converted to C\-style comments.  This is to prevent later use
6332 of that macro from inadvertently commenting out the remainder of
6333 the source line.
6334 .Sp
6335 The \fB\-CC\fR option is generally used to support lint comments.
6336 .IP "\fB\-traditional\-cpp\fR" 4
6337 .IX Item "-traditional-cpp"
6338 Try to imitate the behavior of old-fashioned C preprocessors, as
6339 opposed to \s-1ISO\s0 C preprocessors.
6340 .IP "\fB\-trigraphs\fR" 4
6341 .IX Item "-trigraphs"
6342 Process trigraph sequences.
6343 These are three-character sequences, all starting with \fB??\fR, that
6344 are defined by \s-1ISO\s0 C to stand for single characters.  For example,
6345 \&\fB??/\fR stands for \fB\e\fR, so \fB'??/n'\fR is a character
6346 constant for a newline.  By default, \s-1GCC\s0 ignores trigraphs, but in
6347 standard-conforming modes it converts them.  See the \fB\-std\fR and
6348 \&\fB\-ansi\fR options.
6349 .Sp
6350 The nine trigraphs and their replacements are
6351 .Sp
6352 .Vb 2
6353 \&        Trigraph:       ??(  ??)  ??<  ??>  ??=  ??/  ??'  ??!  ??-
6354 \&        Replacement:      [    ]    {    }    #    \e    ^    |    ~
6355 .Ve
6356 .IP "\fB\-remap\fR" 4
6357 .IX Item "-remap"
6358 Enable special code to work around file systems which only permit very
6359 short file names, such as \s-1MS\-DOS\s0.
6360 .IP "\fB\-\-help\fR" 4
6361 .IX Item "--help"
6362 .PD 0
6363 .IP "\fB\-\-target\-help\fR" 4
6364 .IX Item "--target-help"
6365 .PD
6366 Print text describing all the command line options instead of
6367 preprocessing anything.
6368 .IP "\fB\-v\fR" 4
6369 .IX Item "-v"
6370 Verbose mode.  Print out \s-1GNU\s0 \s-1CPP\s0's version number at the beginning of
6371 execution, and report the final form of the include path.
6372 .IP "\fB\-H\fR" 4
6373 .IX Item "-H"
6374 Print the name of each header file used, in addition to other normal
6375 activities.  Each name is indented to show how deep in the
6376 \&\fB#include\fR stack it is.  Precompiled header files are also
6377 printed, even if they are found to be invalid; an invalid precompiled
6378 header file is printed with \fB...x\fR and a valid one with \fB...!\fR .
6379 .IP "\fB\-version\fR" 4
6380 .IX Item "-version"
6381 .PD 0
6382 .IP "\fB\-\-version\fR" 4
6383 .IX Item "--version"
6384 .PD
6385 Print out \s-1GNU\s0 \s-1CPP\s0's version number.  With one dash, proceed to
6386 preprocess as normal.  With two dashes, exit immediately.
6387 .Sh "Passing Options to the Assembler"
6388 .IX Subsection "Passing Options to the Assembler"
6389 You can pass options to the assembler.
6390 .IP "\fB\-Wa,\fR\fIoption\fR" 4
6391 .IX Item "-Wa,option"
6392 Pass \fIoption\fR as an option to the assembler.  If \fIoption\fR
6393 contains commas, it is split into multiple options at the commas.
6394 .IP "\fB\-Xassembler\fR \fIoption\fR" 4
6395 .IX Item "-Xassembler option"
6396 Pass \fIoption\fR as an option to the assembler.  You can use this to
6397 supply system-specific assembler options which \s-1GCC\s0 does not know how to
6398 recognize.
6399 .Sp
6400 If you want to pass an option that takes an argument, you must use
6401 \&\fB\-Xassembler\fR twice, once for the option and once for the argument.
6402 .Sh "Options for Linking"
6403 .IX Subsection "Options for Linking"
6404 These options come into play when the compiler links object files into
6405 an executable output file.  They are meaningless if the compiler is
6406 not doing a link step.
6407 .IP "\fIobject-file-name\fR" 4
6408 .IX Item "object-file-name"
6409 A file name that does not end in a special recognized suffix is
6410 considered to name an object file or library.  (Object files are
6411 distinguished from libraries by the linker according to the file
6412 contents.)  If linking is done, these object files are used as input
6413 to the linker.
6414 .IP "\fB\-c\fR" 4
6415 .IX Item "-c"
6416 .PD 0
6417 .IP "\fB\-S\fR" 4
6418 .IX Item "-S"
6419 .IP "\fB\-E\fR" 4
6420 .IX Item "-E"
6421 .PD
6422 If any of these options is used, then the linker is not run, and
6423 object file names should not be used as arguments.  
6424 .IP "\fB\-l\fR\fIlibrary\fR" 4
6425 .IX Item "-llibrary"
6426 .PD 0
6427 .IP "\fB\-l\fR \fIlibrary\fR" 4
6428 .IX Item "-l library"
6429 .PD
6430 Search the library named \fIlibrary\fR when linking.  (The second
6431 alternative with the library as a separate argument is only for
6432 \&\s-1POSIX\s0 compliance and is not recommended.)
6433 .Sp
6434 It makes a difference where in the command you write this option; the
6435 linker searches and processes libraries and object files in the order they
6436 are specified.  Thus, \fBfoo.o \-lz bar.o\fR searches library \fBz\fR
6437 after file \fIfoo.o\fR but before \fIbar.o\fR.  If \fIbar.o\fR refers
6438 to functions in \fBz\fR, those functions may not be loaded.
6439 .Sp
6440 The linker searches a standard list of directories for the library,
6441 which is actually a file named \fIlib\fIlibrary\fI.a\fR.  The linker
6442 then uses this file as if it had been specified precisely by name.
6443 .Sp
6444 The directories searched include several standard system directories
6445 plus any that you specify with \fB\-L\fR.
6446 .Sp
6447 Normally the files found this way are library files\-\-\-archive files
6448 whose members are object files.  The linker handles an archive file by
6449 scanning through it for members which define symbols that have so far
6450 been referenced but not defined.  But if the file that is found is an
6451 ordinary object file, it is linked in the usual fashion.  The only
6452 difference between using an \fB\-l\fR option and specifying a file name
6453 is that \fB\-l\fR surrounds \fIlibrary\fR with \fBlib\fR and \fB.a\fR
6454 and searches several directories.
6455 .IP "\fB\-lobjc\fR" 4
6456 .IX Item "-lobjc"
6457 You need this special case of the \fB\-l\fR option in order to
6458 link an Objective-C or Objective\-\*(C+ program.
6459 .IP "\fB\-nostartfiles\fR" 4
6460 .IX Item "-nostartfiles"
6461 Do not use the standard system startup files when linking.
6462 The standard system libraries are used normally, unless \fB\-nostdlib\fR
6463 or \fB\-nodefaultlibs\fR is used.
6464 .IP "\fB\-nodefaultlibs\fR" 4
6465 .IX Item "-nodefaultlibs"
6466 Do not use the standard system libraries when linking.
6467 Only the libraries you specify will be passed to the linker.
6468 The standard startup files are used normally, unless \fB\-nostartfiles\fR
6469 is used.  The compiler may generate calls to \f(CW\*(C`memcmp\*(C'\fR,
6470 \&\f(CW\*(C`memset\*(C'\fR, \f(CW\*(C`memcpy\*(C'\fR and \f(CW\*(C`memmove\*(C'\fR.
6471 These entries are usually resolved by entries in
6472 libc.  These entry points should be supplied through some other
6473 mechanism when this option is specified.
6474 .IP "\fB\-nostdlib\fR" 4
6475 .IX Item "-nostdlib"
6476 Do not use the standard system startup files or libraries when linking.
6477 No startup files and only the libraries you specify will be passed to
6478 the linker.  The compiler may generate calls to \f(CW\*(C`memcmp\*(C'\fR, \f(CW\*(C`memset\*(C'\fR,
6479 \&\f(CW\*(C`memcpy\*(C'\fR and \f(CW\*(C`memmove\*(C'\fR.
6480 These entries are usually resolved by entries in
6481 libc.  These entry points should be supplied through some other
6482 mechanism when this option is specified.
6483 .Sp
6484 One of the standard libraries bypassed by \fB\-nostdlib\fR and
6485 \&\fB\-nodefaultlibs\fR is \fIlibgcc.a\fR, a library of internal subroutines
6486 that \s-1GCC\s0 uses to overcome shortcomings of particular machines, or special
6487 needs for some languages.
6488 .Sp
6489 In most cases, you need \fIlibgcc.a\fR even when you want to avoid
6490 other standard libraries.  In other words, when you specify \fB\-nostdlib\fR
6491 or \fB\-nodefaultlibs\fR you should usually specify \fB\-lgcc\fR as well.
6492 This ensures that you have no unresolved references to internal \s-1GCC\s0
6493 library subroutines.  (For example, \fB_\|_main\fR, used to ensure \*(C+
6494 constructors will be called.)
6495 .IP "\fB\-pie\fR" 4
6496 .IX Item "-pie"
6497 Produce a position independent executable on targets which support it.
6498 For predictable results, you must also specify the same set of options
6499 that were used to generate code (\fB\-fpie\fR, \fB\-fPIE\fR,
6500 or model suboptions) when you specify this option.
6501 .IP "\fB\-rdynamic\fR" 4
6502 .IX Item "-rdynamic"
6503 Pass the flag \fB\-export\-dynamic\fR to the \s-1ELF\s0 linker, on targets
6504 that support it. This instructs the linker to add all symbols, not
6505 only used ones, to the dynamic symbol table. This option is needed
6506 for some uses of \f(CW\*(C`dlopen\*(C'\fR or to allow obtaining backtraces
6507 from within a program.
6508 .IP "\fB\-s\fR" 4
6509 .IX Item "-s"
6510 Remove all symbol table and relocation information from the executable.
6511 .IP "\fB\-static\fR" 4
6512 .IX Item "-static"
6513 On systems that support dynamic linking, this prevents linking with the shared
6514 libraries.  On other systems, this option has no effect.
6515 .IP "\fB\-shared\fR" 4
6516 .IX Item "-shared"
6517 Produce a shared object which can then be linked with other objects to
6518 form an executable.  Not all systems support this option.  For predictable
6519 results, you must also specify the same set of options that were used to
6520 generate code (\fB\-fpic\fR, \fB\-fPIC\fR, or model suboptions)
6521 when you specify this option.[1]
6522 .IP "\fB\-shared\-libgcc\fR" 4
6523 .IX Item "-shared-libgcc"
6524 .PD 0
6525 .IP "\fB\-static\-libgcc\fR" 4
6526 .IX Item "-static-libgcc"
6527 .PD
6528 On systems that provide \fIlibgcc\fR as a shared library, these options
6529 force the use of either the shared or static version respectively.
6530 If no shared version of \fIlibgcc\fR was built when the compiler was
6531 configured, these options have no effect.
6532 .Sp
6533 There are several situations in which an application should use the
6534 shared \fIlibgcc\fR instead of the static version.  The most common
6535 of these is when the application wishes to throw and catch exceptions
6536 across different shared libraries.  In that case, each of the libraries
6537 as well as the application itself should use the shared \fIlibgcc\fR.
6538 .Sp
6539 Therefore, the G++ and \s-1GCJ\s0 drivers automatically add
6540 \&\fB\-shared\-libgcc\fR whenever you build a shared library or a main
6541 executable, because \*(C+ and Java programs typically use exceptions, so
6542 this is the right thing to do.
6543 .Sp
6544 If, instead, you use the \s-1GCC\s0 driver to create shared libraries, you may
6545 find that they will not always be linked with the shared \fIlibgcc\fR.
6546 If \s-1GCC\s0 finds, at its configuration time, that you have a non-GNU linker
6547 or a \s-1GNU\s0 linker that does not support option \fB\-\-eh\-frame\-hdr\fR,
6548 it will link the shared version of \fIlibgcc\fR into shared libraries
6549 by default.  Otherwise, it will take advantage of the linker and optimize
6550 away the linking with the shared version of \fIlibgcc\fR, linking with
6551 the static version of libgcc by default.  This allows exceptions to
6552 propagate through such shared libraries, without incurring relocation
6553 costs at library load time.
6554 .Sp
6555 However, if a library or main executable is supposed to throw or catch
6556 exceptions, you must link it using the G++ or \s-1GCJ\s0 driver, as appropriate
6557 for the languages used in the program, or using the option
6558 \&\fB\-shared\-libgcc\fR, such that it is linked with the shared
6559 \&\fIlibgcc\fR.
6560 .IP "\fB\-symbolic\fR" 4
6561 .IX Item "-symbolic"
6562 Bind references to global symbols when building a shared object.  Warn
6563 about any unresolved references (unless overridden by the link editor
6564 option \fB\-Xlinker \-z \-Xlinker defs\fR).  Only a few systems support
6565 this option.
6566 .IP "\fB\-Xlinker\fR \fIoption\fR" 4
6567 .IX Item "-Xlinker option"
6568 Pass \fIoption\fR as an option to the linker.  You can use this to
6569 supply system-specific linker options which \s-1GCC\s0 does not know how to
6570 recognize.
6571 .Sp
6572 If you want to pass an option that takes an argument, you must use
6573 \&\fB\-Xlinker\fR twice, once for the option and once for the argument.
6574 For example, to pass \fB\-assert definitions\fR, you must write
6575 \&\fB\-Xlinker \-assert \-Xlinker definitions\fR.  It does not work to write
6576 \&\fB\-Xlinker \*(L"\-assert definitions\*(R"\fR, because this passes the entire
6577 string as a single argument, which is not what the linker expects.
6578 .IP "\fB\-Wl,\fR\fIoption\fR" 4
6579 .IX Item "-Wl,option"
6580 Pass \fIoption\fR as an option to the linker.  If \fIoption\fR contains
6581 commas, it is split into multiple options at the commas.
6582 .IP "\fB\-u\fR \fIsymbol\fR" 4
6583 .IX Item "-u symbol"
6584 Pretend the symbol \fIsymbol\fR is undefined, to force linking of
6585 library modules to define it.  You can use \fB\-u\fR multiple times with
6586 different symbols to force loading of additional library modules.
6587 .Sh "Options for Directory Search"
6588 .IX Subsection "Options for Directory Search"
6589 These options specify directories to search for header files, for
6590 libraries and for parts of the compiler:
6591 .IP "\fB\-I\fR\fIdir\fR" 4
6592 .IX Item "-Idir"
6593 Add the directory \fIdir\fR to the head of the list of directories to be
6594 searched for header files.  This can be used to override a system header
6595 file, substituting your own version, since these directories are
6596 searched before the system header file directories.  However, you should
6597 not use this option to add directories that contain vendor-supplied
6598 system header files (use \fB\-isystem\fR for that).  If you use more than
6599 one \fB\-I\fR option, the directories are scanned in left-to-right
6600 order; the standard system directories come after.
6601 .Sp
6602 If a standard system include directory, or a directory specified with
6603 \&\fB\-isystem\fR, is also specified with \fB\-I\fR, the \fB\-I\fR
6604 option will be ignored.  The directory will still be searched but as a
6605 system directory at its normal position in the system include chain.
6606 This is to ensure that \s-1GCC\s0's procedure to fix buggy system headers and
6607 the ordering for the include_next directive are not inadvertently changed.
6608 If you really need to change the search order for system directories,
6609 use the \fB\-nostdinc\fR and/or \fB\-isystem\fR options.
6610 .IP "\fB\-iquote\fR\fIdir\fR" 4
6611 .IX Item "-iquotedir"
6612 Add the directory \fIdir\fR to the head of the list of directories to
6613 be searched for header files only for the case of \fB#include
6614 "\fR\fIfile\fR\fB"\fR; they are not searched for \fB#include <\fR\fIfile\fR\fB>\fR,
6615 otherwise just like \fB\-I\fR.
6616 .IP "\fB\-L\fR\fIdir\fR" 4
6617 .IX Item "-Ldir"
6618 Add directory \fIdir\fR to the list of directories to be searched
6619 for \fB\-l\fR.
6620 .IP "\fB\-B\fR\fIprefix\fR" 4
6621 .IX Item "-Bprefix"
6622 This option specifies where to find the executables, libraries,
6623 include files, and data files of the compiler itself.
6624 .Sp
6625 The compiler driver program runs one or more of the subprograms
6626 \&\fIcpp\fR, \fIcc1\fR, \fIas\fR and \fIld\fR.  It tries
6627 \&\fIprefix\fR as a prefix for each program it tries to run, both with and
6628 without \fImachine\fR\fB/\fR\fIversion\fR\fB/\fR.
6629 .Sp
6630 For each subprogram to be run, the compiler driver first tries the
6631 \&\fB\-B\fR prefix, if any.  If that name is not found, or if \fB\-B\fR
6632 was not specified, the driver tries two standard prefixes, which are
6633 \&\fI/usr/lib/gcc/\fR and \fI/usr/local/lib/gcc/\fR.  If neither of
6634 those results in a file name that is found, the unmodified program
6635 name is searched for using the directories specified in your
6636 \&\fB\s-1PATH\s0\fR environment variable.
6637 .Sp
6638 The compiler will check to see if the path provided by the \fB\-B\fR
6639 refers to a directory, and if necessary it will add a directory
6640 separator character at the end of the path.
6641 .Sp
6642 \&\fB\-B\fR prefixes that effectively specify directory names also apply
6643 to libraries in the linker, because the compiler translates these
6644 options into \fB\-L\fR options for the linker.  They also apply to
6645 includes files in the preprocessor, because the compiler translates these
6646 options into \fB\-isystem\fR options for the preprocessor.  In this case,
6647 the compiler appends \fBinclude\fR to the prefix.
6648 .Sp
6649 The run-time support file \fIlibgcc.a\fR can also be searched for using
6650 the \fB\-B\fR prefix, if needed.  If it is not found there, the two
6651 standard prefixes above are tried, and that is all.  The file is left
6652 out of the link if it is not found by those means.
6653 .Sp
6654 Another way to specify a prefix much like the \fB\-B\fR prefix is to use
6655 the environment variable \fB\s-1GCC_EXEC_PREFIX\s0\fR.  
6656 .Sp
6657 As a special kludge, if the path provided by \fB\-B\fR is
6658 \&\fI[dir/]stage\fIN\fI/\fR, where \fIN\fR is a number in the range 0 to
6659 9, then it will be replaced by \fI[dir/]include\fR.  This is to help
6660 with boot-strapping the compiler.
6661 .IP "\fB\-specs=\fR\fIfile\fR" 4
6662 .IX Item "-specs=file"
6663 Process \fIfile\fR after the compiler reads in the standard \fIspecs\fR
6664 file, in order to override the defaults that the \fIgcc\fR driver
6665 program uses when determining what switches to pass to \fIcc1\fR,
6666 \&\fIcc1plus\fR, \fIas\fR, \fIld\fR, etc.  More than one
6667 \&\fB\-specs=\fR\fIfile\fR can be specified on the command line, and they
6668 are processed in order, from left to right.
6669 .IP "\fB\-\-sysroot=\fR\fIdir\fR" 4
6670 .IX Item "--sysroot=dir"
6671 Use \fIdir\fR as the logical root directory for headers and libraries.
6672 For example, if the compiler would normally search for headers in
6673 \&\fI/usr/include\fR and libraries in \fI/usr/lib\fR, it will instead
6674 search \fI\fIdir\fI/usr/include\fR and \fI\fIdir\fI/usr/lib\fR.  
6675 .Sp
6676 If you use both this option and the \fB\-isysroot\fR option, then
6677 the \fB\-\-sysroot\fR option will apply to libraries, but the
6678 \&\fB\-isysroot\fR option will apply to header files.
6679 .Sp
6680 The \s-1GNU\s0 linker (beginning with version 2.16) has the necessary support
6681 for this option.  If your linker does not support this option, the
6682 header file aspect of \fB\-\-sysroot\fR will still work, but the
6683 library aspect will not.
6684 .IP "\fB\-I\-\fR" 4
6685 .IX Item "-I-"
6686 This option has been deprecated.  Please use \fB\-iquote\fR instead for
6687 \&\fB\-I\fR directories before the \fB\-I\-\fR and remove the \fB\-I\-\fR.
6688 Any directories you specify with \fB\-I\fR options before the \fB\-I\-\fR
6689 option are searched only for the case of \fB#include "\fR\fIfile\fR\fB"\fR;
6690 they are not searched for \fB#include <\fR\fIfile\fR\fB>\fR.
6691 .Sp
6692 If additional directories are specified with \fB\-I\fR options after
6693 the \fB\-I\-\fR, these directories are searched for all \fB#include\fR
6694 directives.  (Ordinarily \fIall\fR \fB\-I\fR directories are used
6695 this way.)
6696 .Sp
6697 In addition, the \fB\-I\-\fR option inhibits the use of the current
6698 directory (where the current input file came from) as the first search
6699 directory for \fB#include "\fR\fIfile\fR\fB"\fR.  There is no way to
6700 override this effect of \fB\-I\-\fR.  With \fB\-I.\fR you can specify
6701 searching the directory which was current when the compiler was
6702 invoked.  That is not exactly the same as what the preprocessor does
6703 by default, but it is often satisfactory.
6704 .Sp
6705 \&\fB\-I\-\fR does not inhibit the use of the standard system directories
6706 for header files.  Thus, \fB\-I\-\fR and \fB\-nostdinc\fR are
6707 independent.
6708 .Sh "Specifying Target Machine and Compiler Version"
6709 .IX Subsection "Specifying Target Machine and Compiler Version"
6710 The usual way to run \s-1GCC\s0 is to run the executable called \fIgcc\fR, or
6711 \&\fI<machine>\-gcc\fR when cross\-compiling, or
6712 \&\fI<machine>\-gcc\-<version>\fR to run a version other than the one that
6713 was installed last.  Sometimes this is inconvenient, so \s-1GCC\s0 provides
6714 options that will switch to another cross-compiler or version.
6715 .IP "\fB\-b\fR \fImachine\fR" 4
6716 .IX Item "-b machine"
6717 The argument \fImachine\fR specifies the target machine for compilation.
6718 .Sp
6719 The value to use for \fImachine\fR is the same as was specified as the
6720 machine type when configuring \s-1GCC\s0 as a cross\-compiler.  For
6721 example, if a cross-compiler was configured with \fBconfigure
6722 arm-elf\fR, meaning to compile for an arm processor with elf binaries,
6723 then you would specify \fB\-b arm-elf\fR to run that cross compiler.
6724 Because there are other options beginning with \fB\-b\fR, the
6725 configuration must contain a hyphen. 
6726 .IP "\fB\-V\fR \fIversion\fR" 4
6727 .IX Item "-V version"
6728 The argument \fIversion\fR specifies which version of \s-1GCC\s0 to run.
6729 This is useful when multiple versions are installed.  For example,
6730 \&\fIversion\fR might be \fB4.0\fR, meaning to run \s-1GCC\s0 version 4.0.
6731 .PP
6732 The \fB\-V\fR and \fB\-b\fR options work by running the
6733 \&\fI<machine>\-gcc\-<version>\fR executable, so there's no real reason to
6734 use them if you can just run that directly.
6735 .Sh "Hardware Models and Configurations"
6736 .IX Subsection "Hardware Models and Configurations"
6737 Earlier we discussed the standard option \fB\-b\fR which chooses among
6738 different installed compilers for completely different target
6739 machines, such as \s-1VAX\s0 vs. 68000 vs. 80386.
6740 .PP
6741 In addition, each of these target machine types can have its own
6742 special options, starting with \fB\-m\fR, to choose among various
6743 hardware models or configurations\-\-\-for example, 68010 vs 68020,
6744 floating coprocessor or none.  A single installed version of the
6745 compiler can compile for any model or configuration, according to the
6746 options specified.
6747 .PP
6748 Some configurations of the compiler also support additional special
6749 options, usually for compatibility with other compilers on the same
6750 platform.
6751 .PP
6752 \fI\s-1ARC\s0 Options\fR
6753 .IX Subsection "ARC Options"
6754 .PP
6755 These options are defined for \s-1ARC\s0 implementations:
6756 .IP "\fB\-EL\fR" 4
6757 .IX Item "-EL"
6758 Compile code for little endian mode.  This is the default.
6759 .IP "\fB\-EB\fR" 4
6760 .IX Item "-EB"
6761 Compile code for big endian mode.
6762 .IP "\fB\-mmangle\-cpu\fR" 4
6763 .IX Item "-mmangle-cpu"
6764 Prepend the name of the cpu to all public symbol names.
6765 In multiple-processor systems, there are many \s-1ARC\s0 variants with different
6766 instruction and register set characteristics.  This flag prevents code
6767 compiled for one cpu to be linked with code compiled for another.
6768 No facility exists for handling variants that are \*(L"almost identical\*(R".
6769 This is an all or nothing option.
6770 .IP "\fB\-mcpu=\fR\fIcpu\fR" 4
6771 .IX Item "-mcpu=cpu"
6772 Compile code for \s-1ARC\s0 variant \fIcpu\fR.
6773 Which variants are supported depend on the configuration.
6774 All variants support \fB\-mcpu=base\fR, this is the default.
6775 .IP "\fB\-mtext=\fR\fItext-section\fR" 4
6776 .IX Item "-mtext=text-section"
6777 .PD 0
6778 .IP "\fB\-mdata=\fR\fIdata-section\fR" 4
6779 .IX Item "-mdata=data-section"
6780 .IP "\fB\-mrodata=\fR\fIreadonly-data-section\fR" 4
6781 .IX Item "-mrodata=readonly-data-section"
6782 .PD
6783 Put functions, data, and readonly data in \fItext-section\fR,
6784 \&\fIdata-section\fR, and \fIreadonly-data-section\fR respectively
6785 by default.  This can be overridden with the \f(CW\*(C`section\*(C'\fR attribute.
6786 .PP
6787 \fI\s-1ARM\s0 Options\fR
6788 .IX Subsection "ARM Options"
6789 .PP
6790 These \fB\-m\fR options are defined for Advanced \s-1RISC\s0 Machines (\s-1ARM\s0)
6791 architectures:
6792 .IP "\fB\-mabi=\fR\fIname\fR" 4
6793 .IX Item "-mabi=name"
6794 Generate code for the specified \s-1ABI\s0.  Permissible values are: \fBapcs-gnu\fR,
6795 \&\fBatpcs\fR, \fBaapcs\fR, \fBaapcs-linux\fR and \fBiwmmxt\fR.
6796 .IP "\fB\-mapcs\-frame\fR" 4
6797 .IX Item "-mapcs-frame"
6798 Generate a stack frame that is compliant with the \s-1ARM\s0 Procedure Call
6799 Standard for all functions, even if this is not strictly necessary for
6800 correct execution of the code.  Specifying \fB\-fomit\-frame\-pointer\fR
6801 with this option will cause the stack frames not to be generated for
6802 leaf functions.  The default is \fB\-mno\-apcs\-frame\fR.
6803 .IP "\fB\-mapcs\fR" 4
6804 .IX Item "-mapcs"
6805 This is a synonym for \fB\-mapcs\-frame\fR.
6806 .IP "\fB\-mthumb\-interwork\fR" 4
6807 .IX Item "-mthumb-interwork"
6808 Generate code which supports calling between the \s-1ARM\s0 and Thumb
6809 instruction sets.  Without this option the two instruction sets cannot
6810 be reliably used inside one program.  The default is
6811 \&\fB\-mno\-thumb\-interwork\fR, since slightly larger code is generated
6812 when \fB\-mthumb\-interwork\fR is specified.
6813 .IP "\fB\-mno\-sched\-prolog\fR" 4
6814 .IX Item "-mno-sched-prolog"
6815 Prevent the reordering of instructions in the function prolog, or the
6816 merging of those instruction with the instructions in the function's
6817 body.  This means that all functions will start with a recognizable set
6818 of instructions (or in fact one of a choice from a small set of
6819 different function prologues), and this information can be used to
6820 locate the start if functions inside an executable piece of code.  The
6821 default is \fB\-msched\-prolog\fR.
6822 .IP "\fB\-mhard\-float\fR" 4
6823 .IX Item "-mhard-float"
6824 Generate output containing floating point instructions.  This is the
6825 default.
6826 .IP "\fB\-msoft\-float\fR" 4
6827 .IX Item "-msoft-float"
6828 Generate output containing library calls for floating point.
6829 \&\fBWarning:\fR the requisite libraries are not available for all \s-1ARM\s0
6830 targets.  Normally the facilities of the machine's usual C compiler are
6831 used, but this cannot be done directly in cross\-compilation.  You must make
6832 your own arrangements to provide suitable library functions for
6833 cross\-compilation.
6834 .Sp
6835 \&\fB\-msoft\-float\fR changes the calling convention in the output file;
6836 therefore, it is only useful if you compile \fIall\fR of a program with
6837 this option.  In particular, you need to compile \fIlibgcc.a\fR, the
6838 library that comes with \s-1GCC\s0, with \fB\-msoft\-float\fR in order for
6839 this to work.
6840 .IP "\fB\-mfloat\-abi=\fR\fIname\fR" 4
6841 .IX Item "-mfloat-abi=name"
6842 Specifies which \s-1ABI\s0 to use for floating point values.  Permissible values
6843 are: \fBsoft\fR, \fBsoftfp\fR and \fBhard\fR.
6844 .Sp
6845 \&\fBsoft\fR and \fBhard\fR are equivalent to \fB\-msoft\-float\fR
6846 and \fB\-mhard\-float\fR respectively.  \fBsoftfp\fR allows the generation
6847 of floating point instructions, but still uses the soft-float calling
6848 conventions.
6849 .IP "\fB\-mlittle\-endian\fR" 4
6850 .IX Item "-mlittle-endian"
6851 Generate code for a processor running in little-endian mode.  This is
6852 the default for all standard configurations.
6853 .IP "\fB\-mbig\-endian\fR" 4
6854 .IX Item "-mbig-endian"
6855 Generate code for a processor running in big-endian mode; the default is
6856 to compile code for a little-endian processor.
6857 .IP "\fB\-mwords\-little\-endian\fR" 4
6858 .IX Item "-mwords-little-endian"
6859 This option only applies when generating code for big-endian processors.
6860 Generate code for a little-endian word order but a big-endian byte
6861 order.  That is, a byte order of the form \fB32107654\fR.  Note: this
6862 option should only be used if you require compatibility with code for
6863 big-endian \s-1ARM\s0 processors generated by versions of the compiler prior to
6864 2.8.
6865 .IP "\fB\-mcpu=\fR\fIname\fR" 4
6866 .IX Item "-mcpu=name"
6867 This specifies the name of the target \s-1ARM\s0 processor.  \s-1GCC\s0 uses this name
6868 to determine what kind of instructions it can emit when generating
6869 assembly code.  Permissible names are: \fBarm2\fR, \fBarm250\fR,
6870 \&\fBarm3\fR, \fBarm6\fR, \fBarm60\fR, \fBarm600\fR, \fBarm610\fR,
6871 \&\fBarm620\fR, \fBarm7\fR, \fBarm7m\fR, \fBarm7d\fR, \fBarm7dm\fR,
6872 \&\fBarm7di\fR, \fBarm7dmi\fR, \fBarm70\fR, \fBarm700\fR,
6873 \&\fBarm700i\fR, \fBarm710\fR, \fBarm710c\fR, \fBarm7100\fR,
6874 \&\fBarm7500\fR, \fBarm7500fe\fR, \fBarm7tdmi\fR, \fBarm7tdmi\-s\fR,
6875 \&\fBarm8\fR, \fBstrongarm\fR, \fBstrongarm110\fR, \fBstrongarm1100\fR,
6876 \&\fBarm8\fR, \fBarm810\fR, \fBarm9\fR, \fBarm9e\fR, \fBarm920\fR,
6877 \&\fBarm920t\fR, \fBarm922t\fR, \fBarm946e\-s\fR, \fBarm966e\-s\fR,
6878 \&\fBarm968e\-s\fR, \fBarm926ej\-s\fR, \fBarm940t\fR, \fBarm9tdmi\fR,
6879 \&\fBarm10tdmi\fR, \fBarm1020t\fR, \fBarm1026ej\-s\fR,
6880 \&\fBarm10e\fR, \fBarm1020e\fR, \fBarm1022e\fR,
6881 \&\fBarm1136j\-s\fR, \fBarm1136jf\-s\fR, \fBmpcore\fR, \fBmpcorenovfp\fR,
6882 \&\fBarm1176jz\-s\fR, \fBarm1176jzf\-s\fR, \fBxscale\fR, \fBiwmmxt\fR,
6883 \&\fBep9312\fR.
6884 .IP "\fB\-mtune=\fR\fIname\fR" 4
6885 .IX Item "-mtune=name"
6886 This option is very similar to the \fB\-mcpu=\fR option, except that
6887 instead of specifying the actual target processor type, and hence
6888 restricting which instructions can be used, it specifies that \s-1GCC\s0 should
6889 tune the performance of the code as if the target were of the type
6890 specified in this option, but still choosing the instructions that it
6891 will generate based on the cpu specified by a \fB\-mcpu=\fR option.
6892 For some \s-1ARM\s0 implementations better performance can be obtained by using
6893 this option.
6894 .IP "\fB\-march=\fR\fIname\fR" 4
6895 .IX Item "-march=name"
6896 This specifies the name of the target \s-1ARM\s0 architecture.  \s-1GCC\s0 uses this
6897 name to determine what kind of instructions it can emit when generating
6898 assembly code.  This option can be used in conjunction with or instead
6899 of the \fB\-mcpu=\fR option.  Permissible names are: \fBarmv2\fR,
6900 \&\fBarmv2a\fR, \fBarmv3\fR, \fBarmv3m\fR, \fBarmv4\fR, \fBarmv4t\fR,
6901 \&\fBarmv5\fR, \fBarmv5t\fR, \fBarmv5te\fR, \fBarmv6\fR, \fBarmv6j\fR,
6902 \&\fBiwmmxt\fR, \fBep9312\fR.
6903 .IP "\fB\-mfpu=\fR\fIname\fR" 4
6904 .IX Item "-mfpu=name"
6905 .PD 0
6906 .IP "\fB\-mfpe=\fR\fInumber\fR" 4
6907 .IX Item "-mfpe=number"
6908 .IP "\fB\-mfp=\fR\fInumber\fR" 4
6909 .IX Item "-mfp=number"
6910 .PD
6911 This specifies what floating point hardware (or hardware emulation) is
6912 available on the target.  Permissible names are: \fBfpa\fR, \fBfpe2\fR,
6913 \&\fBfpe3\fR, \fBmaverick\fR, \fBvfp\fR.  \fB\-mfp\fR and \fB\-mfpe\fR
6914 are synonyms for \fB\-mfpu\fR=\fBfpe\fR\fInumber\fR, for compatibility
6915 with older versions of \s-1GCC\s0.
6916 .Sp
6917 If \fB\-msoft\-float\fR is specified this specifies the format of
6918 floating point values.
6919 .IP "\fB\-mstructure\-size\-boundary=\fR\fIn\fR" 4
6920 .IX Item "-mstructure-size-boundary=n"
6921 The size of all structures and unions will be rounded up to a multiple
6922 of the number of bits set by this option.  Permissible values are 8, 32
6923 and 64.  The default value varies for different toolchains.  For the \s-1COFF\s0
6924 targeted toolchain the default value is 8.  A value of 64 is only allowed
6925 if the underlying \s-1ABI\s0 supports it.
6926 .Sp
6927 Specifying the larger number can produce faster, more efficient code, but
6928 can also increase the size of the program.  Different values are potentially
6929 incompatible.  Code compiled with one value cannot necessarily expect to
6930 work with code or libraries compiled with another value, if they exchange
6931 information using structures or unions.
6932 .IP "\fB\-mabort\-on\-noreturn\fR" 4
6933 .IX Item "-mabort-on-noreturn"
6934 Generate a call to the function \f(CW\*(C`abort\*(C'\fR at the end of a
6935 \&\f(CW\*(C`noreturn\*(C'\fR function.  It will be executed if the function tries to
6936 return.
6937 .IP "\fB\-mlong\-calls\fR" 4
6938 .IX Item "-mlong-calls"
6939 .PD 0
6940 .IP "\fB\-mno\-long\-calls\fR" 4
6941 .IX Item "-mno-long-calls"
6942 .PD
6943 Tells the compiler to perform function calls by first loading the
6944 address of the function into a register and then performing a subroutine
6945 call on this register.  This switch is needed if the target function
6946 will lie outside of the 64 megabyte addressing range of the offset based
6947 version of subroutine call instruction.
6948 .Sp
6949 Even if this switch is enabled, not all function calls will be turned
6950 into long calls.  The heuristic is that static functions, functions
6951 which have the \fBshort-call\fR attribute, functions that are inside
6952 the scope of a \fB#pragma no_long_calls\fR directive and functions whose
6953 definitions have already been compiled within the current compilation
6954 unit, will not be turned into long calls.  The exception to this rule is
6955 that weak function definitions, functions with the \fBlong-call\fR
6956 attribute or the \fBsection\fR attribute, and functions that are within
6957 the scope of a \fB#pragma long_calls\fR directive, will always be
6958 turned into long calls.
6959 .Sp
6960 This feature is not enabled by default.  Specifying
6961 \&\fB\-mno\-long\-calls\fR will restore the default behavior, as will
6962 placing the function calls within the scope of a \fB#pragma
6963 long_calls_off\fR directive.  Note these switches have no effect on how
6964 the compiler generates code to handle function calls via function
6965 pointers.
6966 .IP "\fB\-mnop\-fun\-dllimport\fR" 4
6967 .IX Item "-mnop-fun-dllimport"
6968 Disable support for the \f(CW\*(C`dllimport\*(C'\fR attribute.
6969 .IP "\fB\-msingle\-pic\-base\fR" 4
6970 .IX Item "-msingle-pic-base"
6971 Treat the register used for \s-1PIC\s0 addressing as read\-only, rather than
6972 loading it in the prologue for each function.  The run-time system is
6973 responsible for initializing this register with an appropriate value
6974 before execution begins.
6975 .IP "\fB\-mpic\-register=\fR\fIreg\fR" 4
6976 .IX Item "-mpic-register=reg"
6977 Specify the register to be used for \s-1PIC\s0 addressing.  The default is R10
6978 unless stack-checking is enabled, when R9 is used.
6979 .IP "\fB\-mcirrus\-fix\-invalid\-insns\fR" 4
6980 .IX Item "-mcirrus-fix-invalid-insns"
6981 Insert NOPs into the instruction stream to in order to work around
6982 problems with invalid Maverick instruction combinations.  This option
6983 is only valid if the \fB\-mcpu=ep9312\fR option has been used to
6984 enable generation of instructions for the Cirrus Maverick floating
6985 point co\-processor.  This option is not enabled by default, since the
6986 problem is only present in older Maverick implementations.  The default
6987 can be re-enabled by use of the \fB\-mno\-cirrus\-fix\-invalid\-insns\fR
6988 switch.
6989 .IP "\fB\-mpoke\-function\-name\fR" 4
6990 .IX Item "-mpoke-function-name"
6991 Write the name of each function into the text section, directly
6992 preceding the function prologue.  The generated code is similar to this:
6993 .Sp
6994 .Vb 9
6995 \&             t0
6996 \&                 .ascii "arm_poke_function_name", 0
6997 \&                 .align
6998 \&             t1
6999 \&                 .word 0xff000000 + (t1 - t0)
7000 \&             arm_poke_function_name
7001 \&                 mov     ip, sp
7002 \&                 stmfd   sp!, {fp, ip, lr, pc}
7003 \&                 sub     fp, ip, #4
7004 .Ve
7005 .Sp
7006 When performing a stack backtrace, code can inspect the value of
7007 \&\f(CW\*(C`pc\*(C'\fR stored at \f(CW\*(C`fp + 0\*(C'\fR.  If the trace function then looks at
7008 location \f(CW\*(C`pc \- 12\*(C'\fR and the top 8 bits are set, then we know that
7009 there is a function name embedded immediately preceding this location
7010 and has length \f(CW\*(C`((pc[\-3]) & 0xff000000)\*(C'\fR.
7011 .IP "\fB\-mthumb\fR" 4
7012 .IX Item "-mthumb"
7013 Generate code for the 16\-bit Thumb instruction set.  The default is to
7014 use the 32\-bit \s-1ARM\s0 instruction set.
7015 .IP "\fB\-mtpcs\-frame\fR" 4
7016 .IX Item "-mtpcs-frame"
7017 Generate a stack frame that is compliant with the Thumb Procedure Call
7018 Standard for all non-leaf functions.  (A leaf function is one that does
7019 not call any other functions.)  The default is \fB\-mno\-tpcs\-frame\fR.
7020 .IP "\fB\-mtpcs\-leaf\-frame\fR" 4
7021 .IX Item "-mtpcs-leaf-frame"
7022 Generate a stack frame that is compliant with the Thumb Procedure Call
7023 Standard for all leaf functions.  (A leaf function is one that does
7024 not call any other functions.)  The default is \fB\-mno\-apcs\-leaf\-frame\fR.
7025 .IP "\fB\-mcallee\-super\-interworking\fR" 4
7026 .IX Item "-mcallee-super-interworking"
7027 Gives all externally visible functions in the file being compiled an \s-1ARM\s0
7028 instruction set header which switches to Thumb mode before executing the
7029 rest of the function.  This allows these functions to be called from
7030 non-interworking code.
7031 .IP "\fB\-mcaller\-super\-interworking\fR" 4
7032 .IX Item "-mcaller-super-interworking"
7033 Allows calls via function pointers (including virtual functions) to
7034 execute correctly regardless of whether the target code has been
7035 compiled for interworking or not.  There is a small overhead in the cost
7036 of executing a function pointer if this option is enabled.
7037 .IP "\fB\-mtp=\fR\fIname\fR" 4
7038 .IX Item "-mtp=name"
7039 Specify the access model for the thread local storage pointer.  The valid
7040 models are \fBsoft\fR, which generates calls to \f(CW\*(C`_\|_aeabi_read_tp\*(C'\fR,
7041 \&\fBcp15\fR, which fetches the thread pointer from \f(CW\*(C`cp15\*(C'\fR directly
7042 (supported in the arm6k architecture), and \fBauto\fR, which uses the
7043 best available method for the selected processor.  The default setting is
7044 \&\fBauto\fR.
7045 .PP
7046 \fI\s-1AVR\s0 Options\fR
7047 .IX Subsection "AVR Options"
7048 .PP
7049 These options are defined for \s-1AVR\s0 implementations:
7050 .IP "\fB\-mmcu=\fR\fImcu\fR" 4
7051 .IX Item "-mmcu=mcu"
7052 Specify \s-1ATMEL\s0 \s-1AVR\s0 instruction set or \s-1MCU\s0 type.
7053 .Sp
7054 Instruction set avr1 is for the minimal \s-1AVR\s0 core, not supported by the C
7055 compiler, only for assembler programs (\s-1MCU\s0 types: at90s1200, attiny10,
7056 attiny11, attiny12, attiny15, attiny28).
7057 .Sp
7058 Instruction set avr2 (default) is for the classic \s-1AVR\s0 core with up to
7059 8K program memory space (\s-1MCU\s0 types: at90s2313, at90s2323, attiny22,
7060 at90s2333, at90s2343, at90s4414, at90s4433, at90s4434, at90s8515,
7061 at90c8534, at90s8535).
7062 .Sp
7063 Instruction set avr3 is for the classic \s-1AVR\s0 core with up to 128K program
7064 memory space (\s-1MCU\s0 types: atmega103, atmega603, at43usb320, at76c711).
7065 .Sp
7066 Instruction set avr4 is for the enhanced \s-1AVR\s0 core with up to 8K program
7067 memory space (\s-1MCU\s0 types: atmega8, atmega83, atmega85).
7068 .Sp
7069 Instruction set avr5 is for the enhanced \s-1AVR\s0 core with up to 128K program
7070 memory space (\s-1MCU\s0 types: atmega16, atmega161, atmega163, atmega32, atmega323,
7071 atmega64, atmega128, at43usb355, at94k).
7072 .IP "\fB\-msize\fR" 4
7073 .IX Item "-msize"
7074 Output instruction sizes to the asm file.
7075 .IP "\fB\-minit\-stack=\fR\fIN\fR" 4
7076 .IX Item "-minit-stack=N"
7077 Specify the initial stack address, which may be a symbol or numeric value,
7078 \&\fB_\|_stack\fR is the default.
7079 .IP "\fB\-mno\-interrupts\fR" 4
7080 .IX Item "-mno-interrupts"
7081 Generated code is not compatible with hardware interrupts.
7082 Code size will be smaller.
7083 .IP "\fB\-mcall\-prologues\fR" 4
7084 .IX Item "-mcall-prologues"
7085 Functions prologues/epilogues expanded as call to appropriate
7086 subroutines.  Code size will be smaller.
7087 .IP "\fB\-mno\-tablejump\fR" 4
7088 .IX Item "-mno-tablejump"
7089 Do not generate tablejump insns which sometimes increase code size.
7090 .IP "\fB\-mtiny\-stack\fR" 4
7091 .IX Item "-mtiny-stack"
7092 Change only the low 8 bits of the stack pointer.
7093 .IP "\fB\-mint8\fR" 4
7094 .IX Item "-mint8"
7095 Assume int to be 8 bit integer.  This affects the sizes of all types: A
7096 char will be 1 byte, an int will be 1 byte, an long will be 2 bytes
7097 and long long will be 4 bytes.  Please note that this option does not
7098 comply to the C standards, but it will provide you with smaller code
7099 size.
7100 .PP
7101 \fIBlackfin Options\fR
7102 .IX Subsection "Blackfin Options"
7103 .IP "\fB\-momit\-leaf\-frame\-pointer\fR" 4
7104 .IX Item "-momit-leaf-frame-pointer"
7105 Don't keep the frame pointer in a register for leaf functions.  This
7106 avoids the instructions to save, set up and restore frame pointers and
7107 makes an extra register available in leaf functions.  The option
7108 \&\fB\-fomit\-frame\-pointer\fR removes the frame pointer for all functions
7109 which might make debugging harder.
7110 .IP "\fB\-mspecld\-anomaly\fR" 4
7111 .IX Item "-mspecld-anomaly"
7112 When enabled, the compiler will ensure that the generated code does not
7113 contain speculative loads after jump instructions.  This option is enabled
7114 by default.
7115 .IP "\fB\-mno\-specld\-anomaly\fR" 4
7116 .IX Item "-mno-specld-anomaly"
7117 Don't generate extra code to prevent speculative loads from occurring.
7118 .IP "\fB\-mcsync\-anomaly\fR" 4
7119 .IX Item "-mcsync-anomaly"
7120 When enabled, the compiler will ensure that the generated code does not
7121 contain \s-1CSYNC\s0 or \s-1SSYNC\s0 instructions too soon after conditional branches.
7122 This option is enabled by default.
7123 .IP "\fB\-mno\-csync\-anomaly\fR" 4
7124 .IX Item "-mno-csync-anomaly"
7125 Don't generate extra code to prevent \s-1CSYNC\s0 or \s-1SSYNC\s0 instructions from
7126 occurring too soon after a conditional branch.
7127 .IP "\fB\-mlow\-64k\fR" 4
7128 .IX Item "-mlow-64k"
7129 When enabled, the compiler is free to take advantage of the knowledge that
7130 the entire program fits into the low 64k of memory.
7131 .IP "\fB\-mno\-low\-64k\fR" 4
7132 .IX Item "-mno-low-64k"
7133 Assume that the program is arbitrarily large.  This is the default.
7134 .IP "\fB\-mid\-shared\-library\fR" 4
7135 .IX Item "-mid-shared-library"
7136 Generate code that supports shared libraries via the library \s-1ID\s0 method.
7137 This allows for execute in place and shared libraries in an environment
7138 without virtual memory management.  This option implies \fB\-fPIC\fR.
7139 .IP "\fB\-mno\-id\-shared\-library\fR" 4
7140 .IX Item "-mno-id-shared-library"
7141 Generate code that doesn't assume \s-1ID\s0 based shared libraries are being used.
7142 This is the default.
7143 .IP "\fB\-mshared\-library\-id=n\fR" 4
7144 .IX Item "-mshared-library-id=n"
7145 Specified the identification number of the \s-1ID\s0 based shared library being
7146 compiled.  Specifying a value of 0 will generate more compact code, specifying
7147 other values will force the allocation of that number to the current
7148 library but is no more space or time efficient than omitting this option.
7149 .IP "\fB\-mlong\-calls\fR" 4
7150 .IX Item "-mlong-calls"
7151 .PD 0
7152 .IP "\fB\-mno\-long\-calls\fR" 4
7153 .IX Item "-mno-long-calls"
7154 .PD
7155 Tells the compiler to perform function calls by first loading the
7156 address of the function into a register and then performing a subroutine
7157 call on this register.  This switch is needed if the target function
7158 will lie outside of the 24 bit addressing range of the offset based
7159 version of subroutine call instruction.
7160 .Sp
7161 This feature is not enabled by default.  Specifying
7162 \&\fB\-mno\-long\-calls\fR will restore the default behavior.  Note these
7163 switches have no effect on how the compiler generates code to handle
7164 function calls via function pointers.
7165 .PP
7166 \fI\s-1CRIS\s0 Options\fR
7167 .IX Subsection "CRIS Options"
7168 .PP
7169 These options are defined specifically for the \s-1CRIS\s0 ports.
7170 .IP "\fB\-march=\fR\fIarchitecture-type\fR" 4
7171 .IX Item "-march=architecture-type"
7172 .PD 0
7173 .IP "\fB\-mcpu=\fR\fIarchitecture-type\fR" 4
7174 .IX Item "-mcpu=architecture-type"
7175 .PD
7176 Generate code for the specified architecture.  The choices for
7177 \&\fIarchitecture-type\fR are \fBv3\fR, \fBv8\fR and \fBv10\fR for
7178 respectively \s-1ETRAX\s0\ 4, \s-1ETRAX\s0\ 100, and \s-1ETRAX\s0\ 100\ \s-1LX\s0.
7179 Default is \fBv0\fR except for cris\-axis\-linux\-gnu, where the default is
7180 \&\fBv10\fR.
7181 .IP "\fB\-mtune=\fR\fIarchitecture-type\fR" 4
7182 .IX Item "-mtune=architecture-type"
7183 Tune to \fIarchitecture-type\fR everything applicable about the generated
7184 code, except for the \s-1ABI\s0 and the set of available instructions.  The
7185 choices for \fIarchitecture-type\fR are the same as for
7186 \&\fB\-march=\fR\fIarchitecture-type\fR.
7187 .IP "\fB\-mmax\-stack\-frame=\fR\fIn\fR" 4
7188 .IX Item "-mmax-stack-frame=n"
7189 Warn when the stack frame of a function exceeds \fIn\fR bytes.
7190 .IP "\fB\-melinux\-stacksize=\fR\fIn\fR" 4
7191 .IX Item "-melinux-stacksize=n"
7192 Only available with the \fBcris-axis-aout\fR target.  Arranges for
7193 indications in the program to the kernel loader that the stack of the
7194 program should be set to \fIn\fR bytes.
7195 .IP "\fB\-metrax4\fR" 4
7196 .IX Item "-metrax4"
7197 .PD 0
7198 .IP "\fB\-metrax100\fR" 4
7199 .IX Item "-metrax100"
7200 .PD
7201 The options \fB\-metrax4\fR and \fB\-metrax100\fR are synonyms for
7202 \&\fB\-march=v3\fR and \fB\-march=v8\fR respectively.
7203 .IP "\fB\-mmul\-bug\-workaround\fR" 4
7204 .IX Item "-mmul-bug-workaround"
7205 .PD 0
7206 .IP "\fB\-mno\-mul\-bug\-workaround\fR" 4
7207 .IX Item "-mno-mul-bug-workaround"
7208 .PD
7209 Work around a bug in the \f(CW\*(C`muls\*(C'\fR and \f(CW\*(C`mulu\*(C'\fR instructions for \s-1CPU\s0
7210 models where it applies.  This option is active by default.
7211 .IP "\fB\-mpdebug\fR" 4
7212 .IX Item "-mpdebug"
7213 Enable CRIS-specific verbose debug-related information in the assembly
7214 code.  This option also has the effect to turn off the \fB#NO_APP\fR
7215 formatted-code indicator to the assembler at the beginning of the
7216 assembly file.
7217 .IP "\fB\-mcc\-init\fR" 4
7218 .IX Item "-mcc-init"
7219 Do not use condition-code results from previous instruction; always emit
7220 compare and test instructions before use of condition codes.
7221 .IP "\fB\-mno\-side\-effects\fR" 4
7222 .IX Item "-mno-side-effects"
7223 Do not emit instructions with side-effects in addressing modes other than
7224 post\-increment.
7225 .IP "\fB\-mstack\-align\fR" 4
7226 .IX Item "-mstack-align"
7227 .PD 0
7228 .IP "\fB\-mno\-stack\-align\fR" 4
7229 .IX Item "-mno-stack-align"
7230 .IP "\fB\-mdata\-align\fR" 4
7231 .IX Item "-mdata-align"
7232 .IP "\fB\-mno\-data\-align\fR" 4
7233 .IX Item "-mno-data-align"
7234 .IP "\fB\-mconst\-align\fR" 4
7235 .IX Item "-mconst-align"
7236 .IP "\fB\-mno\-const\-align\fR" 4
7237 .IX Item "-mno-const-align"
7238 .PD
7239 These options (no\-options) arranges (eliminate arrangements) for the
7240 stack\-frame, individual data and constants to be aligned for the maximum
7241 single data access size for the chosen \s-1CPU\s0 model.  The default is to
7242 arrange for 32\-bit alignment.  \s-1ABI\s0 details such as structure layout are
7243 not affected by these options.
7244 .IP "\fB\-m32\-bit\fR" 4
7245 .IX Item "-m32-bit"
7246 .PD 0
7247 .IP "\fB\-m16\-bit\fR" 4
7248 .IX Item "-m16-bit"
7249 .IP "\fB\-m8\-bit\fR" 4
7250 .IX Item "-m8-bit"
7251 .PD
7252 Similar to the stack\- data\- and const-align options above, these options
7253 arrange for stack\-frame, writable data and constants to all be 32\-bit,
7254 16\-bit or 8\-bit aligned.  The default is 32\-bit alignment.
7255 .IP "\fB\-mno\-prologue\-epilogue\fR" 4
7256 .IX Item "-mno-prologue-epilogue"
7257 .PD 0
7258 .IP "\fB\-mprologue\-epilogue\fR" 4
7259 .IX Item "-mprologue-epilogue"
7260 .PD
7261 With \fB\-mno\-prologue\-epilogue\fR, the normal function prologue and
7262 epilogue that sets up the stack-frame are omitted and no return
7263 instructions or return sequences are generated in the code.  Use this
7264 option only together with visual inspection of the compiled code: no
7265 warnings or errors are generated when call-saved registers must be saved,
7266 or storage for local variable needs to be allocated.
7267 .IP "\fB\-mno\-gotplt\fR" 4
7268 .IX Item "-mno-gotplt"
7269 .PD 0
7270 .IP "\fB\-mgotplt\fR" 4
7271 .IX Item "-mgotplt"
7272 .PD
7273 With \fB\-fpic\fR and \fB\-fPIC\fR, don't generate (do generate)
7274 instruction sequences that load addresses for functions from the \s-1PLT\s0 part
7275 of the \s-1GOT\s0 rather than (traditional on other architectures) calls to the
7276 \&\s-1PLT\s0.  The default is \fB\-mgotplt\fR.
7277 .IP "\fB\-maout\fR" 4
7278 .IX Item "-maout"
7279 Legacy no-op option only recognized with the cris-axis-aout target.
7280 .IP "\fB\-melf\fR" 4
7281 .IX Item "-melf"
7282 Legacy no-op option only recognized with the cris-axis-elf and
7283 cris-axis-linux-gnu targets.
7284 .IP "\fB\-melinux\fR" 4
7285 .IX Item "-melinux"
7286 Only recognized with the cris-axis-aout target, where it selects a
7287 GNU/linux\-like multilib, include files and instruction set for
7288 \&\fB\-march=v8\fR.
7289 .IP "\fB\-mlinux\fR" 4
7290 .IX Item "-mlinux"
7291 Legacy no-op option only recognized with the cris-axis-linux-gnu target.
7292 .IP "\fB\-sim\fR" 4
7293 .IX Item "-sim"
7294 This option, recognized for the cris-axis-aout and cris-axis-elf arranges
7295 to link with input-output functions from a simulator library.  Code,
7296 initialized data and zero-initialized data are allocated consecutively.
7297 .IP "\fB\-sim2\fR" 4
7298 .IX Item "-sim2"
7299 Like \fB\-sim\fR, but pass linker options to locate initialized data at
7300 0x40000000 and zero-initialized data at 0x80000000.
7301 .PP
7302 \fI\s-1CRX\s0 Options\fR
7303 .IX Subsection "CRX Options"
7304 .PP
7305 These options are defined specifically for the \s-1CRX\s0 ports.
7306 .IP "\fB\-mmac\fR" 4
7307 .IX Item "-mmac"
7308 Enable the use of multiply-accumulate instructions. Disabled by default.
7309 .IP "\fB\-mpush\-args\fR" 4
7310 .IX Item "-mpush-args"
7311 Push instructions will be used to pass outgoing arguments when functions
7312 are called. Enabled by default.
7313 .PP
7314 \fIDarwin Options\fR
7315 .IX Subsection "Darwin Options"
7316 .PP
7317 These options are defined for all architectures running the Darwin operating
7318 system.
7319 .PP
7320 \&\s-1FSF\s0 \s-1GCC\s0 on Darwin does not create \*(L"fat\*(R" object files; it will create
7321 an object file for the single architecture that it was built to
7322 target.  Apple's \s-1GCC\s0 on Darwin does create \*(L"fat\*(R" files if multiple
7323 \&\fB\-arch\fR options are used; it does so by running the compiler or
7324 linker multiple times and joining the results together with
7325 \&\fIlipo\fR.
7326 .PP
7327 The subtype of the file created (like \fBppc7400\fR or \fBppc970\fR or
7328 \&\fBi686\fR) is determined by the flags that specify the \s-1ISA\s0
7329 that \s-1GCC\s0 is targetting, like \fB\-mcpu\fR or \fB\-march\fR.  The
7330 \&\fB\-force_cpusubtype_ALL\fR option can be used to override this.
7331 .PP
7332 The Darwin tools vary in their behavior when presented with an \s-1ISA\s0
7333 mismatch.  The assembler, \fIas\fR, will only permit instructions to
7334 be used that are valid for the subtype of the file it is generating,
7335 so you cannot put 64\-bit instructions in an \fBppc750\fR object file.
7336 The linker for shared libraries, \fI/usr/bin/libtool\fR, will fail
7337 and print an error if asked to create a shared library with a less
7338 restrictive subtype than its input files (for instance, trying to put
7339 a \fBppc970\fR object file in a \fBppc7400\fR library).  The linker
7340 for executables, \fIld\fR, will quietly give the executable the most
7341 restrictive subtype of any of its input files.
7342 .IP "\fB\-F\fR\fIdir\fR" 4
7343 .IX Item "-Fdir"
7344 Add the framework directory \fIdir\fR to the head of the list of
7345 directories to be searched for header files.  These directories are
7346 interleaved with those specified by \fB\-I\fR options and are
7347 scanned in a left-to-right order.
7348 .Sp
7349 A framework directory is a directory with frameworks in it.  A
7350 framework is a directory with a \fB\*(L"Headers\*(R"\fR and/or
7351 \&\fB\*(L"PrivateHeaders\*(R"\fR directory contained directly in it that ends
7352 in \fB\*(L".framework\*(R"\fR.  The name of a framework is the name of this
7353 directory excluding the \fB\*(L".framework\*(R"\fR.  Headers associated with
7354 the framework are found in one of those two directories, with
7355 \&\fB\*(L"Headers\*(R"\fR being searched first.  A subframework is a framework
7356 directory that is in a framework's \fB\*(L"Frameworks\*(R"\fR directory.
7357 Includes of subframework headers can only appear in a header of a
7358 framework that contains the subframework, or in a sibling subframework
7359 header.  Two subframeworks are siblings if they occur in the same
7360 framework.  A subframework should not have the same name as a
7361 framework, a warning will be issued if this is violated.  Currently a
7362 subframework cannot have subframeworks, in the future, the mechanism
7363 may be extended to support this.  The standard frameworks can be found
7364 in \fB\*(L"/System/Library/Frameworks\*(R"\fR and
7365 \&\fB\*(L"/Library/Frameworks\*(R"\fR.  An example include looks like
7366 \&\f(CW\*(C`#include <Framework/header.h>\*(C'\fR, where \fBFramework\fR denotes
7367 the name of the framework and header.h is found in the
7368 \&\fB\*(L"PrivateHeaders\*(R"\fR or \fB\*(L"Headers\*(R"\fR directory.
7369 .IP "\fB\-gused\fR" 4
7370 .IX Item "-gused"
7371 Emit debugging information for symbols that are used.  For \s-1STABS\s0
7372 debugging format, this enables \fB\-feliminate\-unused\-debug\-symbols\fR.
7373 This is by default \s-1ON\s0.
7374 .IP "\fB\-gfull\fR" 4
7375 .IX Item "-gfull"
7376 Emit debugging information for all symbols and types.
7377 .IP "\fB\-mmacosx\-version\-min=\fR\fIversion\fR" 4
7378 .IX Item "-mmacosx-version-min=version"
7379 The earliest version of MacOS X that this executable will run on
7380 is \fIversion\fR.  Typical values of \fIversion\fR include \f(CW10.1\fR,
7381 \&\f(CW10.2\fR, and \f(CW10.3.9\fR.
7382 .Sp
7383 The default for this option is to make choices that seem to be most
7384 useful.  
7385 .IP "\fB\-mone\-byte\-bool\fR" 4
7386 .IX Item "-mone-byte-bool"
7387 Override the defaults for \fBbool\fR so that \fBsizeof(bool)==1\fR.
7388 By default \fBsizeof(bool)\fR is \fB4\fR when compiling for
7389 Darwin/PowerPC and \fB1\fR when compiling for Darwin/x86, so this
7390 option has no effect on x86.
7391 .Sp
7392 \&\fBWarning:\fR The \fB\-mone\-byte\-bool\fR switch causes \s-1GCC\s0
7393 to generate code that is not binary compatible with code generated
7394 without that switch.  Using this switch may require recompiling all
7395 other modules in a program, including system libraries.  Use this
7396 switch to conform to a non-default data model.
7397 .IP "\fB\-mfix\-and\-continue\fR" 4
7398 .IX Item "-mfix-and-continue"
7399 .PD 0
7400 .IP "\fB\-ffix\-and\-continue\fR" 4
7401 .IX Item "-ffix-and-continue"
7402 .IP "\fB\-findirect\-data\fR" 4
7403 .IX Item "-findirect-data"
7404 .PD
7405 Generate code suitable for fast turn around development.  Needed to
7406 enable gdb to dynamically load \f(CW\*(C`.o\*(C'\fR files into already running
7407 programs.  \fB\-findirect\-data\fR and \fB\-ffix\-and\-continue\fR
7408 are provided for backwards compatibility.
7409 .IP "\fB\-all_load\fR" 4
7410 .IX Item "-all_load"
7411 Loads all members of static archive libraries.
7412 See man \fIld\fR\|(1) for more information.
7413 .IP "\fB\-arch_errors_fatal\fR" 4
7414 .IX Item "-arch_errors_fatal"
7415 Cause the errors having to do with files that have the wrong architecture
7416 to be fatal.
7417 .IP "\fB\-bind_at_load\fR" 4
7418 .IX Item "-bind_at_load"
7419 Causes the output file to be marked such that the dynamic linker will
7420 bind all undefined references when the file is loaded or launched.
7421 .IP "\fB\-bundle\fR" 4
7422 .IX Item "-bundle"
7423 Produce a Mach-o bundle format file.
7424 See man \fIld\fR\|(1) for more information.
7425 .IP "\fB\-bundle_loader\fR \fIexecutable\fR" 4
7426 .IX Item "-bundle_loader executable"
7427 This option specifies the \fIexecutable\fR that will be loading the build
7428 output file being linked.  See man \fIld\fR\|(1) for more information.
7429 .IP "\fB\-dynamiclib\fR" 4
7430 .IX Item "-dynamiclib"
7431 When passed this option, \s-1GCC\s0 will produce a dynamic library instead of
7432 an executable when linking, using the Darwin \fIlibtool\fR command.
7433 .IP "\fB\-force_cpusubtype_ALL\fR" 4
7434 .IX Item "-force_cpusubtype_ALL"
7435 This causes \s-1GCC\s0's output file to have the \fI\s-1ALL\s0\fR subtype, instead of
7436 one controlled by the \fB\-mcpu\fR or \fB\-march\fR option.
7437 .IP "\fB\-allowable_client\fR  \fIclient_name\fR" 4
7438 .IX Item "-allowable_client  client_name"
7439 .PD 0
7440 .IP "\fB\-client_name\fR" 4
7441 .IX Item "-client_name"
7442 .IP "\fB\-compatibility_version\fR" 4
7443 .IX Item "-compatibility_version"
7444 .IP "\fB\-current_version\fR" 4
7445 .IX Item "-current_version"
7446 .IP "\fB\-dead_strip\fR" 4
7447 .IX Item "-dead_strip"
7448 .IP "\fB\-dependency\-file\fR" 4
7449 .IX Item "-dependency-file"
7450 .IP "\fB\-dylib_file\fR" 4
7451 .IX Item "-dylib_file"
7452 .IP "\fB\-dylinker_install_name\fR" 4
7453 .IX Item "-dylinker_install_name"
7454 .IP "\fB\-dynamic\fR" 4
7455 .IX Item "-dynamic"
7456 .IP "\fB\-exported_symbols_list\fR" 4
7457 .IX Item "-exported_symbols_list"
7458 .IP "\fB\-filelist\fR" 4
7459 .IX Item "-filelist"
7460 .IP "\fB\-flat_namespace\fR" 4
7461 .IX Item "-flat_namespace"
7462 .IP "\fB\-force_flat_namespace\fR" 4
7463 .IX Item "-force_flat_namespace"
7464 .IP "\fB\-headerpad_max_install_names\fR" 4
7465 .IX Item "-headerpad_max_install_names"
7466 .IP "\fB\-image_base\fR" 4
7467 .IX Item "-image_base"
7468 .IP "\fB\-init\fR" 4
7469 .IX Item "-init"
7470 .IP "\fB\-install_name\fR" 4
7471 .IX Item "-install_name"
7472 .IP "\fB\-keep_private_externs\fR" 4
7473 .IX Item "-keep_private_externs"
7474 .IP "\fB\-multi_module\fR" 4
7475 .IX Item "-multi_module"
7476 .IP "\fB\-multiply_defined\fR" 4
7477 .IX Item "-multiply_defined"
7478 .IP "\fB\-multiply_defined_unused\fR" 4
7479 .IX Item "-multiply_defined_unused"
7480 .IP "\fB\-noall_load\fR" 4
7481 .IX Item "-noall_load"
7482 .IP "\fB\-no_dead_strip_inits_and_terms\fR" 4
7483 .IX Item "-no_dead_strip_inits_and_terms"
7484 .IP "\fB\-nofixprebinding\fR" 4
7485 .IX Item "-nofixprebinding"
7486 .IP "\fB\-nomultidefs\fR" 4
7487 .IX Item "-nomultidefs"
7488 .IP "\fB\-noprebind\fR" 4
7489 .IX Item "-noprebind"
7490 .IP "\fB\-noseglinkedit\fR" 4
7491 .IX Item "-noseglinkedit"
7492 .IP "\fB\-pagezero_size\fR" 4
7493 .IX Item "-pagezero_size"
7494 .IP "\fB\-prebind\fR" 4
7495 .IX Item "-prebind"
7496 .IP "\fB\-prebind_all_twolevel_modules\fR" 4
7497 .IX Item "-prebind_all_twolevel_modules"
7498 .IP "\fB\-private_bundle\fR" 4
7499 .IX Item "-private_bundle"
7500 .IP "\fB\-read_only_relocs\fR" 4
7501 .IX Item "-read_only_relocs"
7502 .IP "\fB\-sectalign\fR" 4
7503 .IX Item "-sectalign"
7504 .IP "\fB\-sectobjectsymbols\fR" 4
7505 .IX Item "-sectobjectsymbols"
7506 .IP "\fB\-whyload\fR" 4
7507 .IX Item "-whyload"
7508 .IP "\fB\-seg1addr\fR" 4
7509 .IX Item "-seg1addr"
7510 .IP "\fB\-sectcreate\fR" 4
7511 .IX Item "-sectcreate"
7512 .IP "\fB\-sectobjectsymbols\fR" 4
7513 .IX Item "-sectobjectsymbols"
7514 .IP "\fB\-sectorder\fR" 4
7515 .IX Item "-sectorder"
7516 .IP "\fB\-segaddr\fR" 4
7517 .IX Item "-segaddr"
7518 .IP "\fB\-segs_read_only_addr\fR" 4
7519 .IX Item "-segs_read_only_addr"
7520 .IP "\fB\-segs_read_write_addr\fR" 4
7521 .IX Item "-segs_read_write_addr"
7522 .IP "\fB\-seg_addr_table\fR" 4
7523 .IX Item "-seg_addr_table"
7524 .IP "\fB\-seg_addr_table_filename\fR" 4
7525 .IX Item "-seg_addr_table_filename"
7526 .IP "\fB\-seglinkedit\fR" 4
7527 .IX Item "-seglinkedit"
7528 .IP "\fB\-segprot\fR" 4
7529 .IX Item "-segprot"
7530 .IP "\fB\-segs_read_only_addr\fR" 4
7531 .IX Item "-segs_read_only_addr"
7532 .IP "\fB\-segs_read_write_addr\fR" 4
7533 .IX Item "-segs_read_write_addr"
7534 .IP "\fB\-single_module\fR" 4
7535 .IX Item "-single_module"
7536 .IP "\fB\-static\fR" 4
7537 .IX Item "-static"
7538 .IP "\fB\-sub_library\fR" 4
7539 .IX Item "-sub_library"
7540 .IP "\fB\-sub_umbrella\fR" 4
7541 .IX Item "-sub_umbrella"
7542 .IP "\fB\-twolevel_namespace\fR" 4
7543 .IX Item "-twolevel_namespace"
7544 .IP "\fB\-umbrella\fR" 4
7545 .IX Item "-umbrella"
7546 .IP "\fB\-undefined\fR" 4
7547 .IX Item "-undefined"
7548 .IP "\fB\-unexported_symbols_list\fR" 4
7549 .IX Item "-unexported_symbols_list"
7550 .IP "\fB\-weak_reference_mismatches\fR" 4
7551 .IX Item "-weak_reference_mismatches"
7552 .IP "\fB\-whatsloaded\fR" 4
7553 .IX Item "-whatsloaded"
7554 .PD
7555 These options are passed to the Darwin linker.  The Darwin linker man page
7556 describes them in detail.
7557 .PP
7558 \fI\s-1DEC\s0 Alpha Options\fR
7559 .IX Subsection "DEC Alpha Options"
7560 .PP
7561 These \fB\-m\fR options are defined for the \s-1DEC\s0 Alpha implementations:
7562 .IP "\fB\-mno\-soft\-float\fR" 4
7563 .IX Item "-mno-soft-float"
7564 .PD 0
7565 .IP "\fB\-msoft\-float\fR" 4
7566 .IX Item "-msoft-float"
7567 .PD
7568 Use (do not use) the hardware floating-point instructions for
7569 floating-point operations.  When \fB\-msoft\-float\fR is specified,
7570 functions in \fIlibgcc.a\fR will be used to perform floating-point
7571 operations.  Unless they are replaced by routines that emulate the
7572 floating-point operations, or compiled in such a way as to call such
7573 emulations routines, these routines will issue floating-point
7574 operations.   If you are compiling for an Alpha without floating-point
7575 operations, you must ensure that the library is built so as not to call
7576 them.
7577 .Sp
7578 Note that Alpha implementations without floating-point operations are
7579 required to have floating-point registers.
7580 .IP "\fB\-mfp\-reg\fR" 4
7581 .IX Item "-mfp-reg"
7582 .PD 0
7583 .IP "\fB\-mno\-fp\-regs\fR" 4
7584 .IX Item "-mno-fp-regs"
7585 .PD
7586 Generate code that uses (does not use) the floating-point register set.
7587 \&\fB\-mno\-fp\-regs\fR implies \fB\-msoft\-float\fR.  If the floating-point
7588 register set is not used, floating point operands are passed in integer
7589 registers as if they were integers and floating-point results are passed
7590 in \f(CW$0\fR instead of \f(CW$f0\fR.  This is a non-standard calling sequence,
7591 so any function with a floating-point argument or return value called by code
7592 compiled with \fB\-mno\-fp\-regs\fR must also be compiled with that
7593 option.
7594 .Sp
7595 A typical use of this option is building a kernel that does not use,
7596 and hence need not save and restore, any floating-point registers.
7597 .IP "\fB\-mieee\fR" 4
7598 .IX Item "-mieee"
7599 The Alpha architecture implements floating-point hardware optimized for
7600 maximum performance.  It is mostly compliant with the \s-1IEEE\s0 floating
7601 point standard.  However, for full compliance, software assistance is
7602 required.  This option generates code fully \s-1IEEE\s0 compliant code
7603 \&\fIexcept\fR that the \fIinexact-flag\fR is not maintained (see below).
7604 If this option is turned on, the preprocessor macro \f(CW\*(C`_IEEE_FP\*(C'\fR is
7605 defined during compilation.  The resulting code is less efficient but is
7606 able to correctly support denormalized numbers and exceptional \s-1IEEE\s0
7607 values such as not-a-number and plus/minus infinity.  Other Alpha
7608 compilers call this option \fB\-ieee_with_no_inexact\fR.
7609 .IP "\fB\-mieee\-with\-inexact\fR" 4
7610 .IX Item "-mieee-with-inexact"
7611 This is like \fB\-mieee\fR except the generated code also maintains
7612 the \s-1IEEE\s0 \fIinexact-flag\fR.  Turning on this option causes the
7613 generated code to implement fully-compliant \s-1IEEE\s0 math.  In addition to
7614 \&\f(CW\*(C`_IEEE_FP\*(C'\fR, \f(CW\*(C`_IEEE_FP_EXACT\*(C'\fR is defined as a preprocessor
7615 macro.  On some Alpha implementations the resulting code may execute
7616 significantly slower than the code generated by default.  Since there is
7617 very little code that depends on the \fIinexact-flag\fR, you should
7618 normally not specify this option.  Other Alpha compilers call this
7619 option \fB\-ieee_with_inexact\fR.
7620 .IP "\fB\-mfp\-trap\-mode=\fR\fItrap-mode\fR" 4
7621 .IX Item "-mfp-trap-mode=trap-mode"
7622 This option controls what floating-point related traps are enabled.
7623 Other Alpha compilers call this option \fB\-fptm\fR \fItrap-mode\fR.
7624 The trap mode can be set to one of four values:
7625 .RS 4
7626 .IP "\fBn\fR" 4
7627 .IX Item "n"
7628 This is the default (normal) setting.  The only traps that are enabled
7629 are the ones that cannot be disabled in software (e.g., division by zero
7630 trap).
7631 .IP "\fBu\fR" 4
7632 .IX Item "u"
7633 In addition to the traps enabled by \fBn\fR, underflow traps are enabled
7634 as well.
7635 .IP "\fBsu\fR" 4
7636 .IX Item "su"
7637 Like \fBsu\fR, but the instructions are marked to be safe for software
7638 completion (see Alpha architecture manual for details).
7639 .IP "\fBsui\fR" 4
7640 .IX Item "sui"
7641 Like \fBsu\fR, but inexact traps are enabled as well.
7642 .RE
7643 .RS 4
7644 .RE
7645 .IP "\fB\-mfp\-rounding\-mode=\fR\fIrounding-mode\fR" 4
7646 .IX Item "-mfp-rounding-mode=rounding-mode"
7647 Selects the \s-1IEEE\s0 rounding mode.  Other Alpha compilers call this option
7648 \&\fB\-fprm\fR \fIrounding-mode\fR.  The \fIrounding-mode\fR can be one
7649 of:
7650 .RS 4
7651 .IP "\fBn\fR" 4
7652 .IX Item "n"
7653 Normal \s-1IEEE\s0 rounding mode.  Floating point numbers are rounded towards
7654 the nearest machine number or towards the even machine number in case
7655 of a tie.
7656 .IP "\fBm\fR" 4
7657 .IX Item "m"
7658 Round towards minus infinity.
7659 .IP "\fBc\fR" 4
7660 .IX Item "c"
7661 Chopped rounding mode.  Floating point numbers are rounded towards zero.
7662 .IP "\fBd\fR" 4
7663 .IX Item "d"
7664 Dynamic rounding mode.  A field in the floating point control register
7665 (\fIfpcr\fR, see Alpha architecture reference manual) controls the
7666 rounding mode in effect.  The C library initializes this register for
7667 rounding towards plus infinity.  Thus, unless your program modifies the
7668 \&\fIfpcr\fR, \fBd\fR corresponds to round towards plus infinity.
7669 .RE
7670 .RS 4
7671 .RE
7672 .IP "\fB\-mtrap\-precision=\fR\fItrap-precision\fR" 4
7673 .IX Item "-mtrap-precision=trap-precision"
7674 In the Alpha architecture, floating point traps are imprecise.  This
7675 means without software assistance it is impossible to recover from a
7676 floating trap and program execution normally needs to be terminated.
7677 \&\s-1GCC\s0 can generate code that can assist operating system trap handlers
7678 in determining the exact location that caused a floating point trap.
7679 Depending on the requirements of an application, different levels of
7680 precisions can be selected:
7681 .RS 4
7682 .IP "\fBp\fR" 4
7683 .IX Item "p"
7684 Program precision.  This option is the default and means a trap handler
7685 can only identify which program caused a floating point exception.
7686 .IP "\fBf\fR" 4
7687 .IX Item "f"
7688 Function precision.  The trap handler can determine the function that
7689 caused a floating point exception.
7690 .IP "\fBi\fR" 4
7691 .IX Item "i"
7692 Instruction precision.  The trap handler can determine the exact
7693 instruction that caused a floating point exception.
7694 .RE
7695 .RS 4
7696 .Sp
7697 Other Alpha compilers provide the equivalent options called
7698 \&\fB\-scope_safe\fR and \fB\-resumption_safe\fR.
7699 .RE
7700 .IP "\fB\-mieee\-conformant\fR" 4
7701 .IX Item "-mieee-conformant"
7702 This option marks the generated code as \s-1IEEE\s0 conformant.  You must not
7703 use this option unless you also specify \fB\-mtrap\-precision=i\fR and either
7704 \&\fB\-mfp\-trap\-mode=su\fR or \fB\-mfp\-trap\-mode=sui\fR.  Its only effect
7705 is to emit the line \fB.eflag 48\fR in the function prologue of the
7706 generated assembly file.  Under \s-1DEC\s0 Unix, this has the effect that
7707 IEEE-conformant math library routines will be linked in.
7708 .IP "\fB\-mbuild\-constants\fR" 4
7709 .IX Item "-mbuild-constants"
7710 Normally \s-1GCC\s0 examines a 32\- or 64\-bit integer constant to
7711 see if it can construct it from smaller constants in two or three
7712 instructions.  If it cannot, it will output the constant as a literal and
7713 generate code to load it from the data segment at runtime.
7714 .Sp
7715 Use this option to require \s-1GCC\s0 to construct \fIall\fR integer constants
7716 using code, even if it takes more instructions (the maximum is six).
7717 .Sp
7718 You would typically use this option to build a shared library dynamic
7719 loader.  Itself a shared library, it must relocate itself in memory
7720 before it can find the variables and constants in its own data segment.
7721 .IP "\fB\-malpha\-as\fR" 4
7722 .IX Item "-malpha-as"
7723 .PD 0
7724 .IP "\fB\-mgas\fR" 4
7725 .IX Item "-mgas"
7726 .PD
7727 Select whether to generate code to be assembled by the vendor-supplied
7728 assembler (\fB\-malpha\-as\fR) or by the \s-1GNU\s0 assembler \fB\-mgas\fR.
7729 .IP "\fB\-mbwx\fR" 4
7730 .IX Item "-mbwx"
7731 .PD 0
7732 .IP "\fB\-mno\-bwx\fR" 4
7733 .IX Item "-mno-bwx"
7734 .IP "\fB\-mcix\fR" 4
7735 .IX Item "-mcix"
7736 .IP "\fB\-mno\-cix\fR" 4
7737 .IX Item "-mno-cix"
7738 .IP "\fB\-mfix\fR" 4
7739 .IX Item "-mfix"
7740 .IP "\fB\-mno\-fix\fR" 4
7741 .IX Item "-mno-fix"
7742 .IP "\fB\-mmax\fR" 4
7743 .IX Item "-mmax"
7744 .IP "\fB\-mno\-max\fR" 4
7745 .IX Item "-mno-max"
7746 .PD
7747 Indicate whether \s-1GCC\s0 should generate code to use the optional \s-1BWX\s0,
7748 \&\s-1CIX\s0, \s-1FIX\s0 and \s-1MAX\s0 instruction sets.  The default is to use the instruction
7749 sets supported by the \s-1CPU\s0 type specified via \fB\-mcpu=\fR option or that
7750 of the \s-1CPU\s0 on which \s-1GCC\s0 was built if none was specified.
7751 .IP "\fB\-mfloat\-vax\fR" 4
7752 .IX Item "-mfloat-vax"
7753 .PD 0
7754 .IP "\fB\-mfloat\-ieee\fR" 4
7755 .IX Item "-mfloat-ieee"
7756 .PD
7757 Generate code that uses (does not use) \s-1VAX\s0 F and G floating point
7758 arithmetic instead of \s-1IEEE\s0 single and double precision.
7759 .IP "\fB\-mexplicit\-relocs\fR" 4
7760 .IX Item "-mexplicit-relocs"
7761 .PD 0
7762 .IP "\fB\-mno\-explicit\-relocs\fR" 4
7763 .IX Item "-mno-explicit-relocs"
7764 .PD
7765 Older Alpha assemblers provided no way to generate symbol relocations
7766 except via assembler macros.  Use of these macros does not allow
7767 optimal instruction scheduling.  \s-1GNU\s0 binutils as of version 2.12
7768 supports a new syntax that allows the compiler to explicitly mark
7769 which relocations should apply to which instructions.  This option
7770 is mostly useful for debugging, as \s-1GCC\s0 detects the capabilities of
7771 the assembler when it is built and sets the default accordingly.
7772 .IP "\fB\-msmall\-data\fR" 4
7773 .IX Item "-msmall-data"
7774 .PD 0
7775 .IP "\fB\-mlarge\-data\fR" 4
7776 .IX Item "-mlarge-data"
7777 .PD
7778 When \fB\-mexplicit\-relocs\fR is in effect, static data is
7779 accessed via \fIgp-relative\fR relocations.  When \fB\-msmall\-data\fR
7780 is used, objects 8 bytes long or smaller are placed in a \fIsmall data area\fR
7781 (the \f(CW\*(C`.sdata\*(C'\fR and \f(CW\*(C`.sbss\*(C'\fR sections) and are accessed via
7782 16\-bit relocations off of the \f(CW$gp\fR register.  This limits the
7783 size of the small data area to 64KB, but allows the variables to be
7784 directly accessed via a single instruction.
7785 .Sp
7786 The default is \fB\-mlarge\-data\fR.  With this option the data area
7787 is limited to just below 2GB.  Programs that require more than 2GB of
7788 data must use \f(CW\*(C`malloc\*(C'\fR or \f(CW\*(C`mmap\*(C'\fR to allocate the data in the
7789 heap instead of in the program's data segment.
7790 .Sp
7791 When generating code for shared libraries, \fB\-fpic\fR implies
7792 \&\fB\-msmall\-data\fR and \fB\-fPIC\fR implies \fB\-mlarge\-data\fR.
7793 .IP "\fB\-msmall\-text\fR" 4
7794 .IX Item "-msmall-text"
7795 .PD 0
7796 .IP "\fB\-mlarge\-text\fR" 4
7797 .IX Item "-mlarge-text"
7798 .PD
7799 When \fB\-msmall\-text\fR is used, the compiler assumes that the
7800 code of the entire program (or shared library) fits in 4MB, and is
7801 thus reachable with a branch instruction.  When \fB\-msmall\-data\fR
7802 is used, the compiler can assume that all local symbols share the
7803 same \f(CW$gp\fR value, and thus reduce the number of instructions
7804 required for a function call from 4 to 1.
7805 .Sp
7806 The default is \fB\-mlarge\-text\fR.
7807 .IP "\fB\-mcpu=\fR\fIcpu_type\fR" 4
7808 .IX Item "-mcpu=cpu_type"
7809 Set the instruction set and instruction scheduling parameters for
7810 machine type \fIcpu_type\fR.  You can specify either the \fB\s-1EV\s0\fR
7811 style name or the corresponding chip number.  \s-1GCC\s0 supports scheduling
7812 parameters for the \s-1EV4\s0, \s-1EV5\s0 and \s-1EV6\s0 family of processors and will
7813 choose the default values for the instruction set from the processor
7814 you specify.  If you do not specify a processor type, \s-1GCC\s0 will default
7815 to the processor on which the compiler was built.
7816 .Sp
7817 Supported values for \fIcpu_type\fR are
7818 .RS 4
7819 .IP "\fBev4\fR" 4
7820 .IX Item "ev4"
7821 .PD 0
7822 .IP "\fBev45\fR" 4
7823 .IX Item "ev45"
7824 .IP "\fB21064\fR" 4
7825 .IX Item "21064"
7826 .PD
7827 Schedules as an \s-1EV4\s0 and has no instruction set extensions.
7828 .IP "\fBev5\fR" 4
7829 .IX Item "ev5"
7830 .PD 0
7831 .IP "\fB21164\fR" 4
7832 .IX Item "21164"
7833 .PD
7834 Schedules as an \s-1EV5\s0 and has no instruction set extensions.
7835 .IP "\fBev56\fR" 4
7836 .IX Item "ev56"
7837 .PD 0
7838 .IP "\fB21164a\fR" 4
7839 .IX Item "21164a"
7840 .PD
7841 Schedules as an \s-1EV5\s0 and supports the \s-1BWX\s0 extension.
7842 .IP "\fBpca56\fR" 4
7843 .IX Item "pca56"
7844 .PD 0
7845 .IP "\fB21164pc\fR" 4
7846 .IX Item "21164pc"
7847 .IP "\fB21164PC\fR" 4
7848 .IX Item "21164PC"
7849 .PD
7850 Schedules as an \s-1EV5\s0 and supports the \s-1BWX\s0 and \s-1MAX\s0 extensions.
7851 .IP "\fBev6\fR" 4
7852 .IX Item "ev6"
7853 .PD 0
7854 .IP "\fB21264\fR" 4
7855 .IX Item "21264"
7856 .PD
7857 Schedules as an \s-1EV6\s0 and supports the \s-1BWX\s0, \s-1FIX\s0, and \s-1MAX\s0 extensions.
7858 .IP "\fBev67\fR" 4
7859 .IX Item "ev67"
7860 .PD 0
7861 .IP "\fB21264a\fR" 4
7862 .IX Item "21264a"
7863 .PD
7864 Schedules as an \s-1EV6\s0 and supports the \s-1BWX\s0, \s-1CIX\s0, \s-1FIX\s0, and \s-1MAX\s0 extensions.
7865 .RE
7866 .RS 4
7867 .RE
7868 .IP "\fB\-mtune=\fR\fIcpu_type\fR" 4
7869 .IX Item "-mtune=cpu_type"
7870 Set only the instruction scheduling parameters for machine type
7871 \&\fIcpu_type\fR.  The instruction set is not changed.
7872 .IP "\fB\-mmemory\-latency=\fR\fItime\fR" 4
7873 .IX Item "-mmemory-latency=time"
7874 Sets the latency the scheduler should assume for typical memory
7875 references as seen by the application.  This number is highly
7876 dependent on the memory access patterns used by the application
7877 and the size of the external cache on the machine.
7878 .Sp
7879 Valid options for \fItime\fR are
7880 .RS 4
7881 .IP "\fInumber\fR" 4
7882 .IX Item "number"
7883 A decimal number representing clock cycles.
7884 .IP "\fBL1\fR" 4
7885 .IX Item "L1"
7886 .PD 0
7887 .IP "\fBL2\fR" 4
7888 .IX Item "L2"
7889 .IP "\fBL3\fR" 4
7890 .IX Item "L3"
7891 .IP "\fBmain\fR" 4
7892 .IX Item "main"
7893 .PD
7894 The compiler contains estimates of the number of clock cycles for
7895 \&\*(L"typical\*(R" \s-1EV4\s0 & \s-1EV5\s0 hardware for the Level 1, 2 & 3 caches
7896 (also called Dcache, Scache, and Bcache), as well as to main memory.
7897 Note that L3 is only valid for \s-1EV5\s0.
7898 .RE
7899 .RS 4
7900 .RE
7901 .PP
7902 \fI\s-1DEC\s0 Alpha/VMS Options\fR
7903 .IX Subsection "DEC Alpha/VMS Options"
7904 .PP
7905 These \fB\-m\fR options are defined for the \s-1DEC\s0 Alpha/VMS implementations:
7906 .IP "\fB\-mvms\-return\-codes\fR" 4
7907 .IX Item "-mvms-return-codes"
7908 Return \s-1VMS\s0 condition codes from main.  The default is to return \s-1POSIX\s0
7909 style condition (e.g. error) codes.
7910 .PP
7911 \fI\s-1FRV\s0 Options\fR
7912 .IX Subsection "FRV Options"
7913 .IP "\fB\-mgpr\-32\fR" 4
7914 .IX Item "-mgpr-32"
7915 Only use the first 32 general purpose registers.
7916 .IP "\fB\-mgpr\-64\fR" 4
7917 .IX Item "-mgpr-64"
7918 Use all 64 general purpose registers.
7919 .IP "\fB\-mfpr\-32\fR" 4
7920 .IX Item "-mfpr-32"
7921 Use only the first 32 floating point registers.
7922 .IP "\fB\-mfpr\-64\fR" 4
7923 .IX Item "-mfpr-64"
7924 Use all 64 floating point registers
7925 .IP "\fB\-mhard\-float\fR" 4
7926 .IX Item "-mhard-float"
7927 Use hardware instructions for floating point operations.
7928 .IP "\fB\-msoft\-float\fR" 4
7929 .IX Item "-msoft-float"
7930 Use library routines for floating point operations.
7931 .IP "\fB\-malloc\-cc\fR" 4
7932 .IX Item "-malloc-cc"
7933 Dynamically allocate condition code registers.
7934 .IP "\fB\-mfixed\-cc\fR" 4
7935 .IX Item "-mfixed-cc"
7936 Do not try to dynamically allocate condition code registers, only
7937 use \f(CW\*(C`icc0\*(C'\fR and \f(CW\*(C`fcc0\*(C'\fR.
7938 .IP "\fB\-mdword\fR" 4
7939 .IX Item "-mdword"
7940 Change \s-1ABI\s0 to use double word insns.
7941 .IP "\fB\-mno\-dword\fR" 4
7942 .IX Item "-mno-dword"
7943 Do not use double word instructions.
7944 .IP "\fB\-mdouble\fR" 4
7945 .IX Item "-mdouble"
7946 Use floating point double instructions.
7947 .IP "\fB\-mno\-double\fR" 4
7948 .IX Item "-mno-double"
7949 Do not use floating point double instructions.
7950 .IP "\fB\-mmedia\fR" 4
7951 .IX Item "-mmedia"
7952 Use media instructions.
7953 .IP "\fB\-mno\-media\fR" 4
7954 .IX Item "-mno-media"
7955 Do not use media instructions.
7956 .IP "\fB\-mmuladd\fR" 4
7957 .IX Item "-mmuladd"
7958 Use multiply and add/subtract instructions.
7959 .IP "\fB\-mno\-muladd\fR" 4
7960 .IX Item "-mno-muladd"
7961 Do not use multiply and add/subtract instructions.
7962 .IP "\fB\-mfdpic\fR" 4
7963 .IX Item "-mfdpic"
7964 Select the \s-1FDPIC\s0 \s-1ABI\s0, that uses function descriptors to represent
7965 pointers to functions.  Without any PIC/PIE\-related options, it
7966 implies \fB\-fPIE\fR.  With \fB\-fpic\fR or \fB\-fpie\fR, it
7967 assumes \s-1GOT\s0 entries and small data are within a 12\-bit range from the
7968 \&\s-1GOT\s0 base address; with \fB\-fPIC\fR or \fB\-fPIE\fR, \s-1GOT\s0 offsets
7969 are computed with 32 bits.
7970 .IP "\fB\-minline\-plt\fR" 4
7971 .IX Item "-minline-plt"
7972 Enable inlining of \s-1PLT\s0 entries in function calls to functions that are
7973 not known to bind locally.  It has no effect without \fB\-mfdpic\fR.
7974 It's enabled by default if optimizing for speed and compiling for
7975 shared libraries (i.e., \fB\-fPIC\fR or \fB\-fpic\fR), or when an
7976 optimization option such as \fB\-O3\fR or above is present in the
7977 command line.
7978 .IP "\fB\-mTLS\fR" 4
7979 .IX Item "-mTLS"
7980 Assume a large \s-1TLS\s0 segment when generating thread-local code.
7981 .IP "\fB\-mtls\fR" 4
7982 .IX Item "-mtls"
7983 Do not assume a large \s-1TLS\s0 segment when generating thread-local code.
7984 .IP "\fB\-mgprel\-ro\fR" 4
7985 .IX Item "-mgprel-ro"
7986 Enable the use of \f(CW\*(C`GPREL\*(C'\fR relocations in the \s-1FDPIC\s0 \s-1ABI\s0 for data
7987 that is known to be in read-only sections.  It's enabled by default,
7988 except for \fB\-fpic\fR or \fB\-fpie\fR: even though it may help
7989 make the global offset table smaller, it trades 1 instruction for 4.
7990 With \fB\-fPIC\fR or \fB\-fPIE\fR, it trades 3 instructions for 4,
7991 one of which may be shared by multiple symbols, and it avoids the need
7992 for a \s-1GOT\s0 entry for the referenced symbol, so it's more likely to be a
7993 win.  If it is not, \fB\-mno\-gprel\-ro\fR can be used to disable it.
7994 .IP "\fB\-multilib\-library\-pic\fR" 4
7995 .IX Item "-multilib-library-pic"
7996 Link with the (library, not \s-1FD\s0) pic libraries.  It's implied by
7997 \&\fB\-mlibrary\-pic\fR, as well as by \fB\-fPIC\fR and
7998 \&\fB\-fpic\fR without \fB\-mfdpic\fR.  You should never have to use
7999 it explicitly.
8000 .IP "\fB\-mlinked\-fp\fR" 4
8001 .IX Item "-mlinked-fp"
8002 Follow the \s-1EABI\s0 requirement of always creating a frame pointer whenever
8003 a stack frame is allocated.  This option is enabled by default and can
8004 be disabled with \fB\-mno\-linked\-fp\fR.
8005 .IP "\fB\-mlong\-calls\fR" 4
8006 .IX Item "-mlong-calls"
8007 Use indirect addressing to call functions outside the current
8008 compilation unit.  This allows the functions to be placed anywhere
8009 within the 32\-bit address space.
8010 .IP "\fB\-malign\-labels\fR" 4
8011 .IX Item "-malign-labels"
8012 Try to align labels to an 8\-byte boundary by inserting nops into the
8013 previous packet.  This option only has an effect when \s-1VLIW\s0 packing
8014 is enabled.  It doesn't create new packets; it merely adds nops to
8015 existing ones.
8016 .IP "\fB\-mlibrary\-pic\fR" 4
8017 .IX Item "-mlibrary-pic"
8018 Generate position-independent \s-1EABI\s0 code.
8019 .IP "\fB\-macc\-4\fR" 4
8020 .IX Item "-macc-4"
8021 Use only the first four media accumulator registers.
8022 .IP "\fB\-macc\-8\fR" 4
8023 .IX Item "-macc-8"
8024 Use all eight media accumulator registers.
8025 .IP "\fB\-mpack\fR" 4
8026 .IX Item "-mpack"
8027 Pack \s-1VLIW\s0 instructions.
8028 .IP "\fB\-mno\-pack\fR" 4
8029 .IX Item "-mno-pack"
8030 Do not pack \s-1VLIW\s0 instructions.
8031 .IP "\fB\-mno\-eflags\fR" 4
8032 .IX Item "-mno-eflags"
8033 Do not mark \s-1ABI\s0 switches in e_flags.
8034 .IP "\fB\-mcond\-move\fR" 4
8035 .IX Item "-mcond-move"
8036 Enable the use of conditional-move instructions (default).
8037 .Sp
8038 This switch is mainly for debugging the compiler and will likely be removed
8039 in a future version.
8040 .IP "\fB\-mno\-cond\-move\fR" 4
8041 .IX Item "-mno-cond-move"
8042 Disable the use of conditional-move instructions.
8043 .Sp
8044 This switch is mainly for debugging the compiler and will likely be removed
8045 in a future version.
8046 .IP "\fB\-mscc\fR" 4
8047 .IX Item "-mscc"
8048 Enable the use of conditional set instructions (default).
8049 .Sp
8050 This switch is mainly for debugging the compiler and will likely be removed
8051 in a future version.
8052 .IP "\fB\-mno\-scc\fR" 4
8053 .IX Item "-mno-scc"
8054 Disable the use of conditional set instructions.
8055 .Sp
8056 This switch is mainly for debugging the compiler and will likely be removed
8057 in a future version.
8058 .IP "\fB\-mcond\-exec\fR" 4
8059 .IX Item "-mcond-exec"
8060 Enable the use of conditional execution (default).
8061 .Sp
8062 This switch is mainly for debugging the compiler and will likely be removed
8063 in a future version.
8064 .IP "\fB\-mno\-cond\-exec\fR" 4
8065 .IX Item "-mno-cond-exec"
8066 Disable the use of conditional execution.
8067 .Sp
8068 This switch is mainly for debugging the compiler and will likely be removed
8069 in a future version.
8070 .IP "\fB\-mvliw\-branch\fR" 4
8071 .IX Item "-mvliw-branch"
8072 Run a pass to pack branches into \s-1VLIW\s0 instructions (default).
8073 .Sp
8074 This switch is mainly for debugging the compiler and will likely be removed
8075 in a future version.
8076 .IP "\fB\-mno\-vliw\-branch\fR" 4
8077 .IX Item "-mno-vliw-branch"
8078 Do not run a pass to pack branches into \s-1VLIW\s0 instructions.
8079 .Sp
8080 This switch is mainly for debugging the compiler and will likely be removed
8081 in a future version.
8082 .IP "\fB\-mmulti\-cond\-exec\fR" 4
8083 .IX Item "-mmulti-cond-exec"
8084 Enable optimization of \f(CW\*(C`&&\*(C'\fR and \f(CW\*(C`||\*(C'\fR in conditional execution
8085 (default).
8086 .Sp
8087 This switch is mainly for debugging the compiler and will likely be removed
8088 in a future version.
8089 .IP "\fB\-mno\-multi\-cond\-exec\fR" 4
8090 .IX Item "-mno-multi-cond-exec"
8091 Disable optimization of \f(CW\*(C`&&\*(C'\fR and \f(CW\*(C`||\*(C'\fR in conditional execution.
8092 .Sp
8093 This switch is mainly for debugging the compiler and will likely be removed
8094 in a future version.
8095 .IP "\fB\-mnested\-cond\-exec\fR" 4
8096 .IX Item "-mnested-cond-exec"
8097 Enable nested conditional execution optimizations (default).
8098 .Sp
8099 This switch is mainly for debugging the compiler and will likely be removed
8100 in a future version.
8101 .IP "\fB\-mno\-nested\-cond\-exec\fR" 4
8102 .IX Item "-mno-nested-cond-exec"
8103 Disable nested conditional execution optimizations.
8104 .Sp
8105 This switch is mainly for debugging the compiler and will likely be removed
8106 in a future version.
8107 .IP "\fB\-moptimize\-membar\fR" 4
8108 .IX Item "-moptimize-membar"
8109 This switch removes redundant \f(CW\*(C`membar\*(C'\fR instructions from the
8110 compiler generated code.  It is enabled by default.
8111 .IP "\fB\-mno\-optimize\-membar\fR" 4
8112 .IX Item "-mno-optimize-membar"
8113 This switch disables the automatic removal of redundant \f(CW\*(C`membar\*(C'\fR
8114 instructions from the generated code.
8115 .IP "\fB\-mtomcat\-stats\fR" 4
8116 .IX Item "-mtomcat-stats"
8117 Cause gas to print out tomcat statistics.
8118 .IP "\fB\-mcpu=\fR\fIcpu\fR" 4
8119 .IX Item "-mcpu=cpu"
8120 Select the processor type for which to generate code.  Possible values are
8121 \&\fBfrv\fR, \fBfr550\fR, \fBtomcat\fR, \fBfr500\fR, \fBfr450\fR,
8122 \&\fBfr405\fR, \fBfr400\fR, \fBfr300\fR and \fBsimple\fR.
8123 .PP
8124 \fIH8/300 Options\fR
8125 .IX Subsection "H8/300 Options"
8126 .PP
8127 These \fB\-m\fR options are defined for the H8/300 implementations:
8128 .IP "\fB\-mrelax\fR" 4
8129 .IX Item "-mrelax"
8130 Shorten some address references at link time, when possible; uses the
8131 linker option \fB\-relax\fR.  
8132 .IP "\fB\-mh\fR" 4
8133 .IX Item "-mh"
8134 Generate code for the H8/300H.
8135 .IP "\fB\-ms\fR" 4
8136 .IX Item "-ms"
8137 Generate code for the H8S.
8138 .IP "\fB\-mn\fR" 4
8139 .IX Item "-mn"
8140 Generate code for the H8S and H8/300H in the normal mode.  This switch
8141 must be used either with \fB\-mh\fR or \fB\-ms\fR.
8142 .IP "\fB\-ms2600\fR" 4
8143 .IX Item "-ms2600"
8144 Generate code for the H8S/2600.  This switch must be used with \fB\-ms\fR.
8145 .IP "\fB\-mint32\fR" 4
8146 .IX Item "-mint32"
8147 Make \f(CW\*(C`int\*(C'\fR data 32 bits by default.
8148 .IP "\fB\-malign\-300\fR" 4
8149 .IX Item "-malign-300"
8150 On the H8/300H and H8S, use the same alignment rules as for the H8/300.
8151 The default for the H8/300H and H8S is to align longs and floats on 4
8152 byte boundaries.
8153 \&\fB\-malign\-300\fR causes them to be aligned on 2 byte boundaries.
8154 This option has no effect on the H8/300.
8155 .PP
8156 \fI\s-1HPPA\s0 Options\fR
8157 .IX Subsection "HPPA Options"
8158 .PP
8159 These \fB\-m\fR options are defined for the \s-1HPPA\s0 family of computers:
8160 .IP "\fB\-march=\fR\fIarchitecture-type\fR" 4
8161 .IX Item "-march=architecture-type"
8162 Generate code for the specified architecture.  The choices for
8163 \&\fIarchitecture-type\fR are \fB1.0\fR for \s-1PA\s0 1.0, \fB1.1\fR for \s-1PA\s0
8164 1.1, and \fB2.0\fR for \s-1PA\s0 2.0 processors.  Refer to
8165 \&\fI/usr/lib/sched.models\fR on an HP-UX system to determine the proper
8166 architecture option for your machine.  Code compiled for lower numbered
8167 architectures will run on higher numbered architectures, but not the
8168 other way around.
8169 .IP "\fB\-mpa\-risc\-1\-0\fR" 4
8170 .IX Item "-mpa-risc-1-0"
8171 .PD 0
8172 .IP "\fB\-mpa\-risc\-1\-1\fR" 4
8173 .IX Item "-mpa-risc-1-1"
8174 .IP "\fB\-mpa\-risc\-2\-0\fR" 4
8175 .IX Item "-mpa-risc-2-0"
8176 .PD
8177 Synonyms for \fB\-march=1.0\fR, \fB\-march=1.1\fR, and \fB\-march=2.0\fR respectively.
8178 .IP "\fB\-mbig\-switch\fR" 4
8179 .IX Item "-mbig-switch"
8180 Generate code suitable for big switch tables.  Use this option only if
8181 the assembler/linker complain about out of range branches within a switch
8182 table.
8183 .IP "\fB\-mjump\-in\-delay\fR" 4
8184 .IX Item "-mjump-in-delay"
8185 Fill delay slots of function calls with unconditional jump instructions
8186 by modifying the return pointer for the function call to be the target
8187 of the conditional jump.
8188 .IP "\fB\-mdisable\-fpregs\fR" 4
8189 .IX Item "-mdisable-fpregs"
8190 Prevent floating point registers from being used in any manner.  This is
8191 necessary for compiling kernels which perform lazy context switching of
8192 floating point registers.  If you use this option and attempt to perform
8193 floating point operations, the compiler will abort.
8194 .IP "\fB\-mdisable\-indexing\fR" 4
8195 .IX Item "-mdisable-indexing"
8196 Prevent the compiler from using indexing address modes.  This avoids some
8197 rather obscure problems when compiling \s-1MIG\s0 generated code under \s-1MACH\s0.
8198 .IP "\fB\-mno\-space\-regs\fR" 4
8199 .IX Item "-mno-space-regs"
8200 Generate code that assumes the target has no space registers.  This allows
8201 \&\s-1GCC\s0 to generate faster indirect calls and use unscaled index address modes.
8202 .Sp
8203 Such code is suitable for level 0 \s-1PA\s0 systems and kernels.
8204 .IP "\fB\-mfast\-indirect\-calls\fR" 4
8205 .IX Item "-mfast-indirect-calls"
8206 Generate code that assumes calls never cross space boundaries.  This
8207 allows \s-1GCC\s0 to emit code which performs faster indirect calls.
8208 .Sp
8209 This option will not work in the presence of shared libraries or nested
8210 functions.
8211 .IP "\fB\-mfixed\-range=\fR\fIregister-range\fR" 4
8212 .IX Item "-mfixed-range=register-range"
8213 Generate code treating the given register range as fixed registers.
8214 A fixed register is one that the register allocator can not use.  This is
8215 useful when compiling kernel code.  A register range is specified as
8216 two registers separated by a dash.  Multiple register ranges can be
8217 specified separated by a comma.
8218 .IP "\fB\-mlong\-load\-store\fR" 4
8219 .IX Item "-mlong-load-store"
8220 Generate 3\-instruction load and store sequences as sometimes required by
8221 the HP-UX 10 linker.  This is equivalent to the \fB+k\fR option to
8222 the \s-1HP\s0 compilers.
8223 .IP "\fB\-mportable\-runtime\fR" 4
8224 .IX Item "-mportable-runtime"
8225 Use the portable calling conventions proposed by \s-1HP\s0 for \s-1ELF\s0 systems.
8226 .IP "\fB\-mgas\fR" 4
8227 .IX Item "-mgas"
8228 Enable the use of assembler directives only \s-1GAS\s0 understands.
8229 .IP "\fB\-mschedule=\fR\fIcpu-type\fR" 4
8230 .IX Item "-mschedule=cpu-type"
8231 Schedule code according to the constraints for the machine type
8232 \&\fIcpu-type\fR.  The choices for \fIcpu-type\fR are \fB700\fR
8233 \&\fB7100\fR, \fB7100LC\fR, \fB7200\fR, \fB7300\fR and \fB8000\fR.  Refer
8234 to \fI/usr/lib/sched.models\fR on an HP-UX system to determine the
8235 proper scheduling option for your machine.  The default scheduling is
8236 \&\fB8000\fR.
8237 .IP "\fB\-mlinker\-opt\fR" 4
8238 .IX Item "-mlinker-opt"
8239 Enable the optimization pass in the HP-UX linker.  Note this makes symbolic
8240 debugging impossible.  It also triggers a bug in the HP-UX 8 and HP-UX 9
8241 linkers in which they give bogus error messages when linking some programs.
8242 .IP "\fB\-msoft\-float\fR" 4
8243 .IX Item "-msoft-float"
8244 Generate output containing library calls for floating point.
8245 \&\fBWarning:\fR the requisite libraries are not available for all \s-1HPPA\s0
8246 targets.  Normally the facilities of the machine's usual C compiler are
8247 used, but this cannot be done directly in cross\-compilation.  You must make
8248 your own arrangements to provide suitable library functions for
8249 cross\-compilation.  The embedded target \fBhppa1.1\-*\-pro\fR
8250 does provide software floating point support.
8251 .Sp
8252 \&\fB\-msoft\-float\fR changes the calling convention in the output file;
8253 therefore, it is only useful if you compile \fIall\fR of a program with
8254 this option.  In particular, you need to compile \fIlibgcc.a\fR, the
8255 library that comes with \s-1GCC\s0, with \fB\-msoft\-float\fR in order for
8256 this to work.
8257 .IP "\fB\-msio\fR" 4
8258 .IX Item "-msio"
8259 Generate the predefine, \f(CW\*(C`_SIO\*(C'\fR, for server \s-1IO\s0.  The default is
8260 \&\fB\-mwsio\fR.  This generates the predefines, \f(CW\*(C`_\|_hp9000s700\*(C'\fR,
8261 \&\f(CW\*(C`_\|_hp9000s700_\|_\*(C'\fR and \f(CW\*(C`_WSIO\*(C'\fR, for workstation \s-1IO\s0.  These
8262 options are available under HP-UX and \s-1HI\-UX\s0.
8263 .IP "\fB\-mgnu\-ld\fR" 4
8264 .IX Item "-mgnu-ld"
8265 Use \s-1GNU\s0 ld specific options.  This passes \fB\-shared\fR to ld when
8266 building a shared library.  It is the default when \s-1GCC\s0 is configured,
8267 explicitly or implicitly, with the \s-1GNU\s0 linker.  This option does not
8268 have any affect on which ld is called, it only changes what parameters
8269 are passed to that ld.  The ld that is called is determined by the
8270 \&\fB\-\-with\-ld\fR configure option, \s-1GCC\s0's program search path, and
8271 finally by the user's \fB\s-1PATH\s0\fR.  The linker used by \s-1GCC\s0 can be printed
8272 using \fBwhich `gcc \-print\-prog\-name=ld`\fR.  This option is only available
8273 on the 64 bit HP-UX \s-1GCC\s0, i.e. configured with \fBhppa*64*\-*\-hpux*\fR.
8274 .IP "\fB\-mhp\-ld\fR" 4
8275 .IX Item "-mhp-ld"
8276 Use \s-1HP\s0 ld specific options.  This passes \fB\-b\fR to ld when building
8277 a shared library and passes \fB+Accept TypeMismatch\fR to ld on all
8278 links.  It is the default when \s-1GCC\s0 is configured, explicitly or
8279 implicitly, with the \s-1HP\s0 linker.  This option does not have any affect on
8280 which ld is called, it only changes what parameters are passed to that
8281 ld.  The ld that is called is determined by the \fB\-\-with\-ld\fR
8282 configure option, \s-1GCC\s0's program search path, and finally by the user's
8283 \&\fB\s-1PATH\s0\fR.  The linker used by \s-1GCC\s0 can be printed using \fBwhich
8284 `gcc \-print\-prog\-name=ld`\fR.  This option is only available on the 64 bit
8285 HP-UX \s-1GCC\s0, i.e. configured with \fBhppa*64*\-*\-hpux*\fR.
8286 .IP "\fB\-mlong\-calls\fR" 4
8287 .IX Item "-mlong-calls"
8288 Generate code that uses long call sequences.  This ensures that a call
8289 is always able to reach linker generated stubs.  The default is to generate
8290 long calls only when the distance from the call site to the beginning
8291 of the function or translation unit, as the case may be, exceeds a
8292 predefined limit set by the branch type being used.  The limits for
8293 normal calls are 7,600,000 and 240,000 bytes, respectively for the
8294 \&\s-1PA\s0 2.0 and \s-1PA\s0 1.X architectures.  Sibcalls are always limited at
8295 240,000 bytes.
8296 .Sp
8297 Distances are measured from the beginning of functions when using the
8298 \&\fB\-ffunction\-sections\fR option, or when using the \fB\-mgas\fR
8299 and \fB\-mno\-portable\-runtime\fR options together under HP-UX with
8300 the \s-1SOM\s0 linker.
8301 .Sp
8302 It is normally not desirable to use this option as it will degrade
8303 performance.  However, it may be useful in large applications,
8304 particularly when partial linking is used to build the application.
8305 .Sp
8306 The types of long calls used depends on the capabilities of the
8307 assembler and linker, and the type of code being generated.  The
8308 impact on systems that support long absolute calls, and long pic
8309 symbol-difference or pc-relative calls should be relatively small.
8310 However, an indirect call is used on 32\-bit \s-1ELF\s0 systems in pic code
8311 and it is quite long.
8312 .IP "\fB\-munix=\fR\fIunix-std\fR" 4
8313 .IX Item "-munix=unix-std"
8314 Generate compiler predefines and select a startfile for the specified
8315 \&\s-1UNIX\s0 standard.  The choices for \fIunix-std\fR are \fB93\fR, \fB95\fR
8316 and \fB98\fR.  \fB93\fR is supported on all HP-UX versions.  \fB95\fR
8317 is available on HP-UX 10.10 and later.  \fB98\fR is available on HP-UX
8318 11.11 and later.  The default values are \fB93\fR for HP-UX 10.00,
8319 \&\fB95\fR for HP-UX 10.10 though to 11.00, and \fB98\fR for HP-UX 11.11
8320 and later.
8321 .Sp
8322 \&\fB\-munix=93\fR provides the same predefines as \s-1GCC\s0 3.3 and 3.4.
8323 \&\fB\-munix=95\fR provides additional predefines for \f(CW\*(C`XOPEN_UNIX\*(C'\fR
8324 and \f(CW\*(C`_XOPEN_SOURCE_EXTENDED\*(C'\fR, and the startfile \fIunix95.o\fR.
8325 \&\fB\-munix=98\fR provides additional predefines for \f(CW\*(C`_XOPEN_UNIX\*(C'\fR,
8326 \&\f(CW\*(C`_XOPEN_SOURCE_EXTENDED\*(C'\fR, \f(CW\*(C`_INCLUDE_\|_STDC_A1_SOURCE\*(C'\fR and
8327 \&\f(CW\*(C`_INCLUDE_XOPEN_SOURCE_500\*(C'\fR, and the startfile \fIunix98.o\fR.
8328 .Sp
8329 It is \fIimportant\fR to note that this option changes the interfaces
8330 for various library routines.  It also affects the operational behavior
8331 of the C library.  Thus, \fIextreme\fR care is needed in using this
8332 option.
8333 .Sp
8334 Library code that is intended to operate with more than one \s-1UNIX\s0
8335 standard must test, set and restore the variable \fI_\|_xpg4_extended_mask\fR
8336 as appropriate.  Most \s-1GNU\s0 software doesn't provide this capability.
8337 .IP "\fB\-nolibdld\fR" 4
8338 .IX Item "-nolibdld"
8339 Suppress the generation of link options to search libdld.sl when the
8340 \&\fB\-static\fR option is specified on HP-UX 10 and later.
8341 .IP "\fB\-static\fR" 4
8342 .IX Item "-static"
8343 The HP-UX implementation of setlocale in libc has a dependency on
8344 libdld.sl.  There isn't an archive version of libdld.sl.  Thus,
8345 when the \fB\-static\fR option is specified, special link options
8346 are needed to resolve this dependency.
8347 .Sp
8348 On HP-UX 10 and later, the \s-1GCC\s0 driver adds the necessary options to
8349 link with libdld.sl when the \fB\-static\fR option is specified.
8350 This causes the resulting binary to be dynamic.  On the 64\-bit port,
8351 the linkers generate dynamic binaries by default in any case.  The
8352 \&\fB\-nolibdld\fR option can be used to prevent the \s-1GCC\s0 driver from
8353 adding these link options.
8354 .IP "\fB\-threads\fR" 4
8355 .IX Item "-threads"
8356 Add support for multithreading with the \fIdce thread\fR library
8357 under \s-1HP\-UX\s0.  This option sets flags for both the preprocessor and
8358 linker.
8359 .PP
8360 \fIIntel 386 and \s-1AMD\s0 x86\-64 Options\fR
8361 .IX Subsection "Intel 386 and AMD x86-64 Options"
8362 .PP
8363 These \fB\-m\fR options are defined for the i386 and x86\-64 family of
8364 computers:
8365 .IP "\fB\-mtune=\fR\fIcpu-type\fR" 4
8366 .IX Item "-mtune=cpu-type"
8367 Tune to \fIcpu-type\fR everything applicable about the generated code, except
8368 for the \s-1ABI\s0 and the set of available instructions.  The choices for
8369 \&\fIcpu-type\fR are:
8370 .RS 4
8371 .IP "\fIi386\fR" 4
8372 .IX Item "i386"
8373 Original Intel's i386 \s-1CPU\s0.
8374 .IP "\fIi486\fR" 4
8375 .IX Item "i486"
8376 Intel's i486 \s-1CPU\s0.  (No scheduling is implemented for this chip.)
8377 .IP "\fIi586, pentium\fR" 4
8378 .IX Item "i586, pentium"
8379 Intel Pentium \s-1CPU\s0 with no \s-1MMX\s0 support.
8380 .IP "\fIpentium-mmx\fR" 4
8381 .IX Item "pentium-mmx"
8382 Intel PentiumMMX \s-1CPU\s0 based on Pentium core with \s-1MMX\s0 instruction set support.
8383 .IP "\fIi686, pentiumpro\fR" 4
8384 .IX Item "i686, pentiumpro"
8385 Intel PentiumPro \s-1CPU\s0.
8386 .IP "\fIpentium2\fR" 4
8387 .IX Item "pentium2"
8388 Intel Pentium2 \s-1CPU\s0 based on PentiumPro core with \s-1MMX\s0 instruction set support.
8389 .IP "\fIpentium3, pentium3m\fR" 4
8390 .IX Item "pentium3, pentium3m"
8391 Intel Pentium3 \s-1CPU\s0 based on PentiumPro core with \s-1MMX\s0 and \s-1SSE\s0 instruction set
8392 support.
8393 .IP "\fIpentium-m\fR" 4
8394 .IX Item "pentium-m"
8395 Low power version of Intel Pentium3 \s-1CPU\s0 with \s-1MMX\s0, \s-1SSE\s0 and \s-1SSE2\s0 instruction set
8396 support.  Used by Centrino notebooks.
8397 .IP "\fIpentium4, pentium4m\fR" 4
8398 .IX Item "pentium4, pentium4m"
8399 Intel Pentium4 \s-1CPU\s0 with \s-1MMX\s0, \s-1SSE\s0 and \s-1SSE2\s0 instruction set support.
8400 .IP "\fIprescott\fR" 4
8401 .IX Item "prescott"
8402 Improved version of Intel Pentium4 \s-1CPU\s0 with \s-1MMX\s0, \s-1SSE\s0, \s-1SSE2\s0 and \s-1SSE3\s0 instruction
8403 set support.
8404 .IP "\fInocona\fR" 4
8405 .IX Item "nocona"
8406 Improved version of Intel Pentium4 \s-1CPU\s0 with 64\-bit extensions, \s-1MMX\s0, \s-1SSE\s0,
8407 \&\s-1SSE2\s0 and \s-1SSE3\s0 instruction set support.
8408 .IP "\fIk6\fR" 4
8409 .IX Item "k6"
8410 \&\s-1AMD\s0 K6 \s-1CPU\s0 with \s-1MMX\s0 instruction set support.
8411 .IP "\fIk6\-2, k6\-3\fR" 4
8412 .IX Item "k6-2, k6-3"
8413 Improved versions of \s-1AMD\s0 K6 \s-1CPU\s0 with \s-1MMX\s0 and 3dNOW! instruction set support.
8414 .IP "\fIathlon, athlon-tbird\fR" 4
8415 .IX Item "athlon, athlon-tbird"
8416 \&\s-1AMD\s0 Athlon \s-1CPU\s0 with \s-1MMX\s0, 3dNOW!, enhanced 3dNOW! and \s-1SSE\s0 prefetch instructions
8417 support.
8418 .IP "\fIathlon\-4, athlon\-xp, athlon-mp\fR" 4
8419 .IX Item "athlon-4, athlon-xp, athlon-mp"
8420 Improved \s-1AMD\s0 Athlon \s-1CPU\s0 with \s-1MMX\s0, 3dNOW!, enhanced 3dNOW! and full \s-1SSE\s0
8421 instruction set support.
8422 .IP "\fIk8, opteron, athlon64, athlon-fx\fR" 4
8423 .IX Item "k8, opteron, athlon64, athlon-fx"
8424 \&\s-1AMD\s0 K8 core based CPUs with x86\-64 instruction set support.  (This supersets
8425 \&\s-1MMX\s0, \s-1SSE\s0, \s-1SSE2\s0, 3dNOW!, enhanced 3dNOW! and 64\-bit instruction set extensions.)
8426 .IP "\fIwinchip\-c6\fR" 4
8427 .IX Item "winchip-c6"
8428 \&\s-1IDT\s0 Winchip C6 \s-1CPU\s0, dealt in same way as i486 with additional \s-1MMX\s0 instruction
8429 set support.
8430 .IP "\fIwinchip2\fR" 4
8431 .IX Item "winchip2"
8432 \&\s-1IDT\s0 Winchip2 \s-1CPU\s0, dealt in same way as i486 with additional \s-1MMX\s0 and 3dNOW!
8433 instruction set support.
8434 .IP "\fIc3\fR" 4
8435 .IX Item "c3"
8436 Via C3 \s-1CPU\s0 with \s-1MMX\s0 and 3dNOW! instruction set support.  (No scheduling is
8437 implemented for this chip.)
8438 .IP "\fIc3\-2\fR" 4
8439 .IX Item "c3-2"
8440 Via C3\-2 \s-1CPU\s0 with \s-1MMX\s0 and \s-1SSE\s0 instruction set support.  (No scheduling is
8441 implemented for this chip.)
8442 .RE
8443 .RS 4
8444 .Sp
8445 While picking a specific \fIcpu-type\fR will schedule things appropriately
8446 for that particular chip, the compiler will not generate any code that
8447 does not run on the i386 without the \fB\-march=\fR\fIcpu-type\fR option
8448 being used.
8449 .RE
8450 .IP "\fB\-march=\fR\fIcpu-type\fR" 4
8451 .IX Item "-march=cpu-type"
8452 Generate instructions for the machine type \fIcpu-type\fR.  The choices
8453 for \fIcpu-type\fR are the same as for \fB\-mtune\fR.  Moreover,
8454 specifying \fB\-march=\fR\fIcpu-type\fR implies \fB\-mtune=\fR\fIcpu-type\fR.
8455 .IP "\fB\-mcpu=\fR\fIcpu-type\fR" 4
8456 .IX Item "-mcpu=cpu-type"
8457 A deprecated synonym for \fB\-mtune\fR.
8458 .IP "\fB\-m386\fR" 4
8459 .IX Item "-m386"
8460 .PD 0
8461 .IP "\fB\-m486\fR" 4
8462 .IX Item "-m486"
8463 .IP "\fB\-mpentium\fR" 4
8464 .IX Item "-mpentium"
8465 .IP "\fB\-mpentiumpro\fR" 4
8466 .IX Item "-mpentiumpro"
8467 .PD
8468 These options are synonyms for \fB\-mtune=i386\fR, \fB\-mtune=i486\fR,
8469 \&\fB\-mtune=pentium\fR, and \fB\-mtune=pentiumpro\fR respectively.
8470 These synonyms are deprecated.
8471 .IP "\fB\-mfpmath=\fR\fIunit\fR" 4
8472 .IX Item "-mfpmath=unit"
8473 Generate floating point arithmetics for selected unit \fIunit\fR.  The choices
8474 for \fIunit\fR are:
8475 .RS 4
8476 .IP "\fB387\fR" 4
8477 .IX Item "387"
8478 Use the standard 387 floating point coprocessor present majority of chips and
8479 emulated otherwise.  Code compiled with this option will run almost everywhere.
8480 The temporary results are computed in 80bit precision instead of precision
8481 specified by the type resulting in slightly different results compared to most
8482 of other chips.  See \fB\-ffloat\-store\fR for more detailed description.
8483 .Sp
8484 This is the default choice for i386 compiler.
8485 .IP "\fBsse\fR" 4
8486 .IX Item "sse"
8487 Use scalar floating point instructions present in the \s-1SSE\s0 instruction set.
8488 This instruction set is supported by Pentium3 and newer chips, in the \s-1AMD\s0 line
8489 by Athlon\-4, Athlon-xp and Athlon-mp chips.  The earlier version of \s-1SSE\s0
8490 instruction set supports only single precision arithmetics, thus the double and
8491 extended precision arithmetics is still done using 387.  Later version, present
8492 only in Pentium4 and the future \s-1AMD\s0 x86\-64 chips supports double precision
8493 arithmetics too.
8494 .Sp
8495 For the i386 compiler, you need to use \fB\-march=\fR\fIcpu-type\fR, \fB\-msse\fR
8496 or \fB\-msse2\fR switches to enable \s-1SSE\s0 extensions and make this option
8497 effective.  For the x86\-64 compiler, these extensions are enabled by default.
8498 .Sp
8499 The resulting code should be considerably faster in the majority of cases and avoid
8500 the numerical instability problems of 387 code, but may break some existing
8501 code that expects temporaries to be 80bit.
8502 .Sp
8503 This is the default choice for the x86\-64 compiler.
8504 .IP "\fBsse,387\fR" 4
8505 .IX Item "sse,387"
8506 Attempt to utilize both instruction sets at once.  This effectively double the
8507 amount of available registers and on chips with separate execution units for
8508 387 and \s-1SSE\s0 the execution resources too.  Use this option with care, as it is
8509 still experimental, because the \s-1GCC\s0 register allocator does not model separate
8510 functional units well resulting in instable performance.
8511 .RE
8512 .RS 4
8513 .RE
8514 .IP "\fB\-masm=\fR\fIdialect\fR" 4
8515 .IX Item "-masm=dialect"
8516 Output asm instructions using selected \fIdialect\fR.  Supported
8517 choices are \fBintel\fR or \fBatt\fR (the default one).  Darwin does
8518 not support \fBintel\fR.
8519 .IP "\fB\-mieee\-fp\fR" 4
8520 .IX Item "-mieee-fp"
8521 .PD 0
8522 .IP "\fB\-mno\-ieee\-fp\fR" 4
8523 .IX Item "-mno-ieee-fp"
8524 .PD
8525 Control whether or not the compiler uses \s-1IEEE\s0 floating point
8526 comparisons.  These handle correctly the case where the result of a
8527 comparison is unordered.
8528 .IP "\fB\-msoft\-float\fR" 4
8529 .IX Item "-msoft-float"
8530 Generate output containing library calls for floating point.
8531 \&\fBWarning:\fR the requisite libraries are not part of \s-1GCC\s0.
8532 Normally the facilities of the machine's usual C compiler are used, but
8533 this can't be done directly in cross\-compilation.  You must make your
8534 own arrangements to provide suitable library functions for
8535 cross\-compilation.
8536 .Sp
8537 On machines where a function returns floating point results in the 80387
8538 register stack, some floating point opcodes may be emitted even if
8539 \&\fB\-msoft\-float\fR is used.
8540 .IP "\fB\-mno\-fp\-ret\-in\-387\fR" 4
8541 .IX Item "-mno-fp-ret-in-387"
8542 Do not use the \s-1FPU\s0 registers for return values of functions.
8543 .Sp
8544 The usual calling convention has functions return values of types
8545 \&\f(CW\*(C`float\*(C'\fR and \f(CW\*(C`double\*(C'\fR in an \s-1FPU\s0 register, even if there
8546 is no \s-1FPU\s0.  The idea is that the operating system should emulate
8547 an \s-1FPU\s0.
8548 .Sp
8549 The option \fB\-mno\-fp\-ret\-in\-387\fR causes such values to be returned
8550 in ordinary \s-1CPU\s0 registers instead.
8551 .IP "\fB\-mno\-fancy\-math\-387\fR" 4
8552 .IX Item "-mno-fancy-math-387"
8553 Some 387 emulators do not support the \f(CW\*(C`sin\*(C'\fR, \f(CW\*(C`cos\*(C'\fR and
8554 \&\f(CW\*(C`sqrt\*(C'\fR instructions for the 387.  Specify this option to avoid
8555 generating those instructions.  This option is the default on FreeBSD,
8556 OpenBSD and NetBSD.  This option is overridden when \fB\-march\fR
8557 indicates that the target cpu will always have an \s-1FPU\s0 and so the
8558 instruction will not need emulation.  As of revision 2.6.1, these
8559 instructions are not generated unless you also use the
8560 \&\fB\-funsafe\-math\-optimizations\fR switch.
8561 .IP "\fB\-malign\-double\fR" 4
8562 .IX Item "-malign-double"
8563 .PD 0
8564 .IP "\fB\-mno\-align\-double\fR" 4
8565 .IX Item "-mno-align-double"
8566 .PD
8567 Control whether \s-1GCC\s0 aligns \f(CW\*(C`double\*(C'\fR, \f(CW\*(C`long double\*(C'\fR, and
8568 \&\f(CW\*(C`long long\*(C'\fR variables on a two word boundary or a one word
8569 boundary.  Aligning \f(CW\*(C`double\*(C'\fR variables on a two word boundary will
8570 produce code that runs somewhat faster on a \fBPentium\fR at the
8571 expense of more memory.
8572 .Sp
8573 On x86\-64, \fB\-malign\-double\fR is enabled by default.
8574 .Sp
8575 \&\fBWarning:\fR if you use the \fB\-malign\-double\fR switch,
8576 structures containing the above types will be aligned differently than
8577 the published application binary interface specifications for the 386
8578 and will not be binary compatible with structures in code compiled
8579 without that switch.
8580 .IP "\fB\-m96bit\-long\-double\fR" 4
8581 .IX Item "-m96bit-long-double"
8582 .PD 0
8583 .IP "\fB\-m128bit\-long\-double\fR" 4
8584 .IX Item "-m128bit-long-double"
8585 .PD
8586 These switches control the size of \f(CW\*(C`long double\*(C'\fR type.  The i386
8587 application binary interface specifies the size to be 96 bits,
8588 so \fB\-m96bit\-long\-double\fR is the default in 32 bit mode.
8589 .Sp
8590 Modern architectures (Pentium and newer) would prefer \f(CW\*(C`long double\*(C'\fR
8591 to be aligned to an 8 or 16 byte boundary.  In arrays or structures
8592 conforming to the \s-1ABI\s0, this would not be possible.  So specifying a
8593 \&\fB\-m128bit\-long\-double\fR will align \f(CW\*(C`long double\*(C'\fR
8594 to a 16 byte boundary by padding the \f(CW\*(C`long double\*(C'\fR with an additional
8595 32 bit zero.
8596 .Sp
8597 In the x86\-64 compiler, \fB\-m128bit\-long\-double\fR is the default choice as
8598 its \s-1ABI\s0 specifies that \f(CW\*(C`long double\*(C'\fR is to be aligned on 16 byte boundary.
8599 .Sp
8600 Notice that neither of these options enable any extra precision over the x87
8601 standard of 80 bits for a \f(CW\*(C`long double\*(C'\fR.
8602 .Sp
8603 \&\fBWarning:\fR if you override the default value for your target \s-1ABI\s0, the
8604 structures and arrays containing \f(CW\*(C`long double\*(C'\fR variables will change
8605 their size as well as function calling convention for function taking
8606 \&\f(CW\*(C`long double\*(C'\fR will be modified.  Hence they will not be binary
8607 compatible with arrays or structures in code compiled without that switch.
8608 .IP "\fB\-mmlarge\-data\-threshold=\fR\fInumber\fR" 4
8609 .IX Item "-mmlarge-data-threshold=number"
8610 When \fB\-mcmodel=medium\fR is specified, the data greater than
8611 \&\fIthreshold\fR are placed in large data section.  This value must be the
8612 same across all object linked into the binary and defaults to 65535.
8613 .IP "\fB\-msvr3\-shlib\fR" 4
8614 .IX Item "-msvr3-shlib"
8615 .PD 0
8616 .IP "\fB\-mno\-svr3\-shlib\fR" 4
8617 .IX Item "-mno-svr3-shlib"
8618 .PD
8619 Control whether \s-1GCC\s0 places uninitialized local variables into the
8620 \&\f(CW\*(C`bss\*(C'\fR or \f(CW\*(C`data\*(C'\fR segments.  \fB\-msvr3\-shlib\fR places them
8621 into \f(CW\*(C`bss\*(C'\fR.  These options are meaningful only on System V Release 3.
8622 .IP "\fB\-mrtd\fR" 4
8623 .IX Item "-mrtd"
8624 Use a different function-calling convention, in which functions that
8625 take a fixed number of arguments return with the \f(CW\*(C`ret\*(C'\fR \fInum\fR
8626 instruction, which pops their arguments while returning.  This saves one
8627 instruction in the caller since there is no need to pop the arguments
8628 there.
8629 .Sp
8630 You can specify that an individual function is called with this calling
8631 sequence with the function attribute \fBstdcall\fR.  You can also
8632 override the \fB\-mrtd\fR option by using the function attribute
8633 \&\fBcdecl\fR.  
8634 .Sp
8635 \&\fBWarning:\fR this calling convention is incompatible with the one
8636 normally used on Unix, so you cannot use it if you need to call
8637 libraries compiled with the Unix compiler.
8638 .Sp
8639 Also, you must provide function prototypes for all functions that
8640 take variable numbers of arguments (including \f(CW\*(C`printf\*(C'\fR);
8641 otherwise incorrect code will be generated for calls to those
8642 functions.
8643 .Sp
8644 In addition, seriously incorrect code will result if you call a
8645 function with too many arguments.  (Normally, extra arguments are
8646 harmlessly ignored.)
8647 .IP "\fB\-mregparm=\fR\fInum\fR" 4
8648 .IX Item "-mregparm=num"
8649 Control how many registers are used to pass integer arguments.  By
8650 default, no registers are used to pass arguments, and at most 3
8651 registers can be used.  You can control this behavior for a specific
8652 function by using the function attribute \fBregparm\fR.
8653 .Sp
8654 \&\fBWarning:\fR if you use this switch, and
8655 \&\fInum\fR is nonzero, then you must build all modules with the same
8656 value, including any libraries.  This includes the system libraries and
8657 startup modules.
8658 .IP "\fB\-msseregparm\fR" 4
8659 .IX Item "-msseregparm"
8660 Use \s-1SSE\s0 register passing conventions for float and double arguments
8661 and return values.  You can control this behavior for a specific
8662 function by using the function attribute \fBsseregparm\fR.
8663 .Sp
8664 \&\fBWarning:\fR if you use this switch then you must build all
8665 modules with the same value, including any libraries.  This includes
8666 the system libraries and startup modules.
8667 .IP "\fB\-mpreferred\-stack\-boundary=\fR\fInum\fR" 4
8668 .IX Item "-mpreferred-stack-boundary=num"
8669 Attempt to keep the stack boundary aligned to a 2 raised to \fInum\fR
8670 byte boundary.  If \fB\-mpreferred\-stack\-boundary\fR is not specified,
8671 the default is 4 (16 bytes or 128 bits).
8672 .Sp
8673 On Pentium and PentiumPro, \f(CW\*(C`double\*(C'\fR and \f(CW\*(C`long double\*(C'\fR values
8674 should be aligned to an 8 byte boundary (see \fB\-malign\-double\fR) or
8675 suffer significant run time performance penalties.  On Pentium \s-1III\s0, the
8676 Streaming \s-1SIMD\s0 Extension (\s-1SSE\s0) data type \f(CW\*(C`_\|_m128\*(C'\fR may not work
8677 properly if it is not 16 byte aligned.
8678 .Sp
8679 To ensure proper alignment of this values on the stack, the stack boundary
8680 must be as aligned as that required by any value stored on the stack.
8681 Further, every function must be generated such that it keeps the stack
8682 aligned.  Thus calling a function compiled with a higher preferred
8683 stack boundary from a function compiled with a lower preferred stack
8684 boundary will most likely misalign the stack.  It is recommended that
8685 libraries that use callbacks always use the default setting.
8686 .Sp
8687 This extra alignment does consume extra stack space, and generally
8688 increases code size.  Code that is sensitive to stack space usage, such
8689 as embedded systems and operating system kernels, may want to reduce the
8690 preferred alignment to \fB\-mpreferred\-stack\-boundary=2\fR.
8691 .IP "\fB\-mmmx\fR" 4
8692 .IX Item "-mmmx"
8693 .PD 0
8694 .IP "\fB\-mno\-mmx\fR" 4
8695 .IX Item "-mno-mmx"
8696 .IP "\fB\-msse\fR" 4
8697 .IX Item "-msse"
8698 .IP "\fB\-mno\-sse\fR" 4
8699 .IX Item "-mno-sse"
8700 .IP "\fB\-msse2\fR" 4
8701 .IX Item "-msse2"
8702 .IP "\fB\-mno\-sse2\fR" 4
8703 .IX Item "-mno-sse2"
8704 .IP "\fB\-msse3\fR" 4
8705 .IX Item "-msse3"
8706 .IP "\fB\-mno\-sse3\fR" 4
8707 .IX Item "-mno-sse3"
8708 .IP "\fB\-m3dnow\fR" 4
8709 .IX Item "-m3dnow"
8710 .IP "\fB\-mno\-3dnow\fR" 4
8711 .IX Item "-mno-3dnow"
8712 .PD
8713 These switches enable or disable the use of instructions in the \s-1MMX\s0,
8714 \&\s-1SSE\s0, \s-1SSE2\s0 or 3DNow! extended instruction sets.  These extensions are
8715 also available as built-in functions: see \fBX86 Built-in Functions\fR,
8716 for details of the functions enabled and disabled by these switches.
8717 .Sp
8718 To have \s-1SSE/SSE2\s0 instructions generated automatically from floating-point
8719 code (as opposed to 387 instructions), see \fB\-mfpmath=sse\fR.
8720 .Sp
8721 These options will enable \s-1GCC\s0 to use these extended instructions in
8722 generated code, even without \fB\-mfpmath=sse\fR.  Applications which
8723 perform runtime \s-1CPU\s0 detection must compile separate files for each
8724 supported architecture, using the appropriate flags.  In particular,
8725 the file containing the \s-1CPU\s0 detection code should be compiled without
8726 these options.
8727 .IP "\fB\-mpush\-args\fR" 4
8728 .IX Item "-mpush-args"
8729 .PD 0
8730 .IP "\fB\-mno\-push\-args\fR" 4
8731 .IX Item "-mno-push-args"
8732 .PD
8733 Use \s-1PUSH\s0 operations to store outgoing parameters.  This method is shorter
8734 and usually equally fast as method using \s-1SUB/MOV\s0 operations and is enabled
8735 by default.  In some cases disabling it may improve performance because of
8736 improved scheduling and reduced dependencies.
8737 .IP "\fB\-maccumulate\-outgoing\-args\fR" 4
8738 .IX Item "-maccumulate-outgoing-args"
8739 If enabled, the maximum amount of space required for outgoing arguments will be
8740 computed in the function prologue.  This is faster on most modern CPUs
8741 because of reduced dependencies, improved scheduling and reduced stack usage
8742 when preferred stack boundary is not equal to 2.  The drawback is a notable
8743 increase in code size.  This switch implies \fB\-mno\-push\-args\fR.
8744 .IP "\fB\-mthreads\fR" 4
8745 .IX Item "-mthreads"
8746 Support thread-safe exception handling on \fBMingw32\fR.  Code that relies
8747 on thread-safe exception handling must compile and link all code with the
8748 \&\fB\-mthreads\fR option.  When compiling, \fB\-mthreads\fR defines
8749 \&\fB\-D_MT\fR; when linking, it links in a special thread helper library
8750 \&\fB\-lmingwthrd\fR which cleans up per thread exception handling data.
8751 .IP "\fB\-mno\-align\-stringops\fR" 4
8752 .IX Item "-mno-align-stringops"
8753 Do not align destination of inlined string operations.  This switch reduces
8754 code size and improves performance in case the destination is already aligned,
8755 but \s-1GCC\s0 doesn't know about it.
8756 .IP "\fB\-minline\-all\-stringops\fR" 4
8757 .IX Item "-minline-all-stringops"
8758 By default \s-1GCC\s0 inlines string operations only when destination is known to be
8759 aligned at least to 4 byte boundary.  This enables more inlining, increase code
8760 size, but may improve performance of code that depends on fast memcpy, strlen
8761 and memset for short lengths.
8762 .IP "\fB\-momit\-leaf\-frame\-pointer\fR" 4
8763 .IX Item "-momit-leaf-frame-pointer"
8764 Don't keep the frame pointer in a register for leaf functions.  This
8765 avoids the instructions to save, set up and restore frame pointers and
8766 makes an extra register available in leaf functions.  The option
8767 \&\fB\-fomit\-frame\-pointer\fR removes the frame pointer for all functions
8768 which might make debugging harder.
8769 .IP "\fB\-mtls\-direct\-seg\-refs\fR" 4
8770 .IX Item "-mtls-direct-seg-refs"
8771 .PD 0
8772 .IP "\fB\-mno\-tls\-direct\-seg\-refs\fR" 4
8773 .IX Item "-mno-tls-direct-seg-refs"
8774 .PD
8775 Controls whether \s-1TLS\s0 variables may be accessed with offsets from the
8776 \&\s-1TLS\s0 segment register (\f(CW%gs\fR for 32\-bit, \f(CW%fs\fR for 64\-bit),
8777 or whether the thread base pointer must be added.  Whether or not this
8778 is legal depends on the operating system, and whether it maps the
8779 segment to cover the entire \s-1TLS\s0 area.
8780 .Sp
8781 For systems that use \s-1GNU\s0 libc, the default is on.
8782 .PP
8783 These \fB\-m\fR switches are supported in addition to the above
8784 on \s-1AMD\s0 x86\-64 processors in 64\-bit environments.
8785 .IP "\fB\-m32\fR" 4
8786 .IX Item "-m32"
8787 .PD 0
8788 .IP "\fB\-m64\fR" 4
8789 .IX Item "-m64"
8790 .PD
8791 Generate code for a 32\-bit or 64\-bit environment.
8792 The 32\-bit environment sets int, long and pointer to 32 bits and
8793 generates code that runs on any i386 system.
8794 The 64\-bit environment sets int to 32 bits and long and pointer
8795 to 64 bits and generates code for \s-1AMD\s0's x86\-64 architecture.
8796 .IP "\fB\-mno\-red\-zone\fR" 4
8797 .IX Item "-mno-red-zone"
8798 Do not use a so called red zone for x86\-64 code.  The red zone is mandated
8799 by the x86\-64 \s-1ABI\s0, it is a 128\-byte area beyond the location of the
8800 stack pointer that will not be modified by signal or interrupt handlers
8801 and therefore can be used for temporary data without adjusting the stack
8802 pointer.  The flag \fB\-mno\-red\-zone\fR disables this red zone.
8803 .IP "\fB\-mcmodel=small\fR" 4
8804 .IX Item "-mcmodel=small"
8805 Generate code for the small code model: the program and its symbols must
8806 be linked in the lower 2 \s-1GB\s0 of the address space.  Pointers are 64 bits.
8807 Programs can be statically or dynamically linked.  This is the default
8808 code model.
8809 .IP "\fB\-mcmodel=kernel\fR" 4
8810 .IX Item "-mcmodel=kernel"
8811 Generate code for the kernel code model.  The kernel runs in the
8812 negative 2 \s-1GB\s0 of the address space.
8813 This model has to be used for Linux kernel code.
8814 .IP "\fB\-mcmodel=medium\fR" 4
8815 .IX Item "-mcmodel=medium"
8816 Generate code for the medium model: The program is linked in the lower 2
8817 \&\s-1GB\s0 of the address space but symbols can be located anywhere in the
8818 address space.  Programs can be statically or dynamically linked, but
8819 building of shared libraries are not supported with the medium model.
8820 .IP "\fB\-mcmodel=large\fR" 4
8821 .IX Item "-mcmodel=large"
8822 Generate code for the large model: This model makes no assumptions
8823 about addresses and sizes of sections.  Currently \s-1GCC\s0 does not implement
8824 this model.
8825 .PP
8826 \fI\s-1IA\-64\s0 Options\fR
8827 .IX Subsection "IA-64 Options"
8828 .PP
8829 These are the \fB\-m\fR options defined for the Intel \s-1IA\-64\s0 architecture.
8830 .IP "\fB\-mbig\-endian\fR" 4
8831 .IX Item "-mbig-endian"
8832 Generate code for a big endian target.  This is the default for \s-1HP\-UX\s0.
8833 .IP "\fB\-mlittle\-endian\fR" 4
8834 .IX Item "-mlittle-endian"
8835 Generate code for a little endian target.  This is the default for \s-1AIX5\s0
8836 and GNU/Linux.
8837 .IP "\fB\-mgnu\-as\fR" 4
8838 .IX Item "-mgnu-as"
8839 .PD 0
8840 .IP "\fB\-mno\-gnu\-as\fR" 4
8841 .IX Item "-mno-gnu-as"
8842 .PD
8843 Generate (or don't) code for the \s-1GNU\s0 assembler.  This is the default.
8844 .IP "\fB\-mgnu\-ld\fR" 4
8845 .IX Item "-mgnu-ld"
8846 .PD 0
8847 .IP "\fB\-mno\-gnu\-ld\fR" 4
8848 .IX Item "-mno-gnu-ld"
8849 .PD
8850 Generate (or don't) code for the \s-1GNU\s0 linker.  This is the default.
8851 .IP "\fB\-mno\-pic\fR" 4
8852 .IX Item "-mno-pic"
8853 Generate code that does not use a global pointer register.  The result
8854 is not position independent code, and violates the \s-1IA\-64\s0 \s-1ABI\s0.
8855 .IP "\fB\-mvolatile\-asm\-stop\fR" 4
8856 .IX Item "-mvolatile-asm-stop"
8857 .PD 0
8858 .IP "\fB\-mno\-volatile\-asm\-stop\fR" 4
8859 .IX Item "-mno-volatile-asm-stop"
8860 .PD
8861 Generate (or don't) a stop bit immediately before and after volatile asm
8862 statements.
8863 .IP "\fB\-mregister\-names\fR" 4
8864 .IX Item "-mregister-names"
8865 .PD 0
8866 .IP "\fB\-mno\-register\-names\fR" 4
8867 .IX Item "-mno-register-names"
8868 .PD
8869 Generate (or don't) \fBin\fR, \fBloc\fR, and \fBout\fR register names for
8870 the stacked registers.  This may make assembler output more readable.
8871 .IP "\fB\-mno\-sdata\fR" 4
8872 .IX Item "-mno-sdata"
8873 .PD 0
8874 .IP "\fB\-msdata\fR" 4
8875 .IX Item "-msdata"
8876 .PD
8877 Disable (or enable) optimizations that use the small data section.  This may
8878 be useful for working around optimizer bugs.
8879 .IP "\fB\-mconstant\-gp\fR" 4
8880 .IX Item "-mconstant-gp"
8881 Generate code that uses a single constant global pointer value.  This is
8882 useful when compiling kernel code.
8883 .IP "\fB\-mauto\-pic\fR" 4
8884 .IX Item "-mauto-pic"
8885 Generate code that is self\-relocatable.  This implies \fB\-mconstant\-gp\fR.
8886 This is useful when compiling firmware code.
8887 .IP "\fB\-minline\-float\-divide\-min\-latency\fR" 4
8888 .IX Item "-minline-float-divide-min-latency"
8889 Generate code for inline divides of floating point values
8890 using the minimum latency algorithm.
8891 .IP "\fB\-minline\-float\-divide\-max\-throughput\fR" 4
8892 .IX Item "-minline-float-divide-max-throughput"
8893 Generate code for inline divides of floating point values
8894 using the maximum throughput algorithm.
8895 .IP "\fB\-minline\-int\-divide\-min\-latency\fR" 4
8896 .IX Item "-minline-int-divide-min-latency"
8897 Generate code for inline divides of integer values
8898 using the minimum latency algorithm.
8899 .IP "\fB\-minline\-int\-divide\-max\-throughput\fR" 4
8900 .IX Item "-minline-int-divide-max-throughput"
8901 Generate code for inline divides of integer values
8902 using the maximum throughput algorithm.
8903 .IP "\fB\-minline\-sqrt\-min\-latency\fR" 4
8904 .IX Item "-minline-sqrt-min-latency"
8905 Generate code for inline square roots
8906 using the minimum latency algorithm.
8907 .IP "\fB\-minline\-sqrt\-max\-throughput\fR" 4
8908 .IX Item "-minline-sqrt-max-throughput"
8909 Generate code for inline square roots
8910 using the maximum throughput algorithm.
8911 .IP "\fB\-mno\-dwarf2\-asm\fR" 4
8912 .IX Item "-mno-dwarf2-asm"
8913 .PD 0
8914 .IP "\fB\-mdwarf2\-asm\fR" 4
8915 .IX Item "-mdwarf2-asm"
8916 .PD
8917 Don't (or do) generate assembler code for the \s-1DWARF2\s0 line number debugging
8918 info.  This may be useful when not using the \s-1GNU\s0 assembler.
8919 .IP "\fB\-mearly\-stop\-bits\fR" 4
8920 .IX Item "-mearly-stop-bits"
8921 .PD 0
8922 .IP "\fB\-mno\-early\-stop\-bits\fR" 4
8923 .IX Item "-mno-early-stop-bits"
8924 .PD
8925 Allow stop bits to be placed earlier than immediately preceding the
8926 instruction that triggered the stop bit.  This can improve instruction
8927 scheduling, but does not always do so.
8928 .IP "\fB\-mfixed\-range=\fR\fIregister-range\fR" 4
8929 .IX Item "-mfixed-range=register-range"
8930 Generate code treating the given register range as fixed registers.
8931 A fixed register is one that the register allocator can not use.  This is
8932 useful when compiling kernel code.  A register range is specified as
8933 two registers separated by a dash.  Multiple register ranges can be
8934 specified separated by a comma.
8935 .IP "\fB\-mtls\-size=\fR\fItls-size\fR" 4
8936 .IX Item "-mtls-size=tls-size"
8937 Specify bit size of immediate \s-1TLS\s0 offsets.  Valid values are 14, 22, and
8938 64.
8939 .IP "\fB\-mtune=\fR\fIcpu-type\fR" 4
8940 .IX Item "-mtune=cpu-type"
8941 Tune the instruction scheduling for a particular \s-1CPU\s0, Valid values are
8942 itanium, itanium1, merced, itanium2, and mckinley.
8943 .IP "\fB\-mt\fR" 4
8944 .IX Item "-mt"
8945 .PD 0
8946 .IP "\fB\-pthread\fR" 4
8947 .IX Item "-pthread"
8948 .PD
8949 Add support for multithreading using the \s-1POSIX\s0 threads library.  This
8950 option sets flags for both the preprocessor and linker.  It does
8951 not affect the thread safety of object code produced by the compiler or
8952 that of libraries supplied with it.  These are HP-UX specific flags.
8953 .IP "\fB\-milp32\fR" 4
8954 .IX Item "-milp32"
8955 .PD 0
8956 .IP "\fB\-mlp64\fR" 4
8957 .IX Item "-mlp64"
8958 .PD
8959 Generate code for a 32\-bit or 64\-bit environment.
8960 The 32\-bit environment sets int, long and pointer to 32 bits.
8961 The 64\-bit environment sets int to 32 bits and long and pointer
8962 to 64 bits.  These are HP-UX specific flags.
8963 .PP
8964 \fIM32C Options\fR
8965 .IX Subsection "M32C Options"
8966 .IP "\fB\-mcpu=\fR\fIname\fR" 4
8967 .IX Item "-mcpu=name"
8968 Select the \s-1CPU\s0 for which code is generated.  \fIname\fR may be one of
8969 \&\fBr8c\fR for the R8C/Tiny series, \fBm16c\fR for the M16C (up to
8970 /60) series, \fBm32cm\fR for the M16C/80 series, or \fBm32c\fR for
8971 the M32C/80 series.
8972 .IP "\fB\-msim\fR" 4
8973 .IX Item "-msim"
8974 Specifies that the program will be run on the simulator.  This causes
8975 an alternate runtime library to be linked in which supports, for
8976 example, file I/O.  You must not use this option when generating
8977 programs that will run on real hardware; you must provide your own
8978 runtime library for whatever I/O functions are needed.
8979 .IP "\fB\-memregs=\fR\fInumber\fR" 4
8980 .IX Item "-memregs=number"
8981 Specifies the number of memory-based pseudo-registers \s-1GCC\s0 will use
8982 during code generation.  These pseudo-registers will be used like real
8983 registers, so there is a tradeoff between \s-1GCC\s0's ability to fit the
8984 code into available registers, and the performance penalty of using
8985 memory instead of registers.  Note that all modules in a program must
8986 be compiled with the same value for this option.  Because of that, you
8987 must not use this option with the default runtime libraries gcc
8988 builds.
8989 .PP
8990 \fIM32R/D Options\fR
8991 .IX Subsection "M32R/D Options"
8992 .PP
8993 These \fB\-m\fR options are defined for Renesas M32R/D architectures:
8994 .IP "\fB\-m32r2\fR" 4
8995 .IX Item "-m32r2"
8996 Generate code for the M32R/2.
8997 .IP "\fB\-m32rx\fR" 4
8998 .IX Item "-m32rx"
8999 Generate code for the M32R/X.
9000 .IP "\fB\-m32r\fR" 4
9001 .IX Item "-m32r"
9002 Generate code for the M32R.  This is the default.
9003 .IP "\fB\-mmodel=small\fR" 4
9004 .IX Item "-mmodel=small"
9005 Assume all objects live in the lower 16MB of memory (so that their addresses
9006 can be loaded with the \f(CW\*(C`ld24\*(C'\fR instruction), and assume all subroutines
9007 are reachable with the \f(CW\*(C`bl\*(C'\fR instruction.
9008 This is the default.
9009 .Sp
9010 The addressability of a particular object can be set with the
9011 \&\f(CW\*(C`model\*(C'\fR attribute.
9012 .IP "\fB\-mmodel=medium\fR" 4
9013 .IX Item "-mmodel=medium"
9014 Assume objects may be anywhere in the 32\-bit address space (the compiler
9015 will generate \f(CW\*(C`seth/add3\*(C'\fR instructions to load their addresses), and
9016 assume all subroutines are reachable with the \f(CW\*(C`bl\*(C'\fR instruction.
9017 .IP "\fB\-mmodel=large\fR" 4
9018 .IX Item "-mmodel=large"
9019 Assume objects may be anywhere in the 32\-bit address space (the compiler
9020 will generate \f(CW\*(C`seth/add3\*(C'\fR instructions to load their addresses), and
9021 assume subroutines may not be reachable with the \f(CW\*(C`bl\*(C'\fR instruction
9022 (the compiler will generate the much slower \f(CW\*(C`seth/add3/jl\*(C'\fR
9023 instruction sequence).
9024 .IP "\fB\-msdata=none\fR" 4
9025 .IX Item "-msdata=none"
9026 Disable use of the small data area.  Variables will be put into
9027 one of \fB.data\fR, \fBbss\fR, or \fB.rodata\fR (unless the
9028 \&\f(CW\*(C`section\*(C'\fR attribute has been specified).
9029 This is the default.
9030 .Sp
9031 The small data area consists of sections \fB.sdata\fR and \fB.sbss\fR.
9032 Objects may be explicitly put in the small data area with the
9033 \&\f(CW\*(C`section\*(C'\fR attribute using one of these sections.
9034 .IP "\fB\-msdata=sdata\fR" 4
9035 .IX Item "-msdata=sdata"
9036 Put small global and static data in the small data area, but do not
9037 generate special code to reference them.
9038 .IP "\fB\-msdata=use\fR" 4
9039 .IX Item "-msdata=use"
9040 Put small global and static data in the small data area, and generate
9041 special instructions to reference them.
9042 .IP "\fB\-G\fR \fInum\fR" 4
9043 .IX Item "-G num"
9044 Put global and static objects less than or equal to \fInum\fR bytes
9045 into the small data or bss sections instead of the normal data or bss
9046 sections.  The default value of \fInum\fR is 8.
9047 The \fB\-msdata\fR option must be set to one of \fBsdata\fR or \fBuse\fR
9048 for this option to have any effect.
9049 .Sp
9050 All modules should be compiled with the same \fB\-G\fR \fInum\fR value.
9051 Compiling with different values of \fInum\fR may or may not work; if it
9052 doesn't the linker will give an error message\-\-\-incorrect code will not be
9053 generated.
9054 .IP "\fB\-mdebug\fR" 4
9055 .IX Item "-mdebug"
9056 Makes the M32R specific code in the compiler display some statistics
9057 that might help in debugging programs.
9058 .IP "\fB\-malign\-loops\fR" 4
9059 .IX Item "-malign-loops"
9060 Align all loops to a 32\-byte boundary.
9061 .IP "\fB\-mno\-align\-loops\fR" 4
9062 .IX Item "-mno-align-loops"
9063 Do not enforce a 32\-byte alignment for loops.  This is the default.
9064 .IP "\fB\-missue\-rate=\fR\fInumber\fR" 4
9065 .IX Item "-missue-rate=number"
9066 Issue \fInumber\fR instructions per cycle.  \fInumber\fR can only be 1
9067 or 2.
9068 .IP "\fB\-mbranch\-cost=\fR\fInumber\fR" 4
9069 .IX Item "-mbranch-cost=number"
9070 \&\fInumber\fR can only be 1 or 2.  If it is 1 then branches will be
9071 preferred over conditional code, if it is 2, then the opposite will
9072 apply.
9073 .IP "\fB\-mflush\-trap=\fR\fInumber\fR" 4
9074 .IX Item "-mflush-trap=number"
9075 Specifies the trap number to use to flush the cache.  The default is
9076 12.  Valid numbers are between 0 and 15 inclusive.
9077 .IP "\fB\-mno\-flush\-trap\fR" 4
9078 .IX Item "-mno-flush-trap"
9079 Specifies that the cache cannot be flushed by using a trap.
9080 .IP "\fB\-mflush\-func=\fR\fIname\fR" 4
9081 .IX Item "-mflush-func=name"
9082 Specifies the name of the operating system function to call to flush
9083 the cache.  The default is \fI_flush_cache\fR, but a function call
9084 will only be used if a trap is not available.
9085 .IP "\fB\-mno\-flush\-func\fR" 4
9086 .IX Item "-mno-flush-func"
9087 Indicates that there is no \s-1OS\s0 function for flushing the cache.
9088 .PP
9089 \fIM680x0 Options\fR
9090 .IX Subsection "M680x0 Options"
9091 .PP
9092 These are the \fB\-m\fR options defined for the 68000 series.  The default
9093 values for these options depends on which style of 68000 was selected when
9094 the compiler was configured; the defaults for the most common choices are
9095 given below.
9096 .IP "\fB\-m68000\fR" 4
9097 .IX Item "-m68000"
9098 .PD 0
9099 .IP "\fB\-mc68000\fR" 4
9100 .IX Item "-mc68000"
9101 .PD
9102 Generate output for a 68000.  This is the default
9103 when the compiler is configured for 68000\-based systems.
9104 .Sp
9105 Use this option for microcontrollers with a 68000 or \s-1EC000\s0 core,
9106 including the 68008, 68302, 68306, 68307, 68322, 68328 and 68356.
9107 .IP "\fB\-m68020\fR" 4
9108 .IX Item "-m68020"
9109 .PD 0
9110 .IP "\fB\-mc68020\fR" 4
9111 .IX Item "-mc68020"
9112 .PD
9113 Generate output for a 68020.  This is the default
9114 when the compiler is configured for 68020\-based systems.
9115 .IP "\fB\-m68881\fR" 4
9116 .IX Item "-m68881"
9117 Generate output containing 68881 instructions for floating point.
9118 This is the default for most 68020 systems unless \fB\-\-nfp\fR was
9119 specified when the compiler was configured.
9120 .IP "\fB\-m68030\fR" 4
9121 .IX Item "-m68030"
9122 Generate output for a 68030.  This is the default when the compiler is
9123 configured for 68030\-based systems.
9124 .IP "\fB\-m68040\fR" 4
9125 .IX Item "-m68040"
9126 Generate output for a 68040.  This is the default when the compiler is
9127 configured for 68040\-based systems.
9128 .Sp
9129 This option inhibits the use of 68881/68882 instructions that have to be
9130 emulated by software on the 68040.  Use this option if your 68040 does not
9131 have code to emulate those instructions.
9132 .IP "\fB\-m68060\fR" 4
9133 .IX Item "-m68060"
9134 Generate output for a 68060.  This is the default when the compiler is
9135 configured for 68060\-based systems.
9136 .Sp
9137 This option inhibits the use of 68020 and 68881/68882 instructions that
9138 have to be emulated by software on the 68060.  Use this option if your 68060
9139 does not have code to emulate those instructions.
9140 .IP "\fB\-mcpu32\fR" 4
9141 .IX Item "-mcpu32"
9142 Generate output for a \s-1CPU32\s0.  This is the default
9143 when the compiler is configured for CPU32\-based systems.
9144 .Sp
9145 Use this option for microcontrollers with a
9146 \&\s-1CPU32\s0 or \s-1CPU32+\s0 core, including the 68330, 68331, 68332, 68333, 68334,
9147 68336, 68340, 68341, 68349 and 68360.
9148 .IP "\fB\-m5200\fR" 4
9149 .IX Item "-m5200"
9150 Generate output for a 520X \*(L"coldfire\*(R" family cpu.  This is the default
9151 when the compiler is configured for 520X\-based systems.
9152 .Sp
9153 Use this option for microcontroller with a 5200 core, including
9154 the \s-1MCF5202\s0, \s-1MCF5203\s0, \s-1MCF5204\s0 and \s-1MCF5202\s0.
9155 .IP "\fB\-m68020\-40\fR" 4
9156 .IX Item "-m68020-40"
9157 Generate output for a 68040, without using any of the new instructions.
9158 This results in code which can run relatively efficiently on either a
9159 68020/68881 or a 68030 or a 68040.  The generated code does use the
9160 68881 instructions that are emulated on the 68040.
9161 .IP "\fB\-m68020\-60\fR" 4
9162 .IX Item "-m68020-60"
9163 Generate output for a 68060, without using any of the new instructions.
9164 This results in code which can run relatively efficiently on either a
9165 68020/68881 or a 68030 or a 68040.  The generated code does use the
9166 68881 instructions that are emulated on the 68060.
9167 .IP "\fB\-msoft\-float\fR" 4
9168 .IX Item "-msoft-float"
9169 Generate output containing library calls for floating point.
9170 \&\fBWarning:\fR the requisite libraries are not available for all m68k
9171 targets.  Normally the facilities of the machine's usual C compiler are
9172 used, but this can't be done directly in cross\-compilation.  You must
9173 make your own arrangements to provide suitable library functions for
9174 cross\-compilation.  The embedded targets \fBm68k\-*\-aout\fR and
9175 \&\fBm68k\-*\-coff\fR do provide software floating point support.
9176 .IP "\fB\-mshort\fR" 4
9177 .IX Item "-mshort"
9178 Consider type \f(CW\*(C`int\*(C'\fR to be 16 bits wide, like \f(CW\*(C`short int\*(C'\fR.
9179 Additionally, parameters passed on the stack are also aligned to a
9180 16\-bit boundary even on targets whose \s-1API\s0 mandates promotion to 32\-bit.
9181 .IP "\fB\-mnobitfield\fR" 4
9182 .IX Item "-mnobitfield"
9183 Do not use the bit-field instructions.  The \fB\-m68000\fR, \fB\-mcpu32\fR
9184 and \fB\-m5200\fR options imply \fB\-mnobitfield\fR.
9185 .IP "\fB\-mbitfield\fR" 4
9186 .IX Item "-mbitfield"
9187 Do use the bit-field instructions.  The \fB\-m68020\fR option implies
9188 \&\fB\-mbitfield\fR.  This is the default if you use a configuration
9189 designed for a 68020.
9190 .IP "\fB\-mrtd\fR" 4
9191 .IX Item "-mrtd"
9192 Use a different function-calling convention, in which functions
9193 that take a fixed number of arguments return with the \f(CW\*(C`rtd\*(C'\fR
9194 instruction, which pops their arguments while returning.  This
9195 saves one instruction in the caller since there is no need to pop
9196 the arguments there.
9197 .Sp
9198 This calling convention is incompatible with the one normally
9199 used on Unix, so you cannot use it if you need to call libraries
9200 compiled with the Unix compiler.
9201 .Sp
9202 Also, you must provide function prototypes for all functions that
9203 take variable numbers of arguments (including \f(CW\*(C`printf\*(C'\fR);
9204 otherwise incorrect code will be generated for calls to those
9205 functions.
9206 .Sp
9207 In addition, seriously incorrect code will result if you call a
9208 function with too many arguments.  (Normally, extra arguments are
9209 harmlessly ignored.)
9210 .Sp
9211 The \f(CW\*(C`rtd\*(C'\fR instruction is supported by the 68010, 68020, 68030,
9212 68040, 68060 and \s-1CPU32\s0 processors, but not by the 68000 or 5200.
9213 .IP "\fB\-malign\-int\fR" 4
9214 .IX Item "-malign-int"
9215 .PD 0
9216 .IP "\fB\-mno\-align\-int\fR" 4
9217 .IX Item "-mno-align-int"
9218 .PD
9219 Control whether \s-1GCC\s0 aligns \f(CW\*(C`int\*(C'\fR, \f(CW\*(C`long\*(C'\fR, \f(CW\*(C`long long\*(C'\fR,
9220 \&\f(CW\*(C`float\*(C'\fR, \f(CW\*(C`double\*(C'\fR, and \f(CW\*(C`long double\*(C'\fR variables on a 32\-bit
9221 boundary (\fB\-malign\-int\fR) or a 16\-bit boundary (\fB\-mno\-align\-int\fR).
9222 Aligning variables on 32\-bit boundaries produces code that runs somewhat
9223 faster on processors with 32\-bit busses at the expense of more memory.
9224 .Sp
9225 \&\fBWarning:\fR if you use the \fB\-malign\-int\fR switch, \s-1GCC\s0 will
9226 align structures containing the above types  differently than
9227 most published application binary interface specifications for the m68k.
9228 .IP "\fB\-mpcrel\fR" 4
9229 .IX Item "-mpcrel"
9230 Use the pc-relative addressing mode of the 68000 directly, instead of
9231 using a global offset table.  At present, this option implies \fB\-fpic\fR,
9232 allowing at most a 16\-bit offset for pc-relative addressing.  \fB\-fPIC\fR is
9233 not presently supported with \fB\-mpcrel\fR, though this could be supported for
9234 68020 and higher processors.
9235 .IP "\fB\-mno\-strict\-align\fR" 4
9236 .IX Item "-mno-strict-align"
9237 .PD 0
9238 .IP "\fB\-mstrict\-align\fR" 4
9239 .IX Item "-mstrict-align"
9240 .PD
9241 Do not (do) assume that unaligned memory references will be handled by
9242 the system.
9243 .IP "\fB\-msep\-data\fR" 4
9244 .IX Item "-msep-data"
9245 Generate code that allows the data segment to be located in a different
9246 area of memory from the text segment.  This allows for execute in place in
9247 an environment without virtual memory management.  This option implies
9248 \&\fB\-fPIC\fR.
9249 .IP "\fB\-mno\-sep\-data\fR" 4
9250 .IX Item "-mno-sep-data"
9251 Generate code that assumes that the data segment follows the text segment.
9252 This is the default.
9253 .IP "\fB\-mid\-shared\-library\fR" 4
9254 .IX Item "-mid-shared-library"
9255 Generate code that supports shared libraries via the library \s-1ID\s0 method.
9256 This allows for execute in place and shared libraries in an environment
9257 without virtual memory management.  This option implies \fB\-fPIC\fR.
9258 .IP "\fB\-mno\-id\-shared\-library\fR" 4
9259 .IX Item "-mno-id-shared-library"
9260 Generate code that doesn't assume \s-1ID\s0 based shared libraries are being used.
9261 This is the default.
9262 .IP "\fB\-mshared\-library\-id=n\fR" 4
9263 .IX Item "-mshared-library-id=n"
9264 Specified the identification number of the \s-1ID\s0 based shared library being
9265 compiled.  Specifying a value of 0 will generate more compact code, specifying
9266 other values will force the allocation of that number to the current
9267 library but is no more space or time efficient than omitting this option.
9268 .PP
9269 \fIM68hc1x Options\fR
9270 .IX Subsection "M68hc1x Options"
9271 .PP
9272 These are the \fB\-m\fR options defined for the 68hc11 and 68hc12
9273 microcontrollers.  The default values for these options depends on
9274 which style of microcontroller was selected when the compiler was configured;
9275 the defaults for the most common choices are given below.
9276 .IP "\fB\-m6811\fR" 4
9277 .IX Item "-m6811"
9278 .PD 0
9279 .IP "\fB\-m68hc11\fR" 4
9280 .IX Item "-m68hc11"
9281 .PD
9282 Generate output for a 68HC11.  This is the default
9283 when the compiler is configured for 68HC11\-based systems.
9284 .IP "\fB\-m6812\fR" 4
9285 .IX Item "-m6812"
9286 .PD 0
9287 .IP "\fB\-m68hc12\fR" 4
9288 .IX Item "-m68hc12"
9289 .PD
9290 Generate output for a 68HC12.  This is the default
9291 when the compiler is configured for 68HC12\-based systems.
9292 .IP "\fB\-m68S12\fR" 4
9293 .IX Item "-m68S12"
9294 .PD 0
9295 .IP "\fB\-m68hcs12\fR" 4
9296 .IX Item "-m68hcs12"
9297 .PD
9298 Generate output for a 68HCS12.
9299 .IP "\fB\-mauto\-incdec\fR" 4
9300 .IX Item "-mauto-incdec"
9301 Enable the use of 68HC12 pre and post auto-increment and auto-decrement
9302 addressing modes.
9303 .IP "\fB\-minmax\fR" 4
9304 .IX Item "-minmax"
9305 .PD 0
9306 .IP "\fB\-nominmax\fR" 4
9307 .IX Item "-nominmax"
9308 .PD
9309 Enable the use of 68HC12 min and max instructions.
9310 .IP "\fB\-mlong\-calls\fR" 4
9311 .IX Item "-mlong-calls"
9312 .PD 0
9313 .IP "\fB\-mno\-long\-calls\fR" 4
9314 .IX Item "-mno-long-calls"
9315 .PD
9316 Treat all calls as being far away (near).  If calls are assumed to be
9317 far away, the compiler will use the \f(CW\*(C`call\*(C'\fR instruction to
9318 call a function and the \f(CW\*(C`rtc\*(C'\fR instruction for returning.
9319 .IP "\fB\-mshort\fR" 4
9320 .IX Item "-mshort"
9321 Consider type \f(CW\*(C`int\*(C'\fR to be 16 bits wide, like \f(CW\*(C`short int\*(C'\fR.
9322 .IP "\fB\-msoft\-reg\-count=\fR\fIcount\fR" 4
9323 .IX Item "-msoft-reg-count=count"
9324 Specify the number of pseudo-soft registers which are used for the
9325 code generation.  The maximum number is 32.  Using more pseudo-soft
9326 register may or may not result in better code depending on the program.
9327 The default is 4 for 68HC11 and 2 for 68HC12.
9328 .PP
9329 \fIMCore Options\fR
9330 .IX Subsection "MCore Options"
9331 .PP
9332 These are the \fB\-m\fR options defined for the Motorola M*Core
9333 processors.
9334 .IP "\fB\-mhardlit\fR" 4
9335 .IX Item "-mhardlit"
9336 .PD 0
9337 .IP "\fB\-mno\-hardlit\fR" 4
9338 .IX Item "-mno-hardlit"
9339 .PD
9340 Inline constants into the code stream if it can be done in two
9341 instructions or less.
9342 .IP "\fB\-mdiv\fR" 4
9343 .IX Item "-mdiv"
9344 .PD 0
9345 .IP "\fB\-mno\-div\fR" 4
9346 .IX Item "-mno-div"
9347 .PD
9348 Use the divide instruction.  (Enabled by default).
9349 .IP "\fB\-mrelax\-immediate\fR" 4
9350 .IX Item "-mrelax-immediate"
9351 .PD 0
9352 .IP "\fB\-mno\-relax\-immediate\fR" 4
9353 .IX Item "-mno-relax-immediate"
9354 .PD
9355 Allow arbitrary sized immediates in bit operations.
9356 .IP "\fB\-mwide\-bitfields\fR" 4
9357 .IX Item "-mwide-bitfields"
9358 .PD 0
9359 .IP "\fB\-mno\-wide\-bitfields\fR" 4
9360 .IX Item "-mno-wide-bitfields"
9361 .PD
9362 Always treat bit-fields as int\-sized.
9363 .IP "\fB\-m4byte\-functions\fR" 4
9364 .IX Item "-m4byte-functions"
9365 .PD 0
9366 .IP "\fB\-mno\-4byte\-functions\fR" 4
9367 .IX Item "-mno-4byte-functions"
9368 .PD
9369 Force all functions to be aligned to a four byte boundary.
9370 .IP "\fB\-mcallgraph\-data\fR" 4
9371 .IX Item "-mcallgraph-data"
9372 .PD 0
9373 .IP "\fB\-mno\-callgraph\-data\fR" 4
9374 .IX Item "-mno-callgraph-data"
9375 .PD
9376 Emit callgraph information.
9377 .IP "\fB\-mslow\-bytes\fR" 4
9378 .IX Item "-mslow-bytes"
9379 .PD 0
9380 .IP "\fB\-mno\-slow\-bytes\fR" 4
9381 .IX Item "-mno-slow-bytes"
9382 .PD
9383 Prefer word access when reading byte quantities.
9384 .IP "\fB\-mlittle\-endian\fR" 4
9385 .IX Item "-mlittle-endian"
9386 .PD 0
9387 .IP "\fB\-mbig\-endian\fR" 4
9388 .IX Item "-mbig-endian"
9389 .PD
9390 Generate code for a little endian target.
9391 .IP "\fB\-m210\fR" 4
9392 .IX Item "-m210"
9393 .PD 0
9394 .IP "\fB\-m340\fR" 4
9395 .IX Item "-m340"
9396 .PD
9397 Generate code for the 210 processor.
9398 .PP
9399 \fI\s-1MIPS\s0 Options\fR
9400 .IX Subsection "MIPS Options"
9401 .IP "\fB\-EB\fR" 4
9402 .IX Item "-EB"
9403 Generate big-endian code.
9404 .IP "\fB\-EL\fR" 4
9405 .IX Item "-EL"
9406 Generate little-endian code.  This is the default for \fBmips*el\-*\-*\fR
9407 configurations.
9408 .IP "\fB\-march=\fR\fIarch\fR" 4
9409 .IX Item "-march=arch"
9410 Generate code that will run on \fIarch\fR, which can be the name of a
9411 generic \s-1MIPS\s0 \s-1ISA\s0, or the name of a particular processor.
9412 The \s-1ISA\s0 names are:
9413 \&\fBmips1\fR, \fBmips2\fR, \fBmips3\fR, \fBmips4\fR,
9414 \&\fBmips32\fR, \fBmips32r2\fR, and \fBmips64\fR.
9415 The processor names are:
9416 \&\fB4kc\fR, \fB4km\fR, \fB4kp\fR,
9417 \&\fB5kc\fR, \fB5kf\fR,
9418 \&\fB20kc\fR,
9419 \&\fB24k\fR, \fB24kc\fR, \fB24kf\fR, \fB24kx\fR,
9420 \&\fBm4k\fR,
9421 \&\fBorion\fR,
9422 \&\fBr2000\fR, \fBr3000\fR, \fBr3900\fR, \fBr4000\fR, \fBr4400\fR,
9423 \&\fBr4600\fR, \fBr4650\fR, \fBr6000\fR, \fBr8000\fR,
9424 \&\fBrm7000\fR, \fBrm9000\fR,
9425 \&\fBsb1\fR,
9426 \&\fBsr71000\fR,
9427 \&\fBvr4100\fR, \fBvr4111\fR, \fBvr4120\fR, \fBvr4130\fR, \fBvr4300\fR,
9428 \&\fBvr5000\fR, \fBvr5400\fR and \fBvr5500\fR.
9429 The special value \fBfrom-abi\fR selects the
9430 most compatible architecture for the selected \s-1ABI\s0 (that is,
9431 \&\fBmips1\fR for 32\-bit ABIs and \fBmips3\fR for 64\-bit ABIs).
9432 .Sp
9433 In processor names, a final \fB000\fR can be abbreviated as \fBk\fR
9434 (for example, \fB\-march=r2k\fR).  Prefixes are optional, and
9435 \&\fBvr\fR may be written \fBr\fR.
9436 .Sp
9437 \&\s-1GCC\s0 defines two macros based on the value of this option.  The first
9438 is \fB_MIPS_ARCH\fR, which gives the name of target architecture, as
9439 a string.  The second has the form \fB_MIPS_ARCH_\fR\fIfoo\fR,
9440 where \fIfoo\fR is the capitalized value of \fB_MIPS_ARCH\fR.
9441 For example, \fB\-march=r2000\fR will set \fB_MIPS_ARCH\fR
9442 to \fB\*(L"r2000\*(R"\fR and define the macro \fB_MIPS_ARCH_R2000\fR.
9443 .Sp
9444 Note that the \fB_MIPS_ARCH\fR macro uses the processor names given
9445 above.  In other words, it will have the full prefix and will not
9446 abbreviate \fB000\fR as \fBk\fR.  In the case of \fBfrom-abi\fR,
9447 the macro names the resolved architecture (either \fB\*(L"mips1\*(R"\fR or
9448 \&\fB\*(L"mips3\*(R"\fR).  It names the default architecture when no
9449 \&\fB\-march\fR option is given.
9450 .IP "\fB\-mtune=\fR\fIarch\fR" 4
9451 .IX Item "-mtune=arch"
9452 Optimize for \fIarch\fR.  Among other things, this option controls
9453 the way instructions are scheduled, and the perceived cost of arithmetic
9454 operations.  The list of \fIarch\fR values is the same as for
9455 \&\fB\-march\fR.
9456 .Sp
9457 When this option is not used, \s-1GCC\s0 will optimize for the processor
9458 specified by \fB\-march\fR.  By using \fB\-march\fR and
9459 \&\fB\-mtune\fR together, it is possible to generate code that will
9460 run on a family of processors, but optimize the code for one
9461 particular member of that family.
9462 .Sp
9463 \&\fB\-mtune\fR defines the macros \fB_MIPS_TUNE\fR and
9464 \&\fB_MIPS_TUNE_\fR\fIfoo\fR, which work in the same way as the
9465 \&\fB\-march\fR ones described above.
9466 .IP "\fB\-mips1\fR" 4
9467 .IX Item "-mips1"
9468 Equivalent to \fB\-march=mips1\fR.
9469 .IP "\fB\-mips2\fR" 4
9470 .IX Item "-mips2"
9471 Equivalent to \fB\-march=mips2\fR.
9472 .IP "\fB\-mips3\fR" 4
9473 .IX Item "-mips3"
9474 Equivalent to \fB\-march=mips3\fR.
9475 .IP "\fB\-mips4\fR" 4
9476 .IX Item "-mips4"
9477 Equivalent to \fB\-march=mips4\fR.
9478 .IP "\fB\-mips32\fR" 4
9479 .IX Item "-mips32"
9480 Equivalent to \fB\-march=mips32\fR.
9481 .IP "\fB\-mips32r2\fR" 4
9482 .IX Item "-mips32r2"
9483 Equivalent to \fB\-march=mips32r2\fR.
9484 .IP "\fB\-mips64\fR" 4
9485 .IX Item "-mips64"
9486 Equivalent to \fB\-march=mips64\fR.
9487 .IP "\fB\-mips16\fR" 4
9488 .IX Item "-mips16"
9489 .PD 0
9490 .IP "\fB\-mno\-mips16\fR" 4
9491 .IX Item "-mno-mips16"
9492 .PD
9493 Generate (do not generate) \s-1MIPS16\s0 code.  If \s-1GCC\s0 is targetting a
9494 \&\s-1MIPS32\s0 or \s-1MIPS64\s0 architecture, it will make use of the MIPS16e \s-1ASE\s0.
9495 .IP "\fB\-mabi=32\fR" 4
9496 .IX Item "-mabi=32"
9497 .PD 0
9498 .IP "\fB\-mabi=o64\fR" 4
9499 .IX Item "-mabi=o64"
9500 .IP "\fB\-mabi=n32\fR" 4
9501 .IX Item "-mabi=n32"
9502 .IP "\fB\-mabi=64\fR" 4
9503 .IX Item "-mabi=64"
9504 .IP "\fB\-mabi=eabi\fR" 4
9505 .IX Item "-mabi=eabi"
9506 .PD
9507 Generate code for the given \s-1ABI\s0.
9508 .Sp
9509 Note that the \s-1EABI\s0 has a 32\-bit and a 64\-bit variant.  \s-1GCC\s0 normally
9510 generates 64\-bit code when you select a 64\-bit architecture, but you
9511 can use \fB\-mgp32\fR to get 32\-bit code instead.
9512 .Sp
9513 For information about the O64 \s-1ABI\s0, see
9514 <\fBhttp://gcc.gnu.org/projects/mipso64\-abi.html\fR>.
9515 .IP "\fB\-mabicalls\fR" 4
9516 .IX Item "-mabicalls"
9517 .PD 0
9518 .IP "\fB\-mno\-abicalls\fR" 4
9519 .IX Item "-mno-abicalls"
9520 .PD
9521 Generate (do not generate) SVR4\-style position-independent code.
9522 \&\fB\-mabicalls\fR is the default for SVR4\-based systems.
9523 .IP "\fB\-mxgot\fR" 4
9524 .IX Item "-mxgot"
9525 .PD 0
9526 .IP "\fB\-mno\-xgot\fR" 4
9527 .IX Item "-mno-xgot"
9528 .PD
9529 Lift (do not lift) the usual restrictions on the size of the global
9530 offset table.
9531 .Sp
9532 \&\s-1GCC\s0 normally uses a single instruction to load values from the \s-1GOT\s0.
9533 While this is relatively efficient, it will only work if the \s-1GOT\s0
9534 is smaller than about 64k.  Anything larger will cause the linker
9535 to report an error such as:
9536 .Sp
9537 .Vb 1
9538 \&        relocation truncated to fit: R_MIPS_GOT16 foobar
9539 .Ve
9540 .Sp
9541 If this happens, you should recompile your code with \fB\-mxgot\fR.
9542 It should then work with very large GOTs, although it will also be
9543 less efficient, since it will take three instructions to fetch the
9544 value of a global symbol.
9545 .Sp
9546 Note that some linkers can create multiple GOTs.  If you have such a
9547 linker, you should only need to use \fB\-mxgot\fR when a single object
9548 file accesses more than 64k's worth of \s-1GOT\s0 entries.  Very few do.
9549 .Sp
9550 These options have no effect unless \s-1GCC\s0 is generating position
9551 independent code.
9552 .IP "\fB\-mgp32\fR" 4
9553 .IX Item "-mgp32"
9554 Assume that general-purpose registers are 32 bits wide.
9555 .IP "\fB\-mgp64\fR" 4
9556 .IX Item "-mgp64"
9557 Assume that general-purpose registers are 64 bits wide.
9558 .IP "\fB\-mfp32\fR" 4
9559 .IX Item "-mfp32"
9560 Assume that floating-point registers are 32 bits wide.
9561 .IP "\fB\-mfp64\fR" 4
9562 .IX Item "-mfp64"
9563 Assume that floating-point registers are 64 bits wide.
9564 .IP "\fB\-mhard\-float\fR" 4
9565 .IX Item "-mhard-float"
9566 Use floating-point coprocessor instructions.
9567 .IP "\fB\-msoft\-float\fR" 4
9568 .IX Item "-msoft-float"
9569 Do not use floating-point coprocessor instructions.  Implement
9570 floating-point calculations using library calls instead.
9571 .IP "\fB\-msingle\-float\fR" 4
9572 .IX Item "-msingle-float"
9573 Assume that the floating-point coprocessor only supports single-precision
9574 operations.
9575 .IP "\fB\-mdouble\-float\fR" 4
9576 .IX Item "-mdouble-float"
9577 Assume that the floating-point coprocessor supports double-precision
9578 operations.  This is the default.
9579 .IP "\fB\-mdsp\fR" 4
9580 .IX Item "-mdsp"
9581 .PD 0
9582 .IP "\fB\-mno\-dsp\fR" 4
9583 .IX Item "-mno-dsp"
9584 .PD
9585 Use (do not use) the \s-1MIPS\s0 \s-1DSP\s0 \s-1ASE\s0.  
9586 .IP "\fB\-mpaired\-single\fR" 4
9587 .IX Item "-mpaired-single"
9588 .PD 0
9589 .IP "\fB\-mno\-paired\-single\fR" 4
9590 .IX Item "-mno-paired-single"
9591 .PD
9592 Use (do not use) paired-single floating-point instructions.
9593   This option can only be used
9594 when generating 64\-bit code and requires hardware floating-point
9595 support to be enabled.
9596 .IP "\fB\-mips3d\fR" 4
9597 .IX Item "-mips3d"
9598 .PD 0
9599 .IP "\fB\-mno\-mips3d\fR" 4
9600 .IX Item "-mno-mips3d"
9601 .PD
9602 Use (do not use) the \s-1MIPS\-3D\s0 \s-1ASE\s0.  
9603 The option \fB\-mips3d\fR implies \fB\-mpaired\-single\fR.
9604 .IP "\fB\-mlong64\fR" 4
9605 .IX Item "-mlong64"
9606 Force \f(CW\*(C`long\*(C'\fR types to be 64 bits wide.  See \fB\-mlong32\fR for
9607 an explanation of the default and the way that the pointer size is
9608 determined.
9609 .IP "\fB\-mlong32\fR" 4
9610 .IX Item "-mlong32"
9611 Force \f(CW\*(C`long\*(C'\fR, \f(CW\*(C`int\*(C'\fR, and pointer types to be 32 bits wide.
9612 .Sp
9613 The default size of \f(CW\*(C`int\*(C'\fRs, \f(CW\*(C`long\*(C'\fRs and pointers depends on
9614 the \s-1ABI\s0.  All the supported ABIs use 32\-bit \f(CW\*(C`int\*(C'\fRs.  The n64 \s-1ABI\s0
9615 uses 64\-bit \f(CW\*(C`long\*(C'\fRs, as does the 64\-bit \s-1EABI\s0; the others use
9616 32\-bit \f(CW\*(C`long\*(C'\fRs.  Pointers are the same size as \f(CW\*(C`long\*(C'\fRs,
9617 or the same size as integer registers, whichever is smaller.
9618 .IP "\fB\-msym32\fR" 4
9619 .IX Item "-msym32"
9620 .PD 0
9621 .IP "\fB\-mno\-sym32\fR" 4
9622 .IX Item "-mno-sym32"
9623 .PD
9624 Assume (do not assume) that all symbols have 32\-bit values, regardless
9625 of the selected \s-1ABI\s0.  This option is useful in combination with
9626 \&\fB\-mabi=64\fR and \fB\-mno\-abicalls\fR because it allows \s-1GCC\s0
9627 to generate shorter and faster references to symbolic addresses.
9628 .IP "\fB\-G\fR \fInum\fR" 4
9629 .IX Item "-G num"
9630 Put global and static items less than or equal to \fInum\fR bytes into
9631 the small data or bss section instead of the normal data or bss section.
9632 This allows the data to be accessed using a single instruction.
9633 .Sp
9634 All modules should be compiled with the same \fB\-G\fR \fInum\fR
9635 value.
9636 .IP "\fB\-membedded\-data\fR" 4
9637 .IX Item "-membedded-data"
9638 .PD 0
9639 .IP "\fB\-mno\-embedded\-data\fR" 4
9640 .IX Item "-mno-embedded-data"
9641 .PD
9642 Allocate variables to the read-only data section first if possible, then
9643 next in the small data section if possible, otherwise in data.  This gives
9644 slightly slower code than the default, but reduces the amount of \s-1RAM\s0 required
9645 when executing, and thus may be preferred for some embedded systems.
9646 .IP "\fB\-muninit\-const\-in\-rodata\fR" 4
9647 .IX Item "-muninit-const-in-rodata"
9648 .PD 0
9649 .IP "\fB\-mno\-uninit\-const\-in\-rodata\fR" 4
9650 .IX Item "-mno-uninit-const-in-rodata"
9651 .PD
9652 Put uninitialized \f(CW\*(C`const\*(C'\fR variables in the read-only data section.
9653 This option is only meaningful in conjunction with \fB\-membedded\-data\fR.
9654 .IP "\fB\-msplit\-addresses\fR" 4
9655 .IX Item "-msplit-addresses"
9656 .PD 0
9657 .IP "\fB\-mno\-split\-addresses\fR" 4
9658 .IX Item "-mno-split-addresses"
9659 .PD
9660 Enable (disable) use of the \f(CW\*(C`%hi()\*(C'\fR and \f(CW\*(C`%lo()\*(C'\fR assembler
9661 relocation operators.  This option has been superseded by
9662 \&\fB\-mexplicit\-relocs\fR but is retained for backwards compatibility.
9663 .IP "\fB\-mexplicit\-relocs\fR" 4
9664 .IX Item "-mexplicit-relocs"
9665 .PD 0
9666 .IP "\fB\-mno\-explicit\-relocs\fR" 4
9667 .IX Item "-mno-explicit-relocs"
9668 .PD
9669 Use (do not use) assembler relocation operators when dealing with symbolic
9670 addresses.  The alternative, selected by \fB\-mno\-explicit\-relocs\fR,
9671 is to use assembler macros instead.
9672 .Sp
9673 \&\fB\-mexplicit\-relocs\fR is the default if \s-1GCC\s0 was configured
9674 to use an assembler that supports relocation operators.
9675 .IP "\fB\-mcheck\-zero\-division\fR" 4
9676 .IX Item "-mcheck-zero-division"
9677 .PD 0
9678 .IP "\fB\-mno\-check\-zero\-division\fR" 4
9679 .IX Item "-mno-check-zero-division"
9680 .PD
9681 Trap (do not trap) on integer division by zero.  The default is
9682 \&\fB\-mcheck\-zero\-division\fR.
9683 .IP "\fB\-mdivide\-traps\fR" 4
9684 .IX Item "-mdivide-traps"
9685 .PD 0
9686 .IP "\fB\-mdivide\-breaks\fR" 4
9687 .IX Item "-mdivide-breaks"
9688 .PD
9689 \&\s-1MIPS\s0 systems check for division by zero by generating either a
9690 conditional trap or a break instruction.  Using traps results in
9691 smaller code, but is only supported on \s-1MIPS\s0 \s-1II\s0 and later.  Also, some
9692 versions of the Linux kernel have a bug that prevents trap from
9693 generating the proper signal (\f(CW\*(C`SIGFPE\*(C'\fR).  Use \fB\-mdivide\-traps\fR to
9694 allow conditional traps on architectures that support them and
9695 \&\fB\-mdivide\-breaks\fR to force the use of breaks.
9696 .Sp
9697 The default is usually \fB\-mdivide\-traps\fR, but this can be
9698 overridden at configure time using \fB\-\-with\-divide=breaks\fR.
9699 Divide-by-zero checks can be completely disabled using
9700 \&\fB\-mno\-check\-zero\-division\fR.
9701 .IP "\fB\-mmemcpy\fR" 4
9702 .IX Item "-mmemcpy"
9703 .PD 0
9704 .IP "\fB\-mno\-memcpy\fR" 4
9705 .IX Item "-mno-memcpy"
9706 .PD
9707 Force (do not force) the use of \f(CW\*(C`memcpy()\*(C'\fR for non-trivial block
9708 moves.  The default is \fB\-mno\-memcpy\fR, which allows \s-1GCC\s0 to inline
9709 most constant-sized copies.
9710 .IP "\fB\-mlong\-calls\fR" 4
9711 .IX Item "-mlong-calls"
9712 .PD 0
9713 .IP "\fB\-mno\-long\-calls\fR" 4
9714 .IX Item "-mno-long-calls"
9715 .PD
9716 Disable (do not disable) use of the \f(CW\*(C`jal\*(C'\fR instruction.  Calling
9717 functions using \f(CW\*(C`jal\*(C'\fR is more efficient but requires the caller
9718 and callee to be in the same 256 megabyte segment.
9719 .Sp
9720 This option has no effect on abicalls code.  The default is
9721 \&\fB\-mno\-long\-calls\fR.
9722 .IP "\fB\-mmad\fR" 4
9723 .IX Item "-mmad"
9724 .PD 0
9725 .IP "\fB\-mno\-mad\fR" 4
9726 .IX Item "-mno-mad"
9727 .PD
9728 Enable (disable) use of the \f(CW\*(C`mad\*(C'\fR, \f(CW\*(C`madu\*(C'\fR and \f(CW\*(C`mul\*(C'\fR
9729 instructions, as provided by the R4650 \s-1ISA\s0.
9730 .IP "\fB\-mfused\-madd\fR" 4
9731 .IX Item "-mfused-madd"
9732 .PD 0
9733 .IP "\fB\-mno\-fused\-madd\fR" 4
9734 .IX Item "-mno-fused-madd"
9735 .PD
9736 Enable (disable) use of the floating point multiply-accumulate
9737 instructions, when they are available.  The default is
9738 \&\fB\-mfused\-madd\fR.
9739 .Sp
9740 When multiply-accumulate instructions are used, the intermediate
9741 product is calculated to infinite precision and is not subject to
9742 the \s-1FCSR\s0 Flush to Zero bit.  This may be undesirable in some
9743 circumstances.
9744 .IP "\fB\-nocpp\fR" 4
9745 .IX Item "-nocpp"
9746 Tell the \s-1MIPS\s0 assembler to not run its preprocessor over user
9747 assembler files (with a \fB.s\fR suffix) when assembling them.
9748 .IP "\fB\-mfix\-r4000\fR" 4
9749 .IX Item "-mfix-r4000"
9750 .PD 0
9751 .IP "\fB\-mno\-fix\-r4000\fR" 4
9752 .IX Item "-mno-fix-r4000"
9753 .PD
9754 Work around certain R4000 \s-1CPU\s0 errata:
9755 .RS 4
9756 .IP "\-" 4
9757 A double-word or a variable shift may give an incorrect result if executed
9758 immediately after starting an integer division.
9759 .IP "\-" 4
9760 A double-word or a variable shift may give an incorrect result if executed
9761 while an integer multiplication is in progress.
9762 .IP "\-" 4
9763 An integer division may give an incorrect result if started in a delay slot
9764 of a taken branch or a jump.
9765 .RE
9766 .RS 4
9767 .RE
9768 .IP "\fB\-mfix\-r4400\fR" 4
9769 .IX Item "-mfix-r4400"
9770 .PD 0
9771 .IP "\fB\-mno\-fix\-r4400\fR" 4
9772 .IX Item "-mno-fix-r4400"
9773 .PD
9774 Work around certain R4400 \s-1CPU\s0 errata:
9775 .RS 4
9776 .IP "\-" 4
9777 A double-word or a variable shift may give an incorrect result if executed
9778 immediately after starting an integer division.
9779 .RE
9780 .RS 4
9781 .RE
9782 .IP "\fB\-mfix\-vr4120\fR" 4
9783 .IX Item "-mfix-vr4120"
9784 .PD 0
9785 .IP "\fB\-mno\-fix\-vr4120\fR" 4
9786 .IX Item "-mno-fix-vr4120"
9787 .PD
9788 Work around certain \s-1VR4120\s0 errata:
9789 .RS 4
9790 .IP "\-" 4
9791 \&\f(CW\*(C`dmultu\*(C'\fR does not always produce the correct result.
9792 .IP "\-" 4
9793 \&\f(CW\*(C`div\*(C'\fR and \f(CW\*(C`ddiv\*(C'\fR do not always produce the correct result if one
9794 of the operands is negative.
9795 .RE
9796 .RS 4
9797 .Sp
9798 The workarounds for the division errata rely on special functions in
9799 \&\fIlibgcc.a\fR.  At present, these functions are only provided by
9800 the \f(CW\*(C`mips64vr*\-elf\*(C'\fR configurations.
9801 .Sp
9802 Other \s-1VR4120\s0 errata require a nop to be inserted between certain pairs of
9803 instructions.  These errata are handled by the assembler, not by \s-1GCC\s0 itself.
9804 .RE
9805 .IP "\fB\-mfix\-vr4130\fR" 4
9806 .IX Item "-mfix-vr4130"
9807 Work around the \s-1VR4130\s0 \f(CW\*(C`mflo\*(C'\fR/\f(CW\*(C`mfhi\*(C'\fR errata.  The
9808 workarounds are implemented by the assembler rather than by \s-1GCC\s0,
9809 although \s-1GCC\s0 will avoid using \f(CW\*(C`mflo\*(C'\fR and \f(CW\*(C`mfhi\*(C'\fR if the
9810 \&\s-1VR4130\s0 \f(CW\*(C`macc\*(C'\fR, \f(CW\*(C`macchi\*(C'\fR, \f(CW\*(C`dmacc\*(C'\fR and \f(CW\*(C`dmacchi\*(C'\fR
9811 instructions are available instead.
9812 .IP "\fB\-mfix\-sb1\fR" 4
9813 .IX Item "-mfix-sb1"
9814 .PD 0
9815 .IP "\fB\-mno\-fix\-sb1\fR" 4
9816 .IX Item "-mno-fix-sb1"
9817 .PD
9818 Work around certain \s-1SB\-1\s0 \s-1CPU\s0 core errata.
9819 (This flag currently works around the \s-1SB\-1\s0 revision 2
9820 \&\*(L"F1\*(R" and \*(L"F2\*(R" floating point errata.)
9821 .IP "\fB\-mflush\-func=\fR\fIfunc\fR" 4
9822 .IX Item "-mflush-func=func"
9823 .PD 0
9824 .IP "\fB\-mno\-flush\-func\fR" 4
9825 .IX Item "-mno-flush-func"
9826 .PD
9827 Specifies the function to call to flush the I and D caches, or to not
9828 call any such function.  If called, the function must take the same
9829 arguments as the common \f(CW\*(C`_flush_func()\*(C'\fR, that is, the address of the
9830 memory range for which the cache is being flushed, the size of the
9831 memory range, and the number 3 (to flush both caches).  The default
9832 depends on the target \s-1GCC\s0 was configured for, but commonly is either
9833 \&\fB_flush_func\fR or \fB_\|_cpu_flush\fR.
9834 .IP "\fB\-mbranch\-likely\fR" 4
9835 .IX Item "-mbranch-likely"
9836 .PD 0
9837 .IP "\fB\-mno\-branch\-likely\fR" 4
9838 .IX Item "-mno-branch-likely"
9839 .PD
9840 Enable or disable use of Branch Likely instructions, regardless of the
9841 default for the selected architecture.  By default, Branch Likely
9842 instructions may be generated if they are supported by the selected
9843 architecture.  An exception is for the \s-1MIPS32\s0 and \s-1MIPS64\s0 architectures
9844 and processors which implement those architectures; for those, Branch
9845 Likely instructions will not be generated by default because the \s-1MIPS32\s0
9846 and \s-1MIPS64\s0 architectures specifically deprecate their use.
9847 .IP "\fB\-mfp\-exceptions\fR" 4
9848 .IX Item "-mfp-exceptions"
9849 .PD 0
9850 .IP "\fB\-mno\-fp\-exceptions\fR" 4
9851 .IX Item "-mno-fp-exceptions"
9852 .PD
9853 Specifies whether \s-1FP\s0 exceptions are enabled.  This affects how we schedule
9854 \&\s-1FP\s0 instructions for some processors.  The default is that \s-1FP\s0 exceptions are
9855 enabled.
9856 .Sp
9857 For instance, on the \s-1SB\-1\s0, if \s-1FP\s0 exceptions are disabled, and we are emitting
9858 64\-bit code, then we can use both \s-1FP\s0 pipes.  Otherwise, we can only use one
9859 \&\s-1FP\s0 pipe.
9860 .IP "\fB\-mvr4130\-align\fR" 4
9861 .IX Item "-mvr4130-align"
9862 .PD 0
9863 .IP "\fB\-mno\-vr4130\-align\fR" 4
9864 .IX Item "-mno-vr4130-align"
9865 .PD
9866 The \s-1VR4130\s0 pipeline is two-way superscalar, but can only issue two
9867 instructions together if the first one is 8\-byte aligned.  When this
9868 option is enabled, \s-1GCC\s0 will align pairs of instructions that it
9869 thinks should execute in parallel.
9870 .Sp
9871 This option only has an effect when optimizing for the \s-1VR4130\s0.
9872 It normally makes code faster, but at the expense of making it bigger.
9873 It is enabled by default at optimization level \fB\-O3\fR.
9874 .PP
9875 \fI\s-1MMIX\s0 Options\fR
9876 .IX Subsection "MMIX Options"
9877 .PP
9878 These options are defined for the \s-1MMIX:\s0
9879 .IP "\fB\-mlibfuncs\fR" 4
9880 .IX Item "-mlibfuncs"
9881 .PD 0
9882 .IP "\fB\-mno\-libfuncs\fR" 4
9883 .IX Item "-mno-libfuncs"
9884 .PD
9885 Specify that intrinsic library functions are being compiled, passing all
9886 values in registers, no matter the size.
9887 .IP "\fB\-mepsilon\fR" 4
9888 .IX Item "-mepsilon"
9889 .PD 0
9890 .IP "\fB\-mno\-epsilon\fR" 4
9891 .IX Item "-mno-epsilon"
9892 .PD
9893 Generate floating-point comparison instructions that compare with respect
9894 to the \f(CW\*(C`rE\*(C'\fR epsilon register.
9895 .IP "\fB\-mabi=mmixware\fR" 4
9896 .IX Item "-mabi=mmixware"
9897 .PD 0
9898 .IP "\fB\-mabi=gnu\fR" 4
9899 .IX Item "-mabi=gnu"
9900 .PD
9901 Generate code that passes function parameters and return values that (in
9902 the called function) are seen as registers \f(CW$0\fR and up, as opposed to
9903 the \s-1GNU\s0 \s-1ABI\s0 which uses global registers \f(CW$231\fR and up.
9904 .IP "\fB\-mzero\-extend\fR" 4
9905 .IX Item "-mzero-extend"
9906 .PD 0
9907 .IP "\fB\-mno\-zero\-extend\fR" 4
9908 .IX Item "-mno-zero-extend"
9909 .PD
9910 When reading data from memory in sizes shorter than 64 bits, use (do not
9911 use) zero-extending load instructions by default, rather than
9912 sign-extending ones.
9913 .IP "\fB\-mknuthdiv\fR" 4
9914 .IX Item "-mknuthdiv"
9915 .PD 0
9916 .IP "\fB\-mno\-knuthdiv\fR" 4
9917 .IX Item "-mno-knuthdiv"
9918 .PD
9919 Make the result of a division yielding a remainder have the same sign as
9920 the divisor.  With the default, \fB\-mno\-knuthdiv\fR, the sign of the
9921 remainder follows the sign of the dividend.  Both methods are
9922 arithmetically valid, the latter being almost exclusively used.
9923 .IP "\fB\-mtoplevel\-symbols\fR" 4
9924 .IX Item "-mtoplevel-symbols"
9925 .PD 0
9926 .IP "\fB\-mno\-toplevel\-symbols\fR" 4
9927 .IX Item "-mno-toplevel-symbols"
9928 .PD
9929 Prepend (do not prepend) a \fB:\fR to all global symbols, so the assembly
9930 code can be used with the \f(CW\*(C`PREFIX\*(C'\fR assembly directive.
9931 .IP "\fB\-melf\fR" 4
9932 .IX Item "-melf"
9933 Generate an executable in the \s-1ELF\s0 format, rather than the default
9934 \&\fBmmo\fR format used by the \fBmmix\fR simulator.
9935 .IP "\fB\-mbranch\-predict\fR" 4
9936 .IX Item "-mbranch-predict"
9937 .PD 0
9938 .IP "\fB\-mno\-branch\-predict\fR" 4
9939 .IX Item "-mno-branch-predict"
9940 .PD
9941 Use (do not use) the probable-branch instructions, when static branch
9942 prediction indicates a probable branch.
9943 .IP "\fB\-mbase\-addresses\fR" 4
9944 .IX Item "-mbase-addresses"
9945 .PD 0
9946 .IP "\fB\-mno\-base\-addresses\fR" 4
9947 .IX Item "-mno-base-addresses"
9948 .PD
9949 Generate (do not generate) code that uses \fIbase addresses\fR.  Using a
9950 base address automatically generates a request (handled by the assembler
9951 and the linker) for a constant to be set up in a global register.  The
9952 register is used for one or more base address requests within the range 0
9953 to 255 from the value held in the register.  The generally leads to short
9954 and fast code, but the number of different data items that can be
9955 addressed is limited.  This means that a program that uses lots of static
9956 data may require \fB\-mno\-base\-addresses\fR.
9957 .IP "\fB\-msingle\-exit\fR" 4
9958 .IX Item "-msingle-exit"
9959 .PD 0
9960 .IP "\fB\-mno\-single\-exit\fR" 4
9961 .IX Item "-mno-single-exit"
9962 .PD
9963 Force (do not force) generated code to have a single exit point in each
9964 function.
9965 .PP
9966 \fI\s-1MN10300\s0 Options\fR
9967 .IX Subsection "MN10300 Options"
9968 .PP
9969 These \fB\-m\fR options are defined for Matsushita \s-1MN10300\s0 architectures:
9970 .IP "\fB\-mmult\-bug\fR" 4
9971 .IX Item "-mmult-bug"
9972 Generate code to avoid bugs in the multiply instructions for the \s-1MN10300\s0
9973 processors.  This is the default.
9974 .IP "\fB\-mno\-mult\-bug\fR" 4
9975 .IX Item "-mno-mult-bug"
9976 Do not generate code to avoid bugs in the multiply instructions for the
9977 \&\s-1MN10300\s0 processors.
9978 .IP "\fB\-mam33\fR" 4
9979 .IX Item "-mam33"
9980 Generate code which uses features specific to the \s-1AM33\s0 processor.
9981 .IP "\fB\-mno\-am33\fR" 4
9982 .IX Item "-mno-am33"
9983 Do not generate code which uses features specific to the \s-1AM33\s0 processor.  This
9984 is the default.
9985 .IP "\fB\-mreturn\-pointer\-on\-d0\fR" 4
9986 .IX Item "-mreturn-pointer-on-d0"
9987 When generating a function which returns a pointer, return the pointer
9988 in both \f(CW\*(C`a0\*(C'\fR and \f(CW\*(C`d0\*(C'\fR.  Otherwise, the pointer is returned
9989 only in a0, and attempts to call such functions without a prototype
9990 would result in errors.  Note that this option is on by default; use
9991 \&\fB\-mno\-return\-pointer\-on\-d0\fR to disable it.
9992 .IP "\fB\-mno\-crt0\fR" 4
9993 .IX Item "-mno-crt0"
9994 Do not link in the C run-time initialization object file.
9995 .IP "\fB\-mrelax\fR" 4
9996 .IX Item "-mrelax"
9997 Indicate to the linker that it should perform a relaxation optimization pass
9998 to shorten branches, calls and absolute memory addresses.  This option only
9999 has an effect when used on the command line for the final link step.
10000 .Sp
10001 This option makes symbolic debugging impossible.
10002 .PP
10003 \fI\s-1MT\s0 Options\fR
10004 .IX Subsection "MT Options"
10005 .PP
10006 These \fB\-m\fR options are defined for Morpho \s-1MT\s0 architectures:
10007 .IP "\fB\-march=\fR\fIcpu-type\fR" 4
10008 .IX Item "-march=cpu-type"
10009 Generate code that will run on \fIcpu-type\fR, which is the name of a system
10010 representing a certain processor type.  Possible values for
10011 \&\fIcpu-type\fR are \fBms1\-64\-001\fR, \fBms1\-16\-002\fR,
10012 \&\fBms1\-16\-003\fR and \fBms2\fR.
10013 .Sp
10014 When this option is not used, the default is \fB\-march=ms1\-16\-002\fR.
10015 .IP "\fB\-mbacc\fR" 4
10016 .IX Item "-mbacc"
10017 Use byte loads and stores when generating code.
10018 .IP "\fB\-mno\-bacc\fR" 4
10019 .IX Item "-mno-bacc"
10020 Do not use byte loads and stores when generating code.
10021 .IP "\fB\-msim\fR" 4
10022 .IX Item "-msim"
10023 Use simulator runtime
10024 .IP "\fB\-mno\-crt0\fR" 4
10025 .IX Item "-mno-crt0"
10026 Do not link in the C run-time initialization object file
10027 \&\fIcrti.o\fR.  Other run-time initialization and termination files
10028 such as \fIstartup.o\fR and \fIexit.o\fR are still included on the
10029 linker command line.
10030 .PP
10031 \fI\s-1PDP\-11\s0 Options\fR
10032 .IX Subsection "PDP-11 Options"
10033 .PP
10034 These options are defined for the \s-1PDP\-11:\s0
10035 .IP "\fB\-mfpu\fR" 4
10036 .IX Item "-mfpu"
10037 Use hardware \s-1FPP\s0 floating point.  This is the default.  (\s-1FIS\s0 floating
10038 point on the \s-1PDP\-11/40\s0 is not supported.)
10039 .IP "\fB\-msoft\-float\fR" 4
10040 .IX Item "-msoft-float"
10041 Do not use hardware floating point.
10042 .IP "\fB\-mac0\fR" 4
10043 .IX Item "-mac0"
10044 Return floating-point results in ac0 (fr0 in Unix assembler syntax).
10045 .IP "\fB\-mno\-ac0\fR" 4
10046 .IX Item "-mno-ac0"
10047 Return floating-point results in memory.  This is the default.
10048 .IP "\fB\-m40\fR" 4
10049 .IX Item "-m40"
10050 Generate code for a \s-1PDP\-11/40\s0.
10051 .IP "\fB\-m45\fR" 4
10052 .IX Item "-m45"
10053 Generate code for a \s-1PDP\-11/45\s0.  This is the default.
10054 .IP "\fB\-m10\fR" 4
10055 .IX Item "-m10"
10056 Generate code for a \s-1PDP\-11/10\s0.
10057 .IP "\fB\-mbcopy\-builtin\fR" 4
10058 .IX Item "-mbcopy-builtin"
10059 Use inline \f(CW\*(C`movmemhi\*(C'\fR patterns for copying memory.  This is the
10060 default.
10061 .IP "\fB\-mbcopy\fR" 4
10062 .IX Item "-mbcopy"
10063 Do not use inline \f(CW\*(C`movmemhi\*(C'\fR patterns for copying memory.
10064 .IP "\fB\-mint16\fR" 4
10065 .IX Item "-mint16"
10066 .PD 0
10067 .IP "\fB\-mno\-int32\fR" 4
10068 .IX Item "-mno-int32"
10069 .PD
10070 Use 16\-bit \f(CW\*(C`int\*(C'\fR.  This is the default.
10071 .IP "\fB\-mint32\fR" 4
10072 .IX Item "-mint32"
10073 .PD 0
10074 .IP "\fB\-mno\-int16\fR" 4
10075 .IX Item "-mno-int16"
10076 .PD
10077 Use 32\-bit \f(CW\*(C`int\*(C'\fR.
10078 .IP "\fB\-mfloat64\fR" 4
10079 .IX Item "-mfloat64"
10080 .PD 0
10081 .IP "\fB\-mno\-float32\fR" 4
10082 .IX Item "-mno-float32"
10083 .PD
10084 Use 64\-bit \f(CW\*(C`float\*(C'\fR.  This is the default.
10085 .IP "\fB\-mfloat32\fR" 4
10086 .IX Item "-mfloat32"
10087 .PD 0
10088 .IP "\fB\-mno\-float64\fR" 4
10089 .IX Item "-mno-float64"
10090 .PD
10091 Use 32\-bit \f(CW\*(C`float\*(C'\fR.
10092 .IP "\fB\-mabshi\fR" 4
10093 .IX Item "-mabshi"
10094 Use \f(CW\*(C`abshi2\*(C'\fR pattern.  This is the default.
10095 .IP "\fB\-mno\-abshi\fR" 4
10096 .IX Item "-mno-abshi"
10097 Do not use \f(CW\*(C`abshi2\*(C'\fR pattern.
10098 .IP "\fB\-mbranch\-expensive\fR" 4
10099 .IX Item "-mbranch-expensive"
10100 Pretend that branches are expensive.  This is for experimenting with
10101 code generation only.
10102 .IP "\fB\-mbranch\-cheap\fR" 4
10103 .IX Item "-mbranch-cheap"
10104 Do not pretend that branches are expensive.  This is the default.
10105 .IP "\fB\-msplit\fR" 4
10106 .IX Item "-msplit"
10107 Generate code for a system with split I&D.
10108 .IP "\fB\-mno\-split\fR" 4
10109 .IX Item "-mno-split"
10110 Generate code for a system without split I&D.  This is the default.
10111 .IP "\fB\-munix\-asm\fR" 4
10112 .IX Item "-munix-asm"
10113 Use Unix assembler syntax.  This is the default when configured for
10114 \&\fBpdp11\-*\-bsd\fR.
10115 .IP "\fB\-mdec\-asm\fR" 4
10116 .IX Item "-mdec-asm"
10117 Use \s-1DEC\s0 assembler syntax.  This is the default when configured for any
10118 \&\s-1PDP\-11\s0 target other than \fBpdp11\-*\-bsd\fR.
10119 .PP
10120 \fIPowerPC Options\fR
10121 .IX Subsection "PowerPC Options"
10122 .PP
10123 These are listed under 
10124 .PP
10125 \fI\s-1IBM\s0 \s-1RS/6000\s0 and PowerPC Options\fR
10126 .IX Subsection "IBM RS/6000 and PowerPC Options"
10127 .PP
10128 These \fB\-m\fR options are defined for the \s-1IBM\s0 \s-1RS/6000\s0 and PowerPC:
10129 .IP "\fB\-mpower\fR" 4
10130 .IX Item "-mpower"
10131 .PD 0
10132 .IP "\fB\-mno\-power\fR" 4
10133 .IX Item "-mno-power"
10134 .IP "\fB\-mpower2\fR" 4
10135 .IX Item "-mpower2"
10136 .IP "\fB\-mno\-power2\fR" 4
10137 .IX Item "-mno-power2"
10138 .IP "\fB\-mpowerpc\fR" 4
10139 .IX Item "-mpowerpc"
10140 .IP "\fB\-mno\-powerpc\fR" 4
10141 .IX Item "-mno-powerpc"
10142 .IP "\fB\-mpowerpc\-gpopt\fR" 4
10143 .IX Item "-mpowerpc-gpopt"
10144 .IP "\fB\-mno\-powerpc\-gpopt\fR" 4
10145 .IX Item "-mno-powerpc-gpopt"
10146 .IP "\fB\-mpowerpc\-gfxopt\fR" 4
10147 .IX Item "-mpowerpc-gfxopt"
10148 .IP "\fB\-mno\-powerpc\-gfxopt\fR" 4
10149 .IX Item "-mno-powerpc-gfxopt"
10150 .IP "\fB\-mpowerpc64\fR" 4
10151 .IX Item "-mpowerpc64"
10152 .IP "\fB\-mno\-powerpc64\fR" 4
10153 .IX Item "-mno-powerpc64"
10154 .IP "\fB\-mmfcrf\fR" 4
10155 .IX Item "-mmfcrf"
10156 .IP "\fB\-mno\-mfcrf\fR" 4
10157 .IX Item "-mno-mfcrf"
10158 .IP "\fB\-mpopcntb\fR" 4
10159 .IX Item "-mpopcntb"
10160 .IP "\fB\-mno\-popcntb\fR" 4
10161 .IX Item "-mno-popcntb"
10162 .IP "\fB\-mfprnd\fR" 4
10163 .IX Item "-mfprnd"
10164 .IP "\fB\-mno\-fprnd\fR" 4
10165 .IX Item "-mno-fprnd"
10166 .PD
10167 \&\s-1GCC\s0 supports two related instruction set architectures for the
10168 \&\s-1RS/6000\s0 and PowerPC.  The \fI\s-1POWER\s0\fR instruction set are those
10169 instructions supported by the \fBrios\fR chip set used in the original
10170 \&\s-1RS/6000\s0 systems and the \fIPowerPC\fR instruction set is the
10171 architecture of the Freescale MPC5xx, MPC6xx, MPC8xx microprocessors, and
10172 the \s-1IBM\s0 4xx, 6xx, and follow-on microprocessors.
10173 .Sp
10174 Neither architecture is a subset of the other.  However there is a
10175 large common subset of instructions supported by both.  An \s-1MQ\s0
10176 register is included in processors supporting the \s-1POWER\s0 architecture.
10177 .Sp
10178 You use these options to specify which instructions are available on the
10179 processor you are using.  The default value of these options is
10180 determined when configuring \s-1GCC\s0.  Specifying the
10181 \&\fB\-mcpu=\fR\fIcpu_type\fR overrides the specification of these
10182 options.  We recommend you use the \fB\-mcpu=\fR\fIcpu_type\fR option
10183 rather than the options listed above.
10184 .Sp
10185 The \fB\-mpower\fR option allows \s-1GCC\s0 to generate instructions that
10186 are found only in the \s-1POWER\s0 architecture and to use the \s-1MQ\s0 register.
10187 Specifying \fB\-mpower2\fR implies \fB\-power\fR and also allows \s-1GCC\s0
10188 to generate instructions that are present in the \s-1POWER2\s0 architecture but
10189 not the original \s-1POWER\s0 architecture.
10190 .Sp
10191 The \fB\-mpowerpc\fR option allows \s-1GCC\s0 to generate instructions that
10192 are found only in the 32\-bit subset of the PowerPC architecture.
10193 Specifying \fB\-mpowerpc\-gpopt\fR implies \fB\-mpowerpc\fR and also allows
10194 \&\s-1GCC\s0 to use the optional PowerPC architecture instructions in the
10195 General Purpose group, including floating-point square root.  Specifying
10196 \&\fB\-mpowerpc\-gfxopt\fR implies \fB\-mpowerpc\fR and also allows \s-1GCC\s0 to
10197 use the optional PowerPC architecture instructions in the Graphics
10198 group, including floating-point select.
10199 .Sp
10200 The \fB\-mmfcrf\fR option allows \s-1GCC\s0 to generate the move from
10201 condition register field instruction implemented on the \s-1POWER4\s0
10202 processor and other processors that support the PowerPC V2.01
10203 architecture.
10204 The \fB\-mpopcntb\fR option allows \s-1GCC\s0 to generate the popcount and
10205 double precision \s-1FP\s0 reciprocal estimate instruction implemented on the
10206 \&\s-1POWER5\s0 processor and other processors that support the PowerPC V2.02
10207 architecture.
10208 The \fB\-mfprnd\fR option allows \s-1GCC\s0 to generate the \s-1FP\s0 round to
10209 integer instructions implemented on the \s-1POWER5+\s0 processor and other
10210 processors that support the PowerPC V2.03 architecture.
10211 .Sp
10212 The \fB\-mpowerpc64\fR option allows \s-1GCC\s0 to generate the additional
10213 64\-bit instructions that are found in the full PowerPC64 architecture
10214 and to treat GPRs as 64\-bit, doubleword quantities.  \s-1GCC\s0 defaults to
10215 \&\fB\-mno\-powerpc64\fR.
10216 .Sp
10217 If you specify both \fB\-mno\-power\fR and \fB\-mno\-powerpc\fR, \s-1GCC\s0
10218 will use only the instructions in the common subset of both
10219 architectures plus some special \s-1AIX\s0 common-mode calls, and will not use
10220 the \s-1MQ\s0 register.  Specifying both \fB\-mpower\fR and \fB\-mpowerpc\fR
10221 permits \s-1GCC\s0 to use any instruction from either architecture and to
10222 allow use of the \s-1MQ\s0 register; specify this for the Motorola \s-1MPC601\s0.
10223 .IP "\fB\-mnew\-mnemonics\fR" 4
10224 .IX Item "-mnew-mnemonics"
10225 .PD 0
10226 .IP "\fB\-mold\-mnemonics\fR" 4
10227 .IX Item "-mold-mnemonics"
10228 .PD
10229 Select which mnemonics to use in the generated assembler code.  With
10230 \&\fB\-mnew\-mnemonics\fR, \s-1GCC\s0 uses the assembler mnemonics defined for
10231 the PowerPC architecture.  With \fB\-mold\-mnemonics\fR it uses the
10232 assembler mnemonics defined for the \s-1POWER\s0 architecture.  Instructions
10233 defined in only one architecture have only one mnemonic; \s-1GCC\s0 uses that
10234 mnemonic irrespective of which of these options is specified.
10235 .Sp
10236 \&\s-1GCC\s0 defaults to the mnemonics appropriate for the architecture in
10237 use.  Specifying \fB\-mcpu=\fR\fIcpu_type\fR sometimes overrides the
10238 value of these option.  Unless you are building a cross\-compiler, you
10239 should normally not specify either \fB\-mnew\-mnemonics\fR or
10240 \&\fB\-mold\-mnemonics\fR, but should instead accept the default.
10241 .IP "\fB\-mcpu=\fR\fIcpu_type\fR" 4
10242 .IX Item "-mcpu=cpu_type"
10243 Set architecture type, register usage, choice of mnemonics, and
10244 instruction scheduling parameters for machine type \fIcpu_type\fR.
10245 Supported values for \fIcpu_type\fR are \fB401\fR, \fB403\fR,
10246 \&\fB405\fR, \fB405fp\fR, \fB440\fR, \fB440fp\fR, \fB505\fR,
10247 \&\fB601\fR, \fB602\fR, \fB603\fR, \fB603e\fR, \fB604\fR,
10248 \&\fB604e\fR, \fB620\fR, \fB630\fR, \fB740\fR, \fB7400\fR,
10249 \&\fB7450\fR, \fB750\fR, \fB801\fR, \fB821\fR, \fB823\fR,
10250 \&\fB860\fR, \fB970\fR, \fB8540\fR, \fBec603e\fR, \fBG3\fR,
10251 \&\fBG4\fR, \fBG5\fR, \fBpower\fR, \fBpower2\fR, \fBpower3\fR,
10252 \&\fBpower4\fR, \fBpower5\fR, \fBpower5+\fR, \fBpower6\fR,
10253 \&\fBcommon\fR, \fBpowerpc\fR, \fBpowerpc64\fR,
10254 \&\fBrios\fR, \fBrios1\fR, \fBrios2\fR, \fBrsc\fR, and \fBrs64\fR.
10255 .Sp
10256 \&\fB\-mcpu=common\fR selects a completely generic processor.  Code
10257 generated under this option will run on any \s-1POWER\s0 or PowerPC processor.
10258 \&\s-1GCC\s0 will use only the instructions in the common subset of both
10259 architectures, and will not use the \s-1MQ\s0 register.  \s-1GCC\s0 assumes a generic
10260 processor model for scheduling purposes.
10261 .Sp
10262 \&\fB\-mcpu=power\fR, \fB\-mcpu=power2\fR, \fB\-mcpu=powerpc\fR, and
10263 \&\fB\-mcpu=powerpc64\fR specify generic \s-1POWER\s0, \s-1POWER2\s0, pure 32\-bit
10264 PowerPC (i.e., not \s-1MPC601\s0), and 64\-bit PowerPC architecture machine
10265 types, with an appropriate, generic processor model assumed for
10266 scheduling purposes.
10267 .Sp
10268 The other options specify a specific processor.  Code generated under
10269 those options will run best on that processor, and may not run at all on
10270 others.
10271 .Sp
10272 The \fB\-mcpu\fR options automatically enable or disable the
10273 following options: \fB\-maltivec\fR, \fB\-mfprnd\fR,
10274 \&\fB\-mhard\-float\fR, \fB\-mmfcrf\fR, \fB\-mmultiple\fR,
10275 \&\fB\-mnew\-mnemonics\fR, \fB\-mpopcntb\fR, \fB\-mpower\fR,
10276 \&\fB\-mpower2\fR, \fB\-mpowerpc64\fR, \fB\-mpowerpc\-gpopt\fR,
10277 \&\fB\-mpowerpc\-gfxopt\fR, \fB\-mstring\fR.  The particular options
10278 set for any particular \s-1CPU\s0 will vary between compiler versions,
10279 depending on what setting seems to produce optimal code for that \s-1CPU\s0;
10280 it doesn't necessarily reflect the actual hardware's capabilities.  If
10281 you wish to set an individual option to a particular value, you may
10282 specify it after the \fB\-mcpu\fR option, like \fB\-mcpu=970
10283 \&\-mno\-altivec\fR.
10284 .Sp
10285 On \s-1AIX\s0, the \fB\-maltivec\fR and \fB\-mpowerpc64\fR options are
10286 not enabled or disabled by the \fB\-mcpu\fR option at present because
10287 \&\s-1AIX\s0 does not have full support for these options.  You may still
10288 enable or disable them individually if you're sure it'll work in your
10289 environment.
10290 .IP "\fB\-mtune=\fR\fIcpu_type\fR" 4
10291 .IX Item "-mtune=cpu_type"
10292 Set the instruction scheduling parameters for machine type
10293 \&\fIcpu_type\fR, but do not set the architecture type, register usage, or
10294 choice of mnemonics, as \fB\-mcpu=\fR\fIcpu_type\fR would.  The same
10295 values for \fIcpu_type\fR are used for \fB\-mtune\fR as for
10296 \&\fB\-mcpu\fR.  If both are specified, the code generated will use the
10297 architecture, registers, and mnemonics set by \fB\-mcpu\fR, but the
10298 scheduling parameters set by \fB\-mtune\fR.
10299 .IP "\fB\-mswdiv\fR" 4
10300 .IX Item "-mswdiv"
10301 .PD 0
10302 .IP "\fB\-mno\-swdiv\fR" 4
10303 .IX Item "-mno-swdiv"
10304 .PD
10305 Generate code to compute division as reciprocal estimate and iterative
10306 refinement, creating opportunities for increased throughput.  This
10307 feature requires: optional PowerPC Graphics instruction set for single
10308 precision and \s-1FRE\s0 instruction for double precision, assuming divides
10309 cannot generate user-visible traps, and the domain values not include
10310 Infinities, denormals or zero denominator.
10311 .IP "\fB\-maltivec\fR" 4
10312 .IX Item "-maltivec"
10313 .PD 0
10314 .IP "\fB\-mno\-altivec\fR" 4
10315 .IX Item "-mno-altivec"
10316 .PD
10317 Generate code that uses (does not use) AltiVec instructions, and also
10318 enable the use of built-in functions that allow more direct access to
10319 the AltiVec instruction set.  You may also need to set
10320 \&\fB\-mabi=altivec\fR to adjust the current \s-1ABI\s0 with AltiVec \s-1ABI\s0
10321 enhancements.
10322 .IP "\fB\-mvrsave\fR" 4
10323 .IX Item "-mvrsave"
10324 .PD 0
10325 .IP "\fB\-mno\-vrsave\fR" 4
10326 .IX Item "-mno-vrsave"
10327 .PD
10328 Generate \s-1VRSAVE\s0 instructions when generating AltiVec code.
10329 .IP "\fB\-msecure\-plt\fR" 4
10330 .IX Item "-msecure-plt"
10331 Generate code that allows ld and ld.so to build executables and shared
10332 libraries with non-exec .plt and .got sections.  This is a PowerPC
10333 32\-bit \s-1SYSV\s0 \s-1ABI\s0 option.
10334 .IP "\fB\-mbss\-plt\fR" 4
10335 .IX Item "-mbss-plt"
10336 Generate code that uses a \s-1BSS\s0 .plt section that ld.so fills in, and
10337 requires .plt and .got sections that are both writable and executable.
10338 This is a PowerPC 32\-bit \s-1SYSV\s0 \s-1ABI\s0 option.
10339 .IP "\fB\-misel\fR" 4
10340 .IX Item "-misel"
10341 .PD 0
10342 .IP "\fB\-mno\-isel\fR" 4
10343 .IX Item "-mno-isel"
10344 .PD
10345 This switch enables or disables the generation of \s-1ISEL\s0 instructions.
10346 .IP "\fB\-misel=\fR\fIyes/no\fR" 4
10347 .IX Item "-misel=yes/no"
10348 This switch has been deprecated.  Use \fB\-misel\fR and
10349 \&\fB\-mno\-isel\fR instead.
10350 .IP "\fB\-mspe\fR" 4
10351 .IX Item "-mspe"
10352 .PD 0
10353 .IP "\fB\-mno\-isel\fR" 4
10354 .IX Item "-mno-isel"
10355 .PD
10356 This switch enables or disables the generation of \s-1SPE\s0 simd
10357 instructions.
10358 .IP "\fB\-mspe=\fR\fIyes/no\fR" 4
10359 .IX Item "-mspe=yes/no"
10360 This option has been deprecated.  Use \fB\-mspe\fR and
10361 \&\fB\-mno\-spe\fR instead.
10362 .IP "\fB\-mfloat\-gprs=\fR\fIyes/single/double/no\fR" 4
10363 .IX Item "-mfloat-gprs=yes/single/double/no"
10364 .PD 0
10365 .IP "\fB\-mfloat\-gprs\fR" 4
10366 .IX Item "-mfloat-gprs"
10367 .PD
10368 This switch enables or disables the generation of floating point
10369 operations on the general purpose registers for architectures that
10370 support it.
10371 .Sp
10372 The argument \fIyes\fR or \fIsingle\fR enables the use of
10373 single-precision floating point operations.
10374 .Sp
10375 The argument \fIdouble\fR enables the use of single and
10376 double-precision floating point operations.
10377 .Sp
10378 The argument \fIno\fR disables floating point operations on the
10379 general purpose registers.
10380 .Sp
10381 This option is currently only available on the MPC854x.
10382 .IP "\fB\-m32\fR" 4
10383 .IX Item "-m32"
10384 .PD 0
10385 .IP "\fB\-m64\fR" 4
10386 .IX Item "-m64"
10387 .PD
10388 Generate code for 32\-bit or 64\-bit environments of Darwin and \s-1SVR4\s0
10389 targets (including GNU/Linux).  The 32\-bit environment sets int, long
10390 and pointer to 32 bits and generates code that runs on any PowerPC
10391 variant.  The 64\-bit environment sets int to 32 bits and long and
10392 pointer to 64 bits, and generates code for PowerPC64, as for
10393 \&\fB\-mpowerpc64\fR.
10394 .IP "\fB\-mfull\-toc\fR" 4
10395 .IX Item "-mfull-toc"
10396 .PD 0
10397 .IP "\fB\-mno\-fp\-in\-toc\fR" 4
10398 .IX Item "-mno-fp-in-toc"
10399 .IP "\fB\-mno\-sum\-in\-toc\fR" 4
10400 .IX Item "-mno-sum-in-toc"
10401 .IP "\fB\-mminimal\-toc\fR" 4
10402 .IX Item "-mminimal-toc"
10403 .PD
10404 Modify generation of the \s-1TOC\s0 (Table Of Contents), which is created for
10405 every executable file.  The \fB\-mfull\-toc\fR option is selected by
10406 default.  In that case, \s-1GCC\s0 will allocate at least one \s-1TOC\s0 entry for
10407 each unique non-automatic variable reference in your program.  \s-1GCC\s0
10408 will also place floating-point constants in the \s-1TOC\s0.  However, only
10409 16,384 entries are available in the \s-1TOC\s0.
10410 .Sp
10411 If you receive a linker error message that saying you have overflowed
10412 the available \s-1TOC\s0 space, you can reduce the amount of \s-1TOC\s0 space used
10413 with the \fB\-mno\-fp\-in\-toc\fR and \fB\-mno\-sum\-in\-toc\fR options.
10414 \&\fB\-mno\-fp\-in\-toc\fR prevents \s-1GCC\s0 from putting floating-point
10415 constants in the \s-1TOC\s0 and \fB\-mno\-sum\-in\-toc\fR forces \s-1GCC\s0 to
10416 generate code to calculate the sum of an address and a constant at
10417 run-time instead of putting that sum into the \s-1TOC\s0.  You may specify one
10418 or both of these options.  Each causes \s-1GCC\s0 to produce very slightly
10419 slower and larger code at the expense of conserving \s-1TOC\s0 space.
10420 .Sp
10421 If you still run out of space in the \s-1TOC\s0 even when you specify both of
10422 these options, specify \fB\-mminimal\-toc\fR instead.  This option causes
10423 \&\s-1GCC\s0 to make only one \s-1TOC\s0 entry for every file.  When you specify this
10424 option, \s-1GCC\s0 will produce code that is slower and larger but which
10425 uses extremely little \s-1TOC\s0 space.  You may wish to use this option
10426 only on files that contain less frequently executed code.
10427 .IP "\fB\-maix64\fR" 4
10428 .IX Item "-maix64"
10429 .PD 0
10430 .IP "\fB\-maix32\fR" 4
10431 .IX Item "-maix32"
10432 .PD
10433 Enable 64\-bit \s-1AIX\s0 \s-1ABI\s0 and calling convention: 64\-bit pointers, 64\-bit
10434 \&\f(CW\*(C`long\*(C'\fR type, and the infrastructure needed to support them.
10435 Specifying \fB\-maix64\fR implies \fB\-mpowerpc64\fR and
10436 \&\fB\-mpowerpc\fR, while \fB\-maix32\fR disables the 64\-bit \s-1ABI\s0 and
10437 implies \fB\-mno\-powerpc64\fR.  \s-1GCC\s0 defaults to \fB\-maix32\fR.
10438 .IP "\fB\-mxl\-compat\fR" 4
10439 .IX Item "-mxl-compat"
10440 .PD 0
10441 .IP "\fB\-mno\-xl\-compat\fR" 4
10442 .IX Item "-mno-xl-compat"
10443 .PD
10444 Produce code that conforms more closely to \s-1IBM\s0 \s-1XL\s0 compiler semantics
10445 when using AIX-compatible \s-1ABI\s0.  Pass floating-point arguments to
10446 prototyped functions beyond the register save area (\s-1RSA\s0) on the stack
10447 in addition to argument FPRs.  Do not assume that most significant
10448 double in 128\-bit long double value is properly rounded when comparing
10449 values and converting to double.  Use \s-1XL\s0 symbol names for long double
10450 support routines.
10451 .Sp
10452 The \s-1AIX\s0 calling convention was extended but not initially documented to
10453 handle an obscure K&R C case of calling a function that takes the
10454 address of its arguments with fewer arguments than declared.  \s-1IBM\s0 \s-1XL\s0
10455 compilers access floating point arguments which do not fit in the
10456 \&\s-1RSA\s0 from the stack when a subroutine is compiled without
10457 optimization.  Because always storing floating-point arguments on the
10458 stack is inefficient and rarely needed, this option is not enabled by
10459 default and only is necessary when calling subroutines compiled by \s-1IBM\s0
10460 \&\s-1XL\s0 compilers without optimization.
10461 .IP "\fB\-mpe\fR" 4
10462 .IX Item "-mpe"
10463 Support \fI\s-1IBM\s0 \s-1RS/6000\s0 \s-1SP\s0\fR \fIParallel Environment\fR (\s-1PE\s0).  Link an
10464 application written to use message passing with special startup code to
10465 enable the application to run.  The system must have \s-1PE\s0 installed in the
10466 standard location (\fI/usr/lpp/ppe.poe/\fR), or the \fIspecs\fR file
10467 must be overridden with the \fB\-specs=\fR option to specify the
10468 appropriate directory location.  The Parallel Environment does not
10469 support threads, so the \fB\-mpe\fR option and the \fB\-pthread\fR
10470 option are incompatible.
10471 .IP "\fB\-malign\-natural\fR" 4
10472 .IX Item "-malign-natural"
10473 .PD 0
10474 .IP "\fB\-malign\-power\fR" 4
10475 .IX Item "-malign-power"
10476 .PD
10477 On \s-1AIX\s0, 32\-bit Darwin, and 64\-bit PowerPC GNU/Linux, the option
10478 \&\fB\-malign\-natural\fR overrides the ABI-defined alignment of larger
10479 types, such as floating-point doubles, on their natural size-based boundary.
10480 The option \fB\-malign\-power\fR instructs \s-1GCC\s0 to follow the ABI-specified
10481 alignment rules.  \s-1GCC\s0 defaults to the standard alignment defined in the \s-1ABI\s0.
10482 .Sp
10483 On 64\-bit Darwin, natural alignment is the default, and \fB\-malign\-power\fR
10484 is not supported.
10485 .IP "\fB\-msoft\-float\fR" 4
10486 .IX Item "-msoft-float"
10487 .PD 0
10488 .IP "\fB\-mhard\-float\fR" 4
10489 .IX Item "-mhard-float"
10490 .PD
10491 Generate code that does not use (uses) the floating-point register set.
10492 Software floating point emulation is provided if you use the
10493 \&\fB\-msoft\-float\fR option, and pass the option to \s-1GCC\s0 when linking.
10494 .IP "\fB\-mmultiple\fR" 4
10495 .IX Item "-mmultiple"
10496 .PD 0
10497 .IP "\fB\-mno\-multiple\fR" 4
10498 .IX Item "-mno-multiple"
10499 .PD
10500 Generate code that uses (does not use) the load multiple word
10501 instructions and the store multiple word instructions.  These
10502 instructions are generated by default on \s-1POWER\s0 systems, and not
10503 generated on PowerPC systems.  Do not use \fB\-mmultiple\fR on little
10504 endian PowerPC systems, since those instructions do not work when the
10505 processor is in little endian mode.  The exceptions are \s-1PPC740\s0 and
10506 \&\s-1PPC750\s0 which permit the instructions usage in little endian mode.
10507 .IP "\fB\-mstring\fR" 4
10508 .IX Item "-mstring"
10509 .PD 0
10510 .IP "\fB\-mno\-string\fR" 4
10511 .IX Item "-mno-string"
10512 .PD
10513 Generate code that uses (does not use) the load string instructions
10514 and the store string word instructions to save multiple registers and
10515 do small block moves.  These instructions are generated by default on
10516 \&\s-1POWER\s0 systems, and not generated on PowerPC systems.  Do not use
10517 \&\fB\-mstring\fR on little endian PowerPC systems, since those
10518 instructions do not work when the processor is in little endian mode.
10519 The exceptions are \s-1PPC740\s0 and \s-1PPC750\s0 which permit the instructions
10520 usage in little endian mode.
10521 .IP "\fB\-mupdate\fR" 4
10522 .IX Item "-mupdate"
10523 .PD 0
10524 .IP "\fB\-mno\-update\fR" 4
10525 .IX Item "-mno-update"
10526 .PD
10527 Generate code that uses (does not use) the load or store instructions
10528 that update the base register to the address of the calculated memory
10529 location.  These instructions are generated by default.  If you use
10530 \&\fB\-mno\-update\fR, there is a small window between the time that the
10531 stack pointer is updated and the address of the previous frame is
10532 stored, which means code that walks the stack frame across interrupts or
10533 signals may get corrupted data.
10534 .IP "\fB\-mfused\-madd\fR" 4
10535 .IX Item "-mfused-madd"
10536 .PD 0
10537 .IP "\fB\-mno\-fused\-madd\fR" 4
10538 .IX Item "-mno-fused-madd"
10539 .PD
10540 Generate code that uses (does not use) the floating point multiply and
10541 accumulate instructions.  These instructions are generated by default if
10542 hardware floating is used.
10543 .IP "\fB\-mno\-bit\-align\fR" 4
10544 .IX Item "-mno-bit-align"
10545 .PD 0
10546 .IP "\fB\-mbit\-align\fR" 4
10547 .IX Item "-mbit-align"
10548 .PD
10549 On System V.4 and embedded PowerPC systems do not (do) force structures
10550 and unions that contain bit-fields to be aligned to the base type of the
10551 bit\-field.
10552 .Sp
10553 For example, by default a structure containing nothing but 8
10554 \&\f(CW\*(C`unsigned\*(C'\fR bit-fields of length 1 would be aligned to a 4 byte
10555 boundary and have a size of 4 bytes.  By using \fB\-mno\-bit\-align\fR,
10556 the structure would be aligned to a 1 byte boundary and be one byte in
10557 size.
10558 .IP "\fB\-mno\-strict\-align\fR" 4
10559 .IX Item "-mno-strict-align"
10560 .PD 0
10561 .IP "\fB\-mstrict\-align\fR" 4
10562 .IX Item "-mstrict-align"
10563 .PD
10564 On System V.4 and embedded PowerPC systems do not (do) assume that
10565 unaligned memory references will be handled by the system.
10566 .IP "\fB\-mrelocatable\fR" 4
10567 .IX Item "-mrelocatable"
10568 .PD 0
10569 .IP "\fB\-mno\-relocatable\fR" 4
10570 .IX Item "-mno-relocatable"
10571 .PD
10572 On embedded PowerPC systems generate code that allows (does not allow)
10573 the program to be relocated to a different address at runtime.  If you
10574 use \fB\-mrelocatable\fR on any module, all objects linked together must
10575 be compiled with \fB\-mrelocatable\fR or \fB\-mrelocatable\-lib\fR.
10576 .IP "\fB\-mrelocatable\-lib\fR" 4
10577 .IX Item "-mrelocatable-lib"
10578 .PD 0
10579 .IP "\fB\-mno\-relocatable\-lib\fR" 4
10580 .IX Item "-mno-relocatable-lib"
10581 .PD
10582 On embedded PowerPC systems generate code that allows (does not allow)
10583 the program to be relocated to a different address at runtime.  Modules
10584 compiled with \fB\-mrelocatable\-lib\fR can be linked with either modules
10585 compiled without \fB\-mrelocatable\fR and \fB\-mrelocatable\-lib\fR or
10586 with modules compiled with the \fB\-mrelocatable\fR options.
10587 .IP "\fB\-mno\-toc\fR" 4
10588 .IX Item "-mno-toc"
10589 .PD 0
10590 .IP "\fB\-mtoc\fR" 4
10591 .IX Item "-mtoc"
10592 .PD
10593 On System V.4 and embedded PowerPC systems do not (do) assume that
10594 register 2 contains a pointer to a global area pointing to the addresses
10595 used in the program.
10596 .IP "\fB\-mlittle\fR" 4
10597 .IX Item "-mlittle"
10598 .PD 0
10599 .IP "\fB\-mlittle\-endian\fR" 4
10600 .IX Item "-mlittle-endian"
10601 .PD
10602 On System V.4 and embedded PowerPC systems compile code for the
10603 processor in little endian mode.  The \fB\-mlittle\-endian\fR option is
10604 the same as \fB\-mlittle\fR.
10605 .IP "\fB\-mbig\fR" 4
10606 .IX Item "-mbig"
10607 .PD 0
10608 .IP "\fB\-mbig\-endian\fR" 4
10609 .IX Item "-mbig-endian"
10610 .PD
10611 On System V.4 and embedded PowerPC systems compile code for the
10612 processor in big endian mode.  The \fB\-mbig\-endian\fR option is
10613 the same as \fB\-mbig\fR.
10614 .IP "\fB\-mdynamic\-no\-pic\fR" 4
10615 .IX Item "-mdynamic-no-pic"
10616 On Darwin and Mac \s-1OS\s0 X systems, compile code so that it is not
10617 relocatable, but that its external references are relocatable.  The
10618 resulting code is suitable for applications, but not shared
10619 libraries.
10620 .IP "\fB\-mprioritize\-restricted\-insns=\fR\fIpriority\fR" 4
10621 .IX Item "-mprioritize-restricted-insns=priority"
10622 This option controls the priority that is assigned to
10623 dispatch-slot restricted instructions during the second scheduling
10624 pass.  The argument \fIpriority\fR takes the value \fI0/1/2\fR to assign
10625 \&\fIno/highest/second\-highest\fR priority to dispatch slot restricted
10626 instructions.
10627 .IP "\fB\-msched\-costly\-dep=\fR\fIdependence_type\fR" 4
10628 .IX Item "-msched-costly-dep=dependence_type"
10629 This option controls which dependences are considered costly
10630 by the target during instruction scheduling.  The argument
10631 \&\fIdependence_type\fR takes one of the following values:
10632 \&\fIno\fR: no dependence is costly,
10633 \&\fIall\fR: all dependences are costly,
10634 \&\fItrue_store_to_load\fR: a true dependence from store to load is costly,
10635 \&\fIstore_to_load\fR: any dependence from store to load is costly,
10636 \&\fInumber\fR: any dependence which latency >= \fInumber\fR is costly.
10637 .IP "\fB\-minsert\-sched\-nops=\fR\fIscheme\fR" 4
10638 .IX Item "-minsert-sched-nops=scheme"
10639 This option controls which nop insertion scheme will be used during
10640 the second scheduling pass.  The argument \fIscheme\fR takes one of the
10641 following values:
10642 \&\fIno\fR: Don't insert nops.
10643 \&\fIpad\fR: Pad with nops any dispatch group which has vacant issue slots,
10644 according to the scheduler's grouping.
10645 \&\fIregroup_exact\fR: Insert nops to force costly dependent insns into
10646 separate groups.  Insert exactly as many nops as needed to force an insn
10647 to a new group, according to the estimated processor grouping.
10648 \&\fInumber\fR: Insert nops to force costly dependent insns into
10649 separate groups.  Insert \fInumber\fR nops to force an insn to a new group.
10650 .IP "\fB\-mcall\-sysv\fR" 4
10651 .IX Item "-mcall-sysv"
10652 On System V.4 and embedded PowerPC systems compile code using calling
10653 conventions that adheres to the March 1995 draft of the System V
10654 Application Binary Interface, PowerPC processor supplement.  This is the
10655 default unless you configured \s-1GCC\s0 using \fBpowerpc\-*\-eabiaix\fR.
10656 .IP "\fB\-mcall\-sysv\-eabi\fR" 4
10657 .IX Item "-mcall-sysv-eabi"
10658 Specify both \fB\-mcall\-sysv\fR and \fB\-meabi\fR options.
10659 .IP "\fB\-mcall\-sysv\-noeabi\fR" 4
10660 .IX Item "-mcall-sysv-noeabi"
10661 Specify both \fB\-mcall\-sysv\fR and \fB\-mno\-eabi\fR options.
10662 .IP "\fB\-mcall\-solaris\fR" 4
10663 .IX Item "-mcall-solaris"
10664 On System V.4 and embedded PowerPC systems compile code for the Solaris
10665 operating system.
10666 .IP "\fB\-mcall\-linux\fR" 4
10667 .IX Item "-mcall-linux"
10668 On System V.4 and embedded PowerPC systems compile code for the
10669 Linux-based \s-1GNU\s0 system.
10670 .IP "\fB\-mcall\-gnu\fR" 4
10671 .IX Item "-mcall-gnu"
10672 On System V.4 and embedded PowerPC systems compile code for the
10673 Hurd-based \s-1GNU\s0 system.
10674 .IP "\fB\-mcall\-netbsd\fR" 4
10675 .IX Item "-mcall-netbsd"
10676 On System V.4 and embedded PowerPC systems compile code for the
10677 NetBSD operating system.
10678 .IP "\fB\-maix\-struct\-return\fR" 4
10679 .IX Item "-maix-struct-return"
10680 Return all structures in memory (as specified by the \s-1AIX\s0 \s-1ABI\s0).
10681 .IP "\fB\-msvr4\-struct\-return\fR" 4
10682 .IX Item "-msvr4-struct-return"
10683 Return structures smaller than 8 bytes in registers (as specified by the
10684 \&\s-1SVR4\s0 \s-1ABI\s0).
10685 .IP "\fB\-mabi=\fR\fIabi-type\fR" 4
10686 .IX Item "-mabi=abi-type"
10687 Extend the current \s-1ABI\s0 with a particular extension, or remove such extension.
10688 Valid values are \fIaltivec\fR, \fIno-altivec\fR, \fIspe\fR,
10689 \&\fIno-spe\fR, \fIibmlongdouble\fR, \fIieeelongdouble\fR.
10690 .IP "\fB\-mabi=spe\fR" 4
10691 .IX Item "-mabi=spe"
10692 Extend the current \s-1ABI\s0 with \s-1SPE\s0 \s-1ABI\s0 extensions.  This does not change
10693 the default \s-1ABI\s0, instead it adds the \s-1SPE\s0 \s-1ABI\s0 extensions to the current
10694 \&\s-1ABI\s0.
10695 .IP "\fB\-mabi=no\-spe\fR" 4
10696 .IX Item "-mabi=no-spe"
10697 Disable Booke \s-1SPE\s0 \s-1ABI\s0 extensions for the current \s-1ABI\s0.
10698 .IP "\fB\-mabi=ibmlongdouble\fR" 4
10699 .IX Item "-mabi=ibmlongdouble"
10700 Change the current \s-1ABI\s0 to use \s-1IBM\s0 extended precision long double.
10701 This is a PowerPC 32\-bit \s-1SYSV\s0 \s-1ABI\s0 option.
10702 .IP "\fB\-mabi=ieeelongdouble\fR" 4
10703 .IX Item "-mabi=ieeelongdouble"
10704 Change the current \s-1ABI\s0 to use \s-1IEEE\s0 extended precision long double.
10705 This is a PowerPC 32\-bit Linux \s-1ABI\s0 option.
10706 .IP "\fB\-mprototype\fR" 4
10707 .IX Item "-mprototype"
10708 .PD 0
10709 .IP "\fB\-mno\-prototype\fR" 4
10710 .IX Item "-mno-prototype"
10711 .PD
10712 On System V.4 and embedded PowerPC systems assume that all calls to
10713 variable argument functions are properly prototyped.  Otherwise, the
10714 compiler must insert an instruction before every non prototyped call to
10715 set or clear bit 6 of the condition code register (\fI\s-1CR\s0\fR) to
10716 indicate whether floating point values were passed in the floating point
10717 registers in case the function takes a variable arguments.  With
10718 \&\fB\-mprototype\fR, only calls to prototyped variable argument functions
10719 will set or clear the bit.
10720 .IP "\fB\-msim\fR" 4
10721 .IX Item "-msim"
10722 On embedded PowerPC systems, assume that the startup module is called
10723 \&\fIsim\-crt0.o\fR and that the standard C libraries are \fIlibsim.a\fR and
10724 \&\fIlibc.a\fR.  This is the default for \fBpowerpc\-*\-eabisim\fR.
10725 configurations.
10726 .IP "\fB\-mmvme\fR" 4
10727 .IX Item "-mmvme"
10728 On embedded PowerPC systems, assume that the startup module is called
10729 \&\fIcrt0.o\fR and the standard C libraries are \fIlibmvme.a\fR and
10730 \&\fIlibc.a\fR.
10731 .IP "\fB\-mads\fR" 4
10732 .IX Item "-mads"
10733 On embedded PowerPC systems, assume that the startup module is called
10734 \&\fIcrt0.o\fR and the standard C libraries are \fIlibads.a\fR and
10735 \&\fIlibc.a\fR.
10736 .IP "\fB\-myellowknife\fR" 4
10737 .IX Item "-myellowknife"
10738 On embedded PowerPC systems, assume that the startup module is called
10739 \&\fIcrt0.o\fR and the standard C libraries are \fIlibyk.a\fR and
10740 \&\fIlibc.a\fR.
10741 .IP "\fB\-mvxworks\fR" 4
10742 .IX Item "-mvxworks"
10743 On System V.4 and embedded PowerPC systems, specify that you are
10744 compiling for a VxWorks system.
10745 .IP "\fB\-mwindiss\fR" 4
10746 .IX Item "-mwindiss"
10747 Specify that you are compiling for the WindISS simulation environment.
10748 .IP "\fB\-memb\fR" 4
10749 .IX Item "-memb"
10750 On embedded PowerPC systems, set the \fI\s-1PPC_EMB\s0\fR bit in the \s-1ELF\s0 flags
10751 header to indicate that \fBeabi\fR extended relocations are used.
10752 .IP "\fB\-meabi\fR" 4
10753 .IX Item "-meabi"
10754 .PD 0
10755 .IP "\fB\-mno\-eabi\fR" 4
10756 .IX Item "-mno-eabi"
10757 .PD
10758 On System V.4 and embedded PowerPC systems do (do not) adhere to the
10759 Embedded Applications Binary Interface (eabi) which is a set of
10760 modifications to the System V.4 specifications.  Selecting \fB\-meabi\fR
10761 means that the stack is aligned to an 8 byte boundary, a function
10762 \&\f(CW\*(C`_\|_eabi\*(C'\fR is called to from \f(CW\*(C`main\*(C'\fR to set up the eabi
10763 environment, and the \fB\-msdata\fR option can use both \f(CW\*(C`r2\*(C'\fR and
10764 \&\f(CW\*(C`r13\*(C'\fR to point to two separate small data areas.  Selecting
10765 \&\fB\-mno\-eabi\fR means that the stack is aligned to a 16 byte boundary,
10766 do not call an initialization function from \f(CW\*(C`main\*(C'\fR, and the
10767 \&\fB\-msdata\fR option will only use \f(CW\*(C`r13\*(C'\fR to point to a single
10768 small data area.  The \fB\-meabi\fR option is on by default if you
10769 configured \s-1GCC\s0 using one of the \fBpowerpc*\-*\-eabi*\fR options.
10770 .IP "\fB\-msdata=eabi\fR" 4
10771 .IX Item "-msdata=eabi"
10772 On System V.4 and embedded PowerPC systems, put small initialized
10773 \&\f(CW\*(C`const\*(C'\fR global and static data in the \fB.sdata2\fR section, which
10774 is pointed to by register \f(CW\*(C`r2\*(C'\fR.  Put small initialized
10775 non\-\f(CW\*(C`const\*(C'\fR global and static data in the \fB.sdata\fR section,
10776 which is pointed to by register \f(CW\*(C`r13\*(C'\fR.  Put small uninitialized
10777 global and static data in the \fB.sbss\fR section, which is adjacent to
10778 the \fB.sdata\fR section.  The \fB\-msdata=eabi\fR option is
10779 incompatible with the \fB\-mrelocatable\fR option.  The
10780 \&\fB\-msdata=eabi\fR option also sets the \fB\-memb\fR option.
10781 .IP "\fB\-msdata=sysv\fR" 4
10782 .IX Item "-msdata=sysv"
10783 On System V.4 and embedded PowerPC systems, put small global and static
10784 data in the \fB.sdata\fR section, which is pointed to by register
10785 \&\f(CW\*(C`r13\*(C'\fR.  Put small uninitialized global and static data in the
10786 \&\fB.sbss\fR section, which is adjacent to the \fB.sdata\fR section.
10787 The \fB\-msdata=sysv\fR option is incompatible with the
10788 \&\fB\-mrelocatable\fR option.
10789 .IP "\fB\-msdata=default\fR" 4
10790 .IX Item "-msdata=default"
10791 .PD 0
10792 .IP "\fB\-msdata\fR" 4
10793 .IX Item "-msdata"
10794 .PD
10795 On System V.4 and embedded PowerPC systems, if \fB\-meabi\fR is used,
10796 compile code the same as \fB\-msdata=eabi\fR, otherwise compile code the
10797 same as \fB\-msdata=sysv\fR.
10798 .IP "\fB\-msdata\-data\fR" 4
10799 .IX Item "-msdata-data"
10800 On System V.4 and embedded PowerPC systems, put small global and static
10801 data in the \fB.sdata\fR section.  Put small uninitialized global and
10802 static data in the \fB.sbss\fR section.  Do not use register \f(CW\*(C`r13\*(C'\fR
10803 to address small data however.  This is the default behavior unless
10804 other \fB\-msdata\fR options are used.
10805 .IP "\fB\-msdata=none\fR" 4
10806 .IX Item "-msdata=none"
10807 .PD 0
10808 .IP "\fB\-mno\-sdata\fR" 4
10809 .IX Item "-mno-sdata"
10810 .PD
10811 On embedded PowerPC systems, put all initialized global and static data
10812 in the \fB.data\fR section, and all uninitialized data in the
10813 \&\fB.bss\fR section.
10814 .IP "\fB\-G\fR \fInum\fR" 4
10815 .IX Item "-G num"
10816 On embedded PowerPC systems, put global and static items less than or
10817 equal to \fInum\fR bytes into the small data or bss sections instead of
10818 the normal data or bss section.  By default, \fInum\fR is 8.  The
10819 \&\fB\-G\fR \fInum\fR switch is also passed to the linker.
10820 All modules should be compiled with the same \fB\-G\fR \fInum\fR value.
10821 .IP "\fB\-mregnames\fR" 4
10822 .IX Item "-mregnames"
10823 .PD 0
10824 .IP "\fB\-mno\-regnames\fR" 4
10825 .IX Item "-mno-regnames"
10826 .PD
10827 On System V.4 and embedded PowerPC systems do (do not) emit register
10828 names in the assembly language output using symbolic forms.
10829 .IP "\fB\-mlongcall\fR" 4
10830 .IX Item "-mlongcall"
10831 .PD 0
10832 .IP "\fB\-mno\-longcall\fR" 4
10833 .IX Item "-mno-longcall"
10834 .PD
10835 Default to making all function calls indirectly, using a register, so
10836 that functions which reside further than 32 megabytes (33,554,432
10837 bytes) from the current location can be called.  This setting can be
10838 overridden by the \f(CW\*(C`shortcall\*(C'\fR function attribute, or by
10839 \&\f(CW\*(C`#pragma longcall(0)\*(C'\fR.
10840 .Sp
10841 Some linkers are capable of detecting out-of-range calls and generating
10842 glue code on the fly.  On these systems, long calls are unnecessary and
10843 generate slower code.  As of this writing, the \s-1AIX\s0 linker can do this,
10844 as can the \s-1GNU\s0 linker for PowerPC/64.  It is planned to add this feature
10845 to the \s-1GNU\s0 linker for 32\-bit PowerPC systems as well.
10846 .Sp
10847 On Darwin/PPC systems, \f(CW\*(C`#pragma longcall\*(C'\fR will generate \*(L"jbsr
10848 callee, L42\*(R", plus a \*(L"branch island\*(R" (glue code).  The two target
10849 addresses represent the callee and the \*(L"branch island\*(R".  The
10850 Darwin/PPC linker will prefer the first address and generate a \*(L"bl
10851 callee\*(R" if the \s-1PPC\s0 \*(L"bl\*(R" instruction will reach the callee directly;
10852 otherwise, the linker will generate \*(L"bl L42\*(R" to call the \*(L"branch
10853 island\*(R".  The \*(L"branch island\*(R" is appended to the body of the
10854 calling function; it computes the full 32\-bit address of the callee
10855 and jumps to it.
10856 .Sp
10857 On Mach-O (Darwin) systems, this option directs the compiler emit to
10858 the glue for every direct call, and the Darwin linker decides whether
10859 to use or discard it.
10860 .Sp
10861 In the future, we may cause \s-1GCC\s0 to ignore all longcall specifications
10862 when the linker is known to generate glue.
10863 .IP "\fB\-pthread\fR" 4
10864 .IX Item "-pthread"
10865 Adds support for multithreading with the \fIpthreads\fR library.
10866 This option sets flags for both the preprocessor and linker.
10867 .PP
10868 \fIS/390 and zSeries Options\fR
10869 .IX Subsection "S/390 and zSeries Options"
10870 .PP
10871 These are the \fB\-m\fR options defined for the S/390 and zSeries architecture.
10872 .IP "\fB\-mhard\-float\fR" 4
10873 .IX Item "-mhard-float"
10874 .PD 0
10875 .IP "\fB\-msoft\-float\fR" 4
10876 .IX Item "-msoft-float"
10877 .PD
10878 Use (do not use) the hardware floating-point instructions and registers
10879 for floating-point operations.  When \fB\-msoft\-float\fR is specified,
10880 functions in \fIlibgcc.a\fR will be used to perform floating-point
10881 operations.  When \fB\-mhard\-float\fR is specified, the compiler
10882 generates \s-1IEEE\s0 floating-point instructions.  This is the default.
10883 .IP "\fB\-mlong\-double\-64\fR" 4
10884 .IX Item "-mlong-double-64"
10885 .PD 0
10886 .IP "\fB\-mlong\-double\-128\fR" 4
10887 .IX Item "-mlong-double-128"
10888 .PD
10889 These switches control the size of \f(CW\*(C`long double\*(C'\fR type. A size
10890 of 64bit makes the \f(CW\*(C`long double\*(C'\fR type equivalent to the \f(CW\*(C`double\*(C'\fR
10891 type. This is the default.
10892 .IP "\fB\-mbackchain\fR" 4
10893 .IX Item "-mbackchain"
10894 .PD 0
10895 .IP "\fB\-mno\-backchain\fR" 4
10896 .IX Item "-mno-backchain"
10897 .PD
10898 Store (do not store) the address of the caller's frame as backchain pointer
10899 into the callee's stack frame.
10900 A backchain may be needed to allow debugging using tools that do not understand
10901 \&\s-1DWARF\-2\s0 call frame information.
10902 When \fB\-mno\-packed\-stack\fR is in effect, the backchain pointer is stored
10903 at the bottom of the stack frame; when \fB\-mpacked\-stack\fR is in effect,
10904 the backchain is placed into the topmost word of the 96/160 byte register
10905 save area.
10906 .Sp
10907 In general, code compiled with \fB\-mbackchain\fR is call-compatible with
10908 code compiled with \fB\-mmo\-backchain\fR; however, use of the backchain
10909 for debugging purposes usually requires that the whole binary is built with
10910 \&\fB\-mbackchain\fR.  Note that the combination of \fB\-mbackchain\fR,
10911 \&\fB\-mpacked\-stack\fR and \fB\-mhard\-float\fR is not supported.  In order
10912 to build a linux kernel use \fB\-msoft\-float\fR.
10913 .Sp
10914 The default is to not maintain the backchain.
10915 .IP "\fB\-mpacked\-stack\fR" 4
10916 .IX Item "-mpacked-stack"
10917 .PD 0
10918 .IP "\fB\-mno\-packed\-stack\fR" 4
10919 .IX Item "-mno-packed-stack"
10920 .PD
10921 Use (do not use) the packed stack layout.  When \fB\-mno\-packed\-stack\fR is
10922 specified, the compiler uses the all fields of the 96/160 byte register save
10923 area only for their default purpose; unused fields still take up stack space.
10924 When \fB\-mpacked\-stack\fR is specified, register save slots are densely
10925 packed at the top of the register save area; unused space is reused for other
10926 purposes, allowing for more efficient use of the available stack space.
10927 However, when \fB\-mbackchain\fR is also in effect, the topmost word of
10928 the save area is always used to store the backchain, and the return address
10929 register is always saved two words below the backchain.
10930 .Sp
10931 As long as the stack frame backchain is not used, code generated with
10932 \&\fB\-mpacked\-stack\fR is call-compatible with code generated with
10933 \&\fB\-mno\-packed\-stack\fR.  Note that some non-FSF releases of \s-1GCC\s0 2.95 for
10934 S/390 or zSeries generated code that uses the stack frame backchain at run
10935 time, not just for debugging purposes.  Such code is not call-compatible
10936 with code compiled with \fB\-mpacked\-stack\fR.  Also, note that the
10937 combination of \fB\-mbackchain\fR,
10938 \&\fB\-mpacked\-stack\fR and \fB\-mhard\-float\fR is not supported.  In order
10939 to build a linux kernel use \fB\-msoft\-float\fR.
10940 .Sp
10941 The default is to not use the packed stack layout.
10942 .IP "\fB\-msmall\-exec\fR" 4
10943 .IX Item "-msmall-exec"
10944 .PD 0
10945 .IP "\fB\-mno\-small\-exec\fR" 4
10946 .IX Item "-mno-small-exec"
10947 .PD
10948 Generate (or do not generate) code using the \f(CW\*(C`bras\*(C'\fR instruction
10949 to do subroutine calls.
10950 This only works reliably if the total executable size does not
10951 exceed 64k.  The default is to use the \f(CW\*(C`basr\*(C'\fR instruction instead,
10952 which does not have this limitation.
10953 .IP "\fB\-m64\fR" 4
10954 .IX Item "-m64"
10955 .PD 0
10956 .IP "\fB\-m31\fR" 4
10957 .IX Item "-m31"
10958 .PD
10959 When \fB\-m31\fR is specified, generate code compliant to the
10960 GNU/Linux for S/390 \s-1ABI\s0.  When \fB\-m64\fR is specified, generate
10961 code compliant to the GNU/Linux for zSeries \s-1ABI\s0.  This allows \s-1GCC\s0 in
10962 particular to generate 64\-bit instructions.  For the \fBs390\fR
10963 targets, the default is \fB\-m31\fR, while the \fBs390x\fR
10964 targets default to \fB\-m64\fR.
10965 .IP "\fB\-mzarch\fR" 4
10966 .IX Item "-mzarch"
10967 .PD 0
10968 .IP "\fB\-mesa\fR" 4
10969 .IX Item "-mesa"
10970 .PD
10971 When \fB\-mzarch\fR is specified, generate code using the
10972 instructions available on z/Architecture.
10973 When \fB\-mesa\fR is specified, generate code using the
10974 instructions available on \s-1ESA/390\s0.  Note that \fB\-mesa\fR is
10975 not possible with \fB\-m64\fR.
10976 When generating code compliant to the GNU/Linux for S/390 \s-1ABI\s0,
10977 the default is \fB\-mesa\fR.  When generating code compliant
10978 to the GNU/Linux for zSeries \s-1ABI\s0, the default is \fB\-mzarch\fR.
10979 .IP "\fB\-mmvcle\fR" 4
10980 .IX Item "-mmvcle"
10981 .PD 0
10982 .IP "\fB\-mno\-mvcle\fR" 4
10983 .IX Item "-mno-mvcle"
10984 .PD
10985 Generate (or do not generate) code using the \f(CW\*(C`mvcle\*(C'\fR instruction
10986 to perform block moves.  When \fB\-mno\-mvcle\fR is specified,
10987 use a \f(CW\*(C`mvc\*(C'\fR loop instead.  This is the default unless optimizing for
10988 size.
10989 .IP "\fB\-mdebug\fR" 4
10990 .IX Item "-mdebug"
10991 .PD 0
10992 .IP "\fB\-mno\-debug\fR" 4
10993 .IX Item "-mno-debug"
10994 .PD
10995 Print (or do not print) additional debug information when compiling.
10996 The default is to not print debug information.
10997 .IP "\fB\-march=\fR\fIcpu-type\fR" 4
10998 .IX Item "-march=cpu-type"
10999 Generate code that will run on \fIcpu-type\fR, which is the name of a system
11000 representing a certain processor type.  Possible values for
11001 \&\fIcpu-type\fR are \fBg5\fR, \fBg6\fR, \fBz900\fR, and \fBz990\fR.
11002 When generating code using the instructions available on z/Architecture,
11003 the default is \fB\-march=z900\fR.  Otherwise, the default is
11004 \&\fB\-march=g5\fR.
11005 .IP "\fB\-mtune=\fR\fIcpu-type\fR" 4
11006 .IX Item "-mtune=cpu-type"
11007 Tune to \fIcpu-type\fR everything applicable about the generated code,
11008 except for the \s-1ABI\s0 and the set of available instructions.
11009 The list of \fIcpu-type\fR values is the same as for \fB\-march\fR.
11010 The default is the value used for \fB\-march\fR.
11011 .IP "\fB\-mtpf\-trace\fR" 4
11012 .IX Item "-mtpf-trace"
11013 .PD 0
11014 .IP "\fB\-mno\-tpf\-trace\fR" 4
11015 .IX Item "-mno-tpf-trace"
11016 .PD
11017 Generate code that adds (does not add) in \s-1TPF\s0 \s-1OS\s0 specific branches to trace
11018 routines in the operating system.  This option is off by default, even
11019 when compiling for the \s-1TPF\s0 \s-1OS\s0.
11020 .IP "\fB\-mfused\-madd\fR" 4
11021 .IX Item "-mfused-madd"
11022 .PD 0
11023 .IP "\fB\-mno\-fused\-madd\fR" 4
11024 .IX Item "-mno-fused-madd"
11025 .PD
11026 Generate code that uses (does not use) the floating point multiply and
11027 accumulate instructions.  These instructions are generated by default if
11028 hardware floating point is used.
11029 .IP "\fB\-mwarn\-framesize=\fR\fIframesize\fR" 4
11030 .IX Item "-mwarn-framesize=framesize"
11031 Emit a warning if the current function exceeds the given frame size.  Because
11032 this is a compile time check it doesn't need to be a real problem when the program
11033 runs.  It is intended to identify functions which most probably cause
11034 a stack overflow.  It is useful to be used in an environment with limited stack
11035 size e.g. the linux kernel.
11036 .IP "\fB\-mwarn\-dynamicstack\fR" 4
11037 .IX Item "-mwarn-dynamicstack"
11038 Emit a warning if the function calls alloca or uses dynamically
11039 sized arrays.  This is generally a bad idea with a limited stack size.
11040 .IP "\fB\-mstack\-guard=\fR\fIstack-guard\fR" 4
11041 .IX Item "-mstack-guard=stack-guard"
11042 .PD 0
11043 .IP "\fB\-mstack\-size=\fR\fIstack-size\fR" 4
11044 .IX Item "-mstack-size=stack-size"
11045 .PD
11046 These arguments always have to be used in conjunction.  If they are present the s390
11047 back end emits additional instructions in the function prologue which trigger a trap
11048 if the stack size is \fIstack-guard\fR bytes above the \fIstack-size\fR
11049 (remember that the stack on s390 grows downward).  These options are intended to
11050 be used to help debugging stack overflow problems.  The additionally emitted code
11051 causes only little overhead and hence can also be used in production like systems
11052 without greater performance degradation.  The given values have to be exact
11053 powers of 2 and \fIstack-size\fR has to be greater than \fIstack-guard\fR without
11054 exceeding 64k.
11055 In order to be efficient the extra code makes the assumption that the stack starts
11056 at an address aligned to the value given by \fIstack-size\fR.
11057 .PP
11058 \fI\s-1SH\s0 Options\fR
11059 .IX Subsection "SH Options"
11060 .PP
11061 These \fB\-m\fR options are defined for the \s-1SH\s0 implementations:
11062 .IP "\fB\-m1\fR" 4
11063 .IX Item "-m1"
11064 Generate code for the \s-1SH1\s0.
11065 .IP "\fB\-m2\fR" 4
11066 .IX Item "-m2"
11067 Generate code for the \s-1SH2\s0.
11068 .IP "\fB\-m2e\fR" 4
11069 .IX Item "-m2e"
11070 Generate code for the SH2e.
11071 .IP "\fB\-m3\fR" 4
11072 .IX Item "-m3"
11073 Generate code for the \s-1SH3\s0.
11074 .IP "\fB\-m3e\fR" 4
11075 .IX Item "-m3e"
11076 Generate code for the SH3e.
11077 .IP "\fB\-m4\-nofpu\fR" 4
11078 .IX Item "-m4-nofpu"
11079 Generate code for the \s-1SH4\s0 without a floating-point unit.
11080 .IP "\fB\-m4\-single\-only\fR" 4
11081 .IX Item "-m4-single-only"
11082 Generate code for the \s-1SH4\s0 with a floating-point unit that only
11083 supports single-precision arithmetic.
11084 .IP "\fB\-m4\-single\fR" 4
11085 .IX Item "-m4-single"
11086 Generate code for the \s-1SH4\s0 assuming the floating-point unit is in
11087 single-precision mode by default.
11088 .IP "\fB\-m4\fR" 4
11089 .IX Item "-m4"
11090 Generate code for the \s-1SH4\s0.
11091 .IP "\fB\-m4a\-nofpu\fR" 4
11092 .IX Item "-m4a-nofpu"
11093 Generate code for the SH4al\-dsp, or for a SH4a in such a way that the
11094 floating-point unit is not used.
11095 .IP "\fB\-m4a\-single\-only\fR" 4
11096 .IX Item "-m4a-single-only"
11097 Generate code for the SH4a, in such a way that no double-precision
11098 floating point operations are used.
11099 .IP "\fB\-m4a\-single\fR" 4
11100 .IX Item "-m4a-single"
11101 Generate code for the SH4a assuming the floating-point unit is in
11102 single-precision mode by default.
11103 .IP "\fB\-m4a\fR" 4
11104 .IX Item "-m4a"
11105 Generate code for the SH4a.
11106 .IP "\fB\-m4al\fR" 4
11107 .IX Item "-m4al"
11108 Same as \fB\-m4a\-nofpu\fR, except that it implicitly passes
11109 \&\fB\-dsp\fR to the assembler.  \s-1GCC\s0 doesn't generate any \s-1DSP\s0
11110 instructions at the moment.
11111 .IP "\fB\-mb\fR" 4
11112 .IX Item "-mb"
11113 Compile code for the processor in big endian mode.
11114 .IP "\fB\-ml\fR" 4
11115 .IX Item "-ml"
11116 Compile code for the processor in little endian mode.
11117 .IP "\fB\-mdalign\fR" 4
11118 .IX Item "-mdalign"
11119 Align doubles at 64\-bit boundaries.  Note that this changes the calling
11120 conventions, and thus some functions from the standard C library will
11121 not work unless you recompile it first with \fB\-mdalign\fR.
11122 .IP "\fB\-mrelax\fR" 4
11123 .IX Item "-mrelax"
11124 Shorten some address references at link time, when possible; uses the
11125 linker option \fB\-relax\fR.
11126 .IP "\fB\-mbigtable\fR" 4
11127 .IX Item "-mbigtable"
11128 Use 32\-bit offsets in \f(CW\*(C`switch\*(C'\fR tables.  The default is to use
11129 16\-bit offsets.
11130 .IP "\fB\-mfmovd\fR" 4
11131 .IX Item "-mfmovd"
11132 Enable the use of the instruction \f(CW\*(C`fmovd\*(C'\fR.
11133 .IP "\fB\-mhitachi\fR" 4
11134 .IX Item "-mhitachi"
11135 Comply with the calling conventions defined by Renesas.
11136 .IP "\fB\-mrenesas\fR" 4
11137 .IX Item "-mrenesas"
11138 Comply with the calling conventions defined by Renesas.
11139 .IP "\fB\-mno\-renesas\fR" 4
11140 .IX Item "-mno-renesas"
11141 Comply with the calling conventions defined for \s-1GCC\s0 before the Renesas
11142 conventions were available.  This option is the default for all
11143 targets of the \s-1SH\s0 toolchain except for \fBsh-symbianelf\fR.
11144 .IP "\fB\-mnomacsave\fR" 4
11145 .IX Item "-mnomacsave"
11146 Mark the \f(CW\*(C`MAC\*(C'\fR register as call\-clobbered, even if
11147 \&\fB\-mhitachi\fR is given.
11148 .IP "\fB\-mieee\fR" 4
11149 .IX Item "-mieee"
11150 Increase IEEE-compliance of floating-point code.
11151 At the moment, this is equivalent to \fB\-fno\-finite\-math\-only\fR.
11152 When generating 16 bit \s-1SH\s0 opcodes, getting IEEE-conforming results for
11153 comparisons of NANs / infinities incurs extra overhead in every
11154 floating point comparison, therefore the default is set to
11155 \&\fB\-ffinite\-math\-only\fR.
11156 .IP "\fB\-misize\fR" 4
11157 .IX Item "-misize"
11158 Dump instruction size and location in the assembly code.
11159 .IP "\fB\-mpadstruct\fR" 4
11160 .IX Item "-mpadstruct"
11161 This option is deprecated.  It pads structures to multiple of 4 bytes,
11162 which is incompatible with the \s-1SH\s0 \s-1ABI\s0.
11163 .IP "\fB\-mspace\fR" 4
11164 .IX Item "-mspace"
11165 Optimize for space instead of speed.  Implied by \fB\-Os\fR.
11166 .IP "\fB\-mprefergot\fR" 4
11167 .IX Item "-mprefergot"
11168 When generating position-independent code, emit function calls using
11169 the Global Offset Table instead of the Procedure Linkage Table.
11170 .IP "\fB\-musermode\fR" 4
11171 .IX Item "-musermode"
11172 Generate a library function call to invalidate instruction cache
11173 entries, after fixing up a trampoline.  This library function call
11174 doesn't assume it can write to the whole memory address space.  This
11175 is the default when the target is \f(CW\*(C`sh\-*\-linux*\*(C'\fR.
11176 .IP "\fB\-multcost=\fR\fInumber\fR" 4
11177 .IX Item "-multcost=number"
11178 Set the cost to assume for a multiply insn.
11179 .IP "\fB\-mdiv=\fR\fIstrategy\fR" 4
11180 .IX Item "-mdiv=strategy"
11181 Set the division strategy to use for SHmedia code.  \fIstrategy\fR must be
11182 one of: call, call2, fp, inv, inv:minlat, inv20u, inv20l, inv:call,
11183 inv:call2, inv:fp .
11184 \&\*(L"fp\*(R" performs the operation in floating point.  This has a very high latency,
11185 but needs only a few instructions, so it might be a good choice if
11186 your code has enough easily exploitable \s-1ILP\s0 to allow the compiler to
11187 schedule the floating point instructions together with other instructions.
11188 Division by zero causes a floating point exception.
11189 \&\*(L"inv\*(R" uses integer operations to calculate the inverse of the divisor,
11190 and then multiplies the dividend with the inverse.  This strategy allows
11191 cse and hoisting of the inverse calculation.  Division by zero calculates
11192 an unspecified result, but does not trap.
11193 \&\*(L"inv:minlat\*(R" is a variant of \*(L"inv\*(R" where if no cse / hoisting opportunities
11194 have been found, or if the entire operation has been hoisted to the same
11195 place, the last stages of the inverse calculation are intertwined with the
11196 final multiply to reduce the overall latency, at the expense of using a few
11197 more instructions, and thus offering fewer scheduling opportunities with
11198 other code.
11199 \&\*(L"call\*(R" calls a library function that usually implements the inv:minlat
11200 strategy.
11201 This gives high code density for m5\-*media\-nofpu compilations.
11202 \&\*(L"call2\*(R" uses a different entry point of the same library function, where it
11203 assumes that a pointer to a lookup table has already been set up, which
11204 exposes the pointer load to cse / code hoisting optimizations.
11205 \&\*(L"inv:call\*(R", \*(L"inv:call2\*(R" and \*(L"inv:fp\*(R" all use the \*(L"inv\*(R" algorithm for initial
11206 code generation, but if the code stays unoptimized, revert to the \*(L"call\*(R",
11207 \&\*(L"call2\*(R", or \*(L"fp\*(R" strategies, respectively.  Note that the
11208 potentially-trapping side effect of division by zero is carried by a
11209 separate instruction, so it is possible that all the integer instructions
11210 are hoisted out, but the marker for the side effect stays where it is.
11211 A recombination to fp operations or a call is not possible in that case.
11212 \&\*(L"inv20u\*(R" and \*(L"inv20l\*(R" are variants of the \*(L"inv:minlat\*(R" strategy.  In the case
11213 that the inverse calculation was nor separated from the multiply, they speed
11214 up division where the dividend fits into 20 bits (plus sign where applicable),
11215 by inserting a test to skip a number of operations in this case; this test
11216 slows down the case of larger dividends.  inv20u assumes the case of a such
11217 a small dividend to be unlikely, and inv20l assumes it to be likely.
11218 .IP "\fB\-mdivsi3_libfunc=\fR\fIname\fR" 4
11219 .IX Item "-mdivsi3_libfunc=name"
11220 Set the name of the library function used for 32 bit signed division to
11221 \&\fIname\fR.  This only affect the name used in the call and inv:call
11222 division strategies, and the compiler will still expect the same
11223 sets of input/output/clobbered registers as if this option was not present.
11224 .IP "\fB\-madjust\-unroll\fR" 4
11225 .IX Item "-madjust-unroll"
11226 Throttle unrolling to avoid thrashing target registers.
11227 This option only has an effect if the gcc code base supports the
11228 \&\s-1TARGET_ADJUST_UNROLL_MAX\s0 target hook.
11229 .IP "\fB\-mindexed\-addressing\fR" 4
11230 .IX Item "-mindexed-addressing"
11231 Enable the use of the indexed addressing mode for SHmedia32/SHcompact.
11232 This is only safe if the hardware and/or \s-1OS\s0 implement 32 bit wrap-around
11233 semantics for the indexed addressing mode.  The architecture allows the
11234 implementation of processors with 64 bit \s-1MMU\s0, which the \s-1OS\s0 could use to
11235 get 32 bit addressing, but since no current hardware implementation supports
11236 this or any other way to make the indexed addressing mode safe to use in
11237 the 32 bit \s-1ABI\s0, the default is \-mno\-indexed\-addressing.
11238 .IP "\fB\-mgettrcost=\fR\fInumber\fR" 4
11239 .IX Item "-mgettrcost=number"
11240 Set the cost assumed for the gettr instruction to \fInumber\fR.
11241 The default is 2 if \fB\-mpt\-fixed\fR is in effect, 100 otherwise.
11242 .IP "\fB\-mpt\-fixed\fR" 4
11243 .IX Item "-mpt-fixed"
11244 Assume pt* instructions won't trap.  This will generally generate better
11245 scheduled code, but is unsafe on current hardware.  The current architecture
11246 definition says that ptabs and ptrel trap when the target anded with 3 is 3.
11247 This has the unintentional effect of making it unsafe to schedule ptabs /
11248 ptrel before a branch, or hoist it out of a loop.  For example,
11249 _\|_do_global_ctors, a part of libgcc that runs constructors at program
11250 startup, calls functions in a list which is delimited by \-1.  With the
11251 \&\-mpt\-fixed option, the ptabs will be done before testing against \-1.
11252 That means that all the constructors will be run a bit quicker, but when
11253 the loop comes to the end of the list, the program crashes because ptabs
11254 loads \-1 into a target register.  Since this option is unsafe for any
11255 hardware implementing the current architecture specification, the default
11256 is \-mno\-pt\-fixed.  Unless the user specifies a specific cost with
11257 \&\fB\-mgettrcost\fR, \-mno\-pt\-fixed also implies \fB\-mgettrcost=100\fR;
11258 this deters register allocation using target registers for storing
11259 ordinary integers.
11260 .IP "\fB\-minvalid\-symbols\fR" 4
11261 .IX Item "-minvalid-symbols"
11262 Assume symbols might be invalid.  Ordinary function symbols generated by
11263 the compiler will always be valid to load with movi/shori/ptabs or
11264 movi/shori/ptrel, but with assembler and/or linker tricks it is possible
11265 to generate symbols that will cause ptabs / ptrel to trap.
11266 This option is only meaningful when \fB\-mno\-pt\-fixed\fR is in effect.
11267 It will then prevent cross-basic-block cse, hoisting and most scheduling
11268 of symbol loads.  The default is \fB\-mno\-invalid\-symbols\fR.
11269 .PP
11270 \fI\s-1SPARC\s0 Options\fR
11271 .IX Subsection "SPARC Options"
11272 .PP
11273 These \fB\-m\fR options are supported on the \s-1SPARC:\s0
11274 .IP "\fB\-mno\-app\-regs\fR" 4
11275 .IX Item "-mno-app-regs"
11276 .PD 0
11277 .IP "\fB\-mapp\-regs\fR" 4
11278 .IX Item "-mapp-regs"
11279 .PD
11280 Specify \fB\-mapp\-regs\fR to generate output using the global registers
11281 2 through 4, which the \s-1SPARC\s0 \s-1SVR4\s0 \s-1ABI\s0 reserves for applications.  This
11282 is the default.
11283 .Sp
11284 To be fully \s-1SVR4\s0 \s-1ABI\s0 compliant at the cost of some performance loss,
11285 specify \fB\-mno\-app\-regs\fR.  You should compile libraries and system
11286 software with this option.
11287 .IP "\fB\-mfpu\fR" 4
11288 .IX Item "-mfpu"
11289 .PD 0
11290 .IP "\fB\-mhard\-float\fR" 4
11291 .IX Item "-mhard-float"
11292 .PD
11293 Generate output containing floating point instructions.  This is the
11294 default.
11295 .IP "\fB\-mno\-fpu\fR" 4
11296 .IX Item "-mno-fpu"
11297 .PD 0
11298 .IP "\fB\-msoft\-float\fR" 4
11299 .IX Item "-msoft-float"
11300 .PD
11301 Generate output containing library calls for floating point.
11302 \&\fBWarning:\fR the requisite libraries are not available for all \s-1SPARC\s0
11303 targets.  Normally the facilities of the machine's usual C compiler are
11304 used, but this cannot be done directly in cross\-compilation.  You must make
11305 your own arrangements to provide suitable library functions for
11306 cross\-compilation.  The embedded targets \fBsparc\-*\-aout\fR and
11307 \&\fBsparclite\-*\-*\fR do provide software floating point support.
11308 .Sp
11309 \&\fB\-msoft\-float\fR changes the calling convention in the output file;
11310 therefore, it is only useful if you compile \fIall\fR of a program with
11311 this option.  In particular, you need to compile \fIlibgcc.a\fR, the
11312 library that comes with \s-1GCC\s0, with \fB\-msoft\-float\fR in order for
11313 this to work.
11314 .IP "\fB\-mhard\-quad\-float\fR" 4
11315 .IX Item "-mhard-quad-float"
11316 Generate output containing quad-word (long double) floating point
11317 instructions.
11318 .IP "\fB\-msoft\-quad\-float\fR" 4
11319 .IX Item "-msoft-quad-float"
11320 Generate output containing library calls for quad-word (long double)
11321 floating point instructions.  The functions called are those specified
11322 in the \s-1SPARC\s0 \s-1ABI\s0.  This is the default.
11323 .Sp
11324 As of this writing, there are no \s-1SPARC\s0 implementations that have hardware
11325 support for the quad-word floating point instructions.  They all invoke
11326 a trap handler for one of these instructions, and then the trap handler
11327 emulates the effect of the instruction.  Because of the trap handler overhead,
11328 this is much slower than calling the \s-1ABI\s0 library routines.  Thus the
11329 \&\fB\-msoft\-quad\-float\fR option is the default.
11330 .IP "\fB\-mno\-unaligned\-doubles\fR" 4
11331 .IX Item "-mno-unaligned-doubles"
11332 .PD 0
11333 .IP "\fB\-munaligned\-doubles\fR" 4
11334 .IX Item "-munaligned-doubles"
11335 .PD
11336 Assume that doubles have 8 byte alignment.  This is the default.
11337 .Sp
11338 With \fB\-munaligned\-doubles\fR, \s-1GCC\s0 assumes that doubles have 8 byte
11339 alignment only if they are contained in another type, or if they have an
11340 absolute address.  Otherwise, it assumes they have 4 byte alignment.
11341 Specifying this option avoids some rare compatibility problems with code
11342 generated by other compilers.  It is not the default because it results
11343 in a performance loss, especially for floating point code.
11344 .IP "\fB\-mno\-faster\-structs\fR" 4
11345 .IX Item "-mno-faster-structs"
11346 .PD 0
11347 .IP "\fB\-mfaster\-structs\fR" 4
11348 .IX Item "-mfaster-structs"
11349 .PD
11350 With \fB\-mfaster\-structs\fR, the compiler assumes that structures
11351 should have 8 byte alignment.  This enables the use of pairs of
11352 \&\f(CW\*(C`ldd\*(C'\fR and \f(CW\*(C`std\*(C'\fR instructions for copies in structure
11353 assignment, in place of twice as many \f(CW\*(C`ld\*(C'\fR and \f(CW\*(C`st\*(C'\fR pairs.
11354 However, the use of this changed alignment directly violates the \s-1SPARC\s0
11355 \&\s-1ABI\s0.  Thus, it's intended only for use on targets where the developer
11356 acknowledges that their resulting code will not be directly in line with
11357 the rules of the \s-1ABI\s0.
11358 .IP "\fB\-mimpure\-text\fR" 4
11359 .IX Item "-mimpure-text"
11360 \&\fB\-mimpure\-text\fR, used in addition to \fB\-shared\fR, tells
11361 the compiler to not pass \fB\-z text\fR to the linker when linking a
11362 shared object.  Using this option, you can link position-dependent
11363 code into a shared object.
11364 .Sp
11365 \&\fB\-mimpure\-text\fR suppresses the \*(L"relocations remain against
11366 allocatable but non-writable sections\*(R" linker error message.
11367 However, the necessary relocations will trigger copy\-on\-write, and the
11368 shared object is not actually shared across processes.  Instead of
11369 using \fB\-mimpure\-text\fR, you should compile all source code with
11370 \&\fB\-fpic\fR or \fB\-fPIC\fR.
11371 .Sp
11372 This option is only available on SunOS and Solaris.
11373 .IP "\fB\-mcpu=\fR\fIcpu_type\fR" 4
11374 .IX Item "-mcpu=cpu_type"
11375 Set the instruction set, register set, and instruction scheduling parameters
11376 for machine type \fIcpu_type\fR.  Supported values for \fIcpu_type\fR are
11377 \&\fBv7\fR, \fBcypress\fR, \fBv8\fR, \fBsupersparc\fR, \fBsparclite\fR,
11378 \&\fBf930\fR, \fBf934\fR, \fBhypersparc\fR, \fBsparclite86x\fR,
11379 \&\fBsparclet\fR, \fBtsc701\fR, \fBv9\fR, \fBultrasparc\fR, and
11380 \&\fBultrasparc3\fR.
11381 .Sp
11382 Default instruction scheduling parameters are used for values that select
11383 an architecture and not an implementation.  These are \fBv7\fR, \fBv8\fR,
11384 \&\fBsparclite\fR, \fBsparclet\fR, \fBv9\fR.
11385 .Sp
11386 Here is a list of each supported architecture and their supported
11387 implementations.
11388 .Sp
11389 .Vb 5
11390 \&            v7:             cypress
11391 \&            v8:             supersparc, hypersparc
11392 \&            sparclite:      f930, f934, sparclite86x
11393 \&            sparclet:       tsc701
11394 \&            v9:             ultrasparc, ultrasparc3
11395 .Ve
11396 .Sp
11397 By default (unless configured otherwise), \s-1GCC\s0 generates code for the V7
11398 variant of the \s-1SPARC\s0 architecture.  With \fB\-mcpu=cypress\fR, the compiler
11399 additionally optimizes it for the Cypress \s-1CY7C602\s0 chip, as used in the
11400 SPARCStation/SPARCServer 3xx series.  This is also appropriate for the older
11401 SPARCStation 1, 2, \s-1IPX\s0 etc.
11402 .Sp
11403 With \fB\-mcpu=v8\fR, \s-1GCC\s0 generates code for the V8 variant of the \s-1SPARC\s0
11404 architecture.  The only difference from V7 code is that the compiler emits
11405 the integer multiply and integer divide instructions which exist in \s-1SPARC\-V8\s0
11406 but not in \s-1SPARC\-V7\s0.  With \fB\-mcpu=supersparc\fR, the compiler additionally
11407 optimizes it for the SuperSPARC chip, as used in the SPARCStation 10, 1000 and
11408 2000 series.
11409 .Sp
11410 With \fB\-mcpu=sparclite\fR, \s-1GCC\s0 generates code for the SPARClite variant of
11411 the \s-1SPARC\s0 architecture.  This adds the integer multiply, integer divide step
11412 and scan (\f(CW\*(C`ffs\*(C'\fR) instructions which exist in SPARClite but not in \s-1SPARC\-V7\s0.
11413 With \fB\-mcpu=f930\fR, the compiler additionally optimizes it for the
11414 Fujitsu \s-1MB86930\s0 chip, which is the original SPARClite, with no \s-1FPU\s0.  With
11415 \&\fB\-mcpu=f934\fR, the compiler additionally optimizes it for the Fujitsu
11416 \&\s-1MB86934\s0 chip, which is the more recent SPARClite with \s-1FPU\s0.
11417 .Sp
11418 With \fB\-mcpu=sparclet\fR, \s-1GCC\s0 generates code for the SPARClet variant of
11419 the \s-1SPARC\s0 architecture.  This adds the integer multiply, multiply/accumulate,
11420 integer divide step and scan (\f(CW\*(C`ffs\*(C'\fR) instructions which exist in SPARClet
11421 but not in \s-1SPARC\-V7\s0.  With \fB\-mcpu=tsc701\fR, the compiler additionally
11422 optimizes it for the \s-1TEMIC\s0 SPARClet chip.
11423 .Sp
11424 With \fB\-mcpu=v9\fR, \s-1GCC\s0 generates code for the V9 variant of the \s-1SPARC\s0
11425 architecture.  This adds 64\-bit integer and floating-point move instructions,
11426 3 additional floating-point condition code registers and conditional move
11427 instructions.  With \fB\-mcpu=ultrasparc\fR, the compiler additionally
11428 optimizes it for the Sun UltraSPARC I/II chips.  With
11429 \&\fB\-mcpu=ultrasparc3\fR, the compiler additionally optimizes it for the
11430 Sun UltraSPARC \s-1III\s0 chip.
11431 .IP "\fB\-mtune=\fR\fIcpu_type\fR" 4
11432 .IX Item "-mtune=cpu_type"
11433 Set the instruction scheduling parameters for machine type
11434 \&\fIcpu_type\fR, but do not set the instruction set or register set that the
11435 option \fB\-mcpu=\fR\fIcpu_type\fR would.
11436 .Sp
11437 The same values for \fB\-mcpu=\fR\fIcpu_type\fR can be used for
11438 \&\fB\-mtune=\fR\fIcpu_type\fR, but the only useful values are those
11439 that select a particular cpu implementation.  Those are \fBcypress\fR,
11440 \&\fBsupersparc\fR, \fBhypersparc\fR, \fBf930\fR, \fBf934\fR,
11441 \&\fBsparclite86x\fR, \fBtsc701\fR, \fBultrasparc\fR, and
11442 \&\fBultrasparc3\fR.
11443 .IP "\fB\-mv8plus\fR" 4
11444 .IX Item "-mv8plus"
11445 .PD 0
11446 .IP "\fB\-mno\-v8plus\fR" 4
11447 .IX Item "-mno-v8plus"
11448 .PD
11449 With \fB\-mv8plus\fR, \s-1GCC\s0 generates code for the \s-1SPARC\-V8+\s0 \s-1ABI\s0.  The
11450 difference from the V8 \s-1ABI\s0 is that the global and out registers are
11451 considered 64\-bit wide.  This is enabled by default on Solaris in 32\-bit
11452 mode for all \s-1SPARC\-V9\s0 processors.
11453 .IP "\fB\-mvis\fR" 4
11454 .IX Item "-mvis"
11455 .PD 0
11456 .IP "\fB\-mno\-vis\fR" 4
11457 .IX Item "-mno-vis"
11458 .PD
11459 With \fB\-mvis\fR, \s-1GCC\s0 generates code that takes advantage of the UltraSPARC
11460 Visual Instruction Set extensions.  The default is \fB\-mno\-vis\fR.
11461 .PP
11462 These \fB\-m\fR options are supported in addition to the above
11463 on \s-1SPARC\-V9\s0 processors in 64\-bit environments:
11464 .IP "\fB\-mlittle\-endian\fR" 4
11465 .IX Item "-mlittle-endian"
11466 Generate code for a processor running in little-endian mode.  It is only
11467 available for a few configurations and most notably not on Solaris and Linux.
11468 .IP "\fB\-m32\fR" 4
11469 .IX Item "-m32"
11470 .PD 0
11471 .IP "\fB\-m64\fR" 4
11472 .IX Item "-m64"
11473 .PD
11474 Generate code for a 32\-bit or 64\-bit environment.
11475 The 32\-bit environment sets int, long and pointer to 32 bits.
11476 The 64\-bit environment sets int to 32 bits and long and pointer
11477 to 64 bits.
11478 .IP "\fB\-mcmodel=medlow\fR" 4
11479 .IX Item "-mcmodel=medlow"
11480 Generate code for the Medium/Low code model: 64\-bit addresses, programs
11481 must be linked in the low 32 bits of memory.  Programs can be statically
11482 or dynamically linked.
11483 .IP "\fB\-mcmodel=medmid\fR" 4
11484 .IX Item "-mcmodel=medmid"
11485 Generate code for the Medium/Middle code model: 64\-bit addresses, programs
11486 must be linked in the low 44 bits of memory, the text and data segments must
11487 be less than 2GB in size and the data segment must be located within 2GB of
11488 the text segment.
11489 .IP "\fB\-mcmodel=medany\fR" 4
11490 .IX Item "-mcmodel=medany"
11491 Generate code for the Medium/Anywhere code model: 64\-bit addresses, programs
11492 may be linked anywhere in memory, the text and data segments must be less
11493 than 2GB in size and the data segment must be located within 2GB of the
11494 text segment.
11495 .IP "\fB\-mcmodel=embmedany\fR" 4
11496 .IX Item "-mcmodel=embmedany"
11497 Generate code for the Medium/Anywhere code model for embedded systems:
11498 64\-bit addresses, the text and data segments must be less than 2GB in
11499 size, both starting anywhere in memory (determined at link time).  The
11500 global register \f(CW%g4\fR points to the base of the data segment.  Programs
11501 are statically linked and \s-1PIC\s0 is not supported.
11502 .IP "\fB\-mstack\-bias\fR" 4
11503 .IX Item "-mstack-bias"
11504 .PD 0
11505 .IP "\fB\-mno\-stack\-bias\fR" 4
11506 .IX Item "-mno-stack-bias"
11507 .PD
11508 With \fB\-mstack\-bias\fR, \s-1GCC\s0 assumes that the stack pointer, and
11509 frame pointer if present, are offset by \-2047 which must be added back
11510 when making stack frame references.  This is the default in 64\-bit mode.
11511 Otherwise, assume no such offset is present.
11512 .PP
11513 These switches are supported in addition to the above on Solaris:
11514 .IP "\fB\-threads\fR" 4
11515 .IX Item "-threads"
11516 Add support for multithreading using the Solaris threads library.  This
11517 option sets flags for both the preprocessor and linker.  This option does
11518 not affect the thread safety of object code produced by the compiler or
11519 that of libraries supplied with it.
11520 .IP "\fB\-pthreads\fR" 4
11521 .IX Item "-pthreads"
11522 Add support for multithreading using the \s-1POSIX\s0 threads library.  This
11523 option sets flags for both the preprocessor and linker.  This option does
11524 not affect the thread safety of object code produced  by the compiler or
11525 that of libraries supplied with it.
11526 .IP "\fB\-pthread\fR" 4
11527 .IX Item "-pthread"
11528 This is a synonym for \fB\-pthreads\fR.
11529 .PP
11530 \fIOptions for System V\fR
11531 .IX Subsection "Options for System V"
11532 .PP
11533 These additional options are available on System V Release 4 for
11534 compatibility with other compilers on those systems:
11535 .IP "\fB\-G\fR" 4
11536 .IX Item "-G"
11537 Create a shared object.
11538 It is recommended that \fB\-symbolic\fR or \fB\-shared\fR be used instead.
11539 .IP "\fB\-Qy\fR" 4
11540 .IX Item "-Qy"
11541 Identify the versions of each tool used by the compiler, in a
11542 \&\f(CW\*(C`.ident\*(C'\fR assembler directive in the output.
11543 .IP "\fB\-Qn\fR" 4
11544 .IX Item "-Qn"
11545 Refrain from adding \f(CW\*(C`.ident\*(C'\fR directives to the output file (this is
11546 the default).
11547 .IP "\fB\-YP,\fR\fIdirs\fR" 4
11548 .IX Item "-YP,dirs"
11549 Search the directories \fIdirs\fR, and no others, for libraries
11550 specified with \fB\-l\fR.
11551 .IP "\fB\-Ym,\fR\fIdir\fR" 4
11552 .IX Item "-Ym,dir"
11553 Look in the directory \fIdir\fR to find the M4 preprocessor.
11554 The assembler uses this option.
11555 .PP
11556 \fITMS320C3x/C4x Options\fR
11557 .IX Subsection "TMS320C3x/C4x Options"
11558 .PP
11559 These \fB\-m\fR options are defined for TMS320C3x/C4x implementations:
11560 .IP "\fB\-mcpu=\fR\fIcpu_type\fR" 4
11561 .IX Item "-mcpu=cpu_type"
11562 Set the instruction set, register set, and instruction scheduling
11563 parameters for machine type \fIcpu_type\fR.  Supported values for
11564 \&\fIcpu_type\fR are \fBc30\fR, \fBc31\fR, \fBc32\fR, \fBc40\fR, and
11565 \&\fBc44\fR.  The default is \fBc40\fR to generate code for the
11566 \&\s-1TMS320C40\s0.
11567 .IP "\fB\-mbig\-memory\fR" 4
11568 .IX Item "-mbig-memory"
11569 .PD 0
11570 .IP "\fB\-mbig\fR" 4
11571 .IX Item "-mbig"
11572 .IP "\fB\-msmall\-memory\fR" 4
11573 .IX Item "-msmall-memory"
11574 .IP "\fB\-msmall\fR" 4
11575 .IX Item "-msmall"
11576 .PD
11577 Generates code for the big or small memory model.  The small memory
11578 model assumed that all data fits into one 64K word page.  At run-time
11579 the data page (\s-1DP\s0) register must be set to point to the 64K page
11580 containing the .bss and .data program sections.  The big memory model is
11581 the default and requires reloading of the \s-1DP\s0 register for every direct
11582 memory access.
11583 .IP "\fB\-mbk\fR" 4
11584 .IX Item "-mbk"
11585 .PD 0
11586 .IP "\fB\-mno\-bk\fR" 4
11587 .IX Item "-mno-bk"
11588 .PD
11589 Allow (disallow) allocation of general integer operands into the block
11590 count register \s-1BK\s0.
11591 .IP "\fB\-mdb\fR" 4
11592 .IX Item "-mdb"
11593 .PD 0
11594 .IP "\fB\-mno\-db\fR" 4
11595 .IX Item "-mno-db"
11596 .PD
11597 Enable (disable) generation of code using decrement and branch,
11598 DBcond(D), instructions.  This is enabled by default for the C4x.  To be
11599 on the safe side, this is disabled for the C3x, since the maximum
11600 iteration count on the C3x is 2^{23 + 1} (but who iterates loops more than
11601 2^{23} times on the C3x?).  Note that \s-1GCC\s0 will try to reverse a loop so
11602 that it can utilize the decrement and branch instruction, but will give
11603 up if there is more than one memory reference in the loop.  Thus a loop
11604 where the loop counter is decremented can generate slightly more
11605 efficient code, in cases where the \s-1RPTB\s0 instruction cannot be utilized.
11606 .IP "\fB\-mdp\-isr\-reload\fR" 4
11607 .IX Item "-mdp-isr-reload"
11608 .PD 0
11609 .IP "\fB\-mparanoid\fR" 4
11610 .IX Item "-mparanoid"
11611 .PD
11612 Force the \s-1DP\s0 register to be saved on entry to an interrupt service
11613 routine (\s-1ISR\s0), reloaded to point to the data section, and restored on
11614 exit from the \s-1ISR\s0.  This should not be required unless someone has
11615 violated the small memory model by modifying the \s-1DP\s0 register, say within
11616 an object library.
11617 .IP "\fB\-mmpyi\fR" 4
11618 .IX Item "-mmpyi"
11619 .PD 0
11620 .IP "\fB\-mno\-mpyi\fR" 4
11621 .IX Item "-mno-mpyi"
11622 .PD
11623 For the C3x use the 24\-bit \s-1MPYI\s0 instruction for integer multiplies
11624 instead of a library call to guarantee 32\-bit results.  Note that if one
11625 of the operands is a constant, then the multiplication will be performed
11626 using shifts and adds.  If the \fB\-mmpyi\fR option is not specified for the C3x,
11627 then squaring operations are performed inline instead of a library call.
11628 .IP "\fB\-mfast\-fix\fR" 4
11629 .IX Item "-mfast-fix"
11630 .PD 0
11631 .IP "\fB\-mno\-fast\-fix\fR" 4
11632 .IX Item "-mno-fast-fix"
11633 .PD
11634 The C3x/C4x \s-1FIX\s0 instruction to convert a floating point value to an
11635 integer value chooses the nearest integer less than or equal to the
11636 floating point value rather than to the nearest integer.  Thus if the
11637 floating point number is negative, the result will be incorrectly
11638 truncated an additional code is necessary to detect and correct this
11639 case.  This option can be used to disable generation of the additional
11640 code required to correct the result.
11641 .IP "\fB\-mrptb\fR" 4
11642 .IX Item "-mrptb"
11643 .PD 0
11644 .IP "\fB\-mno\-rptb\fR" 4
11645 .IX Item "-mno-rptb"
11646 .PD
11647 Enable (disable) generation of repeat block sequences using the \s-1RPTB\s0
11648 instruction for zero overhead looping.  The \s-1RPTB\s0 construct is only used
11649 for innermost loops that do not call functions or jump across the loop
11650 boundaries.  There is no advantage having nested \s-1RPTB\s0 loops due to the
11651 overhead required to save and restore the \s-1RC\s0, \s-1RS\s0, and \s-1RE\s0 registers.
11652 This is enabled by default with \fB\-O2\fR.
11653 .IP "\fB\-mrpts=\fR\fIcount\fR" 4
11654 .IX Item "-mrpts=count"
11655 .PD 0
11656 .IP "\fB\-mno\-rpts\fR" 4
11657 .IX Item "-mno-rpts"
11658 .PD
11659 Enable (disable) the use of the single instruction repeat instruction
11660 \&\s-1RPTS\s0.  If a repeat block contains a single instruction, and the loop
11661 count can be guaranteed to be less than the value \fIcount\fR, \s-1GCC\s0 will
11662 emit a \s-1RPTS\s0 instruction instead of a \s-1RPTB\s0.  If no value is specified,
11663 then a \s-1RPTS\s0 will be emitted even if the loop count cannot be determined
11664 at compile time.  Note that the repeated instruction following \s-1RPTS\s0 does
11665 not have to be reloaded from memory each iteration, thus freeing up the
11666 \&\s-1CPU\s0 buses for operands.  However, since interrupts are blocked by this
11667 instruction, it is disabled by default.
11668 .IP "\fB\-mloop\-unsigned\fR" 4
11669 .IX Item "-mloop-unsigned"
11670 .PD 0
11671 .IP "\fB\-mno\-loop\-unsigned\fR" 4
11672 .IX Item "-mno-loop-unsigned"
11673 .PD
11674 The maximum iteration count when using \s-1RPTS\s0 and \s-1RPTB\s0 (and \s-1DB\s0 on the C40)
11675 is 2^{31 + 1} since these instructions test if the iteration count is
11676 negative to terminate the loop.  If the iteration count is unsigned
11677 there is a possibility than the 2^{31 + 1} maximum iteration count may be
11678 exceeded.  This switch allows an unsigned iteration count.
11679 .IP "\fB\-mti\fR" 4
11680 .IX Item "-mti"
11681 Try to emit an assembler syntax that the \s-1TI\s0 assembler (asm30) is happy
11682 with.  This also enforces compatibility with the \s-1API\s0 employed by the \s-1TI\s0
11683 C3x C compiler.  For example, long doubles are passed as structures
11684 rather than in floating point registers.
11685 .IP "\fB\-mregparm\fR" 4
11686 .IX Item "-mregparm"
11687 .PD 0
11688 .IP "\fB\-mmemparm\fR" 4
11689 .IX Item "-mmemparm"
11690 .PD
11691 Generate code that uses registers (stack) for passing arguments to functions.
11692 By default, arguments are passed in registers where possible rather
11693 than by pushing arguments on to the stack.
11694 .IP "\fB\-mparallel\-insns\fR" 4
11695 .IX Item "-mparallel-insns"
11696 .PD 0
11697 .IP "\fB\-mno\-parallel\-insns\fR" 4
11698 .IX Item "-mno-parallel-insns"
11699 .PD
11700 Allow the generation of parallel instructions.  This is enabled by
11701 default with \fB\-O2\fR.
11702 .IP "\fB\-mparallel\-mpy\fR" 4
11703 .IX Item "-mparallel-mpy"
11704 .PD 0
11705 .IP "\fB\-mno\-parallel\-mpy\fR" 4
11706 .IX Item "-mno-parallel-mpy"
11707 .PD
11708 Allow the generation of MPY||ADD and MPY||SUB parallel instructions,
11709 provided \fB\-mparallel\-insns\fR is also specified.  These instructions have
11710 tight register constraints which can pessimize the code generation
11711 of large functions.
11712 .PP
11713 \fIV850 Options\fR
11714 .IX Subsection "V850 Options"
11715 .PP
11716 These \fB\-m\fR options are defined for V850 implementations:
11717 .IP "\fB\-mlong\-calls\fR" 4
11718 .IX Item "-mlong-calls"
11719 .PD 0
11720 .IP "\fB\-mno\-long\-calls\fR" 4
11721 .IX Item "-mno-long-calls"
11722 .PD
11723 Treat all calls as being far away (near).  If calls are assumed to be
11724 far away, the compiler will always load the functions address up into a
11725 register, and call indirect through the pointer.
11726 .IP "\fB\-mno\-ep\fR" 4
11727 .IX Item "-mno-ep"
11728 .PD 0
11729 .IP "\fB\-mep\fR" 4
11730 .IX Item "-mep"
11731 .PD
11732 Do not optimize (do optimize) basic blocks that use the same index
11733 pointer 4 or more times to copy pointer into the \f(CW\*(C`ep\*(C'\fR register, and
11734 use the shorter \f(CW\*(C`sld\*(C'\fR and \f(CW\*(C`sst\*(C'\fR instructions.  The \fB\-mep\fR
11735 option is on by default if you optimize.
11736 .IP "\fB\-mno\-prolog\-function\fR" 4
11737 .IX Item "-mno-prolog-function"
11738 .PD 0
11739 .IP "\fB\-mprolog\-function\fR" 4
11740 .IX Item "-mprolog-function"
11741 .PD
11742 Do not use (do use) external functions to save and restore registers
11743 at the prologue and epilogue of a function.  The external functions
11744 are slower, but use less code space if more than one function saves
11745 the same number of registers.  The \fB\-mprolog\-function\fR option
11746 is on by default if you optimize.
11747 .IP "\fB\-mspace\fR" 4
11748 .IX Item "-mspace"
11749 Try to make the code as small as possible.  At present, this just turns
11750 on the \fB\-mep\fR and \fB\-mprolog\-function\fR options.
11751 .IP "\fB\-mtda=\fR\fIn\fR" 4
11752 .IX Item "-mtda=n"
11753 Put static or global variables whose size is \fIn\fR bytes or less into
11754 the tiny data area that register \f(CW\*(C`ep\*(C'\fR points to.  The tiny data
11755 area can hold up to 256 bytes in total (128 bytes for byte references).
11756 .IP "\fB\-msda=\fR\fIn\fR" 4
11757 .IX Item "-msda=n"
11758 Put static or global variables whose size is \fIn\fR bytes or less into
11759 the small data area that register \f(CW\*(C`gp\*(C'\fR points to.  The small data
11760 area can hold up to 64 kilobytes.
11761 .IP "\fB\-mzda=\fR\fIn\fR" 4
11762 .IX Item "-mzda=n"
11763 Put static or global variables whose size is \fIn\fR bytes or less into
11764 the first 32 kilobytes of memory.
11765 .IP "\fB\-mv850\fR" 4
11766 .IX Item "-mv850"
11767 Specify that the target processor is the V850.
11768 .IP "\fB\-mbig\-switch\fR" 4
11769 .IX Item "-mbig-switch"
11770 Generate code suitable for big switch tables.  Use this option only if
11771 the assembler/linker complain about out of range branches within a switch
11772 table.
11773 .IP "\fB\-mapp\-regs\fR" 4
11774 .IX Item "-mapp-regs"
11775 This option will cause r2 and r5 to be used in the code generated by
11776 the compiler.  This setting is the default.
11777 .IP "\fB\-mno\-app\-regs\fR" 4
11778 .IX Item "-mno-app-regs"
11779 This option will cause r2 and r5 to be treated as fixed registers.
11780 .IP "\fB\-mv850e1\fR" 4
11781 .IX Item "-mv850e1"
11782 Specify that the target processor is the V850E1.  The preprocessor
11783 constants \fB_\|_v850e1_\|_\fR and \fB_\|_v850e_\|_\fR will be defined if
11784 this option is used.
11785 .IP "\fB\-mv850e\fR" 4
11786 .IX Item "-mv850e"
11787 Specify that the target processor is the V850E.  The preprocessor
11788 constant \fB_\|_v850e_\|_\fR will be defined if this option is used.
11789 .Sp
11790 If neither \fB\-mv850\fR nor \fB\-mv850e\fR nor \fB\-mv850e1\fR
11791 are defined then a default target processor will be chosen and the
11792 relevant \fB_\|_v850*_\|_\fR preprocessor constant will be defined.
11793 .Sp
11794 The preprocessor constants \fB_\|_v850\fR and \fB_\|_v851_\|_\fR are always
11795 defined, regardless of which processor variant is the target.
11796 .IP "\fB\-mdisable\-callt\fR" 4
11797 .IX Item "-mdisable-callt"
11798 This option will suppress generation of the \s-1CALLT\s0 instruction for the
11799 v850e and v850e1 flavors of the v850 architecture.  The default is
11800 \&\fB\-mno\-disable\-callt\fR which allows the \s-1CALLT\s0 instruction to be used.
11801 .PP
11802 \fI\s-1VAX\s0 Options\fR
11803 .IX Subsection "VAX Options"
11804 .PP
11805 These \fB\-m\fR options are defined for the \s-1VAX:\s0
11806 .IP "\fB\-munix\fR" 4
11807 .IX Item "-munix"
11808 Do not output certain jump instructions (\f(CW\*(C`aobleq\*(C'\fR and so on)
11809 that the Unix assembler for the \s-1VAX\s0 cannot handle across long
11810 ranges.
11811 .IP "\fB\-mgnu\fR" 4
11812 .IX Item "-mgnu"
11813 Do output those jump instructions, on the assumption that you
11814 will assemble with the \s-1GNU\s0 assembler.
11815 .IP "\fB\-mg\fR" 4
11816 .IX Item "-mg"
11817 Output code for g\-format floating point numbers instead of d\-format.
11818 .PP
11819 \fIx86\-64 Options\fR
11820 .IX Subsection "x86-64 Options"
11821 .PP
11822 These are listed under 
11823 .PP
11824 \fIXstormy16 Options\fR
11825 .IX Subsection "Xstormy16 Options"
11826 .PP
11827 These options are defined for Xstormy16:
11828 .IP "\fB\-msim\fR" 4
11829 .IX Item "-msim"
11830 Choose startup files and linker script suitable for the simulator.
11831 .PP
11832 \fIXtensa Options\fR
11833 .IX Subsection "Xtensa Options"
11834 .PP
11835 These options are supported for Xtensa targets:
11836 .IP "\fB\-mconst16\fR" 4
11837 .IX Item "-mconst16"
11838 .PD 0
11839 .IP "\fB\-mno\-const16\fR" 4
11840 .IX Item "-mno-const16"
11841 .PD
11842 Enable or disable use of \f(CW\*(C`CONST16\*(C'\fR instructions for loading
11843 constant values.  The \f(CW\*(C`CONST16\*(C'\fR instruction is currently not a
11844 standard option from Tensilica.  When enabled, \f(CW\*(C`CONST16\*(C'\fR
11845 instructions are always used in place of the standard \f(CW\*(C`L32R\*(C'\fR
11846 instructions.  The use of \f(CW\*(C`CONST16\*(C'\fR is enabled by default only if
11847 the \f(CW\*(C`L32R\*(C'\fR instruction is not available.
11848 .IP "\fB\-mfused\-madd\fR" 4
11849 .IX Item "-mfused-madd"
11850 .PD 0
11851 .IP "\fB\-mno\-fused\-madd\fR" 4
11852 .IX Item "-mno-fused-madd"
11853 .PD
11854 Enable or disable use of fused multiply/add and multiply/subtract
11855 instructions in the floating-point option.  This has no effect if the
11856 floating-point option is not also enabled.  Disabling fused multiply/add
11857 and multiply/subtract instructions forces the compiler to use separate
11858 instructions for the multiply and add/subtract operations.  This may be
11859 desirable in some cases where strict \s-1IEEE\s0 754\-compliant results are
11860 required: the fused multiply add/subtract instructions do not round the
11861 intermediate result, thereby producing results with \fImore\fR bits of
11862 precision than specified by the \s-1IEEE\s0 standard.  Disabling fused multiply
11863 add/subtract instructions also ensures that the program output is not
11864 sensitive to the compiler's ability to combine multiply and add/subtract
11865 operations.
11866 .IP "\fB\-mtext\-section\-literals\fR" 4
11867 .IX Item "-mtext-section-literals"
11868 .PD 0
11869 .IP "\fB\-mno\-text\-section\-literals\fR" 4
11870 .IX Item "-mno-text-section-literals"
11871 .PD
11872 Control the treatment of literal pools.  The default is
11873 \&\fB\-mno\-text\-section\-literals\fR, which places literals in a separate
11874 section in the output file.  This allows the literal pool to be placed
11875 in a data \s-1RAM/ROM\s0, and it also allows the linker to combine literal
11876 pools from separate object files to remove redundant literals and
11877 improve code size.  With \fB\-mtext\-section\-literals\fR, the literals
11878 are interspersed in the text section in order to keep them as close as
11879 possible to their references.  This may be necessary for large assembly
11880 files.
11881 .IP "\fB\-mtarget\-align\fR" 4
11882 .IX Item "-mtarget-align"
11883 .PD 0
11884 .IP "\fB\-mno\-target\-align\fR" 4
11885 .IX Item "-mno-target-align"
11886 .PD
11887 When this option is enabled, \s-1GCC\s0 instructs the assembler to
11888 automatically align instructions to reduce branch penalties at the
11889 expense of some code density.  The assembler attempts to widen density
11890 instructions to align branch targets and the instructions following call
11891 instructions.  If there are not enough preceding safe density
11892 instructions to align a target, no widening will be performed.  The
11893 default is \fB\-mtarget\-align\fR.  These options do not affect the
11894 treatment of auto-aligned instructions like \f(CW\*(C`LOOP\*(C'\fR, which the
11895 assembler will always align, either by widening density instructions or
11896 by inserting no-op instructions.
11897 .IP "\fB\-mlongcalls\fR" 4
11898 .IX Item "-mlongcalls"
11899 .PD 0
11900 .IP "\fB\-mno\-longcalls\fR" 4
11901 .IX Item "-mno-longcalls"
11902 .PD
11903 When this option is enabled, \s-1GCC\s0 instructs the assembler to translate
11904 direct calls to indirect calls unless it can determine that the target
11905 of a direct call is in the range allowed by the call instruction.  This
11906 translation typically occurs for calls to functions in other source
11907 files.  Specifically, the assembler translates a direct \f(CW\*(C`CALL\*(C'\fR
11908 instruction into an \f(CW\*(C`L32R\*(C'\fR followed by a \f(CW\*(C`CALLX\*(C'\fR instruction.
11909 The default is \fB\-mno\-longcalls\fR.  This option should be used in
11910 programs where the call target can potentially be out of range.  This
11911 option is implemented in the assembler, not the compiler, so the
11912 assembly code generated by \s-1GCC\s0 will still show direct call
11913 instructions\-\-\-look at the disassembled object code to see the actual
11914 instructions.  Note that the assembler will use an indirect call for
11915 every cross-file call, not just those that really will be out of range.
11916 .PP
11917 \fIzSeries Options\fR
11918 .IX Subsection "zSeries Options"
11919 .PP
11920 These are listed under 
11921 .Sh "Options for Code Generation Conventions"
11922 .IX Subsection "Options for Code Generation Conventions"
11923 These machine-independent options control the interface conventions
11924 used in code generation.
11925 .PP
11926 Most of them have both positive and negative forms; the negative form
11927 of \fB\-ffoo\fR would be \fB\-fno\-foo\fR.  In the table below, only
11928 one of the forms is listed\-\-\-the one which is not the default.  You
11929 can figure out the other form by either removing \fBno\-\fR or adding
11930 it.
11931 .IP "\fB\-fbounds\-check\fR" 4
11932 .IX Item "-fbounds-check"
11933 For front-ends that support it, generate additional code to check that
11934 indices used to access arrays are within the declared range.  This is
11935 currently only supported by the Java and Fortran front\-ends, where
11936 this option defaults to true and false respectively.
11937 .IP "\fB\-ftrapv\fR" 4
11938 .IX Item "-ftrapv"
11939 This option generates traps for signed overflow on addition, subtraction,
11940 multiplication operations.
11941 .IP "\fB\-fwrapv\fR" 4
11942 .IX Item "-fwrapv"
11943 This option instructs the compiler to assume that signed arithmetic
11944 overflow of addition, subtraction and multiplication wraps around
11945 using twos-complement representation.  This flag enables some optimizations
11946 and disables others.  This option is enabled by default for the Java
11947 front\-end, as required by the Java language specification.
11948 .IP "\fB\-fexceptions\fR" 4
11949 .IX Item "-fexceptions"
11950 Enable exception handling.  Generates extra code needed to propagate
11951 exceptions.  For some targets, this implies \s-1GCC\s0 will generate frame
11952 unwind information for all functions, which can produce significant data
11953 size overhead, although it does not affect execution.  If you do not
11954 specify this option, \s-1GCC\s0 will enable it by default for languages like
11955 \&\*(C+ which normally require exception handling, and disable it for
11956 languages like C that do not normally require it.  However, you may need
11957 to enable this option when compiling C code that needs to interoperate
11958 properly with exception handlers written in \*(C+.  You may also wish to
11959 disable this option if you are compiling older \*(C+ programs that don't
11960 use exception handling.
11961 .IP "\fB\-fnon\-call\-exceptions\fR" 4
11962 .IX Item "-fnon-call-exceptions"
11963 Generate code that allows trapping instructions to throw exceptions.
11964 Note that this requires platform-specific runtime support that does
11965 not exist everywhere.  Moreover, it only allows \fItrapping\fR
11966 instructions to throw exceptions, i.e. memory references or floating
11967 point instructions.  It does not allow exceptions to be thrown from
11968 arbitrary signal handlers such as \f(CW\*(C`SIGALRM\*(C'\fR.
11969 .IP "\fB\-funwind\-tables\fR" 4
11970 .IX Item "-funwind-tables"
11971 Similar to \fB\-fexceptions\fR, except that it will just generate any needed
11972 static data, but will not affect the generated code in any other way.
11973 You will normally not enable this option; instead, a language processor
11974 that needs this handling would enable it on your behalf.
11975 .IP "\fB\-fasynchronous\-unwind\-tables\fR" 4
11976 .IX Item "-fasynchronous-unwind-tables"
11977 Generate unwind table in dwarf2 format, if supported by target machine.  The
11978 table is exact at each instruction boundary, so it can be used for stack
11979 unwinding from asynchronous events (such as debugger or garbage collector).
11980 .IP "\fB\-fpcc\-struct\-return\fR" 4
11981 .IX Item "-fpcc-struct-return"
11982 Return \*(L"short\*(R" \f(CW\*(C`struct\*(C'\fR and \f(CW\*(C`union\*(C'\fR values in memory like
11983 longer ones, rather than in registers.  This convention is less
11984 efficient, but it has the advantage of allowing intercallability between
11985 GCC-compiled files and files compiled with other compilers, particularly
11986 the Portable C Compiler (pcc).
11987 .Sp
11988 The precise convention for returning structures in memory depends
11989 on the target configuration macros.
11990 .Sp
11991 Short structures and unions are those whose size and alignment match
11992 that of some integer type.
11993 .Sp
11994 \&\fBWarning:\fR code compiled with the \fB\-fpcc\-struct\-return\fR
11995 switch is not binary compatible with code compiled with the
11996 \&\fB\-freg\-struct\-return\fR switch.
11997 Use it to conform to a non-default application binary interface.
11998 .IP "\fB\-freg\-struct\-return\fR" 4
11999 .IX Item "-freg-struct-return"
12000 Return \f(CW\*(C`struct\*(C'\fR and \f(CW\*(C`union\*(C'\fR values in registers when possible.
12001 This is more efficient for small structures than
12002 \&\fB\-fpcc\-struct\-return\fR.
12003 .Sp
12004 If you specify neither \fB\-fpcc\-struct\-return\fR nor
12005 \&\fB\-freg\-struct\-return\fR, \s-1GCC\s0 defaults to whichever convention is
12006 standard for the target.  If there is no standard convention, \s-1GCC\s0
12007 defaults to \fB\-fpcc\-struct\-return\fR, except on targets where \s-1GCC\s0 is
12008 the principal compiler.  In those cases, we can choose the standard, and
12009 we chose the more efficient register return alternative.
12010 .Sp
12011 \&\fBWarning:\fR code compiled with the \fB\-freg\-struct\-return\fR
12012 switch is not binary compatible with code compiled with the
12013 \&\fB\-fpcc\-struct\-return\fR switch.
12014 Use it to conform to a non-default application binary interface.
12015 .IP "\fB\-fshort\-enums\fR" 4
12016 .IX Item "-fshort-enums"
12017 Allocate to an \f(CW\*(C`enum\*(C'\fR type only as many bytes as it needs for the
12018 declared range of possible values.  Specifically, the \f(CW\*(C`enum\*(C'\fR type
12019 will be equivalent to the smallest integer type which has enough room.
12020 .Sp
12021 \&\fBWarning:\fR the \fB\-fshort\-enums\fR switch causes \s-1GCC\s0 to generate
12022 code that is not binary compatible with code generated without that switch.
12023 Use it to conform to a non-default application binary interface.
12024 .IP "\fB\-fshort\-double\fR" 4
12025 .IX Item "-fshort-double"
12026 Use the same size for \f(CW\*(C`double\*(C'\fR as for \f(CW\*(C`float\*(C'\fR.
12027 .Sp
12028 \&\fBWarning:\fR the \fB\-fshort\-double\fR switch causes \s-1GCC\s0 to generate
12029 code that is not binary compatible with code generated without that switch.
12030 Use it to conform to a non-default application binary interface.
12031 .IP "\fB\-fshort\-wchar\fR" 4
12032 .IX Item "-fshort-wchar"
12033 Override the underlying type for \fBwchar_t\fR to be \fBshort
12034 unsigned int\fR instead of the default for the target.  This option is
12035 useful for building programs to run under \s-1WINE\s0.
12036 .Sp
12037 \&\fBWarning:\fR the \fB\-fshort\-wchar\fR switch causes \s-1GCC\s0 to generate
12038 code that is not binary compatible with code generated without that switch.
12039 Use it to conform to a non-default application binary interface.
12040 .IP "\fB\-fshared\-data\fR" 4
12041 .IX Item "-fshared-data"
12042 Requests that the data and non\-\f(CW\*(C`const\*(C'\fR variables of this
12043 compilation be shared data rather than private data.  The distinction
12044 makes sense only on certain operating systems, where shared data is
12045 shared between processes running the same program, while private data
12046 exists in one copy per process.
12047 .IP "\fB\-fno\-common\fR" 4
12048 .IX Item "-fno-common"
12049 In C, allocate even uninitialized global variables in the data section of the
12050 object file, rather than generating them as common blocks.  This has the
12051 effect that if the same variable is declared (without \f(CW\*(C`extern\*(C'\fR) in
12052 two different compilations, you will get an error when you link them.
12053 The only reason this might be useful is if you wish to verify that the
12054 program will work on other systems which always work this way.
12055 .IP "\fB\-fno\-ident\fR" 4
12056 .IX Item "-fno-ident"
12057 Ignore the \fB#ident\fR directive.
12058 .IP "\fB\-finhibit\-size\-directive\fR" 4
12059 .IX Item "-finhibit-size-directive"
12060 Don't output a \f(CW\*(C`.size\*(C'\fR assembler directive, or anything else that
12061 would cause trouble if the function is split in the middle, and the
12062 two halves are placed at locations far apart in memory.  This option is
12063 used when compiling \fIcrtstuff.c\fR; you should not need to use it
12064 for anything else.
12065 .IP "\fB\-fverbose\-asm\fR" 4
12066 .IX Item "-fverbose-asm"
12067 Put extra commentary information in the generated assembly code to
12068 make it more readable.  This option is generally only of use to those
12069 who actually need to read the generated assembly code (perhaps while
12070 debugging the compiler itself).
12071 .Sp
12072 \&\fB\-fno\-verbose\-asm\fR, the default, causes the
12073 extra information to be omitted and is useful when comparing two assembler
12074 files.
12075 .IP "\fB\-fpic\fR" 4
12076 .IX Item "-fpic"
12077 Generate position-independent code (\s-1PIC\s0) suitable for use in a shared
12078 library, if supported for the target machine.  Such code accesses all
12079 constant addresses through a global offset table (\s-1GOT\s0).  The dynamic
12080 loader resolves the \s-1GOT\s0 entries when the program starts (the dynamic
12081 loader is not part of \s-1GCC\s0; it is part of the operating system).  If
12082 the \s-1GOT\s0 size for the linked executable exceeds a machine-specific
12083 maximum size, you get an error message from the linker indicating that
12084 \&\fB\-fpic\fR does not work; in that case, recompile with \fB\-fPIC\fR
12085 instead.  (These maximums are 8k on the \s-1SPARC\s0 and 32k
12086 on the m68k and \s-1RS/6000\s0.  The 386 has no such limit.)
12087 .Sp
12088 Position-independent code requires special support, and therefore works
12089 only on certain machines.  For the 386, \s-1GCC\s0 supports \s-1PIC\s0 for System V
12090 but not for the Sun 386i.  Code generated for the \s-1IBM\s0 \s-1RS/6000\s0 is always
12091 position\-independent.
12092 .IP "\fB\-fPIC\fR" 4
12093 .IX Item "-fPIC"
12094 If supported for the target machine, emit position-independent code,
12095 suitable for dynamic linking and avoiding any limit on the size of the
12096 global offset table.  This option makes a difference on the m68k,
12097 PowerPC and \s-1SPARC\s0.
12098 .Sp
12099 Position-independent code requires special support, and therefore works
12100 only on certain machines.
12101 .IP "\fB\-fpie\fR" 4
12102 .IX Item "-fpie"
12103 .PD 0
12104 .IP "\fB\-fPIE\fR" 4
12105 .IX Item "-fPIE"
12106 .PD
12107 These options are similar to \fB\-fpic\fR and \fB\-fPIC\fR, but
12108 generated position independent code can be only linked into executables.
12109 Usually these options are used when \fB\-pie\fR \s-1GCC\s0 option will be
12110 used during linking.
12111 .IP "\fB\-fno\-jump\-tables\fR" 4
12112 .IX Item "-fno-jump-tables"
12113 Do not use jump tables for switch statements even where it would be
12114 more efficient than other code generation strategies.  This option is
12115 of use in conjunction with \fB\-fpic\fR or \fB\-fPIC\fR for
12116 building code which forms part of a dynamic linker and cannot
12117 reference the address of a jump table.  On some targets, jump tables
12118 do not require a \s-1GOT\s0 and this option is not needed.
12119 .IP "\fB\-ffixed\-\fR\fIreg\fR" 4
12120 .IX Item "-ffixed-reg"
12121 Treat the register named \fIreg\fR as a fixed register; generated code
12122 should never refer to it (except perhaps as a stack pointer, frame
12123 pointer or in some other fixed role).
12124 .Sp
12125 \&\fIreg\fR must be the name of a register.  The register names accepted
12126 are machine-specific and are defined in the \f(CW\*(C`REGISTER_NAMES\*(C'\fR
12127 macro in the machine description macro file.
12128 .Sp
12129 This flag does not have a negative form, because it specifies a
12130 three-way choice.
12131 .IP "\fB\-fcall\-used\-\fR\fIreg\fR" 4
12132 .IX Item "-fcall-used-reg"
12133 Treat the register named \fIreg\fR as an allocable register that is
12134 clobbered by function calls.  It may be allocated for temporaries or
12135 variables that do not live across a call.  Functions compiled this way
12136 will not save and restore the register \fIreg\fR.
12137 .Sp
12138 It is an error to used this flag with the frame pointer or stack pointer.
12139 Use of this flag for other registers that have fixed pervasive roles in
12140 the machine's execution model will produce disastrous results.
12141 .Sp
12142 This flag does not have a negative form, because it specifies a
12143 three-way choice.
12144 .IP "\fB\-fcall\-saved\-\fR\fIreg\fR" 4
12145 .IX Item "-fcall-saved-reg"
12146 Treat the register named \fIreg\fR as an allocable register saved by
12147 functions.  It may be allocated even for temporaries or variables that
12148 live across a call.  Functions compiled this way will save and restore
12149 the register \fIreg\fR if they use it.
12150 .Sp
12151 It is an error to used this flag with the frame pointer or stack pointer.
12152 Use of this flag for other registers that have fixed pervasive roles in
12153 the machine's execution model will produce disastrous results.
12154 .Sp
12155 A different sort of disaster will result from the use of this flag for
12156 a register in which function values may be returned.
12157 .Sp
12158 This flag does not have a negative form, because it specifies a
12159 three-way choice.
12160 .IP "\fB\-fpack\-struct[=\fR\fIn\fR\fB]\fR" 4
12161 .IX Item "-fpack-struct[=n]"
12162 Without a value specified, pack all structure members together without
12163 holes.  When a value is specified (which must be a small power of two), pack
12164 structure members according to this value, representing the maximum
12165 alignment (that is, objects with default alignment requirements larger than
12166 this will be output potentially unaligned at the next fitting location.
12167 .Sp
12168 \&\fBWarning:\fR the \fB\-fpack\-struct\fR switch causes \s-1GCC\s0 to generate
12169 code that is not binary compatible with code generated without that switch.
12170 Additionally, it makes the code suboptimal.
12171 Use it to conform to a non-default application binary interface.
12172 .IP "\fB\-finstrument\-functions\fR" 4
12173 .IX Item "-finstrument-functions"
12174 Generate instrumentation calls for entry and exit to functions.  Just
12175 after function entry and just before function exit, the following
12176 profiling functions will be called with the address of the current
12177 function and its call site.  (On some platforms,
12178 \&\f(CW\*(C`_\|_builtin_return_address\*(C'\fR does not work beyond the current
12179 function, so the call site information may not be available to the
12180 profiling functions otherwise.)
12181 .Sp
12182 .Vb 4
12183 \&        void __cyg_profile_func_enter (void *this_fn,
12184 \&                                       void *call_site);
12185 \&        void __cyg_profile_func_exit  (void *this_fn,
12186 \&                                       void *call_site);
12187 .Ve
12188 .Sp
12189 The first argument is the address of the start of the current function,
12190 which may be looked up exactly in the symbol table.
12191 .Sp
12192 This instrumentation is also done for functions expanded inline in other
12193 functions.  The profiling calls will indicate where, conceptually, the
12194 inline function is entered and exited.  This means that addressable
12195 versions of such functions must be available.  If all your uses of a
12196 function are expanded inline, this may mean an additional expansion of
12197 code size.  If you use \fBextern inline\fR in your C code, an
12198 addressable version of such functions must be provided.  (This is
12199 normally the case anyways, but if you get lucky and the optimizer always
12200 expands the functions inline, you might have gotten away without
12201 providing static copies.)
12202 .Sp
12203 A function may be given the attribute \f(CW\*(C`no_instrument_function\*(C'\fR, in
12204 which case this instrumentation will not be done.  This can be used, for
12205 example, for the profiling functions listed above, high-priority
12206 interrupt routines, and any functions from which the profiling functions
12207 cannot safely be called (perhaps signal handlers, if the profiling
12208 routines generate output or allocate memory).
12209 .IP "\fB\-fstack\-check\fR" 4
12210 .IX Item "-fstack-check"
12211 Generate code to verify that you do not go beyond the boundary of the
12212 stack.  You should specify this flag if you are running in an
12213 environment with multiple threads, but only rarely need to specify it in
12214 a single-threaded environment since stack overflow is automatically
12215 detected on nearly all systems if there is only one stack.
12216 .Sp
12217 Note that this switch does not actually cause checking to be done; the
12218 operating system must do that.  The switch causes generation of code
12219 to ensure that the operating system sees the stack being extended.
12220 .IP "\fB\-fstack\-limit\-register=\fR\fIreg\fR" 4
12221 .IX Item "-fstack-limit-register=reg"
12222 .PD 0
12223 .IP "\fB\-fstack\-limit\-symbol=\fR\fIsym\fR" 4
12224 .IX Item "-fstack-limit-symbol=sym"
12225 .IP "\fB\-fno\-stack\-limit\fR" 4
12226 .IX Item "-fno-stack-limit"
12227 .PD
12228 Generate code to ensure that the stack does not grow beyond a certain value,
12229 either the value of a register or the address of a symbol.  If the stack
12230 would grow beyond the value, a signal is raised.  For most targets,
12231 the signal is raised before the stack overruns the boundary, so
12232 it is possible to catch the signal without taking special precautions.
12233 .Sp
12234 For instance, if the stack starts at absolute address \fB0x80000000\fR
12235 and grows downwards, you can use the flags
12236 \&\fB\-fstack\-limit\-symbol=_\|_stack_limit\fR and
12237 \&\fB\-Wl,\-\-defsym,_\|_stack_limit=0x7ffe0000\fR to enforce a stack limit
12238 of 128KB.  Note that this may only work with the \s-1GNU\s0 linker.
12239 .IP "\fB\-fargument\-alias\fR" 4
12240 .IX Item "-fargument-alias"
12241 .PD 0
12242 .IP "\fB\-fargument\-noalias\fR" 4
12243 .IX Item "-fargument-noalias"
12244 .IP "\fB\-fargument\-noalias\-global\fR" 4
12245 .IX Item "-fargument-noalias-global"
12246 .PD
12247 Specify the possible relationships among parameters and between
12248 parameters and global data.
12249 .Sp
12250 \&\fB\-fargument\-alias\fR specifies that arguments (parameters) may
12251 alias each other and may alias global storage.\fB\-fargument\-noalias\fR specifies that arguments do not alias
12252 each other, but may alias global storage.\fB\-fargument\-noalias\-global\fR specifies that arguments do not
12253 alias each other and do not alias global storage.
12254 .Sp
12255 Each language will automatically use whatever option is required by
12256 the language standard.  You should not need to use these options yourself.
12257 .IP "\fB\-fleading\-underscore\fR" 4
12258 .IX Item "-fleading-underscore"
12259 This option and its counterpart, \fB\-fno\-leading\-underscore\fR, forcibly
12260 change the way C symbols are represented in the object file.  One use
12261 is to help link with legacy assembly code.
12262 .Sp
12263 \&\fBWarning:\fR the \fB\-fleading\-underscore\fR switch causes \s-1GCC\s0 to
12264 generate code that is not binary compatible with code generated without that
12265 switch.  Use it to conform to a non-default application binary interface.
12266 Not all targets provide complete support for this switch.
12267 .IP "\fB\-ftls\-model=\fR\fImodel\fR" 4
12268 .IX Item "-ftls-model=model"
12269 Alter the thread-local storage model to be used.
12270 The \fImodel\fR argument should be one of \f(CW\*(C`global\-dynamic\*(C'\fR,
12271 \&\f(CW\*(C`local\-dynamic\*(C'\fR, \f(CW\*(C`initial\-exec\*(C'\fR or \f(CW\*(C`local\-exec\*(C'\fR.
12272 .Sp
12273 The default without \fB\-fpic\fR is \f(CW\*(C`initial\-exec\*(C'\fR; with
12274 \&\fB\-fpic\fR the default is \f(CW\*(C`global\-dynamic\*(C'\fR.
12275 .IP "\fB\-fvisibility=\fR\fIdefault|internal|hidden|protected\fR" 4
12276 .IX Item "-fvisibility=default|internal|hidden|protected"
12277 Set the default \s-1ELF\s0 image symbol visibility to the specified option\-\-\-all
12278 symbols will be marked with this unless overridden within the code.
12279 Using this feature can very substantially improve linking and
12280 load times of shared object libraries, produce more optimized
12281 code, provide near-perfect \s-1API\s0 export and prevent symbol clashes.
12282 It is \fBstrongly\fR recommended that you use this in any shared objects
12283 you distribute.
12284 .Sp
12285 Despite the nomenclature, \f(CW\*(C`default\*(C'\fR always means public ie;
12286 available to be linked against from outside the shared object.
12287 \&\f(CW\*(C`protected\*(C'\fR and \f(CW\*(C`internal\*(C'\fR are pretty useless in real-world
12288 usage so the only other commonly used option will be \f(CW\*(C`hidden\*(C'\fR.
12289 The default if \fB\-fvisibility\fR isn't specified is
12290 \&\f(CW\*(C`default\*(C'\fR, i.e., make every
12291 symbol public\-\-\-this causes the same behavior as previous versions of
12292 \&\s-1GCC\s0.
12293 .Sp
12294 A good explanation of the benefits offered by ensuring \s-1ELF\s0
12295 symbols have the correct visibility is given by \*(L"How To Write
12296 Shared Libraries\*(R" by Ulrich Drepper (which can be found at
12297 <\fBhttp://people.redhat.com/~drepper/\fR>)\-\-\-however a superior
12298 solution made possible by this option to marking things hidden when
12299 the default is public is to make the default hidden and mark things
12300 public.  This is the norm with \s-1DLL\s0's on Windows and with \fB\-fvisibility=hidden\fR
12301 and \f(CW\*(C`_\|_attribute_\|_ ((visibility("default")))\*(C'\fR instead of
12302 \&\f(CW\*(C`_\|_declspec(dllexport)\*(C'\fR you get almost identical semantics with
12303 identical syntax.  This is a great boon to those working with
12304 cross-platform projects.
12305 .Sp
12306 For those adding visibility support to existing code, you may find
12307 \&\fB#pragma \s-1GCC\s0 visibility\fR of use.  This works by you enclosing
12308 the declarations you wish to set visibility for with (for example)
12309 \&\fB#pragma \s-1GCC\s0 visibility push(hidden)\fR and
12310 \&\fB#pragma \s-1GCC\s0 visibility pop\fR.
12311 Bear in mind that symbol visibility should be viewed \fBas
12312 part of the \s-1API\s0 interface contract\fR and thus all new code should
12313 always specify visibility when it is not the default ie; declarations
12314 only for use within the local \s-1DSO\s0 should \fBalways\fR be marked explicitly
12315 as hidden as so to avoid \s-1PLT\s0 indirection overheads\-\-\-making this
12316 abundantly clear also aids readability and self-documentation of the code.
12317 Note that due to \s-1ISO\s0 \*(C+ specification requirements, operator new and
12318 operator delete must always be of default visibility.
12319 .Sp
12320 An overview of these techniques, their benefits and how to use them
12321 is at <\fBhttp://gcc.gnu.org/wiki/Visibility\fR>.
12322 .SH "ENVIRONMENT"
12323 .IX Header "ENVIRONMENT"
12324 This section describes several environment variables that affect how \s-1GCC\s0
12325 operates.  Some of them work by specifying directories or prefixes to use
12326 when searching for various kinds of files.  Some are used to specify other
12327 aspects of the compilation environment.
12328 .PP
12329 Note that you can also specify places to search using options such as
12330 \&\fB\-B\fR, \fB\-I\fR and \fB\-L\fR.  These
12331 take precedence over places specified using environment variables, which
12332 in turn take precedence over those specified by the configuration of \s-1GCC\s0.
12333 .IP "\fB\s-1LANG\s0\fR" 4
12334 .IX Item "LANG"
12335 .PD 0
12336 .IP "\fB\s-1LC_CTYPE\s0\fR" 4
12337 .IX Item "LC_CTYPE"
12338 .IP "\fB\s-1LC_MESSAGES\s0\fR" 4
12339 .IX Item "LC_MESSAGES"
12340 .IP "\fB\s-1LC_ALL\s0\fR" 4
12341 .IX Item "LC_ALL"
12342 .PD
12343 These environment variables control the way that \s-1GCC\s0 uses
12344 localization information that allow \s-1GCC\s0 to work with different
12345 national conventions.  \s-1GCC\s0 inspects the locale categories
12346 \&\fB\s-1LC_CTYPE\s0\fR and \fB\s-1LC_MESSAGES\s0\fR if it has been configured to do
12347 so.  These locale categories can be set to any value supported by your
12348 installation.  A typical value is \fBen_GB.UTF\-8\fR for English in the United
12349 Kingdom encoded in \s-1UTF\-8\s0.
12350 .Sp
12351 The \fB\s-1LC_CTYPE\s0\fR environment variable specifies character
12352 classification.  \s-1GCC\s0 uses it to determine the character boundaries in
12353 a string; this is needed for some multibyte encodings that contain quote
12354 and escape characters that would otherwise be interpreted as a string
12355 end or escape.
12356 .Sp
12357 The \fB\s-1LC_MESSAGES\s0\fR environment variable specifies the language to
12358 use in diagnostic messages.
12359 .Sp
12360 If the \fB\s-1LC_ALL\s0\fR environment variable is set, it overrides the value
12361 of \fB\s-1LC_CTYPE\s0\fR and \fB\s-1LC_MESSAGES\s0\fR; otherwise, \fB\s-1LC_CTYPE\s0\fR
12362 and \fB\s-1LC_MESSAGES\s0\fR default to the value of the \fB\s-1LANG\s0\fR
12363 environment variable.  If none of these variables are set, \s-1GCC\s0
12364 defaults to traditional C English behavior.
12365 .IP "\fB\s-1TMPDIR\s0\fR" 4
12366 .IX Item "TMPDIR"
12367 If \fB\s-1TMPDIR\s0\fR is set, it specifies the directory to use for temporary
12368 files.  \s-1GCC\s0 uses temporary files to hold the output of one stage of
12369 compilation which is to be used as input to the next stage: for example,
12370 the output of the preprocessor, which is the input to the compiler
12371 proper.
12372 .IP "\fB\s-1GCC_EXEC_PREFIX\s0\fR" 4
12373 .IX Item "GCC_EXEC_PREFIX"
12374 If \fB\s-1GCC_EXEC_PREFIX\s0\fR is set, it specifies a prefix to use in the
12375 names of the subprograms executed by the compiler.  No slash is added
12376 when this prefix is combined with the name of a subprogram, but you can
12377 specify a prefix that ends with a slash if you wish.
12378 .Sp
12379 If \fB\s-1GCC_EXEC_PREFIX\s0\fR is not set, \s-1GCC\s0 will attempt to figure out
12380 an appropriate prefix to use based on the pathname it was invoked with.
12381 .Sp
12382 If \s-1GCC\s0 cannot find the subprogram using the specified prefix, it
12383 tries looking in the usual places for the subprogram.
12384 .Sp
12385 The default value of \fB\s-1GCC_EXEC_PREFIX\s0\fR is
12386 \&\fI\fIprefix\fI/lib/gcc/\fR where \fIprefix\fR is the value
12387 of \f(CW\*(C`prefix\*(C'\fR when you ran the \fIconfigure\fR script.
12388 .Sp
12389 Other prefixes specified with \fB\-B\fR take precedence over this prefix.
12390 .Sp
12391 This prefix is also used for finding files such as \fIcrt0.o\fR that are
12392 used for linking.
12393 .Sp
12394 In addition, the prefix is used in an unusual way in finding the
12395 directories to search for header files.  For each of the standard
12396 directories whose name normally begins with \fB/usr/local/lib/gcc\fR
12397 (more precisely, with the value of \fB\s-1GCC_INCLUDE_DIR\s0\fR), \s-1GCC\s0 tries
12398 replacing that beginning with the specified prefix to produce an
12399 alternate directory name.  Thus, with \fB\-Bfoo/\fR, \s-1GCC\s0 will search
12400 \&\fIfoo/bar\fR where it would normally search \fI/usr/local/lib/bar\fR.
12401 These alternate directories are searched first; the standard directories
12402 come next.
12403 .IP "\fB\s-1COMPILER_PATH\s0\fR" 4
12404 .IX Item "COMPILER_PATH"
12405 The value of \fB\s-1COMPILER_PATH\s0\fR is a colon-separated list of
12406 directories, much like \fB\s-1PATH\s0\fR.  \s-1GCC\s0 tries the directories thus
12407 specified when searching for subprograms, if it can't find the
12408 subprograms using \fB\s-1GCC_EXEC_PREFIX\s0\fR.
12409 .IP "\fB\s-1LIBRARY_PATH\s0\fR" 4
12410 .IX Item "LIBRARY_PATH"
12411 The value of \fB\s-1LIBRARY_PATH\s0\fR is a colon-separated list of
12412 directories, much like \fB\s-1PATH\s0\fR.  When configured as a native compiler,
12413 \&\s-1GCC\s0 tries the directories thus specified when searching for special
12414 linker files, if it can't find them using \fB\s-1GCC_EXEC_PREFIX\s0\fR.  Linking
12415 using \s-1GCC\s0 also uses these directories when searching for ordinary
12416 libraries for the \fB\-l\fR option (but directories specified with
12417 \&\fB\-L\fR come first).
12418 .IP "\fB\s-1LANG\s0\fR" 4
12419 .IX Item "LANG"
12420 This variable is used to pass locale information to the compiler.  One way in
12421 which this information is used is to determine the character set to be used
12422 when character literals, string literals and comments are parsed in C and \*(C+.
12423 When the compiler is configured to allow multibyte characters,
12424 the following values for \fB\s-1LANG\s0\fR are recognized:
12425 .RS 4
12426 .IP "\fBC\-JIS\fR" 4
12427 .IX Item "C-JIS"
12428 Recognize \s-1JIS\s0 characters.
12429 .IP "\fBC\-SJIS\fR" 4
12430 .IX Item "C-SJIS"
12431 Recognize \s-1SJIS\s0 characters.
12432 .IP "\fBC\-EUCJP\fR" 4
12433 .IX Item "C-EUCJP"
12434 Recognize \s-1EUCJP\s0 characters.
12435 .RE
12436 .RS 4
12437 .Sp
12438 If \fB\s-1LANG\s0\fR is not defined, or if it has some other value, then the
12439 compiler will use mblen and mbtowc as defined by the default locale to
12440 recognize and translate multibyte characters.
12441 .RE
12442 .PP
12443 Some additional environments variables affect the behavior of the
12444 preprocessor.
12445 .IP "\fB\s-1CPATH\s0\fR" 4
12446 .IX Item "CPATH"
12447 .PD 0
12448 .IP "\fBC_INCLUDE_PATH\fR" 4
12449 .IX Item "C_INCLUDE_PATH"
12450 .IP "\fB\s-1CPLUS_INCLUDE_PATH\s0\fR" 4
12451 .IX Item "CPLUS_INCLUDE_PATH"
12452 .IP "\fB\s-1OBJC_INCLUDE_PATH\s0\fR" 4
12453 .IX Item "OBJC_INCLUDE_PATH"
12454 .PD
12455 Each variable's value is a list of directories separated by a special
12456 character, much like \fB\s-1PATH\s0\fR, in which to look for header files.
12457 The special character, \f(CW\*(C`PATH_SEPARATOR\*(C'\fR, is target-dependent and
12458 determined at \s-1GCC\s0 build time.  For Microsoft Windows-based targets it is a
12459 semicolon, and for almost all other targets it is a colon.
12460 .Sp
12461 \&\fB\s-1CPATH\s0\fR specifies a list of directories to be searched as if
12462 specified with \fB\-I\fR, but after any paths given with \fB\-I\fR
12463 options on the command line.  This environment variable is used
12464 regardless of which language is being preprocessed.
12465 .Sp
12466 The remaining environment variables apply only when preprocessing the
12467 particular language indicated.  Each specifies a list of directories
12468 to be searched as if specified with \fB\-isystem\fR, but after any
12469 paths given with \fB\-isystem\fR options on the command line.
12470 .Sp
12471 In all these variables, an empty element instructs the compiler to
12472 search its current working directory.  Empty elements can appear at the
12473 beginning or end of a path.  For instance, if the value of
12474 \&\fB\s-1CPATH\s0\fR is \f(CW\*(C`:/special/include\*(C'\fR, that has the same
12475 effect as \fB\-I.\ \-I/special/include\fR.
12476 .IP "\fB\s-1DEPENDENCIES_OUTPUT\s0\fR" 4
12477 .IX Item "DEPENDENCIES_OUTPUT"
12478 If this variable is set, its value specifies how to output
12479 dependencies for Make based on the non-system header files processed
12480 by the compiler.  System header files are ignored in the dependency
12481 output.
12482 .Sp
12483 The value of \fB\s-1DEPENDENCIES_OUTPUT\s0\fR can be just a file name, in
12484 which case the Make rules are written to that file, guessing the target
12485 name from the source file name.  Or the value can have the form
12486 \&\fIfile\fR\fB \fR\fItarget\fR, in which case the rules are written to
12487 file \fIfile\fR using \fItarget\fR as the target name.
12488 .Sp
12489 In other words, this environment variable is equivalent to combining
12490 the options \fB\-MM\fR and \fB\-MF\fR,
12491 with an optional \fB\-MT\fR switch too.
12492 .IP "\fB\s-1SUNPRO_DEPENDENCIES\s0\fR" 4
12493 .IX Item "SUNPRO_DEPENDENCIES"
12494 This variable is the same as \fB\s-1DEPENDENCIES_OUTPUT\s0\fR (see above),
12495 except that system header files are not ignored, so it implies
12496 \&\fB\-M\fR rather than \fB\-MM\fR.  However, the dependence on the
12497 main input file is omitted.
12498 .SH "BUGS"
12499 .IX Header "BUGS"
12500 For instructions on reporting bugs, see
12501 <\fBhttp://gcc.gnu.org/bugs.html\fR>.
12502 .SH "FOOTNOTES"
12503 .IX Header "FOOTNOTES"
12504 .IP "1." 4
12505 On some systems, \fBgcc \-shared\fR
12506 needs to build supplementary stub code for constructors to work.  On
12507 multi-libbed systems, \fBgcc \-shared\fR must select the correct support
12508 libraries to link against.  Failing to supply the correct flags may lead
12509 to subtle defects.  Supplying them in cases where they are not necessary
12510 is innocuous.
12511 .SH "SEE ALSO"
12512 .IX Header "SEE ALSO"
12513 \&\fIgpl\fR\|(7), \fIgfdl\fR\|(7), \fIfsf\-funding\fR\|(7),
12514 \&\fIcpp\fR\|(1), \fIgcov\fR\|(1), \fIas\fR\|(1), \fIld\fR\|(1), \fIgdb\fR\|(1), \fIadb\fR\|(1), \fIdbx\fR\|(1), \fIsdb\fR\|(1)
12515 and the Info entries for \fIgcc\fR, \fIcpp\fR, \fIas\fR,
12516 \&\fIld\fR, \fIbinutils\fR and \fIgdb\fR.
12517 .SH "AUTHOR"
12518 .IX Header "AUTHOR"
12519 See the Info entry for \fBgcc\fR, or
12520 <\fBhttp://gcc.gnu.org/onlinedocs/gcc/Contributors.html\fR>,
12521 for contributors to \s-1GCC\s0.
12522 .SH "COPYRIGHT"
12523 .IX Header "COPYRIGHT"
12524 Copyright (c) 1988, 1989, 1992, 1993, 1994, 1995, 1996, 1997,
12525 1998, 1999, 2000, 2001, 2002, 2003, 2004, 2005 Free Software Foundation, Inc.
12526 .PP
12527 Permission is granted to copy, distribute and/or modify this document
12528 under the terms of the \s-1GNU\s0 Free Documentation License, Version 1.2 or
12529 any later version published by the Free Software Foundation; with the
12530 Invariant Sections being \*(L"\s-1GNU\s0 General Public License\*(R" and \*(L"Funding
12531 Free Software\*(R", the Front-Cover texts being (a) (see below), and with
12532 the Back-Cover Texts being (b) (see below).  A copy of the license is
12533 included in the \fIgfdl\fR\|(7) man page.
12534 .PP
12535 (a) The \s-1FSF\s0's Front-Cover Text is:
12536 .PP
12537 .Vb 1
12538 \&     A GNU Manual
12539 .Ve
12540 .PP
12541 (b) The \s-1FSF\s0's Back-Cover Text is:
12542 .PP
12543 .Vb 3
12544 \&     You have freedom to copy and modify this GNU Manual, like GNU
12545 \&     software.  Copies published by the Free Software Foundation raise
12546 \&     funds for GNU development.
12547 .Ve