Don't turn on TX_BUSY (rt2560/rt2661) or TX_CIPHER_BUSY (rt2560) before TX
[dragonfly.git] / sys / dev / netif / ral / rt2661.c
1 /*
2  * Copyright (c) 2006
3  *      Damien Bergamini <damien.bergamini@free.fr>
4  *
5  * Permission to use, copy, modify, and distribute this software for any
6  * purpose with or without fee is hereby granted, provided that the above
7  * copyright notice and this permission notice appear in all copies.
8  *
9  * THE SOFTWARE IS PROVIDED "AS IS" AND THE AUTHOR DISCLAIMS ALL WARRANTIES
10  * WITH REGARD TO THIS SOFTWARE INCLUDING ALL IMPLIED WARRANTIES OF
11  * MERCHANTABILITY AND FITNESS. IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR
12  * ANY SPECIAL, DIRECT, INDIRECT, OR CONSEQUENTIAL DAMAGES OR ANY DAMAGES
13  * WHATSOEVER RESULTING FROM LOSS OF USE, DATA OR PROFITS, WHETHER IN AN
14  * ACTION OF CONTRACT, NEGLIGENCE OR OTHER TORTIOUS ACTION, ARISING OUT OF
15  * OR IN CONNECTION WITH THE USE OR PERFORMANCE OF THIS SOFTWARE.
16  *
17  * $FreeBSD: src/sys/dev/ral/rt2661.c,v 1.4 2006/03/21 21:15:43 damien Exp $
18  * $DragonFly: src/sys/dev/netif/ral/rt2661.c,v 1.6 2006/11/18 09:26:43 sephe Exp $
19  */
20
21 /*
22  * Ralink Technology RT2561, RT2561S and RT2661 chipset driver
23  * http://www.ralinktech.com/
24  */
25
26 #include <sys/param.h>
27 #include <sys/sysctl.h>
28 #include <sys/sockio.h>
29 #include <sys/mbuf.h>
30 #include <sys/kernel.h>
31 #include <sys/socket.h>
32 #include <sys/systm.h>
33 #include <sys/malloc.h>
34 #include <sys/module.h>
35 #include <sys/bus.h>
36 #include <sys/rman.h>
37 #include <sys/endian.h>
38
39 #include <machine/clock.h>
40
41 #include <net/bpf.h>
42 #include <net/if.h>
43 #include <net/if_arp.h>
44 #include <net/ethernet.h>
45 #include <net/if_dl.h>
46 #include <net/if_media.h>
47 #include <net/if_types.h>
48 #include <net/ifq_var.h>
49
50 #include <netproto/802_11/ieee80211_var.h>
51 #include <netproto/802_11/ieee80211_radiotap.h>
52
53 #include <netinet/in.h>
54 #include <netinet/in_systm.h>
55 #include <netinet/in_var.h>
56 #include <netinet/ip.h>
57 #include <netinet/if_ether.h>
58
59 #include <dev/netif/ral/if_ralrate.h>
60 #include <dev/netif/ral/rt2661reg.h>
61 #include <dev/netif/ral/rt2661var.h>
62 #include <dev/netif/ral/rt2661_ucode.h>
63
64 #ifdef RAL_DEBUG
65 #define DPRINTF(x)      do { if (ral_debug > 0) printf x; } while (0)
66 #define DPRINTFN(n, x)  do { if (ral_debug >= (n)) printf x; } while (0)
67 int ral_debug = 1;
68 SYSCTL_INT(_debug, OID_AUTO, ral, CTLFLAG_RW, &ral_debug, 0, "ral debug level");
69 #else
70 #define DPRINTF(x)
71 #define DPRINTFN(n, x)
72 #endif
73
74 static void             rt2661_dma_map_addr(void *, bus_dma_segment_t *, int,
75                             int);
76 static void             rt2661_dma_map_mbuf(void *, bus_dma_segment_t *, int,
77                                             bus_size_t, int);
78 static int              rt2661_alloc_tx_ring(struct rt2661_softc *,
79                             struct rt2661_tx_ring *, int);
80 static void             rt2661_reset_tx_ring(struct rt2661_softc *,
81                             struct rt2661_tx_ring *);
82 static void             rt2661_free_tx_ring(struct rt2661_softc *,
83                             struct rt2661_tx_ring *);
84 static int              rt2661_alloc_rx_ring(struct rt2661_softc *,
85                             struct rt2661_rx_ring *, int);
86 static void             rt2661_reset_rx_ring(struct rt2661_softc *,
87                             struct rt2661_rx_ring *);
88 static void             rt2661_free_rx_ring(struct rt2661_softc *,
89                             struct rt2661_rx_ring *);
90 static struct           ieee80211_node *rt2661_node_alloc(
91                             struct ieee80211_node_table *);
92 static int              rt2661_media_change(struct ifnet *);
93 static void             rt2661_next_scan(void *);
94 static int              rt2661_newstate(struct ieee80211com *,
95                             enum ieee80211_state, int);
96 static uint16_t         rt2661_eeprom_read(struct rt2661_softc *, uint8_t);
97 static void             rt2661_rx_intr(struct rt2661_softc *);
98 static void             rt2661_tx_intr(struct rt2661_softc *);
99 static void             rt2661_tx_dma_intr(struct rt2661_softc *,
100                             struct rt2661_tx_ring *);
101 static void             rt2661_mcu_beacon_expire(struct rt2661_softc *);
102 static void             rt2661_mcu_wakeup(struct rt2661_softc *);
103 static void             rt2661_mcu_cmd_intr(struct rt2661_softc *);
104 static int              rt2661_ack_rate(struct ieee80211com *, int);
105 static uint16_t         rt2661_txtime(int, int, uint32_t);
106 static uint8_t          rt2661_rxrate(struct rt2661_rx_desc *);
107 static uint8_t          rt2661_plcp_signal(int);
108 static void             rt2661_setup_tx_desc(struct rt2661_softc *,
109                             struct rt2661_tx_desc *, uint32_t, uint16_t, int,
110                             int, const bus_dma_segment_t *, int, int);
111 static struct mbuf *    rt2661_get_rts(struct rt2661_softc *,
112                             struct ieee80211_frame *, uint16_t);
113 static int              rt2661_tx_data(struct rt2661_softc *, struct mbuf *,
114                             struct ieee80211_node *, int);
115 static int              rt2661_tx_mgt(struct rt2661_softc *, struct mbuf *,
116                             struct ieee80211_node *);
117 static void             rt2661_start(struct ifnet *);
118 static void             rt2661_watchdog(struct ifnet *);
119 static int              rt2661_reset(struct ifnet *);
120 static int              rt2661_ioctl(struct ifnet *, u_long, caddr_t,
121                                      struct ucred *);
122 static void             rt2661_bbp_write(struct rt2661_softc *, uint8_t,
123                             uint8_t);
124 static uint8_t          rt2661_bbp_read(struct rt2661_softc *, uint8_t);
125 static void             rt2661_rf_write(struct rt2661_softc *, uint8_t,
126                             uint32_t);
127 static int              rt2661_tx_cmd(struct rt2661_softc *, uint8_t,
128                             uint16_t);
129 static void             rt2661_select_antenna(struct rt2661_softc *);
130 static void             rt2661_enable_mrr(struct rt2661_softc *);
131 static void             rt2661_set_txpreamble(struct rt2661_softc *);
132 static void             rt2661_set_basicrates(struct rt2661_softc *,
133                             const struct ieee80211_rateset *);
134 static void             rt2661_select_band(struct rt2661_softc *,
135                             struct ieee80211_channel *);
136 static void             rt2661_set_chan(struct rt2661_softc *,
137                             struct ieee80211_channel *);
138 static void             rt2661_set_bssid(struct rt2661_softc *,
139                             const uint8_t *);
140 static void             rt2661_set_macaddr(struct rt2661_softc *,
141                            const uint8_t *);
142 static void             rt2661_update_promisc(struct rt2661_softc *);
143 static int              rt2661_wme_update(struct ieee80211com *) __unused;
144 static void             rt2661_update_slot(struct ifnet *);
145 static const char       *rt2661_get_rf(int);
146 static void             rt2661_read_eeprom(struct rt2661_softc *);
147 static int              rt2661_bbp_init(struct rt2661_softc *);
148 static void             rt2661_init(void *);
149 static void             rt2661_stop(void *);
150 static void             rt2661_intr(void *);
151 static int              rt2661_load_microcode(struct rt2661_softc *,
152                             const uint8_t *, int);
153 #ifdef notyet
154 static void             rt2661_rx_tune(struct rt2661_softc *);
155 static void             rt2661_radar_start(struct rt2661_softc *);
156 static int              rt2661_radar_stop(struct rt2661_softc *);
157 #endif
158 static int              rt2661_prepare_beacon(struct rt2661_softc *);
159 static void             rt2661_enable_tsf_sync(struct rt2661_softc *);
160 static int              rt2661_get_rssi(struct rt2661_softc *, uint8_t);
161 static void             rt2661_led_newstate(struct rt2661_softc *,
162                                             enum ieee80211_state);
163
164 /*
165  * Supported rates for 802.11a/b/g modes (in 500Kbps unit).
166  */
167 static const struct ieee80211_rateset rt2661_rateset_11a =
168         { 8, { 12, 18, 24, 36, 48, 72, 96, 108 } };
169
170 static const struct ieee80211_rateset rt2661_rateset_11b =
171         { 4, { 2, 4, 11, 22 } };
172
173 static const struct ieee80211_rateset rt2661_rateset_11g =
174         { 12, { 2, 4, 11, 22, 12, 18, 24, 36, 48, 72, 96, 108 } };
175
176 static const struct {
177         uint32_t        reg;
178         uint32_t        val;
179 } rt2661_def_mac[] = {
180         RT2661_DEF_MAC
181 };
182
183 static const struct {
184         uint8_t reg;
185         uint8_t val;
186 } rt2661_def_bbp[] = {
187         RT2661_DEF_BBP
188 };
189
190 static const struct rfprog {
191         uint8_t         chan;
192         uint32_t        r1, r2, r3, r4;
193 }  rt2661_rf5225_1[] = {
194         RT2661_RF5225_1
195 }, rt2661_rf5225_2[] = {
196         RT2661_RF5225_2
197 };
198
199 #define LED_EE2MCU(bit) { \
200         .ee_bit         = RT2661_EE_LED_##bit, \
201         .mcu_bit        = RT2661_MCU_LED_##bit \
202 }
203 static const struct {
204         uint16_t        ee_bit;
205         uint16_t        mcu_bit;
206 } led_ee2mcu[] = {
207         LED_EE2MCU(RDYG),
208         LED_EE2MCU(RDYA),
209         LED_EE2MCU(ACT),
210         LED_EE2MCU(GPIO0),
211         LED_EE2MCU(GPIO1),
212         LED_EE2MCU(GPIO2),
213         LED_EE2MCU(GPIO3),
214         LED_EE2MCU(GPIO4)
215 };
216 #undef LED_EE2MCU
217
218 struct rt2661_dmamap {
219         bus_dma_segment_t       segs[RT2661_MAX_SCATTER];
220         int                     nseg;
221 };
222
223 int
224 rt2661_attach(device_t dev, int id)
225 {
226         struct rt2661_softc *sc = device_get_softc(dev);
227         struct ieee80211com *ic = &sc->sc_ic;
228         struct ifnet *ifp = &ic->ic_if;
229         uint32_t val;
230         const uint8_t *ucode = NULL;
231         int error, i, ac, ntries, size = 0;
232
233         callout_init(&sc->scan_ch);
234         callout_init(&sc->rssadapt_ch);
235
236         sc->sc_irq_rid = 0;
237         sc->sc_irq = bus_alloc_resource_any(dev, SYS_RES_IRQ, &sc->sc_irq_rid,
238                                             RF_ACTIVE | RF_SHAREABLE);
239         if (sc->sc_irq == NULL) {
240                 device_printf(dev, "could not allocate interrupt resource\n");
241                 return ENXIO;
242         }
243
244         /* wait for NIC to initialize */
245         for (ntries = 0; ntries < 1000; ntries++) {
246                 if ((val = RAL_READ(sc, RT2661_MAC_CSR0)) != 0)
247                         break;
248                 DELAY(1000);
249         }
250         if (ntries == 1000) {
251                 device_printf(sc->sc_dev,
252                     "timeout waiting for NIC to initialize\n");
253                 error = EIO;
254                 goto fail;
255         }
256
257         /* retrieve RF rev. no and various other things from EEPROM */
258         rt2661_read_eeprom(sc);
259
260         device_printf(dev, "MAC/BBP RT%X, RF %s\n", val,
261             rt2661_get_rf(sc->rf_rev));
262
263         /*
264          * Load 8051 microcode into NIC.
265          */
266         switch (id) {
267         case 0x0301:
268                 ucode = rt2561s_ucode;
269                 size = sizeof rt2561s_ucode;
270                 break;
271         case 0x0302:
272                 ucode = rt2561_ucode;
273                 size = sizeof rt2561_ucode;
274                 break;
275         case 0x0401:
276                 ucode = rt2661_ucode;
277                 size = sizeof rt2661_ucode;
278                 break;
279         }
280
281         error = rt2661_load_microcode(sc, ucode, size);
282         if (error != 0) {
283                 device_printf(sc->sc_dev, "could not load 8051 microcode\n");
284                 goto fail;
285         }
286
287         /*
288          * Allocate Tx and Rx rings.
289          */
290         for (ac = 0; ac < 4; ac++) {
291                 error = rt2661_alloc_tx_ring(sc, &sc->txq[ac],
292                     RT2661_TX_RING_COUNT);
293                 if (error != 0) {
294                         device_printf(sc->sc_dev,
295                             "could not allocate Tx ring %d\n", ac);
296                         goto fail;
297                 }
298         }
299
300         error = rt2661_alloc_tx_ring(sc, &sc->mgtq, RT2661_MGT_RING_COUNT);
301         if (error != 0) {
302                 device_printf(sc->sc_dev, "could not allocate Mgt ring\n");
303                 goto fail;
304         }
305
306         error = rt2661_alloc_rx_ring(sc, &sc->rxq, RT2661_RX_RING_COUNT);
307         if (error != 0) {
308                 device_printf(sc->sc_dev, "could not allocate Rx ring\n");
309                 goto fail;
310         }
311
312         sysctl_ctx_init(&sc->sysctl_ctx);
313         sc->sysctl_tree = SYSCTL_ADD_NODE(&sc->sysctl_ctx,
314                                           SYSCTL_STATIC_CHILDREN(_hw),
315                                           OID_AUTO,
316                                           device_get_nameunit(dev),
317                                           CTLFLAG_RD, 0, "");
318         if (sc->sysctl_tree == NULL) {
319                 device_printf(dev, "could not add sysctl node\n");
320                 error = ENXIO;
321                 goto fail;
322         }
323
324         ifp->if_softc = sc;
325         if_initname(ifp, device_get_name(dev), device_get_unit(dev));
326         ifp->if_flags = IFF_BROADCAST | IFF_SIMPLEX | IFF_MULTICAST;
327         ifp->if_init = rt2661_init;
328         ifp->if_ioctl = rt2661_ioctl;
329         ifp->if_start = rt2661_start;
330         ifp->if_watchdog = rt2661_watchdog;
331         ifq_set_maxlen(&ifp->if_snd, IFQ_MAXLEN);
332         ifq_set_ready(&ifp->if_snd);
333
334         ic->ic_phytype = IEEE80211_T_OFDM; /* not only, but not used */
335         ic->ic_opmode = IEEE80211_M_STA; /* default to BSS mode */
336         ic->ic_state = IEEE80211_S_INIT;
337         rt2661_led_newstate(sc, IEEE80211_S_INIT);
338
339         /* set device capabilities */
340         ic->ic_caps =
341             IEEE80211_C_IBSS |          /* IBSS mode supported */
342             IEEE80211_C_MONITOR |       /* monitor mode supported */
343             IEEE80211_C_HOSTAP |        /* HostAp mode supported */
344             IEEE80211_C_TXPMGT |        /* tx power management */
345             IEEE80211_C_SHPREAMBLE |    /* short preamble supported */
346             IEEE80211_C_SHSLOT |        /* short slot time supported */
347 #ifdef notyet
348             IEEE80211_C_WME |           /* 802.11e */
349 #endif
350             IEEE80211_C_WEP |           /* WEP */
351             IEEE80211_C_WPA;            /* 802.11i */
352
353         if (sc->rf_rev == RT2661_RF_5225 || sc->rf_rev == RT2661_RF_5325) {
354                 /* set supported .11a rates */
355                 ic->ic_sup_rates[IEEE80211_MODE_11A] = rt2661_rateset_11a;
356
357                 /* set supported .11a channels */
358                 for (i = 36; i <= 64; i += 4) {
359                         ic->ic_channels[i].ic_freq =
360                             ieee80211_ieee2mhz(i, IEEE80211_CHAN_5GHZ);
361                         ic->ic_channels[i].ic_flags = IEEE80211_CHAN_A;
362                 }
363                 for (i = 100; i <= 140; i += 4) {
364                         ic->ic_channels[i].ic_freq =
365                             ieee80211_ieee2mhz(i, IEEE80211_CHAN_5GHZ);
366                         ic->ic_channels[i].ic_flags = IEEE80211_CHAN_A;
367                 }
368                 for (i = 149; i <= 165; i += 4) {
369                         ic->ic_channels[i].ic_freq =
370                             ieee80211_ieee2mhz(i, IEEE80211_CHAN_5GHZ);
371                         ic->ic_channels[i].ic_flags = IEEE80211_CHAN_A;
372                 }
373         }
374
375         /* set supported .11b and .11g rates */
376         ic->ic_sup_rates[IEEE80211_MODE_11B] = rt2661_rateset_11b;
377         ic->ic_sup_rates[IEEE80211_MODE_11G] = rt2661_rateset_11g;
378
379         /* set supported .11b and .11g channels (1 through 14) */
380         for (i = 1; i <= 14; i++) {
381                 ic->ic_channels[i].ic_freq =
382                     ieee80211_ieee2mhz(i, IEEE80211_CHAN_2GHZ);
383                 ic->ic_channels[i].ic_flags =
384                     IEEE80211_CHAN_CCK | IEEE80211_CHAN_OFDM |
385                     IEEE80211_CHAN_DYN | IEEE80211_CHAN_2GHZ;
386         }
387
388         ieee80211_ifattach(ic);
389         ic->ic_node_alloc = rt2661_node_alloc;
390 /*      ic->ic_wme.wme_update = rt2661_wme_update;*/
391         ic->ic_updateslot = rt2661_update_slot;
392         ic->ic_reset = rt2661_reset;
393         /* enable s/w bmiss handling in sta mode */
394         ic->ic_flags_ext |= IEEE80211_FEXT_SWBMISS;
395
396         /* override state transition machine */
397         sc->sc_newstate = ic->ic_newstate;
398         ic->ic_newstate = rt2661_newstate;
399         ieee80211_media_init(ic, rt2661_media_change, ieee80211_media_status);
400
401         bpfattach_dlt(ifp, DLT_IEEE802_11_RADIO,
402             sizeof (struct ieee80211_frame) + 64, &sc->sc_drvbpf);
403
404         sc->sc_rxtap_len = sizeof sc->sc_rxtapu;
405         sc->sc_rxtap.wr_ihdr.it_len = htole16(sc->sc_rxtap_len);
406         sc->sc_rxtap.wr_ihdr.it_present = htole32(RT2661_RX_RADIOTAP_PRESENT);
407
408         sc->sc_txtap_len = sizeof sc->sc_txtapu;
409         sc->sc_txtap.wt_ihdr.it_len = htole16(sc->sc_txtap_len);
410         sc->sc_txtap.wt_ihdr.it_present = htole32(RT2661_TX_RADIOTAP_PRESENT);
411
412         /*
413          * Add a few sysctl knobs.
414          */
415         sc->dwelltime = 200;
416
417         SYSCTL_ADD_INT(&sc->sysctl_ctx,
418             SYSCTL_CHILDREN(sc->sysctl_tree), OID_AUTO, "dwell",
419             CTLFLAG_RW, &sc->dwelltime, 0,
420             "channel dwell time (ms) for AP/station scanning");
421
422         error = bus_setup_intr(dev, sc->sc_irq, INTR_MPSAFE, rt2661_intr,
423                                sc, &sc->sc_ih, ifp->if_serializer);
424         if (error != 0) {
425                 device_printf(dev, "could not set up interrupt\n");
426                 bpfdetach(ifp);
427                 ieee80211_ifdetach(ic);
428                 goto fail;
429         }
430
431         if (bootverbose)
432                 ieee80211_announce(ic);
433         return 0;
434 fail:
435         rt2661_detach(sc);
436         return error;
437 }
438
439 int
440 rt2661_detach(void *xsc)
441 {
442         struct rt2661_softc *sc = xsc;
443         struct ieee80211com *ic = &sc->sc_ic;
444         struct ifnet *ifp = &ic->ic_if;
445
446         if (device_is_attached(sc->sc_dev)) {
447                 lwkt_serialize_enter(ifp->if_serializer);
448
449                 callout_stop(&sc->scan_ch);
450                 callout_stop(&sc->rssadapt_ch);
451                 rt2661_stop(sc);
452                 bus_teardown_intr(sc->sc_dev, sc->sc_irq, sc->sc_ih);
453
454                 lwkt_serialize_exit(ifp->if_serializer);
455
456                 bpfdetach(ifp);
457                 ieee80211_ifdetach(ic);
458         }
459
460         rt2661_free_tx_ring(sc, &sc->txq[0]);
461         rt2661_free_tx_ring(sc, &sc->txq[1]);
462         rt2661_free_tx_ring(sc, &sc->txq[2]);
463         rt2661_free_tx_ring(sc, &sc->txq[3]);
464         rt2661_free_tx_ring(sc, &sc->mgtq);
465         rt2661_free_rx_ring(sc, &sc->rxq);
466
467         if (sc->sc_irq != NULL) {
468                 bus_release_resource(sc->sc_dev, SYS_RES_IRQ, sc->sc_irq_rid,
469                                      sc->sc_irq);
470         }
471
472         if (sc->sysctl_tree != NULL)
473                 sysctl_ctx_free(&sc->sysctl_ctx);
474
475         return 0;
476 }
477
478 void
479 rt2661_shutdown(void *xsc)
480 {
481         struct rt2661_softc *sc = xsc;
482         struct ifnet *ifp = &sc->sc_ic.ic_if;
483
484         lwkt_serialize_enter(ifp->if_serializer);
485         rt2661_stop(sc);
486         lwkt_serialize_exit(ifp->if_serializer);
487 }
488
489 void
490 rt2661_suspend(void *xsc)
491 {
492         struct rt2661_softc *sc = xsc;
493         struct ifnet *ifp = &sc->sc_ic.ic_if;
494
495         lwkt_serialize_enter(ifp->if_serializer);
496         rt2661_stop(sc);
497         lwkt_serialize_exit(ifp->if_serializer);
498 }
499
500 void
501 rt2661_resume(void *xsc)
502 {
503         struct rt2661_softc *sc = xsc;
504         struct ifnet *ifp = sc->sc_ic.ic_ifp;
505
506         lwkt_serialize_enter(ifp->if_serializer);
507         if (ifp->if_flags & IFF_UP) {
508                 ifp->if_init(ifp->if_softc);
509                 if (ifp->if_flags & IFF_RUNNING)
510                         ifp->if_start(ifp);
511         }
512         lwkt_serialize_exit(ifp->if_serializer);
513 }
514
515 static void
516 rt2661_dma_map_addr(void *arg, bus_dma_segment_t *segs, int nseg, int error)
517 {
518         if (error != 0)
519                 return;
520
521         KASSERT(nseg == 1, ("too many DMA segments, %d should be 1", nseg));
522
523         *(bus_addr_t *)arg = segs[0].ds_addr;
524 }
525
526 static int
527 rt2661_alloc_tx_ring(struct rt2661_softc *sc, struct rt2661_tx_ring *ring,
528     int count)
529 {
530         int i, error;
531
532         ring->count = count;
533         ring->queued = 0;
534         ring->cur = ring->next = ring->stat = 0;
535
536         error = bus_dma_tag_create(NULL, 4, 0, BUS_SPACE_MAXADDR_32BIT,
537             BUS_SPACE_MAXADDR, NULL, NULL, count * RT2661_TX_DESC_SIZE, 1,
538             count * RT2661_TX_DESC_SIZE, 0, &ring->desc_dmat);
539         if (error != 0) {
540                 device_printf(sc->sc_dev, "could not create desc DMA tag\n");
541                 goto fail;
542         }
543
544         error = bus_dmamem_alloc(ring->desc_dmat, (void **)&ring->desc,
545             BUS_DMA_WAITOK | BUS_DMA_ZERO, &ring->desc_map);
546         if (error != 0) {
547                 device_printf(sc->sc_dev, "could not allocate DMA memory\n");
548                 goto fail;
549         }
550
551         error = bus_dmamap_load(ring->desc_dmat, ring->desc_map, ring->desc,
552             count * RT2661_TX_DESC_SIZE, rt2661_dma_map_addr, &ring->physaddr,
553             0);
554         if (error != 0) {
555                 device_printf(sc->sc_dev, "could not load desc DMA map\n");
556
557                 bus_dmamem_free(ring->desc_dmat, ring->desc, ring->desc_map);
558                 ring->desc = NULL;
559                 goto fail;
560         }
561
562         ring->data = kmalloc(count * sizeof (struct rt2661_tx_data), M_DEVBUF,
563             M_WAITOK | M_ZERO);
564
565         error = bus_dma_tag_create(NULL, 1, 0, BUS_SPACE_MAXADDR_32BIT,
566             BUS_SPACE_MAXADDR, NULL, NULL, MCLBYTES * RT2661_MAX_SCATTER,
567             RT2661_MAX_SCATTER, MCLBYTES, 0, &ring->data_dmat);
568         if (error != 0) {
569                 device_printf(sc->sc_dev, "could not create data DMA tag\n");
570                 goto fail;
571         }
572
573         for (i = 0; i < count; i++) {
574                 error = bus_dmamap_create(ring->data_dmat, 0,
575                     &ring->data[i].map);
576                 if (error != 0) {
577                         device_printf(sc->sc_dev, "could not create DMA map\n");
578                         goto fail;
579                 }
580         }
581         return 0;
582
583 fail:   rt2661_free_tx_ring(sc, ring);
584         return error;
585 }
586
587 static void
588 rt2661_reset_tx_ring(struct rt2661_softc *sc, struct rt2661_tx_ring *ring)
589 {
590         struct rt2661_tx_desc *desc;
591         struct rt2661_tx_data *data;
592         int i;
593
594         for (i = 0; i < ring->count; i++) {
595                 desc = &ring->desc[i];
596                 data = &ring->data[i];
597
598                 if (data->m != NULL) {
599                         bus_dmamap_sync(ring->data_dmat, data->map,
600                             BUS_DMASYNC_POSTWRITE);
601                         bus_dmamap_unload(ring->data_dmat, data->map);
602                         m_freem(data->m);
603                         data->m = NULL;
604                 }
605
606                 if (data->ni != NULL) {
607                         ieee80211_free_node(data->ni);
608                         data->ni = NULL;
609                 }
610
611                 desc->flags = 0;
612         }
613
614         bus_dmamap_sync(ring->desc_dmat, ring->desc_map, BUS_DMASYNC_PREWRITE);
615
616         ring->queued = 0;
617         ring->cur = ring->next = ring->stat = 0;
618 }
619
620 static void
621 rt2661_free_tx_ring(struct rt2661_softc *sc, struct rt2661_tx_ring *ring)
622 {
623         struct rt2661_tx_data *data;
624         int i;
625
626         if (ring->desc != NULL) {
627                 bus_dmamap_sync(ring->desc_dmat, ring->desc_map,
628                     BUS_DMASYNC_POSTWRITE);
629                 bus_dmamap_unload(ring->desc_dmat, ring->desc_map);
630                 bus_dmamem_free(ring->desc_dmat, ring->desc, ring->desc_map);
631                 ring->desc = NULL;
632         }
633
634         if (ring->desc_dmat != NULL) {
635                 bus_dma_tag_destroy(ring->desc_dmat);
636                 ring->desc_dmat = NULL;
637         }
638
639         if (ring->data != NULL) {
640                 for (i = 0; i < ring->count; i++) {
641                         data = &ring->data[i];
642
643                         if (data->m != NULL) {
644                                 bus_dmamap_sync(ring->data_dmat, data->map,
645                                     BUS_DMASYNC_POSTWRITE);
646                                 bus_dmamap_unload(ring->data_dmat, data->map);
647                                 m_freem(data->m);
648                                 data->m = NULL;
649                         }
650
651                         if (data->ni != NULL) {
652                                 ieee80211_free_node(data->ni);
653                                 data->ni = NULL;
654                         }
655
656                         if (data->map != NULL) {
657                                 bus_dmamap_destroy(ring->data_dmat, data->map);
658                                 data->map = NULL;
659                         }
660                 }
661
662                 kfree(ring->data, M_DEVBUF);
663                 ring->data = NULL;
664         }
665
666         if (ring->data_dmat != NULL) {
667                 bus_dma_tag_destroy(ring->data_dmat);
668                 ring->data_dmat = NULL;
669         }
670 }
671
672 static int
673 rt2661_alloc_rx_ring(struct rt2661_softc *sc, struct rt2661_rx_ring *ring,
674     int count)
675 {
676         struct rt2661_rx_desc *desc;
677         struct rt2661_rx_data *data;
678         bus_addr_t physaddr;
679         int i, error;
680
681         ring->count = count;
682         ring->cur = ring->next = 0;
683
684         error = bus_dma_tag_create(NULL, 4, 0, BUS_SPACE_MAXADDR_32BIT,
685             BUS_SPACE_MAXADDR, NULL, NULL, count * RT2661_RX_DESC_SIZE, 1,
686             count * RT2661_RX_DESC_SIZE, 0, &ring->desc_dmat);
687         if (error != 0) {
688                 device_printf(sc->sc_dev, "could not create desc DMA tag\n");
689                 goto fail;
690         }
691
692         error = bus_dmamem_alloc(ring->desc_dmat, (void **)&ring->desc,
693             BUS_DMA_WAITOK | BUS_DMA_ZERO, &ring->desc_map);
694         if (error != 0) {
695                 device_printf(sc->sc_dev, "could not allocate DMA memory\n");
696                 goto fail;
697         }
698
699         error = bus_dmamap_load(ring->desc_dmat, ring->desc_map, ring->desc,
700             count * RT2661_RX_DESC_SIZE, rt2661_dma_map_addr, &ring->physaddr,
701             0);
702         if (error != 0) {
703                 device_printf(sc->sc_dev, "could not load desc DMA map\n");
704
705                 bus_dmamem_free(ring->desc_dmat, ring->desc, ring->desc_map);
706                 ring->desc = NULL;
707                 goto fail;
708         }
709
710         ring->data = kmalloc(count * sizeof (struct rt2661_rx_data), M_DEVBUF,
711             M_WAITOK | M_ZERO);
712
713         /*
714          * Pre-allocate Rx buffers and populate Rx ring.
715          */
716         error = bus_dma_tag_create(NULL, 1, 0, BUS_SPACE_MAXADDR_32BIT,
717             BUS_SPACE_MAXADDR, NULL, NULL, MCLBYTES, 1, MCLBYTES, 0,
718             &ring->data_dmat);
719         if (error != 0) {
720                 device_printf(sc->sc_dev, "could not create data DMA tag\n");
721                 goto fail;
722         }
723
724         for (i = 0; i < count; i++) {
725                 desc = &sc->rxq.desc[i];
726                 data = &sc->rxq.data[i];
727
728                 error = bus_dmamap_create(ring->data_dmat, 0, &data->map);
729                 if (error != 0) {
730                         device_printf(sc->sc_dev, "could not create DMA map\n");
731                         goto fail;
732                 }
733
734                 data->m = m_getcl(MB_DONTWAIT, MT_DATA, M_PKTHDR);
735                 if (data->m == NULL) {
736                         device_printf(sc->sc_dev,
737                             "could not allocate rx mbuf\n");
738                         error = ENOMEM;
739                         goto fail;
740                 }
741
742                 error = bus_dmamap_load(ring->data_dmat, data->map,
743                     mtod(data->m, void *), MCLBYTES, rt2661_dma_map_addr,
744                     &physaddr, 0);
745                 if (error != 0) {
746                         device_printf(sc->sc_dev,
747                             "could not load rx buf DMA map");
748
749                         m_freem(data->m);
750                         data->m = NULL;
751                         goto fail;
752                 }
753
754                 desc->flags = htole32(RT2661_RX_BUSY);
755                 desc->physaddr = htole32(physaddr);
756         }
757
758         bus_dmamap_sync(ring->desc_dmat, ring->desc_map, BUS_DMASYNC_PREWRITE);
759
760         return 0;
761
762 fail:   rt2661_free_rx_ring(sc, ring);
763         return error;
764 }
765
766 static void
767 rt2661_reset_rx_ring(struct rt2661_softc *sc, struct rt2661_rx_ring *ring)
768 {
769         int i;
770
771         for (i = 0; i < ring->count; i++)
772                 ring->desc[i].flags = htole32(RT2661_RX_BUSY);
773
774         bus_dmamap_sync(ring->desc_dmat, ring->desc_map, BUS_DMASYNC_PREWRITE);
775
776         ring->cur = ring->next = 0;
777 }
778
779 static void
780 rt2661_free_rx_ring(struct rt2661_softc *sc, struct rt2661_rx_ring *ring)
781 {
782         struct rt2661_rx_data *data;
783         int i;
784
785         if (ring->desc != NULL) {
786                 bus_dmamap_sync(ring->desc_dmat, ring->desc_map,
787                     BUS_DMASYNC_POSTWRITE);
788                 bus_dmamap_unload(ring->desc_dmat, ring->desc_map);
789                 bus_dmamem_free(ring->desc_dmat, ring->desc, ring->desc_map);
790                 ring->desc = NULL;
791         }
792
793         if (ring->desc_dmat != NULL) {
794                 bus_dma_tag_destroy(ring->desc_dmat);
795                 ring->desc_dmat = NULL;
796         }
797
798         if (ring->data != NULL) {
799                 for (i = 0; i < ring->count; i++) {
800                         data = &ring->data[i];
801
802                         if (data->m != NULL) {
803                                 bus_dmamap_sync(ring->data_dmat, data->map,
804                                     BUS_DMASYNC_POSTREAD);
805                                 bus_dmamap_unload(ring->data_dmat, data->map);
806                                 m_freem(data->m);
807                                 data->m = NULL;
808                         }
809
810                         if (data->map != NULL) {
811                                 bus_dmamap_destroy(ring->data_dmat, data->map);
812                                 data->map = NULL;
813                         }
814                 }
815
816                 kfree(ring->data, M_DEVBUF);
817                 ring->data = NULL;
818         }
819
820         if (ring->data_dmat != NULL) {
821                 bus_dma_tag_destroy(ring->data_dmat);
822                 ring->data_dmat = NULL;
823         }
824 }
825
826 static struct ieee80211_node *
827 rt2661_node_alloc(struct ieee80211_node_table *nt)
828 {
829         struct rt2661_node *rn;
830
831         rn = kmalloc(sizeof (struct rt2661_node), M_80211_NODE,
832             M_NOWAIT | M_ZERO);
833
834         return (rn != NULL) ? &rn->ni : NULL;
835 }
836
837 static int
838 rt2661_media_change(struct ifnet *ifp)
839 {
840         struct rt2661_softc *sc = ifp->if_softc;
841         int error;
842
843         error = ieee80211_media_change(ifp);
844         if (error != ENETRESET)
845                 return error;
846
847         if ((ifp->if_flags & (IFF_UP | IFF_RUNNING)) == (IFF_UP | IFF_RUNNING))
848                 rt2661_init(sc);
849         return 0;
850 }
851
852 /*
853  * This function is called periodically (every 200ms) during scanning to
854  * switch from one channel to another.
855  */
856 static void
857 rt2661_next_scan(void *arg)
858 {
859         struct rt2661_softc *sc = arg;
860         struct ieee80211com *ic = &sc->sc_ic;
861         struct ifnet *ifp = &ic->ic_if;
862
863         lwkt_serialize_enter(ifp->if_serializer);
864         if (ic->ic_state == IEEE80211_S_SCAN)
865                 ieee80211_next_scan(ic);
866         lwkt_serialize_exit(ifp->if_serializer);
867 }
868
869 /*
870  * This function is called for each node present in the node station table.
871  */
872 static void
873 rt2661_iter_func(void *arg, struct ieee80211_node *ni)
874 {
875         struct rt2661_node *rn = (struct rt2661_node *)ni;
876
877         ral_rssadapt_updatestats(&rn->rssadapt);
878 }
879
880 /*
881  * This function is called periodically (every 100ms) in RUN state to update
882  * the rate adaptation statistics.
883  */
884 static void
885 rt2661_update_rssadapt(void *arg)
886 {
887         struct rt2661_softc *sc = arg;
888         struct ieee80211com *ic = &sc->sc_ic;
889         struct ifnet *ifp = &ic->ic_if;
890
891         lwkt_serialize_enter(ifp->if_serializer);
892
893         ieee80211_iterate_nodes(&ic->ic_sta, rt2661_iter_func, arg);
894         callout_reset(&sc->rssadapt_ch, hz / 10, rt2661_update_rssadapt, sc);
895
896         lwkt_serialize_exit(ifp->if_serializer);
897 }
898
899 static int
900 rt2661_newstate(struct ieee80211com *ic, enum ieee80211_state nstate, int arg)
901 {
902         struct rt2661_softc *sc = ic->ic_ifp->if_softc;
903         enum ieee80211_state ostate;
904         struct ieee80211_node *ni;
905         uint32_t tmp;
906         int error = 0;
907
908         ostate = ic->ic_state;
909         callout_stop(&sc->scan_ch);
910
911         if (ostate != nstate)
912                 rt2661_led_newstate(sc, nstate);
913
914         switch (nstate) {
915         case IEEE80211_S_INIT:
916                 callout_stop(&sc->rssadapt_ch);
917
918                 if (ostate == IEEE80211_S_RUN) {
919                         /* abort TSF synchronization */
920                         tmp = RAL_READ(sc, RT2661_TXRX_CSR9);
921                         RAL_WRITE(sc, RT2661_TXRX_CSR9, tmp & ~0x00ffffff);
922                 }
923                 break;
924
925         case IEEE80211_S_SCAN:
926                 rt2661_set_chan(sc, ic->ic_curchan);
927                 callout_reset(&sc->scan_ch, (sc->dwelltime * hz) / 1000,
928                     rt2661_next_scan, sc);
929                 break;
930
931         case IEEE80211_S_AUTH:
932         case IEEE80211_S_ASSOC:
933                 rt2661_set_chan(sc, ic->ic_curchan);
934                 break;
935
936         case IEEE80211_S_RUN:
937                 rt2661_set_chan(sc, ic->ic_curchan);
938
939                 ni = ic->ic_bss;
940
941                 if (ic->ic_opmode != IEEE80211_M_MONITOR) {
942                         rt2661_enable_mrr(sc);
943                         rt2661_set_txpreamble(sc);
944                         rt2661_set_basicrates(sc, &ni->ni_rates);
945                         rt2661_set_bssid(sc, ni->ni_bssid);
946                 }
947
948                 if (ic->ic_opmode == IEEE80211_M_HOSTAP ||
949                     ic->ic_opmode == IEEE80211_M_IBSS) {
950                         if ((error = rt2661_prepare_beacon(sc)) != 0)
951                                 break;
952                 }
953
954                 if (ic->ic_opmode != IEEE80211_M_MONITOR) {
955                         callout_reset(&sc->rssadapt_ch, hz / 10,
956                             rt2661_update_rssadapt, sc);
957                         rt2661_enable_tsf_sync(sc);
958                 }
959                 break;
960         }       
961
962         return (error != 0) ? error : sc->sc_newstate(ic, nstate, arg);
963 }
964
965 /*
966  * Read 16 bits at address 'addr' from the serial EEPROM (either 93C46 or
967  * 93C66).
968  */
969 static uint16_t
970 rt2661_eeprom_read(struct rt2661_softc *sc, uint8_t addr)
971 {
972         uint32_t tmp;
973         uint16_t val;
974         int n;
975
976         /* clock C once before the first command */
977         RT2661_EEPROM_CTL(sc, 0);
978
979         RT2661_EEPROM_CTL(sc, RT2661_S);
980         RT2661_EEPROM_CTL(sc, RT2661_S | RT2661_C);
981         RT2661_EEPROM_CTL(sc, RT2661_S);
982
983         /* write start bit (1) */
984         RT2661_EEPROM_CTL(sc, RT2661_S | RT2661_D);
985         RT2661_EEPROM_CTL(sc, RT2661_S | RT2661_D | RT2661_C);
986
987         /* write READ opcode (10) */
988         RT2661_EEPROM_CTL(sc, RT2661_S | RT2661_D);
989         RT2661_EEPROM_CTL(sc, RT2661_S | RT2661_D | RT2661_C);
990         RT2661_EEPROM_CTL(sc, RT2661_S);
991         RT2661_EEPROM_CTL(sc, RT2661_S | RT2661_C);
992
993         /* write address (A5-A0 or A7-A0) */
994         n = (RAL_READ(sc, RT2661_E2PROM_CSR) & RT2661_93C46) ? 5 : 7;
995         for (; n >= 0; n--) {
996                 RT2661_EEPROM_CTL(sc, RT2661_S |
997                     (((addr >> n) & 1) << RT2661_SHIFT_D));
998                 RT2661_EEPROM_CTL(sc, RT2661_S |
999                     (((addr >> n) & 1) << RT2661_SHIFT_D) | RT2661_C);
1000         }
1001
1002         RT2661_EEPROM_CTL(sc, RT2661_S);
1003
1004         /* read data Q15-Q0 */
1005         val = 0;
1006         for (n = 15; n >= 0; n--) {
1007                 RT2661_EEPROM_CTL(sc, RT2661_S | RT2661_C);
1008                 tmp = RAL_READ(sc, RT2661_E2PROM_CSR);
1009                 val |= ((tmp & RT2661_Q) >> RT2661_SHIFT_Q) << n;
1010                 RT2661_EEPROM_CTL(sc, RT2661_S);
1011         }
1012
1013         RT2661_EEPROM_CTL(sc, 0);
1014
1015         /* clear Chip Select and clock C */
1016         RT2661_EEPROM_CTL(sc, RT2661_S);
1017         RT2661_EEPROM_CTL(sc, 0);
1018         RT2661_EEPROM_CTL(sc, RT2661_C);
1019
1020         return val;
1021 }
1022
1023 static void
1024 rt2661_tx_intr(struct rt2661_softc *sc)
1025 {
1026         struct ieee80211com *ic = &sc->sc_ic;
1027         struct ifnet *ifp = ic->ic_ifp;
1028         struct rt2661_tx_ring *txq;
1029         struct rt2661_tx_data *data;
1030         struct rt2661_node *rn;
1031         uint32_t val;
1032         int qid, retrycnt;
1033
1034         for (;;) {
1035                 val = RAL_READ(sc, RT2661_STA_CSR4);
1036                 if (!(val & RT2661_TX_STAT_VALID))
1037                         break;
1038
1039                 /* retrieve the queue in which this frame was sent */
1040                 qid = RT2661_TX_QID(val);
1041                 txq = (qid <= 3) ? &sc->txq[qid] : &sc->mgtq;
1042
1043                 /* retrieve rate control algorithm context */
1044                 data = &txq->data[txq->stat];
1045                 rn = (struct rt2661_node *)data->ni;
1046
1047                 switch (RT2661_TX_RESULT(val)) {
1048                 case RT2661_TX_SUCCESS:
1049                         retrycnt = RT2661_TX_RETRYCNT(val);
1050
1051                         DPRINTFN(10, ("data frame sent successfully after "
1052                             "%d retries\n", retrycnt));
1053                         if (retrycnt == 0 && data->id.id_node != NULL) {
1054                                 ral_rssadapt_raise_rate(ic, &rn->rssadapt,
1055                                     &data->id);
1056                         }
1057                         ifp->if_opackets++;
1058                         break;
1059
1060                 case RT2661_TX_RETRY_FAIL:
1061                         DPRINTFN(9, ("sending data frame failed (too much "
1062                             "retries)\n"));
1063                         if (data->id.id_node != NULL) {
1064                                 ral_rssadapt_lower_rate(ic, data->ni,
1065                                     &rn->rssadapt, &data->id);
1066                         }
1067                         ifp->if_oerrors++;
1068                         break;
1069
1070                 default:
1071                         /* other failure */
1072                         device_printf(sc->sc_dev,
1073                             "sending data frame failed 0x%08x\n", val);
1074                         ifp->if_oerrors++;
1075                 }
1076
1077                 ieee80211_free_node(data->ni);
1078                 data->ni = NULL;
1079
1080                 DPRINTFN(15, ("tx done q=%d idx=%u\n", qid, txq->stat));
1081
1082                 txq->queued--;
1083                 if (++txq->stat >= txq->count)  /* faster than % count */
1084                         txq->stat = 0;
1085         }
1086
1087         sc->sc_tx_timer = 0;
1088         ifp->if_flags &= ~IFF_OACTIVE;
1089         rt2661_start(ifp);
1090 }
1091
1092 static void
1093 rt2661_tx_dma_intr(struct rt2661_softc *sc, struct rt2661_tx_ring *txq)
1094 {
1095         struct rt2661_tx_desc *desc;
1096         struct rt2661_tx_data *data;
1097
1098         bus_dmamap_sync(txq->desc_dmat, txq->desc_map, BUS_DMASYNC_POSTREAD);
1099
1100         for (;;) {
1101                 desc = &txq->desc[txq->next];
1102                 data = &txq->data[txq->next];
1103
1104                 if ((le32toh(desc->flags) & RT2661_TX_BUSY) ||
1105                     !(le32toh(desc->flags) & RT2661_TX_VALID))
1106                         break;
1107
1108                 bus_dmamap_sync(txq->data_dmat, data->map,
1109                     BUS_DMASYNC_POSTWRITE);
1110                 bus_dmamap_unload(txq->data_dmat, data->map);
1111                 m_freem(data->m);
1112                 data->m = NULL;
1113                 /* node reference is released in rt2661_tx_intr() */
1114
1115                 /* descriptor is no longer valid */
1116                 desc->flags &= ~htole32(RT2661_TX_VALID);
1117
1118                 DPRINTFN(15, ("tx dma done q=%p idx=%u\n", txq, txq->next));
1119
1120                 if (++txq->next >= txq->count)  /* faster than % count */
1121                         txq->next = 0;
1122         }
1123
1124         bus_dmamap_sync(txq->desc_dmat, txq->desc_map, BUS_DMASYNC_PREWRITE);
1125 }
1126
1127 static void
1128 rt2661_rx_intr(struct rt2661_softc *sc)
1129 {
1130         struct ieee80211com *ic = &sc->sc_ic;
1131         struct ifnet *ifp = ic->ic_ifp;
1132         struct rt2661_rx_desc *desc;
1133         struct rt2661_rx_data *data;
1134         bus_addr_t physaddr;
1135         struct ieee80211_frame *wh;
1136         struct ieee80211_node *ni;
1137         struct rt2661_node *rn;
1138         struct mbuf *mnew, *m;
1139         int error;
1140
1141         bus_dmamap_sync(sc->rxq.desc_dmat, sc->rxq.desc_map,
1142             BUS_DMASYNC_POSTREAD);
1143
1144         for (;;) {
1145                 desc = &sc->rxq.desc[sc->rxq.cur];
1146                 data = &sc->rxq.data[sc->rxq.cur];
1147
1148                 if (le32toh(desc->flags) & RT2661_RX_BUSY)
1149                         break;
1150
1151                 if ((le32toh(desc->flags) & RT2661_RX_PHY_ERROR) ||
1152                     (le32toh(desc->flags) & RT2661_RX_CRC_ERROR)) {
1153                         /*
1154                          * This should not happen since we did not request
1155                          * to receive those frames when we filled TXRX_CSR0.
1156                          */
1157                         DPRINTFN(5, ("PHY or CRC error flags 0x%08x\n",
1158                             le32toh(desc->flags)));
1159                         ifp->if_ierrors++;
1160                         goto skip;
1161                 }
1162
1163                 if ((le32toh(desc->flags) & RT2661_RX_CIPHER_MASK) != 0) {
1164                         ifp->if_ierrors++;
1165                         goto skip;
1166                 }
1167
1168                 /*
1169                  * Try to allocate a new mbuf for this ring element and load it
1170                  * before processing the current mbuf. If the ring element
1171                  * cannot be loaded, drop the received packet and reuse the old
1172                  * mbuf. In the unlikely case that the old mbuf can't be
1173                  * reloaded either, explicitly panic.
1174                  */
1175                 mnew = m_getcl(MB_DONTWAIT, MT_DATA, M_PKTHDR);
1176                 if (mnew == NULL) {
1177                         ifp->if_ierrors++;
1178                         goto skip;
1179                 }
1180
1181                 bus_dmamap_sync(sc->rxq.data_dmat, data->map,
1182                     BUS_DMASYNC_POSTREAD);
1183                 bus_dmamap_unload(sc->rxq.data_dmat, data->map);
1184
1185                 error = bus_dmamap_load(sc->rxq.data_dmat, data->map,
1186                     mtod(mnew, void *), MCLBYTES, rt2661_dma_map_addr,
1187                     &physaddr, 0);
1188                 if (error != 0) {
1189                         m_freem(mnew);
1190
1191                         /* try to reload the old mbuf */
1192                         error = bus_dmamap_load(sc->rxq.data_dmat, data->map,
1193                             mtod(data->m, void *), MCLBYTES,
1194                             rt2661_dma_map_addr, &physaddr, 0);
1195                         if (error != 0) {
1196                                 /* very unlikely that it will fail... */
1197                                 panic("%s: could not load old rx mbuf",
1198                                     device_get_name(sc->sc_dev));
1199                         }
1200                         ifp->if_ierrors++;
1201                         goto skip;
1202                 }
1203
1204                 /*
1205                  * New mbuf successfully loaded, update Rx ring and continue
1206                  * processing.
1207                  */
1208                 m = data->m;
1209                 data->m = mnew;
1210                 desc->physaddr = htole32(physaddr);
1211
1212                 /* finalize mbuf */
1213                 m->m_pkthdr.rcvif = ifp;
1214                 m->m_pkthdr.len = m->m_len =
1215                     (le32toh(desc->flags) >> 16) & 0xfff;
1216
1217                 if (sc->sc_drvbpf != NULL) {
1218                         struct rt2661_rx_radiotap_header *tap = &sc->sc_rxtap;
1219                         uint32_t tsf_lo, tsf_hi;
1220
1221                         /* get timestamp (low and high 32 bits) */
1222                         tsf_hi = RAL_READ(sc, RT2661_TXRX_CSR13);
1223                         tsf_lo = RAL_READ(sc, RT2661_TXRX_CSR12);
1224
1225                         tap->wr_tsf =
1226                             htole64(((uint64_t)tsf_hi << 32) | tsf_lo);
1227                         tap->wr_flags = 0;
1228                         tap->wr_rate = rt2661_rxrate(desc);
1229                         tap->wr_chan_freq = htole16(ic->ic_curchan->ic_freq);
1230                         tap->wr_chan_flags = htole16(ic->ic_curchan->ic_flags);
1231                         tap->wr_antsignal = desc->rssi;
1232
1233                         bpf_ptap(sc->sc_drvbpf, m, tap, sc->sc_rxtap_len);
1234                 }
1235
1236                 wh = mtod(m, struct ieee80211_frame *);
1237                 ni = ieee80211_find_rxnode(ic,
1238                     (struct ieee80211_frame_min *)wh);
1239
1240                 /* send the frame to the 802.11 layer */
1241                 ieee80211_input(ic, m, ni, desc->rssi, 0);
1242
1243                 /* give rssi to the rate adatation algorithm */
1244                 rn = (struct rt2661_node *)ni;
1245                 ral_rssadapt_input(ic, ni, &rn->rssadapt,
1246                     rt2661_get_rssi(sc, desc->rssi));
1247
1248                 /* node is no longer needed */
1249                 ieee80211_free_node(ni);
1250
1251 skip:           desc->flags |= htole32(RT2661_RX_BUSY);
1252
1253                 DPRINTFN(15, ("rx intr idx=%u\n", sc->rxq.cur));
1254
1255                 sc->rxq.cur = (sc->rxq.cur + 1) % RT2661_RX_RING_COUNT;
1256         }
1257
1258         bus_dmamap_sync(sc->rxq.desc_dmat, sc->rxq.desc_map,
1259             BUS_DMASYNC_PREWRITE);
1260 }
1261
1262 /* ARGSUSED */
1263 static void
1264 rt2661_mcu_beacon_expire(struct rt2661_softc *sc)
1265 {
1266         /* do nothing */
1267 }
1268
1269 static void
1270 rt2661_mcu_wakeup(struct rt2661_softc *sc)
1271 {
1272         RAL_WRITE(sc, RT2661_MAC_CSR11, 5 << 16);
1273
1274         RAL_WRITE(sc, RT2661_SOFT_RESET_CSR, 0x7);
1275         RAL_WRITE(sc, RT2661_IO_CNTL_CSR, 0x18);
1276         RAL_WRITE(sc, RT2661_PCI_USEC_CSR, 0x20);
1277
1278         /* send wakeup command to MCU */
1279         rt2661_tx_cmd(sc, RT2661_MCU_CMD_WAKEUP, 0);
1280 }
1281
1282 static void
1283 rt2661_mcu_cmd_intr(struct rt2661_softc *sc)
1284 {
1285         RAL_READ(sc, RT2661_M2H_CMD_DONE_CSR);
1286         RAL_WRITE(sc, RT2661_M2H_CMD_DONE_CSR, 0xffffffff);
1287 }
1288
1289 static void
1290 rt2661_intr(void *arg)
1291 {
1292         struct rt2661_softc *sc = arg;
1293         struct ifnet *ifp = &sc->sc_ic.ic_if;
1294         uint32_t r1, r2;
1295
1296         /* disable MAC and MCU interrupts */
1297         RAL_WRITE(sc, RT2661_INT_MASK_CSR, 0xffffff7f);
1298         RAL_WRITE(sc, RT2661_MCU_INT_MASK_CSR, 0xffffffff);
1299
1300         /* don't re-enable interrupts if we're shutting down */
1301         if (!(ifp->if_flags & IFF_RUNNING))
1302                 return;
1303
1304         r1 = RAL_READ(sc, RT2661_INT_SOURCE_CSR);
1305         RAL_WRITE(sc, RT2661_INT_SOURCE_CSR, r1);
1306
1307         r2 = RAL_READ(sc, RT2661_MCU_INT_SOURCE_CSR);
1308         RAL_WRITE(sc, RT2661_MCU_INT_SOURCE_CSR, r2);
1309
1310         if (r1 & RT2661_MGT_DONE)
1311                 rt2661_tx_dma_intr(sc, &sc->mgtq);
1312
1313         if (r1 & RT2661_RX_DONE)
1314                 rt2661_rx_intr(sc);
1315
1316         if (r1 & RT2661_TX0_DMA_DONE)
1317                 rt2661_tx_dma_intr(sc, &sc->txq[0]);
1318
1319         if (r1 & RT2661_TX1_DMA_DONE)
1320                 rt2661_tx_dma_intr(sc, &sc->txq[1]);
1321
1322         if (r1 & RT2661_TX2_DMA_DONE)
1323                 rt2661_tx_dma_intr(sc, &sc->txq[2]);
1324
1325         if (r1 & RT2661_TX3_DMA_DONE)
1326                 rt2661_tx_dma_intr(sc, &sc->txq[3]);
1327
1328         if (r1 & RT2661_TX_DONE)
1329                 rt2661_tx_intr(sc);
1330
1331         if (r2 & RT2661_MCU_CMD_DONE)
1332                 rt2661_mcu_cmd_intr(sc);
1333
1334         if (r2 & RT2661_MCU_BEACON_EXPIRE)
1335                 rt2661_mcu_beacon_expire(sc);
1336
1337         if (r2 & RT2661_MCU_WAKEUP)
1338                 rt2661_mcu_wakeup(sc);
1339
1340         /* re-enable MAC and MCU interrupts */
1341         RAL_WRITE(sc, RT2661_INT_MASK_CSR, 0x0000ff10);
1342         RAL_WRITE(sc, RT2661_MCU_INT_MASK_CSR, 0);
1343 }
1344
1345 /* quickly determine if a given rate is CCK or OFDM */
1346 #define RAL_RATE_IS_OFDM(rate) ((rate) >= 12 && (rate) != 22)
1347
1348 #define RAL_ACK_SIZE    14      /* 10 + 4(FCS) */
1349 #define RAL_CTS_SIZE    14      /* 10 + 4(FCS) */
1350
1351 #define RAL_SIFS        10      /* us */
1352
1353 /*
1354  * This function is only used by the Rx radiotap code. It returns the rate at
1355  * which a given frame was received.
1356  */
1357 static uint8_t
1358 rt2661_rxrate(struct rt2661_rx_desc *desc)
1359 {
1360         if (le32toh(desc->flags) & RT2661_RX_OFDM) {
1361                 /* reverse function of rt2661_plcp_signal */
1362                 switch (desc->rate & 0xf) {
1363                 case 0xb:       return 12;
1364                 case 0xf:       return 18;
1365                 case 0xa:       return 24;
1366                 case 0xe:       return 36;
1367                 case 0x9:       return 48;
1368                 case 0xd:       return 72;
1369                 case 0x8:       return 96;
1370                 case 0xc:       return 108;
1371                 }
1372         } else {
1373                 if (desc->rate == 10)
1374                         return 2;
1375                 if (desc->rate == 20)
1376                         return 4;
1377                 if (desc->rate == 55)
1378                         return 11;
1379                 if (desc->rate == 110)
1380                         return 22;
1381         }
1382         return 2;       /* should not get there */
1383 }
1384
1385 /*
1386  * Return the expected ack rate for a frame transmitted at rate `rate'.
1387  * XXX: this should depend on the destination node basic rate set.
1388  */
1389 static int
1390 rt2661_ack_rate(struct ieee80211com *ic, int rate)
1391 {
1392         switch (rate) {
1393         /* CCK rates */
1394         case 2:
1395                 return 2;
1396         case 4:
1397         case 11:
1398         case 22:
1399                 return (ic->ic_curmode == IEEE80211_MODE_11B) ? 4 : rate;
1400
1401         /* OFDM rates */
1402         case 12:
1403         case 18:
1404                 return 12;
1405         case 24:
1406         case 36:
1407                 return 24;
1408         case 48:
1409         case 72:
1410         case 96:
1411         case 108:
1412                 return 48;
1413         }
1414
1415         /* default to 1Mbps */
1416         return 2;
1417 }
1418
1419 /*
1420  * Compute the duration (in us) needed to transmit `len' bytes at rate `rate'.
1421  * The function automatically determines the operating mode depending on the
1422  * given rate. `flags' indicates whether short preamble is in use or not.
1423  */
1424 static uint16_t
1425 rt2661_txtime(int len, int rate, uint32_t flags)
1426 {
1427         uint16_t txtime;
1428
1429         if (RAL_RATE_IS_OFDM(rate)) {
1430                 /* IEEE Std 802.11a-1999, pp. 37 */
1431                 txtime = (8 + 4 * len + 3 + rate - 1) / rate;
1432                 txtime = 16 + 4 + 4 * txtime + 6;
1433         } else {
1434                 /* IEEE Std 802.11b-1999, pp. 28 */
1435                 txtime = (16 * len + rate - 1) / rate;
1436                 if (rate != 2 && (flags & IEEE80211_F_SHPREAMBLE))
1437                         txtime +=  72 + 24;
1438                 else
1439                         txtime += 144 + 48;
1440         }
1441
1442         return txtime;
1443 }
1444
1445 static uint8_t
1446 rt2661_plcp_signal(int rate)
1447 {
1448         switch (rate) {
1449         /* CCK rates (returned values are device-dependent) */
1450         case 2:         return 0x0;
1451         case 4:         return 0x1;
1452         case 11:        return 0x2;
1453         case 22:        return 0x3;
1454
1455         /* OFDM rates (cf IEEE Std 802.11a-1999, pp. 14 Table 80) */
1456         case 12:        return 0xb;
1457         case 18:        return 0xf;
1458         case 24:        return 0xa;
1459         case 36:        return 0xe;
1460         case 48:        return 0x9;
1461         case 72:        return 0xd;
1462         case 96:        return 0x8;
1463         case 108:       return 0xc;
1464
1465         /* unsupported rates (should not get there) */
1466         default:        return 0xff;
1467         }
1468 }
1469
1470 static void
1471 rt2661_setup_tx_desc(struct rt2661_softc *sc, struct rt2661_tx_desc *desc,
1472     uint32_t flags, uint16_t xflags, int len, int rate,
1473     const bus_dma_segment_t *segs, int nsegs, int ac)
1474 {
1475         struct ieee80211com *ic = &sc->sc_ic;
1476         uint16_t plcp_length;
1477         int i, remainder;
1478
1479         desc->flags = htole32(flags);
1480         desc->flags |= htole32(len << 16);
1481         desc->flags |= htole32(RT2661_TX_VALID);
1482
1483         desc->xflags = htole16(xflags);
1484         desc->xflags |= htole16(nsegs << 13);
1485
1486         desc->wme = htole16(
1487             RT2661_QID(ac) |
1488             RT2661_AIFSN(2) |
1489             RT2661_LOGCWMIN(4) |
1490             RT2661_LOGCWMAX(10));
1491
1492         /*
1493          * Remember in which queue this frame was sent. This field is driver
1494          * private data only. It will be made available by the NIC in STA_CSR4
1495          * on Tx interrupts.
1496          */
1497         desc->qid = ac;
1498
1499         /* setup PLCP fields */
1500         desc->plcp_signal  = rt2661_plcp_signal(rate);
1501         desc->plcp_service = 4;
1502
1503         len += IEEE80211_CRC_LEN;
1504         if (RAL_RATE_IS_OFDM(rate)) {
1505                 desc->flags |= htole32(RT2661_TX_OFDM);
1506
1507                 plcp_length = len & 0xfff;
1508                 desc->plcp_length_hi = plcp_length >> 6;
1509                 desc->plcp_length_lo = plcp_length & 0x3f;
1510         } else {
1511                 plcp_length = (16 * len + rate - 1) / rate;
1512                 if (rate == 22) {
1513                         remainder = (16 * len) % 22;
1514                         if (remainder != 0 && remainder < 7)
1515                                 desc->plcp_service |= RT2661_PLCP_LENGEXT;
1516                 }
1517                 desc->plcp_length_hi = plcp_length >> 8;
1518                 desc->plcp_length_lo = plcp_length & 0xff;
1519
1520                 if (rate != 2 && (ic->ic_flags & IEEE80211_F_SHPREAMBLE))
1521                         desc->plcp_signal |= 0x08;
1522         }
1523
1524         /* RT2x61 supports scatter with up to 5 segments */
1525         for (i = 0; i < nsegs; i++) {
1526                 desc->addr[i] = htole32(segs[i].ds_addr);
1527                 desc->len [i] = htole16(segs[i].ds_len);
1528         }
1529
1530         desc->flags |= htole32(RT2661_TX_BUSY);
1531 }
1532
1533 static int
1534 rt2661_tx_mgt(struct rt2661_softc *sc, struct mbuf *m0,
1535     struct ieee80211_node *ni)
1536 {
1537         struct ieee80211com *ic = &sc->sc_ic;
1538         struct rt2661_tx_desc *desc;
1539         struct rt2661_tx_data *data;
1540         struct ieee80211_frame *wh;
1541         struct rt2661_dmamap map;
1542         uint16_t dur;
1543         uint32_t flags = 0;     /* XXX HWSEQ */
1544         int rate, error;
1545
1546         desc = &sc->mgtq.desc[sc->mgtq.cur];
1547         data = &sc->mgtq.data[sc->mgtq.cur];
1548
1549         /* send mgt frames at the lowest available rate */
1550         rate = IEEE80211_IS_CHAN_5GHZ(ic->ic_curchan) ? 12 : 2;
1551
1552         error = bus_dmamap_load_mbuf(sc->mgtq.data_dmat, data->map, m0,
1553                                      rt2661_dma_map_mbuf, &map, 0);
1554         if (error != 0) {
1555                 device_printf(sc->sc_dev, "could not map mbuf (error %d)\n",
1556                     error);
1557                 m_freem(m0);
1558                 return error;
1559         }
1560
1561         if (sc->sc_drvbpf != NULL) {
1562                 struct rt2661_tx_radiotap_header *tap = &sc->sc_txtap;
1563
1564                 tap->wt_flags = 0;
1565                 tap->wt_rate = rate;
1566                 tap->wt_chan_freq = htole16(ic->ic_curchan->ic_freq);
1567                 tap->wt_chan_flags = htole16(ic->ic_curchan->ic_flags);
1568
1569                 bpf_ptap(sc->sc_drvbpf, m0, tap, sc->sc_txtap_len);
1570         }
1571
1572         data->m = m0;
1573         data->ni = ni;
1574
1575         wh = mtod(m0, struct ieee80211_frame *);
1576
1577         if (!IEEE80211_IS_MULTICAST(wh->i_addr1)) {
1578                 flags |= RT2661_TX_NEED_ACK;
1579
1580                 dur = rt2661_txtime(RAL_ACK_SIZE, rate, ic->ic_flags) +
1581                     RAL_SIFS;
1582                 *(uint16_t *)wh->i_dur = htole16(dur);
1583
1584                 /* tell hardware to add timestamp in probe responses */
1585                 if ((wh->i_fc[0] &
1586                     (IEEE80211_FC0_TYPE_MASK | IEEE80211_FC0_SUBTYPE_MASK)) ==
1587                     (IEEE80211_FC0_TYPE_MGT | IEEE80211_FC0_SUBTYPE_PROBE_RESP))
1588                         flags |= RT2661_TX_TIMESTAMP;
1589         }
1590
1591         rt2661_setup_tx_desc(sc, desc, flags, 0 /* XXX HWSEQ */,
1592             m0->m_pkthdr.len, rate, map.segs, map.nseg, RT2661_QID_MGT);
1593
1594         bus_dmamap_sync(sc->mgtq.data_dmat, data->map, BUS_DMASYNC_PREWRITE);
1595         bus_dmamap_sync(sc->mgtq.desc_dmat, sc->mgtq.desc_map,
1596             BUS_DMASYNC_PREWRITE);
1597
1598         DPRINTFN(10, ("sending mgt frame len=%u idx=%u rate=%u\n",
1599             m0->m_pkthdr.len, sc->mgtq.cur, rate));
1600
1601         /* kick mgt */
1602         sc->mgtq.queued++;
1603         sc->mgtq.cur = (sc->mgtq.cur + 1) % RT2661_MGT_RING_COUNT;
1604         RAL_WRITE(sc, RT2661_TX_CNTL_CSR, RT2661_KICK_MGT);
1605
1606         return 0;
1607 }
1608
1609 /*
1610  * Build a RTS control frame.
1611  */
1612 static struct mbuf *
1613 rt2661_get_rts(struct rt2661_softc *sc, struct ieee80211_frame *wh,
1614     uint16_t dur)
1615 {
1616         struct ieee80211_frame_rts *rts;
1617         struct mbuf *m;
1618
1619         MGETHDR(m, MB_DONTWAIT, MT_DATA);
1620         if (m == NULL) {
1621                 sc->sc_ic.ic_stats.is_tx_nobuf++;
1622                 device_printf(sc->sc_dev, "could not allocate RTS frame\n");
1623                 return NULL;
1624         }
1625
1626         rts = mtod(m, struct ieee80211_frame_rts *);
1627
1628         rts->i_fc[0] = IEEE80211_FC0_VERSION_0 | IEEE80211_FC0_TYPE_CTL |
1629             IEEE80211_FC0_SUBTYPE_RTS;
1630         rts->i_fc[1] = IEEE80211_FC1_DIR_NODS;
1631         *(uint16_t *)rts->i_dur = htole16(dur);
1632         IEEE80211_ADDR_COPY(rts->i_ra, wh->i_addr1);
1633         IEEE80211_ADDR_COPY(rts->i_ta, wh->i_addr2);
1634
1635         m->m_pkthdr.len = m->m_len = sizeof (struct ieee80211_frame_rts);
1636
1637         return m;
1638 }
1639
1640 static int
1641 rt2661_tx_data(struct rt2661_softc *sc, struct mbuf *m0,
1642     struct ieee80211_node *ni, int ac)
1643 {
1644         struct ieee80211com *ic = &sc->sc_ic;
1645         struct rt2661_tx_ring *txq = &sc->txq[ac];
1646         struct rt2661_tx_desc *desc;
1647         struct rt2661_tx_data *data;
1648         struct rt2661_node *rn;
1649         struct ieee80211_rateset *rs;
1650         struct ieee80211_frame *wh;
1651         struct ieee80211_key *k;
1652         const struct chanAccParams *cap;
1653         struct mbuf *mnew;
1654         struct rt2661_dmamap map;
1655         uint16_t dur;
1656         uint32_t flags = 0;
1657         int error, rate, noack = 0;
1658
1659         wh = mtod(m0, struct ieee80211_frame *);
1660
1661         if (ic->ic_fixed_rate != IEEE80211_FIXED_RATE_NONE) {
1662                 rs = &ic->ic_sup_rates[ic->ic_curmode];
1663                 rate = rs->rs_rates[ic->ic_fixed_rate];
1664         } else {
1665                 rs = &ni->ni_rates;
1666                 rn = (struct rt2661_node *)ni;
1667                 ni->ni_txrate = ral_rssadapt_choose(&rn->rssadapt, rs,
1668                     wh, m0->m_pkthdr.len, NULL, 0);
1669                 rate = rs->rs_rates[ni->ni_txrate];
1670         }
1671         rate &= IEEE80211_RATE_VAL;
1672
1673         if (wh->i_fc[0] & IEEE80211_FC0_SUBTYPE_QOS) {
1674                 cap = &ic->ic_wme.wme_chanParams;
1675                 noack = cap->cap_wmeParams[ac].wmep_noackPolicy;
1676         }
1677
1678         if (wh->i_fc[1] & IEEE80211_FC1_WEP) {
1679                 k = ieee80211_crypto_encap(ic, ni, m0);
1680                 if (k == NULL) {
1681                         m_freem(m0);
1682                         return ENOBUFS;
1683                 }
1684
1685                 /* packet header may have moved, reset our local pointer */
1686                 wh = mtod(m0, struct ieee80211_frame *);
1687         }
1688
1689         /*
1690          * IEEE Std 802.11-1999, pp 82: "A STA shall use an RTS/CTS exchange
1691          * for directed frames only when the length of the MPDU is greater
1692          * than the length threshold indicated by [...]" ic_rtsthreshold.
1693          */
1694         if (!IEEE80211_IS_MULTICAST(wh->i_addr1) &&
1695             m0->m_pkthdr.len > ic->ic_rtsthreshold) {
1696                 struct mbuf *m;
1697                 uint16_t dur;
1698                 int rtsrate, ackrate;
1699
1700                 rtsrate = IEEE80211_IS_CHAN_5GHZ(ic->ic_curchan) ? 12 : 2;
1701                 ackrate = rt2661_ack_rate(ic, rate);
1702
1703                 dur = rt2661_txtime(m0->m_pkthdr.len + 4, rate, ic->ic_flags) +
1704                       rt2661_txtime(RAL_CTS_SIZE, rtsrate, ic->ic_flags) +
1705                       /* XXX: noack (QoS)? */
1706                       rt2661_txtime(RAL_ACK_SIZE, ackrate, ic->ic_flags) +
1707                       3 * RAL_SIFS;
1708
1709                 m = rt2661_get_rts(sc, wh, dur);
1710
1711                 desc = &txq->desc[txq->cur];
1712                 data = &txq->data[txq->cur];
1713
1714                 error = bus_dmamap_load_mbuf(txq->data_dmat, data->map, m,
1715                                              rt2661_dma_map_mbuf, &map, 0);
1716                 if (error != 0) {
1717                         device_printf(sc->sc_dev,
1718                             "could not map mbuf (error %d)\n", error);
1719                         m_freem(m);
1720                         m_freem(m0);
1721                         return error;
1722                 }
1723
1724                 /* avoid multiple free() of the same node for each fragment */
1725                 ieee80211_ref_node(ni);
1726
1727                 data->m = m;
1728                 data->ni = ni;
1729
1730                 /* RTS frames are not taken into account for rssadapt */
1731                 data->id.id_node = NULL;
1732
1733                 rt2661_setup_tx_desc(sc, desc, RT2661_TX_NEED_ACK |
1734                                      RT2661_TX_MORE_FRAG, 0, m->m_pkthdr.len,
1735                                      rtsrate, map.segs, map.nseg, ac);
1736
1737                 bus_dmamap_sync(txq->data_dmat, data->map,
1738                     BUS_DMASYNC_PREWRITE);
1739
1740                 txq->queued++;
1741                 txq->cur = (txq->cur + 1) % RT2661_TX_RING_COUNT;
1742
1743                 /*
1744                  * IEEE Std 802.11-1999: when an RTS/CTS exchange is used, the
1745                  * asynchronous data frame shall be transmitted after the CTS
1746                  * frame and a SIFS period.
1747                  */
1748                 flags |= RT2661_TX_LONG_RETRY | RT2661_TX_IFS;
1749         }
1750
1751         data = &txq->data[txq->cur];
1752         desc = &txq->desc[txq->cur];
1753
1754         error = bus_dmamap_load_mbuf(txq->data_dmat, data->map, m0,
1755                                      rt2661_dma_map_mbuf, &map, 0);
1756         if (error != 0 && error != EFBIG) {
1757                 device_printf(sc->sc_dev, "could not map mbuf (error %d)\n",
1758                     error);
1759                 m_freem(m0);
1760                 return error;
1761         }
1762         if (error != 0) {
1763                 mnew = m_defrag(m0, MB_DONTWAIT);
1764                 if (mnew == NULL) {
1765                         device_printf(sc->sc_dev,
1766                             "could not defragment mbuf\n");
1767                         m_freem(m0);
1768                         return ENOBUFS;
1769                 }
1770                 m0 = mnew;
1771
1772                 error = bus_dmamap_load_mbuf(txq->data_dmat, data->map, m0,
1773                                              rt2661_dma_map_mbuf, &map, 0);
1774                 if (error != 0) {
1775                         device_printf(sc->sc_dev,
1776                             "could not map mbuf (error %d)\n", error);
1777                         m_freem(m0);
1778                         return error;
1779                 }
1780
1781                 /* packet header have moved, reset our local pointer */
1782                 wh = mtod(m0, struct ieee80211_frame *);
1783         }
1784
1785         if (sc->sc_drvbpf != NULL) {
1786                 struct rt2661_tx_radiotap_header *tap = &sc->sc_txtap;
1787
1788                 tap->wt_flags = 0;
1789                 tap->wt_rate = rate;
1790                 tap->wt_chan_freq = htole16(ic->ic_curchan->ic_freq);
1791                 tap->wt_chan_flags = htole16(ic->ic_curchan->ic_flags);
1792
1793                 bpf_ptap(sc->sc_drvbpf, m0, tap, sc->sc_txtap_len);
1794         }
1795
1796         data->m = m0;
1797         data->ni = ni;
1798
1799         /* remember link conditions for rate adaptation algorithm */
1800         if (ic->ic_fixed_rate == IEEE80211_FIXED_RATE_NONE) {
1801                 data->id.id_len = m0->m_pkthdr.len;
1802                 data->id.id_rateidx = ni->ni_txrate;
1803                 data->id.id_node = ni;
1804                 data->id.id_rssi = ni->ni_rssi;
1805         } else
1806                 data->id.id_node = NULL;
1807
1808         if (!noack && !IEEE80211_IS_MULTICAST(wh->i_addr1)) {
1809                 flags |= RT2661_TX_NEED_ACK;
1810
1811                 dur = rt2661_txtime(RAL_ACK_SIZE, rt2661_ack_rate(ic, rate),
1812                     ic->ic_flags) + RAL_SIFS;
1813                 *(uint16_t *)wh->i_dur = htole16(dur);
1814         }
1815
1816         rt2661_setup_tx_desc(sc, desc, flags, 0, m0->m_pkthdr.len, rate,
1817                              map.segs, map.nseg, ac);
1818
1819         bus_dmamap_sync(txq->data_dmat, data->map, BUS_DMASYNC_PREWRITE);
1820         bus_dmamap_sync(txq->desc_dmat, txq->desc_map, BUS_DMASYNC_PREWRITE);
1821
1822         DPRINTFN(10, ("sending data frame len=%u idx=%u rate=%u\n",
1823             m0->m_pkthdr.len, txq->cur, rate));
1824
1825         /* kick Tx */
1826         txq->queued++;
1827         txq->cur = (txq->cur + 1) % RT2661_TX_RING_COUNT;
1828         RAL_WRITE(sc, RT2661_TX_CNTL_CSR, 1 << ac);
1829
1830         return 0;
1831 }
1832
1833 static void
1834 rt2661_start(struct ifnet *ifp)
1835 {
1836         struct rt2661_softc *sc = ifp->if_softc;
1837         struct ieee80211com *ic = &sc->sc_ic;
1838         struct mbuf *m0;
1839         struct ether_header *eh;
1840         struct ieee80211_node *ni;
1841         int ac;
1842
1843         /* prevent management frames from being sent if we're not ready */
1844         if (!(ifp->if_flags & IFF_RUNNING))
1845                 return;
1846
1847         for (;;) {
1848                 IF_POLL(&ic->ic_mgtq, m0);
1849                 if (m0 != NULL) {
1850                         if (sc->mgtq.queued >= RT2661_MGT_RING_COUNT) {
1851                                 ifp->if_flags |= IFF_OACTIVE;
1852                                 break;
1853                         }
1854                         IF_DEQUEUE(&ic->ic_mgtq, m0);
1855
1856                         ni = (struct ieee80211_node *)m0->m_pkthdr.rcvif;
1857                         m0->m_pkthdr.rcvif = NULL;
1858
1859                         if (ic->ic_rawbpf != NULL)
1860                                 bpf_mtap(ic->ic_rawbpf, m0);
1861
1862                         if (rt2661_tx_mgt(sc, m0, ni) != 0)
1863                                 break;
1864
1865                 } else {
1866                         if (ic->ic_state != IEEE80211_S_RUN)
1867                                 break;
1868
1869                         m0 = ifq_dequeue(&ifp->if_snd, NULL);
1870                         if (m0 == NULL)
1871                                 break;
1872
1873                         if (m0->m_len < sizeof (struct ether_header) &&
1874                             !(m0 = m_pullup(m0, sizeof (struct ether_header))))
1875                                 continue;
1876
1877                         eh = mtod(m0, struct ether_header *);
1878                         ni = ieee80211_find_txnode(ic, eh->ether_dhost);
1879                         if (ni == NULL) {
1880                                 m_freem(m0);
1881                                 ifp->if_oerrors++;
1882                                 continue;
1883                         }
1884
1885                         /* classify mbuf so we can find which tx ring to use */
1886                         if (ieee80211_classify(ic, m0, ni) != 0) {
1887                                 m_freem(m0);
1888                                 ieee80211_free_node(ni);
1889                                 ifp->if_oerrors++;
1890                                 continue;
1891                         }
1892
1893                         /* no QoS encapsulation for EAPOL frames */
1894                         ac = (eh->ether_type != htons(ETHERTYPE_PAE)) ?
1895                             M_WME_GETAC(m0) : WME_AC_BE;
1896
1897                         if (sc->txq[ac].queued >= RT2661_TX_RING_COUNT - 1) {
1898                                 /* there is no place left in this ring */
1899                                 ifp->if_flags |= IFF_OACTIVE;
1900                                 m_freem(m0);
1901                                 ieee80211_free_node(ni);
1902                                 break;
1903                         }
1904
1905                         BPF_MTAP(ifp, m0);
1906
1907                         m0 = ieee80211_encap(ic, m0, ni);
1908                         if (m0 == NULL) {
1909                                 ieee80211_free_node(ni);
1910                                 ifp->if_oerrors++;
1911                                 continue;
1912                         }
1913
1914                         if (ic->ic_rawbpf != NULL)
1915                                 bpf_mtap(ic->ic_rawbpf, m0);
1916
1917                         if (rt2661_tx_data(sc, m0, ni, ac) != 0) {
1918                                 ieee80211_free_node(ni);
1919                                 ifp->if_oerrors++;
1920                                 break;
1921                         }
1922                 }
1923
1924                 sc->sc_tx_timer = 5;
1925                 ifp->if_timer = 1;
1926         }
1927 }
1928
1929 static void
1930 rt2661_watchdog(struct ifnet *ifp)
1931 {
1932         struct rt2661_softc *sc = ifp->if_softc;
1933         struct ieee80211com *ic = &sc->sc_ic;
1934
1935         ifp->if_timer = 0;
1936
1937         if (sc->sc_tx_timer > 0) {
1938                 if (--sc->sc_tx_timer == 0) {
1939                         device_printf(sc->sc_dev, "device timeout\n");
1940                         rt2661_init(sc);
1941                         ifp->if_oerrors++;
1942                         return;
1943                 }
1944                 ifp->if_timer = 1;
1945         }
1946
1947         ieee80211_watchdog(ic);
1948 }
1949
1950 /*
1951  * This function allows for fast channel switching in monitor mode (used by
1952  * net-mgmt/kismet). In IBSS mode, we must explicitly reset the interface to
1953  * generate a new beacon frame.
1954  */
1955 static int
1956 rt2661_reset(struct ifnet *ifp)
1957 {
1958         struct rt2661_softc *sc = ifp->if_softc;
1959         struct ieee80211com *ic = &sc->sc_ic;
1960
1961         if (ic->ic_opmode != IEEE80211_M_MONITOR)
1962                 return ENETRESET;
1963
1964         rt2661_set_chan(sc, ic->ic_curchan);
1965
1966         return 0;
1967 }
1968
1969 static int
1970 rt2661_ioctl(struct ifnet *ifp, u_long cmd, caddr_t data, struct ucred *cr)
1971 {
1972         struct rt2661_softc *sc = ifp->if_softc;
1973         struct ieee80211com *ic = &sc->sc_ic;
1974         int error = 0;
1975
1976         switch (cmd) {
1977         case SIOCSIFFLAGS:
1978                 if (ifp->if_flags & IFF_UP) {
1979                         if (ifp->if_flags & IFF_RUNNING)
1980                                 rt2661_update_promisc(sc);
1981                         else
1982                                 rt2661_init(sc);
1983                 } else {
1984                         if (ifp->if_flags & IFF_RUNNING)
1985                                 rt2661_stop(sc);
1986                 }
1987                 break;
1988
1989         default:
1990                 error = ieee80211_ioctl(ic, cmd, data, cr);
1991         }
1992
1993         if (error == ENETRESET) {
1994                 if ((ifp->if_flags & (IFF_UP | IFF_RUNNING)) ==
1995                     (IFF_UP | IFF_RUNNING) &&
1996                     (ic->ic_roaming != IEEE80211_ROAMING_MANUAL))
1997                         rt2661_init(sc);
1998                 error = 0;
1999         }
2000         return error;
2001 }
2002
2003 static void
2004 rt2661_bbp_write(struct rt2661_softc *sc, uint8_t reg, uint8_t val)
2005 {
2006         uint32_t tmp;
2007         int ntries;
2008
2009         for (ntries = 0; ntries < 100; ntries++) {
2010                 if (!(RAL_READ(sc, RT2661_PHY_CSR3) & RT2661_BBP_BUSY))
2011                         break;
2012                 DELAY(1);
2013         }
2014         if (ntries == 100) {
2015                 device_printf(sc->sc_dev, "could not write to BBP\n");
2016                 return;
2017         }
2018
2019         tmp = RT2661_BBP_BUSY | (reg & 0x7f) << 8 | val;
2020         RAL_WRITE(sc, RT2661_PHY_CSR3, tmp);
2021
2022         DPRINTFN(15, ("BBP R%u <- 0x%02x\n", reg, val));
2023 }
2024
2025 static uint8_t
2026 rt2661_bbp_read(struct rt2661_softc *sc, uint8_t reg)
2027 {
2028         uint32_t val;
2029         int ntries;
2030
2031         for (ntries = 0; ntries < 100; ntries++) {
2032                 if (!(RAL_READ(sc, RT2661_PHY_CSR3) & RT2661_BBP_BUSY))
2033                         break;
2034                 DELAY(1);
2035         }
2036         if (ntries == 100) {
2037                 device_printf(sc->sc_dev, "could not read from BBP\n");
2038                 return 0;
2039         }
2040
2041         val = RT2661_BBP_BUSY | RT2661_BBP_READ | reg << 8;
2042         RAL_WRITE(sc, RT2661_PHY_CSR3, val);
2043
2044         for (ntries = 0; ntries < 100; ntries++) {
2045                 val = RAL_READ(sc, RT2661_PHY_CSR3);
2046                 if (!(val & RT2661_BBP_BUSY))
2047                         return val & 0xff;
2048                 DELAY(1);
2049         }
2050
2051         device_printf(sc->sc_dev, "could not read from BBP\n");
2052         return 0;
2053 }
2054
2055 static void
2056 rt2661_rf_write(struct rt2661_softc *sc, uint8_t reg, uint32_t val)
2057 {
2058         uint32_t tmp;
2059         int ntries;
2060
2061         for (ntries = 0; ntries < 100; ntries++) {
2062                 if (!(RAL_READ(sc, RT2661_PHY_CSR4) & RT2661_RF_BUSY))
2063                         break;
2064                 DELAY(1);
2065         }
2066         if (ntries == 100) {
2067                 device_printf(sc->sc_dev, "could not write to RF\n");
2068                 return;
2069         }
2070
2071         tmp = RT2661_RF_BUSY | RT2661_RF_21BIT | (val & 0x1fffff) << 2 |
2072             (reg & 3);
2073         RAL_WRITE(sc, RT2661_PHY_CSR4, tmp);
2074
2075         /* remember last written value in sc */
2076         sc->rf_regs[reg] = val;
2077
2078         DPRINTFN(15, ("RF R[%u] <- 0x%05x\n", reg & 3, val & 0x1fffff));
2079 }
2080
2081 static int
2082 rt2661_tx_cmd(struct rt2661_softc *sc, uint8_t cmd, uint16_t arg)
2083 {
2084         if (RAL_READ(sc, RT2661_H2M_MAILBOX_CSR) & RT2661_H2M_BUSY)
2085                 return EIO;     /* there is already a command pending */
2086
2087         RAL_WRITE(sc, RT2661_H2M_MAILBOX_CSR,
2088             RT2661_H2M_BUSY | RT2661_TOKEN_NO_INTR << 16 | arg);
2089
2090         RAL_WRITE(sc, RT2661_HOST_CMD_CSR, RT2661_KICK_CMD | cmd);
2091
2092         return 0;
2093 }
2094
2095 static void
2096 rt2661_select_antenna(struct rt2661_softc *sc)
2097 {
2098         uint8_t bbp4, bbp77;
2099         uint32_t tmp;
2100
2101         bbp4  = rt2661_bbp_read(sc,  4);
2102         bbp77 = rt2661_bbp_read(sc, 77);
2103
2104         /* TBD */
2105
2106         /* make sure Rx is disabled before switching antenna */
2107         tmp = RAL_READ(sc, RT2661_TXRX_CSR0);
2108         RAL_WRITE(sc, RT2661_TXRX_CSR0, tmp | RT2661_DISABLE_RX);
2109
2110         rt2661_bbp_write(sc,  4, bbp4);
2111         rt2661_bbp_write(sc, 77, bbp77);
2112
2113         /* restore Rx filter */
2114         RAL_WRITE(sc, RT2661_TXRX_CSR0, tmp);
2115 }
2116
2117 /*
2118  * Enable multi-rate retries for frames sent at OFDM rates.
2119  * In 802.11b/g mode, allow fallback to CCK rates.
2120  */
2121 static void
2122 rt2661_enable_mrr(struct rt2661_softc *sc)
2123 {
2124         struct ieee80211com *ic = &sc->sc_ic;
2125         uint32_t tmp;
2126
2127         tmp = RAL_READ(sc, RT2661_TXRX_CSR4);
2128
2129         tmp &= ~RT2661_MRR_CCK_FALLBACK;
2130         if (!IEEE80211_IS_CHAN_5GHZ(ic->ic_bss->ni_chan))
2131                 tmp |= RT2661_MRR_CCK_FALLBACK;
2132         tmp |= RT2661_MRR_ENABLED;
2133
2134         RAL_WRITE(sc, RT2661_TXRX_CSR4, tmp);
2135 }
2136
2137 static void
2138 rt2661_set_txpreamble(struct rt2661_softc *sc)
2139 {
2140         uint32_t tmp;
2141
2142         tmp = RAL_READ(sc, RT2661_TXRX_CSR4);
2143
2144         tmp &= ~RT2661_SHORT_PREAMBLE;
2145         if (sc->sc_ic.ic_flags & IEEE80211_F_SHPREAMBLE)
2146                 tmp |= RT2661_SHORT_PREAMBLE;
2147
2148         RAL_WRITE(sc, RT2661_TXRX_CSR4, tmp);
2149 }
2150
2151 static void
2152 rt2661_set_basicrates(struct rt2661_softc *sc,
2153     const struct ieee80211_rateset *rs)
2154 {
2155 #define RV(r)   ((r) & IEEE80211_RATE_VAL)
2156         uint32_t mask = 0;
2157         uint8_t rate;
2158         int i, j;
2159
2160         for (i = 0; i < rs->rs_nrates; i++) {
2161                 rate = rs->rs_rates[i];
2162
2163                 if (!(rate & IEEE80211_RATE_BASIC))
2164                         continue;
2165
2166                 /*
2167                  * Find h/w rate index.  We know it exists because the rate
2168                  * set has already been negotiated.
2169                  */
2170                 for (j = 0; rt2661_rateset_11g.rs_rates[j] != RV(rate); j++);
2171
2172                 mask |= 1 << j;
2173         }
2174
2175         RAL_WRITE(sc, RT2661_TXRX_CSR5, mask);
2176
2177         DPRINTF(("Setting basic rate mask to 0x%x\n", mask));
2178 #undef RV
2179 }
2180
2181 /*
2182  * Reprogram MAC/BBP to switch to a new band.  Values taken from the reference
2183  * driver.
2184  */
2185 static void
2186 rt2661_select_band(struct rt2661_softc *sc, struct ieee80211_channel *c)
2187 {
2188         uint8_t bbp17, bbp35, bbp96, bbp97, bbp98, bbp104;
2189         uint32_t tmp;
2190
2191         /* update all BBP registers that depend on the band */
2192         bbp17 = 0x20; bbp96 = 0x48; bbp104 = 0x2c;
2193         bbp35 = 0x50; bbp97 = 0x48; bbp98  = 0x48;
2194         if (IEEE80211_IS_CHAN_5GHZ(c)) {
2195                 bbp17 += 0x08; bbp96 += 0x10; bbp104 += 0x0c;
2196                 bbp35 += 0x10; bbp97 += 0x10; bbp98  += 0x10;
2197         }
2198         if ((IEEE80211_IS_CHAN_2GHZ(c) && sc->ext_2ghz_lna) ||
2199             (IEEE80211_IS_CHAN_5GHZ(c) && sc->ext_5ghz_lna)) {
2200                 bbp17 += 0x10; bbp96 += 0x10; bbp104 += 0x10;
2201         }
2202
2203         rt2661_bbp_write(sc,  17, bbp17);
2204         rt2661_bbp_write(sc,  96, bbp96);
2205         rt2661_bbp_write(sc, 104, bbp104);
2206
2207         if ((IEEE80211_IS_CHAN_2GHZ(c) && sc->ext_2ghz_lna) ||
2208             (IEEE80211_IS_CHAN_5GHZ(c) && sc->ext_5ghz_lna)) {
2209                 rt2661_bbp_write(sc, 75, 0x80);
2210                 rt2661_bbp_write(sc, 86, 0x80);
2211                 rt2661_bbp_write(sc, 88, 0x80);
2212         }
2213
2214         rt2661_bbp_write(sc, 35, bbp35);
2215         rt2661_bbp_write(sc, 97, bbp97);
2216         rt2661_bbp_write(sc, 98, bbp98);
2217
2218         tmp = RAL_READ(sc, RT2661_PHY_CSR0);
2219         tmp &= ~(RT2661_PA_PE_2GHZ | RT2661_PA_PE_5GHZ);
2220         if (IEEE80211_IS_CHAN_2GHZ(c))
2221                 tmp |= RT2661_PA_PE_2GHZ;
2222         else
2223                 tmp |= RT2661_PA_PE_5GHZ;
2224         RAL_WRITE(sc, RT2661_PHY_CSR0, tmp);
2225 }
2226
2227 static void
2228 rt2661_set_chan(struct rt2661_softc *sc, struct ieee80211_channel *c)
2229 {
2230         struct ieee80211com *ic = &sc->sc_ic;
2231         const struct rfprog *rfprog;
2232         uint8_t bbp3, bbp94 = RT2661_BBPR94_DEFAULT;
2233         int8_t power;
2234         u_int i, chan;
2235
2236         chan = ieee80211_chan2ieee(ic, c);
2237         if (chan == 0 || chan == IEEE80211_CHAN_ANY)
2238                 return;
2239
2240         /* select the appropriate RF settings based on what EEPROM says */
2241         rfprog = (sc->rfprog == 0) ? rt2661_rf5225_1 : rt2661_rf5225_2;
2242
2243         /* find the settings for this channel (we know it exists) */
2244         for (i = 0; rfprog[i].chan != chan; i++);
2245
2246         power = sc->txpow[i];
2247         if (power < 0) {
2248                 bbp94 += power;
2249                 power = 0;
2250         } else if (power > 31) {
2251                 bbp94 += power - 31;
2252                 power = 31;
2253         }
2254
2255         /*
2256          * If we are switching from the 2GHz band to the 5GHz band or
2257          * vice-versa, BBP registers need to be reprogrammed.
2258          */
2259         if (c->ic_flags != sc->sc_curchan->ic_flags) {
2260                 rt2661_select_band(sc, c);
2261                 rt2661_select_antenna(sc);
2262         }
2263         sc->sc_curchan = c;
2264
2265         rt2661_rf_write(sc, RAL_RF1, rfprog[i].r1);
2266         rt2661_rf_write(sc, RAL_RF2, rfprog[i].r2);
2267         rt2661_rf_write(sc, RAL_RF3, rfprog[i].r3 | power << 7);
2268         rt2661_rf_write(sc, RAL_RF4, rfprog[i].r4 | sc->rffreq << 10);
2269
2270         DELAY(200);
2271
2272         rt2661_rf_write(sc, RAL_RF1, rfprog[i].r1);
2273         rt2661_rf_write(sc, RAL_RF2, rfprog[i].r2);
2274         rt2661_rf_write(sc, RAL_RF3, rfprog[i].r3 | power << 7 | 1);
2275         rt2661_rf_write(sc, RAL_RF4, rfprog[i].r4 | sc->rffreq << 10);
2276
2277         DELAY(200);
2278
2279         rt2661_rf_write(sc, RAL_RF1, rfprog[i].r1);
2280         rt2661_rf_write(sc, RAL_RF2, rfprog[i].r2);
2281         rt2661_rf_write(sc, RAL_RF3, rfprog[i].r3 | power << 7);
2282         rt2661_rf_write(sc, RAL_RF4, rfprog[i].r4 | sc->rffreq << 10);
2283
2284         /* enable smart mode for MIMO-capable RFs */
2285         bbp3 = rt2661_bbp_read(sc, 3);
2286
2287         bbp3 &= ~RT2661_SMART_MODE;
2288         if (sc->rf_rev == RT2661_RF_5325 || sc->rf_rev == RT2661_RF_2529)
2289                 bbp3 |= RT2661_SMART_MODE;
2290
2291         rt2661_bbp_write(sc, 3, bbp3);
2292
2293         if (bbp94 != RT2661_BBPR94_DEFAULT)
2294                 rt2661_bbp_write(sc, 94, bbp94);
2295
2296         /* 5GHz radio needs a 1ms delay here */
2297         if (IEEE80211_IS_CHAN_5GHZ(c))
2298                 DELAY(1000);
2299 }
2300
2301 static void
2302 rt2661_set_bssid(struct rt2661_softc *sc, const uint8_t *bssid)
2303 {
2304         uint32_t tmp;
2305
2306         tmp = bssid[0] | bssid[1] << 8 | bssid[2] << 16 | bssid[3] << 24;
2307         RAL_WRITE(sc, RT2661_MAC_CSR4, tmp);
2308
2309         tmp = bssid[4] | bssid[5] << 8 | RT2661_ONE_BSSID << 16;
2310         RAL_WRITE(sc, RT2661_MAC_CSR5, tmp);
2311 }
2312
2313 static void
2314 rt2661_set_macaddr(struct rt2661_softc *sc, const uint8_t *addr)
2315 {
2316         uint32_t tmp;
2317
2318         tmp = addr[0] | addr[1] << 8 | addr[2] << 16 | addr[3] << 24;
2319         RAL_WRITE(sc, RT2661_MAC_CSR2, tmp);
2320
2321         tmp = addr[4] | addr[5] << 8;
2322         RAL_WRITE(sc, RT2661_MAC_CSR3, tmp);
2323 }
2324
2325 static void
2326 rt2661_update_promisc(struct rt2661_softc *sc)
2327 {
2328         struct ifnet *ifp = sc->sc_ic.ic_ifp;
2329         uint32_t tmp;
2330
2331         tmp = RAL_READ(sc, RT2661_TXRX_CSR0);
2332
2333         tmp &= ~RT2661_DROP_NOT_TO_ME;
2334         if (!(ifp->if_flags & IFF_PROMISC))
2335                 tmp |= RT2661_DROP_NOT_TO_ME;
2336
2337         RAL_WRITE(sc, RT2661_TXRX_CSR0, tmp);
2338
2339         DPRINTF(("%s promiscuous mode\n", (ifp->if_flags & IFF_PROMISC) ?
2340             "entering" : "leaving"));
2341 }
2342
2343 /*
2344  * Update QoS (802.11e) settings for each h/w Tx ring.
2345  */
2346 static int
2347 rt2661_wme_update(struct ieee80211com *ic)
2348 {
2349         struct rt2661_softc *sc = ic->ic_ifp->if_softc;
2350         const struct wmeParams *wmep;
2351
2352         wmep = ic->ic_wme.wme_chanParams.cap_wmeParams;
2353
2354         /* XXX: not sure about shifts. */
2355         /* XXX: the reference driver plays with AC_VI settings too. */
2356
2357         /* update TxOp */
2358         RAL_WRITE(sc, RT2661_AC_TXOP_CSR0,
2359             wmep[WME_AC_BE].wmep_txopLimit << 16 |
2360             wmep[WME_AC_BK].wmep_txopLimit);
2361         RAL_WRITE(sc, RT2661_AC_TXOP_CSR1,
2362             wmep[WME_AC_VI].wmep_txopLimit << 16 |
2363             wmep[WME_AC_VO].wmep_txopLimit);
2364
2365         /* update CWmin */
2366         RAL_WRITE(sc, RT2661_CWMIN_CSR,
2367             wmep[WME_AC_BE].wmep_logcwmin << 12 |
2368             wmep[WME_AC_BK].wmep_logcwmin <<  8 |
2369             wmep[WME_AC_VI].wmep_logcwmin <<  4 |
2370             wmep[WME_AC_VO].wmep_logcwmin);
2371
2372         /* update CWmax */
2373         RAL_WRITE(sc, RT2661_CWMAX_CSR,
2374             wmep[WME_AC_BE].wmep_logcwmax << 12 |
2375             wmep[WME_AC_BK].wmep_logcwmax <<  8 |
2376             wmep[WME_AC_VI].wmep_logcwmax <<  4 |
2377             wmep[WME_AC_VO].wmep_logcwmax);
2378
2379         /* update Aifsn */
2380         RAL_WRITE(sc, RT2661_AIFSN_CSR,
2381             wmep[WME_AC_BE].wmep_aifsn << 12 |
2382             wmep[WME_AC_BK].wmep_aifsn <<  8 |
2383             wmep[WME_AC_VI].wmep_aifsn <<  4 |
2384             wmep[WME_AC_VO].wmep_aifsn);
2385
2386         return 0;
2387 }
2388
2389 static void
2390 rt2661_update_slot(struct ifnet *ifp)
2391 {
2392         struct rt2661_softc *sc = ifp->if_softc;
2393         struct ieee80211com *ic = &sc->sc_ic;
2394         uint8_t slottime;
2395         uint32_t tmp;
2396
2397         slottime = (ic->ic_flags & IEEE80211_F_SHSLOT) ? 9 : 20;
2398
2399         tmp = RAL_READ(sc, RT2661_MAC_CSR9);
2400         tmp = (tmp & ~0xff) | slottime;
2401         RAL_WRITE(sc, RT2661_MAC_CSR9, tmp);
2402 }
2403
2404 static const char *
2405 rt2661_get_rf(int rev)
2406 {
2407         switch (rev) {
2408         case RT2661_RF_5225:    return "RT5225";
2409         case RT2661_RF_5325:    return "RT5325 (MIMO XR)";
2410         case RT2661_RF_2527:    return "RT2527";
2411         case RT2661_RF_2529:    return "RT2529 (MIMO XR)";
2412         default:                return "unknown";
2413         }
2414 }
2415
2416 static void
2417 rt2661_read_eeprom(struct rt2661_softc *sc)
2418 {
2419         struct ieee80211com *ic = &sc->sc_ic;
2420         uint16_t val;
2421         int i;
2422
2423         /* read MAC address */
2424         val = rt2661_eeprom_read(sc, RT2661_EEPROM_MAC01);
2425         ic->ic_myaddr[0] = val & 0xff;
2426         ic->ic_myaddr[1] = val >> 8;
2427
2428         val = rt2661_eeprom_read(sc, RT2661_EEPROM_MAC23);
2429         ic->ic_myaddr[2] = val & 0xff;
2430         ic->ic_myaddr[3] = val >> 8;
2431
2432         val = rt2661_eeprom_read(sc, RT2661_EEPROM_MAC45);
2433         ic->ic_myaddr[4] = val & 0xff;
2434         ic->ic_myaddr[5] = val >> 8;
2435
2436         val = rt2661_eeprom_read(sc, RT2661_EEPROM_ANTENNA);
2437         /* XXX: test if different from 0xffff? */
2438         sc->rf_rev   = (val >> 11) & 0x1f;
2439         sc->hw_radio = (val >> 10) & 0x1;
2440         sc->rx_ant   = (val >> 4)  & 0x3;
2441         sc->tx_ant   = (val >> 2)  & 0x3;
2442         sc->nb_ant   = val & 0x3;
2443
2444         DPRINTF(("RF revision=%d\n", sc->rf_rev));
2445
2446         val = rt2661_eeprom_read(sc, RT2661_EEPROM_CONFIG2);
2447         sc->ext_5ghz_lna = (val >> 6) & 0x1;
2448         sc->ext_2ghz_lna = (val >> 4) & 0x1;
2449
2450         DPRINTF(("External 2GHz LNA=%d\nExternal 5GHz LNA=%d\n",
2451             sc->ext_2ghz_lna, sc->ext_5ghz_lna));
2452
2453         val = rt2661_eeprom_read(sc, RT2661_EEPROM_RSSI_2GHZ_OFFSET);
2454         if ((val & 0xff) != 0xff)
2455                 sc->rssi_2ghz_corr = (int8_t)(val & 0xff);      /* signed */
2456
2457         val = rt2661_eeprom_read(sc, RT2661_EEPROM_RSSI_5GHZ_OFFSET);
2458         if ((val & 0xff) != 0xff)
2459                 sc->rssi_5ghz_corr = (int8_t)(val & 0xff);      /* signed */
2460
2461         /* adjust RSSI correction for external low-noise amplifier */
2462         if (sc->ext_2ghz_lna)
2463                 sc->rssi_2ghz_corr -= 14;
2464         if (sc->ext_5ghz_lna)
2465                 sc->rssi_5ghz_corr -= 14;
2466
2467         DPRINTF(("RSSI 2GHz corr=%d\nRSSI 5GHz corr=%d\n",
2468             sc->rssi_2ghz_corr, sc->rssi_5ghz_corr));
2469
2470         val = rt2661_eeprom_read(sc, RT2661_EEPROM_FREQ_OFFSET);
2471         if ((val >> 8) != 0xff)
2472                 sc->rfprog = (val >> 8) & 0x3;
2473         if ((val & 0xff) != 0xff)
2474                 sc->rffreq = val & 0xff;
2475
2476         DPRINTF(("RF prog=%d\nRF freq=%d\n", sc->rfprog, sc->rffreq));
2477
2478         /* read Tx power for all a/b/g channels */
2479         for (i = 0; i < 19; i++) {
2480                 val = rt2661_eeprom_read(sc, RT2661_EEPROM_TXPOWER + i);
2481                 sc->txpow[i * 2] = (int8_t)(val >> 8);          /* signed */
2482                 DPRINTF(("Channel=%d Tx power=%d\n",
2483                     rt2661_rf5225_1[i * 2].chan, sc->txpow[i * 2]));
2484                 sc->txpow[i * 2 + 1] = (int8_t)(val & 0xff);    /* signed */
2485                 DPRINTF(("Channel=%d Tx power=%d\n",
2486                     rt2661_rf5225_1[i * 2 + 1].chan, sc->txpow[i * 2 + 1]));
2487         }
2488
2489         /* read vendor-specific BBP values */
2490         for (i = 0; i < 16; i++) {
2491                 val = rt2661_eeprom_read(sc, RT2661_EEPROM_BBP_BASE + i);
2492                 if (val == 0 || val == 0xffff)
2493                         continue;       /* skip invalid entries */
2494                 sc->bbp_prom[i].reg = val >> 8;
2495                 sc->bbp_prom[i].val = val & 0xff;
2496                 DPRINTF(("BBP R%d=%02x\n", sc->bbp_prom[i].reg,
2497                     sc->bbp_prom[i].val));
2498         }
2499
2500         val = rt2661_eeprom_read(sc, RT2661_EEPROM_LED_OFFSET);
2501         DPRINTF(("LED %02x\n", val));
2502         if (val == 0xffff) {
2503                 sc->mcu_led = RT2661_MCU_LED_DEFAULT;
2504         } else {
2505 #define N(arr)  (int)(sizeof(arr) / sizeof(arr[0]))
2506
2507                 for (i = 0; i < N(led_ee2mcu); ++i) {
2508                         if (val & led_ee2mcu[i].ee_bit)
2509                                 sc->mcu_led |= led_ee2mcu[i].mcu_bit;
2510                 }
2511
2512 #undef N
2513
2514                 sc->mcu_led |= ((val >> RT2661_EE_LED_MODE_SHIFT) &
2515                                 RT2661_EE_LED_MODE_MASK);
2516         }
2517 }
2518
2519 static int
2520 rt2661_bbp_init(struct rt2661_softc *sc)
2521 {
2522 #define N(a)    (sizeof (a) / sizeof ((a)[0]))
2523         int i, ntries;
2524         uint8_t val;
2525
2526         /* wait for BBP to be ready */
2527         for (ntries = 0; ntries < 100; ntries++) {
2528                 val = rt2661_bbp_read(sc, 0);
2529                 if (val != 0 && val != 0xff)
2530                         break;
2531                 DELAY(100);
2532         }
2533         if (ntries == 100) {
2534                 device_printf(sc->sc_dev, "timeout waiting for BBP\n");
2535                 return EIO;
2536         }
2537
2538         /* initialize BBP registers to default values */
2539         for (i = 0; i < N(rt2661_def_bbp); i++) {
2540                 rt2661_bbp_write(sc, rt2661_def_bbp[i].reg,
2541                     rt2661_def_bbp[i].val);
2542         }
2543
2544         /* write vendor-specific BBP values (from EEPROM) */
2545         for (i = 0; i < 16; i++) {
2546                 if (sc->bbp_prom[i].reg == 0)
2547                         continue;
2548                 rt2661_bbp_write(sc, sc->bbp_prom[i].reg, sc->bbp_prom[i].val);
2549         }
2550
2551         return 0;
2552 #undef N
2553 }
2554
2555 static void
2556 rt2661_init(void *priv)
2557 {
2558 #define N(a)    (sizeof (a) / sizeof ((a)[0]))
2559         struct rt2661_softc *sc = priv;
2560         struct ieee80211com *ic = &sc->sc_ic;
2561         struct ifnet *ifp = ic->ic_ifp;
2562         uint32_t tmp, sta[3];
2563         int i, ntries;
2564
2565         rt2661_stop(sc);
2566
2567         /* initialize Tx rings */
2568         RAL_WRITE(sc, RT2661_AC1_BASE_CSR, sc->txq[1].physaddr);
2569         RAL_WRITE(sc, RT2661_AC0_BASE_CSR, sc->txq[0].physaddr);
2570         RAL_WRITE(sc, RT2661_AC2_BASE_CSR, sc->txq[2].physaddr);
2571         RAL_WRITE(sc, RT2661_AC3_BASE_CSR, sc->txq[3].physaddr);
2572
2573         /* initialize Mgt ring */
2574         RAL_WRITE(sc, RT2661_MGT_BASE_CSR, sc->mgtq.physaddr);
2575
2576         /* initialize Rx ring */
2577         RAL_WRITE(sc, RT2661_RX_BASE_CSR, sc->rxq.physaddr);
2578
2579         /* initialize Tx rings sizes */
2580         RAL_WRITE(sc, RT2661_TX_RING_CSR0,
2581             RT2661_TX_RING_COUNT << 24 |
2582             RT2661_TX_RING_COUNT << 16 |
2583             RT2661_TX_RING_COUNT <<  8 |
2584             RT2661_TX_RING_COUNT);
2585
2586         RAL_WRITE(sc, RT2661_TX_RING_CSR1,
2587             RT2661_TX_DESC_WSIZE << 16 |
2588             RT2661_TX_RING_COUNT <<  8 |        /* XXX: HCCA ring unused */
2589             RT2661_MGT_RING_COUNT);
2590
2591         /* initialize Rx rings */
2592         RAL_WRITE(sc, RT2661_RX_RING_CSR,
2593             RT2661_RX_DESC_BACK  << 16 |
2594             RT2661_RX_DESC_WSIZE <<  8 |
2595             RT2661_RX_RING_COUNT);
2596
2597         /* XXX: some magic here */
2598         RAL_WRITE(sc, RT2661_TX_DMA_DST_CSR, 0xaa);
2599
2600         /* load base addresses of all 5 Tx rings (4 data + 1 mgt) */
2601         RAL_WRITE(sc, RT2661_LOAD_TX_RING_CSR, 0x1f);
2602
2603         /* load base address of Rx ring */
2604         RAL_WRITE(sc, RT2661_RX_CNTL_CSR, 2);
2605
2606         /* initialize MAC registers to default values */
2607         for (i = 0; i < N(rt2661_def_mac); i++)
2608                 RAL_WRITE(sc, rt2661_def_mac[i].reg, rt2661_def_mac[i].val);
2609
2610         IEEE80211_ADDR_COPY(ic->ic_myaddr, IF_LLADDR(ifp));
2611         rt2661_set_macaddr(sc, ic->ic_myaddr);
2612
2613         /* set host ready */
2614         RAL_WRITE(sc, RT2661_MAC_CSR1, 3);
2615         RAL_WRITE(sc, RT2661_MAC_CSR1, 0);
2616
2617         /* wait for BBP/RF to wakeup */
2618         for (ntries = 0; ntries < 1000; ntries++) {
2619                 if (RAL_READ(sc, RT2661_MAC_CSR12) & 8)
2620                         break;
2621                 DELAY(1000);
2622         }
2623         if (ntries == 1000) {
2624                 printf("timeout waiting for BBP/RF to wakeup\n");
2625                 rt2661_stop(sc);
2626                 return;
2627         }
2628
2629         if (rt2661_bbp_init(sc) != 0) {
2630                 rt2661_stop(sc);
2631                 return;
2632         }
2633
2634         /* select default channel */
2635         sc->sc_curchan = ic->ic_curchan;
2636         rt2661_select_band(sc, sc->sc_curchan);
2637         rt2661_select_antenna(sc);
2638         rt2661_set_chan(sc, sc->sc_curchan);
2639
2640         /* update Rx filter */
2641         tmp = RAL_READ(sc, RT2661_TXRX_CSR0) & 0xffff;
2642
2643         tmp |= RT2661_DROP_PHY_ERROR | RT2661_DROP_CRC_ERROR;
2644         if (ic->ic_opmode != IEEE80211_M_MONITOR) {
2645                 tmp |= RT2661_DROP_CTL | RT2661_DROP_VER_ERROR |
2646                        RT2661_DROP_ACKCTS;
2647                 if (ic->ic_opmode != IEEE80211_M_HOSTAP)
2648                         tmp |= RT2661_DROP_TODS;
2649                 if (!(ifp->if_flags & IFF_PROMISC))
2650                         tmp |= RT2661_DROP_NOT_TO_ME;
2651         }
2652
2653         RAL_WRITE(sc, RT2661_TXRX_CSR0, tmp);
2654
2655         /* clear STA registers */
2656         RAL_READ_REGION_4(sc, RT2661_STA_CSR0, sta, N(sta));
2657
2658         /* initialize ASIC */
2659         RAL_WRITE(sc, RT2661_MAC_CSR1, 4);
2660
2661         /* clear any pending interrupt */
2662         RAL_WRITE(sc, RT2661_INT_SOURCE_CSR, 0xffffffff);
2663
2664         /* enable interrupts */
2665         RAL_WRITE(sc, RT2661_INT_MASK_CSR, 0x0000ff10);
2666         RAL_WRITE(sc, RT2661_MCU_INT_MASK_CSR, 0);
2667
2668         /* kick Rx */
2669         RAL_WRITE(sc, RT2661_RX_CNTL_CSR, 1);
2670
2671         ifp->if_flags &= ~IFF_OACTIVE;
2672         ifp->if_flags |= IFF_RUNNING;
2673
2674         if (ic->ic_opmode != IEEE80211_M_MONITOR) {
2675                 if (ic->ic_roaming != IEEE80211_ROAMING_MANUAL)
2676                         ieee80211_new_state(ic, IEEE80211_S_SCAN, -1);
2677         } else
2678                 ieee80211_new_state(ic, IEEE80211_S_RUN, -1);
2679 #undef N
2680 }
2681
2682 void
2683 rt2661_stop(void *priv)
2684 {
2685         struct rt2661_softc *sc = priv;
2686         struct ieee80211com *ic = &sc->sc_ic;
2687         struct ifnet *ifp = ic->ic_ifp;
2688         uint32_t tmp;
2689
2690         sc->sc_tx_timer = 0;
2691         ifp->if_timer = 0;
2692         ifp->if_flags &= ~(IFF_RUNNING | IFF_OACTIVE);
2693
2694         ieee80211_new_state(ic, IEEE80211_S_INIT, -1);
2695
2696         /* abort Tx (for all 5 Tx rings) */
2697         RAL_WRITE(sc, RT2661_TX_CNTL_CSR, 0x1f << 16);
2698
2699         /* disable Rx (value remains after reset!) */
2700         tmp = RAL_READ(sc, RT2661_TXRX_CSR0);
2701         RAL_WRITE(sc, RT2661_TXRX_CSR0, tmp | RT2661_DISABLE_RX);
2702
2703         /* reset ASIC */
2704         RAL_WRITE(sc, RT2661_MAC_CSR1, 3);
2705         RAL_WRITE(sc, RT2661_MAC_CSR1, 0);
2706
2707         /* disable interrupts */
2708         RAL_WRITE(sc, RT2661_INT_MASK_CSR, 0xffffffff);
2709         RAL_WRITE(sc, RT2661_MCU_INT_MASK_CSR, 0xffffffff);
2710
2711         /* clear any pending interrupt */
2712         RAL_WRITE(sc, RT2661_INT_SOURCE_CSR, 0xffffffff);
2713         RAL_WRITE(sc, RT2661_MCU_INT_SOURCE_CSR, 0xffffffff);
2714
2715         /* reset Tx and Rx rings */
2716         rt2661_reset_tx_ring(sc, &sc->txq[0]);
2717         rt2661_reset_tx_ring(sc, &sc->txq[1]);
2718         rt2661_reset_tx_ring(sc, &sc->txq[2]);
2719         rt2661_reset_tx_ring(sc, &sc->txq[3]);
2720         rt2661_reset_tx_ring(sc, &sc->mgtq);
2721         rt2661_reset_rx_ring(sc, &sc->rxq);
2722 }
2723
2724 static int
2725 rt2661_load_microcode(struct rt2661_softc *sc, const uint8_t *ucode, int size)
2726 {
2727         int ntries;
2728
2729         /* reset 8051 */
2730         RAL_WRITE(sc, RT2661_MCU_CNTL_CSR, RT2661_MCU_RESET);
2731
2732         /* cancel any pending Host to MCU command */
2733         RAL_WRITE(sc, RT2661_H2M_MAILBOX_CSR, 0);
2734         RAL_WRITE(sc, RT2661_M2H_CMD_DONE_CSR, 0xffffffff);
2735         RAL_WRITE(sc, RT2661_HOST_CMD_CSR, 0);
2736
2737         /* write 8051's microcode */
2738         RAL_WRITE(sc, RT2661_MCU_CNTL_CSR, RT2661_MCU_RESET | RT2661_MCU_SEL);
2739         RAL_WRITE_REGION_1(sc, RT2661_MCU_CODE_BASE, ucode, size);
2740         RAL_WRITE(sc, RT2661_MCU_CNTL_CSR, RT2661_MCU_RESET);
2741
2742         /* kick 8051's ass */
2743         RAL_WRITE(sc, RT2661_MCU_CNTL_CSR, 0);
2744
2745         /* wait for 8051 to initialize */
2746         for (ntries = 0; ntries < 500; ntries++) {
2747                 if (RAL_READ(sc, RT2661_MCU_CNTL_CSR) & RT2661_MCU_READY)
2748                         break;
2749                 DELAY(100);
2750         }
2751         if (ntries == 500) {
2752                 printf("timeout waiting for MCU to initialize\n");
2753                 return EIO;
2754         }
2755         return 0;
2756 }
2757
2758 #ifdef notyet
2759 /*
2760  * Dynamically tune Rx sensitivity (BBP register 17) based on average RSSI and
2761  * false CCA count.  This function is called periodically (every seconds) when
2762  * in the RUN state.  Values taken from the reference driver.
2763  */
2764 static void
2765 rt2661_rx_tune(struct rt2661_softc *sc)
2766 {
2767         uint8_t bbp17;
2768         uint16_t cca;
2769         int lo, hi, dbm;
2770
2771         /*
2772          * Tuning range depends on operating band and on the presence of an
2773          * external low-noise amplifier.
2774          */
2775         lo = 0x20;
2776         if (IEEE80211_IS_CHAN_5GHZ(sc->sc_curchan))
2777                 lo += 0x08;
2778         if ((IEEE80211_IS_CHAN_2GHZ(sc->sc_curchan) && sc->ext_2ghz_lna) ||
2779             (IEEE80211_IS_CHAN_5GHZ(sc->sc_curchan) && sc->ext_5ghz_lna))
2780                 lo += 0x10;
2781         hi = lo + 0x20;
2782
2783         /* retrieve false CCA count since last call (clear on read) */
2784         cca = RAL_READ(sc, RT2661_STA_CSR1) & 0xffff;
2785
2786         if (dbm >= -35) {
2787                 bbp17 = 0x60;
2788         } else if (dbm >= -58) {
2789                 bbp17 = hi;
2790         } else if (dbm >= -66) {
2791                 bbp17 = lo + 0x10;
2792         } else if (dbm >= -74) {
2793                 bbp17 = lo + 0x08;
2794         } else {
2795                 /* RSSI < -74dBm, tune using false CCA count */
2796
2797                 bbp17 = sc->bbp17; /* current value */
2798
2799                 hi -= 2 * (-74 - dbm);
2800                 if (hi < lo)
2801                         hi = lo;
2802
2803                 if (bbp17 > hi) {
2804                         bbp17 = hi;
2805
2806                 } else if (cca > 512) {
2807                         if (++bbp17 > hi)
2808                                 bbp17 = hi;
2809                 } else if (cca < 100) {
2810                         if (--bbp17 < lo)
2811                                 bbp17 = lo;
2812                 }
2813         }
2814
2815         if (bbp17 != sc->bbp17) {
2816                 rt2661_bbp_write(sc, 17, bbp17);
2817                 sc->bbp17 = bbp17;
2818         }
2819 }
2820
2821 /*
2822  * Enter/Leave radar detection mode.
2823  * This is for 802.11h additional regulatory domains.
2824  */
2825 static void
2826 rt2661_radar_start(struct rt2661_softc *sc)
2827 {
2828         uint32_t tmp;
2829
2830         /* disable Rx */
2831         tmp = RAL_READ(sc, RT2661_TXRX_CSR0);
2832         RAL_WRITE(sc, RT2661_TXRX_CSR0, tmp | RT2661_DISABLE_RX);
2833
2834         rt2661_bbp_write(sc, 82, 0x20);
2835         rt2661_bbp_write(sc, 83, 0x00);
2836         rt2661_bbp_write(sc, 84, 0x40);
2837
2838         /* save current BBP registers values */
2839         sc->bbp18 = rt2661_bbp_read(sc, 18);
2840         sc->bbp21 = rt2661_bbp_read(sc, 21);
2841         sc->bbp22 = rt2661_bbp_read(sc, 22);
2842         sc->bbp16 = rt2661_bbp_read(sc, 16);
2843         sc->bbp17 = rt2661_bbp_read(sc, 17);
2844         sc->bbp64 = rt2661_bbp_read(sc, 64);
2845
2846         rt2661_bbp_write(sc, 18, 0xff);
2847         rt2661_bbp_write(sc, 21, 0x3f);
2848         rt2661_bbp_write(sc, 22, 0x3f);
2849         rt2661_bbp_write(sc, 16, 0xbd);
2850         rt2661_bbp_write(sc, 17, sc->ext_5ghz_lna ? 0x44 : 0x34);
2851         rt2661_bbp_write(sc, 64, 0x21);
2852
2853         /* restore Rx filter */
2854         RAL_WRITE(sc, RT2661_TXRX_CSR0, tmp);
2855 }
2856
2857 static int
2858 rt2661_radar_stop(struct rt2661_softc *sc)
2859 {
2860         uint8_t bbp66;
2861
2862         /* read radar detection result */
2863         bbp66 = rt2661_bbp_read(sc, 66);
2864
2865         /* restore BBP registers values */
2866         rt2661_bbp_write(sc, 16, sc->bbp16);
2867         rt2661_bbp_write(sc, 17, sc->bbp17);
2868         rt2661_bbp_write(sc, 18, sc->bbp18);
2869         rt2661_bbp_write(sc, 21, sc->bbp21);
2870         rt2661_bbp_write(sc, 22, sc->bbp22);
2871         rt2661_bbp_write(sc, 64, sc->bbp64);
2872
2873         return bbp66 == 1;
2874 }
2875 #endif
2876
2877 static int
2878 rt2661_prepare_beacon(struct rt2661_softc *sc)
2879 {
2880         struct ieee80211com *ic = &sc->sc_ic;
2881         struct ieee80211_beacon_offsets bo;
2882         struct rt2661_tx_desc desc;
2883         struct mbuf *m0;
2884         int rate;
2885
2886         m0 = ieee80211_beacon_alloc(ic, ic->ic_bss, &bo);
2887         if (m0 == NULL) {
2888                 device_printf(sc->sc_dev, "could not allocate beacon frame\n");
2889                 return ENOBUFS;
2890         }
2891
2892         /* send beacons at the lowest available rate */
2893         rate = IEEE80211_IS_CHAN_5GHZ(ic->ic_bss->ni_chan) ? 12 : 2;
2894
2895         rt2661_setup_tx_desc(sc, &desc, RT2661_TX_TIMESTAMP, RT2661_TX_HWSEQ,
2896             m0->m_pkthdr.len, rate, NULL, 0, RT2661_QID_MGT);
2897
2898         /* copy the first 24 bytes of Tx descriptor into NIC memory */
2899         RAL_WRITE_REGION_1(sc, RT2661_HW_BEACON_BASE0, (uint8_t *)&desc, 24);
2900
2901         /* copy beacon header and payload into NIC memory */
2902         RAL_WRITE_REGION_1(sc, RT2661_HW_BEACON_BASE0 + 24,
2903             mtod(m0, uint8_t *), m0->m_pkthdr.len);
2904
2905         m_freem(m0);
2906         return 0;
2907 }
2908
2909 /*
2910  * Enable TSF synchronization and tell h/w to start sending beacons for IBSS
2911  * and HostAP operating modes.
2912  */
2913 static void
2914 rt2661_enable_tsf_sync(struct rt2661_softc *sc)
2915 {
2916         struct ieee80211com *ic = &sc->sc_ic;
2917         uint32_t tmp;
2918
2919         if (ic->ic_opmode != IEEE80211_M_STA) {
2920                 /*
2921                  * Change default 16ms TBTT adjustment to 8ms.
2922                  * Must be done before enabling beacon generation.
2923                  */
2924                 RAL_WRITE(sc, RT2661_TXRX_CSR10, 1 << 12 | 8);
2925         }
2926
2927         tmp = RAL_READ(sc, RT2661_TXRX_CSR9) & 0xff000000;
2928
2929         /* set beacon interval (in 1/16ms unit) */
2930         tmp |= ic->ic_bss->ni_intval * 16;
2931
2932         tmp |= RT2661_TSF_TICKING | RT2661_ENABLE_TBTT;
2933         if (ic->ic_opmode == IEEE80211_M_STA)
2934                 tmp |= RT2661_TSF_MODE(1);
2935         else
2936                 tmp |= RT2661_TSF_MODE(2) | RT2661_GENERATE_BEACON;
2937
2938         RAL_WRITE(sc, RT2661_TXRX_CSR9, tmp);
2939 }
2940
2941 /*
2942  * Retrieve the "Received Signal Strength Indicator" from the raw values
2943  * contained in Rx descriptors.  The computation depends on which band the
2944  * frame was received.  Correction values taken from the reference driver.
2945  */
2946 static int
2947 rt2661_get_rssi(struct rt2661_softc *sc, uint8_t raw)
2948 {
2949         int lna, agc, rssi;
2950
2951         lna = (raw >> 5) & 0x3;
2952         agc = raw & 0x1f;
2953
2954         rssi = 2 * agc;
2955
2956         if (IEEE80211_IS_CHAN_2GHZ(sc->sc_curchan)) {
2957                 rssi += sc->rssi_2ghz_corr;
2958
2959                 if (lna == 1)
2960                         rssi -= 64;
2961                 else if (lna == 2)
2962                         rssi -= 74;
2963                 else if (lna == 3)
2964                         rssi -= 90;
2965         } else {
2966                 rssi += sc->rssi_5ghz_corr;
2967
2968                 if (lna == 1)
2969                         rssi -= 64;
2970                 else if (lna == 2)
2971                         rssi -= 86;
2972                 else if (lna == 3)
2973                         rssi -= 100;
2974         }
2975         return rssi;
2976 }
2977
2978 static void
2979 rt2661_dma_map_mbuf(void *arg, bus_dma_segment_t *seg, int nseg,
2980                     bus_size_t map_size __unused, int error)
2981 {
2982         struct rt2661_dmamap *map = arg;
2983
2984         if (error)
2985                 return;
2986
2987         KASSERT(nseg <= RT2661_MAX_SCATTER, ("too many DMA segments"));
2988
2989         bcopy(seg, map->segs, nseg * sizeof(bus_dma_segment_t));
2990         map->nseg = nseg;
2991 }
2992
2993 static void
2994 rt2661_led_newstate(struct rt2661_softc *sc, enum ieee80211_state nstate)
2995 {
2996         struct ieee80211com *ic = &sc->sc_ic;
2997         uint32_t off, on;
2998         uint32_t mail = sc->mcu_led;
2999
3000         if (RAL_READ(sc, RT2661_H2M_MAILBOX_CSR) & RT2661_H2M_BUSY) {
3001                 DPRINTF(("%s failed", __func__));
3002                 return;
3003         }
3004
3005         switch (nstate) {
3006         case IEEE80211_S_INIT:
3007                 mail &= ~(RT2661_MCU_LED_LINKA | RT2661_MCU_LED_LINKG |
3008                           RT2661_MCU_LED_RF);
3009                 break;
3010         default:
3011                 if (ic->ic_curchan == NULL)
3012                         return;
3013
3014                 on = RT2661_MCU_LED_LINKG;
3015                 off = RT2661_MCU_LED_LINKA;
3016                 if (IEEE80211_IS_CHAN_5GHZ(ic->ic_curchan)) {
3017                         on = RT2661_MCU_LED_LINKA;
3018                         off = RT2661_MCU_LED_LINKG;
3019                 }
3020
3021                 mail |= RT2661_MCU_LED_RF | on;
3022                 mail &= ~off;
3023                 break;
3024         }
3025
3026         RAL_WRITE(sc, RT2661_H2M_MAILBOX_CSR,
3027                   RT2661_H2M_BUSY | RT2661_TOKEN_NO_INTR << 16 | mail);
3028         RAL_WRITE(sc, RT2661_HOST_CMD_CSR, RT2661_KICK_CMD | RT2661_MCU_SET_LED);
3029 }