drm/i915: Update to Linux 3.14
[dragonfly.git] / sys / dev / drm / include / uapi_drm / drm.h
1 /**
2  * \file drm.h
3  * Header for the Direct Rendering Manager
4  *
5  * \author Rickard E. (Rik) Faith <faith@valinux.com>
6  *
7  * \par Acknowledgments:
8  * Dec 1999, Richard Henderson <rth@twiddle.net>, move to generic \c cmpxchg.
9  */
10
11 /*
12  * Copyright 1999 Precision Insight, Inc., Cedar Park, Texas.
13  * Copyright 2000 VA Linux Systems, Inc., Sunnyvale, California.
14  * All rights reserved.
15  *
16  * Permission is hereby granted, free of charge, to any person obtaining a
17  * copy of this software and associated documentation files (the "Software"),
18  * to deal in the Software without restriction, including without limitation
19  * the rights to use, copy, modify, merge, publish, distribute, sublicense,
20  * and/or sell copies of the Software, and to permit persons to whom the
21  * Software is furnished to do so, subject to the following conditions:
22  *
23  * The above copyright notice and this permission notice (including the next
24  * paragraph) shall be included in all copies or substantial portions of the
25  * Software.
26  *
27  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS OR
28  * IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF MERCHANTABILITY,
29  * FITNESS FOR A PARTICULAR PURPOSE AND NONINFRINGEMENT.  IN NO EVENT SHALL
30  * VA LINUX SYSTEMS AND/OR ITS SUPPLIERS BE LIABLE FOR ANY CLAIM, DAMAGES OR
31  * OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT, TORT OR OTHERWISE,
32  * ARISING FROM, OUT OF OR IN CONNECTION WITH THE SOFTWARE OR THE USE OR
33  * OTHER DEALINGS IN THE SOFTWARE.
34  */
35
36 #ifndef _DRM_H_
37 #define _DRM_H_
38
39 #include <linux/types.h>
40 typedef unsigned int drm_handle_t;
41
42 #define DRM_NAME        "drm"     /**< Name in kernel, /dev, and /proc */
43 #define DRM_MIN_ORDER   5         /**< At least 2^5 bytes = 32 bytes */
44 #define DRM_MAX_ORDER   22        /**< Up to 2^22 bytes = 4MB */
45 #define DRM_RAM_PERCENT 10        /**< How much system ram can we lock? */
46
47 #define _DRM_LOCK_HELD  0x80000000U /**< Hardware lock is held */
48 #define _DRM_LOCK_CONT  0x40000000U /**< Hardware lock is contended */
49 #define _DRM_LOCK_IS_HELD(lock)    ((lock) & _DRM_LOCK_HELD)
50 #define _DRM_LOCK_IS_CONT(lock)    ((lock) & _DRM_LOCK_CONT)
51 #define _DRM_LOCKING_CONTEXT(lock) ((lock) & ~(_DRM_LOCK_HELD|_DRM_LOCK_CONT))
52
53 typedef unsigned int drm_context_t;
54 typedef unsigned int drm_drawable_t;
55 typedef unsigned int drm_magic_t;
56
57 /**
58  * Cliprect.
59  *
60  * \warning: If you change this structure, make sure you change
61  * XF86DRIClipRectRec in the server as well
62  *
63  * \note KW: Actually it's illegal to change either for
64  * backwards-compatibility reasons.
65  */
66 struct drm_clip_rect {
67         unsigned short x1;
68         unsigned short y1;
69         unsigned short x2;
70         unsigned short y2;
71 };
72
73 /**
74  * Drawable information.
75  */
76 struct drm_drawable_info {
77         unsigned int num_rects;
78         struct drm_clip_rect *rects;
79 };
80
81 /**
82  * Texture region,
83  */
84 struct drm_tex_region {
85         unsigned char next;
86         unsigned char prev;
87         unsigned char in_use;
88         unsigned char padding;
89         unsigned int age;
90 };
91
92 /**
93  * Hardware lock.
94  *
95  * The lock structure is a simple cache-line aligned integer.  To avoid
96  * processor bus contention on a multiprocessor system, there should not be any
97  * other data stored in the same cache line.
98  */
99 struct drm_hw_lock {
100         __volatile__ unsigned int lock;         /**< lock variable */
101         char padding[60];                       /**< Pad to cache line */
102 };
103
104 /**
105  * DRM_IOCTL_VERSION ioctl argument type.
106  *
107  * \sa drmGetVersion().
108  */
109 struct drm_version {
110         int version_major;        /**< Major version */
111         int version_minor;        /**< Minor version */
112         int version_patchlevel;   /**< Patch level */
113         size_t name_len;          /**< Length of name buffer */
114         char __user *name;        /**< Name of driver */
115         size_t date_len;          /**< Length of date buffer */
116         char __user *date;        /**< User-space buffer to hold date */
117         size_t desc_len;          /**< Length of desc buffer */
118         char __user *desc;        /**< User-space buffer to hold desc */
119 };
120
121 /**
122  * DRM_IOCTL_GET_UNIQUE ioctl argument type.
123  *
124  * \sa drmGetBusid() and drmSetBusId().
125  */
126 struct drm_unique {
127         size_t unique_len;        /**< Length of unique */
128         char __user *unique;      /**< Unique name for driver instantiation */
129 };
130
131 struct drm_list {
132         int count;                /**< Length of user-space structures */
133         struct drm_version __user *version;
134 };
135
136 struct drm_block {
137         int unused;
138 };
139
140 /**
141  * DRM_IOCTL_CONTROL ioctl argument type.
142  *
143  * \sa drmCtlInstHandler() and drmCtlUninstHandler().
144  */
145 struct drm_control {
146         enum {
147                 DRM_ADD_COMMAND,
148                 DRM_RM_COMMAND,
149                 DRM_INST_HANDLER,
150                 DRM_UNINST_HANDLER
151         } func;
152         int irq;
153 };
154
155 /**
156  * Type of memory to map.
157  */
158 enum drm_map_type {
159         _DRM_FRAME_BUFFER = 0,    /**< WC (no caching), no core dump */
160         _DRM_REGISTERS = 1,       /**< no caching, no core dump */
161         _DRM_SHM = 2,             /**< shared, cached */
162         _DRM_AGP = 3,             /**< AGP/GART */
163         _DRM_SCATTER_GATHER = 4,  /**< Scatter/gather memory for PCI DMA */
164         _DRM_CONSISTENT = 5,      /**< Consistent memory for PCI DMA */
165 };
166
167 /**
168  * Memory mapping flags.
169  */
170 enum drm_map_flags {
171         _DRM_RESTRICTED = 0x01,      /**< Cannot be mapped to user-virtual */
172         _DRM_READ_ONLY = 0x02,
173         _DRM_LOCKED = 0x04,          /**< shared, cached, locked */
174         _DRM_KERNEL = 0x08,          /**< kernel requires access */
175         _DRM_WRITE_COMBINING = 0x10, /**< use write-combining if available */
176         _DRM_CONTAINS_LOCK = 0x20,   /**< SHM page that contains lock */
177         _DRM_REMOVABLE = 0x40,       /**< Removable mapping */
178         _DRM_DRIVER = 0x80           /**< Managed by driver */
179 };
180
181 struct drm_ctx_priv_map {
182         unsigned int ctx_id;     /**< Context requesting private mapping */
183         void *handle;            /**< Handle of map */
184 };
185
186 /**
187  * DRM_IOCTL_GET_MAP, DRM_IOCTL_ADD_MAP and DRM_IOCTL_RM_MAP ioctls
188  * argument type.
189  *
190  * \sa drmAddMap().
191  */
192 struct drm_map {
193         unsigned long offset;    /**< Requested physical address (0 for SAREA)*/
194         unsigned long size;      /**< Requested physical size (bytes) */
195         enum drm_map_type type;  /**< Type of memory to map */
196         enum drm_map_flags flags;        /**< Flags */
197         void *handle;            /**< User-space: "Handle" to pass to mmap() */
198                                  /**< Kernel-space: kernel-virtual address */
199         int mtrr;                /**< MTRR slot used */
200         /*   Private data */
201 };
202
203 /**
204  * DRM_IOCTL_GET_CLIENT ioctl argument type.
205  */
206 struct drm_client {
207         int idx;                /**< Which client desired? */
208         int auth;               /**< Is client authenticated? */
209         unsigned long pid;      /**< Process ID */
210         unsigned long uid;      /**< User ID */
211         unsigned long magic;    /**< Magic */
212         unsigned long iocs;     /**< Ioctl count */
213 };
214
215 enum drm_stat_type {
216         _DRM_STAT_LOCK,
217         _DRM_STAT_OPENS,
218         _DRM_STAT_CLOSES,
219         _DRM_STAT_IOCTLS,
220         _DRM_STAT_LOCKS,
221         _DRM_STAT_UNLOCKS,
222         _DRM_STAT_VALUE,        /**< Generic value */
223         _DRM_STAT_BYTE,         /**< Generic byte counter (1024bytes/K) */
224         _DRM_STAT_COUNT,        /**< Generic non-byte counter (1000/k) */
225
226         _DRM_STAT_IRQ,          /**< IRQ */
227         _DRM_STAT_PRIMARY,      /**< Primary DMA bytes */
228         _DRM_STAT_SECONDARY,    /**< Secondary DMA bytes */
229         _DRM_STAT_DMA,          /**< DMA */
230         _DRM_STAT_SPECIAL,      /**< Special DMA (e.g., priority or polled) */
231         _DRM_STAT_MISSED        /**< Missed DMA opportunity */
232             /* Add to the *END* of the list */
233 };
234
235 /**
236  * DRM_IOCTL_GET_STATS ioctl argument type.
237  */
238 struct drm_stats {
239         unsigned long count;
240         struct {
241                 unsigned long value;
242                 enum drm_stat_type type;
243         } data[15];
244 };
245
246 /**
247  * Hardware locking flags.
248  */
249 enum drm_lock_flags {
250         _DRM_LOCK_READY = 0x01,      /**< Wait until hardware is ready for DMA */
251         _DRM_LOCK_QUIESCENT = 0x02,  /**< Wait until hardware quiescent */
252         _DRM_LOCK_FLUSH = 0x04,      /**< Flush this context's DMA queue first */
253         _DRM_LOCK_FLUSH_ALL = 0x08,  /**< Flush all DMA queues first */
254         /* These *HALT* flags aren't supported yet
255            -- they will be used to support the
256            full-screen DGA-like mode. */
257         _DRM_HALT_ALL_QUEUES = 0x10, /**< Halt all current and future queues */
258         _DRM_HALT_CUR_QUEUES = 0x20  /**< Halt all current queues */
259 };
260
261 /**
262  * DRM_IOCTL_LOCK, DRM_IOCTL_UNLOCK and DRM_IOCTL_FINISH ioctl argument type.
263  *
264  * \sa drmGetLock() and drmUnlock().
265  */
266 struct drm_lock {
267         int context;
268         enum drm_lock_flags flags;
269 };
270
271 /**
272  * DMA flags
273  *
274  * \warning
275  * These values \e must match xf86drm.h.
276  *
277  * \sa drm_dma.
278  */
279 enum drm_dma_flags {
280         /* Flags for DMA buffer dispatch */
281         _DRM_DMA_BLOCK = 0x01,        /**<
282                                        * Block until buffer dispatched.
283                                        *
284                                        * \note The buffer may not yet have
285                                        * been processed by the hardware --
286                                        * getting a hardware lock with the
287                                        * hardware quiescent will ensure
288                                        * that the buffer has been
289                                        * processed.
290                                        */
291         _DRM_DMA_WHILE_LOCKED = 0x02, /**< Dispatch while lock held */
292         _DRM_DMA_PRIORITY = 0x04,     /**< High priority dispatch */
293
294         /* Flags for DMA buffer request */
295         _DRM_DMA_WAIT = 0x10,         /**< Wait for free buffers */
296         _DRM_DMA_SMALLER_OK = 0x20,   /**< Smaller-than-requested buffers OK */
297         _DRM_DMA_LARGER_OK = 0x40     /**< Larger-than-requested buffers OK */
298 };
299
300 /**
301  * DRM_IOCTL_ADD_BUFS and DRM_IOCTL_MARK_BUFS ioctl argument type.
302  *
303  * \sa drmAddBufs().
304  */
305 struct drm_buf_desc {
306         int count;               /**< Number of buffers of this size */
307         int size;                /**< Size in bytes */
308         int low_mark;            /**< Low water mark */
309         int high_mark;           /**< High water mark */
310         enum {
311                 _DRM_PAGE_ALIGN = 0x01, /**< Align on page boundaries for DMA */
312                 _DRM_AGP_BUFFER = 0x02, /**< Buffer is in AGP space */
313                 _DRM_SG_BUFFER = 0x04,  /**< Scatter/gather memory buffer */
314                 _DRM_FB_BUFFER = 0x08,  /**< Buffer is in frame buffer */
315                 _DRM_PCI_BUFFER_RO = 0x10 /**< Map PCI DMA buffer read-only */
316         } flags;
317         unsigned long agp_start; /**<
318                                   * Start address of where the AGP buffers are
319                                   * in the AGP aperture
320                                   */
321 };
322
323 /**
324  * DRM_IOCTL_INFO_BUFS ioctl argument type.
325  */
326 struct drm_buf_info {
327         int count;              /**< Entries in list */
328         struct drm_buf_desc __user *list;
329 };
330
331 /**
332  * DRM_IOCTL_FREE_BUFS ioctl argument type.
333  */
334 struct drm_buf_free {
335         int count;
336         int __user *list;
337 };
338
339 /**
340  * Buffer information
341  *
342  * \sa drm_buf_map.
343  */
344 struct drm_buf_pub {
345         int idx;                       /**< Index into the master buffer list */
346         int total;                     /**< Buffer size */
347         int used;                      /**< Amount of buffer in use (for DMA) */
348         void __user *address;          /**< Address of buffer */
349 };
350
351 /**
352  * DRM_IOCTL_MAP_BUFS ioctl argument type.
353  */
354 struct drm_buf_map {
355         int count;              /**< Length of the buffer list */
356         void __user *virtual;           /**< Mmap'd area in user-virtual */
357         struct drm_buf_pub __user *list;        /**< Buffer information */
358 };
359
360 /**
361  * DRM_IOCTL_DMA ioctl argument type.
362  *
363  * Indices here refer to the offset into the buffer list in drm_buf_get.
364  *
365  * \sa drmDMA().
366  */
367 struct drm_dma {
368         int context;                      /**< Context handle */
369         int send_count;                   /**< Number of buffers to send */
370         int __user *send_indices;         /**< List of handles to buffers */
371         int __user *send_sizes;           /**< Lengths of data to send */
372         enum drm_dma_flags flags;         /**< Flags */
373         int request_count;                /**< Number of buffers requested */
374         int request_size;                 /**< Desired size for buffers */
375         int __user *request_indices;      /**< Buffer information */
376         int __user *request_sizes;
377         int granted_count;                /**< Number of buffers granted */
378 };
379
380 enum drm_ctx_flags {
381         _DRM_CONTEXT_PRESERVED = 0x01,
382         _DRM_CONTEXT_2DONLY = 0x02
383 };
384
385 /**
386  * DRM_IOCTL_ADD_CTX ioctl argument type.
387  *
388  * \sa drmCreateContext() and drmDestroyContext().
389  */
390 struct drm_ctx {
391         drm_context_t handle;
392         enum drm_ctx_flags flags;
393 };
394
395 /**
396  * DRM_IOCTL_RES_CTX ioctl argument type.
397  */
398 struct drm_ctx_res {
399         int count;
400         struct drm_ctx __user *contexts;
401 };
402
403 /**
404  * DRM_IOCTL_ADD_DRAW and DRM_IOCTL_RM_DRAW ioctl argument type.
405  */
406 struct drm_draw {
407         drm_drawable_t handle;
408 };
409
410 /**
411  * DRM_IOCTL_UPDATE_DRAW ioctl argument type.
412  */
413 typedef enum {
414         DRM_DRAWABLE_CLIPRECTS,
415 } drm_drawable_info_type_t;
416
417 struct drm_update_draw {
418         drm_drawable_t handle;
419         unsigned int type;
420         unsigned int num;
421         unsigned long long data;
422 };
423
424 /**
425  * DRM_IOCTL_GET_MAGIC and DRM_IOCTL_AUTH_MAGIC ioctl argument type.
426  */
427 struct drm_auth {
428         drm_magic_t magic;
429 };
430
431 /**
432  * DRM_IOCTL_IRQ_BUSID ioctl argument type.
433  *
434  * \sa drmGetInterruptFromBusID().
435  */
436 struct drm_irq_busid {
437         int irq;        /**< IRQ number */
438         int busnum;     /**< bus number */
439         int devnum;     /**< device number */
440         int funcnum;    /**< function number */
441 };
442
443 enum drm_vblank_seq_type {
444         _DRM_VBLANK_ABSOLUTE = 0x0,     /**< Wait for specific vblank sequence number */
445         _DRM_VBLANK_RELATIVE = 0x1,     /**< Wait for given number of vblanks */
446         /* bits 1-6 are reserved for high crtcs */
447         _DRM_VBLANK_HIGH_CRTC_MASK = 0x0000003e,
448         _DRM_VBLANK_EVENT = 0x4000000,   /**< Send event instead of blocking */
449         _DRM_VBLANK_FLIP = 0x8000000,   /**< Scheduled buffer swap should flip */
450         _DRM_VBLANK_NEXTONMISS = 0x10000000,    /**< If missed, wait for next vblank */
451         _DRM_VBLANK_SECONDARY = 0x20000000,     /**< Secondary display controller */
452         _DRM_VBLANK_SIGNAL = 0x40000000 /**< Send signal instead of blocking, unsupported */
453 };
454 #define _DRM_VBLANK_HIGH_CRTC_SHIFT 1
455
456 #define _DRM_VBLANK_TYPES_MASK (_DRM_VBLANK_ABSOLUTE | _DRM_VBLANK_RELATIVE)
457 #define _DRM_VBLANK_FLAGS_MASK (_DRM_VBLANK_EVENT | _DRM_VBLANK_SIGNAL | \
458                                 _DRM_VBLANK_SECONDARY | _DRM_VBLANK_NEXTONMISS)
459
460 struct drm_wait_vblank_request {
461         enum drm_vblank_seq_type type;
462         unsigned int sequence;
463         unsigned long signal;
464 };
465
466 struct drm_wait_vblank_reply {
467         enum drm_vblank_seq_type type;
468         unsigned int sequence;
469         long tval_sec;
470         long tval_usec;
471 };
472
473 /**
474  * DRM_IOCTL_WAIT_VBLANK ioctl argument type.
475  *
476  * \sa drmWaitVBlank().
477  */
478 union drm_wait_vblank {
479         struct drm_wait_vblank_request request;
480         struct drm_wait_vblank_reply reply;
481 };
482
483 #define _DRM_PRE_MODESET 1
484 #define _DRM_POST_MODESET 2
485
486 /**
487  * DRM_IOCTL_MODESET_CTL ioctl argument type
488  *
489  * \sa drmModesetCtl().
490  */
491 struct drm_modeset_ctl {
492         __u32 crtc;
493         __u32 cmd;
494 };
495
496 /**
497  * DRM_IOCTL_AGP_ENABLE ioctl argument type.
498  *
499  * \sa drmAgpEnable().
500  */
501 struct drm_agp_mode {
502         unsigned long mode;     /**< AGP mode */
503 };
504
505 /**
506  * DRM_IOCTL_AGP_ALLOC and DRM_IOCTL_AGP_FREE ioctls argument type.
507  *
508  * \sa drmAgpAlloc() and drmAgpFree().
509  */
510 struct drm_agp_buffer {
511         unsigned long size;     /**< In bytes -- will round to page boundary */
512         unsigned long handle;   /**< Used for binding / unbinding */
513         unsigned long type;     /**< Type of memory to allocate */
514         unsigned long physical; /**< Physical used by i810 */
515 };
516
517 /**
518  * DRM_IOCTL_AGP_BIND and DRM_IOCTL_AGP_UNBIND ioctls argument type.
519  *
520  * \sa drmAgpBind() and drmAgpUnbind().
521  */
522 struct drm_agp_binding {
523         unsigned long handle;   /**< From drm_agp_buffer */
524         unsigned long offset;   /**< In bytes -- will round to page boundary */
525 };
526
527 /**
528  * DRM_IOCTL_AGP_INFO ioctl argument type.
529  *
530  * \sa drmAgpVersionMajor(), drmAgpVersionMinor(), drmAgpGetMode(),
531  * drmAgpBase(), drmAgpSize(), drmAgpMemoryUsed(), drmAgpMemoryAvail(),
532  * drmAgpVendorId() and drmAgpDeviceId().
533  */
534 struct drm_agp_info {
535         int agp_version_major;
536         int agp_version_minor;
537         unsigned long mode;
538         unsigned long aperture_base;    /* physical address */
539         unsigned long aperture_size;    /* bytes */
540         unsigned long memory_allowed;   /* bytes */
541         unsigned long memory_used;
542
543         /* PCI information */
544         unsigned short id_vendor;
545         unsigned short id_device;
546 };
547
548 /**
549  * DRM_IOCTL_SG_ALLOC ioctl argument type.
550  */
551 struct drm_scatter_gather {
552         unsigned long size;     /**< In bytes -- will round to page boundary */
553         unsigned long handle;   /**< Used for mapping / unmapping */
554 };
555
556 /**
557  * DRM_IOCTL_SET_VERSION ioctl argument type.
558  */
559 struct drm_set_version {
560         int drm_di_major;
561         int drm_di_minor;
562         int drm_dd_major;
563         int drm_dd_minor;
564 };
565
566 /** DRM_IOCTL_GEM_CLOSE ioctl argument type */
567 struct drm_gem_close {
568         /** Handle of the object to be closed. */
569         __u32 handle;
570         __u32 pad;
571 };
572
573 /** DRM_IOCTL_GEM_FLINK ioctl argument type */
574 struct drm_gem_flink {
575         /** Handle for the object being named */
576         __u32 handle;
577
578         /** Returned global name */
579         __u32 name;
580 };
581
582 /** DRM_IOCTL_GEM_OPEN ioctl argument type */
583 struct drm_gem_open {
584         /** Name of object being opened */
585         __u32 name;
586
587         /** Returned handle for the object */
588         __u32 handle;
589
590         /** Returned size of the object */
591         __u64 size;
592 };
593
594 #define DRM_CAP_DUMB_BUFFER             0x1
595 #define DRM_CAP_VBLANK_HIGH_CRTC        0x2
596 #define DRM_CAP_DUMB_PREFERRED_DEPTH    0x3
597 #define DRM_CAP_DUMB_PREFER_SHADOW      0x4
598 #define DRM_CAP_PRIME                   0x5
599 #define  DRM_PRIME_CAP_IMPORT           0x1
600 #define  DRM_PRIME_CAP_EXPORT           0x2
601 #define DRM_CAP_TIMESTAMP_MONOTONIC     0x6
602 #define DRM_CAP_ASYNC_PAGE_FLIP         0x7
603 #define DRM_CAP_CURSOR_WIDTH            0x8
604 #define DRM_CAP_CURSOR_HEIGHT           0x9
605
606 /** DRM_IOCTL_GET_CAP ioctl argument type */
607 struct drm_get_cap {
608         __u64 capability;
609         __u64 value;
610 };
611
612 /**
613  * DRM_CLIENT_CAP_STEREO_3D
614  *
615  * if set to 1, the DRM core will expose the stereo 3D capabilities of the
616  * monitor by advertising the supported 3D layouts in the flags of struct
617  * drm_mode_modeinfo.
618  */
619 #define DRM_CLIENT_CAP_STEREO_3D        1
620
621 /** DRM_IOCTL_SET_CLIENT_CAP ioctl argument type */
622 struct drm_set_client_cap {
623         __u64 capability;
624         __u64 value;
625 };
626
627 #define DRM_CLOEXEC O_CLOEXEC
628 struct drm_prime_handle {
629         __u32 handle;
630
631         /** Flags.. only applicable for handle->fd */
632         __u32 flags;
633
634         /** Returned dmabuf file descriptor */
635         __s32 fd;
636 };
637
638 #include <uapi_drm/drm_mode.h>
639
640 #define DRM_IOCTL_BASE                  'd'
641 #define DRM_IO(nr)                      _IO(DRM_IOCTL_BASE,nr)
642 #define DRM_IOR(nr,type)                _IOR(DRM_IOCTL_BASE,nr,type)
643 #define DRM_IOW(nr,type)                _IOW(DRM_IOCTL_BASE,nr,type)
644 #define DRM_IOWR(nr,type)               _IOWR(DRM_IOCTL_BASE,nr,type)
645
646 #define DRM_IOCTL_VERSION               DRM_IOWR(0x00, struct drm_version)
647 #define DRM_IOCTL_GET_UNIQUE            DRM_IOWR(0x01, struct drm_unique)
648 #define DRM_IOCTL_GET_MAGIC             DRM_IOR( 0x02, struct drm_auth)
649 #define DRM_IOCTL_IRQ_BUSID             DRM_IOWR(0x03, struct drm_irq_busid)
650 #define DRM_IOCTL_GET_MAP               DRM_IOWR(0x04, struct drm_map)
651 #define DRM_IOCTL_GET_CLIENT            DRM_IOWR(0x05, struct drm_client)
652 #define DRM_IOCTL_GET_STATS             DRM_IOR( 0x06, struct drm_stats)
653 #define DRM_IOCTL_SET_VERSION           DRM_IOWR(0x07, struct drm_set_version)
654 #define DRM_IOCTL_MODESET_CTL           DRM_IOW(0x08, struct drm_modeset_ctl)
655 #define DRM_IOCTL_GEM_CLOSE             DRM_IOW (0x09, struct drm_gem_close)
656 #define DRM_IOCTL_GEM_FLINK             DRM_IOWR(0x0a, struct drm_gem_flink)
657 #define DRM_IOCTL_GEM_OPEN              DRM_IOWR(0x0b, struct drm_gem_open)
658 #define DRM_IOCTL_GET_CAP               DRM_IOWR(0x0c, struct drm_get_cap)
659 #define DRM_IOCTL_SET_CLIENT_CAP        DRM_IOW( 0x0d, struct drm_set_client_cap)
660
661 #define DRM_IOCTL_SET_UNIQUE            DRM_IOW( 0x10, struct drm_unique)
662 #define DRM_IOCTL_AUTH_MAGIC            DRM_IOW( 0x11, struct drm_auth)
663 #define DRM_IOCTL_BLOCK                 DRM_IOWR(0x12, struct drm_block)
664 #define DRM_IOCTL_UNBLOCK               DRM_IOWR(0x13, struct drm_block)
665 #define DRM_IOCTL_CONTROL               DRM_IOW( 0x14, struct drm_control)
666 #define DRM_IOCTL_ADD_MAP               DRM_IOWR(0x15, struct drm_map)
667 #define DRM_IOCTL_ADD_BUFS              DRM_IOWR(0x16, struct drm_buf_desc)
668 #define DRM_IOCTL_MARK_BUFS             DRM_IOW( 0x17, struct drm_buf_desc)
669 #define DRM_IOCTL_INFO_BUFS             DRM_IOWR(0x18, struct drm_buf_info)
670 #define DRM_IOCTL_MAP_BUFS              DRM_IOWR(0x19, struct drm_buf_map)
671 #define DRM_IOCTL_FREE_BUFS             DRM_IOW( 0x1a, struct drm_buf_free)
672
673 #define DRM_IOCTL_RM_MAP                DRM_IOW( 0x1b, struct drm_map)
674
675 #define DRM_IOCTL_SET_SAREA_CTX         DRM_IOW( 0x1c, struct drm_ctx_priv_map)
676 #define DRM_IOCTL_GET_SAREA_CTX         DRM_IOWR(0x1d, struct drm_ctx_priv_map)
677
678 #define DRM_IOCTL_SET_MASTER            DRM_IO(0x1e)
679 #define DRM_IOCTL_DROP_MASTER           DRM_IO(0x1f)
680
681 #define DRM_IOCTL_ADD_CTX               DRM_IOWR(0x20, struct drm_ctx)
682 #define DRM_IOCTL_RM_CTX                DRM_IOWR(0x21, struct drm_ctx)
683 #define DRM_IOCTL_MOD_CTX               DRM_IOW( 0x22, struct drm_ctx)
684 #define DRM_IOCTL_GET_CTX               DRM_IOWR(0x23, struct drm_ctx)
685 #define DRM_IOCTL_SWITCH_CTX            DRM_IOW( 0x24, struct drm_ctx)
686 #define DRM_IOCTL_NEW_CTX               DRM_IOW( 0x25, struct drm_ctx)
687 #define DRM_IOCTL_RES_CTX               DRM_IOWR(0x26, struct drm_ctx_res)
688 #define DRM_IOCTL_ADD_DRAW              DRM_IOWR(0x27, struct drm_draw)
689 #define DRM_IOCTL_RM_DRAW               DRM_IOWR(0x28, struct drm_draw)
690 #define DRM_IOCTL_DMA                   DRM_IOWR(0x29, struct drm_dma)
691 #define DRM_IOCTL_LOCK                  DRM_IOW( 0x2a, struct drm_lock)
692 #define DRM_IOCTL_UNLOCK                DRM_IOW( 0x2b, struct drm_lock)
693 #define DRM_IOCTL_FINISH                DRM_IOW( 0x2c, struct drm_lock)
694
695 #define DRM_IOCTL_PRIME_HANDLE_TO_FD    DRM_IOWR(0x2d, struct drm_prime_handle)
696 #define DRM_IOCTL_PRIME_FD_TO_HANDLE    DRM_IOWR(0x2e, struct drm_prime_handle)
697
698 #define DRM_IOCTL_AGP_ACQUIRE           DRM_IO(  0x30)
699 #define DRM_IOCTL_AGP_RELEASE           DRM_IO(  0x31)
700 #define DRM_IOCTL_AGP_ENABLE            DRM_IOW( 0x32, struct drm_agp_mode)
701 #define DRM_IOCTL_AGP_INFO              DRM_IOR( 0x33, struct drm_agp_info)
702 #define DRM_IOCTL_AGP_ALLOC             DRM_IOWR(0x34, struct drm_agp_buffer)
703 #define DRM_IOCTL_AGP_FREE              DRM_IOW( 0x35, struct drm_agp_buffer)
704 #define DRM_IOCTL_AGP_BIND              DRM_IOW( 0x36, struct drm_agp_binding)
705 #define DRM_IOCTL_AGP_UNBIND            DRM_IOW( 0x37, struct drm_agp_binding)
706
707 #define DRM_IOCTL_SG_ALLOC              DRM_IOWR(0x38, struct drm_scatter_gather)
708 #define DRM_IOCTL_SG_FREE               DRM_IOW( 0x39, struct drm_scatter_gather)
709
710 #define DRM_IOCTL_WAIT_VBLANK           DRM_IOWR(0x3a, union drm_wait_vblank)
711
712 #define DRM_IOCTL_UPDATE_DRAW           DRM_IOW(0x3f, struct drm_update_draw)
713
714 #define DRM_IOCTL_MODE_GETRESOURCES     DRM_IOWR(0xA0, struct drm_mode_card_res)
715 #define DRM_IOCTL_MODE_GETCRTC          DRM_IOWR(0xA1, struct drm_mode_crtc)
716 #define DRM_IOCTL_MODE_SETCRTC          DRM_IOWR(0xA2, struct drm_mode_crtc)
717 #define DRM_IOCTL_MODE_CURSOR           DRM_IOWR(0xA3, struct drm_mode_cursor)
718 #define DRM_IOCTL_MODE_GETGAMMA         DRM_IOWR(0xA4, struct drm_mode_crtc_lut)
719 #define DRM_IOCTL_MODE_SETGAMMA         DRM_IOWR(0xA5, struct drm_mode_crtc_lut)
720 #define DRM_IOCTL_MODE_GETENCODER       DRM_IOWR(0xA6, struct drm_mode_get_encoder)
721 #define DRM_IOCTL_MODE_GETCONNECTOR     DRM_IOWR(0xA7, struct drm_mode_get_connector)
722 #define DRM_IOCTL_MODE_ATTACHMODE       DRM_IOWR(0xA8, struct drm_mode_mode_cmd) /* deprecated (never worked) */
723 #define DRM_IOCTL_MODE_DETACHMODE       DRM_IOWR(0xA9, struct drm_mode_mode_cmd) /* deprecated (never worked) */
724
725 #define DRM_IOCTL_MODE_GETPROPERTY      DRM_IOWR(0xAA, struct drm_mode_get_property)
726 #define DRM_IOCTL_MODE_SETPROPERTY      DRM_IOWR(0xAB, struct drm_mode_connector_set_property)
727 #define DRM_IOCTL_MODE_GETPROPBLOB      DRM_IOWR(0xAC, struct drm_mode_get_blob)
728 #define DRM_IOCTL_MODE_GETFB            DRM_IOWR(0xAD, struct drm_mode_fb_cmd)
729 #define DRM_IOCTL_MODE_ADDFB            DRM_IOWR(0xAE, struct drm_mode_fb_cmd)
730 #define DRM_IOCTL_MODE_RMFB             DRM_IOWR(0xAF, unsigned int)
731 #define DRM_IOCTL_MODE_PAGE_FLIP        DRM_IOWR(0xB0, struct drm_mode_crtc_page_flip)
732 #define DRM_IOCTL_MODE_DIRTYFB          DRM_IOWR(0xB1, struct drm_mode_fb_dirty_cmd)
733
734 #define DRM_IOCTL_MODE_CREATE_DUMB DRM_IOWR(0xB2, struct drm_mode_create_dumb)
735 #define DRM_IOCTL_MODE_MAP_DUMB    DRM_IOWR(0xB3, struct drm_mode_map_dumb)
736 #define DRM_IOCTL_MODE_DESTROY_DUMB    DRM_IOWR(0xB4, struct drm_mode_destroy_dumb)
737 #define DRM_IOCTL_MODE_GETPLANERESOURCES DRM_IOWR(0xB5, struct drm_mode_get_plane_res)
738 #define DRM_IOCTL_MODE_GETPLANE DRM_IOWR(0xB6, struct drm_mode_get_plane)
739 #define DRM_IOCTL_MODE_SETPLANE DRM_IOWR(0xB7, struct drm_mode_set_plane)
740 #define DRM_IOCTL_MODE_ADDFB2           DRM_IOWR(0xB8, struct drm_mode_fb_cmd2)
741 #define DRM_IOCTL_MODE_OBJ_GETPROPERTIES        DRM_IOWR(0xB9, struct drm_mode_obj_get_properties)
742 #define DRM_IOCTL_MODE_OBJ_SETPROPERTY  DRM_IOWR(0xBA, struct drm_mode_obj_set_property)
743 #define DRM_IOCTL_MODE_CURSOR2          DRM_IOWR(0xBB, struct drm_mode_cursor2)
744
745 /**
746  * Device specific ioctls should only be in their respective headers
747  * The device specific ioctl range is from 0x40 to 0x99.
748  * Generic IOCTLS restart at 0xA0.
749  *
750  * \sa drmCommandNone(), drmCommandRead(), drmCommandWrite(), and
751  * drmCommandReadWrite().
752  */
753 #define DRM_COMMAND_BASE                0x40
754 #define DRM_COMMAND_END                 0xA0
755
756 /**
757  * Header for events written back to userspace on the drm fd.  The
758  * type defines the type of event, the length specifies the total
759  * length of the event (including the header), and user_data is
760  * typically a 64 bit value passed with the ioctl that triggered the
761  * event.  A read on the drm fd will always only return complete
762  * events, that is, if for example the read buffer is 100 bytes, and
763  * there are two 64 byte events pending, only one will be returned.
764  *
765  * Event types 0 - 0x7fffffff are generic drm events, 0x80000000 and
766  * up are chipset specific.
767  */
768 struct drm_event {
769         __u32 type;
770         __u32 length;
771 };
772
773 #define DRM_EVENT_VBLANK 0x01
774 #define DRM_EVENT_FLIP_COMPLETE 0x02
775
776 struct drm_event_vblank {
777         struct drm_event base;
778         __u64 user_data;
779         __u32 tv_sec;
780         __u32 tv_usec;
781         __u32 sequence;
782         __u32 reserved;
783 };
784
785 /* typedef area */
786 #ifndef __KERNEL__
787 typedef struct drm_clip_rect drm_clip_rect_t;
788 typedef struct drm_drawable_info drm_drawable_info_t;
789 typedef struct drm_tex_region drm_tex_region_t;
790 typedef struct drm_hw_lock drm_hw_lock_t;
791 typedef struct drm_version drm_version_t;
792 typedef struct drm_unique drm_unique_t;
793 typedef struct drm_list drm_list_t;
794 typedef struct drm_block drm_block_t;
795 typedef struct drm_control drm_control_t;
796 typedef enum drm_map_type drm_map_type_t;
797 typedef enum drm_map_flags drm_map_flags_t;
798 typedef struct drm_ctx_priv_map drm_ctx_priv_map_t;
799 typedef struct drm_map drm_map_t;
800 typedef struct drm_client drm_client_t;
801 typedef enum drm_stat_type drm_stat_type_t;
802 typedef struct drm_stats drm_stats_t;
803 typedef enum drm_lock_flags drm_lock_flags_t;
804 typedef struct drm_lock drm_lock_t;
805 typedef enum drm_dma_flags drm_dma_flags_t;
806 typedef struct drm_buf_desc drm_buf_desc_t;
807 typedef struct drm_buf_info drm_buf_info_t;
808 typedef struct drm_buf_free drm_buf_free_t;
809 typedef struct drm_buf_pub drm_buf_pub_t;
810 typedef struct drm_buf_map drm_buf_map_t;
811 typedef struct drm_dma drm_dma_t;
812 typedef union drm_wait_vblank drm_wait_vblank_t;
813 typedef struct drm_agp_mode drm_agp_mode_t;
814 typedef enum drm_ctx_flags drm_ctx_flags_t;
815 typedef struct drm_ctx drm_ctx_t;
816 typedef struct drm_ctx_res drm_ctx_res_t;
817 typedef struct drm_draw drm_draw_t;
818 typedef struct drm_update_draw drm_update_draw_t;
819 typedef struct drm_auth drm_auth_t;
820 typedef struct drm_irq_busid drm_irq_busid_t;
821 typedef enum drm_vblank_seq_type drm_vblank_seq_type_t;
822
823 typedef struct drm_agp_buffer drm_agp_buffer_t;
824 typedef struct drm_agp_binding drm_agp_binding_t;
825 typedef struct drm_agp_info drm_agp_info_t;
826 typedef struct drm_scatter_gather drm_scatter_gather_t;
827 typedef struct drm_set_version drm_set_version_t;
828 #endif
829
830 #endif