Sync pci_cfgreg.c with FreeBSD 5, rev. 1.101. This makes the PCI interrupt
[dragonfly.git] / sys / bus / pci / dc21040reg.h
1 /*      $NetBSD: dc21040reg.h,v 1.15 1998/05/22 18:50:59 matt Exp $     */
2
3 /* $FreeBSD: src/sys/pci/dc21040reg.h,v 1.5 1999/08/09 12:52:49 peter Exp $ */
4 /* $DragonFly: src/sys/bus/pci/dc21040reg.h,v 1.2 2003/06/17 04:28:56 dillon Exp $ */
5
6 /*-
7  * Copyright (c) 1994, 1995, 1996 Matt Thomas <matt@3am-software.com>
8  * All rights reserved.
9  *
10  * Redistribution and use in source and binary forms, with or without
11  * modification, are permitted provided that the following conditions
12  * are met:
13  * 1. Redistributions of source code must retain the above copyright
14  *    notice, this list of conditions and the following disclaimer.
15  * 2. The name of the author may not be used to endorse or promote products
16  *    derived from this software withough specific prior written permission
17  *
18  * THIS SOFTWARE IS PROVIDED BY THE AUTHOR ``AS IS'' AND ANY EXPRESS OR
19  * IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED WARRANTIES
20  * OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE DISCLAIMED.
21  * IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR ANY DIRECT, INDIRECT,
22  * INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT
23  * NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE,
24  * DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY
25  * THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
26  * (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF
27  * THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
28  *
29  * Id: dc21040reg.h,v 1.24 1997/05/16 19:47:09 thomas Exp
30  */
31
32 #if !defined(_DC21040_H)
33 #define _DC21040_H
34
35 #if defined(BYTE_ORDER) && BYTE_ORDER == BIG_ENDIAN
36 #define TULIP_BITFIELD2(a, b)                 b, a
37 #define TULIP_BITFIELD3(a, b, c)           c, b, a
38 #define TULIP_BITFIELD4(a, b, c, d)     d, c, b, a
39 #else
40 #define TULIP_BITFIELD2(a, b)           a, b
41 #define TULIP_BITFIELD3(a, b, c)        a, b, c
42 #define TULIP_BITFIELD4(a, b, c, d)     a, b, c, d
43 #endif
44
45 typedef struct {
46     u_int32_t d_status;
47     u_int32_t TULIP_BITFIELD3(d_length1 : 11,
48                               d_length2 : 11,
49                               d_flag : 10);
50     u_int32_t d_addr1;
51     u_int32_t d_addr2;
52 } tulip_desc_t;
53
54 #define TULIP_DSTS_OWNER        0x80000000      /* Owner (1 = 21040) */
55 #define TULIP_DSTS_ERRSUM       0x00008000      /* Error Summary */
56 /*
57  * Transmit Status
58  */
59 #define TULIP_DSTS_TxBABBLE     0x00004000      /* Transmitter Babbled */
60 #define TULIP_DSTS_TxCARRLOSS   0x00000800      /* Carrier Loss */
61 #define TULIP_DSTS_TxNOCARR     0x00000400      /* No Carrier */
62 #define TULIP_DSTS_TxLATECOLL   0x00000200      /* Late Collision */
63 #define TULIP_DSTS_TxEXCCOLL    0x00000100      /* Excessive Collisions */
64 #define TULIP_DSTS_TxNOHRTBT    0x00000080      /* No Heartbeat */
65 #define TULIP_DSTS_TxCOLLMASK   0x00000078      /* Collision Count (mask) */
66 #define TULIP_DSTS_V_TxCOLLCNT  0x00000003      /* Collision Count (bit) */
67 #define TULIP_DSTS_TxLINKFAIL   0x00000004      /* Link Failure */
68 #define TULIP_DSTS_TxUNDERFLOW  0x00000002      /* Underflow Error */
69 #define TULIP_DSTS_TxDEFERRED   0x00000001      /* Initially Deferred */
70 /*
71  * Receive Status
72  */
73 #define TULIP_DSTS_RxBADLENGTH  0x00004000      /* Length Error */
74 #define TULIP_DSTS_RxDATATYPE   0x00003000      /* Data Type */
75 #define TULIP_DSTS_RxRUNT       0x00000800      /* Runt Frame */
76 #define TULIP_DSTS_RxMULTICAST  0x00000400      /* Multicast Frame */
77 #define TULIP_DSTS_RxFIRSTDESC  0x00000200      /* First Descriptor */
78 #define TULIP_DSTS_RxLASTDESC   0x00000100      /* Last Descriptor */
79 #define TULIP_DSTS_RxTOOLONG    0x00000080      /* Frame Too Long */
80 #define TULIP_DSTS_RxCOLLSEEN   0x00000040      /* Collision Seen */
81 #define TULIP_DSTS_RxFRAMETYPE  0x00000020      /* Frame Type */
82 #define TULIP_DSTS_RxWATCHDOG   0x00000010      /* Receive Watchdog */
83 #define TULIP_DSTS_RxDRBBLBIT   0x00000004      /* Dribble Bit */
84 #define TULIP_DSTS_RxBADCRC     0x00000002      /* CRC Error */
85 #define TULIP_DSTS_RxOVERFLOW   0x00000001      /* Overflow */
86
87
88 #define TULIP_DFLAG_ENDRING     0x0008          /* End of Transmit Ring */
89 #define TULIP_DFLAG_CHAIN       0x0004          /* Chain using d_addr2 */
90
91 #define TULIP_DFLAG_TxWANTINTR  0x0200          /* Signal Interrupt on Completion */
92 #define TULIP_DFLAG_TxLASTSEG   0x0100          /* Last Segment */
93 #define TULIP_DFLAG_TxFIRSTSEG  0x0080          /* First Segment */
94 #define TULIP_DFLAG_TxINVRSFILT 0x0040          /* Inverse Filtering */
95 #define TULIP_DFLAG_TxSETUPPKT  0x0020          /* Setup Packet */
96 #define TULIP_DFLAG_TxHASCRC    0x0010          /* Don't Append the CRC */
97 #define TULIP_DFLAG_TxNOPADDING 0x0002          /* Don't AutoPad */
98 #define TULIP_DFLAG_TxHASHFILT  0x0001          /* Hash/Perfect Filtering */
99
100 /*
101  * The 21040 Registers (IO Space Addresses)
102  */
103 #define TULIP_REG_BUSMODE       0x00    /* CSR0  -- Bus Mode */
104 #define TULIP_REG_TXPOLL        0x08    /* CSR1  -- Transmit Poll Demand */
105 #define TULIP_REG_RXPOLL        0x10    /* CSR2  -- Receive Poll Demand */
106 #define TULIP_REG_RXLIST        0x18    /* CSR3  -- Receive List Base Addr */
107 #define TULIP_REG_TXLIST        0x20    /* CSR4  -- Transmit List Base Addr */
108 #define TULIP_REG_STATUS        0x28    /* CSR5  -- Status */
109 #define TULIP_REG_CMD           0x30    /* CSR6  -- Command */
110 #define TULIP_REG_INTR          0x38    /* CSR7  -- Interrupt Control */
111 #define TULIP_REG_MISSES        0x40    /* CSR8  -- Missed Frame Counter */
112 #define TULIP_REG_ADDRROM       0x48    /* CSR9  -- ENET ROM Register */
113 #define TULIP_REG_RSRVD         0x50    /* CSR10 -- Reserved */
114 #define TULIP_REG_FULL_DUPLEX   0x58    /* CSR11 -- Full Duplex */
115 #define TULIP_REG_SIA_STATUS    0x60    /* CSR12 -- SIA Status */
116 #define TULIP_REG_SIA_CONN      0x68    /* CSR13 -- SIA Connectivity */
117 #define TULIP_REG_SIA_TXRX      0x70    /* CSR14 -- SIA Tx Rx */
118 #define TULIP_REG_SIA_GEN       0x78    /* CSR15 -- SIA General */
119
120 /*
121  * CSR5 -- Status Register
122  * CSR7 -- Interrupt Control
123  */
124 #define TULIP_STS_ERRORMASK     0x03800000L             /* ( R)  Error Bits (Valid when SYSERROR is set) */
125 #define TULIP_STS_ERR_PARITY    0x00000000L             /*        000 - Parity Error (Perform Reset) */
126 #define TULIP_STS_ERR_MASTER    0x00800000L             /*        001 - Master Abort */
127 #define TULIP_STS_ERR_TARGET    0x01000000L             /*        010 - Target Abort */
128 #define TULIP_STS_ERR_SHIFT     23
129 #define TULIP_STS_TXSTATEMASK   0x00700000L             /* ( R)  Transmission Process State */
130 #define TULIP_STS_TXS_RESET     0x00000000L             /*        000 - Rset or transmit jabber expired */
131 #define TULIP_STS_TXS_FETCH     0x00100000L             /*        001 - Fetching transmit descriptor */
132 #define TULIP_STS_TXS_WAITEND   0x00200000L             /*        010 - Wait for end of transmission */
133 #define TULIP_STS_TXS_READING   0x00300000L             /*        011 - Read buffer and enqueue data */
134 #define TULIP_STS_TXS_RSRVD     0x00400000L             /*        100 - Reserved */
135 #define TULIP_STS_TXS_SETUP     0x00500000L             /*        101 - Setup Packet */
136 #define TULIP_STS_TXS_SUSPEND   0x00600000L             /*        110 - Transmit FIFO underflow or an
137                                                                   unavailable transmit descriptor */
138 #define TULIP_STS_TXS_CLOSE     0x00700000L             /*        111 - Close transmit descriptor */
139 #define TULIP_STS_RXSTATEMASK   0x000E0000L             /* ( R)  Receive Process State*/
140 #define TULIP_STS_RXS_STOPPED   0x00000000L             /*        000 - Stopped */
141 #define TULIP_STS_RXS_FETCH     0x00020000L             /*        001 - Running -- Fetch receive descriptor */
142 #define TULIP_STS_RXS_ENDCHECK  0x00040000L             /*        010 - Running -- Check for end of receive
143                                                                   packet before prefetch of next descriptor */
144 #define TULIP_STS_RXS_WAIT      0x00060000L             /*        011 - Running -- Wait for receive packet */
145 #define TULIP_STS_RXS_SUSPEND   0x00080000L             /*        100 - Suspended -- As a result of
146                                                                   unavailable receive buffers */
147 #define TULIP_STS_RXS_CLOSE     0x000A0000L             /*        101 - Running -- Close receive descriptor */
148 #define TULIP_STS_RXS_FLUSH     0x000C0000L             /*        110 - Running -- Flush the current frame
149                                                                   from the receive FIFO as a result of
150                                                                   an unavailable receive buffer */
151 #define TULIP_STS_RXS_DEQUEUE   0x000E0000L             /*        111 - Running -- Dequeue the receive frame
152                                                                   from the receive FIFO into the receive
153                                                                   buffer. */
154 #define TULIP_STS_NORMALINTR    0x00010000L             /* (RW)  Normal Interrupt */
155 #define TULIP_STS_ABNRMLINTR    0x00008000L             /* (RW)  Abnormal Interrupt */
156 #define TULIP_STS_SYSERROR      0x00002000L             /* (RW)  System Error */
157 #define TULIP_STS_LINKFAIL      0x00001000L             /* (RW)  Link Failure (21040) */
158 #define TULIP_STS_FULDPLXSHRT   0x00000800L             /* (RW)  Full Duplex Short Fram Rcvd (21040) */
159 #define TULIP_STS_GPTIMEOUT     0x00000800L             /* (RW)  General Purpose Timeout (21140) */
160 #define TULIP_STS_AUI           0x00000400L             /* (RW)  AUI/TP Switch (21040) */
161 #define TULIP_STS_RXTIMEOUT     0x00000200L             /* (RW)  Receive Watchbog Timeout */
162 #define TULIP_STS_RXSTOPPED     0x00000100L             /* (RW)  Receive Process Stopped */
163 #define TULIP_STS_RXNOBUF       0x00000080L             /* (RW)  Receive Buffer Unavailable */
164 #define TULIP_STS_RXINTR        0x00000040L             /* (RW)  Receive Interrupt */
165 #define TULIP_STS_TXUNDERFLOW   0x00000020L             /* (RW)  Transmit Underflow */
166 #define TULIP_STS_LINKPASS      0x00000010L             /* (RW)  LinkPass (21041) */
167 #define TULIP_STS_TXBABBLE      0x00000008L             /* (RW)  Transmit Jabber Timeout */
168 #define TULIP_STS_TXNOBUF       0x00000004L             /* (RW)  Transmit Buffer Unavailable */
169 #define TULIP_STS_TXSTOPPED     0x00000002L             /* (RW)  Transmit Process Stopped */
170 #define TULIP_STS_TXINTR        0x00000001L             /* (RW)  Transmit Interrupt */
171
172 /*
173  * CSR6 -- Command (Operation Mode) Register
174  */
175 #define TULIP_CMD_MUSTBEONE     0x02000000L             /* (RW)  Must Be One (21140) */
176 #define TULIP_CMD_SCRAMBLER     0x01000000L             /* (RW)  Scrambler Mode (21140) */
177 #define TULIP_CMD_PCSFUNCTION   0x00800000L             /* (RW)  PCS Function (21140) */
178 #define TULIP_CMD_TXTHRSHLDCTL  0x00400000L             /* (RW)  Transmit Threshold Mode (21140) */
179 #define TULIP_CMD_STOREFWD      0x00200000L             /* (RW)  Store and Foward (21140) */
180 #define TULIP_CMD_NOHEARTBEAT   0x00080000L             /* (RW)  No Heartbeat (21140) */
181 #define TULIP_CMD_PORTSELECT    0x00040000L             /* (RW)  Post Select (100Mb) (21140) */
182 #define TULIP_CMD_ENHCAPTEFFCT  0x00040000L             /* (RW)  Enhanced Capture Effecty (21041) */
183 #define TULIP_CMD_CAPTREFFCT    0x00020000L             /* (RW)  Capture Effect (!802.3) */
184 #define TULIP_CMD_BACKPRESSURE  0x00010000L             /* (RW)  Back Pressure (!802.3) (21040) */
185 #define TULIP_CMD_THRESHOLDCTL  0x0000C000L             /* (RW)  Threshold Control */
186 #define TULIP_CMD_THRSHLD72     0x00000000L             /*       00 - 72 Bytes */
187 #define TULIP_CMD_THRSHLD96     0x00004000L             /*       01 - 96 Bytes */
188 #define TULIP_CMD_THRSHLD128    0x00008000L             /*       10 - 128 bytes */
189 #define TULIP_CMD_THRSHLD160    0x0000C000L             /*       11 - 160 Bytes */
190 #define TULIP_CMD_TXRUN         0x00002000L             /* (RW)  Start/Stop Transmitter */
191 #define TULIP_CMD_FORCECOLL     0x00001000L             /* (RW)  Force Collisions */
192 #define TULIP_CMD_OPERMODE      0x00000C00L             /* (RW)  Operating Mode */
193 #define TULIP_CMD_FULLDUPLEX    0x00000200L             /* (RW)  Full Duplex Mode */
194 #define TULIP_CMD_FLAKYOSCDIS   0x00000100L             /* (RW)  Flakey Oscillator Disable */
195 #define TULIP_CMD_ALLMULTI      0x00000080L             /* (RW)  Pass All Multicasts */
196 #define TULIP_CMD_PROMISCUOUS   0x00000040L             /* (RW)  Promiscuous Mode */
197 #define TULIP_CMD_BACKOFFCTR    0x00000020L             /* (RW)  Start/Stop Backoff Counter (!802.3) */
198 #define TULIP_CMD_INVFILTER     0x00000010L             /* (R )  Inverse Filtering */
199 #define TULIP_CMD_PASSBADPKT    0x00000008L             /* (RW)  Pass Bad Frames  */
200 #define TULIP_CMD_HASHONLYFLTR  0x00000004L             /* (R )  Hash Only Filtering */
201 #define TULIP_CMD_RXRUN         0x00000002L             /* (RW)  Start/Stop Receive Filtering */
202 #define TULIP_CMD_HASHPRFCTFLTR 0x00000001L             /* (R )  Hash/Perfect Receive Filtering */
203
204 #define TULIP_SIASTS_OTHERRXACTIVITY    0x00000200L
205 #define TULIP_SIASTS_RXACTIVITY         0x00000100L
206 #define TULIP_SIASTS_LINKFAIL           0x00000004L
207 #define TULIP_SIASTS_LINK100FAIL        0x00000002L
208 #define TULIP_SIACONN_RESET             0x00000000L
209
210 /*
211  * 21040 SIA definitions
212  */
213 #define TULIP_21040_PROBE_10BASET_TIMEOUT       2500
214 #define TULIP_21040_PROBE_AUIBNC_TIMEOUT        300
215 #define TULIP_21040_PROBE_EXTSIA_TIMEOUT        300
216
217 #define TULIP_21040_SIACONN_10BASET     0x0000EF01L
218 #define TULIP_21040_SIATXRX_10BASET     0x0000FFFFL
219 #define TULIP_21040_SIAGEN_10BASET      0x00000000L
220
221 #define TULIP_21040_SIACONN_10BASET_FD  0x0000EF01L
222 #define TULIP_21040_SIATXRX_10BASET_FD  0x0000FFFDL
223 #define TULIP_21040_SIAGEN_10BASET_FD   0x00000000L
224
225 #define TULIP_21040_SIACONN_AUIBNC      0x0000EF09L
226 #define TULIP_21040_SIATXRX_AUIBNC      0x00000705L
227 #define TULIP_21040_SIAGEN_AUIBNC       0x00000006L
228
229 #define TULIP_21040_SIACONN_EXTSIA      0x00003041L
230 #define TULIP_21040_SIATXRX_EXTSIA      0x00000000L
231 #define TULIP_21040_SIAGEN_EXTSIA       0x00000006L
232
233 /*
234  * 21041 SIA definitions
235  */
236
237 #define TULIP_21041_PROBE_10BASET_TIMEOUT       2500
238 #define TULIP_21041_PROBE_AUIBNC_TIMEOUT        300
239
240 #define TULIP_21041_SIACONN_10BASET             0x0000EF01L
241 #define TULIP_21041_SIATXRX_10BASET             0x0000FF3FL
242 #define TULIP_21041_SIAGEN_10BASET              0x00000000L
243
244 #define TULIP_21041P2_SIACONN_10BASET           0x0000EF01L
245 #define TULIP_21041P2_SIATXRX_10BASET           0x0000FFFFL
246 #define TULIP_21041P2_SIAGEN_10BASET            0x00000000L
247
248 #define TULIP_21041_SIACONN_10BASET_FD          0x0000EF01L
249 #define TULIP_21041_SIATXRX_10BASET_FD          0x0000FF3DL
250 #define TULIP_21041_SIAGEN_10BASET_FD           0x00000000L
251
252 #define TULIP_21041P2_SIACONN_10BASET_FD        0x0000EF01L
253 #define TULIP_21041P2_SIATXRX_10BASET_FD        0x0000FFFFL
254 #define TULIP_21041P2_SIAGEN_10BASET_FD         0x00000000L
255
256 #define TULIP_21041_SIACONN_AUI                 0x0000EF09L
257 #define TULIP_21041_SIATXRX_AUI                 0x0000F73DL
258 #define TULIP_21041_SIAGEN_AUI                  0x0000000EL
259
260 #define TULIP_21041P2_SIACONN_AUI               0x0000EF09L
261 #define TULIP_21041P2_SIATXRX_AUI               0x0000F7FDL
262 #define TULIP_21041P2_SIAGEN_AUI                0x0000000EL
263
264 #define TULIP_21041_SIACONN_BNC                 0x0000EF09L
265 #define TULIP_21041_SIATXRX_BNC                 0x0000F73DL
266 #define TULIP_21041_SIAGEN_BNC                  0x00000006L
267
268 #define TULIP_21041P2_SIACONN_BNC               0x0000EF09L
269 #define TULIP_21041P2_SIATXRX_BNC               0x0000F7FDL
270 #define TULIP_21041P2_SIAGEN_BNC                0x00000006L
271
272 /*
273  * 21142 SIA definitions
274  */
275
276 #define TULIP_21142_PROBE_10BASET_TIMEOUT       2500
277 #define TULIP_21142_PROBE_AUIBNC_TIMEOUT        300
278
279 #define TULIP_21142_SIACONN_10BASET             0x00000001L
280 #define TULIP_21142_SIATXRX_10BASET             0x00007F3FL
281 #define TULIP_21142_SIAGEN_10BASET              0x00000008L
282
283 #define TULIP_21142_SIACONN_10BASET_FD          0x00000001L
284 #define TULIP_21142_SIATXRX_10BASET_FD          0x00007F3DL
285 #define TULIP_21142_SIAGEN_10BASET_FD           0x00000008L
286
287 #define TULIP_21142_SIACONN_AUI                 0x00000009L
288 #define TULIP_21142_SIATXRX_AUI                 0x00000705L
289 #define TULIP_21142_SIAGEN_AUI                  0x0000000EL
290
291 #define TULIP_21142_SIACONN_BNC                 0x00000009L
292 #define TULIP_21142_SIATXRX_BNC                 0x00000705L
293 #define TULIP_21142_SIAGEN_BNC                  0x00000006L
294
295
296
297
298 #define TULIP_WATCHDOG_TXDISABLE        0x00000001L
299 #define TULIP_WATCHDOG_RXDISABLE        0x00000010L
300
301 #define TULIP_BUSMODE_SWRESET           0x00000001L
302 #define TULIP_BUSMODE_DESCSKIPLEN_MASK  0x0000007CL
303 #define TULIP_BUSMODE_BIGENDIAN         0x00000080L
304 #define TULIP_BUSMODE_BURSTLEN_MASK     0x00003F00L
305 #define TULIP_BUSMODE_BURSTLEN_DEFAULT  0x00000000L
306 #define TULIP_BUSMODE_BURSTLEN_1LW      0x00000100L
307 #define TULIP_BUSMODE_BURSTLEN_2LW      0x00000200L
308 #define TULIP_BUSMODE_BURSTLEN_4LW      0x00000400L
309 #define TULIP_BUSMODE_BURSTLEN_8LW      0x00000800L
310 #define TULIP_BUSMODE_BURSTLEN_16LW     0x00001000L
311 #define TULIP_BUSMODE_BURSTLEN_32LW     0x00002000L
312 #define TULIP_BUSMODE_CACHE_NOALIGN     0x00000000L
313 #define TULIP_BUSMODE_CACHE_ALIGN8      0x00004000L
314 #define TULIP_BUSMODE_CACHE_ALIGN16     0x00008000L
315 #define TULIP_BUSMODE_CACHE_ALIGN32     0x0000C000L
316 #define TULIP_BUSMODE_TXPOLL_NEVER      0x00000000L
317 #define TULIP_BUSMODE_TXPOLL_200000ns   0x00020000L
318 #define TULIP_BUSMODE_TXPOLL_800000ns   0x00040000L
319 #define TULIP_BUSMODE_TXPOLL_1600000ns  0x00060000L
320 #define TULIP_BUSMODE_TXPOLL_12800ns    0x00080000L     /* 21041 only */
321 #define TULIP_BUSMODE_TXPOLL_25600ns    0x000A0000L     /* 21041 only */
322 #define TULIP_BUSMODE_TXPOLL_51200ns    0x000C0000L     /* 21041 only */
323 #define TULIP_BUSMODE_TXPOLL_102400ns   0x000E0000L     /* 21041 only */
324 #define TULIP_BUSMODE_DESC_BIGENDIAN    0x00100000L     /* 21041 only */
325 #define TULIP_BUSMODE_READMULTIPLE      0x00200000L     /* */
326
327 #define TULIP_REG_CFDA                  0x40
328 #define TULIP_CFDA_SLEEP                0x80000000L
329 #define TULIP_CFDA_SNOOZE               0x40000000L
330
331 #define TULIP_GP_PINSET                 0x00000100L
332 /*
333  * These are the defintitions used for the DEC 21140
334  * evaluation board.
335  */
336 #define TULIP_GP_EB_PINS                0x0000001F      /* General Purpose Pin directions */
337 #define TULIP_GP_EB_OK10                0x00000080      /* 10 Mb/sec Signal Detect gep<7> */
338 #define TULIP_GP_EB_OK100               0x00000040      /* 100 Mb/sec Signal Detect gep<6> */
339 #define TULIP_GP_EB_INIT                0x0000000B      /* No loopback --- point-to-point */
340
341 /*
342  * These are the defintitions used for the SMC9332 (21140) board.
343  */
344 #define TULIP_GP_SMC_9332_PINS          0x0000003F      /* General Purpose Pin directions */
345 #define TULIP_GP_SMC_9332_OK10          0x00000080      /* 10 Mb/sec Signal Detect gep<7> */
346 #define TULIP_GP_SMC_9332_OK100         0x00000040      /* 100 Mb/sec Signal Detect gep<6> */
347 #define TULIP_GP_SMC_9332_INIT          0x00000009      /* No loopback --- point-to-point */
348
349 #define TULIP_OUI_SMC_0                 0x00
350 #define TULIP_OUI_SMC_1                 0x00
351 #define TULIP_OUI_SMC_2                 0xC0
352
353 /*
354  * There are the definitions used for the DEC DE500
355  * 10/100 family of boards
356  */
357 #define TULIP_GP_DE500_PINS             0x0000001FL
358 #define TULIP_GP_DE500_LINK_PASS        0x00000080L
359 #define TULIP_GP_DE500_SYM_LINK         0x00000040L
360 #define TULIP_GP_DE500_SIGNAL_DETECT    0x00000020L
361 #define TULIP_GP_DE500_PHY_RESET        0x00000010L
362 #define TULIP_GP_DE500_HALFDUPLEX       0x00000008L
363 #define TULIP_GP_DE500_PHY_LOOPBACK     0x00000004L
364 #define TULIP_GP_DE500_FORCE_LED        0x00000002L
365 #define TULIP_GP_DE500_FORCE_100        0x00000001L
366
367 /*
368  * These are the defintitions used for the Cogent EM100
369  * 21140 board.
370  */
371 #define TULIP_GP_EM100_PINS             0x0000003F      /* General Purpose Pin directions */
372 #define TULIP_GP_EM100_INIT             0x00000009      /* No loopback --- point-to-point */
373 #define TULIP_OUI_COGENT_0              0x00
374 #define TULIP_OUI_COGENT_1              0x00
375 #define TULIP_OUI_COGENT_2              0x92
376 #define TULIP_COGENT_EM100TX_ID         0x12
377 #define TULIP_COGENT_EM100FX_ID         0x15
378
379
380 /*
381  * These are the defintitions used for the Znyx ZX342
382  * 10/100 board
383  */
384 #define TULIP_OUI_ZNYX_0                0x00
385 #define TULIP_OUI_ZNYX_1                0xC0
386 #define TULIP_OUI_ZNYX_2                0x95
387
388 #define TULIP_ZNYX_ID_ZX312             0x0602
389 #define TULIP_ZNYX_ID_ZX312T            0x0622
390 #define TULIP_ZNYX_ID_ZX314_INTA        0x0701
391 #define TULIP_ZNYX_ID_ZX314             0x0711
392 #define TULIP_ZNYX_ID_ZX315_INTA        0x0801
393 #define TULIP_ZNYX_ID_ZX315             0x0811
394 #define TULIP_ZNYX_ID_ZX342             0x0901
395 #define TULIP_ZNYX_ID_ZX342B            0x0921
396 #define TULIP_ZNYX_ID_ZX342_X3          0x0902
397 #define TULIP_ZNYX_ID_ZX342_X4          0x0903
398 #define TULIP_ZNYX_ID_ZX344             0x0A01
399 #define TULIP_ZNYX_ID_ZX351             0x0B01
400 #define TULIP_ZNYX_ID_ZX345             0x0C01
401 #define TULIP_ZNYX_ID_ZX311             0x0D01
402 #define TULIP_ZNYX_ID_ZX346             0x0E01
403
404 #define TULIP_GP_ZX34X_PINS             0x0000001F      /* General Purpose Pin directions */
405 #define TULIP_GP_ZX344_PINS             0x0000000B      /* General Purpose Pin directions */
406 #define TULIP_GP_ZX345_PINS             0x00000003      /* General Purpose Pin directions */
407 #define TULIP_GP_ZX346_PINS             0x00000043      /* General Purpose Pin directions */
408 #define TULIP_GP_ZX34X_LNKFAIL          0x00000080      /* 10Mb/s Link Failure */
409 #define TULIP_GP_ZX34X_SYMDET           0x00000040      /* 100Mb/s Symbol Detect */
410 #define TULIP_GP_ZX345_PHYACT           0x00000040      /* PHY Activity */
411 #define TULIP_GP_ZX34X_SIGDET           0x00000020      /* 100Mb/s Signal Detect */
412 #define TULIP_GP_ZX346_AUTONEG_ENABLED  0x00000020      /* 802.3u autoneg enabled */
413 #define TULIP_GP_ZX342_COLENA           0x00000008      /* 10t Ext LB */
414 #define TULIP_GP_ZX344_ROTINT           0x00000008      /* PPB IRQ rotation */
415 #define TULIP_GP_ZX345_SPEED10          0x00000008      /* 10Mb speed detect */
416 #define TULIP_GP_ZX346_SPEED100         0x00000008      /* 100Mb speed detect */
417 #define TULIP_GP_ZX34X_NCOLENA          0x00000004      /* 10t Int LB */
418 #define TULIP_GP_ZX34X_RXMATCH          0x00000004      /* RX Match */
419 #define TULIP_GP_ZX346_FULLDUPLEX       0x00000004      /* Full Duplex Sensed */
420 #define TULIP_GP_ZX34X_LB102            0x00000002      /* 100tx twister LB */
421 #define TULIP_GP_ZX34X_NLB101           0x00000001      /* PDT/PDR LB */
422 #define TULIP_GP_ZX34X_INIT             0x00000009      
423
424 /*
425  * Compex's OUI.  We need to twiddle a bit on their 21041 card.
426  */
427 #define TULIP_OUI_COMPEX_0              0x00
428 #define TULIP_OUI_COMPEX_1              0x80
429 #define TULIP_OUI_COMPEX_2              0x48
430 #define TULIP_21041_COMPEX_XREGDATA     1
431
432 /*
433  * Asante's OUI and stuff...
434  */
435 #define TULIP_OUI_ASANTE_0              0x00
436 #define TULIP_OUI_ASANTE_1              0x00
437 #define TULIP_OUI_ASANTE_2              0x94
438 #define TULIP_GP_ASANTE_PINS            0x000000bf      /* GP pin config */
439 #define TULIP_GP_ASANTE_PHYRESET        0x00000008      /* Reset PHY */
440
441 /*
442  * ACCTON EN1207 specialties
443  */
444
445 #define TULIP_OUI_EN1207_0              0x00
446 #define TULIP_OUI_EN1207_1              0x00
447 #define TULIP_OUI_EN1207_2              0xE8
448
449 #define TULIP_CSR8_EN1207               0x08
450 #define TULIP_CSR9_EN1207               0x00
451 #define TULIP_CSR10_EN1207              0x03
452 #define TULIP_CSR11_EN1207              0x1F
453
454 #define TULIP_GP_EN1207_BNC_INIT        0x0000011B
455 #define TULIP_GP_EN1207_UTP_INIT        0x9E00000B
456 #define TULIP_GP_EN1207_100_INIT        0x6D00031B
457
458 /*
459  * SROM definitions for the 21140 and 21041.
460  */
461 #define SROMXREG        0x0400
462 #define SROMSEL         0x0800
463 #define SROMRD          0x4000
464 #define SROMWR          0x2000
465 #define SROMDIN         0x0008
466 #define SROMDOUT        0x0004
467 #define SROMDOUTON      0x0004
468 #define SROMDOUTOFF     0x0004
469 #define SROMCLKON       0x0002
470 #define SROMCLKOFF      0x0002
471 #define SROMCSON        0x0001
472 #define SROMCSOFF       0x0001
473 #define SROMCS          0x0001
474
475 #define SROMCMD_MODE    4
476 #define SROMCMD_WR      5
477 #define SROMCMD_RD      6
478
479 #define SROM_BITWIDTH   6
480
481 /*
482  * MII Definitions for the 21041 and 21140/21140A/21142
483  */
484 #define MII_PREAMBLE            (~0)
485 #define MII_TEST                0xAAAAAAAA
486 #define MII_RDCMD               0xF6            /* 1111.0110 */
487 #define MII_WRCMD               0xF5            /* 1111.0101 */
488 #define MII_DIN                 0x00080000
489 #define MII_RD                  0x00040000
490 #define MII_WR                  0x00000000
491 #define MII_DOUT                0x00020000
492 #define MII_CLK                 0x00010000
493 #define MII_CLKON               MII_CLK
494 #define MII_CLKOFF              MII_CLK
495
496 #define PHYREG_CONTROL                  0
497 #define PHYREG_STATUS                   1
498 #define PHYREG_IDLOW                    2
499 #define PHYREG_IDHIGH                   3
500 #define PHYREG_AUTONEG_ADVERTISEMENT    4
501 #define PHYREG_AUTONEG_ABILITIES        5
502 #define PHYREG_AUTONEG_EXPANSION        6
503 #define PHYREG_AUTONEG_NEXTPAGE         7
504
505 #define PHYSTS_100BASET4        0x8000
506 #define PHYSTS_100BASETX_FD     0x4000
507 #define PHYSTS_100BASETX        0x2000
508 #define PHYSTS_10BASET_FD       0x1000
509 #define PHYSTS_10BASET          0x0800
510 #define PHYSTS_AUTONEG_DONE     0x0020
511 #define PHYSTS_REMOTE_FAULT     0x0010
512 #define PHYSTS_CAN_AUTONEG      0x0008
513 #define PHYSTS_LINK_UP          0x0004
514 #define PHYSTS_JABBER_DETECT    0x0002
515 #define PHYSTS_EXTENDED_REGS    0x0001
516
517 #define PHYCTL_RESET            0x8000
518 #define PHYCTL_SELECT_100MB     0x2000
519 #define PHYCTL_AUTONEG_ENABLE   0x1000
520 #define PHYCTL_ISOLATE          0x0400
521 #define PHYCTL_AUTONEG_RESTART  0x0200
522 #define PHYCTL_FULL_DUPLEX      0x0100
523
524 /*
525  * Definitions for the DE425.
526  */
527 #define DE425_CFID              0x08    /* Configuration Id */
528 #define DE425_CFCS              0x0C    /* Configuration Command-Status */
529 #define DE425_CFRV              0x18    /* Configuration Revision */
530 #define DE425_CFLT              0x1C    /* Configuration Latency Timer */
531 #define DE425_CBIO              0x28    /* Configuration Base IO Address */
532 #define DE425_CFDA              0x2C    /* Configuration Driver Area */
533 #define DE425_ENETROM_OFFSET    0xC90   /* Offset in I/O space for ENETROM */
534 #define DE425_CFG0              0xC88   /* IRQ register */
535 #define DE425_EISAID            0x10a34250 /* EISA device id */
536 #define DE425_EISA_IOSIZE       0x100
537
538 #define DEC_VENDORID            0x1011
539 #define CHIPID_21040            0x0002
540 #define CHIPID_21140            0x0009
541 #define CHIPID_21041            0x0014
542 #define CHIPID_21142            0x0019
543 #define PCI_VENDORID(x)         ((x) & 0xFFFF)
544 #define PCI_CHIPID(x)           (((x) >> 16) & 0xFFFF)
545
546 /*
547  * Generic SROM Format
548  *
549  *
550  */
551
552 typedef struct {
553     u_int8_t sh_idbuf[18];
554     u_int8_t sh_version;
555     u_int8_t sh_adapter_count;
556     u_int8_t sh_ieee802_address[6];
557 } tulip_srom_header_t;
558
559 typedef struct {
560     u_int8_t sai_device;
561     u_int8_t sai_leaf_offset_lowbyte;
562     u_int8_t sai_leaf_offset_highbyte;
563 } tulip_srom_adapter_info_t;
564
565 typedef enum {
566     TULIP_SROM_CONNTYPE_10BASET                 =0x0000,
567     TULIP_SROM_CONNTYPE_BNC                     =0x0001,
568     TULIP_SROM_CONNTYPE_AUI                     =0x0002,
569     TULIP_SROM_CONNTYPE_100BASETX               =0x0003,
570     TULIP_SROM_CONNTYPE_100BASET4               =0x0006,
571     TULIP_SROM_CONNTYPE_100BASEFX               =0x0007,
572     TULIP_SROM_CONNTYPE_MII_10BASET             =0x0009,
573     TULIP_SROM_CONNTYPE_MII_100BASETX           =0x000D,
574     TULIP_SROM_CONNTYPE_MII_100BASET4           =0x000F,
575     TULIP_SROM_CONNTYPE_MII_100BASEFX           =0x0010,
576     TULIP_SROM_CONNTYPE_10BASET_NWAY            =0x0100,
577     TULIP_SROM_CONNTYPE_10BASET_FD              =0x0204,
578     TULIP_SROM_CONNTYPE_MII_10BASET_FD          =0x020A,
579     TULIP_SROM_CONNTYPE_100BASETX_FD            =0x020E,
580     TULIP_SROM_CONNTYPE_MII_100BASETX_FD        =0x0211,
581     TULIP_SROM_CONNTYPE_10BASET_NOLINKPASS      =0x0400,
582     TULIP_SROM_CONNTYPE_AUTOSENSE               =0x0800,
583     TULIP_SROM_CONNTYPE_AUTOSENSE_POWERUP       =0x8800,
584     TULIP_SROM_CONNTYPE_AUTOSENSE_NWAY          =0x9000,
585     TULIP_SROM_CONNTYPE_NOT_USED                =0xFFFF
586 } tulip_srom_connection_t;
587
588 typedef enum {
589     TULIP_SROM_MEDIA_10BASET                    =0x0000,
590     TULIP_SROM_MEDIA_BNC                        =0x0001,
591     TULIP_SROM_MEDIA_AUI                        =0x0002,
592     TULIP_SROM_MEDIA_100BASETX                  =0x0003,
593     TULIP_SROM_MEDIA_10BASET_FD                 =0x0004,
594     TULIP_SROM_MEDIA_100BASETX_FD               =0x0005,
595     TULIP_SROM_MEDIA_100BASET4                  =0x0006,
596     TULIP_SROM_MEDIA_100BASEFX                  =0x0007,
597     TULIP_SROM_MEDIA_100BASEFX_FD               =0x0008
598 } tulip_srom_media_t;
599
600 #define TULIP_SROM_21041_EXTENDED       0x40
601
602 #define TULIP_SROM_2114X_NOINDICATOR    0x8000
603 #define TULIP_SROM_2114X_DEFAULT        0x4000
604 #define TULIP_SROM_2114X_POLARITY       0x0080
605 #define TULIP_SROM_2114X_CMDBITS(n)     (((n) & 0x0071) << 18)
606 #define TULIP_SROM_2114X_BITPOS(b)      (1 << (((b) & 0x0E) >> 1))
607
608
609
610 #endif /* !defined(_DC21040_H) */