- Replace confusing for loop with a do {} while (). Tested by making
[dragonfly.git] / test / sysperf / mbwtest.data
1
2 $DragonFly: src/test/sysperf/mbwtest.data,v 1.1 2003/11/13 07:10:36 dillon Exp $
3
4 Athlon64 ASUS K8V MB FSB/220Mhz DDR3100 memory / DragonFly      12Nov2003
5         L1 cache size: 65536
6         L2 cache size: 1048576
7         L1 cache bandwidth: 14829.80 Mbytes/sec
8         L2 cache bandwidth: 7632.12 Mbytes/sec
9         non-cache bandwidth: 2522.32 Mbytes/sec
10
11 Celeron 1.7GHz / DragonFly                                      12Nov2003
12         L1 cache size: 8192
13         L2 cache size: 131072
14         L1 cache bandwidth: 6419.16 Mbytes/sec
15         L2 cache bandwidth: 4464.86 Mbytes/sec
16         non-cache bandwidth: 1520.00 Mbytes/sec
17
18 P4 1.2GHz / DragonFly                                           12Nov2003
19         L1 cache size: 8192
20         L2 cache size: 262144
21         L1 cache bandwidth: 4899.21 Mbytes/sec
22         L2 cache bandwidth: 3385.41 Mbytes/sec
23         non-cache bandwidth: 1312.03 Mbytes/sec
24
25 2xP3/1.3GHz DELL2550 / DragonFly                                12Nov2003
26         L1 cache size: 16384
27         L2 cache size: 524288
28         L1 cache bandwidth: 4243.63 Mbytes/sec
29         L2 cache bandwidth: 2325.46 Mbytes/sec
30         non-cache bandwidth: 625.86 Mbytes/sec
31
32 2xP3/750Mhz VALinux / DragonFly                                 12Nov2003
33         L1 cache size: 16384
34         L2 cache size: 262144
35         L1 cache bandwidth: 2782.76 Mbytes/sec
36         L2 cache bandwidth: 1638.79 Mbytes/sec
37         non-cache bandwidth: 426.48 Mbytes/sec
38
39 EPIA EM6000 / DragonFly                                         12Nov2003
40         L1 cache size: 65536
41         L2 cache size: 131072
42         L1 cache bandwidth: 1172.51 Mbytes/sec
43         L2 cache bandwidth: 288.08 Mbytes/sec
44         non-cache bandwidth: 183.30 Mbytes/sec
45