if: Per-cpu ifnet/ifaddr statistics, step 1/3
[dragonfly.git] / sys / dev / netif / ral / rt2661.c
1 /*      $FreeBSD: head/sys/dev/ral/rt2661.c 195618 2009-07-11 15:02:45Z rpaulo $        */
2
3 /*-
4  * Copyright (c) 2006
5  *      Damien Bergamini <damien.bergamini@free.fr>
6  *
7  * Permission to use, copy, modify, and distribute this software for any
8  * purpose with or without fee is hereby granted, provided that the above
9  * copyright notice and this permission notice appear in all copies.
10  *
11  * THE SOFTWARE IS PROVIDED "AS IS" AND THE AUTHOR DISCLAIMS ALL WARRANTIES
12  * WITH REGARD TO THIS SOFTWARE INCLUDING ALL IMPLIED WARRANTIES OF
13  * MERCHANTABILITY AND FITNESS. IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR
14  * ANY SPECIAL, DIRECT, INDIRECT, OR CONSEQUENTIAL DAMAGES OR ANY DAMAGES
15  * WHATSOEVER RESULTING FROM LOSS OF USE, DATA OR PROFITS, WHETHER IN AN
16  * ACTION OF CONTRACT, NEGLIGENCE OR OTHER TORTIOUS ACTION, ARISING OUT OF
17  * OR IN CONNECTION WITH THE USE OR PERFORMANCE OF THIS SOFTWARE.
18  *
19  * $FreeBSD: head/sys/dev/ral/rt2661.c 195618 2009-07-11 15:02:45Z rpaulo $
20  */
21
22 /*-
23  * Ralink Technology RT2561, RT2561S and RT2661 chipset driver
24  * http://www.ralinktech.com/
25  */
26
27 #include <sys/param.h>
28 #include <sys/sysctl.h>
29 #include <sys/sockio.h>
30 #include <sys/mbuf.h>
31 #include <sys/kernel.h>
32 #include <sys/socket.h>
33 #include <sys/systm.h>
34 #include <sys/malloc.h>
35 #include <sys/lock.h>
36 #include <sys/mutex.h>
37 #include <sys/module.h>
38 #include <sys/bus.h>
39 #include <sys/endian.h>
40 #include <sys/firmware.h>
41 #include <sys/rman.h>
42
43 #include <net/bpf.h>
44 #include <net/if.h>
45 #include <net/if_arp.h>
46 #include <net/ethernet.h>
47 #include <net/if_dl.h>
48 #include <net/if_media.h>
49 #include <net/if_types.h>
50 #include <net/ifq_var.h>
51
52 #include <netproto/802_11/ieee80211_var.h>
53 #include <netproto/802_11/ieee80211_radiotap.h>
54 #include <netproto/802_11/ieee80211_regdomain.h>
55 #include <netproto/802_11/ieee80211_ratectl.h>
56
57 #include <netinet/in.h>
58 #include <netinet/in_systm.h>
59 #include <netinet/in_var.h>
60 #include <netinet/ip.h>
61 #include <netinet/if_ether.h>
62
63 #include <dev/netif/ral/rt2661reg.h>
64 #include <dev/netif/ral/rt2661var.h>
65
66 #define RAL_DEBUG
67 #ifdef RAL_DEBUG
68 #define DPRINTF(sc, fmt, ...) do {                              \
69         if (sc->sc_debug > 0)                                   \
70                 kprintf(fmt, __VA_ARGS__);                      \
71 } while (0)
72 #define DPRINTFN(sc, n, fmt, ...) do {                          \
73         if (sc->sc_debug >= (n))                                \
74                 kprintf(fmt, __VA_ARGS__);                      \
75 } while (0)
76 #else
77 #define DPRINTF(sc, fmt, ...)
78 #define DPRINTFN(sc, n, fmt, ...)
79 #endif
80
81 static struct ieee80211vap *rt2661_vap_create(struct ieee80211com *,
82                             const char name[IFNAMSIZ], int unit, int opmode,
83                             int flags, const uint8_t bssid[IEEE80211_ADDR_LEN],
84                             const uint8_t mac[IEEE80211_ADDR_LEN]);
85 static void             rt2661_vap_delete(struct ieee80211vap *);
86 static void             rt2661_dma_map_addr(void *, bus_dma_segment_t *, int,
87                             int);
88 static int              rt2661_alloc_tx_ring(struct rt2661_softc *,
89                             struct rt2661_tx_ring *, int);
90 static void             rt2661_reset_tx_ring(struct rt2661_softc *,
91                             struct rt2661_tx_ring *);
92 static void             rt2661_free_tx_ring(struct rt2661_softc *,
93                             struct rt2661_tx_ring *);
94 static int              rt2661_alloc_rx_ring(struct rt2661_softc *,
95                             struct rt2661_rx_ring *, int);
96 static void             rt2661_reset_rx_ring(struct rt2661_softc *,
97                             struct rt2661_rx_ring *);
98 static void             rt2661_free_rx_ring(struct rt2661_softc *,
99                             struct rt2661_rx_ring *);
100 static void             rt2661_newassoc(struct ieee80211_node *, int);
101 static int              rt2661_newstate(struct ieee80211vap *,
102                             enum ieee80211_state, int);
103 static uint16_t         rt2661_eeprom_read(struct rt2661_softc *, uint8_t);
104 static void             rt2661_rx_intr(struct rt2661_softc *);
105 static void             rt2661_tx_intr(struct rt2661_softc *);
106 static void             rt2661_tx_dma_intr(struct rt2661_softc *,
107                             struct rt2661_tx_ring *);
108 static void             rt2661_mcu_beacon_expire(struct rt2661_softc *);
109 static void             rt2661_mcu_wakeup(struct rt2661_softc *);
110 static void             rt2661_mcu_cmd_intr(struct rt2661_softc *);
111 static void             rt2661_scan_start(struct ieee80211com *);
112 static void             rt2661_scan_end(struct ieee80211com *);
113 static void             rt2661_set_channel(struct ieee80211com *);
114 static void             rt2661_setup_tx_desc(struct rt2661_softc *,
115                             struct rt2661_tx_desc *, uint32_t, uint16_t, int,
116                             int, const bus_dma_segment_t *, int, int);
117 static int              rt2661_tx_data(struct rt2661_softc *, struct mbuf *,
118                             struct ieee80211_node *, int);
119 static int              rt2661_tx_mgt(struct rt2661_softc *, struct mbuf *,
120                             struct ieee80211_node *);
121 static void             rt2661_start_locked(struct ifnet *);
122 static void             rt2661_start(struct ifnet *, struct ifaltq_subque *);
123 static int              rt2661_raw_xmit(struct ieee80211_node *, struct mbuf *,
124                             const struct ieee80211_bpf_params *);
125 static void             rt2661_watchdog_callout(void *);
126 static int              rt2661_ioctl(struct ifnet *, u_long, caddr_t,
127                             struct ucred *);
128 static void             rt2661_bbp_write(struct rt2661_softc *, uint8_t,
129                             uint8_t);
130 static uint8_t          rt2661_bbp_read(struct rt2661_softc *, uint8_t);
131 static void             rt2661_rf_write(struct rt2661_softc *, uint8_t,
132                             uint32_t);
133 static int              rt2661_tx_cmd(struct rt2661_softc *, uint8_t,
134                             uint16_t);
135 static void             rt2661_select_antenna(struct rt2661_softc *);
136 static void             rt2661_enable_mrr(struct rt2661_softc *);
137 static void             rt2661_set_txpreamble(struct rt2661_softc *);
138 static void             rt2661_set_basicrates(struct rt2661_softc *,
139                             const struct ieee80211_rateset *);
140 static void             rt2661_select_band(struct rt2661_softc *,
141                             struct ieee80211_channel *);
142 static void             rt2661_set_chan(struct rt2661_softc *,
143                             struct ieee80211_channel *);
144 static void             rt2661_set_bssid(struct rt2661_softc *,
145                             const uint8_t *);
146 static void             rt2661_set_macaddr(struct rt2661_softc *,
147                            const uint8_t *);
148 static void             rt2661_update_promisc(struct ifnet *);
149 static int              rt2661_wme_update(struct ieee80211com *) __unused;
150 static void             rt2661_update_slot(struct ifnet *);
151 static const char       *rt2661_get_rf(int);
152 static void             rt2661_read_eeprom(struct rt2661_softc *,
153                             uint8_t macaddr[IEEE80211_ADDR_LEN]);
154 static int              rt2661_bbp_init(struct rt2661_softc *);
155 static void             rt2661_init_locked(struct rt2661_softc *);
156 static void             rt2661_init(void *);
157 static void             rt2661_stop_locked(struct rt2661_softc *);
158 static void             rt2661_stop(void *);
159 static int              rt2661_load_microcode(struct rt2661_softc *);
160 #ifdef notyet
161 static void             rt2661_rx_tune(struct rt2661_softc *);
162 static void             rt2661_radar_start(struct rt2661_softc *);
163 static int              rt2661_radar_stop(struct rt2661_softc *);
164 #endif
165 static int              rt2661_prepare_beacon(struct rt2661_softc *,
166                             struct ieee80211vap *);
167 static void             rt2661_enable_tsf_sync(struct rt2661_softc *);
168 static void             rt2661_enable_tsf(struct rt2661_softc *);
169 static int              rt2661_get_rssi(struct rt2661_softc *, uint8_t);
170
171 static const struct {
172         uint32_t        reg;
173         uint32_t        val;
174 } rt2661_def_mac[] = {
175         RT2661_DEF_MAC
176 };
177
178 static const struct {
179         uint8_t reg;
180         uint8_t val;
181 } rt2661_def_bbp[] = {
182         RT2661_DEF_BBP
183 };
184
185 static const struct rfprog {
186         uint8_t         chan;
187         uint32_t        r1, r2, r3, r4;
188 }  rt2661_rf5225_1[] = {
189         RT2661_RF5225_1
190 }, rt2661_rf5225_2[] = {
191         RT2661_RF5225_2
192 };
193
194 int
195 rt2661_attach(device_t dev, int id)
196 {
197         struct rt2661_softc *sc = device_get_softc(dev);
198         struct ieee80211com *ic;
199         struct ifnet *ifp;
200         uint32_t val;
201         int error, ac, ntries;
202         uint8_t bands;
203         uint8_t macaddr[IEEE80211_ADDR_LEN];
204         struct sysctl_ctx_list *ctx;
205         struct sysctl_oid *tree;
206
207         sc->sc_id = id;
208         sc->sc_dev = dev;
209
210         ifp = sc->sc_ifp = if_alloc(IFT_IEEE80211);
211         if (ifp == NULL) {
212                 device_printf(sc->sc_dev, "can not if_alloc()\n");
213                 return ENOMEM;
214         }
215         ic = ifp->if_l2com;
216
217         callout_init(&sc->watchdog_ch);
218
219         /* wait for NIC to initialize */
220         for (ntries = 0; ntries < 1000; ntries++) {
221                 if ((val = RAL_READ(sc, RT2661_MAC_CSR0)) != 0)
222                         break;
223                 DELAY(1000);
224         }
225         if (ntries == 1000) {
226                 device_printf(sc->sc_dev,
227                     "timeout waiting for NIC to initialize\n");
228                 error = EIO;
229                 goto fail1;
230         }
231
232         /* retrieve RF rev. no and various other things from EEPROM */
233         rt2661_read_eeprom(sc, macaddr);
234
235         device_printf(dev, "MAC/BBP RT%X, RF %s\n", val,
236             rt2661_get_rf(sc->rf_rev));
237
238         /*
239          * Allocate Tx and Rx rings.
240          */
241         for (ac = 0; ac < 4; ac++) {
242                 error = rt2661_alloc_tx_ring(sc, &sc->txq[ac],
243                     RT2661_TX_RING_COUNT);
244                 if (error != 0) {
245                         device_printf(sc->sc_dev,
246                             "could not allocate Tx ring %d\n", ac);
247                         goto fail2;
248                 }
249         }
250
251         error = rt2661_alloc_tx_ring(sc, &sc->mgtq, RT2661_MGT_RING_COUNT);
252         if (error != 0) {
253                 device_printf(sc->sc_dev, "could not allocate Mgt ring\n");
254                 goto fail2;
255         }
256
257         error = rt2661_alloc_rx_ring(sc, &sc->rxq, RT2661_RX_RING_COUNT);
258         if (error != 0) {
259                 device_printf(sc->sc_dev, "could not allocate Rx ring\n");
260                 goto fail3;
261         }
262
263         ifp->if_softc = sc;
264         if_initname(ifp, device_get_name(dev), device_get_unit(dev));
265         ifp->if_flags = IFF_BROADCAST | IFF_SIMPLEX | IFF_MULTICAST;
266         ifp->if_init = rt2661_init;
267         ifp->if_ioctl = rt2661_ioctl;
268         ifp->if_start = rt2661_start;
269         ifq_set_maxlen(&ifp->if_snd, IFQ_MAXLEN);
270         ifq_set_ready(&ifp->if_snd);
271
272         ic->ic_ifp = ifp;
273         ic->ic_opmode = IEEE80211_M_STA;
274         ic->ic_phytype = IEEE80211_T_OFDM; /* not only, but not used */
275
276         /* set device capabilities */
277         ic->ic_caps =
278                   IEEE80211_C_STA               /* station mode */
279                 | IEEE80211_C_IBSS              /* ibss, nee adhoc, mode */
280                 | IEEE80211_C_HOSTAP            /* hostap mode */
281                 | IEEE80211_C_MONITOR           /* monitor mode */
282                 | IEEE80211_C_AHDEMO            /* adhoc demo mode */
283                 | IEEE80211_C_WDS               /* 4-address traffic works */
284                 | IEEE80211_C_MBSS              /* mesh point link mode */
285                 | IEEE80211_C_SHPREAMBLE        /* short preamble supported */
286                 | IEEE80211_C_SHSLOT            /* short slot time supported */
287                 | IEEE80211_C_WPA               /* capable of WPA1+WPA2 */
288                 | IEEE80211_C_BGSCAN            /* capable of bg scanning */
289 #ifdef notyet
290                 | IEEE80211_C_TXFRAG            /* handle tx frags */
291                 | IEEE80211_C_WME               /* 802.11e */
292 #endif
293                 ;
294
295         bands = 0;
296         setbit(&bands, IEEE80211_MODE_11B);
297         setbit(&bands, IEEE80211_MODE_11G);
298         if (sc->rf_rev == RT2661_RF_5225 || sc->rf_rev == RT2661_RF_5325) 
299                 setbit(&bands, IEEE80211_MODE_11A);
300         ieee80211_init_channels(ic, NULL, &bands);
301
302         ieee80211_ifattach(ic, macaddr);
303         ic->ic_newassoc = rt2661_newassoc;
304 #if 0
305         ic->ic_wme.wme_update = rt2661_wme_update;
306 #endif
307         ic->ic_scan_start = rt2661_scan_start;
308         ic->ic_scan_end = rt2661_scan_end;
309         ic->ic_set_channel = rt2661_set_channel;
310         ic->ic_updateslot = rt2661_update_slot;
311         ic->ic_update_promisc = rt2661_update_promisc;
312         ic->ic_raw_xmit = rt2661_raw_xmit;
313
314         ic->ic_vap_create = rt2661_vap_create;
315         ic->ic_vap_delete = rt2661_vap_delete;
316
317         ieee80211_radiotap_attach(ic,
318             &sc->sc_txtap.wt_ihdr, sizeof(sc->sc_txtap),
319                 RT2661_TX_RADIOTAP_PRESENT,
320             &sc->sc_rxtap.wr_ihdr, sizeof(sc->sc_rxtap),
321                 RT2661_RX_RADIOTAP_PRESENT);
322
323         ctx = &sc->sc_sysctl_ctx;
324         sysctl_ctx_init(ctx);
325         tree = SYSCTL_ADD_NODE(ctx, SYSCTL_STATIC_CHILDREN(_hw),
326                                OID_AUTO,
327                                device_get_nameunit(sc->sc_dev),
328                                CTLFLAG_RD, 0, "");
329         if (tree == NULL) {
330                 device_printf(sc->sc_dev, "can't add sysctl node\n");
331                 return 0;
332         }
333 #ifdef RAL_DEBUG
334         SYSCTL_ADD_INT(ctx, SYSCTL_CHILDREN(tree), OID_AUTO,
335             "debug", CTLFLAG_RW, &sc->sc_debug, 0, "debug msgs");
336 #endif
337         if (bootverbose)
338                 ieee80211_announce(ic);
339
340         return 0;
341
342 fail3:  rt2661_free_tx_ring(sc, &sc->mgtq);
343 fail2:  while (--ac >= 0)
344                 rt2661_free_tx_ring(sc, &sc->txq[ac]);
345 fail1:
346         if_free(ifp);
347         return error;
348 }
349
350 int
351 rt2661_detach(void *xsc)
352 {
353         struct rt2661_softc *sc = xsc;
354         struct ifnet *ifp = sc->sc_ifp;
355         struct ieee80211com *ic = ifp->if_l2com;
356         
357         rt2661_stop_locked(sc);
358
359         ieee80211_ifdetach(ic);
360
361         rt2661_free_tx_ring(sc, &sc->txq[0]);
362         rt2661_free_tx_ring(sc, &sc->txq[1]);
363         rt2661_free_tx_ring(sc, &sc->txq[2]);
364         rt2661_free_tx_ring(sc, &sc->txq[3]);
365         rt2661_free_tx_ring(sc, &sc->mgtq);
366         rt2661_free_rx_ring(sc, &sc->rxq);
367
368         if_free(ifp);
369
370         return 0;
371 }
372
373 static struct ieee80211vap *
374 rt2661_vap_create(struct ieee80211com *ic,
375         const char name[IFNAMSIZ], int unit, int opmode, int flags,
376         const uint8_t bssid[IEEE80211_ADDR_LEN],
377         const uint8_t mac[IEEE80211_ADDR_LEN])
378 {
379         struct ifnet *ifp = ic->ic_ifp;
380         struct rt2661_vap *rvp;
381         struct ieee80211vap *vap;
382
383         switch (opmode) {
384         case IEEE80211_M_STA:
385         case IEEE80211_M_IBSS:
386         case IEEE80211_M_AHDEMO:
387         case IEEE80211_M_MONITOR:
388         case IEEE80211_M_HOSTAP:
389         case IEEE80211_M_MBSS:
390                 /* XXXRP: TBD */
391                 if (!TAILQ_EMPTY(&ic->ic_vaps)) {
392                         if_printf(ifp, "only 1 vap supported\n");
393                         return NULL;
394                 }
395                 if (opmode == IEEE80211_M_STA)
396                         flags |= IEEE80211_CLONE_NOBEACONS;
397                 break;
398         case IEEE80211_M_WDS:
399                 if (TAILQ_EMPTY(&ic->ic_vaps) ||
400                     ic->ic_opmode != IEEE80211_M_HOSTAP) {
401                         if_printf(ifp, "wds only supported in ap mode\n");
402                         return NULL;
403                 }
404                 /*
405                  * Silently remove any request for a unique
406                  * bssid; WDS vap's always share the local
407                  * mac address.
408                  */
409                 flags &= ~IEEE80211_CLONE_BSSID;
410                 break;
411         default:
412                 if_printf(ifp, "unknown opmode %d\n", opmode);
413                 return NULL;
414         }
415         rvp = (struct rt2661_vap *) kmalloc(sizeof(struct rt2661_vap),
416             M_80211_VAP, M_INTWAIT | M_ZERO);
417         if (rvp == NULL)
418                 return NULL;
419         vap = &rvp->ral_vap;
420         ieee80211_vap_setup(ic, vap, name, unit, opmode, flags, bssid, mac);
421
422         /* override state transition machine */
423         rvp->ral_newstate = vap->iv_newstate;
424         vap->iv_newstate = rt2661_newstate;
425 #if 0
426         vap->iv_update_beacon = rt2661_beacon_update;
427 #endif
428
429         ieee80211_ratectl_init(vap);
430         /* complete setup */
431         ieee80211_vap_attach(vap, ieee80211_media_change, ieee80211_media_status);
432         if (TAILQ_FIRST(&ic->ic_vaps) == vap)
433                 ic->ic_opmode = opmode;
434         return vap;
435 }
436
437 static void
438 rt2661_vap_delete(struct ieee80211vap *vap)
439 {
440         struct rt2661_vap *rvp = RT2661_VAP(vap);
441
442         ieee80211_ratectl_deinit(vap);
443         ieee80211_vap_detach(vap);
444         kfree(rvp, M_80211_VAP);
445 }
446
447 void
448 rt2661_shutdown(void *xsc)
449 {
450         struct rt2661_softc *sc = xsc;
451
452         rt2661_stop(sc);
453 }
454
455 void
456 rt2661_suspend(void *xsc)
457 {
458         struct rt2661_softc *sc = xsc;
459
460         rt2661_stop(sc);
461 }
462
463 void
464 rt2661_resume(void *xsc)
465 {
466         struct rt2661_softc *sc = xsc;
467         struct ifnet *ifp = sc->sc_ifp;
468
469         if (ifp->if_flags & IFF_UP)
470                 rt2661_init(sc);
471 }
472
473 static void
474 rt2661_dma_map_addr(void *arg, bus_dma_segment_t *segs, int nseg, int error)
475 {
476         if (error != 0)
477                 return;
478
479         KASSERT(nseg == 1, ("too many DMA segments, %d should be 1", nseg));
480
481         *(bus_addr_t *)arg = segs[0].ds_addr;
482 }
483
484 static int
485 rt2661_alloc_tx_ring(struct rt2661_softc *sc, struct rt2661_tx_ring *ring,
486     int count)
487 {
488         int i, error;
489
490         ring->count = count;
491         ring->queued = 0;
492         ring->cur = ring->next = ring->stat = 0;
493
494         error = bus_dma_tag_create(ring->desc_dmat, 4, 0, 
495             BUS_SPACE_MAXADDR_32BIT, BUS_SPACE_MAXADDR, NULL, NULL,
496             count * RT2661_TX_DESC_SIZE, 1, count * RT2661_TX_DESC_SIZE,
497             0, &ring->desc_dmat);
498         if (error != 0) {
499                 device_printf(sc->sc_dev, "could not create desc DMA tag\n");
500                 goto fail;
501         }
502
503         error = bus_dmamem_alloc(ring->desc_dmat, (void **)&ring->desc,
504             BUS_DMA_NOWAIT | BUS_DMA_ZERO, &ring->desc_map);
505         if (error != 0) {
506                 device_printf(sc->sc_dev, "could not allocate DMA memory\n");
507                 goto fail;
508         }
509
510         error = bus_dmamap_load(ring->desc_dmat, ring->desc_map, ring->desc,
511             count * RT2661_TX_DESC_SIZE, rt2661_dma_map_addr, &ring->physaddr,
512             0);
513         if (error != 0) {
514                 device_printf(sc->sc_dev, "could not load desc DMA map\n");
515                 goto fail;
516         }
517
518         ring->data = kmalloc(count * sizeof (struct rt2661_tx_data), M_DEVBUF,
519             M_INTWAIT | M_ZERO);
520         if (ring->data == NULL) {
521                 device_printf(sc->sc_dev, "could not allocate soft data\n");
522                 error = ENOMEM;
523                 goto fail;
524         }
525
526         error = bus_dma_tag_create(ring->data_dmat, 1, 0, 
527             BUS_SPACE_MAXADDR_32BIT, BUS_SPACE_MAXADDR, NULL, NULL, MCLBYTES,
528             RT2661_MAX_SCATTER, MCLBYTES, 0, &ring->data_dmat);
529         if (error != 0) {
530                 device_printf(sc->sc_dev, "could not create data DMA tag\n");
531                 goto fail;
532         }
533
534         for (i = 0; i < count; i++) {
535                 error = bus_dmamap_create(ring->data_dmat, 0,
536                     &ring->data[i].map);
537                 if (error != 0) {
538                         device_printf(sc->sc_dev, "could not create DMA map\n");
539                         goto fail;
540                 }
541         }
542
543         return 0;
544
545 fail:   rt2661_free_tx_ring(sc, ring);
546         return error;
547 }
548
549 static void
550 rt2661_reset_tx_ring(struct rt2661_softc *sc, struct rt2661_tx_ring *ring)
551 {
552         struct rt2661_tx_desc *desc;
553         struct rt2661_tx_data *data;
554         int i;
555
556         for (i = 0; i < ring->count; i++) {
557                 desc = &ring->desc[i];
558                 data = &ring->data[i];
559
560                 if (data->m != NULL) {
561                         bus_dmamap_sync(ring->data_dmat, data->map,
562                             BUS_DMASYNC_POSTWRITE);
563                         bus_dmamap_unload(ring->data_dmat, data->map);
564                         m_freem(data->m);
565                         data->m = NULL;
566                 }
567
568                 if (data->ni != NULL) {
569                         ieee80211_free_node(data->ni);
570                         data->ni = NULL;
571                 }
572
573                 desc->flags = 0;
574         }
575
576         bus_dmamap_sync(ring->desc_dmat, ring->desc_map, BUS_DMASYNC_PREWRITE);
577
578         ring->queued = 0;
579         ring->cur = ring->next = ring->stat = 0;
580 }
581
582 static void
583 rt2661_free_tx_ring(struct rt2661_softc *sc, struct rt2661_tx_ring *ring)
584 {
585         struct rt2661_tx_data *data;
586         int i;
587
588         if (ring->desc != NULL) {
589                 bus_dmamap_sync(ring->desc_dmat, ring->desc_map,
590                     BUS_DMASYNC_POSTWRITE);
591                 bus_dmamap_unload(ring->desc_dmat, ring->desc_map);
592                 bus_dmamem_free(ring->desc_dmat, ring->desc, ring->desc_map);
593         }
594
595         if (ring->desc_dmat != NULL)
596                 bus_dma_tag_destroy(ring->desc_dmat);
597
598         if (ring->data != NULL) {
599                 for (i = 0; i < ring->count; i++) {
600                         data = &ring->data[i];
601
602                         if (data->m != NULL) {
603                                 bus_dmamap_sync(ring->data_dmat, data->map,
604                                     BUS_DMASYNC_POSTWRITE);
605                                 bus_dmamap_unload(ring->data_dmat, data->map);
606                                 m_freem(data->m);
607                         }
608
609                         if (data->ni != NULL)
610                                 ieee80211_free_node(data->ni);
611
612                         if (data->map != NULL)
613                                 bus_dmamap_destroy(ring->data_dmat, data->map);
614                 }
615
616                 kfree(ring->data, M_DEVBUF);
617         }
618
619         if (ring->data_dmat != NULL)
620                 bus_dma_tag_destroy(ring->data_dmat);
621 }
622
623 static int
624 rt2661_alloc_rx_ring(struct rt2661_softc *sc, struct rt2661_rx_ring *ring,
625     int count)
626 {
627         struct rt2661_rx_desc *desc;
628         struct rt2661_rx_data *data;
629         bus_addr_t physaddr;
630         int i, error;
631
632         ring->count = count;
633         ring->cur = ring->next = 0;
634
635         error = bus_dma_tag_create(ring->desc_dmat, 4, 0, 
636             BUS_SPACE_MAXADDR_32BIT, BUS_SPACE_MAXADDR, NULL, NULL,
637             count * RT2661_RX_DESC_SIZE, 1, count * RT2661_RX_DESC_SIZE,
638             0, &ring->desc_dmat);
639         if (error != 0) {
640                 device_printf(sc->sc_dev, "could not create desc DMA tag\n");
641                 goto fail;
642         }
643
644         error = bus_dmamem_alloc(ring->desc_dmat, (void **)&ring->desc,
645             BUS_DMA_NOWAIT | BUS_DMA_ZERO, &ring->desc_map);
646         if (error != 0) {
647                 device_printf(sc->sc_dev, "could not allocate DMA memory\n");
648                 goto fail;
649         }
650
651         error = bus_dmamap_load(ring->desc_dmat, ring->desc_map, ring->desc,
652             count * RT2661_RX_DESC_SIZE, rt2661_dma_map_addr, &ring->physaddr,
653             0);
654         if (error != 0) {
655                 device_printf(sc->sc_dev, "could not load desc DMA map\n");
656                 goto fail;
657         }
658
659         ring->data = kmalloc(count * sizeof (struct rt2661_rx_data), M_DEVBUF,
660             M_INTWAIT | M_ZERO);
661         if (ring->data == NULL) {
662                 device_printf(sc->sc_dev, "could not allocate soft data\n");
663                 error = ENOMEM;
664                 goto fail;
665         }
666
667         /*
668          * Pre-allocate Rx buffers and populate Rx ring.
669          */
670         error = bus_dma_tag_create(ring->data_dmat, 1, 0, 
671             BUS_SPACE_MAXADDR_32BIT, BUS_SPACE_MAXADDR, NULL, NULL, MCLBYTES,
672             1, MCLBYTES, 0, &ring->data_dmat);
673         if (error != 0) {
674                 device_printf(sc->sc_dev, "could not create data DMA tag\n");
675                 goto fail;
676         }
677
678         for (i = 0; i < count; i++) {
679                 desc = &sc->rxq.desc[i];
680                 data = &sc->rxq.data[i];
681
682                 error = bus_dmamap_create(ring->data_dmat, 0, &data->map);
683                 if (error != 0) {
684                         device_printf(sc->sc_dev, "could not create DMA map\n");
685                         goto fail;
686                 }
687
688                 data->m = m_getcl(MB_DONTWAIT, MT_DATA, M_PKTHDR);
689                 if (data->m == NULL) {
690                         device_printf(sc->sc_dev,
691                             "could not allocate rx mbuf\n");
692                         error = ENOMEM;
693                         goto fail;
694                 }
695
696                 error = bus_dmamap_load(ring->data_dmat, data->map,
697                     mtod(data->m, void *), MCLBYTES, rt2661_dma_map_addr,
698                     &physaddr, 0);
699                 if (error != 0) {
700                         device_printf(sc->sc_dev,
701                             "could not load rx buf DMA map");
702                         goto fail;
703                 }
704
705                 desc->flags = htole32(RT2661_RX_BUSY);
706                 desc->physaddr = htole32(physaddr);
707         }
708
709         bus_dmamap_sync(ring->desc_dmat, ring->desc_map, BUS_DMASYNC_PREWRITE);
710
711         return 0;
712
713 fail:   rt2661_free_rx_ring(sc, ring);
714         return error;
715 }
716
717 static void
718 rt2661_reset_rx_ring(struct rt2661_softc *sc, struct rt2661_rx_ring *ring)
719 {
720         int i;
721
722         for (i = 0; i < ring->count; i++)
723                 ring->desc[i].flags = htole32(RT2661_RX_BUSY);
724
725         bus_dmamap_sync(ring->desc_dmat, ring->desc_map, BUS_DMASYNC_PREWRITE);
726
727         ring->cur = ring->next = 0;
728 }
729
730 static void
731 rt2661_free_rx_ring(struct rt2661_softc *sc, struct rt2661_rx_ring *ring)
732 {
733         struct rt2661_rx_data *data;
734         int i;
735
736         if (ring->desc != NULL) {
737                 bus_dmamap_sync(ring->desc_dmat, ring->desc_map,
738                     BUS_DMASYNC_POSTWRITE);
739                 bus_dmamap_unload(ring->desc_dmat, ring->desc_map);
740                 bus_dmamem_free(ring->desc_dmat, ring->desc, ring->desc_map);
741         }
742
743         if (ring->desc_dmat != NULL)
744                 bus_dma_tag_destroy(ring->desc_dmat);
745
746         if (ring->data != NULL) {
747                 for (i = 0; i < ring->count; i++) {
748                         data = &ring->data[i];
749
750                         if (data->m != NULL) {
751                                 bus_dmamap_sync(ring->data_dmat, data->map,
752                                     BUS_DMASYNC_POSTREAD);
753                                 bus_dmamap_unload(ring->data_dmat, data->map);
754                                 m_freem(data->m);
755                         }
756
757                         if (data->map != NULL)
758                                 bus_dmamap_destroy(ring->data_dmat, data->map);
759                 }
760
761                 kfree(ring->data, M_DEVBUF);
762         }
763
764         if (ring->data_dmat != NULL)
765                 bus_dma_tag_destroy(ring->data_dmat);
766 }
767
768 static void
769 rt2661_newassoc(struct ieee80211_node *ni, int isnew)
770 {
771         ieee80211_ratectl_node_deinit(ni);
772         ieee80211_ratectl_node_init(ni);
773 }
774
775 static int
776 rt2661_newstate(struct ieee80211vap *vap, enum ieee80211_state nstate, int arg)
777 {
778         struct rt2661_vap *rvp = RT2661_VAP(vap);
779         struct ieee80211com *ic = vap->iv_ic;
780         struct rt2661_softc *sc = ic->ic_ifp->if_softc;
781         int error;
782
783         if (nstate == IEEE80211_S_INIT && vap->iv_state == IEEE80211_S_RUN) {
784                 uint32_t tmp;
785
786                 /* abort TSF synchronization */
787                 tmp = RAL_READ(sc, RT2661_TXRX_CSR9);
788                 RAL_WRITE(sc, RT2661_TXRX_CSR9, tmp & ~0x00ffffff);
789         }
790
791         error = rvp->ral_newstate(vap, nstate, arg);
792
793         if (error == 0 && nstate == IEEE80211_S_RUN) {
794                 struct ieee80211_node *ni = vap->iv_bss;
795
796                 if (vap->iv_opmode != IEEE80211_M_MONITOR) {
797                         rt2661_enable_mrr(sc);
798                         rt2661_set_txpreamble(sc);
799                         rt2661_set_basicrates(sc, &ni->ni_rates);
800                         rt2661_set_bssid(sc, ni->ni_bssid);
801                 }
802
803                 if (vap->iv_opmode == IEEE80211_M_HOSTAP ||
804                     vap->iv_opmode == IEEE80211_M_IBSS ||
805                     vap->iv_opmode == IEEE80211_M_MBSS) {
806                         error = rt2661_prepare_beacon(sc, vap);
807                         if (error != 0)
808                                 return error;
809                 }
810                 if (vap->iv_opmode != IEEE80211_M_MONITOR)
811                         rt2661_enable_tsf_sync(sc);
812                 else
813                         rt2661_enable_tsf(sc);
814         }
815         return error;
816 }
817
818 /*
819  * Read 16 bits at address 'addr' from the serial EEPROM (either 93C46 or
820  * 93C66).
821  */
822 static uint16_t
823 rt2661_eeprom_read(struct rt2661_softc *sc, uint8_t addr)
824 {
825         uint32_t tmp;
826         uint16_t val;
827         int n;
828
829         /* clock C once before the first command */
830         RT2661_EEPROM_CTL(sc, 0);
831
832         RT2661_EEPROM_CTL(sc, RT2661_S);
833         RT2661_EEPROM_CTL(sc, RT2661_S | RT2661_C);
834         RT2661_EEPROM_CTL(sc, RT2661_S);
835
836         /* write start bit (1) */
837         RT2661_EEPROM_CTL(sc, RT2661_S | RT2661_D);
838         RT2661_EEPROM_CTL(sc, RT2661_S | RT2661_D | RT2661_C);
839
840         /* write READ opcode (10) */
841         RT2661_EEPROM_CTL(sc, RT2661_S | RT2661_D);
842         RT2661_EEPROM_CTL(sc, RT2661_S | RT2661_D | RT2661_C);
843         RT2661_EEPROM_CTL(sc, RT2661_S);
844         RT2661_EEPROM_CTL(sc, RT2661_S | RT2661_C);
845
846         /* write address (A5-A0 or A7-A0) */
847         n = (RAL_READ(sc, RT2661_E2PROM_CSR) & RT2661_93C46) ? 5 : 7;
848         for (; n >= 0; n--) {
849                 RT2661_EEPROM_CTL(sc, RT2661_S |
850                     (((addr >> n) & 1) << RT2661_SHIFT_D));
851                 RT2661_EEPROM_CTL(sc, RT2661_S |
852                     (((addr >> n) & 1) << RT2661_SHIFT_D) | RT2661_C);
853         }
854
855         RT2661_EEPROM_CTL(sc, RT2661_S);
856
857         /* read data Q15-Q0 */
858         val = 0;
859         for (n = 15; n >= 0; n--) {
860                 RT2661_EEPROM_CTL(sc, RT2661_S | RT2661_C);
861                 tmp = RAL_READ(sc, RT2661_E2PROM_CSR);
862                 val |= ((tmp & RT2661_Q) >> RT2661_SHIFT_Q) << n;
863                 RT2661_EEPROM_CTL(sc, RT2661_S);
864         }
865
866         RT2661_EEPROM_CTL(sc, 0);
867
868         /* clear Chip Select and clock C */
869         RT2661_EEPROM_CTL(sc, RT2661_S);
870         RT2661_EEPROM_CTL(sc, 0);
871         RT2661_EEPROM_CTL(sc, RT2661_C);
872
873         return val;
874 }
875
876 static void
877 rt2661_tx_intr(struct rt2661_softc *sc)
878 {
879         struct ifnet *ifp = sc->sc_ifp;
880         struct rt2661_tx_ring *txq;
881         struct rt2661_tx_data *data;
882         uint32_t val;
883         int qid, retrycnt;
884         struct ieee80211vap *vap;
885
886         for (;;) {
887                 struct ieee80211_node *ni;
888                 struct mbuf *m;
889
890                 val = RAL_READ(sc, RT2661_STA_CSR4);
891                 if (!(val & RT2661_TX_STAT_VALID))
892                         break;
893
894                 /* retrieve the queue in which this frame was sent */
895                 qid = RT2661_TX_QID(val);
896                 txq = (qid <= 3) ? &sc->txq[qid] : &sc->mgtq;
897
898                 /* retrieve rate control algorithm context */
899                 data = &txq->data[txq->stat];
900                 m = data->m;
901                 data->m = NULL;
902
903                 ni = data->ni;
904                 data->ni = NULL;
905
906                 /* if no frame has been sent, ignore */
907                 if (ni == NULL)
908                         continue;
909
910                 vap = ni->ni_vap;
911
912                 switch (RT2661_TX_RESULT(val)) {
913                 case RT2661_TX_SUCCESS:
914                         retrycnt = RT2661_TX_RETRYCNT(val);
915
916                         DPRINTFN(sc, 10, "data frame sent successfully after "
917                             "%d retries\n", retrycnt);
918                         if (data->rix != IEEE80211_FIXED_RATE_NONE)
919                                 ieee80211_ratectl_tx_complete(vap, ni,
920                                     IEEE80211_RATECTL_TX_SUCCESS,
921                                     &retrycnt, NULL);
922                         IFNET_STAT_INC(ifp, opackets, 1);
923                         break;
924
925                 case RT2661_TX_RETRY_FAIL:
926                         retrycnt = RT2661_TX_RETRYCNT(val);
927
928                         DPRINTFN(sc, 9, "%s\n",
929                             "sending data frame failed (too much retries)");
930                         if (data->rix != IEEE80211_FIXED_RATE_NONE)
931                                 ieee80211_ratectl_tx_complete(vap, ni,
932                                     IEEE80211_RATECTL_TX_FAILURE,
933                                     &retrycnt, NULL);
934                         IFNET_STAT_INC(ifp, oerrors, 1);
935                         break;
936
937                 default:
938                         /* other failure */
939                         device_printf(sc->sc_dev,
940                             "sending data frame failed 0x%08x\n", val);
941                         IFNET_STAT_INC(ifp, oerrors, 1);
942                 }
943
944                 DPRINTFN(sc, 15, "tx done q=%d idx=%u\n", qid, txq->stat);
945
946                 txq->queued--;
947                 if (++txq->stat >= txq->count)  /* faster than % count */
948                         txq->stat = 0;
949
950                 if (m->m_flags & M_TXCB)
951                         ieee80211_process_callback(ni, m,
952                                 RT2661_TX_RESULT(val) != RT2661_TX_SUCCESS);
953                 m_freem(m);
954                 ieee80211_free_node(ni);
955         }
956
957         sc->sc_tx_timer = 0;
958         ifq_clr_oactive(&ifp->if_snd);
959
960         rt2661_start_locked(ifp);
961 }
962
963 static void
964 rt2661_tx_dma_intr(struct rt2661_softc *sc, struct rt2661_tx_ring *txq)
965 {
966         struct rt2661_tx_desc *desc;
967         struct rt2661_tx_data *data;
968
969         bus_dmamap_sync(txq->desc_dmat, txq->desc_map, BUS_DMASYNC_POSTREAD);
970
971         for (;;) {
972                 desc = &txq->desc[txq->next];
973                 data = &txq->data[txq->next];
974
975                 if ((le32toh(desc->flags) & RT2661_TX_BUSY) ||
976                     !(le32toh(desc->flags) & RT2661_TX_VALID))
977                         break;
978
979                 bus_dmamap_sync(txq->data_dmat, data->map,
980                     BUS_DMASYNC_POSTWRITE);
981                 bus_dmamap_unload(txq->data_dmat, data->map);
982
983                 /* descriptor is no longer valid */
984                 desc->flags &= ~htole32(RT2661_TX_VALID);
985
986                 DPRINTFN(sc, 15, "tx dma done q=%p idx=%u\n", txq, txq->next);
987
988                 if (++txq->next >= txq->count)  /* faster than % count */
989                         txq->next = 0;
990         }
991
992         bus_dmamap_sync(txq->desc_dmat, txq->desc_map, BUS_DMASYNC_PREWRITE);
993 }
994
995 static void
996 rt2661_rx_intr(struct rt2661_softc *sc)
997 {
998         struct ifnet *ifp = sc->sc_ifp;
999         struct ieee80211com *ic = ifp->if_l2com;
1000         struct rt2661_rx_desc *desc;
1001         struct rt2661_rx_data *data;
1002         bus_addr_t physaddr;
1003         struct ieee80211_frame *wh;
1004         struct ieee80211_node *ni;
1005         struct mbuf *mnew, *m;
1006         int error;
1007
1008         bus_dmamap_sync(sc->rxq.desc_dmat, sc->rxq.desc_map,
1009             BUS_DMASYNC_POSTREAD);
1010
1011         for (;;) {
1012                 int8_t rssi, nf;
1013
1014                 desc = &sc->rxq.desc[sc->rxq.cur];
1015                 data = &sc->rxq.data[sc->rxq.cur];
1016
1017                 if (le32toh(desc->flags) & RT2661_RX_BUSY)
1018                         break;
1019
1020                 if ((le32toh(desc->flags) & RT2661_RX_PHY_ERROR) ||
1021                     (le32toh(desc->flags) & RT2661_RX_CRC_ERROR)) {
1022                         /*
1023                          * This should not happen since we did not request
1024                          * to receive those frames when we filled TXRX_CSR0.
1025                          */
1026                         DPRINTFN(sc, 5, "PHY or CRC error flags 0x%08x\n",
1027                             le32toh(desc->flags));
1028                         IFNET_STAT_INC(ifp, ierrors, 1);
1029                         goto skip;
1030                 }
1031
1032                 if ((le32toh(desc->flags) & RT2661_RX_CIPHER_MASK) != 0) {
1033                         IFNET_STAT_INC(ifp, ierrors, 1);
1034                         goto skip;
1035                 }
1036
1037                 /*
1038                  * Try to allocate a new mbuf for this ring element and load it
1039                  * before processing the current mbuf. If the ring element
1040                  * cannot be loaded, drop the received packet and reuse the old
1041                  * mbuf. In the unlikely case that the old mbuf can't be
1042                  * reloaded either, explicitly panic.
1043                  */
1044                 mnew = m_getcl(MB_DONTWAIT, MT_DATA, M_PKTHDR);
1045                 if (mnew == NULL) {
1046                         IFNET_STAT_INC(ifp, ierrors, 1);
1047                         goto skip;
1048                 }
1049
1050                 bus_dmamap_sync(sc->rxq.data_dmat, data->map,
1051                     BUS_DMASYNC_POSTREAD);
1052                 bus_dmamap_unload(sc->rxq.data_dmat, data->map);
1053
1054                 error = bus_dmamap_load(sc->rxq.data_dmat, data->map,
1055                     mtod(mnew, void *), MCLBYTES, rt2661_dma_map_addr,
1056                     &physaddr, 0);
1057                 if (error != 0) {
1058                         m_freem(mnew);
1059
1060                         /* try to reload the old mbuf */
1061                         error = bus_dmamap_load(sc->rxq.data_dmat, data->map,
1062                             mtod(data->m, void *), MCLBYTES,
1063                             rt2661_dma_map_addr, &physaddr, 0);
1064                         if (error != 0) {
1065                                 /* very unlikely that it will fail... */
1066                                 panic("%s: could not load old rx mbuf",
1067                                     device_get_name(sc->sc_dev));
1068                         }
1069                         IFNET_STAT_INC(ifp, ierrors, 1);
1070                         goto skip;
1071                 }
1072
1073                 /*
1074                  * New mbuf successfully loaded, update Rx ring and continue
1075                  * processing.
1076                  */
1077                 m = data->m;
1078                 data->m = mnew;
1079                 desc->physaddr = htole32(physaddr);
1080
1081                 /* finalize mbuf */
1082                 m->m_pkthdr.rcvif = ifp;
1083                 m->m_pkthdr.len = m->m_len =
1084                     (le32toh(desc->flags) >> 16) & 0xfff;
1085
1086                 rssi = rt2661_get_rssi(sc, desc->rssi);
1087                 /* Error happened during RSSI conversion. */
1088                 if (rssi < 0)
1089                         rssi = -30;     /* XXX ignored by net80211 */
1090                 nf = RT2661_NOISE_FLOOR;
1091
1092                 if (ieee80211_radiotap_active(ic)) {
1093                         struct rt2661_rx_radiotap_header *tap = &sc->sc_rxtap;
1094                         uint32_t tsf_lo, tsf_hi;
1095
1096                         /* get timestamp (low and high 32 bits) */
1097                         tsf_hi = RAL_READ(sc, RT2661_TXRX_CSR13);
1098                         tsf_lo = RAL_READ(sc, RT2661_TXRX_CSR12);
1099
1100                         tap->wr_tsf =
1101                             htole64(((uint64_t)tsf_hi << 32) | tsf_lo);
1102                         tap->wr_flags = 0;
1103                         tap->wr_rate = ieee80211_plcp2rate(desc->rate,
1104                             (desc->flags & htole32(RT2661_RX_OFDM)) ?
1105                                 IEEE80211_T_OFDM : IEEE80211_T_CCK);
1106                         tap->wr_antsignal = nf + rssi;
1107                         tap->wr_antnoise = nf;
1108                 }
1109                 sc->sc_flags |= RAL_INPUT_RUNNING;
1110                 wh = mtod(m, struct ieee80211_frame *);
1111
1112                 /* send the frame to the 802.11 layer */
1113                 ni = ieee80211_find_rxnode(ic,
1114                     (struct ieee80211_frame_min *)wh);
1115                 if (ni != NULL) {
1116                         (void) ieee80211_input(ni, m, rssi, nf);
1117                         ieee80211_free_node(ni);
1118                 } else
1119                         (void) ieee80211_input_all(ic, m, rssi, nf);
1120
1121                 sc->sc_flags &= ~RAL_INPUT_RUNNING;
1122
1123 skip:           desc->flags |= htole32(RT2661_RX_BUSY);
1124
1125                 DPRINTFN(sc, 15, "rx intr idx=%u\n", sc->rxq.cur);
1126
1127                 sc->rxq.cur = (sc->rxq.cur + 1) % RT2661_RX_RING_COUNT;
1128         }
1129
1130         bus_dmamap_sync(sc->rxq.desc_dmat, sc->rxq.desc_map,
1131             BUS_DMASYNC_PREWRITE);
1132 }
1133
1134 /* ARGSUSED */
1135 static void
1136 rt2661_mcu_beacon_expire(struct rt2661_softc *sc)
1137 {
1138         /* do nothing */
1139 }
1140
1141 static void
1142 rt2661_mcu_wakeup(struct rt2661_softc *sc)
1143 {
1144         RAL_WRITE(sc, RT2661_MAC_CSR11, 5 << 16);
1145
1146         RAL_WRITE(sc, RT2661_SOFT_RESET_CSR, 0x7);
1147         RAL_WRITE(sc, RT2661_IO_CNTL_CSR, 0x18);
1148         RAL_WRITE(sc, RT2661_PCI_USEC_CSR, 0x20);
1149
1150         /* send wakeup command to MCU */
1151         rt2661_tx_cmd(sc, RT2661_MCU_CMD_WAKEUP, 0);
1152 }
1153
1154 static void
1155 rt2661_mcu_cmd_intr(struct rt2661_softc *sc)
1156 {
1157         RAL_READ(sc, RT2661_M2H_CMD_DONE_CSR);
1158         RAL_WRITE(sc, RT2661_M2H_CMD_DONE_CSR, 0xffffffff);
1159 }
1160
1161 void
1162 rt2661_intr(void *arg)
1163 {
1164         struct rt2661_softc *sc = arg;
1165         struct ifnet *ifp = sc->sc_ifp;
1166         uint32_t r1, r2;
1167
1168         /* disable MAC and MCU interrupts */
1169         RAL_WRITE(sc, RT2661_INT_MASK_CSR, 0xffffff7f);
1170         RAL_WRITE(sc, RT2661_MCU_INT_MASK_CSR, 0xffffffff);
1171
1172         /* don't re-enable interrupts if we're shutting down */
1173         if (!(ifp->if_flags & IFF_RUNNING)) {
1174                 return;
1175         }
1176
1177         r1 = RAL_READ(sc, RT2661_INT_SOURCE_CSR);
1178         RAL_WRITE(sc, RT2661_INT_SOURCE_CSR, r1);
1179
1180         r2 = RAL_READ(sc, RT2661_MCU_INT_SOURCE_CSR);
1181         RAL_WRITE(sc, RT2661_MCU_INT_SOURCE_CSR, r2);
1182
1183         if (r1 & RT2661_MGT_DONE)
1184                 rt2661_tx_dma_intr(sc, &sc->mgtq);
1185
1186         if (r1 & RT2661_RX_DONE)
1187                 rt2661_rx_intr(sc);
1188
1189         if (r1 & RT2661_TX0_DMA_DONE)
1190                 rt2661_tx_dma_intr(sc, &sc->txq[0]);
1191
1192         if (r1 & RT2661_TX1_DMA_DONE)
1193                 rt2661_tx_dma_intr(sc, &sc->txq[1]);
1194
1195         if (r1 & RT2661_TX2_DMA_DONE)
1196                 rt2661_tx_dma_intr(sc, &sc->txq[2]);
1197
1198         if (r1 & RT2661_TX3_DMA_DONE)
1199                 rt2661_tx_dma_intr(sc, &sc->txq[3]);
1200
1201         if (r1 & RT2661_TX_DONE)
1202                 rt2661_tx_intr(sc);
1203
1204         if (r2 & RT2661_MCU_CMD_DONE)
1205                 rt2661_mcu_cmd_intr(sc);
1206
1207         if (r2 & RT2661_MCU_BEACON_EXPIRE)
1208                 rt2661_mcu_beacon_expire(sc);
1209
1210         if (r2 & RT2661_MCU_WAKEUP)
1211                 rt2661_mcu_wakeup(sc);
1212
1213         /* re-enable MAC and MCU interrupts */
1214         RAL_WRITE(sc, RT2661_INT_MASK_CSR, 0x0000ff10);
1215         RAL_WRITE(sc, RT2661_MCU_INT_MASK_CSR, 0);
1216
1217 }
1218
1219 static uint8_t
1220 rt2661_plcp_signal(int rate)
1221 {
1222         switch (rate) {
1223         /* OFDM rates (cf IEEE Std 802.11a-1999, pp. 14 Table 80) */
1224         case 12:        return 0xb;
1225         case 18:        return 0xf;
1226         case 24:        return 0xa;
1227         case 36:        return 0xe;
1228         case 48:        return 0x9;
1229         case 72:        return 0xd;
1230         case 96:        return 0x8;
1231         case 108:       return 0xc;
1232
1233         /* CCK rates (NB: not IEEE std, device-specific) */
1234         case 2:         return 0x0;
1235         case 4:         return 0x1;
1236         case 11:        return 0x2;
1237         case 22:        return 0x3;
1238         }
1239         return 0xff;            /* XXX unsupported/unknown rate */
1240 }
1241
1242 static void
1243 rt2661_setup_tx_desc(struct rt2661_softc *sc, struct rt2661_tx_desc *desc,
1244     uint32_t flags, uint16_t xflags, int len, int rate,
1245     const bus_dma_segment_t *segs, int nsegs, int ac)
1246 {
1247         struct ifnet *ifp = sc->sc_ifp;
1248         struct ieee80211com *ic = ifp->if_l2com;
1249         uint16_t plcp_length;
1250         int i, remainder;
1251
1252         desc->flags = htole32(flags);
1253         desc->flags |= htole32(len << 16);
1254         desc->flags |= htole32(RT2661_TX_BUSY | RT2661_TX_VALID);
1255
1256         desc->xflags = htole16(xflags);
1257         desc->xflags |= htole16(nsegs << 13);
1258
1259         desc->wme = htole16(
1260             RT2661_QID(ac) |
1261             RT2661_AIFSN(2) |
1262             RT2661_LOGCWMIN(4) |
1263             RT2661_LOGCWMAX(10));
1264
1265         /*
1266          * Remember in which queue this frame was sent. This field is driver
1267          * private data only. It will be made available by the NIC in STA_CSR4
1268          * on Tx interrupts.
1269          */
1270         desc->qid = ac;
1271
1272         /* setup PLCP fields */
1273         desc->plcp_signal  = rt2661_plcp_signal(rate);
1274         desc->plcp_service = 4;
1275
1276         len += IEEE80211_CRC_LEN;
1277         if (ieee80211_rate2phytype(ic->ic_rt, rate) == IEEE80211_T_OFDM) {
1278                 desc->flags |= htole32(RT2661_TX_OFDM);
1279
1280                 plcp_length = len & 0xfff;
1281                 desc->plcp_length_hi = plcp_length >> 6;
1282                 desc->plcp_length_lo = plcp_length & 0x3f;
1283         } else {
1284                 plcp_length = (16 * len + rate - 1) / rate;
1285                 if (rate == 22) {
1286                         remainder = (16 * len) % 22;
1287                         if (remainder != 0 && remainder < 7)
1288                                 desc->plcp_service |= RT2661_PLCP_LENGEXT;
1289                 }
1290                 desc->plcp_length_hi = plcp_length >> 8;
1291                 desc->plcp_length_lo = plcp_length & 0xff;
1292
1293                 if (rate != 2 && (ic->ic_flags & IEEE80211_F_SHPREAMBLE))
1294                         desc->plcp_signal |= 0x08;
1295         }
1296
1297         /* RT2x61 supports scatter with up to 5 segments */
1298         for (i = 0; i < nsegs; i++) {
1299                 desc->addr[i] = htole32(segs[i].ds_addr);
1300                 desc->len [i] = htole16(segs[i].ds_len);
1301         }
1302 }
1303
1304 static int
1305 rt2661_tx_mgt(struct rt2661_softc *sc, struct mbuf *m0,
1306     struct ieee80211_node *ni)
1307 {
1308         struct ieee80211vap *vap = ni->ni_vap;
1309         struct ieee80211com *ic = ni->ni_ic;
1310         struct rt2661_tx_desc *desc;
1311         struct rt2661_tx_data *data;
1312         struct ieee80211_frame *wh;
1313         struct ieee80211_key *k;
1314         bus_dma_segment_t segs[RT2661_MAX_SCATTER];
1315         uint16_t dur;
1316         uint32_t flags = 0;     /* XXX HWSEQ */
1317         int nsegs, rate, error;
1318
1319         desc = &sc->mgtq.desc[sc->mgtq.cur];
1320         data = &sc->mgtq.data[sc->mgtq.cur];
1321
1322         rate = vap->iv_txparms[ieee80211_chan2mode(ic->ic_curchan)].mgmtrate;
1323
1324         wh = mtod(m0, struct ieee80211_frame *);
1325
1326         if (wh->i_fc[1] & IEEE80211_FC1_WEP) {
1327                 k = ieee80211_crypto_encap(ni, m0);
1328                 if (k == NULL) {
1329                         m_freem(m0);
1330                         return ENOBUFS;
1331                 }
1332         }
1333
1334         error = bus_dmamap_load_mbuf_segment(sc->mgtq.data_dmat, data->map, m0,
1335             segs, 1, &nsegs, BUS_DMA_NOWAIT);
1336         if (error != 0) {
1337                 device_printf(sc->sc_dev, "could not map mbuf (error %d)\n",
1338                     error);
1339                 m_freem(m0);
1340                 return error;
1341         }
1342
1343         if (ieee80211_radiotap_active_vap(vap)) {
1344                 struct rt2661_tx_radiotap_header *tap = &sc->sc_txtap;
1345
1346                 tap->wt_flags = 0;
1347                 tap->wt_rate = rate;
1348
1349                 ieee80211_radiotap_tx(vap, m0);
1350         }
1351
1352         data->m = m0;
1353         data->ni = ni;
1354         /* management frames are not taken into account for amrr */
1355         data->rix = IEEE80211_FIXED_RATE_NONE;
1356
1357         wh = mtod(m0, struct ieee80211_frame *);
1358
1359         if (!IEEE80211_IS_MULTICAST(wh->i_addr1)) {
1360                 flags |= RT2661_TX_NEED_ACK;
1361
1362                 dur = ieee80211_ack_duration(ic->ic_rt,
1363                     rate, ic->ic_flags & IEEE80211_F_SHPREAMBLE);
1364                 *(uint16_t *)wh->i_dur = htole16(dur);
1365
1366                 /* tell hardware to add timestamp in probe responses */
1367                 if ((wh->i_fc[0] &
1368                     (IEEE80211_FC0_TYPE_MASK | IEEE80211_FC0_SUBTYPE_MASK)) ==
1369                     (IEEE80211_FC0_TYPE_MGT | IEEE80211_FC0_SUBTYPE_PROBE_RESP))
1370                         flags |= RT2661_TX_TIMESTAMP;
1371         }
1372
1373         rt2661_setup_tx_desc(sc, desc, flags, 0 /* XXX HWSEQ */,
1374             m0->m_pkthdr.len, rate, segs, nsegs, RT2661_QID_MGT);
1375
1376         bus_dmamap_sync(sc->mgtq.data_dmat, data->map, BUS_DMASYNC_PREWRITE);
1377         bus_dmamap_sync(sc->mgtq.desc_dmat, sc->mgtq.desc_map,
1378             BUS_DMASYNC_PREWRITE);
1379
1380         DPRINTFN(sc, 10, "sending mgt frame len=%u idx=%u rate=%u\n",
1381             m0->m_pkthdr.len, sc->mgtq.cur, rate);
1382
1383         /* kick mgt */
1384         sc->mgtq.queued++;
1385         sc->mgtq.cur = (sc->mgtq.cur + 1) % RT2661_MGT_RING_COUNT;
1386         RAL_WRITE(sc, RT2661_TX_CNTL_CSR, RT2661_KICK_MGT);
1387
1388         return 0;
1389 }
1390
1391 static int
1392 rt2661_sendprot(struct rt2661_softc *sc, int ac,
1393     const struct mbuf *m, struct ieee80211_node *ni, int prot, int rate)
1394 {
1395         struct ieee80211com *ic = ni->ni_ic;
1396         struct rt2661_tx_ring *txq = &sc->txq[ac];
1397         const struct ieee80211_frame *wh;
1398         struct rt2661_tx_desc *desc;
1399         struct rt2661_tx_data *data;
1400         struct mbuf *mprot;
1401         int protrate, pktlen, flags, isshort, error;
1402         uint16_t dur;
1403         bus_dma_segment_t segs[RT2661_MAX_SCATTER];
1404         int nsegs;
1405
1406         KASSERT(prot == IEEE80211_PROT_RTSCTS || prot == IEEE80211_PROT_CTSONLY,
1407             ("protection %d", prot));
1408
1409         wh = mtod(m, const struct ieee80211_frame *);
1410         pktlen = m->m_pkthdr.len + IEEE80211_CRC_LEN;
1411
1412         protrate = ieee80211_ctl_rate(ic->ic_rt, rate);
1413         ieee80211_ack_rate(ic->ic_rt, rate);
1414
1415         isshort = (ic->ic_flags & IEEE80211_F_SHPREAMBLE) != 0;
1416         dur = ieee80211_compute_duration(ic->ic_rt, pktlen, rate, isshort)
1417             + ieee80211_ack_duration(ic->ic_rt, rate, isshort);
1418         flags = RT2661_TX_MORE_FRAG;
1419         if (prot == IEEE80211_PROT_RTSCTS) {
1420                 /* NB: CTS is the same size as an ACK */
1421                 dur += ieee80211_ack_duration(ic->ic_rt, rate, isshort);
1422                 flags |= RT2661_TX_NEED_ACK;
1423                 mprot = ieee80211_alloc_rts(ic, wh->i_addr1, wh->i_addr2, dur);
1424         } else {
1425                 mprot = ieee80211_alloc_cts(ic, ni->ni_vap->iv_myaddr, dur);
1426         }
1427         if (mprot == NULL) {
1428                 /* XXX stat + msg */
1429                 return ENOBUFS;
1430         }
1431
1432         data = &txq->data[txq->cur];
1433         desc = &txq->desc[txq->cur];
1434
1435         error = bus_dmamap_load_mbuf_segment(txq->data_dmat, data->map, mprot, segs,
1436             1, &nsegs, BUS_DMA_NOWAIT);
1437         if (error != 0) {
1438                 device_printf(sc->sc_dev,
1439                     "could not map mbuf (error %d)\n", error);
1440                 m_freem(mprot);
1441                 return error;
1442         }
1443
1444         data->m = mprot;
1445         data->ni = ieee80211_ref_node(ni);
1446         /* ctl frames are not taken into account for amrr */
1447         data->rix = IEEE80211_FIXED_RATE_NONE;
1448
1449         rt2661_setup_tx_desc(sc, desc, flags, 0, mprot->m_pkthdr.len,
1450             protrate, segs, 1, ac);
1451
1452         bus_dmamap_sync(txq->data_dmat, data->map, BUS_DMASYNC_PREWRITE);
1453         bus_dmamap_sync(txq->desc_dmat, txq->desc_map, BUS_DMASYNC_PREWRITE);
1454
1455         txq->queued++;
1456         txq->cur = (txq->cur + 1) % RT2661_TX_RING_COUNT;
1457
1458         return 0;
1459 }
1460
1461 static int
1462 rt2661_tx_data(struct rt2661_softc *sc, struct mbuf *m0,
1463     struct ieee80211_node *ni, int ac)
1464 {
1465         struct ieee80211vap *vap = ni->ni_vap;
1466         struct ifnet *ifp = sc->sc_ifp;
1467         struct ieee80211com *ic = ifp->if_l2com;
1468         struct rt2661_tx_ring *txq = &sc->txq[ac];
1469         struct rt2661_tx_desc *desc;
1470         struct rt2661_tx_data *data;
1471         struct ieee80211_frame *wh;
1472         const struct ieee80211_txparam *tp;
1473         struct ieee80211_key *k;
1474         const struct chanAccParams *cap;
1475         struct mbuf *mnew;
1476         bus_dma_segment_t segs[RT2661_MAX_SCATTER];
1477         uint16_t dur;
1478         uint32_t flags;
1479         int error, nsegs, rate, noack = 0;
1480
1481         wh = mtod(m0, struct ieee80211_frame *);
1482
1483         tp = &vap->iv_txparms[ieee80211_chan2mode(ni->ni_chan)];
1484         if (IEEE80211_IS_MULTICAST(wh->i_addr1)) {
1485                 rate = tp->mcastrate;
1486         } else if (m0->m_flags & M_EAPOL) {
1487                 rate = tp->mgmtrate;
1488         } else if (tp->ucastrate != IEEE80211_FIXED_RATE_NONE) {
1489                 rate = tp->ucastrate;
1490         } else {
1491                 ieee80211_ratectl_rate(ni, NULL, 0);
1492                 rate = ni->ni_txrate;
1493         }
1494         rate &= IEEE80211_RATE_VAL;
1495
1496         if (wh->i_fc[0] & IEEE80211_FC0_SUBTYPE_QOS) {
1497                 cap = &ic->ic_wme.wme_chanParams;
1498                 noack = cap->cap_wmeParams[ac].wmep_noackPolicy;
1499         }
1500
1501         if (wh->i_fc[1] & IEEE80211_FC1_WEP) {
1502                 k = ieee80211_crypto_encap(ni, m0);
1503                 if (k == NULL) {
1504                         m_freem(m0);
1505                         return ENOBUFS;
1506                 }
1507
1508                 /* packet header may have moved, reset our local pointer */
1509                 wh = mtod(m0, struct ieee80211_frame *);
1510         }
1511
1512         flags = 0;
1513         if (!IEEE80211_IS_MULTICAST(wh->i_addr1)) {
1514                 int prot = IEEE80211_PROT_NONE;
1515                 if (m0->m_pkthdr.len + IEEE80211_CRC_LEN > vap->iv_rtsthreshold)
1516                         prot = IEEE80211_PROT_RTSCTS;
1517                 else if ((ic->ic_flags & IEEE80211_F_USEPROT) &&
1518                     ieee80211_rate2phytype(ic->ic_rt, rate) == IEEE80211_T_OFDM)
1519                         prot = ic->ic_protmode;
1520                 if (prot != IEEE80211_PROT_NONE) {
1521                         error = rt2661_sendprot(sc, ac, m0, ni, prot, rate);
1522                         if (error) {
1523                                 m_freem(m0);
1524                                 return error;
1525                         }
1526                         flags |= RT2661_TX_LONG_RETRY | RT2661_TX_IFS;
1527                 }
1528         }
1529
1530         data = &txq->data[txq->cur];
1531         desc = &txq->desc[txq->cur];
1532
1533         error = bus_dmamap_load_mbuf_segment(txq->data_dmat, data->map, m0, segs,
1534             1, &nsegs, BUS_DMA_NOWAIT);
1535         if (error != 0 && error != EFBIG) {
1536                 device_printf(sc->sc_dev, "could not map mbuf (error %d)\n",
1537                     error);
1538                 m_freem(m0);
1539                 return error;
1540         }
1541         if (error != 0) {
1542                 mnew = m_defrag(m0, MB_DONTWAIT);
1543                 if (mnew == NULL) {
1544                         device_printf(sc->sc_dev,
1545                             "could not defragment mbuf\n");
1546                         m_freem(m0);
1547                         return ENOBUFS;
1548                 }
1549                 m0 = mnew;
1550
1551                 error = bus_dmamap_load_mbuf_segment(txq->data_dmat, data->map, m0,
1552                     segs, 1, &nsegs, BUS_DMA_NOWAIT);
1553                 if (error != 0) {
1554                         device_printf(sc->sc_dev,
1555                             "could not map mbuf (error %d)\n", error);
1556                         m_freem(m0);
1557                         return error;
1558                 }
1559
1560                 /* packet header have moved, reset our local pointer */
1561                 wh = mtod(m0, struct ieee80211_frame *);
1562         }
1563
1564         if (ieee80211_radiotap_active_vap(vap)) {
1565                 struct rt2661_tx_radiotap_header *tap = &sc->sc_txtap;
1566
1567                 tap->wt_flags = 0;
1568                 tap->wt_rate = rate;
1569
1570                 ieee80211_radiotap_tx(vap, m0);
1571         }
1572
1573         data->m = m0;
1574         data->ni = ni;
1575
1576         /* remember link conditions for rate adaptation algorithm */
1577         if (tp->ucastrate == IEEE80211_FIXED_RATE_NONE) {
1578                 data->rix = ni->ni_txrate;
1579                 /* XXX probably need last rssi value and not avg */
1580                 data->rssi = ic->ic_node_getrssi(ni);
1581         } else
1582                 data->rix = IEEE80211_FIXED_RATE_NONE;
1583
1584         if (!noack && !IEEE80211_IS_MULTICAST(wh->i_addr1)) {
1585                 flags |= RT2661_TX_NEED_ACK;
1586
1587                 dur = ieee80211_ack_duration(ic->ic_rt,
1588                     rate, ic->ic_flags & IEEE80211_F_SHPREAMBLE);
1589                 *(uint16_t *)wh->i_dur = htole16(dur);
1590         }
1591
1592         rt2661_setup_tx_desc(sc, desc, flags, 0, m0->m_pkthdr.len, rate, segs,
1593             nsegs, ac);
1594
1595         bus_dmamap_sync(txq->data_dmat, data->map, BUS_DMASYNC_PREWRITE);
1596         bus_dmamap_sync(txq->desc_dmat, txq->desc_map, BUS_DMASYNC_PREWRITE);
1597
1598         DPRINTFN(sc, 10, "sending data frame len=%u idx=%u rate=%u\n",
1599             m0->m_pkthdr.len, txq->cur, rate);
1600
1601         /* kick Tx */
1602         txq->queued++;
1603         txq->cur = (txq->cur + 1) % RT2661_TX_RING_COUNT;
1604         RAL_WRITE(sc, RT2661_TX_CNTL_CSR, 1 << ac);
1605
1606         return 0;
1607 }
1608
1609 static void
1610 rt2661_start_locked(struct ifnet *ifp)
1611 {
1612         struct rt2661_softc *sc = ifp->if_softc;
1613         struct mbuf *m;
1614         struct ieee80211_node *ni;
1615         int ac;
1616
1617         /* prevent management frames from being sent if we're not ready */
1618         if (!(ifp->if_flags & IFF_RUNNING) || sc->sc_invalid)
1619                 return;
1620
1621         for (;;) {
1622                 m = ifq_dequeue(&ifp->if_snd, NULL);
1623                 if (m == NULL)
1624                         break;
1625
1626                 ac = M_WME_GETAC(m);
1627                 if (sc->txq[ac].queued >= RT2661_TX_RING_COUNT - 1) {
1628                         /* there is no place left in this ring */
1629                         ifq_prepend(&ifp->if_snd, m);
1630                         ifq_set_oactive(&ifp->if_snd);
1631                         break;
1632                 }
1633                 ni = (struct ieee80211_node *) m->m_pkthdr.rcvif;
1634                 if (rt2661_tx_data(sc, m, ni, ac) != 0) {
1635                         ieee80211_free_node(ni);
1636                         IFNET_STAT_INC(ifp, oerrors, 1);
1637                         break;
1638                 }
1639
1640                 sc->sc_tx_timer = 5;
1641         }
1642 }
1643
1644 static void
1645 rt2661_start(struct ifnet *ifp, struct ifaltq_subque *ifsq)
1646 {
1647         ASSERT_ALTQ_SQ_DEFAULT(ifp, ifsq);
1648         rt2661_start_locked(ifp);
1649 }
1650
1651 static int
1652 rt2661_raw_xmit(struct ieee80211_node *ni, struct mbuf *m,
1653         const struct ieee80211_bpf_params *params)
1654 {
1655         struct ieee80211com *ic = ni->ni_ic;
1656         struct ifnet *ifp = ic->ic_ifp;
1657         struct rt2661_softc *sc = ifp->if_softc;
1658
1659         /* prevent management frames from being sent if we're not ready */
1660         if (!(ifp->if_flags & IFF_RUNNING)) {
1661                 m_freem(m);
1662                 ieee80211_free_node(ni);
1663                 return ENETDOWN;
1664         }
1665         if (sc->mgtq.queued >= RT2661_MGT_RING_COUNT) {
1666                 ifq_set_oactive(&ifp->if_snd);
1667                 m_freem(m);
1668                 ieee80211_free_node(ni);
1669                 return ENOBUFS;         /* XXX */
1670         }
1671
1672         IFNET_STAT_INC(ifp, opackets, 1);
1673
1674         /*
1675          * Legacy path; interpret frame contents to decide
1676          * precisely how to send the frame.
1677          * XXX raw path
1678          */
1679         if (rt2661_tx_mgt(sc, m, ni) != 0)
1680                 goto bad;
1681         sc->sc_tx_timer = 5;
1682
1683         return 0;
1684 bad:
1685         IFNET_STAT_INC(ifp, oerrors, 1);
1686         ieee80211_free_node(ni);
1687         return EIO;             /* XXX */
1688 }
1689
1690 static void
1691 rt2661_watchdog_callout(void *arg)
1692 {
1693         struct rt2661_softc *sc = (struct rt2661_softc *)arg;
1694         struct ifnet *ifp = sc->sc_ifp;
1695
1696         KASSERT(ifp->if_flags & IFF_RUNNING, ("not running"));
1697
1698         if (sc->sc_invalid)             /* card ejected */
1699                 return;
1700
1701         if (sc->sc_tx_timer > 0 && --sc->sc_tx_timer == 0) {
1702                 if_printf(ifp, "device timeout\n");
1703                 rt2661_init_locked(sc);
1704                 IFNET_STAT_INC(ifp, oerrors, 1);
1705                 /* NB: callout is reset in rt2661_init() */
1706                 return;
1707         }
1708         callout_reset(&sc->watchdog_ch, hz, rt2661_watchdog_callout, sc);
1709
1710 }
1711
1712 static int
1713 rt2661_ioctl(struct ifnet *ifp, u_long cmd, caddr_t data, struct ucred *ucred)
1714 {
1715         struct rt2661_softc *sc = ifp->if_softc;
1716         struct ieee80211com *ic = ifp->if_l2com;
1717         struct ifreq *ifr = (struct ifreq *) data;
1718         int error = 0, startall = 0;
1719
1720         switch (cmd) {
1721         case SIOCSIFFLAGS:
1722                 if (ifp->if_flags & IFF_UP) {
1723                         if ((ifp->if_flags & IFF_RUNNING) == 0) {
1724                                 rt2661_init_locked(sc);
1725                                 startall = 1;
1726                         } else
1727                                 rt2661_update_promisc(ifp);
1728                 } else {
1729                         if (ifp->if_flags & IFF_RUNNING)
1730                                 rt2661_stop_locked(sc);
1731                 }
1732                 if (startall)
1733                         ieee80211_start_all(ic);
1734                 break;
1735         case SIOCGIFMEDIA:
1736                 error = ifmedia_ioctl(ifp, ifr, &ic->ic_media, cmd);
1737                 break;
1738         case SIOCGIFADDR:
1739                 error = ether_ioctl(ifp, cmd, data);
1740                 break;
1741         default:
1742                 error = EINVAL;
1743                 break;
1744         }
1745         return error;
1746 }
1747
1748 static void
1749 rt2661_bbp_write(struct rt2661_softc *sc, uint8_t reg, uint8_t val)
1750 {
1751         uint32_t tmp;
1752         int ntries;
1753
1754         for (ntries = 0; ntries < 100; ntries++) {
1755                 if (!(RAL_READ(sc, RT2661_PHY_CSR3) & RT2661_BBP_BUSY))
1756                         break;
1757                 DELAY(1);
1758         }
1759         if (ntries == 100) {
1760                 device_printf(sc->sc_dev, "could not write to BBP\n");
1761                 return;
1762         }
1763
1764         tmp = RT2661_BBP_BUSY | (reg & 0x7f) << 8 | val;
1765         RAL_WRITE(sc, RT2661_PHY_CSR3, tmp);
1766
1767         DPRINTFN(sc, 15, "BBP R%u <- 0x%02x\n", reg, val);
1768 }
1769
1770 static uint8_t
1771 rt2661_bbp_read(struct rt2661_softc *sc, uint8_t reg)
1772 {
1773         uint32_t val;
1774         int ntries;
1775
1776         for (ntries = 0; ntries < 100; ntries++) {
1777                 if (!(RAL_READ(sc, RT2661_PHY_CSR3) & RT2661_BBP_BUSY))
1778                         break;
1779                 DELAY(1);
1780         }
1781         if (ntries == 100) {
1782                 device_printf(sc->sc_dev, "could not read from BBP\n");
1783                 return 0;
1784         }
1785
1786         val = RT2661_BBP_BUSY | RT2661_BBP_READ | reg << 8;
1787         RAL_WRITE(sc, RT2661_PHY_CSR3, val);
1788
1789         for (ntries = 0; ntries < 100; ntries++) {
1790                 val = RAL_READ(sc, RT2661_PHY_CSR3);
1791                 if (!(val & RT2661_BBP_BUSY))
1792                         return val & 0xff;
1793                 DELAY(1);
1794         }
1795
1796         device_printf(sc->sc_dev, "could not read from BBP\n");
1797         return 0;
1798 }
1799
1800 static void
1801 rt2661_rf_write(struct rt2661_softc *sc, uint8_t reg, uint32_t val)
1802 {
1803         uint32_t tmp;
1804         int ntries;
1805
1806         for (ntries = 0; ntries < 100; ntries++) {
1807                 if (!(RAL_READ(sc, RT2661_PHY_CSR4) & RT2661_RF_BUSY))
1808                         break;
1809                 DELAY(1);
1810         }
1811         if (ntries == 100) {
1812                 device_printf(sc->sc_dev, "could not write to RF\n");
1813                 return;
1814         }
1815
1816         tmp = RT2661_RF_BUSY | RT2661_RF_21BIT | (val & 0x1fffff) << 2 |
1817             (reg & 3);
1818         RAL_WRITE(sc, RT2661_PHY_CSR4, tmp);
1819
1820         /* remember last written value in sc */
1821         sc->rf_regs[reg] = val;
1822
1823         DPRINTFN(sc, 15, "RF R[%u] <- 0x%05x\n", reg & 3, val & 0x1fffff);
1824 }
1825
1826 static int
1827 rt2661_tx_cmd(struct rt2661_softc *sc, uint8_t cmd, uint16_t arg)
1828 {
1829         if (RAL_READ(sc, RT2661_H2M_MAILBOX_CSR) & RT2661_H2M_BUSY)
1830                 return EIO;     /* there is already a command pending */
1831
1832         RAL_WRITE(sc, RT2661_H2M_MAILBOX_CSR,
1833             RT2661_H2M_BUSY | RT2661_TOKEN_NO_INTR << 16 | arg);
1834
1835         RAL_WRITE(sc, RT2661_HOST_CMD_CSR, RT2661_KICK_CMD | cmd);
1836
1837         return 0;
1838 }
1839
1840 static void
1841 rt2661_select_antenna(struct rt2661_softc *sc)
1842 {
1843         uint8_t bbp4, bbp77;
1844         uint32_t tmp;
1845
1846         bbp4  = rt2661_bbp_read(sc,  4);
1847         bbp77 = rt2661_bbp_read(sc, 77);
1848
1849         /* TBD */
1850
1851         /* make sure Rx is disabled before switching antenna */
1852         tmp = RAL_READ(sc, RT2661_TXRX_CSR0);
1853         RAL_WRITE(sc, RT2661_TXRX_CSR0, tmp | RT2661_DISABLE_RX);
1854
1855         rt2661_bbp_write(sc,  4, bbp4);
1856         rt2661_bbp_write(sc, 77, bbp77);
1857
1858         /* restore Rx filter */
1859         RAL_WRITE(sc, RT2661_TXRX_CSR0, tmp);
1860 }
1861
1862 /*
1863  * Enable multi-rate retries for frames sent at OFDM rates.
1864  * In 802.11b/g mode, allow fallback to CCK rates.
1865  */
1866 static void
1867 rt2661_enable_mrr(struct rt2661_softc *sc)
1868 {
1869         struct ifnet *ifp = sc->sc_ifp;
1870         struct ieee80211com *ic = ifp->if_l2com;
1871         uint32_t tmp;
1872
1873         tmp = RAL_READ(sc, RT2661_TXRX_CSR4);
1874
1875         tmp &= ~RT2661_MRR_CCK_FALLBACK;
1876         if (!IEEE80211_IS_CHAN_5GHZ(ic->ic_bsschan))
1877                 tmp |= RT2661_MRR_CCK_FALLBACK;
1878         tmp |= RT2661_MRR_ENABLED;
1879
1880         RAL_WRITE(sc, RT2661_TXRX_CSR4, tmp);
1881 }
1882
1883 static void
1884 rt2661_set_txpreamble(struct rt2661_softc *sc)
1885 {
1886         struct ifnet *ifp = sc->sc_ifp;
1887         struct ieee80211com *ic = ifp->if_l2com;
1888         uint32_t tmp;
1889
1890         tmp = RAL_READ(sc, RT2661_TXRX_CSR4);
1891
1892         tmp &= ~RT2661_SHORT_PREAMBLE;
1893         if (ic->ic_flags & IEEE80211_F_SHPREAMBLE)
1894                 tmp |= RT2661_SHORT_PREAMBLE;
1895
1896         RAL_WRITE(sc, RT2661_TXRX_CSR4, tmp);
1897 }
1898
1899 static void
1900 rt2661_set_basicrates(struct rt2661_softc *sc,
1901     const struct ieee80211_rateset *rs)
1902 {
1903 #define RV(r)   ((r) & IEEE80211_RATE_VAL)
1904         struct ifnet *ifp = sc->sc_ifp;
1905         struct ieee80211com *ic = ifp->if_l2com;
1906         uint32_t mask = 0;
1907         uint8_t rate;
1908         int i, j;
1909
1910         for (i = 0; i < rs->rs_nrates; i++) {
1911                 rate = rs->rs_rates[i];
1912
1913                 if (!(rate & IEEE80211_RATE_BASIC))
1914                         continue;
1915
1916                 /*
1917                  * Find h/w rate index.  We know it exists because the rate
1918                  * set has already been negotiated.
1919                  */
1920                 for (j = 0; ic->ic_sup_rates[IEEE80211_MODE_11G].rs_rates[j] != RV(rate); j++);
1921
1922                 mask |= 1 << j;
1923         }
1924
1925         RAL_WRITE(sc, RT2661_TXRX_CSR5, mask);
1926
1927         DPRINTF(sc, "Setting basic rate mask to 0x%x\n", mask);
1928 #undef RV
1929 }
1930
1931 /*
1932  * Reprogram MAC/BBP to switch to a new band.  Values taken from the reference
1933  * driver.
1934  */
1935 static void
1936 rt2661_select_band(struct rt2661_softc *sc, struct ieee80211_channel *c)
1937 {
1938         uint8_t bbp17, bbp35, bbp96, bbp97, bbp98, bbp104;
1939         uint32_t tmp;
1940
1941         /* update all BBP registers that depend on the band */
1942         bbp17 = 0x20; bbp96 = 0x48; bbp104 = 0x2c;
1943         bbp35 = 0x50; bbp97 = 0x48; bbp98  = 0x48;
1944         if (IEEE80211_IS_CHAN_5GHZ(c)) {
1945                 bbp17 += 0x08; bbp96 += 0x10; bbp104 += 0x0c;
1946                 bbp35 += 0x10; bbp97 += 0x10; bbp98  += 0x10;
1947         }
1948         if ((IEEE80211_IS_CHAN_2GHZ(c) && sc->ext_2ghz_lna) ||
1949             (IEEE80211_IS_CHAN_5GHZ(c) && sc->ext_5ghz_lna)) {
1950                 bbp17 += 0x10; bbp96 += 0x10; bbp104 += 0x10;
1951         }
1952
1953         rt2661_bbp_write(sc,  17, bbp17);
1954         rt2661_bbp_write(sc,  96, bbp96);
1955         rt2661_bbp_write(sc, 104, bbp104);
1956
1957         if ((IEEE80211_IS_CHAN_2GHZ(c) && sc->ext_2ghz_lna) ||
1958             (IEEE80211_IS_CHAN_5GHZ(c) && sc->ext_5ghz_lna)) {
1959                 rt2661_bbp_write(sc, 75, 0x80);
1960                 rt2661_bbp_write(sc, 86, 0x80);
1961                 rt2661_bbp_write(sc, 88, 0x80);
1962         }
1963
1964         rt2661_bbp_write(sc, 35, bbp35);
1965         rt2661_bbp_write(sc, 97, bbp97);
1966         rt2661_bbp_write(sc, 98, bbp98);
1967
1968         tmp = RAL_READ(sc, RT2661_PHY_CSR0);
1969         tmp &= ~(RT2661_PA_PE_2GHZ | RT2661_PA_PE_5GHZ);
1970         if (IEEE80211_IS_CHAN_2GHZ(c))
1971                 tmp |= RT2661_PA_PE_2GHZ;
1972         else
1973                 tmp |= RT2661_PA_PE_5GHZ;
1974         RAL_WRITE(sc, RT2661_PHY_CSR0, tmp);
1975 }
1976
1977 static void
1978 rt2661_set_chan(struct rt2661_softc *sc, struct ieee80211_channel *c)
1979 {
1980         struct ifnet *ifp = sc->sc_ifp;
1981         struct ieee80211com *ic = ifp->if_l2com;
1982         const struct rfprog *rfprog;
1983         uint8_t bbp3, bbp94 = RT2661_BBPR94_DEFAULT;
1984         int8_t power;
1985         u_int i, chan;
1986
1987         chan = ieee80211_chan2ieee(ic, c);
1988         KASSERT(chan != 0 && chan != IEEE80211_CHAN_ANY, ("chan 0x%x", chan));
1989
1990         /* select the appropriate RF settings based on what EEPROM says */
1991         rfprog = (sc->rfprog == 0) ? rt2661_rf5225_1 : rt2661_rf5225_2;
1992
1993         /* find the settings for this channel (we know it exists) */
1994         for (i = 0; rfprog[i].chan != chan; i++);
1995
1996         power = sc->txpow[i];
1997         if (power < 0) {
1998                 bbp94 += power;
1999                 power = 0;
2000         } else if (power > 31) {
2001                 bbp94 += power - 31;
2002                 power = 31;
2003         }
2004
2005         /*
2006          * If we are switching from the 2GHz band to the 5GHz band or
2007          * vice-versa, BBP registers need to be reprogrammed.
2008          */
2009         if (c->ic_flags != sc->sc_curchan->ic_flags) {
2010                 rt2661_select_band(sc, c);
2011                 rt2661_select_antenna(sc);
2012         }
2013         sc->sc_curchan = c;
2014
2015         rt2661_rf_write(sc, RAL_RF1, rfprog[i].r1);
2016         rt2661_rf_write(sc, RAL_RF2, rfprog[i].r2);
2017         rt2661_rf_write(sc, RAL_RF3, rfprog[i].r3 | power << 7);
2018         rt2661_rf_write(sc, RAL_RF4, rfprog[i].r4 | sc->rffreq << 10);
2019
2020         DELAY(200);
2021
2022         rt2661_rf_write(sc, RAL_RF1, rfprog[i].r1);
2023         rt2661_rf_write(sc, RAL_RF2, rfprog[i].r2);
2024         rt2661_rf_write(sc, RAL_RF3, rfprog[i].r3 | power << 7 | 1);
2025         rt2661_rf_write(sc, RAL_RF4, rfprog[i].r4 | sc->rffreq << 10);
2026
2027         DELAY(200);
2028
2029         rt2661_rf_write(sc, RAL_RF1, rfprog[i].r1);
2030         rt2661_rf_write(sc, RAL_RF2, rfprog[i].r2);
2031         rt2661_rf_write(sc, RAL_RF3, rfprog[i].r3 | power << 7);
2032         rt2661_rf_write(sc, RAL_RF4, rfprog[i].r4 | sc->rffreq << 10);
2033
2034         /* enable smart mode for MIMO-capable RFs */
2035         bbp3 = rt2661_bbp_read(sc, 3);
2036
2037         bbp3 &= ~RT2661_SMART_MODE;
2038         if (sc->rf_rev == RT2661_RF_5325 || sc->rf_rev == RT2661_RF_2529)
2039                 bbp3 |= RT2661_SMART_MODE;
2040
2041         rt2661_bbp_write(sc, 3, bbp3);
2042
2043         if (bbp94 != RT2661_BBPR94_DEFAULT)
2044                 rt2661_bbp_write(sc, 94, bbp94);
2045
2046         /* 5GHz radio needs a 1ms delay here */
2047         if (IEEE80211_IS_CHAN_5GHZ(c))
2048                 DELAY(1000);
2049 }
2050
2051 static void
2052 rt2661_set_bssid(struct rt2661_softc *sc, const uint8_t *bssid)
2053 {
2054         uint32_t tmp;
2055
2056         tmp = bssid[0] | bssid[1] << 8 | bssid[2] << 16 | bssid[3] << 24;
2057         RAL_WRITE(sc, RT2661_MAC_CSR4, tmp);
2058
2059         tmp = bssid[4] | bssid[5] << 8 | RT2661_ONE_BSSID << 16;
2060         RAL_WRITE(sc, RT2661_MAC_CSR5, tmp);
2061 }
2062
2063 static void
2064 rt2661_set_macaddr(struct rt2661_softc *sc, const uint8_t *addr)
2065 {
2066         uint32_t tmp;
2067
2068         tmp = addr[0] | addr[1] << 8 | addr[2] << 16 | addr[3] << 24;
2069         RAL_WRITE(sc, RT2661_MAC_CSR2, tmp);
2070
2071         tmp = addr[4] | addr[5] << 8;
2072         RAL_WRITE(sc, RT2661_MAC_CSR3, tmp);
2073 }
2074
2075 static void
2076 rt2661_update_promisc(struct ifnet *ifp)
2077 {
2078         struct rt2661_softc *sc = ifp->if_softc;
2079         uint32_t tmp;
2080
2081         tmp = RAL_READ(sc, RT2661_TXRX_CSR0);
2082
2083         tmp &= ~RT2661_DROP_NOT_TO_ME;
2084         if (!(ifp->if_flags & IFF_PROMISC))
2085                 tmp |= RT2661_DROP_NOT_TO_ME;
2086
2087         RAL_WRITE(sc, RT2661_TXRX_CSR0, tmp);
2088
2089         DPRINTF(sc, "%s promiscuous mode\n", (ifp->if_flags & IFF_PROMISC) ?
2090             "entering" : "leaving");
2091 }
2092
2093 /*
2094  * Update QoS (802.11e) settings for each h/w Tx ring.
2095  */
2096 static int
2097 rt2661_wme_update(struct ieee80211com *ic)
2098 {
2099         struct rt2661_softc *sc = ic->ic_ifp->if_softc;
2100         const struct wmeParams *wmep;
2101
2102         wmep = ic->ic_wme.wme_chanParams.cap_wmeParams;
2103
2104         /* XXX: not sure about shifts. */
2105         /* XXX: the reference driver plays with AC_VI settings too. */
2106
2107         /* update TxOp */
2108         RAL_WRITE(sc, RT2661_AC_TXOP_CSR0,
2109             wmep[WME_AC_BE].wmep_txopLimit << 16 |
2110             wmep[WME_AC_BK].wmep_txopLimit);
2111         RAL_WRITE(sc, RT2661_AC_TXOP_CSR1,
2112             wmep[WME_AC_VI].wmep_txopLimit << 16 |
2113             wmep[WME_AC_VO].wmep_txopLimit);
2114
2115         /* update CWmin */
2116         RAL_WRITE(sc, RT2661_CWMIN_CSR,
2117             wmep[WME_AC_BE].wmep_logcwmin << 12 |
2118             wmep[WME_AC_BK].wmep_logcwmin <<  8 |
2119             wmep[WME_AC_VI].wmep_logcwmin <<  4 |
2120             wmep[WME_AC_VO].wmep_logcwmin);
2121
2122         /* update CWmax */
2123         RAL_WRITE(sc, RT2661_CWMAX_CSR,
2124             wmep[WME_AC_BE].wmep_logcwmax << 12 |
2125             wmep[WME_AC_BK].wmep_logcwmax <<  8 |
2126             wmep[WME_AC_VI].wmep_logcwmax <<  4 |
2127             wmep[WME_AC_VO].wmep_logcwmax);
2128
2129         /* update Aifsn */
2130         RAL_WRITE(sc, RT2661_AIFSN_CSR,
2131             wmep[WME_AC_BE].wmep_aifsn << 12 |
2132             wmep[WME_AC_BK].wmep_aifsn <<  8 |
2133             wmep[WME_AC_VI].wmep_aifsn <<  4 |
2134             wmep[WME_AC_VO].wmep_aifsn);
2135
2136         return 0;
2137 }
2138
2139 static void
2140 rt2661_update_slot(struct ifnet *ifp)
2141 {
2142         struct rt2661_softc *sc = ifp->if_softc;
2143         struct ieee80211com *ic = ifp->if_l2com;
2144         uint8_t slottime;
2145         uint32_t tmp;
2146
2147         slottime = (ic->ic_flags & IEEE80211_F_SHSLOT) ? 9 : 20;
2148
2149         tmp = RAL_READ(sc, RT2661_MAC_CSR9);
2150         tmp = (tmp & ~0xff) | slottime;
2151         RAL_WRITE(sc, RT2661_MAC_CSR9, tmp);
2152 }
2153
2154 static const char *
2155 rt2661_get_rf(int rev)
2156 {
2157         switch (rev) {
2158         case RT2661_RF_5225:    return "RT5225";
2159         case RT2661_RF_5325:    return "RT5325 (MIMO XR)";
2160         case RT2661_RF_2527:    return "RT2527";
2161         case RT2661_RF_2529:    return "RT2529 (MIMO XR)";
2162         default:                return "unknown";
2163         }
2164 }
2165
2166 static void
2167 rt2661_read_eeprom(struct rt2661_softc *sc, uint8_t macaddr[IEEE80211_ADDR_LEN])
2168 {
2169         uint16_t val;
2170         int i;
2171
2172         /* read MAC address */
2173         val = rt2661_eeprom_read(sc, RT2661_EEPROM_MAC01);
2174         macaddr[0] = val & 0xff;
2175         macaddr[1] = val >> 8;
2176
2177         val = rt2661_eeprom_read(sc, RT2661_EEPROM_MAC23);
2178         macaddr[2] = val & 0xff;
2179         macaddr[3] = val >> 8;
2180
2181         val = rt2661_eeprom_read(sc, RT2661_EEPROM_MAC45);
2182         macaddr[4] = val & 0xff;
2183         macaddr[5] = val >> 8;
2184
2185         val = rt2661_eeprom_read(sc, RT2661_EEPROM_ANTENNA);
2186         /* XXX: test if different from 0xffff? */
2187         sc->rf_rev   = (val >> 11) & 0x1f;
2188         sc->hw_radio = (val >> 10) & 0x1;
2189         sc->rx_ant   = (val >> 4)  & 0x3;
2190         sc->tx_ant   = (val >> 2)  & 0x3;
2191         sc->nb_ant   = val & 0x3;
2192
2193         DPRINTF(sc, "RF revision=%d\n", sc->rf_rev);
2194
2195         val = rt2661_eeprom_read(sc, RT2661_EEPROM_CONFIG2);
2196         sc->ext_5ghz_lna = (val >> 6) & 0x1;
2197         sc->ext_2ghz_lna = (val >> 4) & 0x1;
2198
2199         DPRINTF(sc, "External 2GHz LNA=%d\nExternal 5GHz LNA=%d\n",
2200             sc->ext_2ghz_lna, sc->ext_5ghz_lna);
2201
2202         val = rt2661_eeprom_read(sc, RT2661_EEPROM_RSSI_2GHZ_OFFSET);
2203         if ((val & 0xff) != 0xff)
2204                 sc->rssi_2ghz_corr = (int8_t)(val & 0xff);      /* signed */
2205
2206         /* Only [-10, 10] is valid */
2207         if (sc->rssi_2ghz_corr < -10 || sc->rssi_2ghz_corr > 10)
2208                 sc->rssi_2ghz_corr = 0;
2209
2210         val = rt2661_eeprom_read(sc, RT2661_EEPROM_RSSI_5GHZ_OFFSET);
2211         if ((val & 0xff) != 0xff)
2212                 sc->rssi_5ghz_corr = (int8_t)(val & 0xff);      /* signed */
2213
2214         /* Only [-10, 10] is valid */
2215         if (sc->rssi_5ghz_corr < -10 || sc->rssi_5ghz_corr > 10)
2216                 sc->rssi_5ghz_corr = 0;
2217
2218         /* adjust RSSI correction for external low-noise amplifier */
2219         if (sc->ext_2ghz_lna)
2220                 sc->rssi_2ghz_corr -= 14;
2221         if (sc->ext_5ghz_lna)
2222                 sc->rssi_5ghz_corr -= 14;
2223
2224         DPRINTF(sc, "RSSI 2GHz corr=%d\nRSSI 5GHz corr=%d\n",
2225             sc->rssi_2ghz_corr, sc->rssi_5ghz_corr);
2226
2227         val = rt2661_eeprom_read(sc, RT2661_EEPROM_FREQ_OFFSET);
2228         if ((val >> 8) != 0xff)
2229                 sc->rfprog = (val >> 8) & 0x3;
2230         if ((val & 0xff) != 0xff)
2231                 sc->rffreq = val & 0xff;
2232
2233         DPRINTF(sc, "RF prog=%d\nRF freq=%d\n", sc->rfprog, sc->rffreq);
2234
2235         /* read Tx power for all a/b/g channels */
2236         for (i = 0; i < 19; i++) {
2237                 val = rt2661_eeprom_read(sc, RT2661_EEPROM_TXPOWER + i);
2238                 sc->txpow[i * 2] = (int8_t)(val >> 8);          /* signed */
2239                 DPRINTF(sc, "Channel=%d Tx power=%d\n",
2240                     rt2661_rf5225_1[i * 2].chan, sc->txpow[i * 2]);
2241                 sc->txpow[i * 2 + 1] = (int8_t)(val & 0xff);    /* signed */
2242                 DPRINTF(sc, "Channel=%d Tx power=%d\n",
2243                     rt2661_rf5225_1[i * 2 + 1].chan, sc->txpow[i * 2 + 1]);
2244         }
2245
2246         /* read vendor-specific BBP values */
2247         for (i = 0; i < 16; i++) {
2248                 val = rt2661_eeprom_read(sc, RT2661_EEPROM_BBP_BASE + i);
2249                 if (val == 0 || val == 0xffff)
2250                         continue;       /* skip invalid entries */
2251                 sc->bbp_prom[i].reg = val >> 8;
2252                 sc->bbp_prom[i].val = val & 0xff;
2253                 DPRINTF(sc, "BBP R%d=%02x\n", sc->bbp_prom[i].reg,
2254                     sc->bbp_prom[i].val);
2255         }
2256 }
2257
2258 static int
2259 rt2661_bbp_init(struct rt2661_softc *sc)
2260 {
2261 #define N(a)    (sizeof (a) / sizeof ((a)[0]))
2262         int i, ntries;
2263         uint8_t val;
2264
2265         /* wait for BBP to be ready */
2266         for (ntries = 0; ntries < 100; ntries++) {
2267                 val = rt2661_bbp_read(sc, 0);
2268                 if (val != 0 && val != 0xff)
2269                         break;
2270                 DELAY(100);
2271         }
2272         if (ntries == 100) {
2273                 device_printf(sc->sc_dev, "timeout waiting for BBP\n");
2274                 return EIO;
2275         }
2276
2277         /* initialize BBP registers to default values */
2278         for (i = 0; i < N(rt2661_def_bbp); i++) {
2279                 rt2661_bbp_write(sc, rt2661_def_bbp[i].reg,
2280                     rt2661_def_bbp[i].val);
2281         }
2282
2283         /* write vendor-specific BBP values (from EEPROM) */
2284         for (i = 0; i < 16; i++) {
2285                 if (sc->bbp_prom[i].reg == 0)
2286                         continue;
2287                 rt2661_bbp_write(sc, sc->bbp_prom[i].reg, sc->bbp_prom[i].val);
2288         }
2289
2290         return 0;
2291 #undef N
2292 }
2293
2294 static void
2295 rt2661_init_locked(struct rt2661_softc *sc)
2296 {
2297 #define N(a)    (sizeof (a) / sizeof ((a)[0]))
2298         struct ifnet *ifp = sc->sc_ifp;
2299         struct ieee80211com *ic = ifp->if_l2com;
2300         uint32_t tmp, sta[3];
2301         int i, error, ntries;
2302
2303         if ((sc->sc_flags & RAL_FW_LOADED) == 0) {
2304                 error = rt2661_load_microcode(sc);
2305                 if (error != 0) {
2306                         if_printf(ifp,
2307                             "%s: could not load 8051 microcode, error %d\n",
2308                             __func__, error);
2309                         return;
2310                 }
2311                 sc->sc_flags |= RAL_FW_LOADED;
2312         }
2313
2314         rt2661_stop_locked(sc);
2315
2316         /* initialize Tx rings */
2317         RAL_WRITE(sc, RT2661_AC1_BASE_CSR, sc->txq[1].physaddr);
2318         RAL_WRITE(sc, RT2661_AC0_BASE_CSR, sc->txq[0].physaddr);
2319         RAL_WRITE(sc, RT2661_AC2_BASE_CSR, sc->txq[2].physaddr);
2320         RAL_WRITE(sc, RT2661_AC3_BASE_CSR, sc->txq[3].physaddr);
2321
2322         /* initialize Mgt ring */
2323         RAL_WRITE(sc, RT2661_MGT_BASE_CSR, sc->mgtq.physaddr);
2324
2325         /* initialize Rx ring */
2326         RAL_WRITE(sc, RT2661_RX_BASE_CSR, sc->rxq.physaddr);
2327
2328         /* initialize Tx rings sizes */
2329         RAL_WRITE(sc, RT2661_TX_RING_CSR0,
2330             RT2661_TX_RING_COUNT << 24 |
2331             RT2661_TX_RING_COUNT << 16 |
2332             RT2661_TX_RING_COUNT <<  8 |
2333             RT2661_TX_RING_COUNT);
2334
2335         RAL_WRITE(sc, RT2661_TX_RING_CSR1,
2336             RT2661_TX_DESC_WSIZE << 16 |
2337             RT2661_TX_RING_COUNT <<  8 |        /* XXX: HCCA ring unused */
2338             RT2661_MGT_RING_COUNT);
2339
2340         /* initialize Rx rings */
2341         RAL_WRITE(sc, RT2661_RX_RING_CSR,
2342             RT2661_RX_DESC_BACK  << 16 |
2343             RT2661_RX_DESC_WSIZE <<  8 |
2344             RT2661_RX_RING_COUNT);
2345
2346         /* XXX: some magic here */
2347         RAL_WRITE(sc, RT2661_TX_DMA_DST_CSR, 0xaa);
2348
2349         /* load base addresses of all 5 Tx rings (4 data + 1 mgt) */
2350         RAL_WRITE(sc, RT2661_LOAD_TX_RING_CSR, 0x1f);
2351
2352         /* load base address of Rx ring */
2353         RAL_WRITE(sc, RT2661_RX_CNTL_CSR, 2);
2354
2355         /* initialize MAC registers to default values */
2356         for (i = 0; i < N(rt2661_def_mac); i++)
2357                 RAL_WRITE(sc, rt2661_def_mac[i].reg, rt2661_def_mac[i].val);
2358
2359         rt2661_set_macaddr(sc, IF_LLADDR(ifp));
2360
2361         /* set host ready */
2362         RAL_WRITE(sc, RT2661_MAC_CSR1, 3);
2363         RAL_WRITE(sc, RT2661_MAC_CSR1, 0);
2364
2365         /* wait for BBP/RF to wakeup */
2366         for (ntries = 0; ntries < 1000; ntries++) {
2367                 if (RAL_READ(sc, RT2661_MAC_CSR12) & 8)
2368                         break;
2369                 DELAY(1000);
2370         }
2371         if (ntries == 1000) {
2372                 kprintf("timeout waiting for BBP/RF to wakeup\n");
2373                 rt2661_stop_locked(sc);
2374                 return;
2375         }
2376
2377         if (rt2661_bbp_init(sc) != 0) {
2378                 rt2661_stop_locked(sc);
2379                 return;
2380         }
2381
2382         /* select default channel */
2383         sc->sc_curchan = ic->ic_curchan;
2384         rt2661_select_band(sc, sc->sc_curchan);
2385         rt2661_select_antenna(sc);
2386         rt2661_set_chan(sc, sc->sc_curchan);
2387
2388         /* update Rx filter */
2389         tmp = RAL_READ(sc, RT2661_TXRX_CSR0) & 0xffff;
2390
2391         tmp |= RT2661_DROP_PHY_ERROR | RT2661_DROP_CRC_ERROR;
2392         if (ic->ic_opmode != IEEE80211_M_MONITOR) {
2393                 tmp |= RT2661_DROP_CTL | RT2661_DROP_VER_ERROR |
2394                        RT2661_DROP_ACKCTS;
2395                 if (ic->ic_opmode != IEEE80211_M_HOSTAP &&
2396                     ic->ic_opmode != IEEE80211_M_MBSS)
2397                         tmp |= RT2661_DROP_TODS;
2398                 if (!(ifp->if_flags & IFF_PROMISC))
2399                         tmp |= RT2661_DROP_NOT_TO_ME;
2400         }
2401
2402         RAL_WRITE(sc, RT2661_TXRX_CSR0, tmp);
2403
2404         /* clear STA registers */
2405         RAL_READ_REGION_4(sc, RT2661_STA_CSR0, sta, N(sta));
2406
2407         /* initialize ASIC */
2408         RAL_WRITE(sc, RT2661_MAC_CSR1, 4);
2409
2410         /* clear any pending interrupt */
2411         RAL_WRITE(sc, RT2661_INT_SOURCE_CSR, 0xffffffff);
2412
2413         /* enable interrupts */
2414         RAL_WRITE(sc, RT2661_INT_MASK_CSR, 0x0000ff10);
2415         RAL_WRITE(sc, RT2661_MCU_INT_MASK_CSR, 0);
2416
2417         /* kick Rx */
2418         RAL_WRITE(sc, RT2661_RX_CNTL_CSR, 1);
2419
2420         ifq_clr_oactive(&ifp->if_snd);
2421         ifp->if_flags |= IFF_RUNNING;
2422
2423         callout_reset(&sc->watchdog_ch, hz, rt2661_watchdog_callout, sc);
2424 #undef N
2425 }
2426
2427 static void
2428 rt2661_init(void *priv)
2429 {
2430         struct rt2661_softc *sc = priv;
2431         struct ifnet *ifp = sc->sc_ifp;
2432         struct ieee80211com *ic = ifp->if_l2com;
2433
2434         rt2661_init_locked(sc);
2435
2436         if (ifp->if_flags & IFF_RUNNING)
2437                 ieee80211_start_all(ic);                /* start all vap's */
2438 }
2439
2440 void
2441 rt2661_stop_locked(struct rt2661_softc *sc)
2442 {
2443         struct ifnet *ifp = sc->sc_ifp;
2444         uint32_t tmp;
2445         volatile int *flags = &sc->sc_flags;
2446
2447         while (*flags & RAL_INPUT_RUNNING)
2448                 zsleep(sc, &wlan_global_serializer, 0, "ralrunning", hz/10);
2449
2450         callout_stop(&sc->watchdog_ch);
2451         sc->sc_tx_timer = 0;
2452
2453         if (ifp->if_flags & IFF_RUNNING) {
2454                 ifp->if_flags &= ~IFF_RUNNING;
2455                 ifq_clr_oactive(&ifp->if_snd);
2456
2457                 /* abort Tx (for all 5 Tx rings) */
2458                 RAL_WRITE(sc, RT2661_TX_CNTL_CSR, 0x1f << 16);
2459                 
2460                 /* disable Rx (value remains after reset!) */
2461                 tmp = RAL_READ(sc, RT2661_TXRX_CSR0);
2462                 RAL_WRITE(sc, RT2661_TXRX_CSR0, tmp | RT2661_DISABLE_RX);
2463                 
2464                 /* reset ASIC */
2465                 RAL_WRITE(sc, RT2661_MAC_CSR1, 3);
2466                 RAL_WRITE(sc, RT2661_MAC_CSR1, 0);
2467                 
2468                 /* disable interrupts */
2469                 RAL_WRITE(sc, RT2661_INT_MASK_CSR, 0xffffffff);
2470                 RAL_WRITE(sc, RT2661_MCU_INT_MASK_CSR, 0xffffffff);
2471                 
2472                 /* clear any pending interrupt */
2473                 RAL_WRITE(sc, RT2661_INT_SOURCE_CSR, 0xffffffff);
2474                 RAL_WRITE(sc, RT2661_MCU_INT_SOURCE_CSR, 0xffffffff);
2475                 
2476                 /* reset Tx and Rx rings */
2477                 rt2661_reset_tx_ring(sc, &sc->txq[0]);
2478                 rt2661_reset_tx_ring(sc, &sc->txq[1]);
2479                 rt2661_reset_tx_ring(sc, &sc->txq[2]);
2480                 rt2661_reset_tx_ring(sc, &sc->txq[3]);
2481                 rt2661_reset_tx_ring(sc, &sc->mgtq);
2482                 rt2661_reset_rx_ring(sc, &sc->rxq);
2483         }
2484 }
2485
2486 void
2487 rt2661_stop(void *priv)
2488 {
2489         struct rt2661_softc *sc = priv;
2490
2491         rt2661_stop_locked(sc);
2492 }
2493
2494 static int
2495 rt2661_load_microcode(struct rt2661_softc *sc)
2496 {
2497         struct ifnet *ifp = sc->sc_ifp;
2498         const struct firmware *fp;
2499         const char *imagename;
2500         int ntries, error;
2501
2502         switch (sc->sc_id) {
2503         case 0x0301: imagename = "rt2561sfw"; break;
2504         case 0x0302: imagename = "rt2561fw"; break;
2505         case 0x0401: imagename = "rt2661fw"; break;
2506         default:
2507                 if_printf(ifp, "%s: unexpected pci device id 0x%x, "
2508                     "don't know how to retrieve firmware\n",
2509                     __func__, sc->sc_id);
2510                 return EINVAL;
2511         }
2512         fp = firmware_get(imagename);
2513         if (fp == NULL) {
2514                 if_printf(ifp, "%s: unable to retrieve firmware image %s\n",
2515                     __func__, imagename);
2516                 return EINVAL;
2517         }
2518
2519         /*
2520          * Load 8051 microcode into NIC.
2521          */
2522         /* reset 8051 */
2523         RAL_WRITE(sc, RT2661_MCU_CNTL_CSR, RT2661_MCU_RESET);
2524
2525         /* cancel any pending Host to MCU command */
2526         RAL_WRITE(sc, RT2661_H2M_MAILBOX_CSR, 0);
2527         RAL_WRITE(sc, RT2661_M2H_CMD_DONE_CSR, 0xffffffff);
2528         RAL_WRITE(sc, RT2661_HOST_CMD_CSR, 0);
2529
2530         /* write 8051's microcode */
2531         RAL_WRITE(sc, RT2661_MCU_CNTL_CSR, RT2661_MCU_RESET | RT2661_MCU_SEL);
2532         RAL_WRITE_REGION_1(sc, RT2661_MCU_CODE_BASE, fp->data, fp->datasize);
2533         RAL_WRITE(sc, RT2661_MCU_CNTL_CSR, RT2661_MCU_RESET);
2534
2535         /* kick 8051's ass */
2536         RAL_WRITE(sc, RT2661_MCU_CNTL_CSR, 0);
2537
2538         /* wait for 8051 to initialize */
2539         for (ntries = 0; ntries < 500; ntries++) {
2540                 if (RAL_READ(sc, RT2661_MCU_CNTL_CSR) & RT2661_MCU_READY)
2541                         break;
2542                 DELAY(100);
2543         }
2544         if (ntries == 500) {
2545                 if_printf(ifp, "%s: timeout waiting for MCU to initialize\n",
2546                     __func__);
2547                 error = EIO;
2548         } else
2549                 error = 0;
2550
2551         firmware_put(fp, FIRMWARE_UNLOAD);
2552         return error;
2553 }
2554
2555 #ifdef notyet
2556 /*
2557  * Dynamically tune Rx sensitivity (BBP register 17) based on average RSSI and
2558  * false CCA count.  This function is called periodically (every seconds) when
2559  * in the RUN state.  Values taken from the reference driver.
2560  */
2561 static void
2562 rt2661_rx_tune(struct rt2661_softc *sc)
2563 {
2564         uint8_t bbp17;
2565         uint16_t cca;
2566         int lo, hi, dbm;
2567
2568         /*
2569          * Tuning range depends on operating band and on the presence of an
2570          * external low-noise amplifier.
2571          */
2572         lo = 0x20;
2573         if (IEEE80211_IS_CHAN_5GHZ(sc->sc_curchan))
2574                 lo += 0x08;
2575         if ((IEEE80211_IS_CHAN_2GHZ(sc->sc_curchan) && sc->ext_2ghz_lna) ||
2576             (IEEE80211_IS_CHAN_5GHZ(sc->sc_curchan) && sc->ext_5ghz_lna))
2577                 lo += 0x10;
2578         hi = lo + 0x20;
2579
2580         /* retrieve false CCA count since last call (clear on read) */
2581         cca = RAL_READ(sc, RT2661_STA_CSR1) & 0xffff;
2582
2583         if (dbm >= -35) {
2584                 bbp17 = 0x60;
2585         } else if (dbm >= -58) {
2586                 bbp17 = hi;
2587         } else if (dbm >= -66) {
2588                 bbp17 = lo + 0x10;
2589         } else if (dbm >= -74) {
2590                 bbp17 = lo + 0x08;
2591         } else {
2592                 /* RSSI < -74dBm, tune using false CCA count */
2593
2594                 bbp17 = sc->bbp17; /* current value */
2595
2596                 hi -= 2 * (-74 - dbm);
2597                 if (hi < lo)
2598                         hi = lo;
2599
2600                 if (bbp17 > hi) {
2601                         bbp17 = hi;
2602
2603                 } else if (cca > 512) {
2604                         if (++bbp17 > hi)
2605                                 bbp17 = hi;
2606                 } else if (cca < 100) {
2607                         if (--bbp17 < lo)
2608                                 bbp17 = lo;
2609                 }
2610         }
2611
2612         if (bbp17 != sc->bbp17) {
2613                 rt2661_bbp_write(sc, 17, bbp17);
2614                 sc->bbp17 = bbp17;
2615         }
2616 }
2617
2618 /*
2619  * Enter/Leave radar detection mode.
2620  * This is for 802.11h additional regulatory domains.
2621  */
2622 static void
2623 rt2661_radar_start(struct rt2661_softc *sc)
2624 {
2625         uint32_t tmp;
2626
2627         /* disable Rx */
2628         tmp = RAL_READ(sc, RT2661_TXRX_CSR0);
2629         RAL_WRITE(sc, RT2661_TXRX_CSR0, tmp | RT2661_DISABLE_RX);
2630
2631         rt2661_bbp_write(sc, 82, 0x20);
2632         rt2661_bbp_write(sc, 83, 0x00);
2633         rt2661_bbp_write(sc, 84, 0x40);
2634
2635         /* save current BBP registers values */
2636         sc->bbp18 = rt2661_bbp_read(sc, 18);
2637         sc->bbp21 = rt2661_bbp_read(sc, 21);
2638         sc->bbp22 = rt2661_bbp_read(sc, 22);
2639         sc->bbp16 = rt2661_bbp_read(sc, 16);
2640         sc->bbp17 = rt2661_bbp_read(sc, 17);
2641         sc->bbp64 = rt2661_bbp_read(sc, 64);
2642
2643         rt2661_bbp_write(sc, 18, 0xff);
2644         rt2661_bbp_write(sc, 21, 0x3f);
2645         rt2661_bbp_write(sc, 22, 0x3f);
2646         rt2661_bbp_write(sc, 16, 0xbd);
2647         rt2661_bbp_write(sc, 17, sc->ext_5ghz_lna ? 0x44 : 0x34);
2648         rt2661_bbp_write(sc, 64, 0x21);
2649
2650         /* restore Rx filter */
2651         RAL_WRITE(sc, RT2661_TXRX_CSR0, tmp);
2652 }
2653
2654 static int
2655 rt2661_radar_stop(struct rt2661_softc *sc)
2656 {
2657         uint8_t bbp66;
2658
2659         /* read radar detection result */
2660         bbp66 = rt2661_bbp_read(sc, 66);
2661
2662         /* restore BBP registers values */
2663         rt2661_bbp_write(sc, 16, sc->bbp16);
2664         rt2661_bbp_write(sc, 17, sc->bbp17);
2665         rt2661_bbp_write(sc, 18, sc->bbp18);
2666         rt2661_bbp_write(sc, 21, sc->bbp21);
2667         rt2661_bbp_write(sc, 22, sc->bbp22);
2668         rt2661_bbp_write(sc, 64, sc->bbp64);
2669
2670         return bbp66 == 1;
2671 }
2672 #endif
2673
2674 static int
2675 rt2661_prepare_beacon(struct rt2661_softc *sc, struct ieee80211vap *vap)
2676 {
2677         struct ieee80211com *ic = vap->iv_ic;
2678         struct ieee80211_beacon_offsets bo;
2679         struct rt2661_tx_desc desc;
2680         struct mbuf *m0;
2681         int rate;
2682
2683         m0 = ieee80211_beacon_alloc(vap->iv_bss, &bo);
2684         if (m0 == NULL) {
2685                 device_printf(sc->sc_dev, "could not allocate beacon frame\n");
2686                 return ENOBUFS;
2687         }
2688
2689         /* send beacons at the lowest available rate */
2690         rate = IEEE80211_IS_CHAN_5GHZ(ic->ic_bsschan) ? 12 : 2;
2691
2692         rt2661_setup_tx_desc(sc, &desc, RT2661_TX_TIMESTAMP, RT2661_TX_HWSEQ,
2693             m0->m_pkthdr.len, rate, NULL, 0, RT2661_QID_MGT);
2694
2695         /* copy the first 24 bytes of Tx descriptor into NIC memory */
2696         RAL_WRITE_REGION_1(sc, RT2661_HW_BEACON_BASE0, (uint8_t *)&desc, 24);
2697
2698         /* copy beacon header and payload into NIC memory */
2699         RAL_WRITE_REGION_1(sc, RT2661_HW_BEACON_BASE0 + 24,
2700             mtod(m0, uint8_t *), m0->m_pkthdr.len);
2701
2702         m_freem(m0);
2703
2704         return 0;
2705 }
2706
2707 /*
2708  * Enable TSF synchronization and tell h/w to start sending beacons for IBSS
2709  * and HostAP operating modes.
2710  */
2711 static void
2712 rt2661_enable_tsf_sync(struct rt2661_softc *sc)
2713 {
2714         struct ifnet *ifp = sc->sc_ifp;
2715         struct ieee80211com *ic = ifp->if_l2com;
2716         struct ieee80211vap *vap = TAILQ_FIRST(&ic->ic_vaps);
2717         uint32_t tmp;
2718
2719         if (vap->iv_opmode != IEEE80211_M_STA) {
2720                 /*
2721                  * Change default 16ms TBTT adjustment to 8ms.
2722                  * Must be done before enabling beacon generation.
2723                  */
2724                 RAL_WRITE(sc, RT2661_TXRX_CSR10, 1 << 12 | 8);
2725         }
2726
2727         tmp = RAL_READ(sc, RT2661_TXRX_CSR9) & 0xff000000;
2728
2729         /* set beacon interval (in 1/16ms unit) */
2730         tmp |= vap->iv_bss->ni_intval * 16;
2731
2732         tmp |= RT2661_TSF_TICKING | RT2661_ENABLE_TBTT;
2733         if (vap->iv_opmode == IEEE80211_M_STA)
2734                 tmp |= RT2661_TSF_MODE(1);
2735         else
2736                 tmp |= RT2661_TSF_MODE(2) | RT2661_GENERATE_BEACON;
2737
2738         RAL_WRITE(sc, RT2661_TXRX_CSR9, tmp);
2739 }
2740
2741 static void
2742 rt2661_enable_tsf(struct rt2661_softc *sc)
2743 {
2744         RAL_WRITE(sc, RT2661_TXRX_CSR9, 
2745               (RAL_READ(sc, RT2661_TXRX_CSR9) & 0xff000000)
2746             | RT2661_TSF_TICKING | RT2661_TSF_MODE(2));
2747 }
2748
2749 /*
2750  * Retrieve the "Received Signal Strength Indicator" from the raw values
2751  * contained in Rx descriptors.  The computation depends on which band the
2752  * frame was received.  Correction values taken from the reference driver.
2753  */
2754 static int
2755 rt2661_get_rssi(struct rt2661_softc *sc, uint8_t raw)
2756 {
2757         int lna, agc, rssi;
2758
2759         lna = (raw >> 5) & 0x3;
2760         agc = raw & 0x1f;
2761
2762         if (lna == 0) {
2763                 /*
2764                  * No mapping available.
2765                  *
2766                  * NB: Since RSSI is relative to noise floor, -1 is
2767                  *     adequate for caller to know error happened.
2768                  */
2769                 return -1;
2770         }
2771
2772         rssi = (2 * agc) - RT2661_NOISE_FLOOR;
2773
2774         if (IEEE80211_IS_CHAN_2GHZ(sc->sc_curchan)) {
2775                 rssi += sc->rssi_2ghz_corr;
2776
2777                 if (lna == 1)
2778                         rssi -= 64;
2779                 else if (lna == 2)
2780                         rssi -= 74;
2781                 else if (lna == 3)
2782                         rssi -= 90;
2783         } else {
2784                 rssi += sc->rssi_5ghz_corr;
2785
2786                 if (lna == 1)
2787                         rssi -= 64;
2788                 else if (lna == 2)
2789                         rssi -= 86;
2790                 else if (lna == 3)
2791                         rssi -= 100;
2792         }
2793         return rssi;
2794 }
2795
2796 static void
2797 rt2661_scan_start(struct ieee80211com *ic)
2798 {
2799         struct ifnet *ifp = ic->ic_ifp;
2800         struct rt2661_softc *sc = ifp->if_softc;
2801         uint32_t tmp;
2802
2803         /* abort TSF synchronization */
2804         tmp = RAL_READ(sc, RT2661_TXRX_CSR9);
2805         RAL_WRITE(sc, RT2661_TXRX_CSR9, tmp & ~0xffffff);
2806         rt2661_set_bssid(sc, ifp->if_broadcastaddr);
2807 }
2808
2809 static void
2810 rt2661_scan_end(struct ieee80211com *ic)
2811 {
2812         struct ifnet *ifp = ic->ic_ifp;
2813         struct rt2661_softc *sc = ifp->if_softc;
2814         struct ieee80211vap *vap = TAILQ_FIRST(&ic->ic_vaps);
2815
2816         rt2661_enable_tsf_sync(sc);
2817         /* XXX keep local copy */
2818         rt2661_set_bssid(sc, vap->iv_bss->ni_bssid);
2819 }
2820
2821 static void
2822 rt2661_set_channel(struct ieee80211com *ic)
2823 {
2824         struct ifnet *ifp = ic->ic_ifp;
2825         struct rt2661_softc *sc = ifp->if_softc;
2826
2827         rt2661_set_chan(sc, ic->ic_curchan);
2828 }