Merge from vendor branch NTPD:
[dragonfly.git] / sys / dev / netif / sk / if_skreg.h
1 /*      $OpenBSD: if_skreg.h,v 1.10 2003/08/12 05:23:06 nate Exp $      */
2
3 /*
4  * Copyright (c) 1997, 1998, 1999, 2000
5  *      Bill Paul <wpaul@ctr.columbia.edu>.  All rights reserved.
6  *
7  * Redistribution and use in source and binary forms, with or without
8  * modification, are permitted provided that the following conditions
9  * are met:
10  * 1. Redistributions of source code must retain the above copyright
11  *    notice, this list of conditions and the following disclaimer.
12  * 2. Redistributions in binary form must reproduce the above copyright
13  *    notice, this list of conditions and the following disclaimer in the
14  *    documentation and/or other materials provided with the distribution.
15  * 3. All advertising materials mentioning features or use of this software
16  *    must display the following acknowledgement:
17  *      This product includes software developed by Bill Paul.
18  * 4. Neither the name of the author nor the names of any co-contributors
19  *    may be used to endorse or promote products derived from this software
20  *    without specific prior written permission.
21  *
22  * THIS SOFTWARE IS PROVIDED BY Bill Paul AND CONTRIBUTORS ``AS IS'' AND
23  * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
24  * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
25  * ARE DISCLAIMED.  IN NO EVENT SHALL Bill Paul OR THE VOICES IN HIS HEAD
26  * BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR
27  * CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF
28  * SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS
29  * INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN
30  * CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE)
31  * ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF
32  * THE POSSIBILITY OF SUCH DAMAGE.
33  *
34  * $FreeBSD: src/sys/pci/if_skreg.h,v 1.8.2.1 2000/04/27 14:48:07 wpaul Exp $
35  * $DragonFly: src/sys/dev/netif/sk/if_skreg.h,v 1.6 2004/09/23 23:18:01 dillon Exp $
36  */
37
38 /*
39  * Copyright (c) 2003 Nathan L. Binkert <binkertn@umich.edu>
40  *
41  * Permission to use, copy, modify, and distribute this software for any
42  * purpose with or without fee is hereby granted, provided that the above
43  * copyright notice and this permission notice appear in all copies.
44  *
45  * THE SOFTWARE IS PROVIDED "AS IS" AND THE AUTHOR DISCLAIMS ALL WARRANTIES
46  * WITH REGARD TO THIS SOFTWARE INCLUDING ALL IMPLIED WARRANTIES OF
47  * MERCHANTABILITY AND FITNESS. IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR
48  * ANY SPECIAL, DIRECT, INDIRECT, OR CONSEQUENTIAL DAMAGES OR ANY DAMAGES
49  * WHATSOEVER RESULTING FROM LOSS OF USE, DATA OR PROFITS, WHETHER IN AN
50  * ACTION OF CONTRACT, NEGLIGENCE OR OTHER TORTIOUS ACTION, ARISING OUT OF
51  * OR IN CONNECTION WITH THE USE OR PERFORMANCE OF THIS SOFTWARE.
52  */
53
54 /* Values to keep the different chip revisions apart */
55 #define SK_GENESIS 0
56 #define SK_YUKON 1
57
58 /*
59  * SysKonnect PCI vendor ID
60  */
61 #define VENDORID_SK             0x1148
62
63 /*
64  * Marvell PCI vendor ID
65  */
66 #define VENDORID_MARVELL        0x11AB
67
68 /*
69  * SK-NET gigabit ethernet device IDs
70  */
71 #define DEVICEID_SK_V1          0x4300
72 #define DEVICEID_SK_V2          0x4320
73
74 /*
75  * 3Com PCI vendor ID
76  */
77 #define VENDORID_3COM           0x10b7
78
79 /*
80  * 3Com gigabit ethernet device ID
81  */
82 #define DEVICEID_3COM_3C940     0x1700
83
84 /*
85  * Linksys PCI vendor ID
86  */
87 #define VENDORID_LINKSYS        0x1737
88
89 /*
90  * Linksys gigabit ethernet device ID
91  */
92 #define DEVICEID_LINKSYS_EG1032 0x1032
93
94 /*
95  * D-Link PCI vendor ID
96  */
97 #define VENDORID_DLINK          0x1186
98
99 /*
100  * D-Link gigabit ethernet device ID
101  */
102 #define DEVICEID_DLINK_DGE530T  0x4c00
103
104 /*
105  * GEnesis registers. The GEnesis chip has a 256-byte I/O window
106  * but internally it has a 16K register space. This 16K space is
107  * divided into 128-byte blocks. The first 128 bytes of the I/O
108  * window represent the first block, which is permanently mapped
109  * at the start of the window. The other 127 blocks can be mapped
110  * to the second 128 bytes of the I/O window by setting the desired
111  * block value in the RAP register in block 0. Not all of the 127
112  * blocks are actually used. Most registers are 32 bits wide, but
113  * there are a few 16-bit and 8-bit ones as well.
114  */
115
116
117 /* Start of remappable register window. */
118 #define SK_WIN_BASE             0x0080
119
120 /* Size of a window */
121 #define SK_WIN_LEN              0x80
122
123 #define SK_WIN_MASK             0x3F80
124 #define SK_REG_MASK             0x7F
125
126 /* Compute the window of a given register (for the RAP register) */
127 #define SK_WIN(reg)             (((reg) & SK_WIN_MASK) / SK_WIN_LEN)
128
129 /* Compute the relative offset of a register within the window */
130 #define SK_REG(reg)             ((reg) & SK_REG_MASK)
131
132 #define SK_PORT_A       0
133 #define SK_PORT_B       1
134
135 /*
136  * Compute offset of port-specific register. Since there are two
137  * ports, there are two of some GEnesis modules (e.g. two sets of
138  * DMA queues, two sets of FIFO control registers, etc...). Normally,
139  * the block for port 0 is at offset 0x0 and the block for port 1 is
140  * at offset 0x80 (i.e. the next page over). However for the transmit
141  * BMUs and RAMbuffers, there are two blocks for each port: one for
142  * the sync transmit queue and one for the async queue (which we don't
143  * use). However instead of ordering them like this:
144  * TX sync 1 / TX sync 2 / TX async 1 / TX async 2
145  * SysKonnect has instead ordered them like this:
146  * TX sync 1 / TX async 1 / TX sync 2 / TX async 2
147  * This means that when referencing the TX BMU and RAMbuffer registers,
148  * we have to double the block offset (0x80 * 2) in order to reach the
149  * second queue. This prevents us from using the same formula
150  * (sk_port * 0x80) to compute the offsets for all of the port-specific
151  * blocks: we need an extra offset for the BMU and RAMbuffer registers.
152  * The simplest thing is to provide an extra argument to these macros:
153  * the 'skip' parameter. The 'skip' value is the number of extra pages
154  * for skip when computing the port0/port1 offsets. For most registers,
155  * the skip value is 0; for the BMU and RAMbuffer registers, it's 1.
156  */
157 #define SK_IF_READ_4(sc_if, skip, reg)          \
158         sk_win_read_4(sc_if->sk_softc, reg +    \
159         ((sc_if->sk_port * (skip + 1)) * SK_WIN_LEN))
160 #define SK_IF_READ_2(sc_if, skip, reg)          \
161         sk_win_read_2(sc_if->sk_softc, reg +    \
162         ((sc_if->sk_port * (skip + 1)) * SK_WIN_LEN))
163 #define SK_IF_READ_1(sc_if, skip, reg)          \
164         sk_win_read_1(sc_if->sk_softc, reg +    \
165         ((sc_if->sk_port * (skip + 1)) * SK_WIN_LEN))
166
167 #define SK_IF_WRITE_4(sc_if, skip, reg, val)    \
168         sk_win_write_4(sc_if->sk_softc,         \
169         reg + ((sc_if->sk_port * (skip + 1)) * SK_WIN_LEN), val)
170 #define SK_IF_WRITE_2(sc_if, skip, reg, val)    \
171         sk_win_write_2(sc_if->sk_softc,         \
172         reg + ((sc_if->sk_port * (skip + 1)) * SK_WIN_LEN), val)
173 #define SK_IF_WRITE_1(sc_if, skip, reg, val)    \
174         sk_win_write_1(sc_if->sk_softc,         \
175         reg + ((sc_if->sk_port * (skip + 1)) * SK_WIN_LEN), val)
176
177 /* Block 0 registers, permanently mapped at iobase. */
178 #define SK_RAP          0x0000
179 #define SK_CSR          0x0004
180 #define SK_LED          0x0006
181 #define SK_ISR          0x0008  /* interrupt source */
182 #define SK_IMR          0x000C  /* interrupt mask */
183 #define SK_IESR         0x0010  /* interrupt hardware error source */
184 #define SK_IEMR         0x0014  /* interrupt hardware error mask */
185 #define SK_ISSR         0x0018  /* special interrupt source */
186 #define SK_XM_IMR0      0x0020
187 #define SK_XM_ISR0      0x0028
188 #define SK_XM_PHYADDR0  0x0030
189 #define SK_XM_PHYDATA0  0x0034
190 #define SK_XM_IMR1      0x0040
191 #define SK_XM_ISR1      0x0048
192 #define SK_XM_PHYADDR1  0x0050
193 #define SK_XM_PHYDATA1  0x0054
194 #define SK_BMU_RX_CSR0  0x0060
195 #define SK_BMU_RX_CSR1  0x0064
196 #define SK_BMU_TXS_CSR0 0x0068
197 #define SK_BMU_TXA_CSR0 0x006C
198 #define SK_BMU_TXS_CSR1 0x0070
199 #define SK_BMU_TXA_CSR1 0x0074
200
201 /* SK_CSR register */
202 #define SK_CSR_SW_RESET                 0x0001
203 #define SK_CSR_SW_UNRESET               0x0002
204 #define SK_CSR_MASTER_RESET             0x0004
205 #define SK_CSR_MASTER_UNRESET           0x0008
206 #define SK_CSR_MASTER_STOP              0x0010
207 #define SK_CSR_MASTER_DONE              0x0020
208 #define SK_CSR_SW_IRQ_CLEAR             0x0040
209 #define SK_CSR_SW_IRQ_SET               0x0080
210 #define SK_CSR_SLOTSIZE                 0x0100 /* 1 == 64 bits, 0 == 32 */
211 #define SK_CSR_BUSCLOCK                 0x0200 /* 1 == 33/66 Mhz, = 33 */
212
213 /* SK_LED register */
214 #define SK_LED_GREEN_OFF                0x01
215 #define SK_LED_GREEN_ON                 0x02
216
217 /* SK_ISR register */
218 #define SK_ISR_TX2_AS_CHECK             0x00000001
219 #define SK_ISR_TX2_AS_EOF               0x00000002
220 #define SK_ISR_TX2_AS_EOB               0x00000004
221 #define SK_ISR_TX2_S_CHECK              0x00000008
222 #define SK_ISR_TX2_S_EOF                0x00000010
223 #define SK_ISR_TX2_S_EOB                0x00000020
224 #define SK_ISR_TX1_AS_CHECK             0x00000040
225 #define SK_ISR_TX1_AS_EOF               0x00000080
226 #define SK_ISR_TX1_AS_EOB               0x00000100
227 #define SK_ISR_TX1_S_CHECK              0x00000200
228 #define SK_ISR_TX1_S_EOF                0x00000400
229 #define SK_ISR_TX1_S_EOB                0x00000800
230 #define SK_ISR_RX2_CHECK                0x00001000
231 #define SK_ISR_RX2_EOF                  0x00002000
232 #define SK_ISR_RX2_EOB                  0x00004000
233 #define SK_ISR_RX1_CHECK                0x00008000
234 #define SK_ISR_RX1_EOF                  0x00010000
235 #define SK_ISR_RX1_EOB                  0x00020000
236 #define SK_ISR_LINK2_OFLOW              0x00040000
237 #define SK_ISR_MAC2                     0x00080000
238 #define SK_ISR_LINK1_OFLOW              0x00100000
239 #define SK_ISR_MAC1                     0x00200000
240 #define SK_ISR_TIMER                    0x00400000
241 #define SK_ISR_EXTERNAL_REG             0x00800000
242 #define SK_ISR_SW                       0x01000000
243 #define SK_ISR_I2C_RDY                  0x02000000
244 #define SK_ISR_TX2_TIMEO                0x04000000
245 #define SK_ISR_TX1_TIMEO                0x08000000
246 #define SK_ISR_RX2_TIMEO                0x10000000
247 #define SK_ISR_RX1_TIMEO                0x20000000
248 #define SK_ISR_RSVD                     0x40000000
249 #define SK_ISR_HWERR                    0x80000000
250
251 /* SK_IMR register */
252 #define SK_IMR_TX2_AS_CHECK             0x00000001
253 #define SK_IMR_TX2_AS_EOF               0x00000002
254 #define SK_IMR_TX2_AS_EOB               0x00000004
255 #define SK_IMR_TX2_S_CHECK              0x00000008
256 #define SK_IMR_TX2_S_EOF                0x00000010
257 #define SK_IMR_TX2_S_EOB                0x00000020
258 #define SK_IMR_TX1_AS_CHECK             0x00000040
259 #define SK_IMR_TX1_AS_EOF               0x00000080
260 #define SK_IMR_TX1_AS_EOB               0x00000100
261 #define SK_IMR_TX1_S_CHECK              0x00000200
262 #define SK_IMR_TX1_S_EOF                0x00000400
263 #define SK_IMR_TX1_S_EOB                0x00000800
264 #define SK_IMR_RX2_CHECK                0x00001000
265 #define SK_IMR_RX2_EOF                  0x00002000
266 #define SK_IMR_RX2_EOB                  0x00004000
267 #define SK_IMR_RX1_CHECK                0x00008000
268 #define SK_IMR_RX1_EOF                  0x00010000
269 #define SK_IMR_RX1_EOB                  0x00020000
270 #define SK_IMR_LINK2_OFLOW              0x00040000
271 #define SK_IMR_MAC2                     0x00080000
272 #define SK_IMR_LINK1_OFLOW              0x00100000
273 #define SK_IMR_MAC1                     0x00200000
274 #define SK_IMR_TIMER                    0x00400000
275 #define SK_IMR_EXTERNAL_REG             0x00800000
276 #define SK_IMR_SW                       0x01000000
277 #define SK_IMR_I2C_RDY                  0x02000000
278 #define SK_IMR_TX2_TIMEO                0x04000000
279 #define SK_IMR_TX1_TIMEO                0x08000000
280 #define SK_IMR_RX2_TIMEO                0x10000000
281 #define SK_IMR_RX1_TIMEO                0x20000000
282 #define SK_IMR_RSVD                     0x40000000
283 #define SK_IMR_HWERR                    0x80000000
284
285 #define SK_INTRS1       \
286         (SK_IMR_RX1_EOF|SK_IMR_TX1_S_EOF|SK_IMR_MAC1)
287
288 #define SK_INTRS2       \
289         (SK_IMR_RX2_EOF|SK_IMR_TX2_S_EOF|SK_IMR_MAC2)
290
291 /* SK_IESR register */
292 #define SK_IESR_PAR_RX2                 0x00000001
293 #define SK_IESR_PAR_RX1                 0x00000002
294 #define SK_IESR_PAR_MAC2                0x00000004
295 #define SK_IESR_PAR_MAC1                0x00000008
296 #define SK_IESR_PAR_WR_RAM              0x00000010
297 #define SK_IESR_PAR_RD_RAM              0x00000020
298 #define SK_IESR_NO_TSTAMP_MAC2          0x00000040
299 #define SK_IESR_NO_TSTAMO_MAC1          0x00000080
300 #define SK_IESR_NO_STS_MAC2             0x00000100
301 #define SK_IESR_NO_STS_MAC1             0x00000200
302 #define SK_IESR_IRQ_STS                 0x00000400
303 #define SK_IESR_MASTERERR               0x00000800
304
305 /* SK_IEMR register */
306 #define SK_IEMR_PAR_RX2                 0x00000001
307 #define SK_IEMR_PAR_RX1                 0x00000002
308 #define SK_IEMR_PAR_MAC2                0x00000004
309 #define SK_IEMR_PAR_MAC1                0x00000008
310 #define SK_IEMR_PAR_WR_RAM              0x00000010
311 #define SK_IEMR_PAR_RD_RAM              0x00000020
312 #define SK_IEMR_NO_TSTAMP_MAC2          0x00000040
313 #define SK_IEMR_NO_TSTAMO_MAC1          0x00000080
314 #define SK_IEMR_NO_STS_MAC2             0x00000100
315 #define SK_IEMR_NO_STS_MAC1             0x00000200
316 #define SK_IEMR_IRQ_STS                 0x00000400
317 #define SK_IEMR_MASTERERR               0x00000800
318
319 /* Block 2 */
320 #define SK_MAC0_0       0x0100
321 #define SK_MAC0_1       0x0104
322 #define SK_MAC1_0       0x0108
323 #define SK_MAC1_1       0x010C
324 #define SK_MAC2_0       0x0110
325 #define SK_MAC2_1       0x0114
326 #define SK_CONNTYPE     0x0118
327 #define SK_PMDTYPE      0x0119
328 #define SK_CONFIG       0x011A
329 #define SK_CHIPVER      0x011B
330 #define SK_EPROM0       0x011C
331 #define SK_EPROM1       0x011D
332 #define SK_EPROM2       0x011E
333 #define SK_EPROM3       0x011F
334 #define SK_EP_ADDR      0x0120
335 #define SK_EP_DATA      0x0124
336 #define SK_EP_LOADCTL   0x0128
337 #define SK_EP_LOADTST   0x0129
338 #define SK_TIMERINIT    0x0130
339 #define SK_TIMER        0x0134
340 #define SK_TIMERCTL     0x0138
341 #define SK_TIMERTST     0x0139
342 #define SK_IMTIMERINIT  0x0140
343 #define SK_IMTIMER      0x0144
344 #define SK_IMTIMERCTL   0x0148
345 #define SK_IMTIMERTST   0x0149
346 #define SK_IMMR         0x014C
347 #define SK_IHWEMR       0x0150
348 #define SK_TESTCTL1     0x0158
349 #define SK_TESTCTL2     0x0159
350 #define SK_GPIO         0x015C
351 #define SK_I2CHWCTL     0x0160
352 #define SK_I2CHWDATA    0x0164
353 #define SK_I2CHWIRQ     0x0168
354 #define SK_I2CSW        0x016C
355 #define SK_BLNKINIT     0x0170
356 #define SK_BLNKCOUNT    0x0174
357 #define SK_BLNKCTL      0x0178
358 #define SK_BLNKSTS      0x0179
359 #define SK_BLNKTST      0x017A
360
361 #define SK_IMCTL_STOP   0x02
362 #define SK_IMCTL_START  0x04
363
364 #define SK_IMTIMER_TICKS        54
365 #define SK_IM_USECS(x)          ((x) * SK_IMTIMER_TICKS)
366
367 /*
368  * The SK_EPROM0 register contains a byte that describes the
369  * amount of SRAM mounted on the NIC. The value also tells if
370  * the chips are 64K or 128K. This affects the RAMbuffer address
371  * offset that we need to use.
372  */
373 #define SK_RAMSIZE_512K_64      0x1
374 #define SK_RAMSIZE_1024K_128    0x2
375 #define SK_RAMSIZE_1024K_64     0x3
376 #define SK_RAMSIZE_2048K_128    0x4
377
378 #define SK_RBOFF_0              0x0
379 #define SK_RBOFF_80000          0x80000
380
381 /*
382  * SK_EEPROM1 contains the PHY type, which may be XMAC for
383  * fiber-based cards or BCOM for 1000baseT cards with a Broadcom
384  * PHY.
385  */
386 #define SK_PHYTYPE_XMAC         0       /* integeated XMAC II PHY */
387 #define SK_PHYTYPE_BCOM         1       /* Broadcom BCM5400 */
388 #define SK_PHYTYPE_LONE         2       /* Level One LXT1000 */
389 #define SK_PHYTYPE_NAT          3       /* National DP83891 */
390 #define SK_PHYTYPE_MARV_COPPER  4       /* Marvell 88E1011S */
391 #define SK_PHYTYPE_MARV_FIBER   5       /* Marvell 88E1011S (fiber) */
392
393 /*
394  * PHY addresses.
395  */
396 #define SK_PHYADDR_XMAC         0x0
397 #define SK_PHYADDR_BCOM         0x1
398 #define SK_PHYADDR_LONE         0x3
399 #define SK_PHYADDR_NAT          0x0
400 #define SK_PHYADDR_MARV         0x0
401
402 #define SK_CONFIG_SINGLEMAC     0x01
403 #define SK_CONFIG_DIS_DSL_CLK   0x02
404
405 #define SK_PMD_1000BASELX       0x4C
406 #define SK_PMD_1000BASESX       0x53
407 #define SK_PMD_1000BASECX       0x43
408 #define SK_PMD_1000BASETX       0x54
409
410 /* GPIO bits */
411 #define SK_GPIO_DAT0            0x00000001
412 #define SK_GPIO_DAT1            0x00000002
413 #define SK_GPIO_DAT2            0x00000004
414 #define SK_GPIO_DAT3            0x00000008
415 #define SK_GPIO_DAT4            0x00000010
416 #define SK_GPIO_DAT5            0x00000020
417 #define SK_GPIO_DAT6            0x00000040
418 #define SK_GPIO_DAT7            0x00000080
419 #define SK_GPIO_DAT8            0x00000100
420 #define SK_GPIO_DAT9            0x00000200
421 #define SK_GPIO_DIR0            0x00010000
422 #define SK_GPIO_DIR1            0x00020000
423 #define SK_GPIO_DIR2            0x00040000
424 #define SK_GPIO_DIR3            0x00080000
425 #define SK_GPIO_DIR4            0x00100000
426 #define SK_GPIO_DIR5            0x00200000
427 #define SK_GPIO_DIR6            0x00400000
428 #define SK_GPIO_DIR7            0x00800000
429 #define SK_GPIO_DIR8            0x01000000
430 #define SK_GPIO_DIR9            0x02000000
431
432 /* Block 3 Ram interface and MAC arbiter registers */
433 #define SK_RAMADDR      0x0180
434 #define SK_RAMDATA0     0x0184
435 #define SK_RAMDATA1     0x0188
436 #define SK_TO0          0x0190
437 #define SK_TO1          0x0191
438 #define SK_TO2          0x0192
439 #define SK_TO3          0x0193
440 #define SK_TO4          0x0194
441 #define SK_TO5          0x0195
442 #define SK_TO6          0x0196
443 #define SK_TO7          0x0197
444 #define SK_TO8          0x0198
445 #define SK_TO9          0x0199
446 #define SK_TO10         0x019A
447 #define SK_TO11         0x019B
448 #define SK_RITIMEO_TMR  0x019C
449 #define SK_RAMCTL       0x01A0
450 #define SK_RITIMER_TST  0x01A2
451
452 #define SK_RAMCTL_RESET         0x0001
453 #define SK_RAMCTL_UNRESET       0x0002
454 #define SK_RAMCTL_CLR_IRQ_WPAR  0x0100
455 #define SK_RAMCTL_CLR_IRQ_RPAR  0x0200
456
457 /* Mac arbiter registers */
458 #define SK_MINIT_RX1    0x01B0
459 #define SK_MINIT_RX2    0x01B1
460 #define SK_MINIT_TX1    0x01B2
461 #define SK_MINIT_TX2    0x01B3
462 #define SK_MTIMEO_RX1   0x01B4
463 #define SK_MTIMEO_RX2   0x01B5
464 #define SK_MTIMEO_TX1   0x01B6
465 #define SK_MTIEMO_TX2   0x01B7
466 #define SK_MACARB_CTL   0x01B8
467 #define SK_MTIMER_TST   0x01BA
468 #define SK_RCINIT_RX1   0x01C0
469 #define SK_RCINIT_RX2   0x01C1
470 #define SK_RCINIT_TX1   0x01C2
471 #define SK_RCINIT_TX2   0x01C3
472 #define SK_RCTIMEO_RX1  0x01C4
473 #define SK_RCTIMEO_RX2  0x01C5
474 #define SK_RCTIMEO_TX1  0x01C6
475 #define SK_RCTIMEO_TX2  0x01C7
476 #define SK_RECOVERY_CTL 0x01C8
477 #define SK_RCTIMER_TST  0x01CA
478
479 /* Packet arbiter registers */
480 #define SK_RXPA1_TINIT  0x01D0
481 #define SK_RXPA2_TINIT  0x01D4
482 #define SK_TXPA1_TINIT  0x01D8
483 #define SK_TXPA2_TINIT  0x01DC
484 #define SK_RXPA1_TIMEO  0x01E0
485 #define SK_RXPA2_TIMEO  0x01E4
486 #define SK_TXPA1_TIMEO  0x01E8
487 #define SK_TXPA2_TIMEO  0x01EC
488 #define SK_PKTARB_CTL   0x01F0
489 #define SK_PKTATB_TST   0x01F2
490
491 #define SK_PKTARB_TIMEOUT       0x2000
492
493 #define SK_PKTARBCTL_RESET              0x0001
494 #define SK_PKTARBCTL_UNRESET            0x0002
495 #define SK_PKTARBCTL_RXTO1_OFF          0x0004
496 #define SK_PKTARBCTL_RXTO1_ON           0x0008
497 #define SK_PKTARBCTL_RXTO2_OFF          0x0010
498 #define SK_PKTARBCTL_RXTO2_ON           0x0020
499 #define SK_PKTARBCTL_TXTO1_OFF          0x0040
500 #define SK_PKTARBCTL_TXTO1_ON           0x0080
501 #define SK_PKTARBCTL_TXTO2_OFF          0x0100
502 #define SK_PKTARBCTL_TXTO2_ON           0x0200
503 #define SK_PKTARBCTL_CLR_IRQ_RXTO1      0x0400
504 #define SK_PKTARBCTL_CLR_IRQ_RXTO2      0x0800
505 #define SK_PKTARBCTL_CLR_IRQ_TXTO1      0x1000
506 #define SK_PKTARBCTL_CLR_IRQ_TXTO2      0x2000
507
508 #define SK_MINIT_XMAC_B2        54
509 #define SK_MINIT_XMAC_C1        63
510
511 #define SK_MACARBCTL_RESET      0x0001
512 #define SK_MACARBCTL_UNRESET    0x0002
513 #define SK_MACARBCTL_FASTOE_OFF 0x0004
514 #define SK_MACARBCRL_FASTOE_ON  0x0008
515
516 #define SK_RCINIT_XMAC_B2       54
517 #define SK_RCINIT_XMAC_C1       0
518
519 #define SK_RECOVERYCTL_RX1_OFF  0x0001
520 #define SK_RECOVERYCTL_RX1_ON   0x0002
521 #define SK_RECOVERYCTL_RX2_OFF  0x0004
522 #define SK_RECOVERYCTL_RX2_ON   0x0008
523 #define SK_RECOVERYCTL_TX1_OFF  0x0010
524 #define SK_RECOVERYCTL_TX1_ON   0x0020
525 #define SK_RECOVERYCTL_TX2_OFF  0x0040
526 #define SK_RECOVERYCTL_TX2_ON   0x0080
527
528 #define SK_RECOVERY_XMAC_B2                             \
529         (SK_RECOVERYCTL_RX1_ON|SK_RECOVERYCTL_RX2_ON|   \
530         SK_RECOVERYCTL_TX1_ON|SK_RECOVERYCTL_TX2_ON)
531
532 #define SK_RECOVERY_XMAC_C1                             \
533         (SK_RECOVERYCTL_RX1_OFF|SK_RECOVERYCTL_RX2_OFF| \
534         SK_RECOVERYCTL_TX1_OFF|SK_RECOVERYCTL_TX2_OFF)
535
536 /* Block 4 -- TX Arbiter MAC 1 */
537 #define SK_TXAR1_TIMERINIT      0x0200
538 #define SK_TXAR1_TIMERVAL       0x0204
539 #define SK_TXAR1_LIMITINIT      0x0208
540 #define SK_TXAR1_LIMITCNT       0x020C
541 #define SK_TXAR1_COUNTERCTL     0x0210
542 #define SK_TXAR1_COUNTERTST     0x0212
543 #define SK_TXAR1_COUNTERSTS     0x0212
544
545 /* Block 5 -- TX Arbiter MAC 2 */
546 #define SK_TXAR2_TIMERINIT      0x0280
547 #define SK_TXAR2_TIMERVAL       0x0284
548 #define SK_TXAR2_LIMITINIT      0x0288
549 #define SK_TXAR2_LIMITCNT       0x028C
550 #define SK_TXAR2_COUNTERCTL     0x0290
551 #define SK_TXAR2_COUNTERTST     0x0291
552 #define SK_TXAR2_COUNTERSTS     0x0292
553
554 #define SK_TXARCTL_OFF          0x01
555 #define SK_TXARCTL_ON           0x02
556 #define SK_TXARCTL_RATECTL_OFF  0x04
557 #define SK_TXARCTL_RATECTL_ON   0x08
558 #define SK_TXARCTL_ALLOC_OFF    0x10
559 #define SK_TXARCTL_ALLOC_ON     0x20
560 #define SK_TXARCTL_FSYNC_OFF    0x40
561 #define SK_TXARCTL_FSYNC_ON     0x80
562
563 /* Block 6 -- External registers */
564 #define SK_EXTREG_BASE  0x300
565 #define SK_EXTREG_END   0x37C
566
567 /* Block 7 -- PCI config registers */
568 #define SK_PCI_BASE     0x0380
569 #define SK_PCI_END      0x03FC
570
571 /* Compute offset of mirrored PCI register */
572 #define SK_PCI_REG(reg)         ((reg) + SK_PCI_BASE)
573
574 /* Block 8 -- RX queue 1 */
575 #define SK_RXQ1_BUFCNT          0x0400
576 #define SK_RXQ1_BUFCTL          0x0402
577 #define SK_RXQ1_NEXTDESC        0x0404
578 #define SK_RXQ1_RXBUF_LO        0x0408
579 #define SK_RXQ1_RXBUF_HI        0x040C
580 #define SK_RXQ1_RXSTAT          0x0410
581 #define SK_RXQ1_TIMESTAMP       0x0414
582 #define SK_RXQ1_CSUM1           0x0418
583 #define SK_RXQ1_CSUM2           0x041A
584 #define SK_RXQ1_CSUM1_START     0x041C
585 #define SK_RXQ1_CSUM2_START     0x041E
586 #define SK_RXQ1_CURADDR_LO      0x0420
587 #define SK_RXQ1_CURADDR_HI      0x0424
588 #define SK_RXQ1_CURCNT_LO       0x0428
589 #define SK_RXQ1_CURCNT_HI       0x042C
590 #define SK_RXQ1_CURBYTES        0x0430
591 #define SK_RXQ1_BMU_CSR         0x0434
592 #define SK_RXQ1_WATERMARK       0x0438
593 #define SK_RXQ1_FLAG            0x043A
594 #define SK_RXQ1_TEST1           0x043C
595 #define SK_RXQ1_TEST2           0x0440
596 #define SK_RXQ1_TEST3           0x0444
597
598 /* Block 9 -- RX queue 2 */
599 #define SK_RXQ2_BUFCNT          0x0480
600 #define SK_RXQ2_BUFCTL          0x0482
601 #define SK_RXQ2_NEXTDESC        0x0484
602 #define SK_RXQ2_RXBUF_LO        0x0488
603 #define SK_RXQ2_RXBUF_HI        0x048C
604 #define SK_RXQ2_RXSTAT          0x0490
605 #define SK_RXQ2_TIMESTAMP       0x0494
606 #define SK_RXQ2_CSUM1           0x0498
607 #define SK_RXQ2_CSUM2           0x049A
608 #define SK_RXQ2_CSUM1_START     0x049C
609 #define SK_RXQ2_CSUM2_START     0x049E
610 #define SK_RXQ2_CURADDR_LO      0x04A0
611 #define SK_RXQ2_CURADDR_HI      0x04A4
612 #define SK_RXQ2_CURCNT_LO       0x04A8
613 #define SK_RXQ2_CURCNT_HI       0x04AC
614 #define SK_RXQ2_CURBYTES        0x04B0
615 #define SK_RXQ2_BMU_CSR         0x04B4
616 #define SK_RXQ2_WATERMARK       0x04B8
617 #define SK_RXQ2_FLAG            0x04BA
618 #define SK_RXQ2_TEST1           0x04BC
619 #define SK_RXQ2_TEST2           0x04C0
620 #define SK_RXQ2_TEST3           0x04C4
621
622 #define SK_RXBMU_CLR_IRQ_ERR            0x00000001
623 #define SK_RXBMU_CLR_IRQ_EOF            0x00000002
624 #define SK_RXBMU_CLR_IRQ_EOB            0x00000004
625 #define SK_RXBMU_CLR_IRQ_PAR            0x00000008
626 #define SK_RXBMU_RX_START               0x00000010
627 #define SK_RXBMU_RX_STOP                0x00000020
628 #define SK_RXBMU_POLL_OFF               0x00000040
629 #define SK_RXBMU_POLL_ON                0x00000080
630 #define SK_RXBMU_TRANSFER_SM_RESET      0x00000100
631 #define SK_RXBMU_TRANSFER_SM_UNRESET    0x00000200
632 #define SK_RXBMU_DESCWR_SM_RESET        0x00000400
633 #define SK_RXBMU_DESCWR_SM_UNRESET      0x00000800
634 #define SK_RXBMU_DESCRD_SM_RESET        0x00001000
635 #define SK_RXBMU_DESCRD_SM_UNRESET      0x00002000
636 #define SK_RXBMU_SUPERVISOR_SM_RESET    0x00004000
637 #define SK_RXBMU_SUPERVISOR_SM_UNRESET  0x00008000
638 #define SK_RXBMU_PFI_SM_RESET           0x00010000
639 #define SK_RXBMU_PFI_SM_UNRESET         0x00020000
640 #define SK_RXBMU_FIFO_RESET             0x00040000
641 #define SK_RXBMU_FIFO_UNRESET           0x00080000
642 #define SK_RXBMU_DESC_RESET             0x00100000
643 #define SK_RXBMU_DESC_UNRESET           0x00200000
644 #define SK_RXBMU_SUPERVISOR_IDLE        0x01000000
645
646 #define SK_RXBMU_ONLINE         \
647         (SK_RXBMU_TRANSFER_SM_UNRESET|SK_RXBMU_DESCWR_SM_UNRESET|       \
648         SK_RXBMU_DESCRD_SM_UNRESET|SK_RXBMU_SUPERVISOR_SM_UNRESET|      \
649         SK_RXBMU_PFI_SM_UNRESET|SK_RXBMU_FIFO_UNRESET|                  \
650         SK_RXBMU_DESC_UNRESET)
651
652 #define SK_RXBMU_OFFLINE                \
653         (SK_RXBMU_TRANSFER_SM_RESET|SK_RXBMU_DESCWR_SM_RESET|   \
654         SK_RXBMU_DESCRD_SM_RESET|SK_RXBMU_SUPERVISOR_SM_RESET|  \
655         SK_RXBMU_PFI_SM_RESET|SK_RXBMU_FIFO_RESET|              \
656         SK_RXBMU_DESC_RESET)
657
658 /* Block 12 -- TX sync queue 1 */
659 #define SK_TXQS1_BUFCNT         0x0600
660 #define SK_TXQS1_BUFCTL         0x0602
661 #define SK_TXQS1_NEXTDESC       0x0604
662 #define SK_TXQS1_RXBUF_LO       0x0608
663 #define SK_TXQS1_RXBUF_HI       0x060C
664 #define SK_TXQS1_RXSTAT         0x0610
665 #define SK_TXQS1_CSUM_STARTVAL  0x0614
666 #define SK_TXQS1_CSUM_STARTPOS  0x0618
667 #define SK_TXQS1_CSUM_WRITEPOS  0x061A
668 #define SK_TXQS1_CURADDR_LO     0x0620
669 #define SK_TXQS1_CURADDR_HI     0x0624
670 #define SK_TXQS1_CURCNT_LO      0x0628
671 #define SK_TXQS1_CURCNT_HI      0x062C
672 #define SK_TXQS1_CURBYTES       0x0630
673 #define SK_TXQS1_BMU_CSR        0x0634
674 #define SK_TXQS1_WATERMARK      0x0638
675 #define SK_TXQS1_FLAG           0x063A
676 #define SK_TXQS1_TEST1          0x063C
677 #define SK_TXQS1_TEST2          0x0640
678 #define SK_TXQS1_TEST3          0x0644
679
680 /* Block 13 -- TX async queue 1 */
681 #define SK_TXQA1_BUFCNT         0x0680
682 #define SK_TXQA1_BUFCTL         0x0682
683 #define SK_TXQA1_NEXTDESC       0x0684
684 #define SK_TXQA1_RXBUF_LO       0x0688
685 #define SK_TXQA1_RXBUF_HI       0x068C
686 #define SK_TXQA1_RXSTAT         0x0690
687 #define SK_TXQA1_CSUM_STARTVAL  0x0694
688 #define SK_TXQA1_CSUM_STARTPOS  0x0698
689 #define SK_TXQA1_CSUM_WRITEPOS  0x069A
690 #define SK_TXQA1_CURADDR_LO     0x06A0
691 #define SK_TXQA1_CURADDR_HI     0x06A4
692 #define SK_TXQA1_CURCNT_LO      0x06A8
693 #define SK_TXQA1_CURCNT_HI      0x06AC
694 #define SK_TXQA1_CURBYTES       0x06B0
695 #define SK_TXQA1_BMU_CSR        0x06B4
696 #define SK_TXQA1_WATERMARK      0x06B8
697 #define SK_TXQA1_FLAG           0x06BA
698 #define SK_TXQA1_TEST1          0x06BC
699 #define SK_TXQA1_TEST2          0x06C0
700 #define SK_TXQA1_TEST3          0x06C4
701
702 /* Block 14 -- TX sync queue 2 */
703 #define SK_TXQS2_BUFCNT         0x0700
704 #define SK_TXQS2_BUFCTL         0x0702
705 #define SK_TXQS2_NEXTDESC       0x0704
706 #define SK_TXQS2_RXBUF_LO       0x0708
707 #define SK_TXQS2_RXBUF_HI       0x070C
708 #define SK_TXQS2_RXSTAT         0x0710
709 #define SK_TXQS2_CSUM_STARTVAL  0x0714
710 #define SK_TXQS2_CSUM_STARTPOS  0x0718
711 #define SK_TXQS2_CSUM_WRITEPOS  0x071A
712 #define SK_TXQS2_CURADDR_LO     0x0720
713 #define SK_TXQS2_CURADDR_HI     0x0724
714 #define SK_TXQS2_CURCNT_LO      0x0728
715 #define SK_TXQS2_CURCNT_HI      0x072C
716 #define SK_TXQS2_CURBYTES       0x0730
717 #define SK_TXQS2_BMU_CSR        0x0734
718 #define SK_TXQS2_WATERMARK      0x0738
719 #define SK_TXQS2_FLAG           0x073A
720 #define SK_TXQS2_TEST1          0x073C
721 #define SK_TXQS2_TEST2          0x0740
722 #define SK_TXQS2_TEST3          0x0744
723
724 /* Block 15 -- TX async queue 2 */
725 #define SK_TXQA2_BUFCNT         0x0780
726 #define SK_TXQA2_BUFCTL         0x0782
727 #define SK_TXQA2_NEXTDESC       0x0784
728 #define SK_TXQA2_RXBUF_LO       0x0788
729 #define SK_TXQA2_RXBUF_HI       0x078C
730 #define SK_TXQA2_RXSTAT         0x0790
731 #define SK_TXQA2_CSUM_STARTVAL  0x0794
732 #define SK_TXQA2_CSUM_STARTPOS  0x0798
733 #define SK_TXQA2_CSUM_WRITEPOS  0x079A
734 #define SK_TXQA2_CURADDR_LO     0x07A0
735 #define SK_TXQA2_CURADDR_HI     0x07A4
736 #define SK_TXQA2_CURCNT_LO      0x07A8
737 #define SK_TXQA2_CURCNT_HI      0x07AC
738 #define SK_TXQA2_CURBYTES       0x07B0
739 #define SK_TXQA2_BMU_CSR        0x07B4
740 #define SK_TXQA2_WATERMARK      0x07B8
741 #define SK_TXQA2_FLAG           0x07BA
742 #define SK_TXQA2_TEST1          0x07BC
743 #define SK_TXQA2_TEST2          0x07C0
744 #define SK_TXQA2_TEST3          0x07C4
745
746 #define SK_TXBMU_CLR_IRQ_ERR            0x00000001
747 #define SK_TXBMU_CLR_IRQ_EOF            0x00000002
748 #define SK_TXBMU_CLR_IRQ_EOB            0x00000004
749 #define SK_TXBMU_TX_START               0x00000010
750 #define SK_TXBMU_TX_STOP                0x00000020
751 #define SK_TXBMU_POLL_OFF               0x00000040
752 #define SK_TXBMU_POLL_ON                0x00000080
753 #define SK_TXBMU_TRANSFER_SM_RESET      0x00000100
754 #define SK_TXBMU_TRANSFER_SM_UNRESET    0x00000200
755 #define SK_TXBMU_DESCWR_SM_RESET        0x00000400
756 #define SK_TXBMU_DESCWR_SM_UNRESET      0x00000800
757 #define SK_TXBMU_DESCRD_SM_RESET        0x00001000
758 #define SK_TXBMU_DESCRD_SM_UNRESET      0x00002000
759 #define SK_TXBMU_SUPERVISOR_SM_RESET    0x00004000
760 #define SK_TXBMU_SUPERVISOR_SM_UNRESET  0x00008000
761 #define SK_TXBMU_PFI_SM_RESET           0x00010000
762 #define SK_TXBMU_PFI_SM_UNRESET         0x00020000
763 #define SK_TXBMU_FIFO_RESET             0x00040000
764 #define SK_TXBMU_FIFO_UNRESET           0x00080000
765 #define SK_TXBMU_DESC_RESET             0x00100000
766 #define SK_TXBMU_DESC_UNRESET           0x00200000
767 #define SK_TXBMU_SUPERVISOR_IDLE        0x01000000
768
769 #define SK_TXBMU_ONLINE         \
770         (SK_TXBMU_TRANSFER_SM_UNRESET|SK_TXBMU_DESCWR_SM_UNRESET|       \
771         SK_TXBMU_DESCRD_SM_UNRESET|SK_TXBMU_SUPERVISOR_SM_UNRESET|      \
772         SK_TXBMU_PFI_SM_UNRESET|SK_TXBMU_FIFO_UNRESET|                  \
773         SK_TXBMU_DESC_UNRESET)
774
775 #define SK_TXBMU_OFFLINE                \
776         (SK_TXBMU_TRANSFER_SM_RESET|SK_TXBMU_DESCWR_SM_RESET|   \
777         SK_TXBMU_DESCRD_SM_RESET|SK_TXBMU_SUPERVISOR_SM_RESET|  \
778         SK_TXBMU_PFI_SM_RESET|SK_TXBMU_FIFO_RESET|              \
779         SK_TXBMU_DESC_RESET)
780
781 /* Block 16 -- Receive RAMbuffer 1 */
782 #define SK_RXRB1_START          0x0800
783 #define SK_RXRB1_END            0x0804
784 #define SK_RXRB1_WR_PTR         0x0808
785 #define SK_RXRB1_RD_PTR         0x080C
786 #define SK_RXRB1_UTHR_PAUSE     0x0810
787 #define SK_RXRB1_LTHR_PAUSE     0x0814
788 #define SK_RXRB1_UTHR_HIPRIO    0x0818
789 #define SK_RXRB1_UTHR_LOPRIO    0x081C
790 #define SK_RXRB1_PKTCNT         0x0820
791 #define SK_RXRB1_LVL            0x0824
792 #define SK_RXRB1_CTLTST         0x0828
793
794 /* Block 17 -- Receive RAMbuffer 2 */
795 #define SK_RXRB2_START          0x0880
796 #define SK_RXRB2_END            0x0884
797 #define SK_RXRB2_WR_PTR         0x0888
798 #define SK_RXRB2_RD_PTR         0x088C
799 #define SK_RXRB2_UTHR_PAUSE     0x0890
800 #define SK_RXRB2_LTHR_PAUSE     0x0894
801 #define SK_RXRB2_UTHR_HIPRIO    0x0898
802 #define SK_RXRB2_UTHR_LOPRIO    0x089C
803 #define SK_RXRB2_PKTCNT         0x08A0
804 #define SK_RXRB2_LVL            0x08A4
805 #define SK_RXRB2_CTLTST         0x08A8
806
807 /* Block 20 -- Sync. Transmit RAMbuffer 1 */
808 #define SK_TXRBS1_START         0x0A00
809 #define SK_TXRBS1_END           0x0A04
810 #define SK_TXRBS1_WR_PTR        0x0A08
811 #define SK_TXRBS1_RD_PTR        0x0A0C
812 #define SK_TXRBS1_PKTCNT        0x0A20
813 #define SK_TXRBS1_LVL           0x0A24
814 #define SK_TXRBS1_CTLTST        0x0A28
815
816 /* Block 21 -- Async. Transmit RAMbuffer 1 */
817 #define SK_TXRBA1_START         0x0A80
818 #define SK_TXRBA1_END           0x0A84
819 #define SK_TXRBA1_WR_PTR        0x0A88
820 #define SK_TXRBA1_RD_PTR        0x0A8C
821 #define SK_TXRBA1_PKTCNT        0x0AA0
822 #define SK_TXRBA1_LVL           0x0AA4
823 #define SK_TXRBA1_CTLTST        0x0AA8
824
825 /* Block 22 -- Sync. Transmit RAMbuffer 2 */
826 #define SK_TXRBS2_START         0x0B00
827 #define SK_TXRBS2_END           0x0B04
828 #define SK_TXRBS2_WR_PTR        0x0B08
829 #define SK_TXRBS2_RD_PTR        0x0B0C
830 #define SK_TXRBS2_PKTCNT        0x0B20
831 #define SK_TXRBS2_LVL           0x0B24
832 #define SK_TXRBS2_CTLTST        0x0B28
833
834 /* Block 23 -- Async. Transmit RAMbuffer 2 */
835 #define SK_TXRBA2_START         0x0B80
836 #define SK_TXRBA2_END           0x0B84
837 #define SK_TXRBA2_WR_PTR        0x0B88
838 #define SK_TXRBA2_RD_PTR        0x0B8C
839 #define SK_TXRBA2_PKTCNT        0x0BA0
840 #define SK_TXRBA2_LVL           0x0BA4
841 #define SK_TXRBA2_CTLTST        0x0BA8
842
843 #define SK_RBCTL_RESET          0x00000001
844 #define SK_RBCTL_UNRESET        0x00000002
845 #define SK_RBCTL_OFF            0x00000004
846 #define SK_RBCTL_ON             0x00000008
847 #define SK_RBCTL_STORENFWD_OFF  0x00000010
848 #define SK_RBCTL_STORENFWD_ON   0x00000020
849
850 /* Block 24 -- RX MAC FIFO 1 regisrers and LINK_SYNC counter */
851 #define SK_RXF1_END             0x0C00
852 #define SK_RXF1_WPTR            0x0C04
853 #define SK_RXF1_RPTR            0x0C0C
854 #define SK_RXF1_PKTCNT          0x0C10
855 #define SK_RXF1_LVL             0x0C14
856 #define SK_RXF1_MACCTL          0x0C18
857 #define SK_RXF1_CTL             0x0C1C
858 #define SK_RXLED1_CNTINIT       0x0C20
859 #define SK_RXLED1_COUNTER       0x0C24
860 #define SK_RXLED1_CTL           0x0C28
861 #define SK_RXLED1_TST           0x0C29
862 #define SK_LINK_SYNC1_CINIT     0x0C30
863 #define SK_LINK_SYNC1_COUNTER   0x0C34
864 #define SK_LINK_SYNC1_CTL       0x0C38
865 #define SK_LINK_SYNC1_TST       0x0C39
866 #define SK_LINKLED1_CTL         0x0C3C
867
868 #define SK_FIFO_END             0x3F
869
870 /* Receive MAC FIFO 1 (Yukon Only) */
871 #define SK_RXMF1_END            0x0C40
872 #define SK_RXMF1_THRESHOLD      0x0C44
873 #define SK_RXMF1_CTRL_TEST      0x0C48
874 #define SK_RXMF1_WRITE_PTR      0x0C60
875 #define SK_RXMF1_WRITE_LEVEL    0x0C68
876 #define SK_RXMF1_READ_PTR       0x0C70
877 #define SK_RXMF1_READ_LEVEL     0x0C78
878
879 #define SK_RFCTL_WR_PTR_TST_ON  0x00004000      /* Write pointer test on*/
880 #define SK_RFCTL_WR_PTR_TST_OFF 0x00002000      /* Write pointer test off */
881 #define SK_RFCTL_WR_PTR_STEP    0x00001000      /* Write pointer increment */
882 #define SK_RFCTL_RD_PTR_TST_ON  0x00000400      /* Read pointer test on */
883 #define SK_RFCTL_RD_PTR_TST_OFF 0x00000200      /* Read pointer test off */
884 #define SK_RFCTL_RD_PTR_STEP    0x00000100      /* Read pointer increment */
885 #define SK_RFCTL_RX_FIFO_OVER   0x00000040      /* Clear IRQ RX FIFO Overrun */
886 #define SK_RFCTL_FRAME_RX_DONE  0x00000010      /* Clear IRQ Frame RX Done */
887 #define SK_RFCTL_OPERATION_ON   0x00000008      /* Operational mode on */
888 #define SK_RFCTL_OPERATION_OFF  0x00000004      /* Operational mode off */
889 #define SK_RFCTL_RESET_CLEAR    0x00000002      /* MAC FIFO Reset Clear */
890 #define SK_RFCTL_RESET_SET      0x00000001      /* MAC FIFO Reset Set */
891
892 /* Block 25 -- RX MAC FIFO 2 regisrers and LINK_SYNC counter */
893 #define SK_RXF2_END             0x0C80
894 #define SK_RXF2_WPTR            0x0C84
895 #define SK_RXF2_RPTR            0x0C8C
896 #define SK_RXF2_PKTCNT          0x0C90
897 #define SK_RXF2_LVL             0x0C94
898 #define SK_RXF2_MACCTL          0x0C98
899 #define SK_RXF2_CTL             0x0C9C
900 #define SK_RXLED2_CNTINIT       0x0CA0
901 #define SK_RXLED2_COUNTER       0x0CA4
902 #define SK_RXLED2_CTL           0x0CA8
903 #define SK_RXLED2_TST           0x0CA9
904 #define SK_LINK_SYNC2_CINIT     0x0CB0
905 #define SK_LINK_SYNC2_COUNTER   0x0CB4
906 #define SK_LINK_SYNC2_CTL       0x0CB8
907 #define SK_LINK_SYNC2_TST       0x0CB9
908 #define SK_LINKLED2_CTL         0x0CBC
909
910 #define SK_RXMACCTL_CLR_IRQ_NOSTS       0x00000001
911 #define SK_RXMACCTL_CLR_IRQ_NOTSTAMP    0x00000002
912 #define SK_RXMACCTL_TSTAMP_OFF          0x00000004
913 #define SK_RXMACCTL_RSTAMP_ON           0x00000008
914 #define SK_RXMACCTL_FLUSH_OFF           0x00000010
915 #define SK_RXMACCTL_FLUSH_ON            0x00000020
916 #define SK_RXMACCTL_PAUSE_OFF           0x00000040
917 #define SK_RXMACCTL_PAUSE_ON            0x00000080
918 #define SK_RXMACCTL_AFULL_OFF           0x00000100
919 #define SK_RXMACCTL_AFULL_ON            0x00000200
920 #define SK_RXMACCTL_VALIDTIME_PATCH_OFF 0x00000400
921 #define SK_RXMACCTL_VALIDTIME_PATCH_ON  0x00000800
922 #define SK_RXMACCTL_RXRDY_PATCH_OFF     0x00001000
923 #define SK_RXMACCTL_RXRDY_PATCH_ON      0x00002000
924 #define SK_RXMACCTL_STS_TIMEO           0x00FF0000
925 #define SK_RXMACCTL_TSTAMP_TIMEO        0xFF000000
926
927 #define SK_RXLEDCTL_ENABLE              0x0001
928 #define SK_RXLEDCTL_COUNTER_STOP        0x0002
929 #define SK_RXLEDCTL_COUNTER_START       0x0004
930
931 #define SK_LINKLED_OFF                  0x0001
932 #define SK_LINKLED_ON                   0x0002
933 #define SK_LINKLED_LINKSYNC_OFF         0x0004
934 #define SK_LINKLED_LINKSYNC_ON          0x0008
935 #define SK_LINKLED_BLINK_OFF            0x0010
936 #define SK_LINKLED_BLINK_ON             0x0020
937
938 /* Block 26 -- TX MAC FIFO 1 regisrers  */
939 #define SK_TXF1_END             0x0D00
940 #define SK_TXF1_WPTR            0x0D04
941 #define SK_TXF1_RPTR            0x0D0C
942 #define SK_TXF1_PKTCNT          0x0D10
943 #define SK_TXF1_LVL             0x0D14
944 #define SK_TXF1_MACCTL          0x0D18
945 #define SK_TXF1_CTL             0x0D1C
946 #define SK_TXLED1_CNTINIT       0x0D20
947 #define SK_TXLED1_COUNTER       0x0D24
948 #define SK_TXLED1_CTL           0x0D28
949 #define SK_TXLED1_TST           0x0D29
950
951 /* Receive MAC FIFO 1 (Yukon Only) */
952 #define SK_TXMF1_END            0x0D40
953 #define SK_TXMF1_THRESHOLD      0x0D44
954 #define SK_TXMF1_CTRL_TEST      0x0D48
955 #define SK_TXMF1_WRITE_PTR      0x0D60
956 #define SK_TXMF1_WRITE_SHADOW   0x0D64
957 #define SK_TXMF1_WRITE_LEVEL    0x0D68
958 #define SK_TXMF1_READ_PTR       0x0D70
959 #define SK_TXMF1_RESTART_PTR    0x0D74
960 #define SK_TXMF1_READ_LEVEL     0x0D78
961
962 #define SK_TFCTL_WR_PTR_TST_ON  0x00004000      /* Write pointer test on*/
963 #define SK_TFCTL_WR_PTR_TST_OFF 0x00002000      /* Write pointer test off */
964 #define SK_TFCTL_WR_PTR_STEP    0x00001000      /* Write pointer increment */
965 #define SK_TFCTL_RD_PTR_TST_ON  0x00000400      /* Read pointer test on */
966 #define SK_TFCTL_RD_PTR_TST_OFF 0x00000200      /* Read pointer test off */
967 #define SK_TFCTL_RD_PTR_STEP    0x00000100      /* Read pointer increment */
968 #define SK_TFCTL_TX_FIFO_UNDER  0x00000040      /* Clear IRQ TX FIFO Under */
969 #define SK_TFCTL_FRAME_TX_DONE  0x00000020      /* Clear IRQ Frame TX Done */
970 #define SK_TFCTL_IRQ_PARITY_ER  0x00000010      /* Clear IRQ Parity Error */
971 #define SK_TFCTL_OPERATION_ON   0x00000008      /* Operational mode on */
972 #define SK_TFCTL_OPERATION_OFF  0x00000004      /* Operational mode off */
973 #define SK_TFCTL_RESET_CLEAR    0x00000002      /* MAC FIFO Reset Clear */
974 #define SK_TFCTL_RESET_SET      0x00000001      /* MAC FIFO Reset Set */
975
976 /* Block 27 -- TX MAC FIFO 2 regisrers  */
977 #define SK_TXF2_END             0x0D80
978 #define SK_TXF2_WPTR            0x0D84
979 #define SK_TXF2_RPTR            0x0D8C
980 #define SK_TXF2_PKTCNT          0x0D90
981 #define SK_TXF2_LVL             0x0D94
982 #define SK_TXF2_MACCTL          0x0D98
983 #define SK_TXF2_CTL             0x0D9C
984 #define SK_TXLED2_CNTINIT       0x0DA0
985 #define SK_TXLED2_COUNTER       0x0DA4
986 #define SK_TXLED2_CTL           0x0DA8
987 #define SK_TXLED2_TST           0x0DA9
988
989 #define SK_TXMACCTL_XMAC_RESET          0x00000001
990 #define SK_TXMACCTL_XMAC_UNRESET        0x00000002
991 #define SK_TXMACCTL_LOOP_OFF            0x00000004
992 #define SK_TXMACCTL_LOOP_ON             0x00000008
993 #define SK_TXMACCTL_FLUSH_OFF           0x00000010
994 #define SK_TXMACCTL_FLUSH_ON            0x00000020
995 #define SK_TXMACCTL_WAITEMPTY_OFF       0x00000040
996 #define SK_TXMACCTL_WAITEMPTY_ON        0x00000080
997 #define SK_TXMACCTL_AFULL_OFF           0x00000100
998 #define SK_TXMACCTL_AFULL_ON            0x00000200
999 #define SK_TXMACCTL_TXRDY_PATCH_OFF     0x00000400
1000 #define SK_TXMACCTL_RXRDY_PATCH_ON      0x00000800
1001 #define SK_TXMACCTL_PKT_RECOVERY_OFF    0x00001000
1002 #define SK_TXMACCTL_PKT_RECOVERY_ON     0x00002000
1003 #define SK_TXMACCTL_CLR_IRQ_PERR        0x00008000
1004 #define SK_TXMACCTL_WAITAFTERFLUSH      0x00010000
1005
1006 #define SK_TXLEDCTL_ENABLE              0x0001
1007 #define SK_TXLEDCTL_COUNTER_STOP        0x0002
1008 #define SK_TXLEDCTL_COUNTER_START       0x0004
1009
1010 #define SK_FIFO_RESET           0x00000001
1011 #define SK_FIFO_UNRESET         0x00000002
1012 #define SK_FIFO_OFF             0x00000004
1013 #define SK_FIFO_ON              0x00000008
1014
1015 /* Block 28 -- Descriptor Poll Timer */
1016 #define SK_DPT_INIT             0x0e00  /* Initial value 24 bits */
1017 #define SK_DPT_TIMER            0x0e04  /* Mul of 78.12MHz clk (24b) */
1018
1019 #define SK_DPT_TIMER_CTRL       0x0e08  /* Timer Control 16 bits */
1020 #define SK_DPT_TCTL_STOP        0x0001  /* Stop Timer */
1021 #define SK_DPT_TCTL_START       0x0002  /* Start Timer */
1022
1023 #define SK_DPT_TIMER_TEST       0x0e0a  /* Timer Test 16 bits */
1024 #define SK_DPT_TTEST_STEP       0x0001  /* Timer Decrement */
1025 #define SK_DPT_TTEST_OFF        0x0002  /* Test Mode Off */
1026 #define SK_DPT_TTEST_ON         0x0004  /* Test Mode On */
1027
1028 /* Block 29 -- reserved */
1029
1030 /* Block 30 -- GMAC/GPHY Control Registers (Yukon Only)*/
1031 #define SK_GMAC_CTRL            0x0f00  /* GMAC Control Register */
1032 #define SK_GPHY_CTRL            0x0f04  /* GPHY Control Register */
1033 #define SK_GMAC_ISR             0x0f08  /* GMAC Interrupt Source Register */
1034 #define SK_GMAC_IMR             0x0f08  /* GMAC Interrupt Mask Register */
1035 #define SK_LINK_CTRL            0x0f10  /* Link Control Register (LCR) */
1036 #define SK_WOL_CTRL             0x0f20  /* Wake on LAN Control Register */
1037 #define SK_MAC_ADDR_LOW         0x0f24  /* Mack Address Registers LOW */
1038 #define SK_MAC_ADDR_HIGH        0x0f28  /* Mack Address Registers HIGH */
1039 #define SK_PAT_READ_PTR         0x0f2c  /* Pattern Read Pointer Register */
1040 #define SK_PAT_LEN_REG0         0x0f30  /* Pattern Length Register 0 */
1041 #define SK_PAT_LEN0             0x0f30  /* Pattern Length 0 */
1042 #define SK_PAT_LEN1             0x0f31  /* Pattern Length 1 */
1043 #define SK_PAT_LEN2             0x0f32  /* Pattern Length 2 */
1044 #define SK_PAT_LEN3             0x0f33  /* Pattern Length 3 */
1045 #define SK_PAT_LEN_REG1         0x0f34  /* Pattern Length Register 1 */
1046 #define SK_PAT_LEN4             0x0f34  /* Pattern Length 4 */
1047 #define SK_PAT_LEN5             0x0f35  /* Pattern Length 5 */
1048 #define SK_PAT_LEN6             0x0f36  /* Pattern Length 6 */
1049 #define SK_PAT_LEN7             0x0f37  /* Pattern Length 7 */
1050 #define SK_PAT_CTR_REG0         0x0f38  /* Pattern Counter Register 0 */
1051 #define SK_PAT_CTR0             0x0f38  /* Pattern Counter 0 */
1052 #define SK_PAT_CTR1             0x0f39  /* Pattern Counter 1 */
1053 #define SK_PAT_CTR2             0x0f3a  /* Pattern Counter 2 */
1054 #define SK_PAT_CTR3             0x0f3b  /* Pattern Counter 3 */
1055 #define SK_PAT_CTR_REG1         0x0f3c  /* Pattern Counter Register 1 */
1056 #define SK_PAT_CTR4             0x0f3c  /* Pattern Counter 4 */
1057 #define SK_PAT_CTR5             0x0f3d  /* Pattern Counter 5 */
1058 #define SK_PAT_CTR6             0x0f3e  /* Pattern Counter 6 */
1059 #define SK_PAT_CTR7             0x0f3f  /* Pattern Counter 7 */
1060
1061 #define SK_GMAC_LOOP_ON         0x00000020      /* Loopback mode for testing */
1062 #define SK_GMAC_LOOP_OFF        0x00000010      /* purposes */
1063 #define SK_GMAC_PAUSE_ON        0x00000008      /* enable forward of pause */
1064 #define SK_GMAC_PAUSE_OFF       0x00000004      /* signal to GMAC */
1065 #define SK_GMAC_RESET_CLEAR     0x00000002      /* Clear GMAC Reset */
1066 #define SK_GMAC_RESET_SET       0x00000001      /* Set GMAC Reset */
1067
1068 #define SK_GPHY_SEL_BDT         0x10000000      /* Select Bidirectional xfer */
1069 #define SK_GPHY_INT_POL_HI      0x08000000      /* IRQ Polarity Active */
1070 #define SK_GPHY_75_OHM          0x04000000      /* Use 75 Ohm Termination */
1071 #define SK_GPHY_DIS_FC          0x02000000      /* Disable Auto Fiber/Copper */
1072 #define SK_GPHY_DIS_SLEEP       0x01000000      /* Disable Energy Detect */
1073 #define SK_GPHY_HWCFG_M_3       0x00800000      /* HWCFG_MODE[3] */
1074 #define SK_GPHY_HWCFG_M_2       0x00400000      /* HWCFG_MODE[2] */
1075 #define SK_GPHY_HWCFG_M_1       0x00200000      /* HWCFG_MODE[1] */
1076 #define SK_GPHY_HWCFG_M_0       0x00100000      /* HWCFG_MODE[0] */
1077 #define SK_GPHY_ANEG_0          0x00080000      /* ANEG[0] */
1078 #define SK_GPHY_ENA_XC          0x00040000      /* Enable MDI Crossover */
1079 #define SK_GPHY_DIS_125         0x00020000      /* Disable 125MHz Clock */
1080 #define SK_GPHY_ANEG_3          0x00010000      /* ANEG[3] */
1081 #define SK_GPHY_ANEG_2          0x00008000      /* ANEG[2] */
1082 #define SK_GPHY_ANEG_1          0x00004000      /* ANEG[1] */
1083 #define SK_GPHY_ENA_PAUSE       0x00002000      /* Enable Pause */
1084 #define SK_GPHY_PHYADDR_4       0x00001000      /* Bit 4 of Phy Addr */
1085 #define SK_GPHY_PHYADDR_3       0x00000800      /* Bit 3 of Phy Addr */
1086 #define SK_GPHY_PHYADDR_2       0x00000400      /* Bit 2 of Phy Addr */
1087 #define SK_GPHY_PHYADDR_1       0x00000200      /* Bit 1 of Phy Addr */
1088 #define SK_GPHY_PHYADDR_0       0x00000100      /* Bit 0 of Phy Addr */
1089 #define SK_GPHY_RESET_CLEAR     0x00000002      /* Clear GPHY Reset */
1090 #define SK_GPHY_RESET_SET       0x00000001      /* Set GPHY Reset */
1091
1092 #define SK_GPHY_COPPER          (SK_GPHY_HWCFG_M_0 | SK_GPHY_HWCFG_M_1 | \
1093                                  SK_GPHY_HWCFG_M_2 | SK_GPHY_HWCFG_M_3 )
1094 #define SK_GPHY_FIBER           (SK_GPHY_HWCFG_M_0 | SK_GPHY_HWCFG_M_1 | \
1095                                  SK_GPHY_HWCFG_M_2 )
1096 #define SK_GPHY_ANEG_ALL        (SK_GPHY_ANEG_0 | SK_GPHY_ANEG_1 | \
1097                                  SK_GPHY_ANEG_2 | SK_GPHY_ANEG_3 )
1098
1099 #define SK_GMAC_INT_TX_OFLOW    0x20    /* Transmit Counter Overflow */
1100 #define SK_GMAC_INT_RX_OFLOW    0x10    /* Receiver Overflow */
1101 #define SK_GMAC_INT_TX_UNDER    0x08    /* Transmit FIFO Underrun */
1102 #define SK_GMAC_INT_TX_DONE     0x04    /* Transmit Complete */
1103 #define SK_GMAC_INT_RX_OVER     0x02    /* Receive FIFO Overrun */
1104 #define SK_GMAC_INT_RX_DONE     0x01    /* Receive Complete */
1105
1106 #define SK_LINK_RESET_CLEAR     0x0002  /* Link Reset Clear */
1107 #define SK_LINK_RESET_SET       0x0001  /* Link Reset Set */
1108
1109 /* Block 31 -- reserved */
1110
1111 /* Block 32-33 -- Pattern Ram */
1112 #define SK_WOL_PRAM             0x1000
1113
1114 /* Block 0x22 - 0x3f -- reserved */
1115
1116 /* Block 0x40 to 0x4F -- XMAC 1 registers */
1117 #define SK_XMAC1_BASE   0x2000
1118
1119 /* Block 0x50 to 0x5F -- MARV 1 registers */
1120 #define SK_MARV1_BASE   0x2800
1121
1122 /* Block 0x60 to 0x6F -- XMAC 2 registers */
1123 #define SK_XMAC2_BASE   0x3000
1124
1125 /* Block 0x70 to 0x7F -- MARV 2 registers */
1126 #define SK_MARV2_BASE   0x3800
1127
1128 /* Compute relative offset of an XMAC register in the XMAC window(s). */
1129 #define SK_XMAC_REG(sc, reg)    (((reg) * 2) + SK_XMAC1_BASE +          \
1130         (((sc)->sk_port) * (SK_XMAC2_BASE - SK_XMAC1_BASE)))
1131
1132 #if 0
1133 #define SK_XM_READ_4(sc, reg)                                           \
1134         ((sk_win_read_2(sc->sk_softc,                                   \
1135         SK_XMAC_REG(sc, reg)) & 0xFFFF) |                               \
1136         ((sk_win_read_2(sc->sk_softc,                                   \
1137         SK_XMAC_REG(sc, reg + 2)) & 0xFFFF) << 16))
1138
1139 #define SK_XM_WRITE_4(sc, reg, val)                                     \
1140         sk_win_write_2(sc->sk_softc, SK_XMAC_REG(sc, reg),              \
1141         ((val) & 0xFFFF));                                              \
1142         sk_win_write_2(sc->sk_softc, SK_XMAC_REG(sc, reg + 2),          \
1143         ((val) >> 16) & 0xFFFF)
1144 #else
1145 #define SK_XM_READ_4(sc, reg)           \
1146         sk_win_read_4(sc->sk_softc, SK_XMAC_REG(sc, reg))
1147
1148 #define SK_XM_WRITE_4(sc, reg, val)     \
1149         sk_win_write_4(sc->sk_softc, SK_XMAC_REG(sc, reg), (val))
1150 #endif
1151
1152 #define SK_XM_READ_2(sc, reg)           \
1153         sk_win_read_2(sc->sk_softc, SK_XMAC_REG(sc, reg))
1154
1155 #define SK_XM_WRITE_2(sc, reg, val)     \
1156         sk_win_write_2(sc->sk_softc, SK_XMAC_REG(sc, reg), val)
1157
1158 #define SK_XM_SETBIT_4(sc, reg, x)      \
1159         SK_XM_WRITE_4(sc, reg, (SK_XM_READ_4(sc, reg)) | (x))
1160
1161 #define SK_XM_CLRBIT_4(sc, reg, x)      \
1162         SK_XM_WRITE_4(sc, reg, (SK_XM_READ_4(sc, reg)) & ~(x))
1163
1164 #define SK_XM_SETBIT_2(sc, reg, x)      \
1165         SK_XM_WRITE_2(sc, reg, (SK_XM_READ_2(sc, reg)) | (x))
1166
1167 #define SK_XM_CLRBIT_2(sc, reg, x)      \
1168         SK_XM_WRITE_2(sc, reg, (SK_XM_READ_2(sc, reg)) & ~(x))
1169
1170 /* Compute relative offset of an MARV register in the MARV window(s). */
1171 #define SK_YU_REG(sc, reg) \
1172         ((reg) + SK_MARV1_BASE + \
1173         (((sc)->sk_port) * (SK_MARV2_BASE - SK_MARV1_BASE)))
1174
1175 #define SK_YU_READ_4(sc, reg)           \
1176         sk_win_read_4((sc)->sk_softc, SK_YU_REG((sc), (reg)))
1177
1178 #define SK_YU_READ_2(sc, reg)           \
1179         sk_win_read_2((sc)->sk_softc, SK_YU_REG((sc), (reg)))
1180
1181 #define SK_YU_WRITE_4(sc, reg, val)     \
1182         sk_win_write_4((sc)->sk_softc, SK_YU_REG((sc), (reg)), (val))
1183
1184 #define SK_YU_WRITE_2(sc, reg, val)     \
1185         sk_win_write_2((sc)->sk_softc, SK_YU_REG((sc), (reg)), (val))
1186
1187 #define SK_YU_SETBIT_4(sc, reg, x)      \
1188         SK_YU_WRITE_4(sc, reg, (SK_YU_READ_4(sc, reg)) | (x))
1189
1190 #define SK_YU_CLRBIT_4(sc, reg, x)      \
1191         SK_YU_WRITE_4(sc, reg, (SK_YU_READ_4(sc, reg)) & ~(x))
1192
1193 #define SK_YU_SETBIT_2(sc, reg, x)      \
1194         SK_YU_WRITE_2(sc, reg, (SK_YU_READ_2(sc, reg)) | (x))
1195
1196 #define SK_YU_CLRBIT_2(sc, reg, x)      \
1197         SK_YU_WRITE_2(sc, reg, (SK_YU_READ_2(sc, reg)) & ~(x))
1198
1199 /*
1200  * The default FIFO threshold on the XMAC II is 4 bytes. On
1201  * dual port NICs, this often leads to transmit underruns, so we
1202  * bump the threshold a little.
1203  */
1204 #define SK_XM_TX_FIFOTHRESH     512
1205
1206 #define SK_PCI_VENDOR_ID        0x0000
1207 #define SK_PCI_DEVICE_ID        0x0002
1208 #define SK_PCI_COMMAND          0x0004
1209 #define SK_PCI_STATUS           0x0006
1210 #define SK_PCI_REVID            0x0008
1211 #define SK_PCI_CLASSCODE        0x0009
1212 #define SK_PCI_CACHELEN         0x000C
1213 #define SK_PCI_LATENCY_TIMER    0x000D
1214 #define SK_PCI_HEADER_TYPE      0x000E
1215 #define SK_PCI_LOMEM            0x0010
1216 #define SK_PCI_LOIO             0x0014
1217 #define SK_PCI_SUBVEN_ID        0x002C
1218 #define SK_PCI_SYBSYS_ID        0x002E
1219 #define SK_PCI_BIOSROM          0x0030
1220 #define SK_PCI_INTLINE          0x003C
1221 #define SK_PCI_INTPIN           0x003D
1222 #define SK_PCI_MINGNT           0x003E
1223 #define SK_PCI_MINLAT           0x003F
1224
1225 /* device specific PCI registers */
1226 #define SK_PCI_OURREG1          0x0040
1227 #define SK_PCI_OURREG2          0x0044
1228 #define SK_PCI_CAPID            0x0048 /* 8 bits */
1229 #define SK_PCI_NEXTPTR          0x0049 /* 8 bits */
1230 #define SK_PCI_PWRMGMTCAP       0x004A /* 16 bits */
1231 #define SK_PCI_PWRMGMTCTRL      0x004C /* 16 bits */
1232 #define SK_PCI_PME_EVENT        0x004F
1233 #define SK_PCI_VPD_CAPID        0x0050
1234 #define SK_PCI_VPD_NEXTPTR      0x0051
1235 #define SK_PCI_VPD_ADDR         0x0052
1236 #define SK_PCI_VPD_DATA         0x0054
1237
1238 #define SK_PSTATE_MASK          0x0003
1239 #define SK_PSTATE_D0            0x0000
1240 #define SK_PSTATE_D1            0x0001
1241 #define SK_PSTATE_D2            0x0002
1242 #define SK_PSTATE_D3            0x0003
1243 #define SK_PME_EN               0x0010
1244 #define SK_PME_STATUS           0x8000
1245
1246 /*
1247  * VPD flag bit. Set to 0 to initiate a read, will become 1 when
1248  * read is complete. Set to 1 to initiate a write, will become 0
1249  * when write is finished.
1250  */
1251 #define SK_VPD_FLAG             0x8000
1252
1253 /* VPD structures */
1254 struct vpd_res {
1255         u_int8_t                vr_id;
1256         u_int8_t                vr_len;
1257         u_int8_t                vr_pad;
1258 };
1259
1260 struct vpd_key {
1261         char                    vk_key[2];
1262         u_int8_t                vk_len;
1263 };
1264
1265 #define VPD_RES_ID      0x82    /* ID string */
1266 #define VPD_RES_READ    0x90    /* start of read only area */
1267 #define VPD_RES_WRITE   0x81    /* start of read/write area */
1268 #define VPD_RES_END     0x78    /* end tag */
1269
1270 #define CSR_WRITE_4(sc, reg, val)       \
1271         bus_space_write_4((sc)->sk_btag, (sc)->sk_bhandle, (reg), (val))
1272 #define CSR_WRITE_2(sc, reg, val)       \
1273         bus_space_write_2((sc)->sk_btag, (sc)->sk_bhandle, (reg), (val))
1274 #define CSR_WRITE_1(sc, reg, val)       \
1275         bus_space_write_1((sc)->sk_btag, (sc)->sk_bhandle, (reg), (val))
1276
1277 #define CSR_READ_4(sc, reg)             \
1278         bus_space_read_4((sc)->sk_btag, (sc)->sk_bhandle, (reg))
1279 #define CSR_READ_2(sc, reg)             \
1280         bus_space_read_2((sc)->sk_btag, (sc)->sk_bhandle, (reg))
1281 #define CSR_READ_1(sc, reg)             \
1282         bus_space_read_1((sc)->sk_btag, (sc)->sk_bhandle, (reg))
1283
1284 struct sk_type {
1285         u_int16_t               sk_vid;
1286         u_int16_t               sk_did;
1287         char                    *sk_name;
1288 };
1289
1290 /* RX queue descriptor data structure */
1291 struct sk_rx_desc {
1292         u_int32_t               sk_ctl;
1293         u_int32_t               sk_next;
1294         u_int32_t               sk_data_lo;
1295         u_int32_t               sk_data_hi;
1296         u_int32_t               sk_xmac_rxstat;
1297         u_int32_t               sk_timestamp;
1298         u_int16_t               sk_csum2;
1299         u_int16_t               sk_csum1;
1300         u_int16_t               sk_csum2_start;
1301         u_int16_t               sk_csum1_start;
1302 };
1303
1304 #define SK_OPCODE_DEFAULT       0x00550000
1305 #define SK_OPCODE_CSUM          0x00560000
1306
1307 #define SK_RXCTL_LEN            0x0000FFFF
1308 #define SK_RXCTL_OPCODE         0x00FF0000
1309 #define SK_RXCTL_TSTAMP_VALID   0x01000000
1310 #define SK_RXCTL_STATUS_VALID   0x02000000
1311 #define SK_RXCTL_DEV0           0x04000000
1312 #define SK_RXCTL_EOF_INTR       0x08000000
1313 #define SK_RXCTL_EOB_INTR       0x10000000
1314 #define SK_RXCTL_LASTFRAG       0x20000000
1315 #define SK_RXCTL_FIRSTFRAG      0x40000000
1316 #define SK_RXCTL_OWN            0x80000000
1317
1318 #define SK_RXSTAT       \
1319         (SK_OPCODE_DEFAULT|SK_RXCTL_EOF_INTR|SK_RXCTL_LASTFRAG| \
1320          SK_RXCTL_FIRSTFRAG|SK_RXCTL_OWN)
1321
1322 struct sk_tx_desc {
1323         u_int32_t               sk_ctl;
1324         u_int32_t               sk_next;
1325         u_int32_t               sk_data_lo;
1326         u_int32_t               sk_data_hi;
1327         u_int32_t               sk_xmac_txstat;
1328         u_int16_t               sk_rsvd0;
1329         u_int16_t               sk_csum_startval;
1330         u_int16_t               sk_csum_startpos;
1331         u_int16_t               sk_csum_writepos;
1332         u_int32_t               sk_rsvd1;
1333 };
1334
1335 #define SK_TXCTL_LEN            0x0000FFFF
1336 #define SK_TXCTL_OPCODE         0x00FF0000
1337 #define SK_TXCTL_SW             0x01000000
1338 #define SK_TXCTL_NOCRC          0x02000000
1339 #define SK_TXCTL_STORENFWD      0x04000000
1340 #define SK_TXCTL_EOF_INTR       0x08000000
1341 #define SK_TXCTL_EOB_INTR       0x10000000
1342 #define SK_TXCTL_LASTFRAG       0x20000000
1343 #define SK_TXCTL_FIRSTFRAG      0x40000000
1344 #define SK_TXCTL_OWN            0x80000000
1345
1346 #define SK_TXSTAT       \
1347         (SK_OPCODE_DEFAULT|SK_TXCTL_EOF_INTR|SK_TXCTL_LASTFRAG|SK_TXCTL_OWN)
1348
1349 #define SK_RXBYTES(x)           (x) & 0x0000FFFF;
1350 #define SK_TXBYTES              SK_RXBYTES
1351
1352 #define SK_TX_RING_CNT          512
1353 #define SK_RX_RING_CNT          256
1354
1355 /*
1356  * Jumbo buffer stuff. Note that we must allocate more jumbo
1357  * buffers than there are descriptors in the receive ring. This
1358  * is because we don't know how long it will take for a packet
1359  * to be released after we hand it off to the upper protocol
1360  * layers. To be safe, we allocate 1.5 times the number of
1361  * receive descriptors.
1362  */
1363 #define SK_JUMBO_FRAMELEN       9018
1364 #define SK_JUMBO_MTU            (SK_JUMBO_FRAMELEN-ETHER_HDR_LEN-ETHER_CRC_LEN)
1365 #define SK_JSLOTS               384
1366
1367 #define SK_JRAWLEN (SK_JUMBO_FRAMELEN + ETHER_ALIGN + sizeof(u_int64_t))
1368 #define SK_JLEN (SK_JRAWLEN + (sizeof(u_int64_t) - \
1369         (SK_JRAWLEN % sizeof(u_int64_t))))
1370 #define SK_MCLBYTES (SK_JLEN - sizeof(u_int64_t))
1371 #define SK_JPAGESZ PAGE_SIZE
1372 #define SK_RESID (SK_JPAGESZ - (SK_JLEN * SK_JSLOTS) % SK_JPAGESZ)
1373 #define SK_JMEM ((SK_JLEN * SK_JSLOTS) + SK_RESID)
1374
1375 struct sk_jslot {
1376         caddr_t                 sk_buf;
1377         int                     sk_inuse;
1378 };
1379
1380 struct sk_jpool_entry {
1381         int                             slot;
1382         SLIST_ENTRY(sk_jpool_entry)     jpool_entries;
1383 };
1384
1385 struct sk_chain {
1386         void                    *sk_desc;
1387         struct mbuf             *sk_mbuf;
1388         struct sk_chain         *sk_next;
1389 };
1390
1391 struct sk_chain_data {
1392         struct sk_chain         sk_tx_chain[SK_TX_RING_CNT];
1393         struct sk_chain         sk_rx_chain[SK_RX_RING_CNT];
1394         int                     sk_tx_prod;
1395         int                     sk_tx_cons;
1396         int                     sk_tx_cnt;
1397         int                     sk_rx_prod;
1398         int                     sk_rx_cons;
1399         int                     sk_rx_cnt;
1400         /* Stick the jumbo mem management stuff here too. */
1401         struct sk_jslot         sk_jslots[SK_JSLOTS];
1402         void                    *sk_jumbo_buf;
1403
1404 };
1405
1406 struct sk_ring_data {
1407         struct sk_tx_desc       sk_tx_ring[SK_TX_RING_CNT];
1408         struct sk_rx_desc       sk_rx_ring[SK_RX_RING_CNT];
1409 };
1410
1411 struct sk_bcom_hack {
1412         int                     reg;
1413         int                     val;
1414 };
1415
1416 #define SK_INC(x, y)    (x) = (x + 1) % y
1417
1418 /* Forward decl. */
1419 struct sk_if_softc;
1420
1421 /* Softc for the GEnesis controller. */
1422 struct sk_softc {
1423         bus_space_handle_t      sk_bhandle;     /* bus space handle */
1424         bus_space_tag_t         sk_btag;        /* bus space tag */
1425         void                    *sk_intrhand;   /* irq handler handle */
1426         struct resource         *sk_irq;        /* IRQ resource handle */
1427         struct resource         *sk_res;        /* I/O or shared mem handle */
1428         u_int8_t                sk_unit;        /* controller number */
1429         u_int8_t                sk_type;
1430         char                    *sk_vpd_prodname;
1431         char                    *sk_vpd_readonly;
1432         u_int32_t               sk_rboff;       /* RAMbuffer offset */
1433         u_int32_t               sk_ramsize;     /* amount of RAM on NIC */
1434         u_int32_t               sk_pmd;         /* physical media type */
1435         u_int32_t               sk_intrmask;
1436         struct sk_if_softc      *sk_if[2];
1437         device_t                sk_devs[2];
1438 };
1439
1440 /* Softc for each logical interface */
1441 struct sk_if_softc {
1442         struct arpcom           arpcom;         /* interface info */
1443         device_t                sk_miibus;
1444         u_int8_t                sk_unit;        /* interface number */
1445         u_int8_t                sk_port;        /* port # on controller */
1446         u_int8_t                sk_xmac_rev;    /* XMAC chip rev (B2 or C1) */
1447         u_int32_t               sk_rx_ramstart;
1448         u_int32_t               sk_rx_ramend;
1449         u_int32_t               sk_tx_ramstart;
1450         u_int32_t               sk_tx_ramend;
1451         int                     sk_phytype;
1452         int                     sk_phyaddr;
1453         device_t                sk_dev;
1454         int                     sk_cnt;
1455         int                     sk_link;
1456         struct callout          sk_tick_timer;
1457         struct sk_chain_data    sk_cdata;
1458         struct sk_ring_data     *sk_rdata;
1459         struct sk_softc         *sk_softc;      /* parent controller */
1460         int                     sk_tx_bmu;      /* TX BMU register */
1461         int                     sk_if_flags;
1462         SLIST_HEAD(__sk_jfreehead, sk_jpool_entry)      sk_jfree_listhead;
1463         SLIST_HEAD(__sk_jinusehead, sk_jpool_entry)     sk_jinuse_listhead;
1464 };
1465
1466 #define SK_MAXUNIT      256
1467 #define SK_TIMEOUT      1000
1468 #define ETHER_ALIGN     2
1469
1470 #ifdef __alpha__
1471 #undef vtophys
1472 #define vtophys(va)             alpha_XXX_dmamap((vm_offset_t)va)
1473 #endif