- In dc_intr(), check IFF_RUNNING instead of IFF_UP; this closes a possible
[dragonfly.git] / sys / dev / netif / em / if_em_hw.h
1 /*******************************************************************************
2 Copyright (c) 2001-2005, Intel Corporation 
3 All rights reserved.
4
5 Redistribution and use in source and binary forms, with or without 
6 modification, are permitted provided that the following conditions are met:
7
8  1. Redistributions of source code must retain the above copyright notice, 
9     this list of conditions and the following disclaimer.
10
11  2. Redistributions in binary form must reproduce the above copyright 
12     notice, this list of conditions and the following disclaimer in the 
13     documentation and/or other materials provided with the distribution.
14
15  3. Neither the name of the Intel Corporation nor the names of its 
16     contributors may be used to endorse or promote products derived from 
17     this software without specific prior written permission.
18
19 THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS "AS IS"
20 AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE 
21 IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE 
22 ARE DISCLAIMED. IN NO EVENT SHALL THE COPYRIGHT OWNER OR CONTRIBUTORS BE 
23 LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR 
24 CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF 
25 SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS 
26 INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN 
27 CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) 
28 ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE
29 POSSIBILITY OF SUCH DAMAGE.
30 *******************************************************************************/
31
32 /*$FreeBSD: src/sys/dev/em/if_em_hw.h,v 1.1.2.8 2003/06/09 21:43:41 pdeuskar Exp $*/
33 /*$DragonFly: src/sys/dev/netif/em/if_em_hw.h,v 1.13 2008/01/11 10:34:15 sephe Exp $*/
34
35 /* if_em_hw.h
36  * Structures, enums, and macros for the MAC
37  */
38
39 #ifndef _EM_HW_H_
40 #define _EM_HW_H_
41
42 #ifdef LM
43 #include "if_em_osdep.h"
44 #else
45 #include <dev/netif/em/if_em_osdep.h>
46 #endif
47
48
49 /* Forward declarations of structures used by the shared code */
50 struct em_hw;
51 struct em_hw_stats;
52
53 /* Enumerated types specific to the e1000 hardware */
54 /* Media Access Controlers */
55 typedef enum {
56     em_undefined = 0,
57     em_82542_rev2_0,
58     em_82542_rev2_1,
59     em_82543,
60     em_82544,
61     em_82540,
62     em_82545,
63     em_82545_rev_3,
64     em_82546,
65     em_82546_rev_3,
66     em_82541,
67     em_82541_rev_2,
68     em_82547,
69     em_82547_rev_2,
70     em_82571,
71     em_82572,
72     em_82573,
73     em_80003es2lan,
74     em_ich8lan,
75     em_ich9lan,
76     em_num_macs
77 } em_mac_type;
78
79 typedef enum {
80     em_eeprom_uninitialized = 0,
81     em_eeprom_spi,
82     em_eeprom_microwire,
83     em_eeprom_flash,
84     em_eeprom_ich8,
85     em_eeprom_none, /* No NVM support */
86     em_num_eeprom_types
87 } em_eeprom_type;
88
89 /* Media Types */
90 typedef enum {
91     em_media_type_copper = 0,
92     em_media_type_fiber = 1,
93     em_media_type_internal_serdes = 2,
94     em_num_media_types
95 } em_media_type;
96
97 typedef enum {
98     em_10_half = 0,
99     em_10_full = 1,
100     em_100_half = 2,
101     em_100_full = 3
102 } em_speed_duplex_type;
103
104 struct em_shadow_ram {
105     uint16_t    eeprom_word;
106     boolean_t   modified;
107 };
108
109 /* PCI bus types */
110 typedef enum {
111     em_bus_type_unknown = 0,
112     em_bus_type_pci,
113     em_bus_type_pcix,
114     em_bus_type_pci_express,
115     em_bus_type_reserved
116 } em_bus_type;
117
118 /* PCI bus speeds */
119 typedef enum {
120     em_bus_speed_unknown = 0,
121     em_bus_speed_33,
122     em_bus_speed_66,
123     em_bus_speed_100,
124     em_bus_speed_120,
125     em_bus_speed_133,
126     em_bus_speed_2500,
127     em_bus_speed_reserved
128 } em_bus_speed;
129
130 /* PCI bus widths */
131 typedef enum {
132     em_bus_width_unknown = 0,
133     /* These PCIe values should literally match the possible return values
134      * from config space */
135     em_bus_width_pciex_1 = 1,
136     em_bus_width_pciex_2 = 2,
137     em_bus_width_pciex_4 = 4,
138     em_bus_width_32,
139     em_bus_width_64,
140     em_bus_width_reserved
141 } em_bus_width;
142
143 /* PHY status info structure and supporting enums */
144 typedef enum {
145     em_cable_length_50 = 0,
146     em_cable_length_50_80,
147     em_cable_length_80_110,
148     em_cable_length_110_140,
149     em_cable_length_140,
150     em_cable_length_undefined = 0xFF
151 } em_cable_length;
152
153 typedef enum {
154     em_gg_cable_length_60 = 0,
155     em_gg_cable_length_60_115 = 1,
156     em_gg_cable_length_115_150 = 2,
157     em_gg_cable_length_150 = 4
158 } em_gg_cable_length;
159
160 typedef enum {
161     em_igp_cable_length_10  = 10,
162     em_igp_cable_length_20  = 20,
163     em_igp_cable_length_30  = 30,
164     em_igp_cable_length_40  = 40,
165     em_igp_cable_length_50  = 50,
166     em_igp_cable_length_60  = 60,
167     em_igp_cable_length_70  = 70,
168     em_igp_cable_length_80  = 80,
169     em_igp_cable_length_90  = 90,
170     em_igp_cable_length_100 = 100,
171     em_igp_cable_length_110 = 110,
172     em_igp_cable_length_115 = 115,
173     em_igp_cable_length_120 = 120,
174     em_igp_cable_length_130 = 130,
175     em_igp_cable_length_140 = 140,
176     em_igp_cable_length_150 = 150,
177     em_igp_cable_length_160 = 160,
178     em_igp_cable_length_170 = 170,
179     em_igp_cable_length_180 = 180
180 } em_igp_cable_length;
181
182 typedef enum {
183     em_10bt_ext_dist_enable_normal = 0,
184     em_10bt_ext_dist_enable_lower,
185     em_10bt_ext_dist_enable_undefined = 0xFF
186 } em_10bt_ext_dist_enable;
187
188 typedef enum {
189     em_rev_polarity_normal = 0,
190     em_rev_polarity_reversed,
191     em_rev_polarity_undefined = 0xFF
192 } em_rev_polarity;
193
194 typedef enum {
195     em_downshift_normal = 0,
196     em_downshift_activated,
197     em_downshift_undefined = 0xFF
198 } em_downshift;
199
200 typedef enum {
201     em_smart_speed_default = 0,
202     em_smart_speed_on,
203     em_smart_speed_off
204 } em_smart_speed;
205
206 typedef enum {
207     em_polarity_reversal_enabled = 0,
208     em_polarity_reversal_disabled,
209     em_polarity_reversal_undefined = 0xFF
210 } em_polarity_reversal;
211
212 typedef enum {
213     em_auto_x_mode_manual_mdi = 0,
214     em_auto_x_mode_manual_mdix,
215     em_auto_x_mode_auto1,
216     em_auto_x_mode_auto2,
217     em_auto_x_mode_undefined = 0xFF
218 } em_auto_x_mode;
219
220 typedef enum {
221     em_1000t_rx_status_not_ok = 0,
222     em_1000t_rx_status_ok,
223     em_1000t_rx_status_undefined = 0xFF
224 } em_1000t_rx_status;
225
226 typedef enum {
227     em_phy_m88 = 0,
228     em_phy_igp,
229     em_phy_igp_2,
230     em_phy_gg82563,
231     em_phy_igp_3,
232     em_phy_ife,
233     em_phy_undefined = 0xFF
234 } em_phy_type;
235
236 typedef enum {
237     em_ms_hw_default = 0,
238     em_ms_force_master,
239     em_ms_force_slave,
240     em_ms_auto
241 } em_ms_type;
242
243 typedef enum {
244     em_ffe_config_enabled = 0,
245     em_ffe_config_active,
246     em_ffe_config_blocked
247 } em_ffe_config;
248
249 typedef enum {
250     em_dsp_config_disabled = 0,
251     em_dsp_config_enabled,
252     em_dsp_config_activated,
253     em_dsp_config_undefined = 0xFF
254 } em_dsp_config;
255
256 struct em_phy_info {
257     em_cable_length cable_length;
258     em_10bt_ext_dist_enable extended_10bt_distance;
259     em_rev_polarity cable_polarity;
260     em_downshift downshift;
261     em_polarity_reversal polarity_correction;
262     em_auto_x_mode mdix_mode;
263     em_1000t_rx_status local_rx;
264     em_1000t_rx_status remote_rx;
265 };
266
267 struct em_phy_stats {
268     uint32_t idle_errors;
269     uint32_t receive_errors;
270 };
271
272 struct em_eeprom_info {
273     em_eeprom_type type;
274     uint16_t word_size;
275     uint16_t opcode_bits;
276     uint16_t address_bits;
277     uint16_t delay_usec;
278     uint16_t page_size;
279     boolean_t use_eerd;
280     boolean_t use_eewr;
281 };
282
283 /* Flex ASF Information */
284 #define E1000_HOST_IF_MAX_SIZE  2048
285
286 typedef enum {
287     em_byte_align = 0,
288     em_word_align = 1,
289     em_dword_align = 2
290 } em_align_type;
291
292
293
294 /* Error Codes */
295 #define E1000_SUCCESS      0
296 #define E1000_ERR_EEPROM   1
297 #define E1000_ERR_PHY      2
298 #define E1000_ERR_CONFIG   3
299 #define E1000_ERR_PARAM    4
300 #define E1000_ERR_MAC_TYPE 5
301 #define E1000_ERR_PHY_TYPE 6
302 #define E1000_ERR_RESET   9
303 #define E1000_ERR_MASTER_REQUESTS_PENDING 10
304 #define E1000_ERR_HOST_INTERFACE_COMMAND 11
305 #define E1000_BLK_PHY_RESET   12
306 #define E1000_ERR_SWFW_SYNC 13
307
308 #define E1000_BYTE_SWAP_WORD(_value) ((((_value) & 0x00ff) << 8) | \
309                                      (((_value) & 0xff00) >> 8))
310
311 /* Function prototypes */
312 /* Initialization */
313 int32_t em_reset_hw(struct em_hw *hw);
314 int32_t em_init_hw(struct em_hw *hw);
315 int32_t em_set_mac_type(struct em_hw *hw);
316 void em_set_media_type(struct em_hw *hw);
317
318 /* Link Configuration */
319 int32_t em_setup_link(struct em_hw *hw);
320 int32_t em_phy_setup_autoneg(struct em_hw *hw);
321 void em_config_collision_dist(struct em_hw *hw);
322 int32_t em_check_for_link(struct em_hw *hw);
323 int32_t em_get_speed_and_duplex(struct em_hw *hw, uint16_t *speed, uint16_t *duplex);
324 int32_t em_force_mac_fc(struct em_hw *hw);
325
326
327 /* PHY */
328 int32_t em_read_phy_reg(struct em_hw *hw, uint32_t reg_addr, uint16_t *phy_data);
329 int32_t em_write_phy_reg(struct em_hw *hw, uint32_t reg_addr, uint16_t data);
330 int32_t em_phy_hw_reset(struct em_hw *hw);
331 int32_t em_phy_reset(struct em_hw *hw);
332 int32_t em_phy_get_info(struct em_hw *hw, struct em_phy_info *phy_info);
333 int32_t em_validate_mdi_setting(struct em_hw *hw);
334
335 void em_phy_powerdown_workaround(struct em_hw *hw);
336
337 /* EEPROM Functions */
338 int32_t em_init_eeprom_params(struct em_hw *hw);
339
340 /* MNG HOST IF functions */
341 uint32_t em_enable_mng_pass_thru(struct em_hw *hw);
342
343 #define E1000_MNG_DHCP_TX_PAYLOAD_CMD   64
344 #define E1000_HI_MAX_MNG_DATA_LENGTH    0x6F8   /* Host Interface data length */
345
346 #define E1000_MNG_DHCP_COMMAND_TIMEOUT  10      /* Time in ms to process MNG command */
347 #define E1000_MNG_DHCP_COOKIE_OFFSET    0x6F0   /* Cookie offset */
348 #define E1000_MNG_DHCP_COOKIE_LENGTH    0x10    /* Cookie length */
349 #define E1000_MNG_IAMT_MODE             0x3
350 #define E1000_MNG_ICH_IAMT_MODE         0x2
351 #define E1000_IAMT_SIGNATURE            0x544D4149 /* Intel(R) Active Management Technology signature */
352
353 #define E1000_MNG_DHCP_COOKIE_STATUS_PARSING_SUPPORT 0x1 /* DHCP parsing enabled */
354 #define E1000_MNG_DHCP_COOKIE_STATUS_VLAN_SUPPORT    0x2 /* DHCP parsing enabled */
355 #define E1000_VFTA_ENTRY_SHIFT                       0x5
356 #define E1000_VFTA_ENTRY_MASK                        0x7F
357 #define E1000_VFTA_ENTRY_BIT_SHIFT_MASK              0x1F
358
359 struct em_host_mng_command_header {
360     uint8_t command_id;
361     uint8_t checksum;
362     uint16_t reserved1;
363     uint16_t reserved2;
364     uint16_t command_length;
365 };
366
367 struct em_host_mng_command_info {
368     struct em_host_mng_command_header command_header;  /* Command Head/Command Result Head has 4 bytes */
369     uint8_t command_data[E1000_HI_MAX_MNG_DATA_LENGTH];   /* Command data can length 0..0x658*/
370 };
371 struct em_host_mng_dhcp_cookie{
372     uint32_t signature;
373     uint8_t status;
374     uint8_t reserved0;
375     uint16_t vlan_id;
376     uint32_t reserved1;
377     uint16_t reserved2;
378     uint8_t reserved3;
379     uint8_t checksum;
380 };
381
382 int32_t em_read_part_num(struct em_hw *hw, uint32_t * part_num);
383 int32_t em_mng_write_dhcp_info(struct em_hw *hw, uint8_t *buffer,
384                                   uint16_t length);
385 boolean_t em_check_mng_mode(struct em_hw *hw);
386 boolean_t em_enable_tx_pkt_filtering(struct em_hw *hw);
387 int32_t em_read_eeprom(struct em_hw *hw, uint16_t reg, uint16_t words, uint16_t *data);
388 int32_t em_validate_eeprom_checksum(struct em_hw *hw);
389 int32_t em_update_eeprom_checksum(struct em_hw *hw);
390 int32_t em_write_eeprom(struct em_hw *hw, uint16_t reg, uint16_t words, uint16_t *data);
391 int32_t em_read_mac_addr(struct em_hw * hw);
392
393
394 /* Filters (multicast, vlan, receive) */
395 void em_mc_addr_list_update(struct em_hw *hw, uint8_t * mc_addr_list, uint32_t mc_addr_count, uint32_t pad, uint32_t rar_used_count);
396 uint32_t em_hash_mc_addr(struct em_hw *hw, uint8_t * mc_addr);
397 void em_mta_set(struct em_hw *hw, uint32_t hash_value);
398 void em_rar_set(struct em_hw *hw, uint8_t * mc_addr, uint32_t rar_index);
399 void em_write_vfta(struct em_hw *hw, uint32_t offset, uint32_t value);
400
401 /* LED functions */
402 int32_t em_setup_led(struct em_hw *hw);
403 int32_t em_cleanup_led(struct em_hw *hw);
404 int32_t em_led_on(struct em_hw *hw);
405 int32_t em_led_off(struct em_hw *hw);
406 int32_t em_blink_led_start(struct em_hw *hw);
407
408 /* Adaptive IFS Functions */
409
410 /* Everything else */
411 void em_clear_hw_cntrs(struct em_hw *hw);
412
413 void em_reset_adaptive(struct em_hw *hw);
414 void em_update_adaptive(struct em_hw *hw);
415 void em_tbi_adjust_stats(struct em_hw *hw, struct em_hw_stats *stats, uint32_t frame_len, uint8_t * mac_addr);
416 void em_get_bus_info(struct em_hw *hw);
417 void em_pci_set_mwi(struct em_hw *hw);
418 void em_pci_clear_mwi(struct em_hw *hw);
419 void em_read_pci_cfg(struct em_hw *hw, uint32_t reg, uint16_t * value);
420 void em_write_pci_cfg(struct em_hw *hw, uint32_t reg, uint16_t * value);
421 int32_t em_read_pcie_cap_reg(struct em_hw *hw, uint32_t reg, uint16_t *value);
422 /* Port I/O is only supported on 82544 and newer */
423 uint32_t em_io_read(struct em_hw *hw, unsigned long port);
424 void em_io_write(struct em_hw *hw, unsigned long port, uint32_t value);
425 int32_t em_disable_pciex_master(struct em_hw *hw);
426 int32_t em_check_phy_reset_block(struct em_hw *hw);
427
428
429
430 #ifndef E1000_READ_REG_IO
431 #define E1000_READ_REG_IO(a, reg) \
432     em_read_reg_io((a), E1000_##reg)
433 #define E1000_WRITE_REG_IO(a, reg, val) \
434     em_write_reg_io((a), E1000_##reg, val)
435 #endif
436
437 /* PCI Device IDs */
438 #define E1000_DEV_ID_82542               0x1000
439 #define E1000_DEV_ID_82543GC_FIBER       0x1001
440 #define E1000_DEV_ID_82543GC_COPPER      0x1004
441 #define E1000_DEV_ID_82544EI_COPPER      0x1008
442 #define E1000_DEV_ID_82544EI_FIBER       0x1009
443 #define E1000_DEV_ID_82544GC_COPPER      0x100C
444 #define E1000_DEV_ID_82544GC_LOM         0x100D
445 #define E1000_DEV_ID_82540EM             0x100E
446 #define E1000_DEV_ID_82540EM_LOM         0x1015
447 #define E1000_DEV_ID_82540EP_LOM         0x1016
448 #define E1000_DEV_ID_82540EP             0x1017
449 #define E1000_DEV_ID_82540EP_LP          0x101E
450 #define E1000_DEV_ID_82545EM_COPPER      0x100F
451 #define E1000_DEV_ID_82545EM_FIBER       0x1011
452 #define E1000_DEV_ID_82545GM_COPPER      0x1026
453 #define E1000_DEV_ID_82545GM_FIBER       0x1027
454 #define E1000_DEV_ID_82545GM_SERDES      0x1028
455 #define E1000_DEV_ID_82546EB_COPPER      0x1010
456 #define E1000_DEV_ID_82546EB_FIBER       0x1012
457 #define E1000_DEV_ID_82546EB_QUAD_COPPER 0x101D
458 #define E1000_DEV_ID_82541EI             0x1013
459 #define E1000_DEV_ID_82541EI_MOBILE      0x1018
460 #define E1000_DEV_ID_82541ER_LOM         0x1014
461 #define E1000_DEV_ID_82541ER             0x1078
462 #define E1000_DEV_ID_82547GI             0x1075
463 #define E1000_DEV_ID_82541GI             0x1076
464 #define E1000_DEV_ID_82541GI_MOBILE      0x1077
465 #define E1000_DEV_ID_82541GI_LF          0x107C
466 #define E1000_DEV_ID_82546GB_COPPER      0x1079
467 #define E1000_DEV_ID_82546GB_FIBER       0x107A
468 #define E1000_DEV_ID_82546GB_SERDES      0x107B
469 #define E1000_DEV_ID_82546GB_PCIE        0x108A
470 #define E1000_DEV_ID_82546GB_QUAD_COPPER 0x1099
471 #define E1000_DEV_ID_82547EI             0x1019
472 #define E1000_DEV_ID_82547EI_MOBILE      0x101A
473 #define E1000_DEV_ID_82571EB_COPPER      0x105E
474 #define E1000_DEV_ID_82571EB_FIBER       0x105F
475 #define E1000_DEV_ID_82571EB_QUAD_FIBER       0x10A5
476 #define E1000_DEV_ID_82571PT_QUAD_COPPER      0x10D5
477 #define E1000_DEV_ID_82571EB_SERDES      0x1060
478 #define E1000_DEV_ID_82571EB_QUAD_COPPER 0x10A4
479 #define E1000_DEV_ID_82571EB_QUAD_COPPER_LOWPROFILE  0x10BC
480 #define E1000_DEV_ID_82572EI_COPPER      0x107D
481 #define E1000_DEV_ID_82572EI_FIBER       0x107E
482 #define E1000_DEV_ID_82572EI_SERDES      0x107F
483 #define E1000_DEV_ID_82572EI             0x10B9
484 #define E1000_DEV_ID_82573E              0x108B
485 #define E1000_DEV_ID_82573E_IAMT         0x108C
486 #define E1000_DEV_ID_82573L              0x109A
487 #define E1000_DEV_ID_82546GB_QUAD_COPPER_KSP3 0x10B5
488 #define E1000_DEV_ID_80003ES2LAN_COPPER_DPT     0x1096
489 #define E1000_DEV_ID_80003ES2LAN_SERDES_DPT     0x1098
490 #define E1000_DEV_ID_80003ES2LAN_COPPER_SPT     0x10BA
491 #define E1000_DEV_ID_80003ES2LAN_SERDES_SPT     0x10BB
492
493 #define E1000_DEV_ID_ICH8_IGP_M_AMT      0x1049
494 #define E1000_DEV_ID_ICH8_IGP_AMT        0x104A
495 #define E1000_DEV_ID_ICH8_IGP_C          0x104B
496 #define E1000_DEV_ID_ICH8_IFE            0x104C
497 #define E1000_DEV_ID_ICH8_IFE_GT         0x10C4
498 #define E1000_DEV_ID_ICH8_IFE_G          0x10C5
499 #define E1000_DEV_ID_ICH8_IGP_M          0x104D
500 #define E1000_DEV_ID_ICH9_IGP_AMT             0x10BD
501 #define E1000_DEV_ID_ICH9_IGP_C               0x294C
502 #define E1000_DEV_ID_ICH9_IFE                 0x10C0
503 #define E1000_DEV_ID_ICH9_IFE_GT              0x10C3
504 #define E1000_DEV_ID_ICH9_IFE_G               0x10C2
505 #define E1000_DEV_ID_82575EB_COPPER           0x10A7
506 #define E1000_DEV_ID_82575EB_FIBER_SERDES     0x10A9
507 #define E1000_DEV_ID_82575GB_QUAD_COPPER      0x10D6
508
509
510 #define NODE_ADDRESS_SIZE 6
511 #define ETH_LENGTH_OF_ADDRESS 6
512
513 /* MAC decode size is 128K - This is the size of BAR0 */
514 #define MAC_DECODE_SIZE (128 * 1024)
515
516 #define E1000_82542_2_0_REV_ID 2
517 #define E1000_82542_2_1_REV_ID 3
518 #define E1000_REVISION_0       0
519 #define E1000_REVISION_1       1
520 #define E1000_REVISION_2       2
521 #define E1000_REVISION_3       3
522
523 #define SPEED_10    10
524 #define SPEED_100   100
525 #define SPEED_1000  1000
526 #define HALF_DUPLEX 1
527 #define FULL_DUPLEX 2
528
529 /* The sizes (in bytes) of a ethernet packet */
530 #define ENET_HEADER_SIZE             14
531 #define MAXIMUM_ETHERNET_FRAME_SIZE  1518 /* With FCS */
532 #define MINIMUM_ETHERNET_FRAME_SIZE  64   /* With FCS */
533 #define ETHERNET_FCS_SIZE            4
534 #define MAXIMUM_ETHERNET_PACKET_SIZE \
535     (MAXIMUM_ETHERNET_FRAME_SIZE - ETHERNET_FCS_SIZE)
536 #define MINIMUM_ETHERNET_PACKET_SIZE \
537     (MINIMUM_ETHERNET_FRAME_SIZE - ETHERNET_FCS_SIZE)
538 #define CRC_LENGTH                   ETHERNET_FCS_SIZE
539 #define MAX_JUMBO_FRAME_SIZE         0x3F00
540
541
542 /* 802.1q VLAN Packet Sizes */
543 #define VLAN_TAG_SIZE  4     /* 802.3ac tag (not DMAed) */
544
545 /* Ethertype field values */
546 #define ETHERNET_IEEE_VLAN_TYPE 0x8100  /* 802.3ac packet */
547 #define ETHERNET_IP_TYPE        0x0800  /* IP packets */
548 #define ETHERNET_ARP_TYPE       0x0806  /* Address Resolution Protocol (ARP) */
549
550 /* Packet Header defines */
551 #define IP_PROTOCOL_TCP    6
552 #define IP_PROTOCOL_UDP    0x11
553
554 /* This defines the bits that are set in the Interrupt Mask
555  * Set/Read Register.  Each bit is documented below:
556  *   o RXDMT0 = Receive Descriptor Minimum Threshold hit (ring 0)
557  *   o RXSEQ  = Receive Sequence Error
558  */
559 #define POLL_IMS_ENABLE_MASK ( \
560     E1000_IMS_RXDMT0 |         \
561     E1000_IMS_RXSEQ)
562
563 /* This defines the bits that are set in the Interrupt Mask
564  * Set/Read Register.  Each bit is documented below:
565  *   o RXT0   = Receiver Timer Interrupt (ring 0)
566  *   o TXDW   = Transmit Descriptor Written Back
567  *   o RXDMT0 = Receive Descriptor Minimum Threshold hit (ring 0)
568  *   o RXSEQ  = Receive Sequence Error
569  *   o LSC    = Link Status Change
570  */
571 #define IMS_ENABLE_MASK ( \
572     E1000_IMS_RXT0   |    \
573     E1000_IMS_TXDW   |    \
574     E1000_IMS_RXDMT0 |    \
575     E1000_IMS_RXSEQ  |    \
576     E1000_IMS_LSC)
577
578
579 /* Additional interrupts need to be handled for em_ich8lan:
580     DSW = The FW changed the status of the DISSW bit in FWSM
581     PHYINT = The LAN connected device generates an interrupt
582     EPRST = Manageability reset event */
583 #define IMS_ICH8LAN_ENABLE_MASK (\
584     E1000_IMS_DSW   | \
585     E1000_IMS_PHYINT | \
586     E1000_IMS_EPRST)
587
588
589 /* Number of high/low register pairs in the RAR. The RAR (Receive Address
590  * Registers) holds the directed and multicast addresses that we monitor. We
591  * reserve one of these spots for our directed address, allowing us room for
592  * E1000_RAR_ENTRIES - 1 multicast addresses.
593  */
594 #define E1000_RAR_ENTRIES 15
595
596 #define E1000_RAR_ENTRIES_ICH8LAN  6
597
598 #define MIN_NUMBER_OF_DESCRIPTORS  8
599 #define MAX_NUMBER_OF_DESCRIPTORS  0xFFF8
600
601 /* Receive Descriptor */
602 struct em_rx_desc {
603     uint64_t buffer_addr; /* Address of the descriptor's data buffer */
604     uint16_t length;     /* Length of data DMAed into data buffer */
605     uint16_t csum;       /* Packet checksum */
606     uint8_t status;      /* Descriptor status */
607     uint8_t errors;      /* Descriptor Errors */
608     uint16_t special;
609 };
610
611 /* Receive Descriptor - Extended */
612 union em_rx_desc_extended {
613     struct {
614         uint64_t buffer_addr;
615         uint64_t reserved;
616     } read;
617     struct {
618         struct {
619             uint32_t mrq;              /* Multiple Rx Queues */
620             union {
621                 uint32_t rss;          /* RSS Hash */
622                 struct {
623                     uint16_t ip_id;    /* IP id */
624                     uint16_t csum;     /* Packet Checksum */
625                 } csum_ip;
626             } hi_dword;
627         } lower;
628         struct {
629             uint32_t status_error;     /* ext status/error */
630             uint16_t length;
631             uint16_t vlan;             /* VLAN tag */
632         } upper;
633     } wb;  /* writeback */
634 };
635
636 #define MAX_PS_BUFFERS 4
637 /* Receive Descriptor - Packet Split */
638 union em_rx_desc_packet_split {
639     struct {
640         /* one buffer for protocol header(s), three data buffers */
641         uint64_t buffer_addr[MAX_PS_BUFFERS];
642     } read;
643     struct {
644         struct {
645             uint32_t mrq;              /* Multiple Rx Queues */
646             union {
647                 uint32_t rss;          /* RSS Hash */
648                 struct {
649                     uint16_t ip_id;    /* IP id */
650                     uint16_t csum;     /* Packet Checksum */
651                 } csum_ip;
652             } hi_dword;
653         } lower;
654         struct {
655             uint32_t status_error;     /* ext status/error */
656             uint16_t length0;          /* length of buffer 0 */
657             uint16_t vlan;             /* VLAN tag */
658         } middle;
659         struct {
660             uint16_t header_status;
661             uint16_t length[3];        /* length of buffers 1-3 */
662         } upper;
663         uint64_t reserved;
664     } wb; /* writeback */
665 };
666
667 /* Receive Decriptor bit definitions */
668 #define E1000_RXD_STAT_DD       0x01    /* Descriptor Done */
669 #define E1000_RXD_STAT_EOP      0x02    /* End of Packet */
670 #define E1000_RXD_STAT_IXSM     0x04    /* Ignore checksum */
671 #define E1000_RXD_STAT_VP       0x08    /* IEEE VLAN Packet */
672 #define E1000_RXD_STAT_UDPCS    0x10    /* UDP xsum caculated */
673 #define E1000_RXD_STAT_TCPCS    0x20    /* TCP xsum calculated */
674 #define E1000_RXD_STAT_IPCS     0x40    /* IP xsum calculated */
675 #define E1000_RXD_STAT_PIF      0x80    /* passed in-exact filter */
676 #define E1000_RXD_STAT_IPIDV    0x200   /* IP identification valid */
677 #define E1000_RXD_STAT_UDPV     0x400   /* Valid UDP checksum */
678 #define E1000_RXD_STAT_ACK      0x8000  /* ACK Packet indication */
679 #define E1000_RXD_ERR_CE        0x01    /* CRC Error */
680 #define E1000_RXD_ERR_SE        0x02    /* Symbol Error */
681 #define E1000_RXD_ERR_SEQ       0x04    /* Sequence Error */
682 #define E1000_RXD_ERR_CXE       0x10    /* Carrier Extension Error */
683 #define E1000_RXD_ERR_TCPE      0x20    /* TCP/UDP Checksum Error */
684 #define E1000_RXD_ERR_IPE       0x40    /* IP Checksum Error */
685 #define E1000_RXD_ERR_RXE       0x80    /* Rx Data Error */
686 #define E1000_RXD_SPC_VLAN_MASK 0x0FFF  /* VLAN ID is in lower 12 bits */
687 #define E1000_RXD_SPC_PRI_MASK  0xE000  /* Priority is in upper 3 bits */
688 #define E1000_RXD_SPC_PRI_SHIFT 13
689 #define E1000_RXD_SPC_CFI_MASK  0x1000  /* CFI is bit 12 */
690 #define E1000_RXD_SPC_CFI_SHIFT 12
691
692 #define E1000_RXDEXT_STATERR_CE    0x01000000
693 #define E1000_RXDEXT_STATERR_SE    0x02000000
694 #define E1000_RXDEXT_STATERR_SEQ   0x04000000
695 #define E1000_RXDEXT_STATERR_CXE   0x10000000
696 #define E1000_RXDEXT_STATERR_TCPE  0x20000000
697 #define E1000_RXDEXT_STATERR_IPE   0x40000000
698 #define E1000_RXDEXT_STATERR_RXE   0x80000000
699
700 #define E1000_RXDPS_HDRSTAT_HDRSP        0x00008000
701 #define E1000_RXDPS_HDRSTAT_HDRLEN_MASK  0x000003FF
702
703 /* mask to determine if packets should be dropped due to frame errors */
704 #define E1000_RXD_ERR_FRAME_ERR_MASK ( \
705     E1000_RXD_ERR_CE  |                \
706     E1000_RXD_ERR_SE  |                \
707     E1000_RXD_ERR_SEQ |                \
708     E1000_RXD_ERR_CXE |                \
709     E1000_RXD_ERR_RXE)
710
711
712 /* Same mask, but for extended and packet split descriptors */
713 #define E1000_RXDEXT_ERR_FRAME_ERR_MASK ( \
714     E1000_RXDEXT_STATERR_CE  |            \
715     E1000_RXDEXT_STATERR_SE  |            \
716     E1000_RXDEXT_STATERR_SEQ |            \
717     E1000_RXDEXT_STATERR_CXE |            \
718     E1000_RXDEXT_STATERR_RXE)
719
720
721 /* Transmit Descriptor */
722 struct em_tx_desc {
723     uint64_t buffer_addr;       /* Address of the descriptor's data buffer */
724     union {
725         uint32_t data;
726         struct {
727             uint16_t length;    /* Data buffer length */
728             uint8_t cso;        /* Checksum offset */
729             uint8_t cmd;        /* Descriptor control */
730         } flags;
731     } lower;
732     union {
733         uint32_t data;
734         struct {
735             uint8_t status;     /* Descriptor status */
736             uint8_t css;        /* Checksum start */
737             uint16_t special;
738         } fields;
739     } upper;
740 };
741
742 /* Transmit Descriptor bit definitions */
743 #define E1000_TXD_DTYP_D     0x00100000 /* Data Descriptor */
744 #define E1000_TXD_DTYP_C     0x00000000 /* Context Descriptor */
745 #define E1000_TXD_POPTS_IXSM 0x01       /* Insert IP checksum */
746 #define E1000_TXD_POPTS_TXSM 0x02       /* Insert TCP/UDP checksum */
747 #define E1000_TXD_CMD_EOP    0x01000000 /* End of Packet */
748 #define E1000_TXD_CMD_IFCS   0x02000000 /* Insert FCS (Ethernet CRC) */
749 #define E1000_TXD_CMD_IC     0x04000000 /* Insert Checksum */
750 #define E1000_TXD_CMD_RS     0x08000000 /* Report Status */
751 #define E1000_TXD_CMD_RPS    0x10000000 /* Report Packet Sent */
752 #define E1000_TXD_CMD_DEXT   0x20000000 /* Descriptor extension (0 = legacy) */
753 #define E1000_TXD_CMD_VLE    0x40000000 /* Add VLAN tag */
754 #define E1000_TXD_CMD_IDE    0x80000000 /* Enable Tidv register */
755 #define E1000_TXD_STAT_DD    0x00000001 /* Descriptor Done */
756 #define E1000_TXD_STAT_EC    0x00000002 /* Excess Collisions */
757 #define E1000_TXD_STAT_LC    0x00000004 /* Late Collisions */
758 #define E1000_TXD_STAT_TU    0x00000008 /* Transmit underrun */
759 #define E1000_TXD_CMD_TCP    0x01000000 /* TCP packet */
760 #define E1000_TXD_CMD_IP     0x02000000 /* IP packet */
761 #define E1000_TXD_CMD_TSE    0x04000000 /* TCP Seg enable */
762 #define E1000_TXD_STAT_TC    0x00000004 /* Tx Underrun */
763
764 /* Offload Context Descriptor */
765 struct em_context_desc {
766     union {
767         uint32_t ip_config;
768         struct {
769             uint8_t ipcss;      /* IP checksum start */
770             uint8_t ipcso;      /* IP checksum offset */
771             uint16_t ipcse;     /* IP checksum end */
772         } ip_fields;
773     } lower_setup;
774     union {
775         uint32_t tcp_config;
776         struct {
777             uint8_t tucss;      /* TCP checksum start */
778             uint8_t tucso;      /* TCP checksum offset */
779             uint16_t tucse;     /* TCP checksum end */
780         } tcp_fields;
781     } upper_setup;
782     uint32_t cmd_and_length;    /* */
783     union {
784         uint32_t data;
785         struct {
786             uint8_t status;     /* Descriptor status */
787             uint8_t hdr_len;    /* Header length */
788             uint16_t mss;       /* Maximum segment size */
789         } fields;
790     } tcp_seg_setup;
791 };
792
793 /* Offload data descriptor */
794 struct em_data_desc {
795     uint64_t buffer_addr;       /* Address of the descriptor's buffer address */
796     union {
797         uint32_t data;
798         struct {
799             uint16_t length;    /* Data buffer length */
800             uint8_t typ_len_ext;        /* */
801             uint8_t cmd;        /* */
802         } flags;
803     } lower;
804     union {
805         uint32_t data;
806         struct {
807             uint8_t status;     /* Descriptor status */
808             uint8_t popts;      /* Packet Options */
809             uint16_t special;   /* */
810         } fields;
811     } upper;
812 };
813
814 /* Filters */
815 #define E1000_NUM_UNICAST          16   /* Unicast filter entries */
816 #define E1000_MC_TBL_SIZE          128  /* Multicast Filter Table (4096 bits) */
817 #define E1000_VLAN_FILTER_TBL_SIZE 128  /* VLAN Filter Table (4096 bits) */
818
819 #define E1000_NUM_UNICAST_ICH8LAN  7
820 #define E1000_MC_TBL_SIZE_ICH8LAN  32
821
822
823 /* Receive Address Register */
824 struct em_rar {
825     volatile uint32_t low;      /* receive address low */
826     volatile uint32_t high;     /* receive address high */
827 };
828
829 /* Number of entries in the Multicast Table Array (MTA). */
830 #define E1000_NUM_MTA_REGISTERS 128
831 #define E1000_NUM_MTA_REGISTERS_ICH8LAN 32
832
833 /* IPv4 Address Table Entry */
834 struct em_ipv4_at_entry {
835     volatile uint32_t ipv4_addr;        /* IP Address (RW) */
836     volatile uint32_t reserved;
837 };
838
839 /* Four wakeup IP addresses are supported */
840 #define E1000_WAKEUP_IP_ADDRESS_COUNT_MAX 4
841 #define E1000_IP4AT_SIZE                  E1000_WAKEUP_IP_ADDRESS_COUNT_MAX
842 #define E1000_IP4AT_SIZE_ICH8LAN          3
843 #define E1000_IP6AT_SIZE                  1
844
845 /* IPv6 Address Table Entry */
846 struct em_ipv6_at_entry {
847     volatile uint8_t ipv6_addr[16];
848 };
849
850 /* Flexible Filter Length Table Entry */
851 struct em_fflt_entry {
852     volatile uint32_t length;   /* Flexible Filter Length (RW) */
853     volatile uint32_t reserved;
854 };
855
856 /* Flexible Filter Mask Table Entry */
857 struct em_ffmt_entry {
858     volatile uint32_t mask;     /* Flexible Filter Mask (RW) */
859     volatile uint32_t reserved;
860 };
861
862 /* Flexible Filter Value Table Entry */
863 struct em_ffvt_entry {
864     volatile uint32_t value;    /* Flexible Filter Value (RW) */
865     volatile uint32_t reserved;
866 };
867
868 /* Four Flexible Filters are supported */
869 #define E1000_FLEXIBLE_FILTER_COUNT_MAX 4
870
871 /* Each Flexible Filter is at most 128 (0x80) bytes in length */
872 #define E1000_FLEXIBLE_FILTER_SIZE_MAX  128
873
874 #define E1000_FFLT_SIZE E1000_FLEXIBLE_FILTER_COUNT_MAX
875 #define E1000_FFMT_SIZE E1000_FLEXIBLE_FILTER_SIZE_MAX
876 #define E1000_FFVT_SIZE E1000_FLEXIBLE_FILTER_SIZE_MAX
877
878 #define E1000_DISABLE_SERDES_LOOPBACK   0x0400
879
880 /* Register Set. (82543, 82544)
881  *
882  * Registers are defined to be 32 bits and  should be accessed as 32 bit values.
883  * These registers are physically located on the NIC, but are mapped into the
884  * host memory address space.
885  *
886  * RW - register is both readable and writable
887  * RO - register is read only
888  * WO - register is write only
889  * R/clr - register is read only and is cleared when read
890  * A - register array
891  */
892 #define E1000_CTRL     0x00000  /* Device Control - RW */
893 #define E1000_CTRL_DUP 0x00004  /* Device Control Duplicate (Shadow) - RW */
894 #define E1000_STATUS   0x00008  /* Device Status - RO */
895 #define E1000_EECD     0x00010  /* EEPROM/Flash Control - RW */
896 #define E1000_EERD     0x00014  /* EEPROM Read - RW */
897 #define E1000_CTRL_EXT 0x00018  /* Extended Device Control - RW */
898 #define E1000_FLA      0x0001C  /* Flash Access - RW */
899 #define E1000_MDIC     0x00020  /* MDI Control - RW */
900 #define E1000_SCTL     0x00024  /* SerDes Control - RW */
901 #define E1000_FEXTNVM  0x00028  /* Future Extended NVM register */
902 #define E1000_FCAL     0x00028  /* Flow Control Address Low - RW */
903 #define E1000_FCAH     0x0002C  /* Flow Control Address High -RW */
904 #define E1000_FCT      0x00030  /* Flow Control Type - RW */
905 #define E1000_VET      0x00038  /* VLAN Ether Type - RW */
906 #define E1000_ICR      0x000C0  /* Interrupt Cause Read - R/clr */
907 #define E1000_ITR      0x000C4  /* Interrupt Throttling Rate - RW */
908 #define E1000_ICS      0x000C8  /* Interrupt Cause Set - WO */
909 #define E1000_IMS      0x000D0  /* Interrupt Mask Set - RW */
910 #define E1000_IMC      0x000D8  /* Interrupt Mask Clear - WO */
911 #define E1000_IAM      0x000E0  /* Interrupt Acknowledge Auto Mask */
912 #define E1000_RCTL     0x00100  /* RX Control - RW */
913 #define E1000_RDTR1    0x02820  /* RX Delay Timer (1) - RW */
914 #define E1000_RDBAL1   0x02900  /* RX Descriptor Base Address Low (1) - RW */
915 #define E1000_RDBAH1   0x02904  /* RX Descriptor Base Address High (1) - RW */
916 #define E1000_RDLEN1   0x02908  /* RX Descriptor Length (1) - RW */
917 #define E1000_RDH1     0x02910  /* RX Descriptor Head (1) - RW */
918 #define E1000_RDT1     0x02918  /* RX Descriptor Tail (1) - RW */
919 #define E1000_FCTTV    0x00170  /* Flow Control Transmit Timer Value - RW */
920 #define E1000_TXCW     0x00178  /* TX Configuration Word - RW */
921 #define E1000_RXCW     0x00180  /* RX Configuration Word - RO */
922 #define E1000_TCTL     0x00400  /* TX Control - RW */
923 #define E1000_TCTL_EXT 0x00404  /* Extended TX Control - RW */
924 #define E1000_TIPG     0x00410  /* TX Inter-packet gap -RW */
925 #define E1000_TBT      0x00448  /* TX Burst Timer - RW */
926 #define E1000_AIT      0x00458  /* Adaptive Interframe Spacing Throttle - RW */
927 #define E1000_LEDCTL   0x00E00  /* LED Control - RW */
928 #define E1000_EXTCNF_CTRL  0x00F00  /* Extended Configuration Control */
929 #define E1000_EXTCNF_SIZE  0x00F08  /* Extended Configuration Size */
930 #define E1000_PHY_CTRL     0x00F10  /* PHY Control Register in CSR */
931 #define FEXTNVM_SW_CONFIG  0x0001
932 #define E1000_PBA      0x01000  /* Packet Buffer Allocation - RW */
933 #define E1000_PBS      0x01008  /* Packet Buffer Size */
934 #define E1000_EEMNGCTL 0x01010  /* MNG EEprom Control */
935 #define E1000_FLASH_UPDATES 1000
936 #define E1000_EEARBC   0x01024  /* EEPROM Auto Read Bus Control */
937 #define E1000_FLASHT   0x01028  /* FLASH Timer Register */
938 #define E1000_EEWR     0x0102C  /* EEPROM Write Register - RW */
939 #define E1000_FLSWCTL  0x01030  /* FLASH control register */
940 #define E1000_FLSWDATA 0x01034  /* FLASH data register */
941 #define E1000_FLSWCNT  0x01038  /* FLASH Access Counter */
942 #define E1000_FLOP     0x0103C  /* FLASH Opcode Register */
943 #define E1000_ERT      0x02008  /* Early Rx Threshold - RW */
944 #define E1000_FCRTL    0x02160  /* Flow Control Receive Threshold Low - RW */
945 #define E1000_FCRTH    0x02168  /* Flow Control Receive Threshold High - RW */
946 #define E1000_PSRCTL   0x02170  /* Packet Split Receive Control - RW */
947 #define E1000_RDBAL    0x02800  /* RX Descriptor Base Address Low - RW */
948 #define E1000_RDBAH    0x02804  /* RX Descriptor Base Address High - RW */
949 #define E1000_RDLEN    0x02808  /* RX Descriptor Length - RW */
950 #define E1000_RDH      0x02810  /* RX Descriptor Head - RW */
951 #define E1000_RDT      0x02818  /* RX Descriptor Tail - RW */
952 #define E1000_RDTR     0x02820  /* RX Delay Timer - RW */
953 #define E1000_RDBAL0   E1000_RDBAL /* RX Desc Base Address Low (0) - RW */
954 #define E1000_RDBAH0   E1000_RDBAH /* RX Desc Base Address High (0) - RW */
955 #define E1000_RDLEN0   E1000_RDLEN /* RX Desc Length (0) - RW */
956 #define E1000_RDH0     E1000_RDH   /* RX Desc Head (0) - RW */
957 #define E1000_RDT0     E1000_RDT   /* RX Desc Tail (0) - RW */
958 #define E1000_RDTR0    E1000_RDTR  /* RX Delay Timer (0) - RW */
959 #define E1000_RXDCTL   0x02828  /* RX Descriptor Control queue 0 - RW */
960 #define E1000_RXDCTL1  0x02928  /* RX Descriptor Control queue 1 - RW */
961 #define E1000_RADV     0x0282C  /* RX Interrupt Absolute Delay Timer - RW */
962 #define E1000_RSRPD    0x02C00  /* RX Small Packet Detect - RW */
963 #define E1000_RAID     0x02C08  /* Receive Ack Interrupt Delay - RW */
964 #define E1000_TXDMAC   0x03000  /* TX DMA Control - RW */
965 #define E1000_KABGTXD  0x03004  /* AFE Band Gap Transmit Ref Data */
966 #define E1000_TDFH     0x03410  /* TX Data FIFO Head - RW */
967 #define E1000_TDFT     0x03418  /* TX Data FIFO Tail - RW */
968 #define E1000_TDFHS    0x03420  /* TX Data FIFO Head Saved - RW */
969 #define E1000_TDFTS    0x03428  /* TX Data FIFO Tail Saved - RW */
970 #define E1000_TDFPC    0x03430  /* TX Data FIFO Packet Count - RW */
971 #define E1000_TDBAL    0x03800  /* TX Descriptor Base Address Low - RW */
972 #define E1000_TDBAH    0x03804  /* TX Descriptor Base Address High - RW */
973 #define E1000_TDLEN    0x03808  /* TX Descriptor Length - RW */
974 #define E1000_TDH      0x03810  /* TX Descriptor Head - RW */
975 #define E1000_TDT      0x03818  /* TX Descripotr Tail - RW */
976 #define E1000_TIDV     0x03820  /* TX Interrupt Delay Value - RW */
977 #define E1000_TXDCTL   0x03828  /* TX Descriptor Control - RW */
978 #define E1000_TADV     0x0382C  /* TX Interrupt Absolute Delay Val - RW */
979 #define E1000_TSPMT    0x03830  /* TCP Segmentation PAD & Min Threshold - RW */
980 #define E1000_TARC0    0x03840  /* TX Arbitration Count (0) */
981 #define E1000_TDBAL1   0x03900  /* TX Desc Base Address Low (1) - RW */
982 #define E1000_TDBAH1   0x03904  /* TX Desc Base Address High (1) - RW */
983 #define E1000_TDLEN1   0x03908  /* TX Desc Length (1) - RW */
984 #define E1000_TDH1     0x03910  /* TX Desc Head (1) - RW */
985 #define E1000_TDT1     0x03918  /* TX Desc Tail (1) - RW */
986 #define E1000_TXDCTL1  0x03928  /* TX Descriptor Control (1) - RW */
987 #define E1000_TARC1    0x03940  /* TX Arbitration Count (1) */
988 #define E1000_CRCERRS  0x04000  /* CRC Error Count - R/clr */
989 #define E1000_ALGNERRC 0x04004  /* Alignment Error Count - R/clr */
990 #define E1000_SYMERRS  0x04008  /* Symbol Error Count - R/clr */
991 #define E1000_RXERRC   0x0400C  /* Receive Error Count - R/clr */
992 #define E1000_MPC      0x04010  /* Missed Packet Count - R/clr */
993 #define E1000_SCC      0x04014  /* Single Collision Count - R/clr */
994 #define E1000_ECOL     0x04018  /* Excessive Collision Count - R/clr */
995 #define E1000_MCC      0x0401C  /* Multiple Collision Count - R/clr */
996 #define E1000_LATECOL  0x04020  /* Late Collision Count - R/clr */
997 #define E1000_COLC     0x04028  /* Collision Count - R/clr */
998 #define E1000_DC       0x04030  /* Defer Count - R/clr */
999 #define E1000_TNCRS    0x04034  /* TX-No CRS - R/clr */
1000 #define E1000_SEC      0x04038  /* Sequence Error Count - R/clr */
1001 #define E1000_CEXTERR  0x0403C  /* Carrier Extension Error Count - R/clr */
1002 #define E1000_RLEC     0x04040  /* Receive Length Error Count - R/clr */
1003 #define E1000_XONRXC   0x04048  /* XON RX Count - R/clr */
1004 #define E1000_XONTXC   0x0404C  /* XON TX Count - R/clr */
1005 #define E1000_XOFFRXC  0x04050  /* XOFF RX Count - R/clr */
1006 #define E1000_XOFFTXC  0x04054  /* XOFF TX Count - R/clr */
1007 #define E1000_FCRUC    0x04058  /* Flow Control RX Unsupported Count- R/clr */
1008 #define E1000_PRC64    0x0405C  /* Packets RX (64 bytes) - R/clr */
1009 #define E1000_PRC127   0x04060  /* Packets RX (65-127 bytes) - R/clr */
1010 #define E1000_PRC255   0x04064  /* Packets RX (128-255 bytes) - R/clr */
1011 #define E1000_PRC511   0x04068  /* Packets RX (255-511 bytes) - R/clr */
1012 #define E1000_PRC1023  0x0406C  /* Packets RX (512-1023 bytes) - R/clr */
1013 #define E1000_PRC1522  0x04070  /* Packets RX (1024-1522 bytes) - R/clr */
1014 #define E1000_GPRC     0x04074  /* Good Packets RX Count - R/clr */
1015 #define E1000_BPRC     0x04078  /* Broadcast Packets RX Count - R/clr */
1016 #define E1000_MPRC     0x0407C  /* Multicast Packets RX Count - R/clr */
1017 #define E1000_GPTC     0x04080  /* Good Packets TX Count - R/clr */
1018 #define E1000_GORCL    0x04088  /* Good Octets RX Count Low - R/clr */
1019 #define E1000_GORCH    0x0408C  /* Good Octets RX Count High - R/clr */
1020 #define E1000_GOTCL    0x04090  /* Good Octets TX Count Low - R/clr */
1021 #define E1000_GOTCH    0x04094  /* Good Octets TX Count High - R/clr */
1022 #define E1000_RNBC     0x040A0  /* RX No Buffers Count - R/clr */
1023 #define E1000_RUC      0x040A4  /* RX Undersize Count - R/clr */
1024 #define E1000_RFC      0x040A8  /* RX Fragment Count - R/clr */
1025 #define E1000_ROC      0x040AC  /* RX Oversize Count - R/clr */
1026 #define E1000_RJC      0x040B0  /* RX Jabber Count - R/clr */
1027 #define E1000_MGTPRC   0x040B4  /* Management Packets RX Count - R/clr */
1028 #define E1000_MGTPDC   0x040B8  /* Management Packets Dropped Count - R/clr */
1029 #define E1000_MGTPTC   0x040BC  /* Management Packets TX Count - R/clr */
1030 #define E1000_TORL     0x040C0  /* Total Octets RX Low - R/clr */
1031 #define E1000_TORH     0x040C4  /* Total Octets RX High - R/clr */
1032 #define E1000_TOTL     0x040C8  /* Total Octets TX Low - R/clr */
1033 #define E1000_TOTH     0x040CC  /* Total Octets TX High - R/clr */
1034 #define E1000_TPR      0x040D0  /* Total Packets RX - R/clr */
1035 #define E1000_TPT      0x040D4  /* Total Packets TX - R/clr */
1036 #define E1000_PTC64    0x040D8  /* Packets TX (64 bytes) - R/clr */
1037 #define E1000_PTC127   0x040DC  /* Packets TX (65-127 bytes) - R/clr */
1038 #define E1000_PTC255   0x040E0  /* Packets TX (128-255 bytes) - R/clr */
1039 #define E1000_PTC511   0x040E4  /* Packets TX (256-511 bytes) - R/clr */
1040 #define E1000_PTC1023  0x040E8  /* Packets TX (512-1023 bytes) - R/clr */
1041 #define E1000_PTC1522  0x040EC  /* Packets TX (1024-1522 Bytes) - R/clr */
1042 #define E1000_MPTC     0x040F0  /* Multicast Packets TX Count - R/clr */
1043 #define E1000_BPTC     0x040F4  /* Broadcast Packets TX Count - R/clr */
1044 #define E1000_TSCTC    0x040F8  /* TCP Segmentation Context TX - R/clr */
1045 #define E1000_TSCTFC   0x040FC  /* TCP Segmentation Context TX Fail - R/clr */
1046 #define E1000_IAC      0x04100  /* Interrupt Assertion Count */
1047 #define E1000_ICRXPTC  0x04104  /* Interrupt Cause Rx Packet Timer Expire Count */
1048 #define E1000_ICRXATC  0x04108  /* Interrupt Cause Rx Absolute Timer Expire Count */
1049 #define E1000_ICTXPTC  0x0410C  /* Interrupt Cause Tx Packet Timer Expire Count */
1050 #define E1000_ICTXATC  0x04110  /* Interrupt Cause Tx Absolute Timer Expire Count */
1051 #define E1000_ICTXQEC  0x04118  /* Interrupt Cause Tx Queue Empty Count */
1052 #define E1000_ICTXQMTC 0x0411C  /* Interrupt Cause Tx Queue Minimum Threshold Count */
1053 #define E1000_ICRXDMTC 0x04120  /* Interrupt Cause Rx Descriptor Minimum Threshold Count */
1054 #define E1000_ICRXOC   0x04124  /* Interrupt Cause Receiver Overrun Count */
1055 #define E1000_RXCSUM   0x05000  /* RX Checksum Control - RW */
1056 #define E1000_RFCTL    0x05008  /* Receive Filter Control*/
1057 #define E1000_MTA      0x05200  /* Multicast Table Array - RW Array */
1058 #define E1000_RA       0x05400  /* Receive Address - RW Array */
1059 #define E1000_VFTA     0x05600  /* VLAN Filter Table Array - RW Array */
1060 #define E1000_WUC      0x05800  /* Wakeup Control - RW */
1061 #define E1000_WUFC     0x05808  /* Wakeup Filter Control - RW */
1062 #define E1000_WUS      0x05810  /* Wakeup Status - RO */
1063 #define E1000_MANC     0x05820  /* Management Control - RW */
1064 #define E1000_IPAV     0x05838  /* IP Address Valid - RW */
1065 #define E1000_IP4AT    0x05840  /* IPv4 Address Table - RW Array */
1066 #define E1000_IP6AT    0x05880  /* IPv6 Address Table - RW Array */
1067 #define E1000_WUPL     0x05900  /* Wakeup Packet Length - RW */
1068 #define E1000_WUPM     0x05A00  /* Wakeup Packet Memory - RO A */
1069 #define E1000_FFLT     0x05F00  /* Flexible Filter Length Table - RW Array */
1070 #define E1000_HOST_IF  0x08800  /* Host Interface */
1071 #define E1000_FFMT     0x09000  /* Flexible Filter Mask Table - RW Array */
1072 #define E1000_FFVT     0x09800  /* Flexible Filter Value Table - RW Array */
1073
1074 #define E1000_KUMCTRLSTA 0x00034 /* MAC-PHY interface - RW */
1075 #define E1000_MDPHYA     0x0003C  /* PHY address - RW */
1076 #define E1000_MANC2H     0x05860  /* Managment Control To Host - RW */
1077 #define E1000_SW_FW_SYNC 0x05B5C /* Software-Firmware Synchronization - RW */
1078
1079 #define E1000_GCR       0x05B00 /* PCI-Ex Control */
1080 #define E1000_GSCL_1    0x05B10 /* PCI-Ex Statistic Control #1 */
1081 #define E1000_GSCL_2    0x05B14 /* PCI-Ex Statistic Control #2 */
1082 #define E1000_GSCL_3    0x05B18 /* PCI-Ex Statistic Control #3 */
1083 #define E1000_GSCL_4    0x05B1C /* PCI-Ex Statistic Control #4 */
1084 #define E1000_FACTPS    0x05B30 /* Function Active and Power State to MNG */
1085 #define E1000_SWSM      0x05B50 /* SW Semaphore */
1086 #define E1000_FWSM      0x05B54 /* FW Semaphore */
1087 #define E1000_FFLT_DBG  0x05F04 /* Debug Register */
1088 #define E1000_HICR      0x08F00 /* Host Inteface Control */
1089
1090 /* RSS registers */
1091 #define E1000_CPUVEC    0x02C10 /* CPU Vector Register - RW */
1092 #define E1000_MRQC      0x05818 /* Multiple Receive Control - RW */
1093 #define E1000_RETA      0x05C00 /* Redirection Table - RW Array */
1094 #define E1000_RSSRK     0x05C80 /* RSS Random Key - RW Array */
1095 #define E1000_RSSIM     0x05864 /* RSS Interrupt Mask */
1096 #define E1000_RSSIR     0x05868 /* RSS Interrupt Request */
1097 /* Register Set (82542)
1098  *
1099  * Some of the 82542 registers are located at different offsets than they are
1100  * in more current versions of the 8254x. Despite the difference in location,
1101  * the registers function in the same manner.
1102  */
1103 #define E1000_82542_CTRL     E1000_CTRL
1104 #define E1000_82542_CTRL_DUP E1000_CTRL_DUP
1105 #define E1000_82542_STATUS   E1000_STATUS
1106 #define E1000_82542_EECD     E1000_EECD
1107 #define E1000_82542_EERD     E1000_EERD
1108 #define E1000_82542_CTRL_EXT E1000_CTRL_EXT
1109 #define E1000_82542_FLA      E1000_FLA
1110 #define E1000_82542_MDIC     E1000_MDIC
1111 #define E1000_82542_SCTL     E1000_SCTL
1112 #define E1000_82542_FEXTNVM  E1000_FEXTNVM
1113 #define E1000_82542_FCAL     E1000_FCAL
1114 #define E1000_82542_FCAH     E1000_FCAH
1115 #define E1000_82542_FCT      E1000_FCT
1116 #define E1000_82542_VET      E1000_VET
1117 #define E1000_82542_RA       0x00040
1118 #define E1000_82542_ICR      E1000_ICR
1119 #define E1000_82542_ITR      E1000_ITR
1120 #define E1000_82542_ICS      E1000_ICS
1121 #define E1000_82542_IMS      E1000_IMS
1122 #define E1000_82542_IMC      E1000_IMC
1123 #define E1000_82542_RCTL     E1000_RCTL
1124 #define E1000_82542_RDTR     0x00108
1125 #define E1000_82542_RDBAL    0x00110
1126 #define E1000_82542_RDBAH    0x00114
1127 #define E1000_82542_RDLEN    0x00118
1128 #define E1000_82542_RDH      0x00120
1129 #define E1000_82542_RDT      0x00128
1130 #define E1000_82542_RDTR0    E1000_82542_RDTR
1131 #define E1000_82542_RDBAL0   E1000_82542_RDBAL
1132 #define E1000_82542_RDBAH0   E1000_82542_RDBAH
1133 #define E1000_82542_RDLEN0   E1000_82542_RDLEN
1134 #define E1000_82542_RDH0     E1000_82542_RDH
1135 #define E1000_82542_RDT0     E1000_82542_RDT
1136 #define E1000_82542_SRRCTL(_n) (0x280C + ((_n) << 8)) /* Split and Replication
1137                                                        * RX Control - RW */
1138 #define E1000_82542_DCA_RXCTRL(_n) (0x02814 + ((_n) << 8))
1139 #define E1000_82542_RDBAH3   0x02B04 /* RX Desc Base High Queue 3 - RW */
1140 #define E1000_82542_RDBAL3   0x02B00 /* RX Desc Low Queue 3 - RW */
1141 #define E1000_82542_RDLEN3   0x02B08 /* RX Desc Length Queue 3 - RW */
1142 #define E1000_82542_RDH3     0x02B10 /* RX Desc Head Queue 3 - RW */
1143 #define E1000_82542_RDT3     0x02B18 /* RX Desc Tail Queue 3 - RW */
1144 #define E1000_82542_RDBAL2   0x02A00 /* RX Desc Base Low Queue 2 - RW */
1145 #define E1000_82542_RDBAH2   0x02A04 /* RX Desc Base High Queue 2 - RW */
1146 #define E1000_82542_RDLEN2   0x02A08 /* RX Desc Length Queue 2 - RW */
1147 #define E1000_82542_RDH2     0x02A10 /* RX Desc Head Queue 2 - RW */
1148 #define E1000_82542_RDT2     0x02A18 /* RX Desc Tail Queue 2 - RW */
1149 #define E1000_82542_RDTR1    0x00130
1150 #define E1000_82542_RDBAL1   0x00138
1151 #define E1000_82542_RDBAH1   0x0013C
1152 #define E1000_82542_RDLEN1   0x00140
1153 #define E1000_82542_RDH1     0x00148
1154 #define E1000_82542_RDT1     0x00150
1155 #define E1000_82542_FCRTH    0x00160
1156 #define E1000_82542_FCRTL    0x00168
1157 #define E1000_82542_FCTTV    E1000_FCTTV
1158 #define E1000_82542_TXCW     E1000_TXCW
1159 #define E1000_82542_RXCW     E1000_RXCW
1160 #define E1000_82542_MTA      0x00200
1161 #define E1000_82542_TCTL     E1000_TCTL
1162 #define E1000_82542_TCTL_EXT E1000_TCTL_EXT
1163 #define E1000_82542_TIPG     E1000_TIPG
1164 #define E1000_82542_TDBAL    0x00420
1165 #define E1000_82542_TDBAH    0x00424
1166 #define E1000_82542_TDLEN    0x00428
1167 #define E1000_82542_TDH      0x00430
1168 #define E1000_82542_TDT      0x00438
1169 #define E1000_82542_TIDV     0x00440
1170 #define E1000_82542_TBT      E1000_TBT
1171 #define E1000_82542_AIT      E1000_AIT
1172 #define E1000_82542_VFTA     0x00600
1173 #define E1000_82542_LEDCTL   E1000_LEDCTL
1174 #define E1000_82542_PBA      E1000_PBA
1175 #define E1000_82542_PBS      E1000_PBS
1176 #define E1000_82542_EEMNGCTL E1000_EEMNGCTL
1177 #define E1000_82542_EEARBC   E1000_EEARBC
1178 #define E1000_82542_FLASHT   E1000_FLASHT
1179 #define E1000_82542_EEWR     E1000_EEWR
1180 #define E1000_82542_FLSWCTL  E1000_FLSWCTL
1181 #define E1000_82542_FLSWDATA E1000_FLSWDATA
1182 #define E1000_82542_FLSWCNT  E1000_FLSWCNT
1183 #define E1000_82542_FLOP     E1000_FLOP
1184 #define E1000_82542_EXTCNF_CTRL  E1000_EXTCNF_CTRL
1185 #define E1000_82542_EXTCNF_SIZE  E1000_EXTCNF_SIZE
1186 #define E1000_82542_PHY_CTRL E1000_PHY_CTRL
1187 #define E1000_82542_ERT      E1000_ERT
1188 #define E1000_82542_RXDCTL   E1000_RXDCTL
1189 #define E1000_82542_RXDCTL1  E1000_RXDCTL1
1190 #define E1000_82542_RADV     E1000_RADV
1191 #define E1000_82542_RSRPD    E1000_RSRPD
1192 #define E1000_82542_TXDMAC   E1000_TXDMAC
1193 #define E1000_82542_KABGTXD  E1000_KABGTXD
1194 #define E1000_82542_TDFHS    E1000_TDFHS
1195 #define E1000_82542_TDFTS    E1000_TDFTS
1196 #define E1000_82542_TDFPC    E1000_TDFPC
1197 #define E1000_82542_TXDCTL   E1000_TXDCTL
1198 #define E1000_82542_TADV     E1000_TADV
1199 #define E1000_82542_TSPMT    E1000_TSPMT
1200 #define E1000_82542_CRCERRS  E1000_CRCERRS
1201 #define E1000_82542_ALGNERRC E1000_ALGNERRC
1202 #define E1000_82542_SYMERRS  E1000_SYMERRS
1203 #define E1000_82542_RXERRC   E1000_RXERRC
1204 #define E1000_82542_MPC      E1000_MPC
1205 #define E1000_82542_SCC      E1000_SCC
1206 #define E1000_82542_ECOL     E1000_ECOL
1207 #define E1000_82542_MCC      E1000_MCC
1208 #define E1000_82542_LATECOL  E1000_LATECOL
1209 #define E1000_82542_COLC     E1000_COLC
1210 #define E1000_82542_DC       E1000_DC
1211 #define E1000_82542_TNCRS    E1000_TNCRS
1212 #define E1000_82542_SEC      E1000_SEC
1213 #define E1000_82542_CEXTERR  E1000_CEXTERR
1214 #define E1000_82542_RLEC     E1000_RLEC
1215 #define E1000_82542_XONRXC   E1000_XONRXC
1216 #define E1000_82542_XONTXC   E1000_XONTXC
1217 #define E1000_82542_XOFFRXC  E1000_XOFFRXC
1218 #define E1000_82542_XOFFTXC  E1000_XOFFTXC
1219 #define E1000_82542_FCRUC    E1000_FCRUC
1220 #define E1000_82542_PRC64    E1000_PRC64
1221 #define E1000_82542_PRC127   E1000_PRC127
1222 #define E1000_82542_PRC255   E1000_PRC255
1223 #define E1000_82542_PRC511   E1000_PRC511
1224 #define E1000_82542_PRC1023  E1000_PRC1023
1225 #define E1000_82542_PRC1522  E1000_PRC1522
1226 #define E1000_82542_GPRC     E1000_GPRC
1227 #define E1000_82542_BPRC     E1000_BPRC
1228 #define E1000_82542_MPRC     E1000_MPRC
1229 #define E1000_82542_GPTC     E1000_GPTC
1230 #define E1000_82542_GORCL    E1000_GORCL
1231 #define E1000_82542_GORCH    E1000_GORCH
1232 #define E1000_82542_GOTCL    E1000_GOTCL
1233 #define E1000_82542_GOTCH    E1000_GOTCH
1234 #define E1000_82542_RNBC     E1000_RNBC
1235 #define E1000_82542_RUC      E1000_RUC
1236 #define E1000_82542_RFC      E1000_RFC
1237 #define E1000_82542_ROC      E1000_ROC
1238 #define E1000_82542_RJC      E1000_RJC
1239 #define E1000_82542_MGTPRC   E1000_MGTPRC
1240 #define E1000_82542_MGTPDC   E1000_MGTPDC
1241 #define E1000_82542_MGTPTC   E1000_MGTPTC
1242 #define E1000_82542_TORL     E1000_TORL
1243 #define E1000_82542_TORH     E1000_TORH
1244 #define E1000_82542_TOTL     E1000_TOTL
1245 #define E1000_82542_TOTH     E1000_TOTH
1246 #define E1000_82542_TPR      E1000_TPR
1247 #define E1000_82542_TPT      E1000_TPT
1248 #define E1000_82542_PTC64    E1000_PTC64
1249 #define E1000_82542_PTC127   E1000_PTC127
1250 #define E1000_82542_PTC255   E1000_PTC255
1251 #define E1000_82542_PTC511   E1000_PTC511
1252 #define E1000_82542_PTC1023  E1000_PTC1023
1253 #define E1000_82542_PTC1522  E1000_PTC1522
1254 #define E1000_82542_MPTC     E1000_MPTC
1255 #define E1000_82542_BPTC     E1000_BPTC
1256 #define E1000_82542_TSCTC    E1000_TSCTC
1257 #define E1000_82542_TSCTFC   E1000_TSCTFC
1258 #define E1000_82542_RXCSUM   E1000_RXCSUM
1259 #define E1000_82542_WUC      E1000_WUC
1260 #define E1000_82542_WUFC     E1000_WUFC
1261 #define E1000_82542_WUS      E1000_WUS
1262 #define E1000_82542_MANC     E1000_MANC
1263 #define E1000_82542_IPAV     E1000_IPAV
1264 #define E1000_82542_IP4AT    E1000_IP4AT
1265 #define E1000_82542_IP6AT    E1000_IP6AT
1266 #define E1000_82542_WUPL     E1000_WUPL
1267 #define E1000_82542_WUPM     E1000_WUPM
1268 #define E1000_82542_FFLT     E1000_FFLT
1269 #define E1000_82542_TDFH     0x08010
1270 #define E1000_82542_TDFT     0x08018
1271 #define E1000_82542_FFMT     E1000_FFMT
1272 #define E1000_82542_FFVT     E1000_FFVT
1273 #define E1000_82542_HOST_IF  E1000_HOST_IF
1274 #define E1000_82542_IAM         E1000_IAM
1275 #define E1000_82542_EEMNGCTL    E1000_EEMNGCTL
1276 #define E1000_82542_PSRCTL      E1000_PSRCTL
1277 #define E1000_82542_RAID        E1000_RAID
1278 #define E1000_82542_TARC0       E1000_TARC0
1279 #define E1000_82542_TDBAL1      E1000_TDBAL1
1280 #define E1000_82542_TDBAH1      E1000_TDBAH1
1281 #define E1000_82542_TDLEN1      E1000_TDLEN1
1282 #define E1000_82542_TDH1        E1000_TDH1
1283 #define E1000_82542_TDT1        E1000_TDT1
1284 #define E1000_82542_TXDCTL1     E1000_TXDCTL1
1285 #define E1000_82542_TARC1       E1000_TARC1
1286 #define E1000_82542_RFCTL       E1000_RFCTL
1287 #define E1000_82542_GCR         E1000_GCR
1288 #define E1000_82542_GSCL_1      E1000_GSCL_1
1289 #define E1000_82542_GSCL_2      E1000_GSCL_2
1290 #define E1000_82542_GSCL_3      E1000_GSCL_3
1291 #define E1000_82542_GSCL_4      E1000_GSCL_4
1292 #define E1000_82542_FACTPS      E1000_FACTPS
1293 #define E1000_82542_SWSM        E1000_SWSM
1294 #define E1000_82542_FWSM        E1000_FWSM
1295 #define E1000_82542_FFLT_DBG    E1000_FFLT_DBG
1296 #define E1000_82542_IAC         E1000_IAC
1297 #define E1000_82542_ICRXPTC     E1000_ICRXPTC
1298 #define E1000_82542_ICRXATC     E1000_ICRXATC
1299 #define E1000_82542_ICTXPTC     E1000_ICTXPTC
1300 #define E1000_82542_ICTXATC     E1000_ICTXATC
1301 #define E1000_82542_ICTXQEC     E1000_ICTXQEC
1302 #define E1000_82542_ICTXQMTC    E1000_ICTXQMTC
1303 #define E1000_82542_ICRXDMTC    E1000_ICRXDMTC
1304 #define E1000_82542_ICRXOC      E1000_ICRXOC
1305 #define E1000_82542_HICR        E1000_HICR
1306
1307 #define E1000_82542_CPUVEC      E1000_CPUVEC
1308 #define E1000_82542_MRQC        E1000_MRQC
1309 #define E1000_82542_RETA        E1000_RETA
1310 #define E1000_82542_RSSRK       E1000_RSSRK
1311 #define E1000_82542_RSSIM       E1000_RSSIM
1312 #define E1000_82542_RSSIR       E1000_RSSIR
1313 #define E1000_82542_KUMCTRLSTA E1000_KUMCTRLSTA
1314 #define E1000_82542_SW_FW_SYNC E1000_SW_FW_SYNC
1315
1316 /* Statistics counters collected by the MAC */
1317 struct em_hw_stats {
1318     uint64_t crcerrs;
1319     uint64_t algnerrc;
1320     uint64_t symerrs;
1321     uint64_t rxerrc;
1322     uint64_t mpc;
1323     uint64_t scc;
1324     uint64_t ecol;
1325     uint64_t mcc;
1326     uint64_t latecol;
1327     uint64_t colc;
1328     uint64_t dc;
1329     uint64_t tncrs;
1330     uint64_t sec;
1331     uint64_t cexterr;
1332     uint64_t rlec;
1333     uint64_t xonrxc;
1334     uint64_t xontxc;
1335     uint64_t xoffrxc;
1336     uint64_t xofftxc;
1337     uint64_t fcruc;
1338     uint64_t prc64;
1339     uint64_t prc127;
1340     uint64_t prc255;
1341     uint64_t prc511;
1342     uint64_t prc1023;
1343     uint64_t prc1522;
1344     uint64_t gprc;
1345     uint64_t bprc;
1346     uint64_t mprc;
1347     uint64_t gptc;
1348     uint64_t gorcl;
1349     uint64_t gorch;
1350     uint64_t gotcl;
1351     uint64_t gotch;
1352     uint64_t rnbc;
1353     uint64_t ruc;
1354     uint64_t rfc;
1355     uint64_t roc;
1356     uint64_t rjc;
1357     uint64_t mgprc;
1358     uint64_t mgpdc;
1359     uint64_t mgptc;
1360     uint64_t torl;
1361     uint64_t torh;
1362     uint64_t totl;
1363     uint64_t toth;
1364     uint64_t tpr;
1365     uint64_t tpt;
1366     uint64_t ptc64;
1367     uint64_t ptc127;
1368     uint64_t ptc255;
1369     uint64_t ptc511;
1370     uint64_t ptc1023;
1371     uint64_t ptc1522;
1372     uint64_t mptc;
1373     uint64_t bptc;
1374     uint64_t tsctc;
1375     uint64_t tsctfc;
1376     uint64_t iac;
1377     uint64_t icrxptc;
1378     uint64_t icrxatc;
1379     uint64_t ictxptc;
1380     uint64_t ictxatc;
1381     uint64_t ictxqec;
1382     uint64_t ictxqmtc;
1383     uint64_t icrxdmtc;
1384     uint64_t icrxoc;
1385 };
1386
1387 /* Structure containing variables used by the shared code (em_hw.c) */
1388 struct em_hw {
1389     uint8_t *hw_addr;
1390     uint8_t *flash_address;
1391     em_mac_type mac_type;
1392     em_phy_type phy_type;
1393     uint32_t phy_init_script;
1394     em_media_type media_type;
1395     void *back;
1396     struct em_shadow_ram *eeprom_shadow_ram;
1397     uint32_t flash_bank_size;
1398     uint32_t flash_base_addr;
1399     uint32_t fc;
1400     em_bus_speed bus_speed;
1401     em_bus_width bus_width;
1402     em_bus_type bus_type;
1403     struct em_eeprom_info eeprom;
1404     em_ms_type master_slave;
1405     em_ms_type original_master_slave;
1406     em_ffe_config ffe_config_state;
1407     uint32_t asf_firmware_present;
1408     uint32_t eeprom_semaphore_present;
1409     uint32_t swfw_sync_present;
1410     uint32_t swfwhw_semaphore_present;
1411
1412     unsigned long io_base;
1413     uint32_t phy_id;
1414     uint32_t phy_revision;
1415     uint32_t phy_addr;
1416     uint32_t original_fc;
1417     uint32_t txcw;
1418     uint32_t autoneg_failed;
1419     uint32_t max_frame_size;
1420     uint32_t min_frame_size;
1421     uint32_t mc_filter_type;
1422     uint32_t num_mc_addrs;
1423     uint32_t collision_delta;
1424     uint32_t tx_packet_delta;
1425     uint32_t ledctl_default;
1426     uint32_t ledctl_mode1;
1427     uint32_t ledctl_mode2;
1428     boolean_t tx_pkt_filtering;
1429     struct em_host_mng_dhcp_cookie mng_cookie;
1430     uint16_t phy_spd_default;
1431     uint16_t autoneg_advertised;
1432     uint16_t pci_cmd_word;
1433     uint16_t fc_high_water;
1434     uint16_t fc_low_water;
1435     uint16_t fc_pause_time;
1436     uint16_t current_ifs_val;
1437     uint16_t ifs_min_val;
1438     uint16_t ifs_max_val;
1439     uint16_t ifs_step_size;
1440     uint16_t ifs_ratio;
1441     uint16_t device_id;
1442     uint16_t vendor_id;
1443     uint16_t subsystem_id;
1444     uint16_t subsystem_vendor_id;
1445     uint8_t revision_id;
1446     uint8_t autoneg;
1447     uint8_t mdix;
1448     uint8_t forced_speed_duplex;
1449     uint8_t wait_autoneg_complete;
1450     uint8_t dma_fairness;
1451     uint8_t mac_addr[NODE_ADDRESS_SIZE];
1452     uint8_t perm_mac_addr[NODE_ADDRESS_SIZE];
1453     boolean_t disable_polarity_correction;
1454     boolean_t speed_downgraded;
1455     em_smart_speed smart_speed;
1456     em_dsp_config dsp_config_state;
1457     boolean_t get_link_status;
1458     boolean_t serdes_link_down;
1459     boolean_t tbi_compatibility_en;
1460     boolean_t tbi_compatibility_on;
1461     boolean_t laa_is_present;
1462     boolean_t phy_reset_disable;
1463     boolean_t initialize_hw_bits_disable;
1464     boolean_t fc_send_xon;
1465     boolean_t fc_strict_ieee;
1466     boolean_t report_tx_early;
1467     boolean_t adaptive_ifs;
1468     boolean_t ifs_params_forced;
1469     boolean_t in_ifs_mode;
1470     boolean_t mng_reg_access_disabled;
1471     boolean_t leave_av_bit_off;
1472     boolean_t kmrn_lock_loss_workaround_disabled;
1473 };
1474
1475
1476 #define E1000_EEPROM_SWDPIN0   0x0001   /* SWDPIN 0 EEPROM Value */
1477 #define E1000_EEPROM_LED_LOGIC 0x0020   /* Led Logic Word */
1478 #define E1000_EEPROM_RW_REG_DATA   16   /* Offset to data in EEPROM read/write registers */
1479 #define E1000_EEPROM_RW_REG_DONE   2    /* Offset to READ/WRITE done bit */
1480 #define E1000_EEPROM_RW_REG_START  1    /* First bit for telling part to start operation */
1481 #define E1000_EEPROM_RW_ADDR_SHIFT 2    /* Shift to the address bits */
1482 #define E1000_EEPROM_POLL_WRITE    1    /* Flag for polling for write complete */
1483 #define E1000_EEPROM_POLL_READ     0    /* Flag for polling for read complete */
1484 /* Register Bit Masks */
1485 /* Device Control */
1486 #define E1000_CTRL_FD       0x00000001  /* Full duplex.0=half; 1=full */
1487 #define E1000_CTRL_BEM      0x00000002  /* Endian Mode.0=little,1=big */
1488 #define E1000_CTRL_PRIOR    0x00000004  /* Priority on PCI. 0=rx,1=fair */
1489 #define E1000_CTRL_GIO_MASTER_DISABLE 0x00000004 /*Blocks new Master requests */
1490 #define E1000_CTRL_LRST     0x00000008  /* Link reset. 0=normal,1=reset */
1491 #define E1000_CTRL_TME      0x00000010  /* Test mode. 0=normal,1=test */
1492 #define E1000_CTRL_SLE      0x00000020  /* Serial Link on 0=dis,1=en */
1493 #define E1000_CTRL_ASDE     0x00000020  /* Auto-speed detect enable */
1494 #define E1000_CTRL_SLU      0x00000040  /* Set link up (Force Link) */
1495 #define E1000_CTRL_ILOS     0x00000080  /* Invert Loss-Of Signal */
1496 #define E1000_CTRL_SPD_SEL  0x00000300  /* Speed Select Mask */
1497 #define E1000_CTRL_SPD_10   0x00000000  /* Force 10Mb */
1498 #define E1000_CTRL_SPD_100  0x00000100  /* Force 100Mb */
1499 #define E1000_CTRL_SPD_1000 0x00000200  /* Force 1Gb */
1500 #define E1000_CTRL_BEM32    0x00000400  /* Big Endian 32 mode */
1501 #define E1000_CTRL_FRCSPD   0x00000800  /* Force Speed */
1502 #define E1000_CTRL_FRCDPX   0x00001000  /* Force Duplex */
1503 #define E1000_CTRL_D_UD_EN  0x00002000  /* Dock/Undock enable */
1504 #define E1000_CTRL_D_UD_POLARITY 0x00004000 /* Defined polarity of Dock/Undock indication in SDP[0] */
1505 #define E1000_CTRL_FORCE_PHY_RESET 0x00008000 /* Reset both PHY ports, through PHYRST_N pin */
1506 #define E1000_CTRL_EXT_LINK_EN 0x00010000 /* enable link status from external LINK_0 and LINK_1 pins */
1507 #define E1000_CTRL_SWDPIN0  0x00040000  /* SWDPIN 0 value */
1508 #define E1000_CTRL_SWDPIN1  0x00080000  /* SWDPIN 1 value */
1509 #define E1000_CTRL_SWDPIN2  0x00100000  /* SWDPIN 2 value */
1510 #define E1000_CTRL_SWDPIN3  0x00200000  /* SWDPIN 3 value */
1511 #define E1000_CTRL_SWDPIO0  0x00400000  /* SWDPIN 0 Input or output */
1512 #define E1000_CTRL_SWDPIO1  0x00800000  /* SWDPIN 1 input or output */
1513 #define E1000_CTRL_SWDPIO2  0x01000000  /* SWDPIN 2 input or output */
1514 #define E1000_CTRL_SWDPIO3  0x02000000  /* SWDPIN 3 input or output */
1515 #define E1000_CTRL_RST      0x04000000  /* Global reset */
1516 #define E1000_CTRL_RFCE     0x08000000  /* Receive Flow Control enable */
1517 #define E1000_CTRL_TFCE     0x10000000  /* Transmit flow control enable */
1518 #define E1000_CTRL_RTE      0x20000000  /* Routing tag enable */
1519 #define E1000_CTRL_VME      0x40000000  /* IEEE VLAN mode enable */
1520 #define E1000_CTRL_PHY_RST  0x80000000  /* PHY Reset */
1521 #define E1000_CTRL_SW2FW_INT 0x02000000  /* Initiate an interrupt to manageability engine */
1522 /* Device Status */
1523 #define E1000_STATUS_FD         0x00000001      /* Full duplex.0=half,1=full */
1524 #define E1000_STATUS_LU         0x00000002      /* Link up.0=no,1=link */
1525 #define E1000_STATUS_FUNC_MASK  0x0000000C      /* PCI Function Mask */
1526 #define E1000_STATUS_FUNC_SHIFT 2
1527 #define E1000_STATUS_FUNC_0     0x00000000      /* Function 0 */
1528 #define E1000_STATUS_FUNC_1     0x00000004      /* Function 1 */
1529 #define E1000_STATUS_TXOFF      0x00000010      /* transmission paused */
1530 #define E1000_STATUS_TBIMODE    0x00000020      /* TBI mode */
1531 #define E1000_STATUS_SPEED_MASK 0x000000C0
1532 #define E1000_STATUS_SPEED_10   0x00000000      /* Speed 10Mb/s */
1533 #define E1000_STATUS_SPEED_100  0x00000040      /* Speed 100Mb/s */
1534 #define E1000_STATUS_SPEED_1000 0x00000080      /* Speed 1000Mb/s */
1535 #define E1000_STATUS_LAN_INIT_DONE 0x00000200   /* Lan Init Completion
1536                                                    by EEPROM/Flash */
1537 #define E1000_STATUS_ASDV       0x00000300      /* Auto speed detect value */
1538 #define E1000_STATUS_DOCK_CI    0x00000800      /* Change in Dock/Undock state. Clear on write '0'. */
1539 #define E1000_STATUS_GIO_MASTER_ENABLE 0x00080000 /* Status of Master requests. */
1540 #define E1000_STATUS_MTXCKOK    0x00000400      /* MTX clock running OK */
1541 #define E1000_STATUS_PCI66      0x00000800      /* In 66Mhz slot */
1542 #define E1000_STATUS_BUS64      0x00001000      /* In 64 bit slot */
1543 #define E1000_STATUS_PCIX_MODE  0x00002000      /* PCI-X mode */
1544 #define E1000_STATUS_PCIX_SPEED 0x0000C000      /* PCI-X bus speed */
1545 #define E1000_STATUS_BMC_SKU_0  0x00100000 /* BMC USB redirect disabled */
1546 #define E1000_STATUS_BMC_SKU_1  0x00200000 /* BMC SRAM disabled */
1547 #define E1000_STATUS_BMC_SKU_2  0x00400000 /* BMC SDRAM disabled */
1548 #define E1000_STATUS_BMC_CRYPTO 0x00800000 /* BMC crypto disabled */
1549 #define E1000_STATUS_BMC_LITE   0x01000000 /* BMC external code execution disabled */
1550 #define E1000_STATUS_RGMII_ENABLE 0x02000000 /* RGMII disabled */
1551 #define E1000_STATUS_FUSE_8       0x04000000
1552 #define E1000_STATUS_FUSE_9       0x08000000
1553 #define E1000_STATUS_SERDES0_DIS  0x10000000 /* SERDES disabled on port 0 */
1554 #define E1000_STATUS_SERDES1_DIS  0x20000000 /* SERDES disabled on port 1 */
1555
1556 /* Constants used to intrepret the masked PCI-X bus speed. */
1557 #define E1000_STATUS_PCIX_SPEED_66  0x00000000 /* PCI-X bus speed  50-66 MHz */
1558 #define E1000_STATUS_PCIX_SPEED_100 0x00004000 /* PCI-X bus speed  66-100 MHz */
1559 #define E1000_STATUS_PCIX_SPEED_133 0x00008000 /* PCI-X bus speed 100-133 MHz */
1560
1561 /* EEPROM/Flash Control */
1562 #define E1000_EECD_SK        0x00000001 /* EEPROM Clock */
1563 #define E1000_EECD_CS        0x00000002 /* EEPROM Chip Select */
1564 #define E1000_EECD_DI        0x00000004 /* EEPROM Data In */
1565 #define E1000_EECD_DO        0x00000008 /* EEPROM Data Out */
1566 #define E1000_EECD_FWE_MASK  0x00000030
1567 #define E1000_EECD_FWE_DIS   0x00000010 /* Disable FLASH writes */
1568 #define E1000_EECD_FWE_EN    0x00000020 /* Enable FLASH writes */
1569 #define E1000_EECD_FWE_SHIFT 4
1570 #define E1000_EECD_REQ       0x00000040 /* EEPROM Access Request */
1571 #define E1000_EECD_GNT       0x00000080 /* EEPROM Access Grant */
1572 #define E1000_EECD_PRES      0x00000100 /* EEPROM Present */
1573 #define E1000_EECD_SIZE      0x00000200 /* EEPROM Size (0=64 word 1=256 word) */
1574 #define E1000_EECD_ADDR_BITS 0x00000400 /* EEPROM Addressing bits based on type
1575                                          * (0-small, 1-large) */
1576 #define E1000_EECD_TYPE      0x00002000 /* EEPROM Type (1-SPI, 0-Microwire) */
1577 #ifndef E1000_EEPROM_GRANT_ATTEMPTS
1578 #define E1000_EEPROM_GRANT_ATTEMPTS 1000 /* EEPROM # attempts to gain grant */
1579 #endif
1580 #define E1000_EECD_AUTO_RD          0x00000200  /* EEPROM Auto Read done */
1581 #define E1000_EECD_SIZE_EX_MASK     0x00007800  /* EEprom Size */
1582 #define E1000_EECD_SIZE_EX_SHIFT    11
1583 #define E1000_EECD_NVADDS    0x00018000 /* NVM Address Size */
1584 #define E1000_EECD_SELSHAD   0x00020000 /* Select Shadow RAM */
1585 #define E1000_EECD_INITSRAM  0x00040000 /* Initialize Shadow RAM */
1586 #define E1000_EECD_FLUPD     0x00080000 /* Update FLASH */
1587 #define E1000_EECD_AUPDEN    0x00100000 /* Enable Autonomous FLASH update */
1588 #define E1000_EECD_SHADV     0x00200000 /* Shadow RAM Data Valid */
1589 #define E1000_EECD_SEC1VAL   0x00400000 /* Sector One Valid */
1590 #define E1000_EECD_SECVAL_SHIFT      22
1591 #define E1000_STM_OPCODE     0xDB00
1592 #define E1000_HICR_FW_RESET  0xC0
1593
1594 #define E1000_SHADOW_RAM_WORDS     2048
1595 #define E1000_ICH_NVM_SIG_WORD     0x13
1596 #define E1000_ICH_NVM_SIG_MASK     0xC0
1597
1598 /* EEPROM Read */
1599 #define E1000_EERD_START      0x00000001 /* Start Read */
1600 #define E1000_EERD_DONE       0x00000010 /* Read Done */
1601 #define E1000_EERD_ADDR_SHIFT 8
1602 #define E1000_EERD_ADDR_MASK  0x0000FF00 /* Read Address */
1603 #define E1000_EERD_DATA_SHIFT 16
1604 #define E1000_EERD_DATA_MASK  0xFFFF0000 /* Read Data */
1605
1606 /* SPI EEPROM Status Register */
1607 #define EEPROM_STATUS_RDY_SPI  0x01
1608 #define EEPROM_STATUS_WEN_SPI  0x02
1609 #define EEPROM_STATUS_BP0_SPI  0x04
1610 #define EEPROM_STATUS_BP1_SPI  0x08
1611 #define EEPROM_STATUS_WPEN_SPI 0x80
1612
1613 /* Extended Device Control */
1614 #define E1000_CTRL_EXT_GPI0_EN   0x00000001 /* Maps SDP4 to GPI0 */
1615 #define E1000_CTRL_EXT_GPI1_EN   0x00000002 /* Maps SDP5 to GPI1 */
1616 #define E1000_CTRL_EXT_PHYINT_EN E1000_CTRL_EXT_GPI1_EN
1617 #define E1000_CTRL_EXT_GPI2_EN   0x00000004 /* Maps SDP6 to GPI2 */
1618 #define E1000_CTRL_EXT_GPI3_EN   0x00000008 /* Maps SDP7 to GPI3 */
1619 #define E1000_CTRL_EXT_SDP4_DATA 0x00000010 /* Value of SW Defineable Pin 4 */
1620 #define E1000_CTRL_EXT_SDP5_DATA 0x00000020 /* Value of SW Defineable Pin 5 */
1621 #define E1000_CTRL_EXT_PHY_INT   E1000_CTRL_EXT_SDP5_DATA
1622 #define E1000_CTRL_EXT_SDP6_DATA 0x00000040 /* Value of SW Defineable Pin 6 */
1623 #define E1000_CTRL_EXT_SDP7_DATA 0x00000080 /* Value of SW Defineable Pin 7 */
1624 #define E1000_CTRL_EXT_SDP4_DIR  0x00000100 /* Direction of SDP4 0=in 1=out */
1625 #define E1000_CTRL_EXT_SDP5_DIR  0x00000200 /* Direction of SDP5 0=in 1=out */
1626 #define E1000_CTRL_EXT_SDP6_DIR  0x00000400 /* Direction of SDP6 0=in 1=out */
1627 #define E1000_CTRL_EXT_SDP7_DIR  0x00000800 /* Direction of SDP7 0=in 1=out */
1628 #define E1000_CTRL_EXT_ASDCHK    0x00001000 /* Initiate an ASD sequence */
1629 #define E1000_CTRL_EXT_EE_RST    0x00002000 /* Reinitialize from EEPROM */
1630 #define E1000_CTRL_EXT_IPS       0x00004000 /* Invert Power State */
1631 #define E1000_CTRL_EXT_SPD_BYPS  0x00008000 /* Speed Select Bypass */
1632 #define E1000_CTRL_EXT_RO_DIS    0x00020000 /* Relaxed Ordering disable */
1633 #define E1000_CTRL_EXT_LINK_MODE_MASK 0x00C00000
1634 #define E1000_CTRL_EXT_LINK_MODE_GMII 0x00000000
1635 #define E1000_CTRL_EXT_LINK_MODE_TBI  0x00C00000
1636 #define E1000_CTRL_EXT_LINK_MODE_KMRN 0x00000000
1637 #define E1000_CTRL_EXT_LINK_MODE_SERDES  0x00C00000
1638 #define E1000_CTRL_EXT_LINK_MODE_SGMII   0x00800000
1639 #define E1000_CTRL_EXT_WR_WMARK_MASK  0x03000000
1640 #define E1000_CTRL_EXT_WR_WMARK_256   0x00000000
1641 #define E1000_CTRL_EXT_WR_WMARK_320   0x01000000
1642 #define E1000_CTRL_EXT_WR_WMARK_384   0x02000000
1643 #define E1000_CTRL_EXT_WR_WMARK_448   0x03000000
1644 #define E1000_CTRL_EXT_DRV_LOAD       0x10000000 /* Driver loaded bit for FW */
1645 #define E1000_CTRL_EXT_IAME           0x08000000 /* Interrupt acknowledge Auto-mask */
1646 #define E1000_CTRL_EXT_INT_TIMER_CLR  0x20000000 /* Clear Interrupt timers after IMS clear */
1647 #define E1000_CRTL_EXT_PB_PAREN       0x01000000 /* packet buffer parity error detection enabled */
1648 #define E1000_CTRL_EXT_DF_PAREN       0x02000000 /* descriptor FIFO parity error detection enable */
1649 #define E1000_CTRL_EXT_GHOST_PAREN    0x40000000
1650
1651 /* MDI Control */
1652 #define E1000_MDIC_DATA_MASK 0x0000FFFF
1653 #define E1000_MDIC_REG_MASK  0x001F0000
1654 #define E1000_MDIC_REG_SHIFT 16
1655 #define E1000_MDIC_PHY_MASK  0x03E00000
1656 #define E1000_MDIC_PHY_SHIFT 21
1657 #define E1000_MDIC_OP_WRITE  0x04000000
1658 #define E1000_MDIC_OP_READ   0x08000000
1659 #define E1000_MDIC_READY     0x10000000
1660 #define E1000_MDIC_INT_EN    0x20000000
1661 #define E1000_MDIC_ERROR     0x40000000
1662
1663 #define E1000_KUMCTRLSTA_MASK           0x0000FFFF
1664 #define E1000_KUMCTRLSTA_OFFSET         0x001F0000
1665 #define E1000_KUMCTRLSTA_OFFSET_SHIFT   16
1666 #define E1000_KUMCTRLSTA_REN            0x00200000
1667
1668 #define E1000_KUMCTRLSTA_OFFSET_FIFO_CTRL      0x00000000
1669 #define E1000_KUMCTRLSTA_OFFSET_CTRL           0x00000001
1670 #define E1000_KUMCTRLSTA_OFFSET_INB_CTRL       0x00000002
1671 #define E1000_KUMCTRLSTA_OFFSET_DIAG           0x00000003
1672 #define E1000_KUMCTRLSTA_OFFSET_TIMEOUTS       0x00000004
1673 #define E1000_KUMCTRLSTA_OFFSET_INB_PARAM      0x00000009
1674 #define E1000_KUMCTRLSTA_OFFSET_HD_CTRL        0x00000010
1675 #define E1000_KUMCTRLSTA_OFFSET_M2P_SERDES     0x0000001E
1676 #define E1000_KUMCTRLSTA_OFFSET_M2P_MODES      0x0000001F
1677
1678 /* FIFO Control */
1679 #define E1000_KUMCTRLSTA_FIFO_CTRL_RX_BYPASS   0x00000008
1680 #define E1000_KUMCTRLSTA_FIFO_CTRL_TX_BYPASS   0x00000800
1681
1682 /* In-Band Control */
1683 #define E1000_KUMCTRLSTA_INB_CTRL_LINK_STATUS_TX_TIMEOUT_DEFAULT    0x00000500
1684 #define E1000_KUMCTRLSTA_INB_CTRL_DIS_PADDING  0x00000010
1685
1686 /* Half-Duplex Control */
1687 #define E1000_KUMCTRLSTA_HD_CTRL_10_100_DEFAULT 0x00000004
1688 #define E1000_KUMCTRLSTA_HD_CTRL_1000_DEFAULT  0x00000000
1689
1690 #define E1000_KUMCTRLSTA_OFFSET_K0S_CTRL       0x0000001E
1691
1692 #define E1000_KUMCTRLSTA_DIAG_FELPBK           0x2000
1693 #define E1000_KUMCTRLSTA_DIAG_NELPBK           0x1000
1694
1695 #define E1000_KUMCTRLSTA_K0S_100_EN            0x2000
1696 #define E1000_KUMCTRLSTA_K0S_GBE_EN            0x1000
1697 #define E1000_KUMCTRLSTA_K0S_ENTRY_LATENCY_MASK   0x0003
1698
1699 #define E1000_KABGTXD_BGSQLBIAS                0x00050000
1700
1701 #define E1000_PHY_CTRL_SPD_EN                  0x00000001
1702 #define E1000_PHY_CTRL_D0A_LPLU                0x00000002
1703 #define E1000_PHY_CTRL_NOND0A_LPLU             0x00000004
1704 #define E1000_PHY_CTRL_NOND0A_GBE_DISABLE      0x00000008
1705 #define E1000_PHY_CTRL_GBE_DISABLE             0x00000040
1706 #define E1000_PHY_CTRL_B2B_EN                  0x00000080
1707
1708 /* LED Control */
1709 #define E1000_LEDCTL_LED0_MODE_MASK       0x0000000F
1710 #define E1000_LEDCTL_LED0_MODE_SHIFT      0
1711 #define E1000_LEDCTL_LED0_BLINK_RATE      0x0000020
1712 #define E1000_LEDCTL_LED0_IVRT            0x00000040
1713 #define E1000_LEDCTL_LED0_BLINK           0x00000080
1714 #define E1000_LEDCTL_LED1_MODE_MASK       0x00000F00
1715 #define E1000_LEDCTL_LED1_MODE_SHIFT      8
1716 #define E1000_LEDCTL_LED1_BLINK_RATE      0x0002000
1717 #define E1000_LEDCTL_LED1_IVRT            0x00004000
1718 #define E1000_LEDCTL_LED1_BLINK           0x00008000
1719 #define E1000_LEDCTL_LED2_MODE_MASK       0x000F0000
1720 #define E1000_LEDCTL_LED2_MODE_SHIFT      16
1721 #define E1000_LEDCTL_LED2_BLINK_RATE      0x00200000
1722 #define E1000_LEDCTL_LED2_IVRT            0x00400000
1723 #define E1000_LEDCTL_LED2_BLINK           0x00800000
1724 #define E1000_LEDCTL_LED3_MODE_MASK       0x0F000000
1725 #define E1000_LEDCTL_LED3_MODE_SHIFT      24
1726 #define E1000_LEDCTL_LED3_BLINK_RATE      0x20000000
1727 #define E1000_LEDCTL_LED3_IVRT            0x40000000
1728 #define E1000_LEDCTL_LED3_BLINK           0x80000000
1729
1730 #define E1000_LEDCTL_MODE_LINK_10_1000  0x0
1731 #define E1000_LEDCTL_MODE_LINK_100_1000 0x1
1732 #define E1000_LEDCTL_MODE_LINK_UP       0x2
1733 #define E1000_LEDCTL_MODE_ACTIVITY      0x3
1734 #define E1000_LEDCTL_MODE_LINK_ACTIVITY 0x4
1735 #define E1000_LEDCTL_MODE_LINK_10       0x5
1736 #define E1000_LEDCTL_MODE_LINK_100      0x6
1737 #define E1000_LEDCTL_MODE_LINK_1000     0x7
1738 #define E1000_LEDCTL_MODE_PCIX_MODE     0x8
1739 #define E1000_LEDCTL_MODE_FULL_DUPLEX   0x9
1740 #define E1000_LEDCTL_MODE_COLLISION     0xA
1741 #define E1000_LEDCTL_MODE_BUS_SPEED     0xB
1742 #define E1000_LEDCTL_MODE_BUS_SIZE      0xC
1743 #define E1000_LEDCTL_MODE_PAUSED        0xD
1744 #define E1000_LEDCTL_MODE_LED_ON        0xE
1745 #define E1000_LEDCTL_MODE_LED_OFF       0xF
1746
1747 /* Receive Address */
1748 #define E1000_RAH_AV  0x80000000        /* Receive descriptor valid */
1749
1750 /* Interrupt Cause Read */
1751 #define E1000_ICR_TXDW          0x00000001 /* Transmit desc written back */
1752 #define E1000_ICR_TXQE          0x00000002 /* Transmit Queue empty */
1753 #define E1000_ICR_LSC           0x00000004 /* Link Status Change */
1754 #define E1000_ICR_RXSEQ         0x00000008 /* rx sequence error */
1755 #define E1000_ICR_RXDMT0        0x00000010 /* rx desc min. threshold (0) */
1756 #define E1000_ICR_RXO           0x00000040 /* rx overrun */
1757 #define E1000_ICR_RXT0          0x00000080 /* rx timer intr (ring 0) */
1758 #define E1000_ICR_MDAC          0x00000200 /* MDIO access complete */
1759 #define E1000_ICR_RXCFG         0x00000400 /* RX /c/ ordered set */
1760 #define E1000_ICR_GPI_EN0       0x00000800 /* GP Int 0 */
1761 #define E1000_ICR_GPI_EN1       0x00001000 /* GP Int 1 */
1762 #define E1000_ICR_GPI_EN2       0x00002000 /* GP Int 2 */
1763 #define E1000_ICR_GPI_EN3       0x00004000 /* GP Int 3 */
1764 #define E1000_ICR_TXD_LOW       0x00008000
1765 #define E1000_ICR_SRPD          0x00010000
1766 #define E1000_ICR_ACK           0x00020000 /* Receive Ack frame */
1767 #define E1000_ICR_MNG           0x00040000 /* Manageability event */
1768 #define E1000_ICR_DOCK          0x00080000 /* Dock/Undock */
1769 #define E1000_ICR_INT_ASSERTED  0x80000000 /* If this bit asserted, the driver should claim the interrupt */
1770 #define E1000_ICR_RXD_FIFO_PAR0 0x00100000 /* queue 0 Rx descriptor FIFO parity error */
1771 #define E1000_ICR_TXD_FIFO_PAR0 0x00200000 /* queue 0 Tx descriptor FIFO parity error */
1772 #define E1000_ICR_HOST_ARB_PAR  0x00400000 /* host arb read buffer parity error */
1773 #define E1000_ICR_PB_PAR        0x00800000 /* packet buffer parity error */
1774 #define E1000_ICR_RXD_FIFO_PAR1 0x01000000 /* queue 1 Rx descriptor FIFO parity error */
1775 #define E1000_ICR_TXD_FIFO_PAR1 0x02000000 /* queue 1 Tx descriptor FIFO parity error */
1776 #define E1000_ICR_ALL_PARITY    0x03F00000 /* all parity error bits */
1777 #define E1000_ICR_DSW           0x00000020 /* FW changed the status of DISSW bit in the FWSM */
1778 #define E1000_ICR_PHYINT        0x00001000 /* LAN connected device generates an interrupt */
1779 #define E1000_ICR_EPRST         0x00100000 /* ME handware reset occurs */
1780
1781
1782 /* Interrupt Cause Set */
1783 #define E1000_ICS_TXDW      E1000_ICR_TXDW      /* Transmit desc written back */
1784 #define E1000_ICS_TXQE      E1000_ICR_TXQE      /* Transmit Queue empty */
1785 #define E1000_ICS_LSC       E1000_ICR_LSC       /* Link Status Change */
1786 #define E1000_ICS_RXSEQ     E1000_ICR_RXSEQ     /* rx sequence error */
1787 #define E1000_ICS_RXDMT0    E1000_ICR_RXDMT0    /* rx desc min. threshold */
1788 #define E1000_ICS_RXO       E1000_ICR_RXO       /* rx overrun */
1789 #define E1000_ICS_RXT0      E1000_ICR_RXT0      /* rx timer intr */
1790 #define E1000_ICS_MDAC      E1000_ICR_MDAC      /* MDIO access complete */
1791 #define E1000_ICS_RXCFG     E1000_ICR_RXCFG     /* RX /c/ ordered set */
1792 #define E1000_ICS_GPI_EN0   E1000_ICR_GPI_EN0   /* GP Int 0 */
1793 #define E1000_ICS_GPI_EN1   E1000_ICR_GPI_EN1   /* GP Int 1 */
1794 #define E1000_ICS_GPI_EN2   E1000_ICR_GPI_EN2   /* GP Int 2 */
1795 #define E1000_ICS_GPI_EN3   E1000_ICR_GPI_EN3   /* GP Int 3 */
1796 #define E1000_ICS_TXD_LOW   E1000_ICR_TXD_LOW
1797 #define E1000_ICS_SRPD      E1000_ICR_SRPD
1798 #define E1000_ICS_ACK       E1000_ICR_ACK       /* Receive Ack frame */
1799 #define E1000_ICS_MNG       E1000_ICR_MNG       /* Manageability event */
1800 #define E1000_ICS_DOCK      E1000_ICR_DOCK      /* Dock/Undock */
1801 #define E1000_ICS_RXD_FIFO_PAR0 E1000_ICR_RXD_FIFO_PAR0 /* queue 0 Rx descriptor FIFO parity error */
1802 #define E1000_ICS_TXD_FIFO_PAR0 E1000_ICR_TXD_FIFO_PAR0 /* queue 0 Tx descriptor FIFO parity error */
1803 #define E1000_ICS_HOST_ARB_PAR  E1000_ICR_HOST_ARB_PAR  /* host arb read buffer parity error */
1804 #define E1000_ICS_PB_PAR        E1000_ICR_PB_PAR        /* packet buffer parity error */
1805 #define E1000_ICS_RXD_FIFO_PAR1 E1000_ICR_RXD_FIFO_PAR1 /* queue 1 Rx descriptor FIFO parity error */
1806 #define E1000_ICS_TXD_FIFO_PAR1 E1000_ICR_TXD_FIFO_PAR1 /* queue 1 Tx descriptor FIFO parity error */
1807 #define E1000_ICS_DSW       E1000_ICR_DSW
1808 #define E1000_ICS_PHYINT    E1000_ICR_PHYINT
1809 #define E1000_ICS_EPRST     E1000_ICR_EPRST
1810
1811
1812 /* Interrupt Mask Set */
1813 #define E1000_IMS_TXDW      E1000_ICR_TXDW      /* Transmit desc written back */
1814 #define E1000_IMS_TXQE      E1000_ICR_TXQE      /* Transmit Queue empty */
1815 #define E1000_IMS_LSC       E1000_ICR_LSC       /* Link Status Change */
1816 #define E1000_IMS_RXSEQ     E1000_ICR_RXSEQ     /* rx sequence error */
1817 #define E1000_IMS_RXDMT0    E1000_ICR_RXDMT0    /* rx desc min. threshold */
1818 #define E1000_IMS_RXO       E1000_ICR_RXO       /* rx overrun */
1819 #define E1000_IMS_RXT0      E1000_ICR_RXT0      /* rx timer intr */
1820 #define E1000_IMS_MDAC      E1000_ICR_MDAC      /* MDIO access complete */
1821 #define E1000_IMS_RXCFG     E1000_ICR_RXCFG     /* RX /c/ ordered set */
1822 #define E1000_IMS_GPI_EN0   E1000_ICR_GPI_EN0   /* GP Int 0 */
1823 #define E1000_IMS_GPI_EN1   E1000_ICR_GPI_EN1   /* GP Int 1 */
1824 #define E1000_IMS_GPI_EN2   E1000_ICR_GPI_EN2   /* GP Int 2 */
1825 #define E1000_IMS_GPI_EN3   E1000_ICR_GPI_EN3   /* GP Int 3 */
1826 #define E1000_IMS_TXD_LOW   E1000_ICR_TXD_LOW
1827 #define E1000_IMS_SRPD      E1000_ICR_SRPD
1828 #define E1000_IMS_ACK       E1000_ICR_ACK       /* Receive Ack frame */
1829 #define E1000_IMS_MNG       E1000_ICR_MNG       /* Manageability event */
1830 #define E1000_IMS_DOCK      E1000_ICR_DOCK      /* Dock/Undock */
1831 #define E1000_IMS_RXD_FIFO_PAR0 E1000_ICR_RXD_FIFO_PAR0 /* queue 0 Rx descriptor FIFO parity error */
1832 #define E1000_IMS_TXD_FIFO_PAR0 E1000_ICR_TXD_FIFO_PAR0 /* queue 0 Tx descriptor FIFO parity error */
1833 #define E1000_IMS_HOST_ARB_PAR  E1000_ICR_HOST_ARB_PAR  /* host arb read buffer parity error */
1834 #define E1000_IMS_PB_PAR        E1000_ICR_PB_PAR        /* packet buffer parity error */
1835 #define E1000_IMS_RXD_FIFO_PAR1 E1000_ICR_RXD_FIFO_PAR1 /* queue 1 Rx descriptor FIFO parity error */
1836 #define E1000_IMS_TXD_FIFO_PAR1 E1000_ICR_TXD_FIFO_PAR1 /* queue 1 Tx descriptor FIFO parity error */
1837 #define E1000_IMS_DSW       E1000_ICR_DSW
1838 #define E1000_IMS_PHYINT    E1000_ICR_PHYINT
1839 #define E1000_IMS_EPRST     E1000_ICR_EPRST
1840
1841
1842 /* Interrupt Mask Clear */
1843 #define E1000_IMC_TXDW      E1000_ICR_TXDW      /* Transmit desc written back */
1844 #define E1000_IMC_TXQE      E1000_ICR_TXQE      /* Transmit Queue empty */
1845 #define E1000_IMC_LSC       E1000_ICR_LSC       /* Link Status Change */
1846 #define E1000_IMC_RXSEQ     E1000_ICR_RXSEQ     /* rx sequence error */
1847 #define E1000_IMC_RXDMT0    E1000_ICR_RXDMT0    /* rx desc min. threshold */
1848 #define E1000_IMC_RXO       E1000_ICR_RXO       /* rx overrun */
1849 #define E1000_IMC_RXT0      E1000_ICR_RXT0      /* rx timer intr */
1850 #define E1000_IMC_MDAC      E1000_ICR_MDAC      /* MDIO access complete */
1851 #define E1000_IMC_RXCFG     E1000_ICR_RXCFG     /* RX /c/ ordered set */
1852 #define E1000_IMC_GPI_EN0   E1000_ICR_GPI_EN0   /* GP Int 0 */
1853 #define E1000_IMC_GPI_EN1   E1000_ICR_GPI_EN1   /* GP Int 1 */
1854 #define E1000_IMC_GPI_EN2   E1000_ICR_GPI_EN2   /* GP Int 2 */
1855 #define E1000_IMC_GPI_EN3   E1000_ICR_GPI_EN3   /* GP Int 3 */
1856 #define E1000_IMC_TXD_LOW   E1000_ICR_TXD_LOW
1857 #define E1000_IMC_SRPD      E1000_ICR_SRPD
1858 #define E1000_IMC_ACK       E1000_ICR_ACK       /* Receive Ack frame */
1859 #define E1000_IMC_MNG       E1000_ICR_MNG       /* Manageability event */
1860 #define E1000_IMC_DOCK      E1000_ICR_DOCK      /* Dock/Undock */
1861 #define E1000_IMC_RXD_FIFO_PAR0 E1000_ICR_RXD_FIFO_PAR0 /* queue 0 Rx descriptor FIFO parity error */
1862 #define E1000_IMC_TXD_FIFO_PAR0 E1000_ICR_TXD_FIFO_PAR0 /* queue 0 Tx descriptor FIFO parity error */
1863 #define E1000_IMC_HOST_ARB_PAR  E1000_ICR_HOST_ARB_PAR  /* host arb read buffer parity error */
1864 #define E1000_IMC_PB_PAR        E1000_ICR_PB_PAR        /* packet buffer parity error */
1865 #define E1000_IMC_RXD_FIFO_PAR1 E1000_ICR_RXD_FIFO_PAR1 /* queue 1 Rx descriptor FIFO parity error */
1866 #define E1000_IMC_TXD_FIFO_PAR1 E1000_ICR_TXD_FIFO_PAR1 /* queue 1 Tx descriptor FIFO parity error */
1867 #define E1000_IMC_DSW       E1000_ICR_DSW
1868 #define E1000_IMC_PHYINT    E1000_ICR_PHYINT
1869 #define E1000_IMC_EPRST     E1000_ICR_EPRST
1870
1871
1872 /* Receive Control */
1873 #define E1000_RCTL_RST            0x00000001    /* Software reset */
1874 #define E1000_RCTL_EN             0x00000002    /* enable */
1875 #define E1000_RCTL_SBP            0x00000004    /* store bad packet */
1876 #define E1000_RCTL_UPE            0x00000008    /* unicast promiscuous enable */
1877 #define E1000_RCTL_MPE            0x00000010    /* multicast promiscuous enab */
1878 #define E1000_RCTL_LPE            0x00000020    /* long packet enable */
1879 #define E1000_RCTL_LBM_NO         0x00000000    /* no loopback mode */
1880 #define E1000_RCTL_LBM_MAC        0x00000040    /* MAC loopback mode */
1881 #define E1000_RCTL_LBM_SLP        0x00000080    /* serial link loopback mode */
1882 #define E1000_RCTL_LBM_TCVR       0x000000C0    /* tcvr loopback mode */
1883 #define E1000_RCTL_DTYP_MASK      0x00000C00    /* Descriptor type mask */
1884 #define E1000_RCTL_DTYP_PS        0x00000400    /* Packet Split descriptor */
1885 #define E1000_RCTL_RDMTS_HALF     0x00000000    /* rx desc min threshold size */
1886 #define E1000_RCTL_RDMTS_QUAT     0x00000100    /* rx desc min threshold size */
1887 #define E1000_RCTL_RDMTS_EIGTH    0x00000200    /* rx desc min threshold size */
1888 #define E1000_RCTL_MO_SHIFT       12            /* multicast offset shift */
1889 #define E1000_RCTL_MO_0           0x00000000    /* multicast offset 11:0 */
1890 #define E1000_RCTL_MO_1           0x00001000    /* multicast offset 12:1 */
1891 #define E1000_RCTL_MO_2           0x00002000    /* multicast offset 13:2 */
1892 #define E1000_RCTL_MO_3           0x00003000    /* multicast offset 15:4 */
1893 #define E1000_RCTL_MDR            0x00004000    /* multicast desc ring 0 */
1894 #define E1000_RCTL_BAM            0x00008000    /* broadcast enable */
1895 /* these buffer sizes are valid if E1000_RCTL_BSEX is 0 */
1896 #define E1000_RCTL_SZ_2048        0x00000000    /* rx buffer size 2048 */
1897 #define E1000_RCTL_SZ_1024        0x00010000    /* rx buffer size 1024 */
1898 #define E1000_RCTL_SZ_512         0x00020000    /* rx buffer size 512 */
1899 #define E1000_RCTL_SZ_256         0x00030000    /* rx buffer size 256 */
1900 /* these buffer sizes are valid if E1000_RCTL_BSEX is 1 */
1901 #define E1000_RCTL_SZ_16384       0x00010000    /* rx buffer size 16384 */
1902 #define E1000_RCTL_SZ_8192        0x00020000    /* rx buffer size 8192 */
1903 #define E1000_RCTL_SZ_4096        0x00030000    /* rx buffer size 4096 */
1904 #define E1000_RCTL_VFE            0x00040000    /* vlan filter enable */
1905 #define E1000_RCTL_CFIEN          0x00080000    /* canonical form enable */
1906 #define E1000_RCTL_CFI            0x00100000    /* canonical form indicator */
1907 #define E1000_RCTL_DPF            0x00400000    /* discard pause frames */
1908 #define E1000_RCTL_PMCF           0x00800000    /* pass MAC control frames */
1909 #define E1000_RCTL_BSEX           0x02000000    /* Buffer size extension */
1910 #define E1000_RCTL_SECRC          0x04000000    /* Strip Ethernet CRC */
1911 #define E1000_RCTL_FLXBUF_MASK    0x78000000    /* Flexible buffer size */
1912 #define E1000_RCTL_FLXBUF_SHIFT   27            /* Flexible buffer shift */
1913
1914 /* Use byte values for the following shift parameters
1915  * Usage:
1916  *     psrctl |= (((ROUNDUP(value0, 128) >> E1000_PSRCTL_BSIZE0_SHIFT) &
1917  *                  E1000_PSRCTL_BSIZE0_MASK) |
1918  *                ((ROUNDUP(value1, 1024) >> E1000_PSRCTL_BSIZE1_SHIFT) &
1919  *                  E1000_PSRCTL_BSIZE1_MASK) |
1920  *                ((ROUNDUP(value2, 1024) << E1000_PSRCTL_BSIZE2_SHIFT) &
1921  *                  E1000_PSRCTL_BSIZE2_MASK) |
1922  *                ((ROUNDUP(value3, 1024) << E1000_PSRCTL_BSIZE3_SHIFT) |;
1923  *                  E1000_PSRCTL_BSIZE3_MASK))
1924  * where value0 = [128..16256],  default=256
1925  *       value1 = [1024..64512], default=4096
1926  *       value2 = [0..64512],    default=4096
1927  *       value3 = [0..64512],    default=0
1928  */
1929
1930 #define E1000_PSRCTL_BSIZE0_MASK   0x0000007F
1931 #define E1000_PSRCTL_BSIZE1_MASK   0x00003F00
1932 #define E1000_PSRCTL_BSIZE2_MASK   0x003F0000
1933 #define E1000_PSRCTL_BSIZE3_MASK   0x3F000000
1934
1935 #define E1000_PSRCTL_BSIZE0_SHIFT  7            /* Shift _right_ 7 */
1936 #define E1000_PSRCTL_BSIZE1_SHIFT  2            /* Shift _right_ 2 */
1937 #define E1000_PSRCTL_BSIZE2_SHIFT  6            /* Shift _left_ 6 */
1938 #define E1000_PSRCTL_BSIZE3_SHIFT 14            /* Shift _left_ 14 */
1939
1940 /* SW_W_SYNC definitions */
1941 #define E1000_SWFW_EEP_SM     0x0001
1942 #define E1000_SWFW_PHY0_SM    0x0002
1943 #define E1000_SWFW_PHY1_SM    0x0004
1944 #define E1000_SWFW_MAC_CSR_SM 0x0008
1945
1946 /* Receive Descriptor */
1947 #define E1000_RDT_DELAY 0x0000ffff      /* Delay timer (1=1024us) */
1948 #define E1000_RDT_FPDB  0x80000000      /* Flush descriptor block */
1949 #define E1000_RDLEN_LEN 0x0007ff80      /* descriptor length */
1950 #define E1000_RDH_RDH   0x0000ffff      /* receive descriptor head */
1951 #define E1000_RDT_RDT   0x0000ffff      /* receive descriptor tail */
1952
1953 /* Flow Control */
1954 #define E1000_FCRTH_RTH  0x0000FFF8     /* Mask Bits[15:3] for RTH */
1955 #define E1000_FCRTH_XFCE 0x80000000     /* External Flow Control Enable */
1956 #define E1000_FCRTL_RTL  0x0000FFF8     /* Mask Bits[15:3] for RTL */
1957 #define E1000_FCRTL_XONE 0x80000000     /* Enable XON frame transmission */
1958
1959 /* Flow Control Settings */
1960 #define E1000_FC_NONE     0
1961 #define E1000_FC_RX_PAUSE 1
1962 #define E1000_FC_TX_PAUSE 2
1963 #define E1000_FC_FULL     3
1964 #define E1000_FC_DEFAULT  0xFF
1965
1966 /* Header split receive */
1967 #define E1000_RFCTL_ISCSI_DIS           0x00000001
1968 #define E1000_RFCTL_ISCSI_DWC_MASK      0x0000003E
1969 #define E1000_RFCTL_ISCSI_DWC_SHIFT     1
1970 #define E1000_RFCTL_NFSW_DIS            0x00000040
1971 #define E1000_RFCTL_NFSR_DIS            0x00000080
1972 #define E1000_RFCTL_NFS_VER_MASK        0x00000300
1973 #define E1000_RFCTL_NFS_VER_SHIFT       8
1974 #define E1000_RFCTL_IPV6_DIS            0x00000400
1975 #define E1000_RFCTL_IPV6_XSUM_DIS       0x00000800
1976 #define E1000_RFCTL_ACK_DIS             0x00001000
1977 #define E1000_RFCTL_ACKD_DIS            0x00002000
1978 #define E1000_RFCTL_IPFRSP_DIS          0x00004000
1979 #define E1000_RFCTL_EXTEN               0x00008000
1980 #define E1000_RFCTL_IPV6_EX_DIS         0x00010000
1981 #define E1000_RFCTL_NEW_IPV6_EXT_DIS    0x00020000
1982
1983 /* Receive Descriptor Control */
1984 #define E1000_RXDCTL_PTHRESH 0x0000003F /* RXDCTL Prefetch Threshold */
1985 #define E1000_RXDCTL_HTHRESH 0x00003F00 /* RXDCTL Host Threshold */
1986 #define E1000_RXDCTL_WTHRESH 0x003F0000 /* RXDCTL Writeback Threshold */
1987 #define E1000_RXDCTL_GRAN    0x01000000 /* RXDCTL Granularity */
1988
1989 /* Transmit Descriptor Control */
1990 #define E1000_TXDCTL_PTHRESH 0x0000003F /* TXDCTL Prefetch Threshold */
1991 #define E1000_TXDCTL_HTHRESH 0x00003F00 /* TXDCTL Host Threshold */
1992 #define E1000_TXDCTL_WTHRESH 0x003F0000 /* TXDCTL Writeback Threshold */
1993 #define E1000_TXDCTL_GRAN    0x01000000 /* TXDCTL Granularity */
1994 #define E1000_TXDCTL_LWTHRESH 0xFE000000 /* TXDCTL Low Threshold */
1995 #define E1000_TXDCTL_FULL_TX_DESC_WB 0x01010000 /* GRAN=1, WTHRESH=1 */
1996 #define E1000_TXDCTL_COUNT_DESC 0x00400000 /* Enable the counting of desc.
1997                                               still to be processed. */
1998 /* Transmit Configuration Word */
1999 #define E1000_TXCW_FD         0x00000020        /* TXCW full duplex */
2000 #define E1000_TXCW_HD         0x00000040        /* TXCW half duplex */
2001 #define E1000_TXCW_PAUSE      0x00000080        /* TXCW sym pause request */
2002 #define E1000_TXCW_ASM_DIR    0x00000100        /* TXCW astm pause direction */
2003 #define E1000_TXCW_PAUSE_MASK 0x00000180        /* TXCW pause request mask */
2004 #define E1000_TXCW_RF         0x00003000        /* TXCW remote fault */
2005 #define E1000_TXCW_NP         0x00008000        /* TXCW next page */
2006 #define E1000_TXCW_CW         0x0000ffff        /* TxConfigWord mask */
2007 #define E1000_TXCW_TXC        0x40000000        /* Transmit Config control */
2008 #define E1000_TXCW_ANE        0x80000000        /* Auto-neg enable */
2009
2010 /* Receive Configuration Word */
2011 #define E1000_RXCW_CW    0x0000ffff     /* RxConfigWord mask */
2012 #define E1000_RXCW_NC    0x04000000     /* Receive config no carrier */
2013 #define E1000_RXCW_IV    0x08000000     /* Receive config invalid */
2014 #define E1000_RXCW_CC    0x10000000     /* Receive config change */
2015 #define E1000_RXCW_C     0x20000000     /* Receive config */
2016 #define E1000_RXCW_SYNCH 0x40000000     /* Receive config synch */
2017 #define E1000_RXCW_ANC   0x80000000     /* Auto-neg complete */
2018
2019 /* Transmit Control */
2020 #define E1000_TCTL_RST    0x00000001    /* software reset */
2021 #define E1000_TCTL_EN     0x00000002    /* enable tx */
2022 #define E1000_TCTL_BCE    0x00000004    /* busy check enable */
2023 #define E1000_TCTL_PSP    0x00000008    /* pad short packets */
2024 #define E1000_TCTL_CT     0x00000ff0    /* collision threshold */
2025 #define E1000_TCTL_COLD   0x003ff000    /* collision distance */
2026 #define E1000_TCTL_SWXOFF 0x00400000    /* SW Xoff transmission */
2027 #define E1000_TCTL_PBE    0x00800000    /* Packet Burst Enable */
2028 #define E1000_TCTL_RTLC   0x01000000    /* Re-transmit on late collision */
2029 #define E1000_TCTL_NRTU   0x02000000    /* No Re-transmit on underrun */
2030 #define E1000_TCTL_MULR   0x10000000    /* Multiple request support */
2031 /* Extended Transmit Control */
2032 #define E1000_TCTL_EXT_BST_MASK  0x000003FF /* Backoff Slot Time */
2033 #define E1000_TCTL_EXT_GCEX_MASK 0x000FFC00 /* Gigabit Carry Extend Padding */
2034
2035 #define DEFAULT_80003ES2LAN_TCTL_EXT_GCEX   0x00010000
2036
2037 /* Receive Checksum Control */
2038 #define E1000_RXCSUM_PCSS_MASK 0x000000FF   /* Packet Checksum Start */
2039 #define E1000_RXCSUM_IPOFL     0x00000100   /* IPv4 checksum offload */
2040 #define E1000_RXCSUM_TUOFL     0x00000200   /* TCP / UDP checksum offload */
2041 #define E1000_RXCSUM_IPV6OFL   0x00000400   /* IPv6 checksum offload */
2042 #define E1000_RXCSUM_IPPCSE    0x00001000   /* IP payload checksum enable */
2043 #define E1000_RXCSUM_PCSD      0x00002000   /* packet checksum disabled */
2044
2045 /* Multiple Receive Queue Control */
2046 #define E1000_MRQC_ENABLE_MASK              0x00000003
2047 #define E1000_MRQC_ENABLE_RSS_2Q            0x00000001
2048 #define E1000_MRQC_ENABLE_RSS_INT           0x00000004
2049 #define E1000_MRQC_RSS_FIELD_MASK           0xFFFF0000
2050 #define E1000_MRQC_RSS_FIELD_IPV4_TCP       0x00010000
2051 #define E1000_MRQC_RSS_FIELD_IPV4           0x00020000
2052 #define E1000_MRQC_RSS_FIELD_IPV6_TCP_EX    0x00040000
2053 #define E1000_MRQC_RSS_FIELD_IPV6_EX        0x00080000
2054 #define E1000_MRQC_RSS_FIELD_IPV6           0x00100000
2055 #define E1000_MRQC_RSS_FIELD_IPV6_TCP       0x00200000
2056
2057 /* Definitions for power management and wakeup registers */
2058 /* Wake Up Control */
2059 #define E1000_WUC_APME       0x00000001 /* APM Enable */
2060 #define E1000_WUC_PME_EN     0x00000002 /* PME Enable */
2061 #define E1000_WUC_PME_STATUS 0x00000004 /* PME Status */
2062 #define E1000_WUC_APMPME     0x00000008 /* Assert PME on APM Wakeup */
2063 #define E1000_WUC_SPM        0x80000000 /* Enable SPM */
2064
2065 /* Wake Up Filter Control */
2066 #define E1000_WUFC_LNKC 0x00000001 /* Link Status Change Wakeup Enable */
2067 #define E1000_WUFC_MAG  0x00000002 /* Magic Packet Wakeup Enable */
2068 #define E1000_WUFC_EX   0x00000004 /* Directed Exact Wakeup Enable */
2069 #define E1000_WUFC_MC   0x00000008 /* Directed Multicast Wakeup Enable */
2070 #define E1000_WUFC_BC   0x00000010 /* Broadcast Wakeup Enable */
2071 #define E1000_WUFC_ARP  0x00000020 /* ARP Request Packet Wakeup Enable */
2072 #define E1000_WUFC_IPV4 0x00000040 /* Directed IPv4 Packet Wakeup Enable */
2073 #define E1000_WUFC_IPV6 0x00000080 /* Directed IPv6 Packet Wakeup Enable */
2074 #define E1000_WUFC_IGNORE_TCO      0x00008000 /* Ignore WakeOn TCO packets */
2075 #define E1000_WUFC_FLX0 0x00010000 /* Flexible Filter 0 Enable */
2076 #define E1000_WUFC_FLX1 0x00020000 /* Flexible Filter 1 Enable */
2077 #define E1000_WUFC_FLX2 0x00040000 /* Flexible Filter 2 Enable */
2078 #define E1000_WUFC_FLX3 0x00080000 /* Flexible Filter 3 Enable */
2079 #define E1000_WUFC_ALL_FILTERS 0x000F00FF /* Mask for all wakeup filters */
2080 #define E1000_WUFC_FLX_OFFSET 16       /* Offset to the Flexible Filters bits */
2081 #define E1000_WUFC_FLX_FILTERS 0x000F0000 /* Mask for the 4 flexible filters */
2082
2083 /* Wake Up Status */
2084 #define E1000_WUS_LNKC 0x00000001 /* Link Status Changed */
2085 #define E1000_WUS_MAG  0x00000002 /* Magic Packet Received */
2086 #define E1000_WUS_EX   0x00000004 /* Directed Exact Received */
2087 #define E1000_WUS_MC   0x00000008 /* Directed Multicast Received */
2088 #define E1000_WUS_BC   0x00000010 /* Broadcast Received */
2089 #define E1000_WUS_ARP  0x00000020 /* ARP Request Packet Received */
2090 #define E1000_WUS_IPV4 0x00000040 /* Directed IPv4 Packet Wakeup Received */
2091 #define E1000_WUS_IPV6 0x00000080 /* Directed IPv6 Packet Wakeup Received */
2092 #define E1000_WUS_FLX0 0x00010000 /* Flexible Filter 0 Match */
2093 #define E1000_WUS_FLX1 0x00020000 /* Flexible Filter 1 Match */
2094 #define E1000_WUS_FLX2 0x00040000 /* Flexible Filter 2 Match */
2095 #define E1000_WUS_FLX3 0x00080000 /* Flexible Filter 3 Match */
2096 #define E1000_WUS_FLX_FILTERS 0x000F0000 /* Mask for the 4 flexible filters */
2097
2098 /* Management Control */
2099 #define E1000_MANC_SMBUS_EN      0x00000001 /* SMBus Enabled - RO */
2100 #define E1000_MANC_ASF_EN        0x00000002 /* ASF Enabled - RO */
2101 #define E1000_MANC_R_ON_FORCE    0x00000004 /* Reset on Force TCO - RO */
2102 #define E1000_MANC_RMCP_EN       0x00000100 /* Enable RCMP 026Fh Filtering */
2103 #define E1000_MANC_0298_EN       0x00000200 /* Enable RCMP 0298h Filtering */
2104 #define E1000_MANC_IPV4_EN       0x00000400 /* Enable IPv4 */
2105 #define E1000_MANC_IPV6_EN       0x00000800 /* Enable IPv6 */
2106 #define E1000_MANC_SNAP_EN       0x00001000 /* Accept LLC/SNAP */
2107 #define E1000_MANC_ARP_EN        0x00002000 /* Enable ARP Request Filtering */
2108 #define E1000_MANC_NEIGHBOR_EN   0x00004000 /* Enable Neighbor Discovery
2109                                              * Filtering */
2110 #define E1000_MANC_ARP_RES_EN    0x00008000 /* Enable ARP response Filtering */
2111 #define E1000_MANC_TCO_RESET     0x00010000 /* TCO Reset Occurred */
2112 #define E1000_MANC_RCV_TCO_EN    0x00020000 /* Receive TCO Packets Enabled */
2113 #define E1000_MANC_REPORT_STATUS 0x00040000 /* Status Reporting Enabled */
2114 #define E1000_MANC_RCV_ALL       0x00080000 /* Receive All Enabled */
2115 #define E1000_MANC_BLK_PHY_RST_ON_IDE   0x00040000 /* Block phy resets */
2116 #define E1000_MANC_EN_MAC_ADDR_FILTER   0x00100000 /* Enable MAC address
2117                                                     * filtering */
2118 #define E1000_MANC_EN_MNG2HOST   0x00200000 /* Enable MNG packets to host
2119                                              * memory */
2120 #define E1000_MANC_EN_IP_ADDR_FILTER    0x00400000 /* Enable IP address
2121                                                     * filtering */
2122 #define E1000_MANC_EN_XSUM_FILTER   0x00800000 /* Enable checksum filtering */
2123 #define E1000_MANC_BR_EN         0x01000000 /* Enable broadcast filtering */
2124 #define E1000_MANC_SMB_REQ       0x01000000 /* SMBus Request */
2125 #define E1000_MANC_SMB_GNT       0x02000000 /* SMBus Grant */
2126 #define E1000_MANC_SMB_CLK_IN    0x04000000 /* SMBus Clock In */
2127 #define E1000_MANC_SMB_DATA_IN   0x08000000 /* SMBus Data In */
2128 #define E1000_MANC_SMB_DATA_OUT  0x10000000 /* SMBus Data Out */
2129 #define E1000_MANC_SMB_CLK_OUT   0x20000000 /* SMBus Clock Out */
2130
2131 #define E1000_MANC_SMB_DATA_OUT_SHIFT  28 /* SMBus Data Out Shift */
2132 #define E1000_MANC_SMB_CLK_OUT_SHIFT   29 /* SMBus Clock Out Shift */
2133
2134 /* SW Semaphore Register */
2135 #define E1000_SWSM_SMBI         0x00000001 /* Driver Semaphore bit */
2136 #define E1000_SWSM_SWESMBI      0x00000002 /* FW Semaphore bit */
2137 #define E1000_SWSM_WMNG         0x00000004 /* Wake MNG Clock */
2138 #define E1000_SWSM_DRV_LOAD     0x00000008 /* Driver Loaded Bit */
2139
2140 /* FW Semaphore Register */
2141 #define E1000_FWSM_MODE_MASK    0x0000000E /* FW mode */
2142 #define E1000_FWSM_MODE_SHIFT            1
2143 #define E1000_FWSM_FW_VALID     0x00008000 /* FW established a valid mode */
2144
2145 #define E1000_FWSM_RSPCIPHY        0x00000040 /* Reset PHY on PCI reset */
2146 #define E1000_FWSM_DISSW           0x10000000 /* FW disable SW Write Access */
2147 #define E1000_FWSM_SKUSEL_MASK     0x60000000 /* LAN SKU select */
2148 #define E1000_FWSM_SKUEL_SHIFT     29
2149 #define E1000_FWSM_SKUSEL_EMB      0x0 /* Embedded SKU */
2150 #define E1000_FWSM_SKUSEL_CONS     0x1 /* Consumer SKU */
2151 #define E1000_FWSM_SKUSEL_PERF_100 0x2 /* Perf & Corp 10/100 SKU */
2152 #define E1000_FWSM_SKUSEL_PERF_GBE 0x3 /* Perf & Copr GbE SKU */
2153
2154 /* FFLT Debug Register */
2155 #define E1000_FFLT_DBG_INVC     0x00100000 /* Invalid /C/ code handling */
2156
2157 typedef enum {
2158     em_mng_mode_none     = 0,
2159     em_mng_mode_asf,
2160     em_mng_mode_pt,
2161     em_mng_mode_ipmi,
2162     em_mng_mode_host_interface_only
2163 } em_mng_mode;
2164
2165 /* Host Inteface Control Register */
2166 #define E1000_HICR_EN           0x00000001  /* Enable Bit - RO */
2167 #define E1000_HICR_C            0x00000002  /* Driver sets this bit when done
2168                                              * to put command in RAM */
2169 #define E1000_HICR_SV           0x00000004  /* Status Validity */
2170 #define E1000_HICR_FWR          0x00000080  /* FW reset. Set by the Host */
2171
2172 /* Host Interface Command Interface - Address range 0x8800-0x8EFF */
2173 #define E1000_HI_MAX_DATA_LENGTH         252 /* Host Interface data length */
2174 #define E1000_HI_MAX_BLOCK_BYTE_LENGTH  1792 /* Number of bytes in range */
2175 #define E1000_HI_MAX_BLOCK_DWORD_LENGTH  448 /* Number of dwords in range */
2176 #define E1000_HI_COMMAND_TIMEOUT         500 /* Time in ms to process HI command */
2177
2178 struct em_host_command_header {
2179     uint8_t command_id;
2180     uint8_t command_length;
2181     uint8_t command_options;   /* I/F bits for command, status for return */
2182     uint8_t checksum;
2183 };
2184 struct em_host_command_info {
2185     struct em_host_command_header command_header;  /* Command Head/Command Result Head has 4 bytes */
2186     uint8_t command_data[E1000_HI_MAX_DATA_LENGTH];   /* Command data can length 0..252 */
2187 };
2188
2189 /* Host SMB register #0 */
2190 #define E1000_HSMC0R_CLKIN      0x00000001  /* SMB Clock in */
2191 #define E1000_HSMC0R_DATAIN     0x00000002  /* SMB Data in */
2192 #define E1000_HSMC0R_DATAOUT    0x00000004  /* SMB Data out */
2193 #define E1000_HSMC0R_CLKOUT     0x00000008  /* SMB Clock out */
2194
2195 /* Host SMB register #1 */
2196 #define E1000_HSMC1R_CLKIN      E1000_HSMC0R_CLKIN
2197 #define E1000_HSMC1R_DATAIN     E1000_HSMC0R_DATAIN
2198 #define E1000_HSMC1R_DATAOUT    E1000_HSMC0R_DATAOUT
2199 #define E1000_HSMC1R_CLKOUT     E1000_HSMC0R_CLKOUT
2200
2201 /* FW Status Register */
2202 #define E1000_FWSTS_FWS_MASK    0x000000FF  /* FW Status */
2203
2204 /* Wake Up Packet Length */
2205 #define E1000_WUPL_LENGTH_MASK 0x0FFF   /* Only the lower 12 bits are valid */
2206
2207 #define E1000_MDALIGN          4096
2208
2209 /* PCI-Ex registers*/
2210
2211 /* PCI-Ex Control Register */
2212 #define E1000_GCR_RXD_NO_SNOOP          0x00000001
2213 #define E1000_GCR_RXDSCW_NO_SNOOP       0x00000002
2214 #define E1000_GCR_RXDSCR_NO_SNOOP       0x00000004
2215 #define E1000_GCR_TXD_NO_SNOOP          0x00000008
2216 #define E1000_GCR_TXDSCW_NO_SNOOP       0x00000010
2217 #define E1000_GCR_TXDSCR_NO_SNOOP       0x00000020
2218
2219 #define PCI_EX_NO_SNOOP_ALL (E1000_GCR_RXD_NO_SNOOP         | \
2220                              E1000_GCR_RXDSCW_NO_SNOOP      | \
2221                              E1000_GCR_RXDSCR_NO_SNOOP      | \
2222                              E1000_GCR_TXD_NO_SNOOP         | \
2223                              E1000_GCR_TXDSCW_NO_SNOOP      | \
2224                              E1000_GCR_TXDSCR_NO_SNOOP)
2225
2226 #define PCI_EX_82566_SNOOP_ALL PCI_EX_NO_SNOOP_ALL
2227
2228 #define E1000_GCR_L1_ACT_WITHOUT_L0S_RX 0x08000000
2229 /* Function Active and Power State to MNG */
2230 #define E1000_FACTPS_FUNC0_POWER_STATE_MASK         0x00000003
2231 #define E1000_FACTPS_LAN0_VALID                     0x00000004
2232 #define E1000_FACTPS_FUNC0_AUX_EN                   0x00000008
2233 #define E1000_FACTPS_FUNC1_POWER_STATE_MASK         0x000000C0
2234 #define E1000_FACTPS_FUNC1_POWER_STATE_SHIFT        6
2235 #define E1000_FACTPS_LAN1_VALID                     0x00000100
2236 #define E1000_FACTPS_FUNC1_AUX_EN                   0x00000200
2237 #define E1000_FACTPS_FUNC2_POWER_STATE_MASK         0x00003000
2238 #define E1000_FACTPS_FUNC2_POWER_STATE_SHIFT        12
2239 #define E1000_FACTPS_IDE_ENABLE                     0x00004000
2240 #define E1000_FACTPS_FUNC2_AUX_EN                   0x00008000
2241 #define E1000_FACTPS_FUNC3_POWER_STATE_MASK         0x000C0000
2242 #define E1000_FACTPS_FUNC3_POWER_STATE_SHIFT        18
2243 #define E1000_FACTPS_SP_ENABLE                      0x00100000
2244 #define E1000_FACTPS_FUNC3_AUX_EN                   0x00200000
2245 #define E1000_FACTPS_FUNC4_POWER_STATE_MASK         0x03000000
2246 #define E1000_FACTPS_FUNC4_POWER_STATE_SHIFT        24
2247 #define E1000_FACTPS_IPMI_ENABLE                    0x04000000
2248 #define E1000_FACTPS_FUNC4_AUX_EN                   0x08000000
2249 #define E1000_FACTPS_MNGCG                          0x20000000
2250 #define E1000_FACTPS_LAN_FUNC_SEL                   0x40000000
2251 #define E1000_FACTPS_PM_STATE_CHANGED               0x80000000
2252
2253 /* PCI-Ex Config Space */
2254 #define PCI_EX_LINK_STATUS           0x12
2255 #define PCI_EX_LINK_WIDTH_MASK       0x3F0
2256 #define PCI_EX_LINK_WIDTH_SHIFT      4
2257
2258 /* EEPROM Commands - Microwire */
2259 #define EEPROM_READ_OPCODE_MICROWIRE  0x6  /* EEPROM read opcode */
2260 #define EEPROM_WRITE_OPCODE_MICROWIRE 0x5  /* EEPROM write opcode */
2261 #define EEPROM_ERASE_OPCODE_MICROWIRE 0x7  /* EEPROM erase opcode */
2262 #define EEPROM_EWEN_OPCODE_MICROWIRE  0x13 /* EEPROM erase/write enable */
2263 #define EEPROM_EWDS_OPCODE_MICROWIRE  0x10 /* EEPROM erast/write disable */
2264
2265 /* EEPROM Commands - SPI */
2266 #define EEPROM_MAX_RETRY_SPI        5000 /* Max wait of 5ms, for RDY signal */
2267 #define EEPROM_READ_OPCODE_SPI      0x03  /* EEPROM read opcode */
2268 #define EEPROM_WRITE_OPCODE_SPI     0x02  /* EEPROM write opcode */
2269 #define EEPROM_A8_OPCODE_SPI        0x08  /* opcode bit-3 = address bit-8 */
2270 #define EEPROM_WREN_OPCODE_SPI      0x06  /* EEPROM set Write Enable latch */
2271 #define EEPROM_WRDI_OPCODE_SPI      0x04  /* EEPROM reset Write Enable latch */
2272 #define EEPROM_RDSR_OPCODE_SPI      0x05  /* EEPROM read Status register */
2273 #define EEPROM_WRSR_OPCODE_SPI      0x01  /* EEPROM write Status register */
2274 #define EEPROM_ERASE4K_OPCODE_SPI   0x20  /* EEPROM ERASE 4KB */
2275 #define EEPROM_ERASE64K_OPCODE_SPI  0xD8  /* EEPROM ERASE 64KB */
2276 #define EEPROM_ERASE256_OPCODE_SPI  0xDB  /* EEPROM ERASE 256B */
2277
2278 /* EEPROM Size definitions */
2279 #define EEPROM_WORD_SIZE_SHIFT  6
2280 #define EEPROM_SIZE_SHIFT       10
2281 #define EEPROM_SIZE_MASK        0x1C00
2282
2283 /* EEPROM Word Offsets */
2284 #define EEPROM_COMPAT                 0x0003
2285 #define EEPROM_ID_LED_SETTINGS        0x0004
2286 #define EEPROM_VERSION                0x0005
2287 #define EEPROM_SERDES_AMPLITUDE       0x0006 /* For SERDES output amplitude adjustment. */
2288 #define EEPROM_PHY_CLASS_WORD         0x0007
2289 #define EEPROM_INIT_CONTROL1_REG      0x000A
2290 #define EEPROM_INIT_CONTROL2_REG      0x000F
2291 #define EEPROM_SWDEF_PINS_CTRL_PORT_1 0x0010
2292 #define EEPROM_INIT_CONTROL3_PORT_B   0x0014
2293 #define EEPROM_INIT_3GIO_3            0x001A
2294 #define EEPROM_SWDEF_PINS_CTRL_PORT_0 0x0020
2295 #define EEPROM_INIT_CONTROL3_PORT_A   0x0024
2296 #define EEPROM_CFG                    0x0012
2297 #define EEPROM_FLASH_VERSION          0x0032
2298 #define EEPROM_CHECKSUM_REG           0x003F
2299
2300 #define E1000_EEPROM_CFG_DONE         0x00040000   /* MNG config cycle done */
2301 #define E1000_EEPROM_CFG_DONE_PORT_1  0x00080000   /* ...for second port */
2302
2303 /* Word definitions for ID LED Settings */
2304 #define ID_LED_RESERVED_0000 0x0000
2305 #define ID_LED_RESERVED_FFFF 0xFFFF
2306 #define ID_LED_RESERVED_82573  0xF746
2307 #define ID_LED_DEFAULT_82573   0x1811
2308 #define ID_LED_DEFAULT       ((ID_LED_OFF1_ON2 << 12) | \
2309                               (ID_LED_OFF1_OFF2 << 8) | \
2310                               (ID_LED_DEF1_DEF2 << 4) | \
2311                               (ID_LED_DEF1_DEF2))
2312 #define ID_LED_DEFAULT_ICH8LAN  ((ID_LED_DEF1_DEF2 << 12) | \
2313                                  (ID_LED_DEF1_OFF2 <<  8) | \
2314                                  (ID_LED_DEF1_ON2  <<  4) | \
2315                                  (ID_LED_DEF1_DEF2))
2316 #define ID_LED_DEF1_DEF2     0x1
2317 #define ID_LED_DEF1_ON2      0x2
2318 #define ID_LED_DEF1_OFF2     0x3
2319 #define ID_LED_ON1_DEF2      0x4
2320 #define ID_LED_ON1_ON2       0x5
2321 #define ID_LED_ON1_OFF2      0x6
2322 #define ID_LED_OFF1_DEF2     0x7
2323 #define ID_LED_OFF1_ON2      0x8
2324 #define ID_LED_OFF1_OFF2     0x9
2325
2326 #define IGP_ACTIVITY_LED_MASK   0xFFFFF0FF
2327 #define IGP_ACTIVITY_LED_ENABLE 0x0300
2328 #define IGP_LED3_MODE           0x07000000
2329
2330
2331 /* Mask bits for SERDES amplitude adjustment in Word 6 of the EEPROM */
2332 #define EEPROM_SERDES_AMPLITUDE_MASK  0x000F
2333
2334 /* Mask bit for PHY class in Word 7 of the EEPROM */
2335 #define EEPROM_PHY_CLASS_A   0x8000
2336
2337 /* Mask bits for fields in Word 0x0a of the EEPROM */
2338 #define EEPROM_WORD0A_ILOS   0x0010
2339 #define EEPROM_WORD0A_SWDPIO 0x01E0
2340 #define EEPROM_WORD0A_LRST   0x0200
2341 #define EEPROM_WORD0A_FD     0x0400
2342 #define EEPROM_WORD0A_66MHZ  0x0800
2343
2344 /* Mask bits for fields in Word 0x0f of the EEPROM */
2345 #define EEPROM_WORD0F_PAUSE_MASK 0x3000
2346 #define EEPROM_WORD0F_PAUSE      0x1000
2347 #define EEPROM_WORD0F_ASM_DIR    0x2000
2348 #define EEPROM_WORD0F_ANE        0x0800
2349 #define EEPROM_WORD0F_SWPDIO_EXT 0x00F0
2350 #define EEPROM_WORD0F_LPLU       0x0001
2351
2352 /* Mask bits for fields in Word 0x10/0x20 of the EEPROM */
2353 #define EEPROM_WORD1020_GIGA_DISABLE         0x0010
2354 #define EEPROM_WORD1020_GIGA_DISABLE_NON_D0A 0x0008
2355
2356 /* Mask bits for fields in Word 0x1a of the EEPROM */
2357 #define EEPROM_WORD1A_ASPM_MASK  0x000C
2358
2359 /* For checksumming, the sum of all words in the EEPROM should equal 0xBABA. */
2360 #define EEPROM_SUM 0xBABA
2361
2362 /* EEPROM Map defines (WORD OFFSETS)*/
2363 #define EEPROM_NODE_ADDRESS_BYTE_0 0
2364 #define EEPROM_PBA_BYTE_1          8
2365
2366 #define EEPROM_RESERVED_WORD          0xFFFF
2367
2368 /* EEPROM Map Sizes (Byte Counts) */
2369 #define PBA_SIZE 4
2370
2371 /* Collision related configuration parameters */
2372 #define E1000_COLLISION_THRESHOLD       15
2373 #define E1000_CT_SHIFT                  4
2374 /* Collision distance is a 0-based value that applies to
2375  * half-duplex-capable hardware only. */
2376 #define E1000_COLLISION_DISTANCE        63
2377 #define E1000_COLLISION_DISTANCE_82542  64
2378 #define E1000_FDX_COLLISION_DISTANCE    E1000_COLLISION_DISTANCE
2379 #define E1000_HDX_COLLISION_DISTANCE    E1000_COLLISION_DISTANCE
2380 #define E1000_COLD_SHIFT                12
2381
2382 /* Number of Transmit and Receive Descriptors must be a multiple of 8 */
2383 #define REQ_TX_DESCRIPTOR_MULTIPLE  8
2384 #define REQ_RX_DESCRIPTOR_MULTIPLE  8
2385
2386 /* Default values for the transmit IPG register */
2387 #define DEFAULT_82542_TIPG_IPGT        10
2388 #define DEFAULT_82543_TIPG_IPGT_FIBER  9
2389 #define DEFAULT_82543_TIPG_IPGT_COPPER 8
2390
2391 #define E1000_TIPG_IPGT_MASK  0x000003FF
2392 #define E1000_TIPG_IPGR1_MASK 0x000FFC00
2393 #define E1000_TIPG_IPGR2_MASK 0x3FF00000
2394
2395 #define DEFAULT_82542_TIPG_IPGR1 2
2396 #define DEFAULT_82543_TIPG_IPGR1 8
2397 #define E1000_TIPG_IPGR1_SHIFT  10
2398
2399 #define DEFAULT_82542_TIPG_IPGR2 10
2400 #define DEFAULT_82543_TIPG_IPGR2 6
2401 #define DEFAULT_80003ES2LAN_TIPG_IPGR2 7
2402 #define E1000_TIPG_IPGR2_SHIFT  20
2403
2404 #define DEFAULT_80003ES2LAN_TIPG_IPGT_10_100 0x00000009
2405 #define DEFAULT_80003ES2LAN_TIPG_IPGT_1000   0x00000008
2406 #define E1000_TXDMAC_DPP 0x00000001
2407
2408 /* Adaptive IFS defines */
2409 #define TX_THRESHOLD_START     8
2410 #define TX_THRESHOLD_INCREMENT 10
2411 #define TX_THRESHOLD_DECREMENT 1
2412 #define TX_THRESHOLD_STOP      190
2413 #define TX_THRESHOLD_DISABLE   0
2414 #define TX_THRESHOLD_TIMER_MS  10000
2415 #define MIN_NUM_XMITS          1000
2416 #define IFS_MAX                80
2417 #define IFS_STEP               10
2418 #define IFS_MIN                40
2419 #define IFS_RATIO              4
2420
2421 /* Extended Configuration Control and Size */
2422 #define E1000_EXTCNF_CTRL_PCIE_WRITE_ENABLE 0x00000001
2423 #define E1000_EXTCNF_CTRL_PHY_WRITE_ENABLE  0x00000002
2424 #define E1000_EXTCNF_CTRL_D_UD_ENABLE       0x00000004
2425 #define E1000_EXTCNF_CTRL_D_UD_LATENCY      0x00000008
2426 #define E1000_EXTCNF_CTRL_D_UD_OWNER        0x00000010
2427 #define E1000_EXTCNF_CTRL_MDIO_SW_OWNERSHIP 0x00000020
2428 #define E1000_EXTCNF_CTRL_MDIO_HW_OWNERSHIP 0x00000040
2429 #define E1000_EXTCNF_CTRL_EXT_CNF_POINTER   0x0FFF0000
2430
2431 #define E1000_EXTCNF_SIZE_EXT_PHY_LENGTH    0x000000FF
2432 #define E1000_EXTCNF_SIZE_EXT_DOCK_LENGTH   0x0000FF00
2433 #define E1000_EXTCNF_SIZE_EXT_PCIE_LENGTH   0x00FF0000
2434 #define E1000_EXTCNF_CTRL_LCD_WRITE_ENABLE  0x00000001
2435 #define E1000_EXTCNF_CTRL_SWFLAG            0x00000020
2436
2437 /* PBA constants */
2438 #define E1000_PBA_8K 0x0008    /* 8KB, default Rx allocation */
2439 #define E1000_PBA_12K 0x000C    /* 12KB, default Rx allocation */
2440 #define E1000_PBA_16K 0x0010    /* 16KB, default TX allocation */
2441 #define E1000_PBA_22K 0x0016
2442 #define E1000_PBA_24K 0x0018
2443 #define E1000_PBA_30K 0x001E
2444 #define E1000_PBA_32K 0x0020
2445 #define E1000_PBA_34K 0x0022
2446 #define E1000_PBA_38K 0x0026
2447 #define E1000_PBA_40K 0x0028
2448 #define E1000_PBA_48K 0x0030    /* 48KB, default RX allocation */
2449
2450 #define E1000_PBS_16K E1000_PBA_16K
2451
2452 /* Flow Control Constants */
2453 #define FLOW_CONTROL_ADDRESS_LOW  0x00C28001
2454 #define FLOW_CONTROL_ADDRESS_HIGH 0x00000100
2455 #define FLOW_CONTROL_TYPE         0x8808
2456
2457 /* The historical defaults for the flow control values are given below. */
2458 #define FC_DEFAULT_HI_THRESH        (0x8000)    /* 32KB */
2459 #define FC_DEFAULT_LO_THRESH        (0x4000)    /* 16KB */
2460 #define FC_DEFAULT_TX_TIMER         (0x100)     /* ~130 us */
2461
2462 /* PCIX Config space */
2463 #define PCIX_COMMAND_REGISTER    0xE6
2464 #define PCIX_STATUS_REGISTER_LO  0xE8
2465 #define PCIX_STATUS_REGISTER_HI  0xEA
2466
2467 #define PCIX_COMMAND_MMRBC_MASK      0x000C
2468 #define PCIX_COMMAND_MMRBC_SHIFT     0x2
2469 #define PCIX_STATUS_HI_MMRBC_MASK    0x0060
2470 #define PCIX_STATUS_HI_MMRBC_SHIFT   0x5
2471 #define PCIX_STATUS_HI_MMRBC_4K      0x3
2472 #define PCIX_STATUS_HI_MMRBC_2K      0x2
2473
2474
2475 /* Number of bits required to shift right the "pause" bits from the
2476  * EEPROM (bits 13:12) to the "pause" (bits 8:7) field in the TXCW register.
2477  */
2478 #define PAUSE_SHIFT 5
2479
2480 /* Number of bits required to shift left the "SWDPIO" bits from the
2481  * EEPROM (bits 8:5) to the "SWDPIO" (bits 25:22) field in the CTRL register.
2482  */
2483 #define SWDPIO_SHIFT 17
2484
2485 /* Number of bits required to shift left the "SWDPIO_EXT" bits from the
2486  * EEPROM word F (bits 7:4) to the bits 11:8 of The Extended CTRL register.
2487  */
2488 #define SWDPIO__EXT_SHIFT 4
2489
2490 /* Number of bits required to shift left the "ILOS" bit from the EEPROM
2491  * (bit 4) to the "ILOS" (bit 7) field in the CTRL register.
2492  */
2493 #define ILOS_SHIFT  3
2494
2495
2496 #define RECEIVE_BUFFER_ALIGN_SIZE  (256)
2497
2498 /* Number of milliseconds we wait for auto-negotiation to complete */
2499 #define LINK_UP_TIMEOUT             500
2500
2501 /* Number of 100 microseconds we wait for PCI Express master disable */
2502 #define MASTER_DISABLE_TIMEOUT      800
2503 /* Number of milliseconds we wait for Eeprom auto read bit done after MAC reset */
2504 #define AUTO_READ_DONE_TIMEOUT      10
2505 /* Number of milliseconds we wait for PHY configuration done after MAC reset */
2506 #define PHY_CFG_TIMEOUT             100
2507
2508 #define E1000_TX_BUFFER_SIZE ((uint32_t)1514)
2509
2510 /* The carrier extension symbol, as received by the NIC. */
2511 #define CARRIER_EXTENSION   0x0F
2512
2513 /* TBI_ACCEPT macro definition:
2514  *
2515  * This macro requires:
2516  *      adapter = a pointer to struct em_hw
2517  *      status = the 8 bit status field of the RX descriptor with EOP set
2518  *      error = the 8 bit error field of the RX descriptor with EOP set
2519  *      length = the sum of all the length fields of the RX descriptors that
2520  *               make up the current frame
2521  *      last_byte = the last byte of the frame DMAed by the hardware
2522  *      max_frame_length = the maximum frame length we want to accept.
2523  *      min_frame_length = the minimum frame length we want to accept.
2524  *
2525  * This macro is a conditional that should be used in the interrupt
2526  * handler's Rx processing routine when RxErrors have been detected.
2527  *
2528  * Typical use:
2529  *  ...
2530  *  if (TBI_ACCEPT) {
2531  *      accept_frame = TRUE;
2532  *      em_tbi_adjust_stats(adapter, MacAddress);
2533  *      frame_length--;
2534  *  } else {
2535  *      accept_frame = FALSE;
2536  *  }
2537  *  ...
2538  */
2539
2540 #define TBI_ACCEPT(adapter, status, errors, length, last_byte) \
2541     ((adapter)->tbi_compatibility_on && \
2542      (((errors) & E1000_RXD_ERR_FRAME_ERR_MASK) == E1000_RXD_ERR_CE) && \
2543      ((last_byte) == CARRIER_EXTENSION) && \
2544      (((status) & E1000_RXD_STAT_VP) ? \
2545           (((length) > ((adapter)->min_frame_size - VLAN_TAG_SIZE)) && \
2546            ((length) <= ((adapter)->max_frame_size + 1))) : \
2547           (((length) > (adapter)->min_frame_size) && \
2548            ((length) <= ((adapter)->max_frame_size + VLAN_TAG_SIZE + 1)))))
2549
2550
2551 /* Structures, enums, and macros for the PHY */
2552
2553 /* Bit definitions for the Management Data IO (MDIO) and Management Data
2554  * Clock (MDC) pins in the Device Control Register.
2555  */
2556 #define E1000_CTRL_PHY_RESET_DIR  E1000_CTRL_SWDPIO0
2557 #define E1000_CTRL_PHY_RESET      E1000_CTRL_SWDPIN0
2558 #define E1000_CTRL_MDIO_DIR       E1000_CTRL_SWDPIO2
2559 #define E1000_CTRL_MDIO           E1000_CTRL_SWDPIN2
2560 #define E1000_CTRL_MDC_DIR        E1000_CTRL_SWDPIO3
2561 #define E1000_CTRL_MDC            E1000_CTRL_SWDPIN3
2562 #define E1000_CTRL_PHY_RESET_DIR4 E1000_CTRL_EXT_SDP4_DIR
2563 #define E1000_CTRL_PHY_RESET4     E1000_CTRL_EXT_SDP4_DATA
2564
2565
2566 /* PHY 1000 MII Register/Bit Definitions */
2567 /* PHY Registers defined by IEEE */
2568 #define PHY_CTRL         0x00 /* Control Register */
2569 #define PHY_STATUS       0x01 /* Status Regiser */
2570 #define PHY_ID1          0x02 /* Phy Id Reg (word 1) */
2571 #define PHY_ID2          0x03 /* Phy Id Reg (word 2) */
2572 #define PHY_AUTONEG_ADV  0x04 /* Autoneg Advertisement */
2573 #define PHY_LP_ABILITY   0x05 /* Link Partner Ability (Base Page) */
2574 #define PHY_AUTONEG_EXP  0x06 /* Autoneg Expansion Reg */
2575 #define PHY_NEXT_PAGE_TX 0x07 /* Next Page TX */
2576 #define PHY_LP_NEXT_PAGE 0x08 /* Link Partner Next Page */
2577 #define PHY_1000T_CTRL   0x09 /* 1000Base-T Control Reg */
2578 #define PHY_1000T_STATUS 0x0A /* 1000Base-T Status Reg */
2579 #define PHY_EXT_STATUS   0x0F /* Extended Status Reg */
2580
2581 #define MAX_PHY_REG_ADDRESS        0x1F  /* 5 bit address bus (0-0x1F) */
2582 #define MAX_PHY_MULTI_PAGE_REG     0xF   /* Registers equal on all pages */
2583
2584 /* M88E1000 Specific Registers */
2585 #define M88E1000_PHY_SPEC_CTRL     0x10  /* PHY Specific Control Register */
2586 #define M88E1000_PHY_SPEC_STATUS   0x11  /* PHY Specific Status Register */
2587 #define M88E1000_INT_ENABLE        0x12  /* Interrupt Enable Register */
2588 #define M88E1000_INT_STATUS        0x13  /* Interrupt Status Register */
2589 #define M88E1000_EXT_PHY_SPEC_CTRL 0x14  /* Extended PHY Specific Control */
2590 #define M88E1000_RX_ERR_CNTR       0x15  /* Receive Error Counter */
2591
2592 #define M88E1000_PHY_EXT_CTRL      0x1A  /* PHY extend control register */
2593 #define M88E1000_PHY_PAGE_SELECT   0x1D  /* Reg 29 for page number setting */
2594 #define M88E1000_PHY_GEN_CONTROL   0x1E  /* Its meaning depends on reg 29 */
2595 #define M88E1000_PHY_VCO_REG_BIT8  0x100 /* Bits 8 & 11 are adjusted for */
2596 #define M88E1000_PHY_VCO_REG_BIT11 0x800    /* improved BER performance */
2597
2598 #define IGP01E1000_IEEE_REGS_PAGE  0x0000
2599 #define IGP01E1000_IEEE_RESTART_AUTONEG 0x3300
2600 #define IGP01E1000_IEEE_FORCE_GIGA      0x0140
2601
2602 /* IGP01E1000 Specific Registers */
2603 #define IGP01E1000_PHY_PORT_CONFIG 0x10 /* PHY Specific Port Config Register */
2604 #define IGP01E1000_PHY_PORT_STATUS 0x11 /* PHY Specific Status Register */
2605 #define IGP01E1000_PHY_PORT_CTRL   0x12 /* PHY Specific Control Register */
2606 #define IGP01E1000_PHY_LINK_HEALTH 0x13 /* PHY Link Health Register */
2607 #define IGP01E1000_GMII_FIFO       0x14 /* GMII FIFO Register */
2608 #define IGP01E1000_PHY_CHANNEL_QUALITY 0x15 /* PHY Channel Quality Register */
2609 #define IGP02E1000_PHY_POWER_MGMT      0x19
2610 #define IGP01E1000_PHY_PAGE_SELECT     0x1F /* PHY Page Select Core Register */
2611
2612 /* IGP01E1000 AGC Registers - stores the cable length values*/
2613 #define IGP01E1000_PHY_AGC_A        0x1172
2614 #define IGP01E1000_PHY_AGC_B        0x1272
2615 #define IGP01E1000_PHY_AGC_C        0x1472
2616 #define IGP01E1000_PHY_AGC_D        0x1872
2617
2618 /* IGP02E1000 AGC Registers for cable length values */
2619 #define IGP02E1000_PHY_AGC_A        0x11B1
2620 #define IGP02E1000_PHY_AGC_B        0x12B1
2621 #define IGP02E1000_PHY_AGC_C        0x14B1
2622 #define IGP02E1000_PHY_AGC_D        0x18B1
2623
2624 /* IGP01E1000 DSP Reset Register */
2625 #define IGP01E1000_PHY_DSP_RESET   0x1F33
2626 #define IGP01E1000_PHY_DSP_SET     0x1F71
2627 #define IGP01E1000_PHY_DSP_FFE     0x1F35
2628
2629 #define IGP01E1000_PHY_CHANNEL_NUM    4
2630 #define IGP02E1000_PHY_CHANNEL_NUM    4
2631
2632 #define IGP01E1000_PHY_AGC_PARAM_A    0x1171
2633 #define IGP01E1000_PHY_AGC_PARAM_B    0x1271
2634 #define IGP01E1000_PHY_AGC_PARAM_C    0x1471
2635 #define IGP01E1000_PHY_AGC_PARAM_D    0x1871
2636
2637 #define IGP01E1000_PHY_EDAC_MU_INDEX        0xC000
2638 #define IGP01E1000_PHY_EDAC_SIGN_EXT_9_BITS 0x8000
2639
2640 #define IGP01E1000_PHY_ANALOG_TX_STATE      0x2890
2641 #define IGP01E1000_PHY_ANALOG_CLASS_A       0x2000
2642 #define IGP01E1000_PHY_FORCE_ANALOG_ENABLE  0x0004
2643 #define IGP01E1000_PHY_DSP_FFE_CM_CP        0x0069
2644
2645 #define IGP01E1000_PHY_DSP_FFE_DEFAULT      0x002A
2646 /* IGP01E1000 PCS Initialization register - stores the polarity status when
2647  * speed = 1000 Mbps. */
2648 #define IGP01E1000_PHY_PCS_INIT_REG  0x00B4
2649 #define IGP01E1000_PHY_PCS_CTRL_REG  0x00B5
2650
2651 #define IGP01E1000_ANALOG_REGS_PAGE  0x20C0
2652
2653 /* Bits...
2654  * 15-5: page
2655  * 4-0: register offset
2656  */
2657 #define GG82563_PAGE_SHIFT        5
2658 #define GG82563_REG(page, reg)    \
2659         (((page) << GG82563_PAGE_SHIFT) | ((reg) & MAX_PHY_REG_ADDRESS))
2660 #define GG82563_MIN_ALT_REG       30
2661
2662 /* GG82563 Specific Registers */
2663 #define GG82563_PHY_SPEC_CTRL           \
2664         GG82563_REG(0, 16) /* PHY Specific Control */
2665 #define GG82563_PHY_SPEC_STATUS         \
2666         GG82563_REG(0, 17) /* PHY Specific Status */
2667 #define GG82563_PHY_INT_ENABLE          \
2668         GG82563_REG(0, 18) /* Interrupt Enable */
2669 #define GG82563_PHY_SPEC_STATUS_2       \
2670         GG82563_REG(0, 19) /* PHY Specific Status 2 */
2671 #define GG82563_PHY_RX_ERR_CNTR         \
2672         GG82563_REG(0, 21) /* Receive Error Counter */
2673 #define GG82563_PHY_PAGE_SELECT         \
2674         GG82563_REG(0, 22) /* Page Select */
2675 #define GG82563_PHY_SPEC_CTRL_2         \
2676         GG82563_REG(0, 26) /* PHY Specific Control 2 */
2677 #define GG82563_PHY_PAGE_SELECT_ALT     \
2678         GG82563_REG(0, 29) /* Alternate Page Select */
2679 #define GG82563_PHY_TEST_CLK_CTRL       \
2680         GG82563_REG(0, 30) /* Test Clock Control (use reg. 29 to select) */
2681
2682 #define GG82563_PHY_MAC_SPEC_CTRL       \
2683         GG82563_REG(2, 21) /* MAC Specific Control Register */
2684 #define GG82563_PHY_MAC_SPEC_CTRL_2     \
2685         GG82563_REG(2, 26) /* MAC Specific Control 2 */
2686
2687 #define GG82563_PHY_DSP_DISTANCE    \
2688         GG82563_REG(5, 26) /* DSP Distance */
2689
2690 /* Page 193 - Port Control Registers */
2691 #define GG82563_PHY_KMRN_MODE_CTRL   \
2692         GG82563_REG(193, 16) /* Kumeran Mode Control */
2693 #define GG82563_PHY_PORT_RESET          \
2694         GG82563_REG(193, 17) /* Port Reset */
2695 #define GG82563_PHY_REVISION_ID         \
2696         GG82563_REG(193, 18) /* Revision ID */
2697 #define GG82563_PHY_DEVICE_ID           \
2698         GG82563_REG(193, 19) /* Device ID */
2699 #define GG82563_PHY_PWR_MGMT_CTRL       \
2700         GG82563_REG(193, 20) /* Power Management Control */
2701 #define GG82563_PHY_RATE_ADAPT_CTRL     \
2702         GG82563_REG(193, 25) /* Rate Adaptation Control */
2703
2704 /* Page 194 - KMRN Registers */
2705 #define GG82563_PHY_KMRN_FIFO_CTRL_STAT \
2706         GG82563_REG(194, 16) /* FIFO's Control/Status */
2707 #define GG82563_PHY_KMRN_CTRL           \
2708         GG82563_REG(194, 17) /* Control */
2709 #define GG82563_PHY_INBAND_CTRL         \
2710         GG82563_REG(194, 18) /* Inband Control */
2711 #define GG82563_PHY_KMRN_DIAGNOSTIC     \
2712         GG82563_REG(194, 19) /* Diagnostic */
2713 #define GG82563_PHY_ACK_TIMEOUTS        \
2714         GG82563_REG(194, 20) /* Acknowledge Timeouts */
2715 #define GG82563_PHY_ADV_ABILITY         \
2716         GG82563_REG(194, 21) /* Advertised Ability */
2717 #define GG82563_PHY_LINK_PARTNER_ADV_ABILITY \
2718         GG82563_REG(194, 23) /* Link Partner Advertised Ability */
2719 #define GG82563_PHY_ADV_NEXT_PAGE       \
2720         GG82563_REG(194, 24) /* Advertised Next Page */
2721 #define GG82563_PHY_LINK_PARTNER_ADV_NEXT_PAGE \
2722         GG82563_REG(194, 25) /* Link Partner Advertised Next page */
2723 #define GG82563_PHY_KMRN_MISC           \
2724         GG82563_REG(194, 26) /* Misc. */
2725
2726 /* PHY Control Register */
2727 #define MII_CR_SPEED_SELECT_MSB 0x0040  /* bits 6,13: 10=1000, 01=100, 00=10 */
2728 #define MII_CR_COLL_TEST_ENABLE 0x0080  /* Collision test enable */
2729 #define MII_CR_FULL_DUPLEX      0x0100  /* FDX =1, half duplex =0 */
2730 #define MII_CR_RESTART_AUTO_NEG 0x0200  /* Restart auto negotiation */
2731 #define MII_CR_ISOLATE          0x0400  /* Isolate PHY from MII */
2732 #define MII_CR_POWER_DOWN       0x0800  /* Power down */
2733 #define MII_CR_AUTO_NEG_EN      0x1000  /* Auto Neg Enable */
2734 #define MII_CR_SPEED_SELECT_LSB 0x2000  /* bits 6,13: 10=1000, 01=100, 00=10 */
2735 #define MII_CR_LOOPBACK         0x4000  /* 0 = normal, 1 = loopback */
2736 #define MII_CR_RESET            0x8000  /* 0 = normal, 1 = PHY reset */
2737
2738 /* PHY Status Register */
2739 #define MII_SR_EXTENDED_CAPS     0x0001 /* Extended register capabilities */
2740 #define MII_SR_JABBER_DETECT     0x0002 /* Jabber Detected */
2741 #define MII_SR_LINK_STATUS       0x0004 /* Link Status 1 = link */
2742 #define MII_SR_AUTONEG_CAPS      0x0008 /* Auto Neg Capable */
2743 #define MII_SR_REMOTE_FAULT      0x0010 /* Remote Fault Detect */
2744 #define MII_SR_AUTONEG_COMPLETE  0x0020 /* Auto Neg Complete */
2745 #define MII_SR_PREAMBLE_SUPPRESS 0x0040 /* Preamble may be suppressed */
2746 #define MII_SR_EXTENDED_STATUS   0x0100 /* Ext. status info in Reg 0x0F */
2747 #define MII_SR_100T2_HD_CAPS     0x0200 /* 100T2 Half Duplex Capable */
2748 #define MII_SR_100T2_FD_CAPS     0x0400 /* 100T2 Full Duplex Capable */
2749 #define MII_SR_10T_HD_CAPS       0x0800 /* 10T   Half Duplex Capable */
2750 #define MII_SR_10T_FD_CAPS       0x1000 /* 10T   Full Duplex Capable */
2751 #define MII_SR_100X_HD_CAPS      0x2000 /* 100X  Half Duplex Capable */
2752 #define MII_SR_100X_FD_CAPS      0x4000 /* 100X  Full Duplex Capable */
2753 #define MII_SR_100T4_CAPS        0x8000 /* 100T4 Capable */
2754
2755 /* Autoneg Advertisement Register */
2756 #define NWAY_AR_SELECTOR_FIELD 0x0001   /* indicates IEEE 802.3 CSMA/CD */
2757 #define NWAY_AR_10T_HD_CAPS    0x0020   /* 10T   Half Duplex Capable */
2758 #define NWAY_AR_10T_FD_CAPS    0x0040   /* 10T   Full Duplex Capable */
2759 #define NWAY_AR_100TX_HD_CAPS  0x0080   /* 100TX Half Duplex Capable */
2760 #define NWAY_AR_100TX_FD_CAPS  0x0100   /* 100TX Full Duplex Capable */
2761 #define NWAY_AR_100T4_CAPS     0x0200   /* 100T4 Capable */
2762 #define NWAY_AR_PAUSE          0x0400   /* Pause operation desired */
2763 #define NWAY_AR_ASM_DIR        0x0800   /* Asymmetric Pause Direction bit */
2764 #define NWAY_AR_REMOTE_FAULT   0x2000   /* Remote Fault detected */
2765 #define NWAY_AR_NEXT_PAGE      0x8000   /* Next Page ability supported */
2766
2767 /* Link Partner Ability Register (Base Page) */
2768 #define NWAY_LPAR_SELECTOR_FIELD 0x0000 /* LP protocol selector field */
2769 #define NWAY_LPAR_10T_HD_CAPS    0x0020 /* LP is 10T   Half Duplex Capable */
2770 #define NWAY_LPAR_10T_FD_CAPS    0x0040 /* LP is 10T   Full Duplex Capable */
2771 #define NWAY_LPAR_100TX_HD_CAPS  0x0080 /* LP is 100TX Half Duplex Capable */
2772 #define NWAY_LPAR_100TX_FD_CAPS  0x0100 /* LP is 100TX Full Duplex Capable */
2773 #define NWAY_LPAR_100T4_CAPS     0x0200 /* LP is 100T4 Capable */
2774 #define NWAY_LPAR_PAUSE          0x0400 /* LP Pause operation desired */
2775 #define NWAY_LPAR_ASM_DIR        0x0800 /* LP Asymmetric Pause Direction bit */
2776 #define NWAY_LPAR_REMOTE_FAULT   0x2000 /* LP has detected Remote Fault */
2777 #define NWAY_LPAR_ACKNOWLEDGE    0x4000 /* LP has rx'd link code word */
2778 #define NWAY_LPAR_NEXT_PAGE      0x8000 /* Next Page ability supported */
2779
2780 /* Autoneg Expansion Register */
2781 #define NWAY_ER_LP_NWAY_CAPS      0x0001 /* LP has Auto Neg Capability */
2782 #define NWAY_ER_PAGE_RXD          0x0002 /* LP is 10T   Half Duplex Capable */
2783 #define NWAY_ER_NEXT_PAGE_CAPS    0x0004 /* LP is 10T   Full Duplex Capable */
2784 #define NWAY_ER_LP_NEXT_PAGE_CAPS 0x0008 /* LP is 100TX Half Duplex Capable */
2785 #define NWAY_ER_PAR_DETECT_FAULT  0x0010 /* LP is 100TX Full Duplex Capable */
2786
2787 /* Next Page TX Register */
2788 #define NPTX_MSG_CODE_FIELD 0x0001 /* NP msg code or unformatted data */
2789 #define NPTX_TOGGLE         0x0800 /* Toggles between exchanges
2790                                     * of different NP
2791                                     */
2792 #define NPTX_ACKNOWLDGE2    0x1000 /* 1 = will comply with msg
2793                                     * 0 = cannot comply with msg
2794                                     */
2795 #define NPTX_MSG_PAGE       0x2000 /* formatted(1)/unformatted(0) pg */
2796 #define NPTX_NEXT_PAGE      0x8000 /* 1 = addition NP will follow
2797                                     * 0 = sending last NP
2798                                     */
2799
2800 /* Link Partner Next Page Register */
2801 #define LP_RNPR_MSG_CODE_FIELD 0x0001 /* NP msg code or unformatted data */
2802 #define LP_RNPR_TOGGLE         0x0800 /* Toggles between exchanges
2803                                        * of different NP
2804                                        */
2805 #define LP_RNPR_ACKNOWLDGE2    0x1000 /* 1 = will comply with msg
2806                                        * 0 = cannot comply with msg
2807                                        */
2808 #define LP_RNPR_MSG_PAGE       0x2000  /* formatted(1)/unformatted(0) pg */
2809 #define LP_RNPR_ACKNOWLDGE     0x4000  /* 1 = ACK / 0 = NO ACK */
2810 #define LP_RNPR_NEXT_PAGE      0x8000  /* 1 = addition NP will follow
2811                                         * 0 = sending last NP
2812                                         */
2813
2814 /* 1000BASE-T Control Register */
2815 #define CR_1000T_ASYM_PAUSE      0x0080 /* Advertise asymmetric pause bit */
2816 #define CR_1000T_HD_CAPS         0x0100 /* Advertise 1000T HD capability */
2817 #define CR_1000T_FD_CAPS         0x0200 /* Advertise 1000T FD capability  */
2818 #define CR_1000T_REPEATER_DTE    0x0400 /* 1=Repeater/switch device port */
2819                                         /* 0=DTE device */
2820 #define CR_1000T_MS_VALUE        0x0800 /* 1=Configure PHY as Master */
2821                                         /* 0=Configure PHY as Slave */
2822 #define CR_1000T_MS_ENABLE       0x1000 /* 1=Master/Slave manual config value */
2823                                         /* 0=Automatic Master/Slave config */
2824 #define CR_1000T_TEST_MODE_NORMAL 0x0000 /* Normal Operation */
2825 #define CR_1000T_TEST_MODE_1     0x2000 /* Transmit Waveform test */
2826 #define CR_1000T_TEST_MODE_2     0x4000 /* Master Transmit Jitter test */
2827 #define CR_1000T_TEST_MODE_3     0x6000 /* Slave Transmit Jitter test */
2828 #define CR_1000T_TEST_MODE_4     0x8000 /* Transmitter Distortion test */
2829
2830 /* 1000BASE-T Status Register */
2831 #define SR_1000T_IDLE_ERROR_CNT   0x00FF /* Num idle errors since last read */
2832 #define SR_1000T_ASYM_PAUSE_DIR   0x0100 /* LP asymmetric pause direction bit */
2833 #define SR_1000T_LP_HD_CAPS       0x0400 /* LP is 1000T HD capable */
2834 #define SR_1000T_LP_FD_CAPS       0x0800 /* LP is 1000T FD capable */
2835 #define SR_1000T_REMOTE_RX_STATUS 0x1000 /* Remote receiver OK */
2836 #define SR_1000T_LOCAL_RX_STATUS  0x2000 /* Local receiver OK */
2837 #define SR_1000T_MS_CONFIG_RES    0x4000 /* 1=Local TX is Master, 0=Slave */
2838 #define SR_1000T_MS_CONFIG_FAULT  0x8000 /* Master/Slave config fault */
2839 #define SR_1000T_REMOTE_RX_STATUS_SHIFT          12
2840 #define SR_1000T_LOCAL_RX_STATUS_SHIFT           13
2841 #define SR_1000T_PHY_EXCESSIVE_IDLE_ERR_COUNT    5
2842 #define FFE_IDLE_ERR_COUNT_TIMEOUT_20            20
2843 #define FFE_IDLE_ERR_COUNT_TIMEOUT_100           100
2844
2845 /* Extended Status Register */
2846 #define IEEE_ESR_1000T_HD_CAPS 0x1000 /* 1000T HD capable */
2847 #define IEEE_ESR_1000T_FD_CAPS 0x2000 /* 1000T FD capable */
2848 #define IEEE_ESR_1000X_HD_CAPS 0x4000 /* 1000X HD capable */
2849 #define IEEE_ESR_1000X_FD_CAPS 0x8000 /* 1000X FD capable */
2850
2851 #define PHY_TX_POLARITY_MASK   0x0100 /* register 10h bit 8 (polarity bit) */
2852 #define PHY_TX_NORMAL_POLARITY 0      /* register 10h bit 8 (normal polarity) */
2853
2854 #define AUTO_POLARITY_DISABLE  0x0010 /* register 11h bit 4 */
2855                                       /* (0=enable, 1=disable) */
2856
2857 /* M88E1000 PHY Specific Control Register */
2858 #define M88E1000_PSCR_JABBER_DISABLE    0x0001 /* 1=Jabber Function disabled */
2859 #define M88E1000_PSCR_POLARITY_REVERSAL 0x0002 /* 1=Polarity Reversal enabled */
2860 #define M88E1000_PSCR_SQE_TEST          0x0004 /* 1=SQE Test enabled */
2861 #define M88E1000_PSCR_CLK125_DISABLE    0x0010 /* 1=CLK125 low,
2862                                                 * 0=CLK125 toggling
2863                                                 */
2864 #define M88E1000_PSCR_MDI_MANUAL_MODE  0x0000  /* MDI Crossover Mode bits 6:5 */
2865                                                /* Manual MDI configuration */
2866 #define M88E1000_PSCR_MDIX_MANUAL_MODE 0x0020  /* Manual MDIX configuration */
2867 #define M88E1000_PSCR_AUTO_X_1000T     0x0040  /* 1000BASE-T: Auto crossover,
2868                                                 *  100BASE-TX/10BASE-T:
2869                                                 *  MDI Mode
2870                                                 */
2871 #define M88E1000_PSCR_AUTO_X_MODE      0x0060  /* Auto crossover enabled
2872                                                 * all speeds.
2873                                                 */
2874 #define M88E1000_PSCR_10BT_EXT_DIST_ENABLE 0x0080
2875                                         /* 1=Enable Extended 10BASE-T distance
2876                                          * (Lower 10BASE-T RX Threshold)
2877                                          * 0=Normal 10BASE-T RX Threshold */
2878 #define M88E1000_PSCR_MII_5BIT_ENABLE      0x0100
2879                                         /* 1=5-Bit interface in 100BASE-TX
2880                                          * 0=MII interface in 100BASE-TX */
2881 #define M88E1000_PSCR_SCRAMBLER_DISABLE    0x0200 /* 1=Scrambler disable */
2882 #define M88E1000_PSCR_FORCE_LINK_GOOD      0x0400 /* 1=Force link good */
2883 #define M88E1000_PSCR_ASSERT_CRS_ON_TX     0x0800 /* 1=Assert CRS on Transmit */
2884
2885 #define M88E1000_PSCR_POLARITY_REVERSAL_SHIFT    1
2886 #define M88E1000_PSCR_AUTO_X_MODE_SHIFT          5
2887 #define M88E1000_PSCR_10BT_EXT_DIST_ENABLE_SHIFT 7
2888
2889 /* M88E1000 PHY Specific Status Register */
2890 #define M88E1000_PSSR_JABBER             0x0001 /* 1=Jabber */
2891 #define M88E1000_PSSR_REV_POLARITY       0x0002 /* 1=Polarity reversed */
2892 #define M88E1000_PSSR_DOWNSHIFT          0x0020 /* 1=Downshifted */
2893 #define M88E1000_PSSR_MDIX               0x0040 /* 1=MDIX; 0=MDI */
2894 #define M88E1000_PSSR_CABLE_LENGTH       0x0380 /* 0=<50M;1=50-80M;2=80-110M;
2895                                             * 3=110-140M;4=>140M */
2896 #define M88E1000_PSSR_LINK               0x0400 /* 1=Link up, 0=Link down */
2897 #define M88E1000_PSSR_SPD_DPLX_RESOLVED  0x0800 /* 1=Speed & Duplex resolved */
2898 #define M88E1000_PSSR_PAGE_RCVD          0x1000 /* 1=Page received */
2899 #define M88E1000_PSSR_DPLX               0x2000 /* 1=Duplex 0=Half Duplex */
2900 #define M88E1000_PSSR_SPEED              0xC000 /* Speed, bits 14:15 */
2901 #define M88E1000_PSSR_10MBS              0x0000 /* 00=10Mbs */
2902 #define M88E1000_PSSR_100MBS             0x4000 /* 01=100Mbs */
2903 #define M88E1000_PSSR_1000MBS            0x8000 /* 10=1000Mbs */
2904
2905 #define M88E1000_PSSR_REV_POLARITY_SHIFT 1
2906 #define M88E1000_PSSR_DOWNSHIFT_SHIFT    5
2907 #define M88E1000_PSSR_MDIX_SHIFT         6
2908 #define M88E1000_PSSR_CABLE_LENGTH_SHIFT 7
2909
2910 /* M88E1000 Extended PHY Specific Control Register */
2911 #define M88E1000_EPSCR_FIBER_LOOPBACK 0x4000 /* 1=Fiber loopback */
2912 #define M88E1000_EPSCR_DOWN_NO_IDLE   0x8000 /* 1=Lost lock detect enabled.
2913                                               * Will assert lost lock and bring
2914                                               * link down if idle not seen
2915                                               * within 1ms in 1000BASE-T
2916                                               */
2917 /* Number of times we will attempt to autonegotiate before downshifting if we
2918  * are the master */
2919 #define M88E1000_EPSCR_MASTER_DOWNSHIFT_MASK 0x0C00
2920 #define M88E1000_EPSCR_MASTER_DOWNSHIFT_1X   0x0000
2921 #define M88E1000_EPSCR_MASTER_DOWNSHIFT_2X   0x0400
2922 #define M88E1000_EPSCR_MASTER_DOWNSHIFT_3X   0x0800
2923 #define M88E1000_EPSCR_MASTER_DOWNSHIFT_4X   0x0C00
2924 /* Number of times we will attempt to autonegotiate before downshifting if we
2925  * are the slave */
2926 #define M88E1000_EPSCR_SLAVE_DOWNSHIFT_MASK  0x0300
2927 #define M88E1000_EPSCR_SLAVE_DOWNSHIFT_DIS   0x0000
2928 #define M88E1000_EPSCR_SLAVE_DOWNSHIFT_1X    0x0100
2929 #define M88E1000_EPSCR_SLAVE_DOWNSHIFT_2X    0x0200
2930 #define M88E1000_EPSCR_SLAVE_DOWNSHIFT_3X    0x0300
2931 #define M88E1000_EPSCR_TX_CLK_2_5     0x0060 /* 2.5 MHz TX_CLK */
2932 #define M88E1000_EPSCR_TX_CLK_25      0x0070 /* 25  MHz TX_CLK */
2933 #define M88E1000_EPSCR_TX_CLK_0       0x0000 /* NO  TX_CLK */
2934
2935 /* M88EC018 Rev 2 specific DownShift settings */
2936 #define M88EC018_EPSCR_DOWNSHIFT_COUNTER_MASK  0x0E00
2937 #define M88EC018_EPSCR_DOWNSHIFT_COUNTER_1X    0x0000
2938 #define M88EC018_EPSCR_DOWNSHIFT_COUNTER_2X    0x0200
2939 #define M88EC018_EPSCR_DOWNSHIFT_COUNTER_3X    0x0400
2940 #define M88EC018_EPSCR_DOWNSHIFT_COUNTER_4X    0x0600
2941 #define M88EC018_EPSCR_DOWNSHIFT_COUNTER_5X    0x0800
2942 #define M88EC018_EPSCR_DOWNSHIFT_COUNTER_6X    0x0A00
2943 #define M88EC018_EPSCR_DOWNSHIFT_COUNTER_7X    0x0C00
2944 #define M88EC018_EPSCR_DOWNSHIFT_COUNTER_8X    0x0E00
2945
2946 /* IGP01E1000 Specific Port Config Register - R/W */
2947 #define IGP01E1000_PSCFR_AUTO_MDIX_PAR_DETECT  0x0010
2948 #define IGP01E1000_PSCFR_PRE_EN                0x0020
2949 #define IGP01E1000_PSCFR_SMART_SPEED           0x0080
2950 #define IGP01E1000_PSCFR_DISABLE_TPLOOPBACK    0x0100
2951 #define IGP01E1000_PSCFR_DISABLE_JABBER        0x0400
2952 #define IGP01E1000_PSCFR_DISABLE_TRANSMIT      0x2000
2953
2954 /* IGP01E1000 Specific Port Status Register - R/O */
2955 #define IGP01E1000_PSSR_AUTONEG_FAILED         0x0001 /* RO LH SC */
2956 #define IGP01E1000_PSSR_POLARITY_REVERSED      0x0002
2957 #define IGP01E1000_PSSR_CABLE_LENGTH           0x007C
2958 #define IGP01E1000_PSSR_FULL_DUPLEX            0x0200
2959 #define IGP01E1000_PSSR_LINK_UP                0x0400
2960 #define IGP01E1000_PSSR_MDIX                   0x0800
2961 #define IGP01E1000_PSSR_SPEED_MASK             0xC000 /* speed bits mask */
2962 #define IGP01E1000_PSSR_SPEED_10MBPS           0x4000
2963 #define IGP01E1000_PSSR_SPEED_100MBPS          0x8000
2964 #define IGP01E1000_PSSR_SPEED_1000MBPS         0xC000
2965 #define IGP01E1000_PSSR_CABLE_LENGTH_SHIFT     0x0002 /* shift right 2 */
2966 #define IGP01E1000_PSSR_MDIX_SHIFT             0x000B /* shift right 11 */
2967
2968 /* IGP01E1000 Specific Port Control Register - R/W */
2969 #define IGP01E1000_PSCR_TP_LOOPBACK            0x0010
2970 #define IGP01E1000_PSCR_CORRECT_NC_SCMBLR      0x0200
2971 #define IGP01E1000_PSCR_TEN_CRS_SELECT         0x0400
2972 #define IGP01E1000_PSCR_FLIP_CHIP              0x0800
2973 #define IGP01E1000_PSCR_AUTO_MDIX              0x1000
2974 #define IGP01E1000_PSCR_FORCE_MDI_MDIX         0x2000 /* 0-MDI, 1-MDIX */
2975
2976 /* IGP01E1000 Specific Port Link Health Register */
2977 #define IGP01E1000_PLHR_SS_DOWNGRADE           0x8000
2978 #define IGP01E1000_PLHR_GIG_SCRAMBLER_ERROR    0x4000
2979 #define IGP01E1000_PLHR_MASTER_FAULT           0x2000
2980 #define IGP01E1000_PLHR_MASTER_RESOLUTION      0x1000
2981 #define IGP01E1000_PLHR_GIG_REM_RCVR_NOK       0x0800 /* LH */
2982 #define IGP01E1000_PLHR_IDLE_ERROR_CNT_OFLOW   0x0400 /* LH */
2983 #define IGP01E1000_PLHR_DATA_ERR_1             0x0200 /* LH */
2984 #define IGP01E1000_PLHR_DATA_ERR_0             0x0100
2985 #define IGP01E1000_PLHR_AUTONEG_FAULT          0x0040
2986 #define IGP01E1000_PLHR_AUTONEG_ACTIVE         0x0010
2987 #define IGP01E1000_PLHR_VALID_CHANNEL_D        0x0008
2988 #define IGP01E1000_PLHR_VALID_CHANNEL_C        0x0004
2989 #define IGP01E1000_PLHR_VALID_CHANNEL_B        0x0002
2990 #define IGP01E1000_PLHR_VALID_CHANNEL_A        0x0001
2991
2992 /* IGP01E1000 Channel Quality Register */
2993 #define IGP01E1000_MSE_CHANNEL_D        0x000F
2994 #define IGP01E1000_MSE_CHANNEL_C        0x00F0
2995 #define IGP01E1000_MSE_CHANNEL_B        0x0F00
2996 #define IGP01E1000_MSE_CHANNEL_A        0xF000
2997
2998 #define IGP02E1000_PM_SPD                         0x0001  /* Smart Power Down */
2999 #define IGP02E1000_PM_D3_LPLU                     0x0004  /* Enable LPLU in non-D0a modes */
3000 #define IGP02E1000_PM_D0_LPLU                     0x0002  /* Enable LPLU in D0a mode */
3001
3002 /* IGP01E1000 DSP reset macros */
3003 #define DSP_RESET_ENABLE     0x0
3004 #define DSP_RESET_DISABLE    0x2
3005 #define E1000_MAX_DSP_RESETS 10
3006
3007 /* IGP01E1000 & IGP02E1000 AGC Registers */
3008
3009 #define IGP01E1000_AGC_LENGTH_SHIFT 7         /* Coarse - 13:11, Fine - 10:7 */
3010 #define IGP02E1000_AGC_LENGTH_SHIFT 9         /* Coarse - 15:13, Fine - 12:9 */
3011
3012 /* IGP02E1000 AGC Register Length 9-bit mask */
3013 #define IGP02E1000_AGC_LENGTH_MASK  0x7F
3014
3015 /* 7 bits (3 Coarse + 4 Fine) --> 128 optional values */
3016 #define IGP01E1000_AGC_LENGTH_TABLE_SIZE 128
3017 #define IGP02E1000_AGC_LENGTH_TABLE_SIZE 113
3018
3019 /* The precision error of the cable length is +/- 10 meters */
3020 #define IGP01E1000_AGC_RANGE    10
3021 #define IGP02E1000_AGC_RANGE    15
3022
3023 /* IGP01E1000 PCS Initialization register */
3024 /* bits 3:6 in the PCS registers stores the channels polarity */
3025 #define IGP01E1000_PHY_POLARITY_MASK    0x0078
3026
3027 /* IGP01E1000 GMII FIFO Register */
3028 #define IGP01E1000_GMII_FLEX_SPD               0x10 /* Enable flexible speed
3029                                                      * on Link-Up */
3030 #define IGP01E1000_GMII_SPD                    0x20 /* Enable SPD */
3031
3032 /* IGP01E1000 Analog Register */
3033 #define IGP01E1000_ANALOG_SPARE_FUSE_STATUS       0x20D1
3034 #define IGP01E1000_ANALOG_FUSE_STATUS             0x20D0
3035 #define IGP01E1000_ANALOG_FUSE_CONTROL            0x20DC
3036 #define IGP01E1000_ANALOG_FUSE_BYPASS             0x20DE
3037
3038 #define IGP01E1000_ANALOG_FUSE_POLY_MASK            0xF000
3039 #define IGP01E1000_ANALOG_FUSE_FINE_MASK            0x0F80
3040 #define IGP01E1000_ANALOG_FUSE_COARSE_MASK          0x0070
3041 #define IGP01E1000_ANALOG_SPARE_FUSE_ENABLED        0x0100
3042 #define IGP01E1000_ANALOG_FUSE_ENABLE_SW_CONTROL    0x0002
3043
3044 #define IGP01E1000_ANALOG_FUSE_COARSE_THRESH        0x0040
3045 #define IGP01E1000_ANALOG_FUSE_COARSE_10            0x0010
3046 #define IGP01E1000_ANALOG_FUSE_FINE_1               0x0080
3047 #define IGP01E1000_ANALOG_FUSE_FINE_10              0x0500
3048
3049 /* GG82563 PHY Specific Status Register (Page 0, Register 16 */
3050 #define GG82563_PSCR_DISABLE_JABBER             0x0001 /* 1=Disable Jabber */
3051 #define GG82563_PSCR_POLARITY_REVERSAL_DISABLE  0x0002 /* 1=Polarity Reversal Disabled */
3052 #define GG82563_PSCR_POWER_DOWN                 0x0004 /* 1=Power Down */
3053 #define GG82563_PSCR_COPPER_TRANSMITER_DISABLE  0x0008 /* 1=Transmitter Disabled */
3054 #define GG82563_PSCR_CROSSOVER_MODE_MASK        0x0060
3055 #define GG82563_PSCR_CROSSOVER_MODE_MDI         0x0000 /* 00=Manual MDI configuration */
3056 #define GG82563_PSCR_CROSSOVER_MODE_MDIX        0x0020 /* 01=Manual MDIX configuration */
3057 #define GG82563_PSCR_CROSSOVER_MODE_AUTO        0x0060 /* 11=Automatic crossover */
3058 #define GG82563_PSCR_ENALBE_EXTENDED_DISTANCE   0x0080 /* 1=Enable Extended Distance */
3059 #define GG82563_PSCR_ENERGY_DETECT_MASK         0x0300
3060 #define GG82563_PSCR_ENERGY_DETECT_OFF          0x0000 /* 00,01=Off */
3061 #define GG82563_PSCR_ENERGY_DETECT_RX           0x0200 /* 10=Sense on Rx only (Energy Detect) */
3062 #define GG82563_PSCR_ENERGY_DETECT_RX_TM        0x0300 /* 11=Sense and Tx NLP */
3063 #define GG82563_PSCR_FORCE_LINK_GOOD            0x0400 /* 1=Force Link Good */
3064 #define GG82563_PSCR_DOWNSHIFT_ENABLE           0x0800 /* 1=Enable Downshift */
3065 #define GG82563_PSCR_DOWNSHIFT_COUNTER_MASK     0x7000
3066 #define GG82563_PSCR_DOWNSHIFT_COUNTER_SHIFT    12
3067
3068 /* PHY Specific Status Register (Page 0, Register 17) */
3069 #define GG82563_PSSR_JABBER                0x0001 /* 1=Jabber */
3070 #define GG82563_PSSR_POLARITY              0x0002 /* 1=Polarity Reversed */
3071 #define GG82563_PSSR_LINK                  0x0008 /* 1=Link is Up */
3072 #define GG82563_PSSR_ENERGY_DETECT         0x0010 /* 1=Sleep, 0=Active */
3073 #define GG82563_PSSR_DOWNSHIFT             0x0020 /* 1=Downshift */
3074 #define GG82563_PSSR_CROSSOVER_STATUS      0x0040 /* 1=MDIX, 0=MDI */
3075 #define GG82563_PSSR_RX_PAUSE_ENABLED      0x0100 /* 1=Receive Pause Enabled */
3076 #define GG82563_PSSR_TX_PAUSE_ENABLED      0x0200 /* 1=Transmit Pause Enabled */
3077 #define GG82563_PSSR_LINK_UP               0x0400 /* 1=Link Up */
3078 #define GG82563_PSSR_SPEED_DUPLEX_RESOLVED 0x0800 /* 1=Resolved */
3079 #define GG82563_PSSR_PAGE_RECEIVED         0x1000 /* 1=Page Received */
3080 #define GG82563_PSSR_DUPLEX                0x2000 /* 1-Full-Duplex */
3081 #define GG82563_PSSR_SPEED_MASK            0xC000
3082 #define GG82563_PSSR_SPEED_10MBPS          0x0000 /* 00=10Mbps */
3083 #define GG82563_PSSR_SPEED_100MBPS         0x4000 /* 01=100Mbps */
3084 #define GG82563_PSSR_SPEED_1000MBPS        0x8000 /* 10=1000Mbps */
3085
3086 /* PHY Specific Status Register 2 (Page 0, Register 19) */
3087 #define GG82563_PSSR2_JABBER                0x0001 /* 1=Jabber */
3088 #define GG82563_PSSR2_POLARITY_CHANGED      0x0002 /* 1=Polarity Changed */
3089 #define GG82563_PSSR2_ENERGY_DETECT_CHANGED 0x0010 /* 1=Energy Detect Changed */
3090 #define GG82563_PSSR2_DOWNSHIFT_INTERRUPT   0x0020 /* 1=Downshift Detected */
3091 #define GG82563_PSSR2_MDI_CROSSOVER_CHANGE  0x0040 /* 1=Crossover Changed */
3092 #define GG82563_PSSR2_FALSE_CARRIER         0x0100 /* 1=False Carrier */
3093 #define GG82563_PSSR2_SYMBOL_ERROR          0x0200 /* 1=Symbol Error */
3094 #define GG82563_PSSR2_LINK_STATUS_CHANGED   0x0400 /* 1=Link Status Changed */
3095 #define GG82563_PSSR2_AUTO_NEG_COMPLETED    0x0800 /* 1=Auto-Neg Completed */
3096 #define GG82563_PSSR2_PAGE_RECEIVED         0x1000 /* 1=Page Received */
3097 #define GG82563_PSSR2_DUPLEX_CHANGED        0x2000 /* 1=Duplex Changed */
3098 #define GG82563_PSSR2_SPEED_CHANGED         0x4000 /* 1=Speed Changed */
3099 #define GG82563_PSSR2_AUTO_NEG_ERROR        0x8000 /* 1=Auto-Neg Error */
3100
3101 /* PHY Specific Control Register 2 (Page 0, Register 26) */
3102 #define GG82563_PSCR2_10BT_POLARITY_FORCE           0x0002 /* 1=Force Negative Polarity */
3103 #define GG82563_PSCR2_1000MB_TEST_SELECT_MASK       0x000C
3104 #define GG82563_PSCR2_1000MB_TEST_SELECT_NORMAL     0x0000 /* 00,01=Normal Operation */
3105 #define GG82563_PSCR2_1000MB_TEST_SELECT_112NS      0x0008 /* 10=Select 112ns Sequence */
3106 #define GG82563_PSCR2_1000MB_TEST_SELECT_16NS       0x000C /* 11=Select 16ns Sequence */
3107 #define GG82563_PSCR2_REVERSE_AUTO_NEG              0x2000 /* 1=Reverse Auto-Negotiation */
3108 #define GG82563_PSCR2_1000BT_DISABLE                0x4000 /* 1=Disable 1000BASE-T */
3109 #define GG82563_PSCR2_TRANSMITER_TYPE_MASK          0x8000
3110 #define GG82563_PSCR2_TRANSMITTER_TYPE_CLASS_B      0x0000 /* 0=Class B */
3111 #define GG82563_PSCR2_TRANSMITTER_TYPE_CLASS_A      0x8000 /* 1=Class A */
3112
3113 /* MAC Specific Control Register (Page 2, Register 21) */
3114 /* Tx clock speed for Link Down and 1000BASE-T for the following speeds */
3115 #define GG82563_MSCR_TX_CLK_MASK                    0x0007
3116 #define GG82563_MSCR_TX_CLK_10MBPS_2_5MHZ           0x0004
3117 #define GG82563_MSCR_TX_CLK_100MBPS_25MHZ           0x0005
3118 #define GG82563_MSCR_TX_CLK_1000MBPS_2_5MHZ         0x0006
3119 #define GG82563_MSCR_TX_CLK_1000MBPS_25MHZ          0x0007
3120
3121 #define GG82563_MSCR_ASSERT_CRS_ON_TX               0x0010 /* 1=Assert */
3122
3123 /* DSP Distance Register (Page 5, Register 26) */
3124 #define GG82563_DSPD_CABLE_LENGTH               0x0007 /* 0 = <50M;
3125                                                           1 = 50-80M;
3126                                                           2 = 80-110M;
3127                                                           3 = 110-140M;
3128                                                           4 = >140M */
3129
3130 /* Kumeran Mode Control Register (Page 193, Register 16) */
3131 #define GG82563_KMCR_PHY_LEDS_EN                    0x0020 /* 1=PHY LEDs, 0=Kumeran Inband LEDs */
3132 #define GG82563_KMCR_FORCE_LINK_UP                  0x0040 /* 1=Force Link Up */
3133 #define GG82563_KMCR_SUPPRESS_SGMII_EPD_EXT         0x0080
3134 #define GG82563_KMCR_MDIO_BUS_SPEED_SELECT_MASK     0x0400
3135 #define GG82563_KMCR_MDIO_BUS_SPEED_SELECT          0x0400 /* 1=6.25MHz, 0=0.8MHz */
3136 #define GG82563_KMCR_PASS_FALSE_CARRIER             0x0800
3137
3138 /* Power Management Control Register (Page 193, Register 20) */
3139 #define GG82563_PMCR_ENABLE_ELECTRICAL_IDLE         0x0001 /* 1=Enalbe SERDES Electrical Idle */
3140 #define GG82563_PMCR_DISABLE_PORT                   0x0002 /* 1=Disable Port */
3141 #define GG82563_PMCR_DISABLE_SERDES                 0x0004 /* 1=Disable SERDES */
3142 #define GG82563_PMCR_REVERSE_AUTO_NEG               0x0008 /* 1=Enable Reverse Auto-Negotiation */
3143 #define GG82563_PMCR_DISABLE_1000_NON_D0            0x0010 /* 1=Disable 1000Mbps Auto-Neg in non D0 */
3144 #define GG82563_PMCR_DISABLE_1000                   0x0020 /* 1=Disable 1000Mbps Auto-Neg Always */
3145 #define GG82563_PMCR_REVERSE_AUTO_NEG_D0A           0x0040 /* 1=Enable D0a Reverse Auto-Negotiation */
3146 #define GG82563_PMCR_FORCE_POWER_STATE              0x0080 /* 1=Force Power State */
3147 #define GG82563_PMCR_PROGRAMMED_POWER_STATE_MASK    0x0300
3148 #define GG82563_PMCR_PROGRAMMED_POWER_STATE_DR      0x0000 /* 00=Dr */
3149 #define GG82563_PMCR_PROGRAMMED_POWER_STATE_D0U     0x0100 /* 01=D0u */
3150 #define GG82563_PMCR_PROGRAMMED_POWER_STATE_D0A     0x0200 /* 10=D0a */
3151 #define GG82563_PMCR_PROGRAMMED_POWER_STATE_D3      0x0300 /* 11=D3 */
3152
3153 /* In-Band Control Register (Page 194, Register 18) */
3154 #define GG82563_ICR_DIS_PADDING                     0x0010 /* Disable Padding Use */
3155
3156
3157 /* Bit definitions for valid PHY IDs. */
3158 /* I = Integrated
3159  * E = External
3160  */
3161 #define M88_VENDOR         0x0141
3162 #define M88E1000_E_PHY_ID  0x01410C50
3163 #define M88E1000_I_PHY_ID  0x01410C30
3164 #define M88E1011_I_PHY_ID  0x01410C20
3165 #define IGP01E1000_I_PHY_ID  0x02A80380
3166 #define M88E1000_12_PHY_ID M88E1000_E_PHY_ID
3167 #define M88E1000_14_PHY_ID M88E1000_E_PHY_ID
3168 #define M88E1011_I_REV_4   0x04
3169 #define M88E1111_I_PHY_ID  0x01410CC0
3170 #define L1LXT971A_PHY_ID   0x001378E0
3171 #define GG82563_E_PHY_ID   0x01410CA0
3172
3173
3174 /* Bits...
3175  * 15-5: page
3176  * 4-0: register offset
3177  */
3178 #define PHY_PAGE_SHIFT        5
3179 #define PHY_REG(page, reg)    \
3180         (((page) << PHY_PAGE_SHIFT) | ((reg) & MAX_PHY_REG_ADDRESS))
3181
3182 #define IGP3_PHY_PORT_CTRL           \
3183         PHY_REG(769, 17) /* Port General Configuration */
3184 #define IGP3_PHY_RATE_ADAPT_CTRL \
3185         PHY_REG(769, 25) /* Rate Adapter Control Register */
3186
3187 #define IGP3_KMRN_FIFO_CTRL_STATS \
3188         PHY_REG(770, 16) /* KMRN FIFO's control/status register */
3189 #define IGP3_KMRN_POWER_MNG_CTRL \
3190         PHY_REG(770, 17) /* KMRN Power Management Control Register */
3191 #define IGP3_KMRN_INBAND_CTRL \
3192         PHY_REG(770, 18) /* KMRN Inband Control Register */
3193 #define IGP3_KMRN_DIAG \
3194         PHY_REG(770, 19) /* KMRN Diagnostic register */
3195 #define IGP3_KMRN_DIAG_PCS_LOCK_LOSS 0x0002 /* RX PCS is not synced */
3196 #define IGP3_KMRN_ACK_TIMEOUT \
3197         PHY_REG(770, 20) /* KMRN Acknowledge Timeouts register */
3198
3199 #define IGP3_VR_CTRL \
3200         PHY_REG(776, 18) /* Voltage regulator control register */
3201 #define IGP3_VR_CTRL_MODE_SHUT       0x0200 /* Enter powerdown, shutdown VRs */
3202 #define IGP3_VR_CTRL_MODE_MASK       0x0300 /* Shutdown VR Mask */
3203
3204 #define IGP3_CAPABILITY \
3205         PHY_REG(776, 19) /* IGP3 Capability Register */
3206
3207 /* Capabilities for SKU Control  */
3208 #define IGP3_CAP_INITIATE_TEAM       0x0001 /* Able to initiate a team */
3209 #define IGP3_CAP_WFM                 0x0002 /* Support WoL and PXE */
3210 #define IGP3_CAP_ASF                 0x0004 /* Support ASF */
3211 #define IGP3_CAP_LPLU                0x0008 /* Support Low Power Link Up */
3212 #define IGP3_CAP_DC_AUTO_SPEED       0x0010 /* Support AC/DC Auto Link Speed */
3213 #define IGP3_CAP_SPD                 0x0020 /* Support Smart Power Down */
3214 #define IGP3_CAP_MULT_QUEUE          0x0040 /* Support 2 tx & 2 rx queues */
3215 #define IGP3_CAP_RSS                 0x0080 /* Support RSS */
3216 #define IGP3_CAP_8021PQ              0x0100 /* Support 802.1Q & 802.1p */
3217 #define IGP3_CAP_AMT_CB              0x0200 /* Support active manageability and circuit breaker */
3218
3219 #define IGP3_PPC_JORDAN_EN           0x0001
3220 #define IGP3_PPC_JORDAN_GIGA_SPEED   0x0002
3221
3222 #define IGP3_KMRN_PMC_EE_IDLE_LINK_DIS         0x0001
3223 #define IGP3_KMRN_PMC_K0S_ENTRY_LATENCY_MASK   0x001E
3224 #define IGP3_KMRN_PMC_K0S_MODE1_EN_GIGA        0x0020
3225 #define IGP3_KMRN_PMC_K0S_MODE1_EN_100         0x0040
3226
3227 #define IGP3E1000_PHY_MISC_CTRL                0x1B   /* Misc. Ctrl register */
3228 #define IGP3_PHY_MISC_DUPLEX_MANUAL_SET        0x1000 /* Duplex Manual Set */
3229
3230 #define IGP3_KMRN_EXT_CTRL  PHY_REG(770, 18)
3231 #define IGP3_KMRN_EC_DIS_INBAND    0x0080
3232
3233 #define IGP03E1000_E_PHY_ID  0x02A80390
3234 #define IFE_E_PHY_ID         0x02A80330 /* 10/100 PHY */
3235 #define IFE_PLUS_E_PHY_ID    0x02A80320
3236 #define IFE_C_E_PHY_ID       0x02A80310
3237
3238 #define IFE_PHY_EXTENDED_STATUS_CONTROL   0x10  /* 100BaseTx Extended Status, Control and Address */
3239 #define IFE_PHY_SPECIAL_CONTROL           0x11  /* 100BaseTx PHY special control register */
3240 #define IFE_PHY_RCV_FALSE_CARRIER         0x13  /* 100BaseTx Receive False Carrier Counter */
3241 #define IFE_PHY_RCV_DISCONNECT            0x14  /* 100BaseTx Receive Disconnet Counter */
3242 #define IFE_PHY_RCV_ERROT_FRAME           0x15  /* 100BaseTx Receive Error Frame Counter */
3243 #define IFE_PHY_RCV_SYMBOL_ERR            0x16  /* Receive Symbol Error Counter */
3244 #define IFE_PHY_PREM_EOF_ERR              0x17  /* 100BaseTx Receive Premature End Of Frame Error Counter */
3245 #define IFE_PHY_RCV_EOF_ERR               0x18  /* 10BaseT Receive End Of Frame Error Counter */
3246 #define IFE_PHY_TX_JABBER_DETECT          0x19  /* 10BaseT Transmit Jabber Detect Counter */
3247 #define IFE_PHY_EQUALIZER                 0x1A  /* PHY Equalizer Control and Status */
3248 #define IFE_PHY_SPECIAL_CONTROL_LED       0x1B  /* PHY special control and LED configuration */
3249 #define IFE_PHY_MDIX_CONTROL              0x1C  /* MDI/MDI-X Control register */
3250 #define IFE_PHY_HWI_CONTROL               0x1D  /* Hardware Integrity Control (HWI) */
3251
3252 #define IFE_PESC_REDUCED_POWER_DOWN_DISABLE  0x2000  /* Defaut 1 = Disable auto reduced power down */
3253 #define IFE_PESC_100BTX_POWER_DOWN           0x0400  /* Indicates the power state of 100BASE-TX */
3254 #define IFE_PESC_10BTX_POWER_DOWN            0x0200  /* Indicates the power state of 10BASE-T */
3255 #define IFE_PESC_POLARITY_REVERSED           0x0100  /* Indicates 10BASE-T polarity */
3256 #define IFE_PESC_PHY_ADDR_MASK               0x007C  /* Bit 6:2 for sampled PHY address */
3257 #define IFE_PESC_SPEED                       0x0002  /* Auto-negotiation speed result 1=100Mbs, 0=10Mbs */
3258 #define IFE_PESC_DUPLEX                      0x0001  /* Auto-negotiation duplex result 1=Full, 0=Half */
3259 #define IFE_PESC_POLARITY_REVERSED_SHIFT     8
3260
3261 #define IFE_PSC_DISABLE_DYNAMIC_POWER_DOWN   0x0100  /* 1 = Dyanmic Power Down disabled */
3262 #define IFE_PSC_FORCE_POLARITY               0x0020  /* 1=Reversed Polarity, 0=Normal */
3263 #define IFE_PSC_AUTO_POLARITY_DISABLE        0x0010  /* 1=Auto Polarity Disabled, 0=Enabled */
3264 #define IFE_PSC_JABBER_FUNC_DISABLE          0x0001  /* 1=Jabber Disabled, 0=Normal Jabber Operation */
3265 #define IFE_PSC_FORCE_POLARITY_SHIFT         5
3266 #define IFE_PSC_AUTO_POLARITY_DISABLE_SHIFT  4
3267
3268 #define IFE_PMC_AUTO_MDIX                    0x0080  /* 1=enable MDI/MDI-X feature, default 0=disabled */
3269 #define IFE_PMC_FORCE_MDIX                   0x0040  /* 1=force MDIX-X, 0=force MDI */
3270 #define IFE_PMC_MDIX_STATUS                  0x0020  /* 1=MDI-X, 0=MDI */
3271 #define IFE_PMC_AUTO_MDIX_COMPLETE           0x0010  /* Resolution algorthm is completed */
3272 #define IFE_PMC_MDIX_MODE_SHIFT              6
3273 #define IFE_PHC_MDIX_RESET_ALL_MASK          0x0000  /* Disable auto MDI-X */
3274
3275 #define IFE_PHC_HWI_ENABLE                   0x8000  /* Enable the HWI feature */
3276 #define IFE_PHC_ABILITY_CHECK                0x4000  /* 1= Test Passed, 0=failed */
3277 #define IFE_PHC_TEST_EXEC                    0x2000  /* PHY launch test pulses on the wire */
3278 #define IFE_PHC_HIGHZ                        0x0200  /* 1 = Open Circuit */
3279 #define IFE_PHC_LOWZ                         0x0400  /* 1 = Short Circuit */
3280 #define IFE_PHC_LOW_HIGH_Z_MASK              0x0600  /* Mask for indication type of problem on the line */
3281 #define IFE_PHC_DISTANCE_MASK                0x01FF  /* Mask for distance to the cable problem, in 80cm granularity */
3282 #define IFE_PHC_RESET_ALL_MASK               0x0000  /* Disable HWI */
3283 #define IFE_PSCL_PROBE_MODE                  0x0020  /* LED Probe mode */
3284 #define IFE_PSCL_PROBE_LEDS_OFF              0x0006  /* Force LEDs 0 and 2 off */
3285 #define IFE_PSCL_PROBE_LEDS_ON               0x0007  /* Force LEDs 0 and 2 on */
3286
3287 #define ICH_FLASH_COMMAND_TIMEOUT            5000    /* 5000 uSecs - adjusted */
3288 #define ICH_FLASH_ERASE_TIMEOUT              3000000 /* Up to 3 seconds - worst case */
3289 #define ICH_FLASH_CYCLE_REPEAT_COUNT         10      /* 10 cycles */
3290 #define ICH_FLASH_SEG_SIZE_256               256
3291 #define ICH_FLASH_SEG_SIZE_4K                4096
3292 #define ICH_FLASH_SEG_SIZE_8K                8192
3293 #define ICH_FLASH_SEG_SIZE_64K               65536
3294
3295 #define ICH_CYCLE_READ                       0x0
3296 #define ICH_CYCLE_RESERVED                   0x1
3297 #define ICH_CYCLE_WRITE                      0x2
3298 #define ICH_CYCLE_ERASE                      0x3
3299
3300 #define ICH_FLASH_GFPREG   0x0000
3301 #define ICH_FLASH_HSFSTS   0x0004
3302 #define ICH_FLASH_HSFCTL   0x0006
3303 #define ICH_FLASH_FADDR    0x0008
3304 #define ICH_FLASH_FDATA0   0x0010
3305 #define ICH_FLASH_FRACC    0x0050
3306 #define ICH_FLASH_FREG0    0x0054
3307 #define ICH_FLASH_FREG1    0x0058
3308 #define ICH_FLASH_FREG2    0x005C
3309 #define ICH_FLASH_FREG3    0x0060
3310 #define ICH_FLASH_FPR0     0x0074
3311 #define ICH_FLASH_FPR1     0x0078
3312 #define ICH_FLASH_SSFSTS   0x0090
3313 #define ICH_FLASH_SSFCTL   0x0092
3314 #define ICH_FLASH_PREOP    0x0094
3315 #define ICH_FLASH_OPTYPE   0x0096
3316 #define ICH_FLASH_OPMENU   0x0098
3317
3318 #define ICH_FLASH_REG_MAPSIZE      0x00A0
3319 #define ICH_FLASH_SECTOR_SIZE      4096
3320 #define ICH_GFPREG_BASE_MASK       0x1FFF
3321 #define ICH_FLASH_LINEAR_ADDR_MASK 0x00FFFFFF
3322 #define ICH_FLAGH_SECT_ADDR_SHIFT  12
3323
3324 /* ICH8 GbE Flash Hardware Sequencing Flash Status Register bit breakdown */
3325 /* Offset 04h HSFSTS */
3326 union ich8_hws_flash_status {
3327     struct ich8_hsfsts {
3328         uint16_t flcdone        :1;   /* bit 0 Flash Cycle Done */
3329         uint16_t flcerr         :1;   /* bit 1 Flash Cycle Error */
3330         uint16_t dael           :1;   /* bit 2 Direct Access error Log */
3331         uint16_t berasesz       :2;   /* bit 4:3 Block/Sector Erase Size */
3332         uint16_t flcinprog      :1;   /* bit 5 flash SPI cycle in Progress */
3333         uint16_t reserved1      :2;   /* bit 13:6 Reserved */
3334         uint16_t reserved2      :6;   /* bit 13:6 Reserved */
3335         uint16_t fldesvalid     :1;   /* bit 14 Flash Descriptor Valid */
3336         uint16_t flockdn        :1;   /* bit 15 Flash Configuration Lock-Down */
3337     } hsf_status;
3338     uint16_t regval;
3339 };
3340
3341 /* ICH8 GbE Flash Hardware Sequencing Flash control Register bit breakdown */
3342 /* Offset 06h FLCTL */
3343 union ich8_hws_flash_ctrl {
3344     struct ich8_hsflctl {
3345         uint16_t flcgo          :1;   /* 0 Flash Cycle Go */
3346         uint16_t flcycle        :2;   /* 2:1 Flash Cycle */
3347         uint16_t reserved       :5;   /* 7:3 Reserved  */
3348         uint16_t fldbcount      :2;   /* 9:8 Flash Data Byte Count */
3349         uint16_t flockdn        :6;   /* 15:10 Reserved */
3350     } hsf_ctrl;
3351     uint16_t regval;
3352 };
3353
3354 /* ICH8 Flash Region Access Permissions */
3355 union ich8_hws_flash_regacc {
3356     struct ich8_flracc {
3357         uint32_t grra           :8;   /* 0:7 GbE region Read Access */
3358         uint32_t grwa           :8;   /* 8:15 GbE region Write Access */
3359         uint32_t gmrag          :8;   /* 23:16 GbE Master Read Access Grant  */
3360         uint32_t gmwag          :8;   /* 31:24 GbE Master Write Access Grant */
3361     } hsf_flregacc;
3362     uint16_t regval;
3363 };
3364
3365 /* Miscellaneous PHY bit definitions. */
3366 #define PHY_PREAMBLE        0xFFFFFFFF
3367 #define PHY_SOF             0x01
3368 #define PHY_OP_READ         0x02
3369 #define PHY_OP_WRITE        0x01
3370 #define PHY_TURNAROUND      0x02
3371 #define PHY_PREAMBLE_SIZE   32
3372 #define MII_CR_SPEED_1000   0x0040
3373 #define MII_CR_SPEED_100    0x2000
3374 #define MII_CR_SPEED_10     0x0000
3375 #define E1000_PHY_ADDRESS   0x01
3376 #define PHY_AUTO_NEG_TIME   45  /* 4.5 Seconds */
3377 #define PHY_FORCE_TIME      20  /* 2.0 Seconds */
3378 #define PHY_REVISION_MASK   0xFFFFFFF0
3379 #define DEVICE_SPEED_MASK   0x00000300  /* Device Ctrl Reg Speed Mask */
3380 #define REG4_SPEED_MASK     0x01E0
3381 #define REG9_SPEED_MASK     0x0300
3382 #define ADVERTISE_10_HALF   0x0001
3383 #define ADVERTISE_10_FULL   0x0002
3384 #define ADVERTISE_100_HALF  0x0004
3385 #define ADVERTISE_100_FULL  0x0008
3386 #define ADVERTISE_1000_HALF 0x0010
3387 #define ADVERTISE_1000_FULL 0x0020
3388 #define AUTONEG_ADVERTISE_SPEED_DEFAULT 0x002F  /* Everything but 1000-Half */
3389 #define AUTONEG_ADVERTISE_10_100_ALL    0x000F /* All 10/100 speeds*/
3390 #define AUTONEG_ADVERTISE_10_ALL        0x0003 /* 10Mbps Full & Half speeds*/
3391
3392 #endif /* _EM_HW_H_ */