drm/i915: Backport fix for a bad bitmask.
[dragonfly.git] / sys / dev / drm / i915 / i915_reg.h
1 /* Copyright 2003 Tungsten Graphics, Inc., Cedar Park, Texas.
2  * All Rights Reserved.
3  *
4  * Permission is hereby granted, free of charge, to any person obtaining a
5  * copy of this software and associated documentation files (the
6  * "Software"), to deal in the Software without restriction, including
7  * without limitation the rights to use, copy, modify, merge, publish,
8  * distribute, sub license, and/or sell copies of the Software, and to
9  * permit persons to whom the Software is furnished to do so, subject to
10  * the following conditions:
11  *
12  * The above copyright notice and this permission notice (including the
13  * next paragraph) shall be included in all copies or substantial portions
14  * of the Software.
15  *
16  * THE SOFTWARE IS PROVIDED "AS IS", WITHOUT WARRANTY OF ANY KIND, EXPRESS
17  * OR IMPLIED, INCLUDING BUT NOT LIMITED TO THE WARRANTIES OF
18  * MERCHANTABILITY, FITNESS FOR A PARTICULAR PURPOSE AND NON-INFRINGEMENT.
19  * IN NO EVENT SHALL TUNGSTEN GRAPHICS AND/OR ITS SUPPLIERS BE LIABLE FOR
20  * ANY CLAIM, DAMAGES OR OTHER LIABILITY, WHETHER IN AN ACTION OF CONTRACT,
21  * TORT OR OTHERWISE, ARISING FROM, OUT OF OR IN CONNECTION WITH THE
22  * SOFTWARE OR THE USE OR OTHER DEALINGS IN THE SOFTWARE.
23  */
24
25 #ifndef _I915_REG_H_
26 #define _I915_REG_H_
27
28 typedef struct {
29         uint32_t reg;
30 } i915_reg_t;
31
32 #define _MMIO(r) ((const i915_reg_t){ .reg = (r) })
33
34 #define INVALID_MMIO_REG _MMIO(0)
35
36 static inline uint32_t i915_mmio_reg_offset(i915_reg_t reg)
37 {
38         return reg.reg;
39 }
40
41 static inline bool i915_mmio_reg_equal(i915_reg_t a, i915_reg_t b)
42 {
43         return i915_mmio_reg_offset(a) == i915_mmio_reg_offset(b);
44 }
45
46 static inline bool i915_mmio_reg_valid(i915_reg_t reg)
47 {
48         return !i915_mmio_reg_equal(reg, INVALID_MMIO_REG);
49 }
50
51 #define _PIPE(pipe, a, b) ((a) + (pipe)*((b)-(a)))
52 #define _MMIO_PIPE(pipe, a, b) _MMIO(_PIPE(pipe, a, b))
53 #define _PLANE(plane, a, b) _PIPE(plane, a, b)
54 #define _MMIO_PLANE(plane, a, b) _MMIO_PIPE(plane, a, b)
55 #define _TRANS(tran, a, b) ((a) + (tran)*((b)-(a)))
56 #define _MMIO_TRANS(tran, a, b) _MMIO(_TRANS(tran, a, b))
57 #define _PORT(port, a, b) ((a) + (port)*((b)-(a)))
58 #define _MMIO_PORT(port, a, b) _MMIO(_PORT(port, a, b))
59 #define _PIPE3(pipe, a, b, c) ((pipe) == PIPE_A ? (a) : \
60                                (pipe) == PIPE_B ? (b) : (c))
61 #define _MMIO_PIPE3(pipe, a, b, c) _MMIO(_PIPE3(pipe, a, b, c))
62 #define _PORT3(port, a, b, c) ((port) == PORT_A ? (a) : \
63                                (port) == PORT_B ? (b) : (c))
64 #define _MMIO_PORT3(pipe, a, b, c) _MMIO(_PORT3(pipe, a, b, c))
65
66 #define _MASKED_FIELD(mask, value) ({                                      \
67         if (__builtin_constant_p(mask))                                    \
68                 BUILD_BUG_ON_MSG(((mask) & 0xffff0000), "Incorrect mask"); \
69         if (__builtin_constant_p(value))                                   \
70                 BUILD_BUG_ON_MSG((value) & 0xffff0000, "Incorrect value"); \
71         if (__builtin_constant_p(mask) && __builtin_constant_p(value))     \
72                 BUILD_BUG_ON_MSG((value) & ~(mask),                        \
73                                  "Incorrect value for mask");              \
74         (mask) << 16 | (value); })
75 #define _MASKED_BIT_ENABLE(a)   ({ typeof(a) _a = (a); _MASKED_FIELD(_a, _a); })
76 #define _MASKED_BIT_DISABLE(a)  (_MASKED_FIELD((a), 0))
77
78
79
80 /* PCI config space */
81
82 #define MCHBAR_I915 0x44
83 #define MCHBAR_I965 0x48
84 #define MCHBAR_SIZE (4 * 4096)
85
86 #define DEVEN 0x54
87 #define   DEVEN_MCHBAR_EN (1 << 28)
88
89 #define BSM 0x5c
90 #if 0 /* fix from upstream */
91 #define   BSM_MASK (0xFFFF << 20)
92 #else
93 #define   BSM_MASK      (-(1u << 20))
94 #endif
95
96 #define HPLLCC  0xc0 /* 85x only */
97 #define   GC_CLOCK_CONTROL_MASK         (0x7 << 0)
98 #define   GC_CLOCK_133_200              (0 << 0)
99 #define   GC_CLOCK_100_200              (1 << 0)
100 #define   GC_CLOCK_100_133              (2 << 0)
101 #define   GC_CLOCK_133_266              (3 << 0)
102 #define   GC_CLOCK_133_200_2            (4 << 0)
103 #define   GC_CLOCK_133_266_2            (5 << 0)
104 #define   GC_CLOCK_166_266              (6 << 0)
105 #define   GC_CLOCK_166_250              (7 << 0)
106
107 #define I915_GDRST 0xc0 /* PCI config register */
108 #define   GRDOM_FULL            (0 << 2)
109 #define   GRDOM_RENDER          (1 << 2)
110 #define   GRDOM_MEDIA           (3 << 2)
111 #define   GRDOM_MASK            (3 << 2)
112 #define   GRDOM_RESET_STATUS    (1 << 1)
113 #define   GRDOM_RESET_ENABLE    (1 << 0)
114
115 #define GCDGMBUS 0xcc
116
117 #define GCFGC2  0xda
118 #define GCFGC   0xf0 /* 915+ only */
119 #define   GC_LOW_FREQUENCY_ENABLE       (1 << 7)
120 #define   GC_DISPLAY_CLOCK_190_200_MHZ  (0 << 4)
121 #define   GC_DISPLAY_CLOCK_333_MHZ      (4 << 4)
122 #define   GC_DISPLAY_CLOCK_267_MHZ_PNV  (0 << 4)
123 #define   GC_DISPLAY_CLOCK_333_MHZ_PNV  (1 << 4)
124 #define   GC_DISPLAY_CLOCK_444_MHZ_PNV  (2 << 4)
125 #define   GC_DISPLAY_CLOCK_200_MHZ_PNV  (5 << 4)
126 #define   GC_DISPLAY_CLOCK_133_MHZ_PNV  (6 << 4)
127 #define   GC_DISPLAY_CLOCK_167_MHZ_PNV  (7 << 4)
128 #define   GC_DISPLAY_CLOCK_MASK         (7 << 4)
129 #define   GM45_GC_RENDER_CLOCK_MASK     (0xf << 0)
130 #define   GM45_GC_RENDER_CLOCK_266_MHZ  (8 << 0)
131 #define   GM45_GC_RENDER_CLOCK_320_MHZ  (9 << 0)
132 #define   GM45_GC_RENDER_CLOCK_400_MHZ  (0xb << 0)
133 #define   GM45_GC_RENDER_CLOCK_533_MHZ  (0xc << 0)
134 #define   I965_GC_RENDER_CLOCK_MASK     (0xf << 0)
135 #define   I965_GC_RENDER_CLOCK_267_MHZ  (2 << 0)
136 #define   I965_GC_RENDER_CLOCK_333_MHZ  (3 << 0)
137 #define   I965_GC_RENDER_CLOCK_444_MHZ  (4 << 0)
138 #define   I965_GC_RENDER_CLOCK_533_MHZ  (5 << 0)
139 #define   I945_GC_RENDER_CLOCK_MASK     (7 << 0)
140 #define   I945_GC_RENDER_CLOCK_166_MHZ  (0 << 0)
141 #define   I945_GC_RENDER_CLOCK_200_MHZ  (1 << 0)
142 #define   I945_GC_RENDER_CLOCK_250_MHZ  (3 << 0)
143 #define   I945_GC_RENDER_CLOCK_400_MHZ  (5 << 0)
144 #define   I915_GC_RENDER_CLOCK_MASK     (7 << 0)
145 #define   I915_GC_RENDER_CLOCK_166_MHZ  (0 << 0)
146 #define   I915_GC_RENDER_CLOCK_200_MHZ  (1 << 0)
147 #define   I915_GC_RENDER_CLOCK_333_MHZ  (4 << 0)
148
149 #define ASLE    0xe4
150 #define ASLS    0xfc
151
152 #define SWSCI   0xe8
153 #define   SWSCI_SCISEL  (1 << 15)
154 #define   SWSCI_GSSCIE  (1 << 0)
155
156 #define LBPC 0xf4 /* legacy/combination backlight modes, also called LBB */
157
158
159 #define ILK_GDSR _MMIO(MCHBAR_MIRROR_BASE + 0x2ca4)
160 #define  ILK_GRDOM_FULL         (0<<1)
161 #define  ILK_GRDOM_RENDER       (1<<1)
162 #define  ILK_GRDOM_MEDIA        (3<<1)
163 #define  ILK_GRDOM_MASK         (3<<1)
164 #define  ILK_GRDOM_RESET_ENABLE (1<<0)
165
166 #define GEN6_MBCUNIT_SNPCR      _MMIO(0x900c) /* for LLC config */
167 #define   GEN6_MBC_SNPCR_SHIFT  21
168 #define   GEN6_MBC_SNPCR_MASK   (3<<21)
169 #define   GEN6_MBC_SNPCR_MAX    (0<<21)
170 #define   GEN6_MBC_SNPCR_MED    (1<<21)
171 #define   GEN6_MBC_SNPCR_LOW    (2<<21)
172 #define   GEN6_MBC_SNPCR_MIN    (3<<21) /* only 1/16th of the cache is shared */
173
174 #define VLV_G3DCTL              _MMIO(0x9024)
175 #define VLV_GSCKGCTL            _MMIO(0x9028)
176
177 #define GEN6_MBCTL              _MMIO(0x0907c)
178 #define   GEN6_MBCTL_ENABLE_BOOT_FETCH  (1 << 4)
179 #define   GEN6_MBCTL_CTX_FETCH_NEEDED   (1 << 3)
180 #define   GEN6_MBCTL_BME_UPDATE_ENABLE  (1 << 2)
181 #define   GEN6_MBCTL_MAE_UPDATE_ENABLE  (1 << 1)
182 #define   GEN6_MBCTL_BOOT_FETCH_MECH    (1 << 0)
183
184 #define GEN6_GDRST      _MMIO(0x941c)
185 #define  GEN6_GRDOM_FULL                (1 << 0)
186 #define  GEN6_GRDOM_RENDER              (1 << 1)
187 #define  GEN6_GRDOM_MEDIA               (1 << 2)
188 #define  GEN6_GRDOM_BLT                 (1 << 3)
189 #define  GEN6_GRDOM_VECS                (1 << 4)
190 #define  GEN9_GRDOM_GUC                 (1 << 5)
191 #define  GEN8_GRDOM_MEDIA2              (1 << 7)
192
193 #define RING_PP_DIR_BASE(ring)          _MMIO((ring)->mmio_base+0x228)
194 #define RING_PP_DIR_BASE_READ(ring)     _MMIO((ring)->mmio_base+0x518)
195 #define RING_PP_DIR_DCLV(ring)          _MMIO((ring)->mmio_base+0x220)
196 #define   PP_DIR_DCLV_2G                0xffffffff
197
198 #define GEN8_RING_PDP_UDW(ring, n)      _MMIO((ring)->mmio_base+0x270 + (n) * 8 + 4)
199 #define GEN8_RING_PDP_LDW(ring, n)      _MMIO((ring)->mmio_base+0x270 + (n) * 8)
200
201 #define GEN8_R_PWR_CLK_STATE            _MMIO(0x20C8)
202 #define   GEN8_RPCS_ENABLE              (1 << 31)
203 #define   GEN8_RPCS_S_CNT_ENABLE        (1 << 18)
204 #define   GEN8_RPCS_S_CNT_SHIFT         15
205 #define   GEN8_RPCS_S_CNT_MASK          (0x7 << GEN8_RPCS_S_CNT_SHIFT)
206 #define   GEN8_RPCS_SS_CNT_ENABLE       (1 << 11)
207 #define   GEN8_RPCS_SS_CNT_SHIFT        8
208 #define   GEN8_RPCS_SS_CNT_MASK         (0x7 << GEN8_RPCS_SS_CNT_SHIFT)
209 #define   GEN8_RPCS_EU_MAX_SHIFT        4
210 #define   GEN8_RPCS_EU_MAX_MASK         (0xf << GEN8_RPCS_EU_MAX_SHIFT)
211 #define   GEN8_RPCS_EU_MIN_SHIFT        0
212 #define   GEN8_RPCS_EU_MIN_MASK         (0xf << GEN8_RPCS_EU_MIN_SHIFT)
213
214 #define GAM_ECOCHK                      _MMIO(0x4090)
215 #define   BDW_DISABLE_HDC_INVALIDATION  (1<<25)
216 #define   ECOCHK_SNB_BIT                (1<<10)
217 #define   ECOCHK_DIS_TLB                (1<<8)
218 #define   HSW_ECOCHK_ARB_PRIO_SOL       (1<<6)
219 #define   ECOCHK_PPGTT_CACHE64B         (0x3<<3)
220 #define   ECOCHK_PPGTT_CACHE4B          (0x0<<3)
221 #define   ECOCHK_PPGTT_GFDT_IVB         (0x1<<4)
222 #define   ECOCHK_PPGTT_LLC_IVB          (0x1<<3)
223 #define   ECOCHK_PPGTT_UC_HSW           (0x1<<3)
224 #define   ECOCHK_PPGTT_WT_HSW           (0x2<<3)
225 #define   ECOCHK_PPGTT_WB_HSW           (0x3<<3)
226
227 #define GEN8_CONFIG0                    _MMIO(0xD00)
228 #define  GEN9_DEFAULT_FIXES             (1 << 3 | 1 << 2 | 1 << 1)
229
230 #define GAC_ECO_BITS                    _MMIO(0x14090)
231 #define   ECOBITS_SNB_BIT               (1<<13)
232 #define   ECOBITS_PPGTT_CACHE64B        (3<<8)
233 #define   ECOBITS_PPGTT_CACHE4B         (0<<8)
234
235 #define GAB_CTL                         _MMIO(0x24000)
236 #define   GAB_CTL_CONT_AFTER_PAGEFAULT  (1<<8)
237
238 #define GEN6_STOLEN_RESERVED            _MMIO(0x1082C0)
239 #define GEN6_STOLEN_RESERVED_ADDR_MASK  (0xFFF << 20)
240 #define GEN7_STOLEN_RESERVED_ADDR_MASK  (0x3FFF << 18)
241 #define GEN6_STOLEN_RESERVED_SIZE_MASK  (3 << 4)
242 #define GEN6_STOLEN_RESERVED_1M         (0 << 4)
243 #define GEN6_STOLEN_RESERVED_512K       (1 << 4)
244 #define GEN6_STOLEN_RESERVED_256K       (2 << 4)
245 #define GEN6_STOLEN_RESERVED_128K       (3 << 4)
246 #define GEN7_STOLEN_RESERVED_SIZE_MASK  (1 << 5)
247 #define GEN7_STOLEN_RESERVED_1M         (0 << 5)
248 #define GEN7_STOLEN_RESERVED_256K       (1 << 5)
249 #define GEN8_STOLEN_RESERVED_SIZE_MASK  (3 << 7)
250 #define GEN8_STOLEN_RESERVED_1M         (0 << 7)
251 #define GEN8_STOLEN_RESERVED_2M         (1 << 7)
252 #define GEN8_STOLEN_RESERVED_4M         (2 << 7)
253 #define GEN8_STOLEN_RESERVED_8M         (3 << 7)
254
255 /* VGA stuff */
256
257 #define VGA_ST01_MDA 0x3ba
258 #define VGA_ST01_CGA 0x3da
259
260 #define _VGA_MSR_WRITE _MMIO(0x3c2)
261 #define VGA_MSR_WRITE 0x3c2
262 #define VGA_MSR_READ 0x3cc
263 #define   VGA_MSR_MEM_EN (1<<1)
264 #define   VGA_MSR_CGA_MODE (1<<0)
265
266 #define VGA_SR_INDEX 0x3c4
267 #define SR01                    1
268 #define VGA_SR_DATA 0x3c5
269
270 #define VGA_AR_INDEX 0x3c0
271 #define   VGA_AR_VID_EN (1<<5)
272 #define VGA_AR_DATA_WRITE 0x3c0
273 #define VGA_AR_DATA_READ 0x3c1
274
275 #define VGA_GR_INDEX 0x3ce
276 #define VGA_GR_DATA 0x3cf
277 /* GR05 */
278 #define   VGA_GR_MEM_READ_MODE_SHIFT 3
279 #define     VGA_GR_MEM_READ_MODE_PLANE 1
280 /* GR06 */
281 #define   VGA_GR_MEM_MODE_MASK 0xc
282 #define   VGA_GR_MEM_MODE_SHIFT 2
283 #define   VGA_GR_MEM_A0000_AFFFF 0
284 #define   VGA_GR_MEM_A0000_BFFFF 1
285 #define   VGA_GR_MEM_B0000_B7FFF 2
286 #define   VGA_GR_MEM_B0000_BFFFF 3
287
288 #define VGA_DACMASK 0x3c6
289 #define VGA_DACRX 0x3c7
290 #define VGA_DACWX 0x3c8
291 #define VGA_DACDATA 0x3c9
292
293 #define VGA_CR_INDEX_MDA 0x3b4
294 #define VGA_CR_DATA_MDA 0x3b5
295 #define VGA_CR_INDEX_CGA 0x3d4
296 #define VGA_CR_DATA_CGA 0x3d5
297
298 /*
299  * Instruction field definitions used by the command parser
300  */
301 #define INSTR_CLIENT_SHIFT      29
302 #define INSTR_CLIENT_MASK       0xE0000000
303 #define   INSTR_MI_CLIENT       0x0
304 #define   INSTR_BC_CLIENT       0x2
305 #define   INSTR_RC_CLIENT       0x3
306 #define INSTR_SUBCLIENT_SHIFT   27
307 #define INSTR_SUBCLIENT_MASK    0x18000000
308 #define   INSTR_MEDIA_SUBCLIENT 0x2
309 #define INSTR_26_TO_24_MASK     0x7000000
310 #define   INSTR_26_TO_24_SHIFT  24
311
312 /*
313  * Memory interface instructions used by the kernel
314  */
315 #define MI_INSTR(opcode, flags) (((opcode) << 23) | (flags))
316 /* Many MI commands use bit 22 of the header dword for GGTT vs PPGTT */
317 #define  MI_GLOBAL_GTT    (1<<22)
318
319 #define MI_NOOP                 MI_INSTR(0, 0)
320 #define MI_USER_INTERRUPT       MI_INSTR(0x02, 0)
321 #define MI_WAIT_FOR_EVENT       MI_INSTR(0x03, 0)
322 #define   MI_WAIT_FOR_OVERLAY_FLIP      (1<<16)
323 #define   MI_WAIT_FOR_PLANE_B_FLIP      (1<<6)
324 #define   MI_WAIT_FOR_PLANE_A_FLIP      (1<<2)
325 #define   MI_WAIT_FOR_PLANE_A_SCANLINES (1<<1)
326 #define MI_FLUSH                MI_INSTR(0x04, 0)
327 #define   MI_READ_FLUSH         (1 << 0)
328 #define   MI_EXE_FLUSH          (1 << 1)
329 #define   MI_NO_WRITE_FLUSH     (1 << 2)
330 #define   MI_SCENE_COUNT        (1 << 3) /* just increment scene count */
331 #define   MI_END_SCENE          (1 << 4) /* flush binner and incr scene count */
332 #define   MI_INVALIDATE_ISP     (1 << 5) /* invalidate indirect state pointers */
333 #define MI_REPORT_HEAD          MI_INSTR(0x07, 0)
334 #define MI_ARB_ON_OFF           MI_INSTR(0x08, 0)
335 #define   MI_ARB_ENABLE                 (1<<0)
336 #define   MI_ARB_DISABLE                (0<<0)
337 #define MI_BATCH_BUFFER_END     MI_INSTR(0x0a, 0)
338 #define MI_SUSPEND_FLUSH        MI_INSTR(0x0b, 0)
339 #define   MI_SUSPEND_FLUSH_EN   (1<<0)
340 #define MI_SET_APPID            MI_INSTR(0x0e, 0)
341 #define MI_OVERLAY_FLIP         MI_INSTR(0x11, 0)
342 #define   MI_OVERLAY_CONTINUE   (0x0<<21)
343 #define   MI_OVERLAY_ON         (0x1<<21)
344 #define   MI_OVERLAY_OFF        (0x2<<21)
345 #define MI_LOAD_SCAN_LINES_INCL MI_INSTR(0x12, 0)
346 #define MI_DISPLAY_FLIP         MI_INSTR(0x14, 2)
347 #define MI_DISPLAY_FLIP_I915    MI_INSTR(0x14, 1)
348 #define   MI_DISPLAY_FLIP_PLANE(n) ((n) << 20)
349 /* IVB has funny definitions for which plane to flip. */
350 #define   MI_DISPLAY_FLIP_IVB_PLANE_A  (0 << 19)
351 #define   MI_DISPLAY_FLIP_IVB_PLANE_B  (1 << 19)
352 #define   MI_DISPLAY_FLIP_IVB_SPRITE_A (2 << 19)
353 #define   MI_DISPLAY_FLIP_IVB_SPRITE_B (3 << 19)
354 #define   MI_DISPLAY_FLIP_IVB_PLANE_C  (4 << 19)
355 #define   MI_DISPLAY_FLIP_IVB_SPRITE_C (5 << 19)
356 /* SKL ones */
357 #define   MI_DISPLAY_FLIP_SKL_PLANE_1_A (0 << 8)
358 #define   MI_DISPLAY_FLIP_SKL_PLANE_1_B (1 << 8)
359 #define   MI_DISPLAY_FLIP_SKL_PLANE_1_C (2 << 8)
360 #define   MI_DISPLAY_FLIP_SKL_PLANE_2_A (4 << 8)
361 #define   MI_DISPLAY_FLIP_SKL_PLANE_2_B (5 << 8)
362 #define   MI_DISPLAY_FLIP_SKL_PLANE_2_C (6 << 8)
363 #define   MI_DISPLAY_FLIP_SKL_PLANE_3_A (7 << 8)
364 #define   MI_DISPLAY_FLIP_SKL_PLANE_3_B (8 << 8)
365 #define   MI_DISPLAY_FLIP_SKL_PLANE_3_C (9 << 8)
366 #define MI_SEMAPHORE_MBOX       MI_INSTR(0x16, 1) /* gen6, gen7 */
367 #define   MI_SEMAPHORE_GLOBAL_GTT    (1<<22)
368 #define   MI_SEMAPHORE_UPDATE       (1<<21)
369 #define   MI_SEMAPHORE_COMPARE      (1<<20)
370 #define   MI_SEMAPHORE_REGISTER     (1<<18)
371 #define   MI_SEMAPHORE_SYNC_VR      (0<<16) /* RCS  wait for VCS  (RVSYNC) */
372 #define   MI_SEMAPHORE_SYNC_VER     (1<<16) /* RCS  wait for VECS (RVESYNC) */
373 #define   MI_SEMAPHORE_SYNC_BR      (2<<16) /* RCS  wait for BCS  (RBSYNC) */
374 #define   MI_SEMAPHORE_SYNC_BV      (0<<16) /* VCS  wait for BCS  (VBSYNC) */
375 #define   MI_SEMAPHORE_SYNC_VEV     (1<<16) /* VCS  wait for VECS (VVESYNC) */
376 #define   MI_SEMAPHORE_SYNC_RV      (2<<16) /* VCS  wait for RCS  (VRSYNC) */
377 #define   MI_SEMAPHORE_SYNC_RB      (0<<16) /* BCS  wait for RCS  (BRSYNC) */
378 #define   MI_SEMAPHORE_SYNC_VEB     (1<<16) /* BCS  wait for VECS (BVESYNC) */
379 #define   MI_SEMAPHORE_SYNC_VB      (2<<16) /* BCS  wait for VCS  (BVSYNC) */
380 #define   MI_SEMAPHORE_SYNC_BVE     (0<<16) /* VECS wait for BCS  (VEBSYNC) */
381 #define   MI_SEMAPHORE_SYNC_VVE     (1<<16) /* VECS wait for VCS  (VEVSYNC) */
382 #define   MI_SEMAPHORE_SYNC_RVE     (2<<16) /* VECS wait for RCS  (VERSYNC) */
383 #define   MI_SEMAPHORE_SYNC_INVALID (3<<16)
384 #define   MI_SEMAPHORE_SYNC_MASK    (3<<16)
385 #define MI_SET_CONTEXT          MI_INSTR(0x18, 0)
386 #define   MI_MM_SPACE_GTT               (1<<8)
387 #define   MI_MM_SPACE_PHYSICAL          (0<<8)
388 #define   MI_SAVE_EXT_STATE_EN          (1<<3)
389 #define   MI_RESTORE_EXT_STATE_EN       (1<<2)
390 #define   MI_FORCE_RESTORE              (1<<1)
391 #define   MI_RESTORE_INHIBIT            (1<<0)
392 #define   HSW_MI_RS_SAVE_STATE_EN       (1<<3)
393 #define   HSW_MI_RS_RESTORE_STATE_EN    (1<<2)
394 #define MI_SEMAPHORE_SIGNAL     MI_INSTR(0x1b, 0) /* GEN8+ */
395 #define   MI_SEMAPHORE_TARGET(engine)   ((engine)<<15)
396 #define MI_SEMAPHORE_WAIT       MI_INSTR(0x1c, 2) /* GEN8+ */
397 #define   MI_SEMAPHORE_POLL             (1<<15)
398 #define   MI_SEMAPHORE_SAD_GTE_SDD      (1<<12)
399 #define MI_STORE_DWORD_IMM      MI_INSTR(0x20, 1)
400 #define MI_STORE_DWORD_IMM_GEN4 MI_INSTR(0x20, 2)
401 #define   MI_MEM_VIRTUAL        (1 << 22) /* 945,g33,965 */
402 #define   MI_USE_GGTT           (1 << 22) /* g4x+ */
403 #define MI_STORE_DWORD_INDEX    MI_INSTR(0x21, 1)
404 #define   MI_STORE_DWORD_INDEX_SHIFT 2
405 /* Official intel docs are somewhat sloppy concerning MI_LOAD_REGISTER_IMM:
406  * - Always issue a MI_NOOP _before_ the MI_LOAD_REGISTER_IMM - otherwise hw
407  *   simply ignores the register load under certain conditions.
408  * - One can actually load arbitrary many arbitrary registers: Simply issue x
409  *   address/value pairs. Don't overdue it, though, x <= 2^4 must hold!
410  */
411 #define MI_LOAD_REGISTER_IMM(x) MI_INSTR(0x22, 2*(x)-1)
412 #define   MI_LRI_FORCE_POSTED           (1<<12)
413 #define MI_STORE_REGISTER_MEM        MI_INSTR(0x24, 1)
414 #define MI_STORE_REGISTER_MEM_GEN8   MI_INSTR(0x24, 2)
415 #define   MI_SRM_LRM_GLOBAL_GTT         (1<<22)
416 #define MI_FLUSH_DW             MI_INSTR(0x26, 1) /* for GEN6 */
417 #define   MI_FLUSH_DW_STORE_INDEX       (1<<21)
418 #define   MI_INVALIDATE_TLB             (1<<18)
419 #define   MI_FLUSH_DW_OP_STOREDW        (1<<14)
420 #define   MI_FLUSH_DW_OP_MASK           (3<<14)
421 #define   MI_FLUSH_DW_NOTIFY            (1<<8)
422 #define   MI_INVALIDATE_BSD             (1<<7)
423 #define   MI_FLUSH_DW_USE_GTT           (1<<2)
424 #define   MI_FLUSH_DW_USE_PPGTT         (0<<2)
425 #define MI_LOAD_REGISTER_MEM       MI_INSTR(0x29, 1)
426 #define MI_LOAD_REGISTER_MEM_GEN8  MI_INSTR(0x29, 2)
427 #define MI_BATCH_BUFFER         MI_INSTR(0x30, 1)
428 #define   MI_BATCH_NON_SECURE           (1)
429 /* for snb/ivb/vlv this also means "batch in ppgtt" when ppgtt is enabled. */
430 #define   MI_BATCH_NON_SECURE_I965      (1<<8)
431 #define   MI_BATCH_PPGTT_HSW            (1<<8)
432 #define   MI_BATCH_NON_SECURE_HSW       (1<<13)
433 #define MI_BATCH_BUFFER_START   MI_INSTR(0x31, 0)
434 #define   MI_BATCH_GTT              (2<<6) /* aliased with (1<<7) on gen4 */
435 #define MI_BATCH_BUFFER_START_GEN8      MI_INSTR(0x31, 1)
436 #define   MI_BATCH_RESOURCE_STREAMER (1<<10)
437
438 #define MI_PREDICATE_SRC0       _MMIO(0x2400)
439 #define MI_PREDICATE_SRC0_UDW   _MMIO(0x2400 + 4)
440 #define MI_PREDICATE_SRC1       _MMIO(0x2408)
441 #define MI_PREDICATE_SRC1_UDW   _MMIO(0x2408 + 4)
442
443 #define MI_PREDICATE_RESULT_2   _MMIO(0x2214)
444 #define  LOWER_SLICE_ENABLED    (1<<0)
445 #define  LOWER_SLICE_DISABLED   (0<<0)
446
447 /*
448  * 3D instructions used by the kernel
449  */
450 #define GFX_INSTR(opcode, flags) ((0x3 << 29) | ((opcode) << 24) | (flags))
451
452 #define GFX_OP_RASTER_RULES    ((0x3<<29)|(0x7<<24))
453 #define GFX_OP_SCISSOR         ((0x3<<29)|(0x1c<<24)|(0x10<<19))
454 #define   SC_UPDATE_SCISSOR       (0x1<<1)
455 #define   SC_ENABLE_MASK          (0x1<<0)
456 #define   SC_ENABLE               (0x1<<0)
457 #define GFX_OP_LOAD_INDIRECT   ((0x3<<29)|(0x1d<<24)|(0x7<<16))
458 #define GFX_OP_SCISSOR_INFO    ((0x3<<29)|(0x1d<<24)|(0x81<<16)|(0x1))
459 #define   SCI_YMIN_MASK      (0xffff<<16)
460 #define   SCI_XMIN_MASK      (0xffff<<0)
461 #define   SCI_YMAX_MASK      (0xffff<<16)
462 #define   SCI_XMAX_MASK      (0xffff<<0)
463 #define GFX_OP_SCISSOR_ENABLE    ((0x3<<29)|(0x1c<<24)|(0x10<<19))
464 #define GFX_OP_SCISSOR_RECT      ((0x3<<29)|(0x1d<<24)|(0x81<<16)|1)
465 #define GFX_OP_COLOR_FACTOR      ((0x3<<29)|(0x1d<<24)|(0x1<<16)|0x0)
466 #define GFX_OP_STIPPLE           ((0x3<<29)|(0x1d<<24)|(0x83<<16))
467 #define GFX_OP_MAP_INFO          ((0x3<<29)|(0x1d<<24)|0x4)
468 #define GFX_OP_DESTBUFFER_VARS   ((0x3<<29)|(0x1d<<24)|(0x85<<16)|0x0)
469 #define GFX_OP_DESTBUFFER_INFO   ((0x3<<29)|(0x1d<<24)|(0x8e<<16)|1)
470 #define GFX_OP_DRAWRECT_INFO     ((0x3<<29)|(0x1d<<24)|(0x80<<16)|(0x3))
471 #define GFX_OP_DRAWRECT_INFO_I965  ((0x7900<<16)|0x2)
472
473 #define COLOR_BLT_CMD                   (2<<29 | 0x40<<22 | (5-2))
474 #define SRC_COPY_BLT_CMD                ((2<<29)|(0x43<<22)|4)
475 #define XY_SRC_COPY_BLT_CMD             ((2<<29)|(0x53<<22)|6)
476 #define XY_MONO_SRC_COPY_IMM_BLT        ((2<<29)|(0x71<<22)|5)
477 #define   BLT_WRITE_A                   (2<<20)
478 #define   BLT_WRITE_RGB                 (1<<20)
479 #define   BLT_WRITE_RGBA                (BLT_WRITE_RGB | BLT_WRITE_A)
480 #define   BLT_DEPTH_8                   (0<<24)
481 #define   BLT_DEPTH_16_565              (1<<24)
482 #define   BLT_DEPTH_16_1555             (2<<24)
483 #define   BLT_DEPTH_32                  (3<<24)
484 #define   BLT_ROP_SRC_COPY              (0xcc<<16)
485 #define   BLT_ROP_COLOR_COPY            (0xf0<<16)
486 #define XY_SRC_COPY_BLT_SRC_TILED       (1<<15) /* 965+ only */
487 #define XY_SRC_COPY_BLT_DST_TILED       (1<<11) /* 965+ only */
488 #define CMD_OP_DISPLAYBUFFER_INFO ((0x0<<29)|(0x14<<23)|2)
489 #define   ASYNC_FLIP                (1<<22)
490 #define   DISPLAY_PLANE_A           (0<<20)
491 #define   DISPLAY_PLANE_B           (1<<20)
492 #define GFX_OP_PIPE_CONTROL(len)        ((0x3<<29)|(0x3<<27)|(0x2<<24)|((len)-2))
493 #define   PIPE_CONTROL_FLUSH_L3                         (1<<27)
494 #define   PIPE_CONTROL_GLOBAL_GTT_IVB                   (1<<24) /* gen7+ */
495 #define   PIPE_CONTROL_MMIO_WRITE                       (1<<23)
496 #define   PIPE_CONTROL_STORE_DATA_INDEX                 (1<<21)
497 #define   PIPE_CONTROL_CS_STALL                         (1<<20)
498 #define   PIPE_CONTROL_TLB_INVALIDATE                   (1<<18)
499 #define   PIPE_CONTROL_MEDIA_STATE_CLEAR                (1<<16)
500 #define   PIPE_CONTROL_QW_WRITE                         (1<<14)
501 #define   PIPE_CONTROL_POST_SYNC_OP_MASK                (3<<14)
502 #define   PIPE_CONTROL_DEPTH_STALL                      (1<<13)
503 #define   PIPE_CONTROL_WRITE_FLUSH                      (1<<12)
504 #define   PIPE_CONTROL_RENDER_TARGET_CACHE_FLUSH        (1<<12) /* gen6+ */
505 #define   PIPE_CONTROL_INSTRUCTION_CACHE_INVALIDATE     (1<<11) /* MBZ on Ironlake */
506 #define   PIPE_CONTROL_TEXTURE_CACHE_INVALIDATE         (1<<10) /* GM45+ only */
507 #define   PIPE_CONTROL_INDIRECT_STATE_DISABLE           (1<<9)
508 #define   PIPE_CONTROL_NOTIFY                           (1<<8)
509 #define   PIPE_CONTROL_FLUSH_ENABLE                     (1<<7) /* gen7+ */
510 #define   PIPE_CONTROL_DC_FLUSH_ENABLE                  (1<<5)
511 #define   PIPE_CONTROL_VF_CACHE_INVALIDATE              (1<<4)
512 #define   PIPE_CONTROL_CONST_CACHE_INVALIDATE           (1<<3)
513 #define   PIPE_CONTROL_STATE_CACHE_INVALIDATE           (1<<2)
514 #define   PIPE_CONTROL_STALL_AT_SCOREBOARD              (1<<1)
515 #define   PIPE_CONTROL_DEPTH_CACHE_FLUSH                (1<<0)
516 #define   PIPE_CONTROL_GLOBAL_GTT (1<<2) /* in addr dword */
517
518 /*
519  * Commands used only by the command parser
520  */
521 #define MI_SET_PREDICATE        MI_INSTR(0x01, 0)
522 #define MI_ARB_CHECK            MI_INSTR(0x05, 0)
523 #define MI_RS_CONTROL           MI_INSTR(0x06, 0)
524 #define MI_URB_ATOMIC_ALLOC     MI_INSTR(0x09, 0)
525 #define MI_PREDICATE            MI_INSTR(0x0C, 0)
526 #define MI_RS_CONTEXT           MI_INSTR(0x0F, 0)
527 #define MI_TOPOLOGY_FILTER      MI_INSTR(0x0D, 0)
528 #define MI_LOAD_SCAN_LINES_EXCL MI_INSTR(0x13, 0)
529 #define MI_URB_CLEAR            MI_INSTR(0x19, 0)
530 #define MI_UPDATE_GTT           MI_INSTR(0x23, 0)
531 #define MI_CLFLUSH              MI_INSTR(0x27, 0)
532 #define MI_REPORT_PERF_COUNT    MI_INSTR(0x28, 0)
533 #define   MI_REPORT_PERF_COUNT_GGTT (1<<0)
534 #define MI_LOAD_REGISTER_REG    MI_INSTR(0x2A, 0)
535 #define MI_RS_STORE_DATA_IMM    MI_INSTR(0x2B, 0)
536 #define MI_LOAD_URB_MEM         MI_INSTR(0x2C, 0)
537 #define MI_STORE_URB_MEM        MI_INSTR(0x2D, 0)
538 #define MI_CONDITIONAL_BATCH_BUFFER_END MI_INSTR(0x36, 0)
539
540 #define PIPELINE_SELECT                ((0x3<<29)|(0x1<<27)|(0x1<<24)|(0x4<<16))
541 #define GFX_OP_3DSTATE_VF_STATISTICS   ((0x3<<29)|(0x1<<27)|(0x0<<24)|(0xB<<16))
542 #define MEDIA_VFE_STATE                ((0x3<<29)|(0x2<<27)|(0x0<<24)|(0x0<<16))
543 #define  MEDIA_VFE_STATE_MMIO_ACCESS_MASK (0x18)
544 #define GPGPU_OBJECT                   ((0x3<<29)|(0x2<<27)|(0x1<<24)|(0x4<<16))
545 #define GPGPU_WALKER                   ((0x3<<29)|(0x2<<27)|(0x1<<24)|(0x5<<16))
546 #define GFX_OP_3DSTATE_DX9_CONSTANTF_VS \
547         ((0x3<<29)|(0x3<<27)|(0x0<<24)|(0x39<<16))
548 #define GFX_OP_3DSTATE_DX9_CONSTANTF_PS \
549         ((0x3<<29)|(0x3<<27)|(0x0<<24)|(0x3A<<16))
550 #define GFX_OP_3DSTATE_SO_DECL_LIST \
551         ((0x3<<29)|(0x3<<27)|(0x1<<24)|(0x17<<16))
552
553 #define GFX_OP_3DSTATE_BINDING_TABLE_EDIT_VS \
554         ((0x3<<29)|(0x3<<27)|(0x0<<24)|(0x43<<16))
555 #define GFX_OP_3DSTATE_BINDING_TABLE_EDIT_GS \
556         ((0x3<<29)|(0x3<<27)|(0x0<<24)|(0x44<<16))
557 #define GFX_OP_3DSTATE_BINDING_TABLE_EDIT_HS \
558         ((0x3<<29)|(0x3<<27)|(0x0<<24)|(0x45<<16))
559 #define GFX_OP_3DSTATE_BINDING_TABLE_EDIT_DS \
560         ((0x3<<29)|(0x3<<27)|(0x0<<24)|(0x46<<16))
561 #define GFX_OP_3DSTATE_BINDING_TABLE_EDIT_PS \
562         ((0x3<<29)|(0x3<<27)|(0x0<<24)|(0x47<<16))
563
564 #define MFX_WAIT  ((0x3<<29)|(0x1<<27)|(0x0<<16))
565
566 #define COLOR_BLT     ((0x2<<29)|(0x40<<22))
567 #define SRC_COPY_BLT  ((0x2<<29)|(0x43<<22))
568
569 /*
570  * Registers used only by the command parser
571  */
572 #define BCS_SWCTRL _MMIO(0x22200)
573
574 #define GPGPU_THREADS_DISPATCHED        _MMIO(0x2290)
575 #define GPGPU_THREADS_DISPATCHED_UDW    _MMIO(0x2290 + 4)
576 #define HS_INVOCATION_COUNT             _MMIO(0x2300)
577 #define HS_INVOCATION_COUNT_UDW         _MMIO(0x2300 + 4)
578 #define DS_INVOCATION_COUNT             _MMIO(0x2308)
579 #define DS_INVOCATION_COUNT_UDW         _MMIO(0x2308 + 4)
580 #define IA_VERTICES_COUNT               _MMIO(0x2310)
581 #define IA_VERTICES_COUNT_UDW           _MMIO(0x2310 + 4)
582 #define IA_PRIMITIVES_COUNT             _MMIO(0x2318)
583 #define IA_PRIMITIVES_COUNT_UDW         _MMIO(0x2318 + 4)
584 #define VS_INVOCATION_COUNT             _MMIO(0x2320)
585 #define VS_INVOCATION_COUNT_UDW         _MMIO(0x2320 + 4)
586 #define GS_INVOCATION_COUNT             _MMIO(0x2328)
587 #define GS_INVOCATION_COUNT_UDW         _MMIO(0x2328 + 4)
588 #define GS_PRIMITIVES_COUNT             _MMIO(0x2330)
589 #define GS_PRIMITIVES_COUNT_UDW         _MMIO(0x2330 + 4)
590 #define CL_INVOCATION_COUNT             _MMIO(0x2338)
591 #define CL_INVOCATION_COUNT_UDW         _MMIO(0x2338 + 4)
592 #define CL_PRIMITIVES_COUNT             _MMIO(0x2340)
593 #define CL_PRIMITIVES_COUNT_UDW         _MMIO(0x2340 + 4)
594 #define PS_INVOCATION_COUNT             _MMIO(0x2348)
595 #define PS_INVOCATION_COUNT_UDW         _MMIO(0x2348 + 4)
596 #define PS_DEPTH_COUNT                  _MMIO(0x2350)
597 #define PS_DEPTH_COUNT_UDW              _MMIO(0x2350 + 4)
598
599 /* There are the 4 64-bit counter registers, one for each stream output */
600 #define GEN7_SO_NUM_PRIMS_WRITTEN(n)            _MMIO(0x5200 + (n) * 8)
601 #define GEN7_SO_NUM_PRIMS_WRITTEN_UDW(n)        _MMIO(0x5200 + (n) * 8 + 4)
602
603 #define GEN7_SO_PRIM_STORAGE_NEEDED(n)          _MMIO(0x5240 + (n) * 8)
604 #define GEN7_SO_PRIM_STORAGE_NEEDED_UDW(n)      _MMIO(0x5240 + (n) * 8 + 4)
605
606 #define GEN7_3DPRIM_END_OFFSET          _MMIO(0x2420)
607 #define GEN7_3DPRIM_START_VERTEX        _MMIO(0x2430)
608 #define GEN7_3DPRIM_VERTEX_COUNT        _MMIO(0x2434)
609 #define GEN7_3DPRIM_INSTANCE_COUNT      _MMIO(0x2438)
610 #define GEN7_3DPRIM_START_INSTANCE      _MMIO(0x243C)
611 #define GEN7_3DPRIM_BASE_VERTEX         _MMIO(0x2440)
612
613 #define GEN7_GPGPU_DISPATCHDIMX         _MMIO(0x2500)
614 #define GEN7_GPGPU_DISPATCHDIMY         _MMIO(0x2504)
615 #define GEN7_GPGPU_DISPATCHDIMZ         _MMIO(0x2508)
616
617 /* There are the 16 64-bit CS General Purpose Registers */
618 #define HSW_CS_GPR(n)                   _MMIO(0x2600 + (n) * 8)
619 #define HSW_CS_GPR_UDW(n)               _MMIO(0x2600 + (n) * 8 + 4)
620
621 #define OACONTROL _MMIO(0x2360)
622
623 #define _GEN7_PIPEA_DE_LOAD_SL  0x70068
624 #define _GEN7_PIPEB_DE_LOAD_SL  0x71068
625 #define GEN7_PIPE_DE_LOAD_SL(pipe) _MMIO_PIPE(pipe, _GEN7_PIPEA_DE_LOAD_SL, _GEN7_PIPEB_DE_LOAD_SL)
626
627 /*
628  * Reset registers
629  */
630 #define DEBUG_RESET_I830                _MMIO(0x6070)
631 #define  DEBUG_RESET_FULL               (1<<7)
632 #define  DEBUG_RESET_RENDER             (1<<8)
633 #define  DEBUG_RESET_DISPLAY            (1<<9)
634
635 /*
636  * IOSF sideband
637  */
638 #define VLV_IOSF_DOORBELL_REQ                   _MMIO(VLV_DISPLAY_BASE + 0x2100)
639 #define   IOSF_DEVFN_SHIFT                      24
640 #define   IOSF_OPCODE_SHIFT                     16
641 #define   IOSF_PORT_SHIFT                       8
642 #define   IOSF_BYTE_ENABLES_SHIFT               4
643 #define   IOSF_BAR_SHIFT                        1
644 #define   IOSF_SB_BUSY                          (1<<0)
645 #define   IOSF_PORT_BUNIT                       0x03
646 #define   IOSF_PORT_PUNIT                       0x04
647 #define   IOSF_PORT_NC                          0x11
648 #define   IOSF_PORT_DPIO                        0x12
649 #define   IOSF_PORT_GPIO_NC                     0x13
650 #define   IOSF_PORT_CCK                         0x14
651 #define   IOSF_PORT_DPIO_2                      0x1a
652 #define   IOSF_PORT_FLISDSI                     0x1b
653 #define   IOSF_PORT_GPIO_SC                     0x48
654 #define   IOSF_PORT_GPIO_SUS                    0xa8
655 #define   IOSF_PORT_CCU                         0xa9
656 #define   CHV_IOSF_PORT_GPIO_N                  0x13
657 #define   CHV_IOSF_PORT_GPIO_SE                 0x48
658 #define   CHV_IOSF_PORT_GPIO_E                  0xa8
659 #define   CHV_IOSF_PORT_GPIO_SW                 0xb2
660 #define VLV_IOSF_DATA                           _MMIO(VLV_DISPLAY_BASE + 0x2104)
661 #define VLV_IOSF_ADDR                           _MMIO(VLV_DISPLAY_BASE + 0x2108)
662
663 /* See configdb bunit SB addr map */
664 #define BUNIT_REG_BISOC                         0x11
665
666 #define PUNIT_REG_DSPFREQ                       0x36
667 #define   DSPFREQSTAT_SHIFT_CHV                 24
668 #define   DSPFREQSTAT_MASK_CHV                  (0x1f << DSPFREQSTAT_SHIFT_CHV)
669 #define   DSPFREQGUAR_SHIFT_CHV                 8
670 #define   DSPFREQGUAR_MASK_CHV                  (0x1f << DSPFREQGUAR_SHIFT_CHV)
671 #define   DSPFREQSTAT_SHIFT                     30
672 #define   DSPFREQSTAT_MASK                      (0x3 << DSPFREQSTAT_SHIFT)
673 #define   DSPFREQGUAR_SHIFT                     14
674 #define   DSPFREQGUAR_MASK                      (0x3 << DSPFREQGUAR_SHIFT)
675 #define   DSP_MAXFIFO_PM5_STATUS                (1 << 22) /* chv */
676 #define   DSP_AUTO_CDCLK_GATE_DISABLE           (1 << 7) /* chv */
677 #define   DSP_MAXFIFO_PM5_ENABLE                (1 << 6) /* chv */
678 #define   _DP_SSC(val, pipe)                    ((val) << (2 * (pipe)))
679 #define   DP_SSC_MASK(pipe)                     _DP_SSC(0x3, (pipe))
680 #define   DP_SSC_PWR_ON(pipe)                   _DP_SSC(0x0, (pipe))
681 #define   DP_SSC_CLK_GATE(pipe)                 _DP_SSC(0x1, (pipe))
682 #define   DP_SSC_RESET(pipe)                    _DP_SSC(0x2, (pipe))
683 #define   DP_SSC_PWR_GATE(pipe)                 _DP_SSC(0x3, (pipe))
684 #define   _DP_SSS(val, pipe)                    ((val) << (2 * (pipe) + 16))
685 #define   DP_SSS_MASK(pipe)                     _DP_SSS(0x3, (pipe))
686 #define   DP_SSS_PWR_ON(pipe)                   _DP_SSS(0x0, (pipe))
687 #define   DP_SSS_CLK_GATE(pipe)                 _DP_SSS(0x1, (pipe))
688 #define   DP_SSS_RESET(pipe)                    _DP_SSS(0x2, (pipe))
689 #define   DP_SSS_PWR_GATE(pipe)                 _DP_SSS(0x3, (pipe))
690
691 /* See the PUNIT HAS v0.8 for the below bits */
692 enum punit_power_well {
693         /* These numbers are fixed and must match the position of the pw bits */
694         PUNIT_POWER_WELL_RENDER                 = 0,
695         PUNIT_POWER_WELL_MEDIA                  = 1,
696         PUNIT_POWER_WELL_DISP2D                 = 3,
697         PUNIT_POWER_WELL_DPIO_CMN_BC            = 5,
698         PUNIT_POWER_WELL_DPIO_TX_B_LANES_01     = 6,
699         PUNIT_POWER_WELL_DPIO_TX_B_LANES_23     = 7,
700         PUNIT_POWER_WELL_DPIO_TX_C_LANES_01     = 8,
701         PUNIT_POWER_WELL_DPIO_TX_C_LANES_23     = 9,
702         PUNIT_POWER_WELL_DPIO_RX0               = 10,
703         PUNIT_POWER_WELL_DPIO_RX1               = 11,
704         PUNIT_POWER_WELL_DPIO_CMN_D             = 12,
705
706         /* Not actual bit groups. Used as IDs for lookup_power_well() */
707         PUNIT_POWER_WELL_ALWAYS_ON,
708 };
709
710 enum skl_disp_power_wells {
711         /* These numbers are fixed and must match the position of the pw bits */
712         SKL_DISP_PW_MISC_IO,
713         SKL_DISP_PW_DDI_A_E,
714         SKL_DISP_PW_DDI_B,
715         SKL_DISP_PW_DDI_C,
716         SKL_DISP_PW_DDI_D,
717         SKL_DISP_PW_1 = 14,
718         SKL_DISP_PW_2,
719
720         /* Not actual bit groups. Used as IDs for lookup_power_well() */
721         SKL_DISP_PW_ALWAYS_ON,
722         SKL_DISP_PW_DC_OFF,
723 };
724
725 #define SKL_POWER_WELL_STATE(pw) (1 << ((pw) * 2))
726 #define SKL_POWER_WELL_REQ(pw) (1 << (((pw) * 2) + 1))
727
728 #define PUNIT_REG_PWRGT_CTRL                    0x60
729 #define PUNIT_REG_PWRGT_STATUS                  0x61
730 #define   PUNIT_PWRGT_MASK(power_well)          (3 << ((power_well) * 2))
731 #define   PUNIT_PWRGT_PWR_ON(power_well)        (0 << ((power_well) * 2))
732 #define   PUNIT_PWRGT_CLK_GATE(power_well)      (1 << ((power_well) * 2))
733 #define   PUNIT_PWRGT_RESET(power_well)         (2 << ((power_well) * 2))
734 #define   PUNIT_PWRGT_PWR_GATE(power_well)      (3 << ((power_well) * 2))
735
736 #define PUNIT_REG_GPU_LFM                       0xd3
737 #define PUNIT_REG_GPU_FREQ_REQ                  0xd4
738 #define PUNIT_REG_GPU_FREQ_STS                  0xd8
739 #define   GPLLENABLE                            (1<<4)
740 #define   GENFREQSTATUS                         (1<<0)
741 #define PUNIT_REG_MEDIA_TURBO_FREQ_REQ          0xdc
742 #define PUNIT_REG_CZ_TIMESTAMP                  0xce
743
744 #define PUNIT_FUSE_BUS2                         0xf6 /* bits 47:40 */
745 #define PUNIT_FUSE_BUS1                         0xf5 /* bits 55:48 */
746
747 #define FB_GFX_FMAX_AT_VMAX_FUSE                0x136
748 #define FB_GFX_FREQ_FUSE_MASK                   0xff
749 #define FB_GFX_FMAX_AT_VMAX_2SS4EU_FUSE_SHIFT   24
750 #define FB_GFX_FMAX_AT_VMAX_2SS6EU_FUSE_SHIFT   16
751 #define FB_GFX_FMAX_AT_VMAX_2SS8EU_FUSE_SHIFT   8
752
753 #define FB_GFX_FMIN_AT_VMIN_FUSE                0x137
754 #define FB_GFX_FMIN_AT_VMIN_FUSE_SHIFT          8
755
756 #define PUNIT_REG_DDR_SETUP2                    0x139
757 #define   FORCE_DDR_FREQ_REQ_ACK                (1 << 8)
758 #define   FORCE_DDR_LOW_FREQ                    (1 << 1)
759 #define   FORCE_DDR_HIGH_FREQ                   (1 << 0)
760
761 #define PUNIT_GPU_STATUS_REG                    0xdb
762 #define PUNIT_GPU_STATUS_MAX_FREQ_SHIFT 16
763 #define PUNIT_GPU_STATUS_MAX_FREQ_MASK          0xff
764 #define PUNIT_GPU_STATIS_GFX_MIN_FREQ_SHIFT     8
765 #define PUNIT_GPU_STATUS_GFX_MIN_FREQ_MASK      0xff
766
767 #define PUNIT_GPU_DUTYCYCLE_REG         0xdf
768 #define PUNIT_GPU_DUTYCYCLE_RPE_FREQ_SHIFT      8
769 #define PUNIT_GPU_DUTYCYCLE_RPE_FREQ_MASK       0xff
770
771 #define IOSF_NC_FB_GFX_FREQ_FUSE                0x1c
772 #define   FB_GFX_MAX_FREQ_FUSE_SHIFT            3
773 #define   FB_GFX_MAX_FREQ_FUSE_MASK             0x000007f8
774 #define   FB_GFX_FGUARANTEED_FREQ_FUSE_SHIFT    11
775 #define   FB_GFX_FGUARANTEED_FREQ_FUSE_MASK     0x0007f800
776 #define IOSF_NC_FB_GFX_FMAX_FUSE_HI             0x34
777 #define   FB_FMAX_VMIN_FREQ_HI_MASK             0x00000007
778 #define IOSF_NC_FB_GFX_FMAX_FUSE_LO             0x30
779 #define   FB_FMAX_VMIN_FREQ_LO_SHIFT            27
780 #define   FB_FMAX_VMIN_FREQ_LO_MASK             0xf8000000
781
782 #define VLV_TURBO_SOC_OVERRIDE  0x04
783 #define         VLV_OVERRIDE_EN 1
784 #define         VLV_SOC_TDP_EN  (1 << 1)
785 #define         VLV_BIAS_CPU_125_SOC_875 (6 << 2)
786 #define         CHV_BIAS_CPU_50_SOC_50 (3 << 2)
787
788 #define VLV_CZ_CLOCK_TO_MILLI_SEC               100000
789
790 /* vlv2 north clock has */
791 #define CCK_FUSE_REG                            0x8
792 #define  CCK_FUSE_HPLL_FREQ_MASK                0x3
793 #define CCK_REG_DSI_PLL_FUSE                    0x44
794 #define CCK_REG_DSI_PLL_CONTROL                 0x48
795 #define  DSI_PLL_VCO_EN                         (1 << 31)
796 #define  DSI_PLL_LDO_GATE                       (1 << 30)
797 #define  DSI_PLL_P1_POST_DIV_SHIFT              17
798 #define  DSI_PLL_P1_POST_DIV_MASK               (0x1ff << 17)
799 #define  DSI_PLL_P2_MUX_DSI0_DIV2               (1 << 13)
800 #define  DSI_PLL_P3_MUX_DSI1_DIV2               (1 << 12)
801 #define  DSI_PLL_MUX_MASK                       (3 << 9)
802 #define  DSI_PLL_MUX_DSI0_DSIPLL                (0 << 10)
803 #define  DSI_PLL_MUX_DSI0_CCK                   (1 << 10)
804 #define  DSI_PLL_MUX_DSI1_DSIPLL                (0 << 9)
805 #define  DSI_PLL_MUX_DSI1_CCK                   (1 << 9)
806 #define  DSI_PLL_CLK_GATE_MASK                  (0xf << 5)
807 #define  DSI_PLL_CLK_GATE_DSI0_DSIPLL           (1 << 8)
808 #define  DSI_PLL_CLK_GATE_DSI1_DSIPLL           (1 << 7)
809 #define  DSI_PLL_CLK_GATE_DSI0_CCK              (1 << 6)
810 #define  DSI_PLL_CLK_GATE_DSI1_CCK              (1 << 5)
811 #define  DSI_PLL_LOCK                           (1 << 0)
812 #define CCK_REG_DSI_PLL_DIVIDER                 0x4c
813 #define  DSI_PLL_LFSR                           (1 << 31)
814 #define  DSI_PLL_FRACTION_EN                    (1 << 30)
815 #define  DSI_PLL_FRAC_COUNTER_SHIFT             27
816 #define  DSI_PLL_FRAC_COUNTER_MASK              (7 << 27)
817 #define  DSI_PLL_USYNC_CNT_SHIFT                18
818 #define  DSI_PLL_USYNC_CNT_MASK                 (0x1ff << 18)
819 #define  DSI_PLL_N1_DIV_SHIFT                   16
820 #define  DSI_PLL_N1_DIV_MASK                    (3 << 16)
821 #define  DSI_PLL_M1_DIV_SHIFT                   0
822 #define  DSI_PLL_M1_DIV_MASK                    (0x1ff << 0)
823 #define CCK_CZ_CLOCK_CONTROL                    0x62
824 #define CCK_GPLL_CLOCK_CONTROL                  0x67
825 #define CCK_DISPLAY_CLOCK_CONTROL               0x6b
826 #define CCK_DISPLAY_REF_CLOCK_CONTROL           0x6c
827 #define  CCK_TRUNK_FORCE_ON                     (1 << 17)
828 #define  CCK_TRUNK_FORCE_OFF                    (1 << 16)
829 #define  CCK_FREQUENCY_STATUS                   (0x1f << 8)
830 #define  CCK_FREQUENCY_STATUS_SHIFT             8
831 #define  CCK_FREQUENCY_VALUES                   (0x1f << 0)
832
833 /**
834  * DOC: DPIO
835  *
836  * VLV, CHV and BXT have slightly peculiar display PHYs for driving DP/HDMI
837  * ports. DPIO is the name given to such a display PHY. These PHYs
838  * don't follow the standard programming model using direct MMIO
839  * registers, and instead their registers must be accessed trough IOSF
840  * sideband. VLV has one such PHY for driving ports B and C, and CHV
841  * adds another PHY for driving port D. Each PHY responds to specific
842  * IOSF-SB port.
843  *
844  * Each display PHY is made up of one or two channels. Each channel
845  * houses a common lane part which contains the PLL and other common
846  * logic. CH0 common lane also contains the IOSF-SB logic for the
847  * Common Register Interface (CRI) ie. the DPIO registers. CRI clock
848  * must be running when any DPIO registers are accessed.
849  *
850  * In addition to having their own registers, the PHYs are also
851  * controlled through some dedicated signals from the display
852  * controller. These include PLL reference clock enable, PLL enable,
853  * and CRI clock selection, for example.
854  *
855  * Eeach channel also has two splines (also called data lanes), and
856  * each spline is made up of one Physical Access Coding Sub-Layer
857  * (PCS) block and two TX lanes. So each channel has two PCS blocks
858  * and four TX lanes. The TX lanes are used as DP lanes or TMDS
859  * data/clock pairs depending on the output type.
860  *
861  * Additionally the PHY also contains an AUX lane with AUX blocks
862  * for each channel. This is used for DP AUX communication, but
863  * this fact isn't really relevant for the driver since AUX is
864  * controlled from the display controller side. No DPIO registers
865  * need to be accessed during AUX communication,
866  *
867  * Generally on VLV/CHV the common lane corresponds to the pipe and
868  * the spline (PCS/TX) corresponds to the port.
869  *
870  * For dual channel PHY (VLV/CHV):
871  *
872  *  pipe A == CMN/PLL/REF CH0
873  *
874  *  pipe B == CMN/PLL/REF CH1
875  *
876  *  port B == PCS/TX CH0
877  *
878  *  port C == PCS/TX CH1
879  *
880  * This is especially important when we cross the streams
881  * ie. drive port B with pipe B, or port C with pipe A.
882  *
883  * For single channel PHY (CHV):
884  *
885  *  pipe C == CMN/PLL/REF CH0
886  *
887  *  port D == PCS/TX CH0
888  *
889  * On BXT the entire PHY channel corresponds to the port. That means
890  * the PLL is also now associated with the port rather than the pipe,
891  * and so the clock needs to be routed to the appropriate transcoder.
892  * Port A PLL is directly connected to transcoder EDP and port B/C
893  * PLLs can be routed to any transcoder A/B/C.
894  *
895  * Note: DDI0 is digital port B, DD1 is digital port C, and DDI2 is
896  * digital port D (CHV) or port A (BXT).
897  *
898  *
899  *     Dual channel PHY (VLV/CHV/BXT)
900  *     ---------------------------------
901  *     |      CH0      |      CH1      |
902  *     |  CMN/PLL/REF  |  CMN/PLL/REF  |
903  *     |---------------|---------------| Display PHY
904  *     | PCS01 | PCS23 | PCS01 | PCS23 |
905  *     |-------|-------|-------|-------|
906  *     |TX0|TX1|TX2|TX3|TX0|TX1|TX2|TX3|
907  *     ---------------------------------
908  *     |     DDI0      |     DDI1      | DP/HDMI ports
909  *     ---------------------------------
910  *
911  *     Single channel PHY (CHV/BXT)
912  *     -----------------
913  *     |      CH0      |
914  *     |  CMN/PLL/REF  |
915  *     |---------------| Display PHY
916  *     | PCS01 | PCS23 |
917  *     |-------|-------|
918  *     |TX0|TX1|TX2|TX3|
919  *     -----------------
920  *     |     DDI2      | DP/HDMI port
921  *     -----------------
922  */
923 #define DPIO_DEVFN                      0
924
925 #define DPIO_CTL                        _MMIO(VLV_DISPLAY_BASE + 0x2110)
926 #define  DPIO_MODSEL1                   (1<<3) /* if ref clk b == 27 */
927 #define  DPIO_MODSEL0                   (1<<2) /* if ref clk a == 27 */
928 #define  DPIO_SFR_BYPASS                (1<<1)
929 #define  DPIO_CMNRST                    (1<<0)
930
931 #define DPIO_PHY(pipe)                  ((pipe) >> 1)
932 #define DPIO_PHY_IOSF_PORT(phy)         (dev_priv->dpio_phy_iosf_port[phy])
933
934 /*
935  * Per pipe/PLL DPIO regs
936  */
937 #define _VLV_PLL_DW3_CH0                0x800c
938 #define   DPIO_POST_DIV_SHIFT           (28) /* 3 bits */
939 #define   DPIO_POST_DIV_DAC             0
940 #define   DPIO_POST_DIV_HDMIDP          1 /* DAC 225-400M rate */
941 #define   DPIO_POST_DIV_LVDS1           2
942 #define   DPIO_POST_DIV_LVDS2           3
943 #define   DPIO_K_SHIFT                  (24) /* 4 bits */
944 #define   DPIO_P1_SHIFT                 (21) /* 3 bits */
945 #define   DPIO_P2_SHIFT                 (16) /* 5 bits */
946 #define   DPIO_N_SHIFT                  (12) /* 4 bits */
947 #define   DPIO_ENABLE_CALIBRATION       (1<<11)
948 #define   DPIO_M1DIV_SHIFT              (8) /* 3 bits */
949 #define   DPIO_M2DIV_MASK               0xff
950 #define _VLV_PLL_DW3_CH1                0x802c
951 #define VLV_PLL_DW3(ch) _PIPE(ch, _VLV_PLL_DW3_CH0, _VLV_PLL_DW3_CH1)
952
953 #define _VLV_PLL_DW5_CH0                0x8014
954 #define   DPIO_REFSEL_OVERRIDE          27
955 #define   DPIO_PLL_MODESEL_SHIFT        24 /* 3 bits */
956 #define   DPIO_BIAS_CURRENT_CTL_SHIFT   21 /* 3 bits, always 0x7 */
957 #define   DPIO_PLL_REFCLK_SEL_SHIFT     16 /* 2 bits */
958 #define   DPIO_PLL_REFCLK_SEL_MASK      3
959 #define   DPIO_DRIVER_CTL_SHIFT         12 /* always set to 0x8 */
960 #define   DPIO_CLK_BIAS_CTL_SHIFT       8 /* always set to 0x5 */
961 #define _VLV_PLL_DW5_CH1                0x8034
962 #define VLV_PLL_DW5(ch) _PIPE(ch, _VLV_PLL_DW5_CH0, _VLV_PLL_DW5_CH1)
963
964 #define _VLV_PLL_DW7_CH0                0x801c
965 #define _VLV_PLL_DW7_CH1                0x803c
966 #define VLV_PLL_DW7(ch) _PIPE(ch, _VLV_PLL_DW7_CH0, _VLV_PLL_DW7_CH1)
967
968 #define _VLV_PLL_DW8_CH0                0x8040
969 #define _VLV_PLL_DW8_CH1                0x8060
970 #define VLV_PLL_DW8(ch) _PIPE(ch, _VLV_PLL_DW8_CH0, _VLV_PLL_DW8_CH1)
971
972 #define VLV_PLL_DW9_BCAST               0xc044
973 #define _VLV_PLL_DW9_CH0                0x8044
974 #define _VLV_PLL_DW9_CH1                0x8064
975 #define VLV_PLL_DW9(ch) _PIPE(ch, _VLV_PLL_DW9_CH0, _VLV_PLL_DW9_CH1)
976
977 #define _VLV_PLL_DW10_CH0               0x8048
978 #define _VLV_PLL_DW10_CH1               0x8068
979 #define VLV_PLL_DW10(ch) _PIPE(ch, _VLV_PLL_DW10_CH0, _VLV_PLL_DW10_CH1)
980
981 #define _VLV_PLL_DW11_CH0               0x804c
982 #define _VLV_PLL_DW11_CH1               0x806c
983 #define VLV_PLL_DW11(ch) _PIPE(ch, _VLV_PLL_DW11_CH0, _VLV_PLL_DW11_CH1)
984
985 /* Spec for ref block start counts at DW10 */
986 #define VLV_REF_DW13                    0x80ac
987
988 #define VLV_CMN_DW0                     0x8100
989
990 /*
991  * Per DDI channel DPIO regs
992  */
993
994 #define _VLV_PCS_DW0_CH0                0x8200
995 #define _VLV_PCS_DW0_CH1                0x8400
996 #define   DPIO_PCS_TX_LANE2_RESET       (1<<16)
997 #define   DPIO_PCS_TX_LANE1_RESET       (1<<7)
998 #define   DPIO_LEFT_TXFIFO_RST_MASTER2  (1<<4)
999 #define   DPIO_RIGHT_TXFIFO_RST_MASTER2 (1<<3)
1000 #define VLV_PCS_DW0(ch) _PORT(ch, _VLV_PCS_DW0_CH0, _VLV_PCS_DW0_CH1)
1001
1002 #define _VLV_PCS01_DW0_CH0              0x200
1003 #define _VLV_PCS23_DW0_CH0              0x400
1004 #define _VLV_PCS01_DW0_CH1              0x2600
1005 #define _VLV_PCS23_DW0_CH1              0x2800
1006 #define VLV_PCS01_DW0(ch) _PORT(ch, _VLV_PCS01_DW0_CH0, _VLV_PCS01_DW0_CH1)
1007 #define VLV_PCS23_DW0(ch) _PORT(ch, _VLV_PCS23_DW0_CH0, _VLV_PCS23_DW0_CH1)
1008
1009 #define _VLV_PCS_DW1_CH0                0x8204
1010 #define _VLV_PCS_DW1_CH1                0x8404
1011 #define   CHV_PCS_REQ_SOFTRESET_EN      (1<<23)
1012 #define   DPIO_PCS_CLK_CRI_RXEB_EIOS_EN (1<<22)
1013 #define   DPIO_PCS_CLK_CRI_RXDIGFILTSG_EN (1<<21)
1014 #define   DPIO_PCS_CLK_DATAWIDTH_SHIFT  (6)
1015 #define   DPIO_PCS_CLK_SOFT_RESET       (1<<5)
1016 #define VLV_PCS_DW1(ch) _PORT(ch, _VLV_PCS_DW1_CH0, _VLV_PCS_DW1_CH1)
1017
1018 #define _VLV_PCS01_DW1_CH0              0x204
1019 #define _VLV_PCS23_DW1_CH0              0x404
1020 #define _VLV_PCS01_DW1_CH1              0x2604
1021 #define _VLV_PCS23_DW1_CH1              0x2804
1022 #define VLV_PCS01_DW1(ch) _PORT(ch, _VLV_PCS01_DW1_CH0, _VLV_PCS01_DW1_CH1)
1023 #define VLV_PCS23_DW1(ch) _PORT(ch, _VLV_PCS23_DW1_CH0, _VLV_PCS23_DW1_CH1)
1024
1025 #define _VLV_PCS_DW8_CH0                0x8220
1026 #define _VLV_PCS_DW8_CH1                0x8420
1027 #define   CHV_PCS_USEDCLKCHANNEL_OVRRIDE        (1 << 20)
1028 #define   CHV_PCS_USEDCLKCHANNEL                (1 << 21)
1029 #define VLV_PCS_DW8(ch) _PORT(ch, _VLV_PCS_DW8_CH0, _VLV_PCS_DW8_CH1)
1030
1031 #define _VLV_PCS01_DW8_CH0              0x0220
1032 #define _VLV_PCS23_DW8_CH0              0x0420
1033 #define _VLV_PCS01_DW8_CH1              0x2620
1034 #define _VLV_PCS23_DW8_CH1              0x2820
1035 #define VLV_PCS01_DW8(port) _PORT(port, _VLV_PCS01_DW8_CH0, _VLV_PCS01_DW8_CH1)
1036 #define VLV_PCS23_DW8(port) _PORT(port, _VLV_PCS23_DW8_CH0, _VLV_PCS23_DW8_CH1)
1037
1038 #define _VLV_PCS_DW9_CH0                0x8224
1039 #define _VLV_PCS_DW9_CH1                0x8424
1040 #define   DPIO_PCS_TX2MARGIN_MASK       (0x7<<13)
1041 #define   DPIO_PCS_TX2MARGIN_000        (0<<13)
1042 #define   DPIO_PCS_TX2MARGIN_101        (1<<13)
1043 #define   DPIO_PCS_TX1MARGIN_MASK       (0x7<<10)
1044 #define   DPIO_PCS_TX1MARGIN_000        (0<<10)
1045 #define   DPIO_PCS_TX1MARGIN_101        (1<<10)
1046 #define VLV_PCS_DW9(ch) _PORT(ch, _VLV_PCS_DW9_CH0, _VLV_PCS_DW9_CH1)
1047
1048 #define _VLV_PCS01_DW9_CH0              0x224
1049 #define _VLV_PCS23_DW9_CH0              0x424
1050 #define _VLV_PCS01_DW9_CH1              0x2624
1051 #define _VLV_PCS23_DW9_CH1              0x2824
1052 #define VLV_PCS01_DW9(ch) _PORT(ch, _VLV_PCS01_DW9_CH0, _VLV_PCS01_DW9_CH1)
1053 #define VLV_PCS23_DW9(ch) _PORT(ch, _VLV_PCS23_DW9_CH0, _VLV_PCS23_DW9_CH1)
1054
1055 #define _CHV_PCS_DW10_CH0               0x8228
1056 #define _CHV_PCS_DW10_CH1               0x8428
1057 #define   DPIO_PCS_SWING_CALC_TX0_TX2   (1<<30)
1058 #define   DPIO_PCS_SWING_CALC_TX1_TX3   (1<<31)
1059 #define   DPIO_PCS_TX2DEEMP_MASK        (0xf<<24)
1060 #define   DPIO_PCS_TX2DEEMP_9P5         (0<<24)
1061 #define   DPIO_PCS_TX2DEEMP_6P0         (2<<24)
1062 #define   DPIO_PCS_TX1DEEMP_MASK        (0xf<<16)
1063 #define   DPIO_PCS_TX1DEEMP_9P5         (0<<16)
1064 #define   DPIO_PCS_TX1DEEMP_6P0         (2<<16)
1065 #define CHV_PCS_DW10(ch) _PORT(ch, _CHV_PCS_DW10_CH0, _CHV_PCS_DW10_CH1)
1066
1067 #define _VLV_PCS01_DW10_CH0             0x0228
1068 #define _VLV_PCS23_DW10_CH0             0x0428
1069 #define _VLV_PCS01_DW10_CH1             0x2628
1070 #define _VLV_PCS23_DW10_CH1             0x2828
1071 #define VLV_PCS01_DW10(port) _PORT(port, _VLV_PCS01_DW10_CH0, _VLV_PCS01_DW10_CH1)
1072 #define VLV_PCS23_DW10(port) _PORT(port, _VLV_PCS23_DW10_CH0, _VLV_PCS23_DW10_CH1)
1073
1074 #define _VLV_PCS_DW11_CH0               0x822c
1075 #define _VLV_PCS_DW11_CH1               0x842c
1076 #define   DPIO_TX2_STAGGER_MASK(x)      ((x)<<24)
1077 #define   DPIO_LANEDESKEW_STRAP_OVRD    (1<<3)
1078 #define   DPIO_LEFT_TXFIFO_RST_MASTER   (1<<1)
1079 #define   DPIO_RIGHT_TXFIFO_RST_MASTER  (1<<0)
1080 #define VLV_PCS_DW11(ch) _PORT(ch, _VLV_PCS_DW11_CH0, _VLV_PCS_DW11_CH1)
1081
1082 #define _VLV_PCS01_DW11_CH0             0x022c
1083 #define _VLV_PCS23_DW11_CH0             0x042c
1084 #define _VLV_PCS01_DW11_CH1             0x262c
1085 #define _VLV_PCS23_DW11_CH1             0x282c
1086 #define VLV_PCS01_DW11(ch) _PORT(ch, _VLV_PCS01_DW11_CH0, _VLV_PCS01_DW11_CH1)
1087 #define VLV_PCS23_DW11(ch) _PORT(ch, _VLV_PCS23_DW11_CH0, _VLV_PCS23_DW11_CH1)
1088
1089 #define _VLV_PCS01_DW12_CH0             0x0230
1090 #define _VLV_PCS23_DW12_CH0             0x0430
1091 #define _VLV_PCS01_DW12_CH1             0x2630
1092 #define _VLV_PCS23_DW12_CH1             0x2830
1093 #define VLV_PCS01_DW12(ch) _PORT(ch, _VLV_PCS01_DW12_CH0, _VLV_PCS01_DW12_CH1)
1094 #define VLV_PCS23_DW12(ch) _PORT(ch, _VLV_PCS23_DW12_CH0, _VLV_PCS23_DW12_CH1)
1095
1096 #define _VLV_PCS_DW12_CH0               0x8230
1097 #define _VLV_PCS_DW12_CH1               0x8430
1098 #define   DPIO_TX2_STAGGER_MULT(x)      ((x)<<20)
1099 #define   DPIO_TX1_STAGGER_MULT(x)      ((x)<<16)
1100 #define   DPIO_TX1_STAGGER_MASK(x)      ((x)<<8)
1101 #define   DPIO_LANESTAGGER_STRAP_OVRD   (1<<6)
1102 #define   DPIO_LANESTAGGER_STRAP(x)     ((x)<<0)
1103 #define VLV_PCS_DW12(ch) _PORT(ch, _VLV_PCS_DW12_CH0, _VLV_PCS_DW12_CH1)
1104
1105 #define _VLV_PCS_DW14_CH0               0x8238
1106 #define _VLV_PCS_DW14_CH1               0x8438
1107 #define VLV_PCS_DW14(ch) _PORT(ch, _VLV_PCS_DW14_CH0, _VLV_PCS_DW14_CH1)
1108
1109 #define _VLV_PCS_DW23_CH0               0x825c
1110 #define _VLV_PCS_DW23_CH1               0x845c
1111 #define VLV_PCS_DW23(ch) _PORT(ch, _VLV_PCS_DW23_CH0, _VLV_PCS_DW23_CH1)
1112
1113 #define _VLV_TX_DW2_CH0                 0x8288
1114 #define _VLV_TX_DW2_CH1                 0x8488
1115 #define   DPIO_SWING_MARGIN000_SHIFT    16
1116 #define   DPIO_SWING_MARGIN000_MASK     (0xff << DPIO_SWING_MARGIN000_SHIFT)
1117 #define   DPIO_UNIQ_TRANS_SCALE_SHIFT   8
1118 #define VLV_TX_DW2(ch) _PORT(ch, _VLV_TX_DW2_CH0, _VLV_TX_DW2_CH1)
1119
1120 #define _VLV_TX_DW3_CH0                 0x828c
1121 #define _VLV_TX_DW3_CH1                 0x848c
1122 /* The following bit for CHV phy */
1123 #define   DPIO_TX_UNIQ_TRANS_SCALE_EN   (1<<27)
1124 #define   DPIO_SWING_MARGIN101_SHIFT    16
1125 #define   DPIO_SWING_MARGIN101_MASK     (0xff << DPIO_SWING_MARGIN101_SHIFT)
1126 #define VLV_TX_DW3(ch) _PORT(ch, _VLV_TX_DW3_CH0, _VLV_TX_DW3_CH1)
1127
1128 #define _VLV_TX_DW4_CH0                 0x8290
1129 #define _VLV_TX_DW4_CH1                 0x8490
1130 #define   DPIO_SWING_DEEMPH9P5_SHIFT    24
1131 #define   DPIO_SWING_DEEMPH9P5_MASK     (0xff << DPIO_SWING_DEEMPH9P5_SHIFT)
1132 #define   DPIO_SWING_DEEMPH6P0_SHIFT    16
1133 #define   DPIO_SWING_DEEMPH6P0_MASK     (0xff << DPIO_SWING_DEEMPH6P0_SHIFT)
1134 #define VLV_TX_DW4(ch) _PORT(ch, _VLV_TX_DW4_CH0, _VLV_TX_DW4_CH1)
1135
1136 #define _VLV_TX3_DW4_CH0                0x690
1137 #define _VLV_TX3_DW4_CH1                0x2a90
1138 #define VLV_TX3_DW4(ch) _PORT(ch, _VLV_TX3_DW4_CH0, _VLV_TX3_DW4_CH1)
1139
1140 #define _VLV_TX_DW5_CH0                 0x8294
1141 #define _VLV_TX_DW5_CH1                 0x8494
1142 #define   DPIO_TX_OCALINIT_EN           (1<<31)
1143 #define VLV_TX_DW5(ch) _PORT(ch, _VLV_TX_DW5_CH0, _VLV_TX_DW5_CH1)
1144
1145 #define _VLV_TX_DW11_CH0                0x82ac
1146 #define _VLV_TX_DW11_CH1                0x84ac
1147 #define VLV_TX_DW11(ch) _PORT(ch, _VLV_TX_DW11_CH0, _VLV_TX_DW11_CH1)
1148
1149 #define _VLV_TX_DW14_CH0                0x82b8
1150 #define _VLV_TX_DW14_CH1                0x84b8
1151 #define VLV_TX_DW14(ch) _PORT(ch, _VLV_TX_DW14_CH0, _VLV_TX_DW14_CH1)
1152
1153 /* CHV dpPhy registers */
1154 #define _CHV_PLL_DW0_CH0                0x8000
1155 #define _CHV_PLL_DW0_CH1                0x8180
1156 #define CHV_PLL_DW0(ch) _PIPE(ch, _CHV_PLL_DW0_CH0, _CHV_PLL_DW0_CH1)
1157
1158 #define _CHV_PLL_DW1_CH0                0x8004
1159 #define _CHV_PLL_DW1_CH1                0x8184
1160 #define   DPIO_CHV_N_DIV_SHIFT          8
1161 #define   DPIO_CHV_M1_DIV_BY_2          (0 << 0)
1162 #define CHV_PLL_DW1(ch) _PIPE(ch, _CHV_PLL_DW1_CH0, _CHV_PLL_DW1_CH1)
1163
1164 #define _CHV_PLL_DW2_CH0                0x8008
1165 #define _CHV_PLL_DW2_CH1                0x8188
1166 #define CHV_PLL_DW2(ch) _PIPE(ch, _CHV_PLL_DW2_CH0, _CHV_PLL_DW2_CH1)
1167
1168 #define _CHV_PLL_DW3_CH0                0x800c
1169 #define _CHV_PLL_DW3_CH1                0x818c
1170 #define  DPIO_CHV_FRAC_DIV_EN           (1 << 16)
1171 #define  DPIO_CHV_FIRST_MOD             (0 << 8)
1172 #define  DPIO_CHV_SECOND_MOD            (1 << 8)
1173 #define  DPIO_CHV_FEEDFWD_GAIN_SHIFT    0
1174 #define  DPIO_CHV_FEEDFWD_GAIN_MASK             (0xF << 0)
1175 #define CHV_PLL_DW3(ch) _PIPE(ch, _CHV_PLL_DW3_CH0, _CHV_PLL_DW3_CH1)
1176
1177 #define _CHV_PLL_DW6_CH0                0x8018
1178 #define _CHV_PLL_DW6_CH1                0x8198
1179 #define   DPIO_CHV_GAIN_CTRL_SHIFT      16
1180 #define   DPIO_CHV_INT_COEFF_SHIFT      8
1181 #define   DPIO_CHV_PROP_COEFF_SHIFT     0
1182 #define CHV_PLL_DW6(ch) _PIPE(ch, _CHV_PLL_DW6_CH0, _CHV_PLL_DW6_CH1)
1183
1184 #define _CHV_PLL_DW8_CH0                0x8020
1185 #define _CHV_PLL_DW8_CH1                0x81A0
1186 #define   DPIO_CHV_TDC_TARGET_CNT_SHIFT 0
1187 #define   DPIO_CHV_TDC_TARGET_CNT_MASK  (0x3FF << 0)
1188 #define CHV_PLL_DW8(ch) _PIPE(ch, _CHV_PLL_DW8_CH0, _CHV_PLL_DW8_CH1)
1189
1190 #define _CHV_PLL_DW9_CH0                0x8024
1191 #define _CHV_PLL_DW9_CH1                0x81A4
1192 #define  DPIO_CHV_INT_LOCK_THRESHOLD_SHIFT              1 /* 3 bits */
1193 #define  DPIO_CHV_INT_LOCK_THRESHOLD_MASK               (7 << 1)
1194 #define  DPIO_CHV_INT_LOCK_THRESHOLD_SEL_COARSE 1 /* 1: coarse & 0 : fine  */
1195 #define CHV_PLL_DW9(ch) _PIPE(ch, _CHV_PLL_DW9_CH0, _CHV_PLL_DW9_CH1)
1196
1197 #define _CHV_CMN_DW0_CH0               0x8100
1198 #define   DPIO_ALLDL_POWERDOWN_SHIFT_CH0        19
1199 #define   DPIO_ANYDL_POWERDOWN_SHIFT_CH0        18
1200 #define   DPIO_ALLDL_POWERDOWN                  (1 << 1)
1201 #define   DPIO_ANYDL_POWERDOWN                  (1 << 0)
1202
1203 #define _CHV_CMN_DW5_CH0               0x8114
1204 #define   CHV_BUFRIGHTENA1_DISABLE      (0 << 20)
1205 #define   CHV_BUFRIGHTENA1_NORMAL       (1 << 20)
1206 #define   CHV_BUFRIGHTENA1_FORCE        (3 << 20)
1207 #define   CHV_BUFRIGHTENA1_MASK         (3 << 20)
1208 #define   CHV_BUFLEFTENA1_DISABLE       (0 << 22)
1209 #define   CHV_BUFLEFTENA1_NORMAL        (1 << 22)
1210 #define   CHV_BUFLEFTENA1_FORCE         (3 << 22)
1211 #define   CHV_BUFLEFTENA1_MASK          (3 << 22)
1212
1213 #define _CHV_CMN_DW13_CH0               0x8134
1214 #define _CHV_CMN_DW0_CH1                0x8080
1215 #define   DPIO_CHV_S1_DIV_SHIFT         21
1216 #define   DPIO_CHV_P1_DIV_SHIFT         13 /* 3 bits */
1217 #define   DPIO_CHV_P2_DIV_SHIFT         8  /* 5 bits */
1218 #define   DPIO_CHV_K_DIV_SHIFT          4
1219 #define   DPIO_PLL_FREQLOCK             (1 << 1)
1220 #define   DPIO_PLL_LOCK                 (1 << 0)
1221 #define CHV_CMN_DW13(ch) _PIPE(ch, _CHV_CMN_DW13_CH0, _CHV_CMN_DW0_CH1)
1222
1223 #define _CHV_CMN_DW14_CH0               0x8138
1224 #define _CHV_CMN_DW1_CH1                0x8084
1225 #define   DPIO_AFC_RECAL                (1 << 14)
1226 #define   DPIO_DCLKP_EN                 (1 << 13)
1227 #define   CHV_BUFLEFTENA2_DISABLE       (0 << 17) /* CL2 DW1 only */
1228 #define   CHV_BUFLEFTENA2_NORMAL        (1 << 17) /* CL2 DW1 only */
1229 #define   CHV_BUFLEFTENA2_FORCE         (3 << 17) /* CL2 DW1 only */
1230 #define   CHV_BUFLEFTENA2_MASK          (3 << 17) /* CL2 DW1 only */
1231 #define   CHV_BUFRIGHTENA2_DISABLE      (0 << 19) /* CL2 DW1 only */
1232 #define   CHV_BUFRIGHTENA2_NORMAL       (1 << 19) /* CL2 DW1 only */
1233 #define   CHV_BUFRIGHTENA2_FORCE        (3 << 19) /* CL2 DW1 only */
1234 #define   CHV_BUFRIGHTENA2_MASK         (3 << 19) /* CL2 DW1 only */
1235 #define CHV_CMN_DW14(ch) _PIPE(ch, _CHV_CMN_DW14_CH0, _CHV_CMN_DW1_CH1)
1236
1237 #define _CHV_CMN_DW19_CH0               0x814c
1238 #define _CHV_CMN_DW6_CH1                0x8098
1239 #define   DPIO_ALLDL_POWERDOWN_SHIFT_CH1        30 /* CL2 DW6 only */
1240 #define   DPIO_ANYDL_POWERDOWN_SHIFT_CH1        29 /* CL2 DW6 only */
1241 #define   DPIO_DYNPWRDOWNEN_CH1         (1 << 28) /* CL2 DW6 only */
1242 #define   CHV_CMN_USEDCLKCHANNEL        (1 << 13)
1243
1244 #define CHV_CMN_DW19(ch) _PIPE(ch, _CHV_CMN_DW19_CH0, _CHV_CMN_DW6_CH1)
1245
1246 #define CHV_CMN_DW28                    0x8170
1247 #define   DPIO_CL1POWERDOWNEN           (1 << 23)
1248 #define   DPIO_DYNPWRDOWNEN_CH0         (1 << 22)
1249 #define   DPIO_SUS_CLK_CONFIG_ON                (0 << 0)
1250 #define   DPIO_SUS_CLK_CONFIG_CLKREQ            (1 << 0)
1251 #define   DPIO_SUS_CLK_CONFIG_GATE              (2 << 0)
1252 #define   DPIO_SUS_CLK_CONFIG_GATE_CLKREQ       (3 << 0)
1253
1254 #define CHV_CMN_DW30                    0x8178
1255 #define   DPIO_CL2_LDOFUSE_PWRENB       (1 << 6)
1256 #define   DPIO_LRC_BYPASS               (1 << 3)
1257
1258 #define _TXLANE(ch, lane, offset) ((ch ? 0x2400 : 0) + \
1259                                         (lane) * 0x200 + (offset))
1260
1261 #define CHV_TX_DW0(ch, lane) _TXLANE(ch, lane, 0x80)
1262 #define CHV_TX_DW1(ch, lane) _TXLANE(ch, lane, 0x84)
1263 #define CHV_TX_DW2(ch, lane) _TXLANE(ch, lane, 0x88)
1264 #define CHV_TX_DW3(ch, lane) _TXLANE(ch, lane, 0x8c)
1265 #define CHV_TX_DW4(ch, lane) _TXLANE(ch, lane, 0x90)
1266 #define CHV_TX_DW5(ch, lane) _TXLANE(ch, lane, 0x94)
1267 #define CHV_TX_DW6(ch, lane) _TXLANE(ch, lane, 0x98)
1268 #define CHV_TX_DW7(ch, lane) _TXLANE(ch, lane, 0x9c)
1269 #define CHV_TX_DW8(ch, lane) _TXLANE(ch, lane, 0xa0)
1270 #define CHV_TX_DW9(ch, lane) _TXLANE(ch, lane, 0xa4)
1271 #define CHV_TX_DW10(ch, lane) _TXLANE(ch, lane, 0xa8)
1272 #define CHV_TX_DW11(ch, lane) _TXLANE(ch, lane, 0xac)
1273 #define   DPIO_FRC_LATENCY_SHFIT        8
1274 #define CHV_TX_DW14(ch, lane) _TXLANE(ch, lane, 0xb8)
1275 #define   DPIO_UPAR_SHIFT               30
1276
1277 /* BXT PHY registers */
1278 #define _BXT_PHY(phy, a, b)             _MMIO_PIPE((phy), (a), (b))
1279
1280 #define BXT_P_CR_GT_DISP_PWRON          _MMIO(0x138090)
1281 #define   GT_DISPLAY_POWER_ON(phy)      (1 << (phy))
1282
1283 #define _PHY_CTL_FAMILY_EDP             0x64C80
1284 #define _PHY_CTL_FAMILY_DDI             0x64C90
1285 #define   COMMON_RESET_DIS              (1 << 31)
1286 #define BXT_PHY_CTL_FAMILY(phy)         _BXT_PHY((phy), _PHY_CTL_FAMILY_DDI, \
1287                                                         _PHY_CTL_FAMILY_EDP)
1288
1289 /* BXT PHY PLL registers */
1290 #define _PORT_PLL_A                     0x46074
1291 #define _PORT_PLL_B                     0x46078
1292 #define _PORT_PLL_C                     0x4607c
1293 #define   PORT_PLL_ENABLE               (1 << 31)
1294 #define   PORT_PLL_LOCK                 (1 << 30)
1295 #define   PORT_PLL_REF_SEL              (1 << 27)
1296 #define BXT_PORT_PLL_ENABLE(port)       _MMIO_PORT(port, _PORT_PLL_A, _PORT_PLL_B)
1297
1298 #define _PORT_PLL_EBB_0_A               0x162034
1299 #define _PORT_PLL_EBB_0_B               0x6C034
1300 #define _PORT_PLL_EBB_0_C               0x6C340
1301 #define   PORT_PLL_P1_SHIFT             13
1302 #define   PORT_PLL_P1_MASK              (0x07 << PORT_PLL_P1_SHIFT)
1303 #define   PORT_PLL_P1(x)                ((x)  << PORT_PLL_P1_SHIFT)
1304 #define   PORT_PLL_P2_SHIFT             8
1305 #define   PORT_PLL_P2_MASK              (0x1f << PORT_PLL_P2_SHIFT)
1306 #define   PORT_PLL_P2(x)                ((x)  << PORT_PLL_P2_SHIFT)
1307 #define BXT_PORT_PLL_EBB_0(port)        _MMIO_PORT3(port, _PORT_PLL_EBB_0_A, \
1308                                                 _PORT_PLL_EBB_0_B,      \
1309                                                 _PORT_PLL_EBB_0_C)
1310
1311 #define _PORT_PLL_EBB_4_A               0x162038
1312 #define _PORT_PLL_EBB_4_B               0x6C038
1313 #define _PORT_PLL_EBB_4_C               0x6C344
1314 #define   PORT_PLL_10BIT_CLK_ENABLE     (1 << 13)
1315 #define   PORT_PLL_RECALIBRATE          (1 << 14)
1316 #define BXT_PORT_PLL_EBB_4(port)        _MMIO_PORT3(port, _PORT_PLL_EBB_4_A, \
1317                                                 _PORT_PLL_EBB_4_B,      \
1318                                                 _PORT_PLL_EBB_4_C)
1319
1320 #define _PORT_PLL_0_A                   0x162100
1321 #define _PORT_PLL_0_B                   0x6C100
1322 #define _PORT_PLL_0_C                   0x6C380
1323 /* PORT_PLL_0_A */
1324 #define   PORT_PLL_M2_MASK              0xFF
1325 /* PORT_PLL_1_A */
1326 #define   PORT_PLL_N_SHIFT              8
1327 #define   PORT_PLL_N_MASK               (0x0F << PORT_PLL_N_SHIFT)
1328 #define   PORT_PLL_N(x)                 ((x) << PORT_PLL_N_SHIFT)
1329 /* PORT_PLL_2_A */
1330 #define   PORT_PLL_M2_FRAC_MASK         0x3FFFFF
1331 /* PORT_PLL_3_A */
1332 #define   PORT_PLL_M2_FRAC_ENABLE       (1 << 16)
1333 /* PORT_PLL_6_A */
1334 #define   PORT_PLL_PROP_COEFF_MASK      0xF
1335 #define   PORT_PLL_INT_COEFF_MASK       (0x1F << 8)
1336 #define   PORT_PLL_INT_COEFF(x)         ((x)  << 8)
1337 #define   PORT_PLL_GAIN_CTL_MASK        (0x07 << 16)
1338 #define   PORT_PLL_GAIN_CTL(x)          ((x)  << 16)
1339 /* PORT_PLL_8_A */
1340 #define   PORT_PLL_TARGET_CNT_MASK      0x3FF
1341 /* PORT_PLL_9_A */
1342 #define  PORT_PLL_LOCK_THRESHOLD_SHIFT  1
1343 #define  PORT_PLL_LOCK_THRESHOLD_MASK   (0x7 << PORT_PLL_LOCK_THRESHOLD_SHIFT)
1344 /* PORT_PLL_10_A */
1345 #define  PORT_PLL_DCO_AMP_OVR_EN_H      (1<<27)
1346 #define  PORT_PLL_DCO_AMP_DEFAULT       15
1347 #define  PORT_PLL_DCO_AMP_MASK          0x3c00
1348 #define  PORT_PLL_DCO_AMP(x)            ((x)<<10)
1349 #define _PORT_PLL_BASE(port)            _PORT3(port, _PORT_PLL_0_A,     \
1350                                                 _PORT_PLL_0_B,          \
1351                                                 _PORT_PLL_0_C)
1352 #define BXT_PORT_PLL(port, idx)         _MMIO(_PORT_PLL_BASE(port) + (idx) * 4)
1353
1354 /* BXT PHY common lane registers */
1355 #define _PORT_CL1CM_DW0_A               0x162000
1356 #define _PORT_CL1CM_DW0_BC              0x6C000
1357 #define   PHY_POWER_GOOD                (1 << 16)
1358 #define   PHY_RESERVED                  (1 << 7)
1359 #define BXT_PORT_CL1CM_DW0(phy)         _BXT_PHY((phy), _PORT_CL1CM_DW0_BC, \
1360                                                         _PORT_CL1CM_DW0_A)
1361
1362 #define _PORT_CL1CM_DW9_A               0x162024
1363 #define _PORT_CL1CM_DW9_BC              0x6C024
1364 #define   IREF0RC_OFFSET_SHIFT          8
1365 #define   IREF0RC_OFFSET_MASK           (0xFF << IREF0RC_OFFSET_SHIFT)
1366 #define BXT_PORT_CL1CM_DW9(phy)         _BXT_PHY((phy), _PORT_CL1CM_DW9_BC, \
1367                                                         _PORT_CL1CM_DW9_A)
1368
1369 #define _PORT_CL1CM_DW10_A              0x162028
1370 #define _PORT_CL1CM_DW10_BC             0x6C028
1371 #define   IREF1RC_OFFSET_SHIFT          8
1372 #define   IREF1RC_OFFSET_MASK           (0xFF << IREF1RC_OFFSET_SHIFT)
1373 #define BXT_PORT_CL1CM_DW10(phy)        _BXT_PHY((phy), _PORT_CL1CM_DW10_BC, \
1374                                                         _PORT_CL1CM_DW10_A)
1375
1376 #define _PORT_CL1CM_DW28_A              0x162070
1377 #define _PORT_CL1CM_DW28_BC             0x6C070
1378 #define   OCL1_POWER_DOWN_EN            (1 << 23)
1379 #define   DW28_OLDO_DYN_PWR_DOWN_EN     (1 << 22)
1380 #define   SUS_CLK_CONFIG                0x3
1381 #define BXT_PORT_CL1CM_DW28(phy)        _BXT_PHY((phy), _PORT_CL1CM_DW28_BC, \
1382                                                         _PORT_CL1CM_DW28_A)
1383
1384 #define _PORT_CL1CM_DW30_A              0x162078
1385 #define _PORT_CL1CM_DW30_BC             0x6C078
1386 #define   OCL2_LDOFUSE_PWR_DIS          (1 << 6)
1387 #define BXT_PORT_CL1CM_DW30(phy)        _BXT_PHY((phy), _PORT_CL1CM_DW30_BC, \
1388                                                         _PORT_CL1CM_DW30_A)
1389
1390 /* Defined for PHY0 only */
1391 #define BXT_PORT_CL2CM_DW6_BC           _MMIO(0x6C358)
1392 #define   DW6_OLDO_DYN_PWR_DOWN_EN      (1 << 28)
1393
1394 /* BXT PHY Ref registers */
1395 #define _PORT_REF_DW3_A                 0x16218C
1396 #define _PORT_REF_DW3_BC                0x6C18C
1397 #define   GRC_DONE                      (1 << 22)
1398 #define BXT_PORT_REF_DW3(phy)           _BXT_PHY((phy), _PORT_REF_DW3_BC, \
1399                                                         _PORT_REF_DW3_A)
1400
1401 #define _PORT_REF_DW6_A                 0x162198
1402 #define _PORT_REF_DW6_BC                0x6C198
1403 #define   GRC_CODE_SHIFT                24
1404 #define   GRC_CODE_MASK                 (0xFF << GRC_CODE_SHIFT)
1405 #define   GRC_CODE_FAST_SHIFT           16
1406 #define   GRC_CODE_FAST_MASK            (0xFF << GRC_CODE_FAST_SHIFT)
1407 #define   GRC_CODE_SLOW_SHIFT           8
1408 #define   GRC_CODE_SLOW_MASK            (0xFF << GRC_CODE_SLOW_SHIFT)
1409 #define   GRC_CODE_NOM_MASK             0xFF
1410 #define BXT_PORT_REF_DW6(phy)           _BXT_PHY((phy), _PORT_REF_DW6_BC,       \
1411                                                       _PORT_REF_DW6_A)
1412
1413 #define _PORT_REF_DW8_A                 0x1621A0
1414 #define _PORT_REF_DW8_BC                0x6C1A0
1415 #define   GRC_DIS                       (1 << 15)
1416 #define   GRC_RDY_OVRD                  (1 << 1)
1417 #define BXT_PORT_REF_DW8(phy)           _BXT_PHY((phy), _PORT_REF_DW8_BC,       \
1418                                                       _PORT_REF_DW8_A)
1419
1420 /* BXT PHY PCS registers */
1421 #define _PORT_PCS_DW10_LN01_A           0x162428
1422 #define _PORT_PCS_DW10_LN01_B           0x6C428
1423 #define _PORT_PCS_DW10_LN01_C           0x6C828
1424 #define _PORT_PCS_DW10_GRP_A            0x162C28
1425 #define _PORT_PCS_DW10_GRP_B            0x6CC28
1426 #define _PORT_PCS_DW10_GRP_C            0x6CE28
1427 #define BXT_PORT_PCS_DW10_LN01(port)    _MMIO_PORT3(port, _PORT_PCS_DW10_LN01_A, \
1428                                                      _PORT_PCS_DW10_LN01_B, \
1429                                                      _PORT_PCS_DW10_LN01_C)
1430 #define BXT_PORT_PCS_DW10_GRP(port)     _MMIO_PORT3(port, _PORT_PCS_DW10_GRP_A,  \
1431                                                      _PORT_PCS_DW10_GRP_B,  \
1432                                                      _PORT_PCS_DW10_GRP_C)
1433 #define   TX2_SWING_CALC_INIT           (1 << 31)
1434 #define   TX1_SWING_CALC_INIT           (1 << 30)
1435
1436 #define _PORT_PCS_DW12_LN01_A           0x162430
1437 #define _PORT_PCS_DW12_LN01_B           0x6C430
1438 #define _PORT_PCS_DW12_LN01_C           0x6C830
1439 #define _PORT_PCS_DW12_LN23_A           0x162630
1440 #define _PORT_PCS_DW12_LN23_B           0x6C630
1441 #define _PORT_PCS_DW12_LN23_C           0x6CA30
1442 #define _PORT_PCS_DW12_GRP_A            0x162c30
1443 #define _PORT_PCS_DW12_GRP_B            0x6CC30
1444 #define _PORT_PCS_DW12_GRP_C            0x6CE30
1445 #define   LANESTAGGER_STRAP_OVRD        (1 << 6)
1446 #define   LANE_STAGGER_MASK             0x1F
1447 #define BXT_PORT_PCS_DW12_LN01(port)    _MMIO_PORT3(port, _PORT_PCS_DW12_LN01_A, \
1448                                                      _PORT_PCS_DW12_LN01_B, \
1449                                                      _PORT_PCS_DW12_LN01_C)
1450 #define BXT_PORT_PCS_DW12_LN23(port)    _MMIO_PORT3(port, _PORT_PCS_DW12_LN23_A, \
1451                                                      _PORT_PCS_DW12_LN23_B, \
1452                                                      _PORT_PCS_DW12_LN23_C)
1453 #define BXT_PORT_PCS_DW12_GRP(port)     _MMIO_PORT3(port, _PORT_PCS_DW12_GRP_A, \
1454                                                      _PORT_PCS_DW12_GRP_B, \
1455                                                      _PORT_PCS_DW12_GRP_C)
1456
1457 /* BXT PHY TX registers */
1458 #define _BXT_LANE_OFFSET(lane)           (((lane) >> 1) * 0x200 +       \
1459                                           ((lane) & 1) * 0x80)
1460
1461 #define _PORT_TX_DW2_LN0_A              0x162508
1462 #define _PORT_TX_DW2_LN0_B              0x6C508
1463 #define _PORT_TX_DW2_LN0_C              0x6C908
1464 #define _PORT_TX_DW2_GRP_A              0x162D08
1465 #define _PORT_TX_DW2_GRP_B              0x6CD08
1466 #define _PORT_TX_DW2_GRP_C              0x6CF08
1467 #define BXT_PORT_TX_DW2_GRP(port)       _MMIO_PORT3(port, _PORT_TX_DW2_GRP_A,  \
1468                                                      _PORT_TX_DW2_GRP_B,  \
1469                                                      _PORT_TX_DW2_GRP_C)
1470 #define BXT_PORT_TX_DW2_LN0(port)       _MMIO_PORT3(port, _PORT_TX_DW2_LN0_A,  \
1471                                                      _PORT_TX_DW2_LN0_B,  \
1472                                                      _PORT_TX_DW2_LN0_C)
1473 #define   MARGIN_000_SHIFT              16
1474 #define   MARGIN_000                    (0xFF << MARGIN_000_SHIFT)
1475 #define   UNIQ_TRANS_SCALE_SHIFT        8
1476 #define   UNIQ_TRANS_SCALE              (0xFF << UNIQ_TRANS_SCALE_SHIFT)
1477
1478 #define _PORT_TX_DW3_LN0_A              0x16250C
1479 #define _PORT_TX_DW3_LN0_B              0x6C50C
1480 #define _PORT_TX_DW3_LN0_C              0x6C90C
1481 #define _PORT_TX_DW3_GRP_A              0x162D0C
1482 #define _PORT_TX_DW3_GRP_B              0x6CD0C
1483 #define _PORT_TX_DW3_GRP_C              0x6CF0C
1484 #define BXT_PORT_TX_DW3_GRP(port)       _MMIO_PORT3(port, _PORT_TX_DW3_GRP_A,  \
1485                                                      _PORT_TX_DW3_GRP_B,  \
1486                                                      _PORT_TX_DW3_GRP_C)
1487 #define BXT_PORT_TX_DW3_LN0(port)       _MMIO_PORT3(port, _PORT_TX_DW3_LN0_A,  \
1488                                                      _PORT_TX_DW3_LN0_B,  \
1489                                                      _PORT_TX_DW3_LN0_C)
1490 #define   SCALE_DCOMP_METHOD            (1 << 26)
1491 #define   UNIQUE_TRANGE_EN_METHOD       (1 << 27)
1492
1493 #define _PORT_TX_DW4_LN0_A              0x162510
1494 #define _PORT_TX_DW4_LN0_B              0x6C510
1495 #define _PORT_TX_DW4_LN0_C              0x6C910
1496 #define _PORT_TX_DW4_GRP_A              0x162D10
1497 #define _PORT_TX_DW4_GRP_B              0x6CD10
1498 #define _PORT_TX_DW4_GRP_C              0x6CF10
1499 #define BXT_PORT_TX_DW4_LN0(port)       _MMIO_PORT3(port, _PORT_TX_DW4_LN0_A,  \
1500                                                      _PORT_TX_DW4_LN0_B,  \
1501                                                      _PORT_TX_DW4_LN0_C)
1502 #define BXT_PORT_TX_DW4_GRP(port)       _MMIO_PORT3(port, _PORT_TX_DW4_GRP_A,  \
1503                                                      _PORT_TX_DW4_GRP_B,  \
1504                                                      _PORT_TX_DW4_GRP_C)
1505 #define   DEEMPH_SHIFT                  24
1506 #define   DE_EMPHASIS                   (0xFF << DEEMPH_SHIFT)
1507
1508 #define _PORT_TX_DW14_LN0_A             0x162538
1509 #define _PORT_TX_DW14_LN0_B             0x6C538
1510 #define _PORT_TX_DW14_LN0_C             0x6C938
1511 #define   LATENCY_OPTIM_SHIFT           30
1512 #define   LATENCY_OPTIM                 (1 << LATENCY_OPTIM_SHIFT)
1513 #define BXT_PORT_TX_DW14_LN(port, lane) _MMIO(_PORT3((port), _PORT_TX_DW14_LN0_A,   \
1514                                                         _PORT_TX_DW14_LN0_B,   \
1515                                                         _PORT_TX_DW14_LN0_C) + \
1516                                          _BXT_LANE_OFFSET(lane))
1517
1518 /* UAIMI scratch pad register 1 */
1519 #define UAIMI_SPR1                      _MMIO(0x4F074)
1520 /* SKL VccIO mask */
1521 #define SKL_VCCIO_MASK                  0x1
1522 /* SKL balance leg register */
1523 #define DISPIO_CR_TX_BMU_CR0            _MMIO(0x6C00C)
1524 /* I_boost values */
1525 #define BALANCE_LEG_SHIFT(port)         (8+3*(port))
1526 #define BALANCE_LEG_MASK(port)          (7<<(8+3*(port)))
1527 /* Balance leg disable bits */
1528 #define BALANCE_LEG_DISABLE_SHIFT       23
1529 #define BALANCE_LEG_DISABLE(port)       (1 << (23 + (port)))
1530
1531 /*
1532  * Fence registers
1533  * [0-7]  @ 0x2000 gen2,gen3
1534  * [8-15] @ 0x3000 945,g33,pnv
1535  *
1536  * [0-15] @ 0x3000 gen4,gen5
1537  *
1538  * [0-15] @ 0x100000 gen6,vlv,chv
1539  * [0-31] @ 0x100000 gen7+
1540  */
1541 #define FENCE_REG(i)                    _MMIO(0x2000 + (((i) & 8) << 9) + ((i) & 7) * 4)
1542 #define   I830_FENCE_START_MASK         0x07f80000
1543 #define   I830_FENCE_TILING_Y_SHIFT     12
1544 #define   I830_FENCE_SIZE_BITS(size)    ((ffs((size) >> 19) - 1) << 8)
1545 #define   I830_FENCE_PITCH_SHIFT        4
1546 #define   I830_FENCE_REG_VALID          (1<<0)
1547 #define   I915_FENCE_MAX_PITCH_VAL      4
1548 #define   I830_FENCE_MAX_PITCH_VAL      6
1549 #define   I830_FENCE_MAX_SIZE_VAL       (1<<8)
1550
1551 #define   I915_FENCE_START_MASK         0x0ff00000
1552 #define   I915_FENCE_SIZE_BITS(size)    ((ffs((size) >> 20) - 1) << 8)
1553
1554 #define FENCE_REG_965_LO(i)             _MMIO(0x03000 + (i) * 8)
1555 #define FENCE_REG_965_HI(i)             _MMIO(0x03000 + (i) * 8 + 4)
1556 #define   I965_FENCE_PITCH_SHIFT        2
1557 #define   I965_FENCE_TILING_Y_SHIFT     1
1558 #define   I965_FENCE_REG_VALID          (1<<0)
1559 #define   I965_FENCE_MAX_PITCH_VAL      0x0400
1560
1561 #define FENCE_REG_GEN6_LO(i)            _MMIO(0x100000 + (i) * 8)
1562 #define FENCE_REG_GEN6_HI(i)            _MMIO(0x100000 + (i) * 8 + 4)
1563 #define   GEN6_FENCE_PITCH_SHIFT        32
1564 #define   GEN7_FENCE_MAX_PITCH_VAL      0x0800
1565
1566
1567 /* control register for cpu gtt access */
1568 #define TILECTL                         _MMIO(0x101000)
1569 #define   TILECTL_SWZCTL                        (1 << 0)
1570 #define   TILECTL_TLBPF                 (1 << 1)
1571 #define   TILECTL_TLB_PREFETCH_DIS      (1 << 2)
1572 #define   TILECTL_BACKSNOOP_DIS         (1 << 3)
1573
1574 /*
1575  * Instruction and interrupt control regs
1576  */
1577 #define PGTBL_CTL       _MMIO(0x02020)
1578 #define   PGTBL_ADDRESS_LO_MASK 0xfffff000 /* bits [31:12] */
1579 #define   PGTBL_ADDRESS_HI_MASK 0x000000f0 /* bits [35:32] (gen4) */
1580 #define PGTBL_ER        _MMIO(0x02024)
1581 #define PRB0_BASE       (0x2030-0x30)
1582 #define PRB1_BASE       (0x2040-0x30) /* 830,gen3 */
1583 #define PRB2_BASE       (0x2050-0x30) /* gen3 */
1584 #define SRB0_BASE       (0x2100-0x30) /* gen2 */
1585 #define SRB1_BASE       (0x2110-0x30) /* gen2 */
1586 #define SRB2_BASE       (0x2120-0x30) /* 830 */
1587 #define SRB3_BASE       (0x2130-0x30) /* 830 */
1588 #define RENDER_RING_BASE        0x02000
1589 #define BSD_RING_BASE           0x04000
1590 #define GEN6_BSD_RING_BASE      0x12000
1591 #define GEN8_BSD2_RING_BASE     0x1c000
1592 #define VEBOX_RING_BASE         0x1a000
1593 #define BLT_RING_BASE           0x22000
1594 #define RING_TAIL(base)         _MMIO((base)+0x30)
1595 #define RING_HEAD(base)         _MMIO((base)+0x34)
1596 #define RING_START(base)        _MMIO((base)+0x38)
1597 #define RING_CTL(base)          _MMIO((base)+0x3c)
1598 #define RING_SYNC_0(base)       _MMIO((base)+0x40)
1599 #define RING_SYNC_1(base)       _MMIO((base)+0x44)
1600 #define RING_SYNC_2(base)       _MMIO((base)+0x48)
1601 #define GEN6_RVSYNC     (RING_SYNC_0(RENDER_RING_BASE))
1602 #define GEN6_RBSYNC     (RING_SYNC_1(RENDER_RING_BASE))
1603 #define GEN6_RVESYNC    (RING_SYNC_2(RENDER_RING_BASE))
1604 #define GEN6_VBSYNC     (RING_SYNC_0(GEN6_BSD_RING_BASE))
1605 #define GEN6_VRSYNC     (RING_SYNC_1(GEN6_BSD_RING_BASE))
1606 #define GEN6_VVESYNC    (RING_SYNC_2(GEN6_BSD_RING_BASE))
1607 #define GEN6_BRSYNC     (RING_SYNC_0(BLT_RING_BASE))
1608 #define GEN6_BVSYNC     (RING_SYNC_1(BLT_RING_BASE))
1609 #define GEN6_BVESYNC    (RING_SYNC_2(BLT_RING_BASE))
1610 #define GEN6_VEBSYNC    (RING_SYNC_0(VEBOX_RING_BASE))
1611 #define GEN6_VERSYNC    (RING_SYNC_1(VEBOX_RING_BASE))
1612 #define GEN6_VEVSYNC    (RING_SYNC_2(VEBOX_RING_BASE))
1613 #define GEN6_NOSYNC     INVALID_MMIO_REG
1614 #define RING_PSMI_CTL(base)     _MMIO((base)+0x50)
1615 #define RING_MAX_IDLE(base)     _MMIO((base)+0x54)
1616 #define RING_HWS_PGA(base)      _MMIO((base)+0x80)
1617 #define RING_HWS_PGA_GEN6(base) _MMIO((base)+0x2080)
1618 #define RING_RESET_CTL(base)    _MMIO((base)+0xd0)
1619 #define   RESET_CTL_REQUEST_RESET  (1 << 0)
1620 #define   RESET_CTL_READY_TO_RESET (1 << 1)
1621
1622 #define HSW_GTT_CACHE_EN        _MMIO(0x4024)
1623 #define   GTT_CACHE_EN_ALL      0xF0007FFF
1624 #define GEN7_WR_WATERMARK       _MMIO(0x4028)
1625 #define GEN7_GFX_PRIO_CTRL      _MMIO(0x402C)
1626 #define ARB_MODE                _MMIO(0x4030)
1627 #define   ARB_MODE_SWIZZLE_SNB  (1<<4)
1628 #define   ARB_MODE_SWIZZLE_IVB  (1<<5)
1629 #define GEN7_GFX_PEND_TLB0      _MMIO(0x4034)
1630 #define GEN7_GFX_PEND_TLB1      _MMIO(0x4038)
1631 /* L3, CVS, ZTLB, RCC, CASC LRA min, max values */
1632 #define GEN7_LRA_LIMITS(i)      _MMIO(0x403C + (i) * 4)
1633 #define GEN7_LRA_LIMITS_REG_NUM 13
1634 #define GEN7_MEDIA_MAX_REQ_COUNT        _MMIO(0x4070)
1635 #define GEN7_GFX_MAX_REQ_COUNT          _MMIO(0x4074)
1636
1637 #define GAMTARBMODE             _MMIO(0x04a08)
1638 #define   ARB_MODE_BWGTLB_DISABLE (1<<9)
1639 #define   ARB_MODE_SWIZZLE_BDW  (1<<1)
1640 #define RENDER_HWS_PGA_GEN7     _MMIO(0x04080)
1641 #define RING_FAULT_REG(ring)    _MMIO(0x4094 + 0x100*(ring)->id)
1642 #define   RING_FAULT_GTTSEL_MASK (1<<11)
1643 #define   RING_FAULT_SRCID(x)   (((x) >> 3) & 0xff)
1644 #define   RING_FAULT_FAULT_TYPE(x) (((x) >> 1) & 0x3)
1645 #define   RING_FAULT_VALID      (1<<0)
1646 #define DONE_REG                _MMIO(0x40b0)
1647 #define GEN8_PRIVATE_PAT_LO     _MMIO(0x40e0)
1648 #define GEN8_PRIVATE_PAT_HI     _MMIO(0x40e0 + 4)
1649 #define BSD_HWS_PGA_GEN7        _MMIO(0x04180)
1650 #define BLT_HWS_PGA_GEN7        _MMIO(0x04280)
1651 #define VEBOX_HWS_PGA_GEN7      _MMIO(0x04380)
1652 #define RING_ACTHD(base)        _MMIO((base)+0x74)
1653 #define RING_ACTHD_UDW(base)    _MMIO((base)+0x5c)
1654 #define RING_NOPID(base)        _MMIO((base)+0x94)
1655 #define RING_IMR(base)          _MMIO((base)+0xa8)
1656 #define RING_HWSTAM(base)       _MMIO((base)+0x98)
1657 #define RING_TIMESTAMP(base)            _MMIO((base)+0x358)
1658 #define RING_TIMESTAMP_UDW(base)        _MMIO((base)+0x358 + 4)
1659 #define   TAIL_ADDR             0x001FFFF8
1660 #define   HEAD_WRAP_COUNT       0xFFE00000
1661 #define   HEAD_WRAP_ONE         0x00200000
1662 #define   HEAD_ADDR             0x001FFFFC
1663 #define   RING_NR_PAGES         0x001FF000
1664 #define   RING_REPORT_MASK      0x00000006
1665 #define   RING_REPORT_64K       0x00000002
1666 #define   RING_REPORT_128K      0x00000004
1667 #define   RING_NO_REPORT        0x00000000
1668 #define   RING_VALID_MASK       0x00000001
1669 #define   RING_VALID            0x00000001
1670 #define   RING_INVALID          0x00000000
1671 #define   RING_WAIT_I8XX        (1<<0) /* gen2, PRBx_HEAD */
1672 #define   RING_WAIT             (1<<11) /* gen3+, PRBx_CTL */
1673 #define   RING_WAIT_SEMAPHORE   (1<<10) /* gen6+ */
1674
1675 #define RING_FORCE_TO_NONPRIV(base, i) _MMIO(((base)+0x4D0) + (i)*4)
1676 #define   RING_MAX_NONPRIV_SLOTS  12
1677
1678 #define GEN7_TLB_RD_ADDR        _MMIO(0x4700)
1679
1680 #define GEN9_GAMT_ECO_REG_RW_IA _MMIO(0x4ab0)
1681 #define   GAMT_ECO_ENABLE_IN_PLACE_DECOMPRESS   (1<<18)
1682
1683 #define GAMT_CHKN_BIT_REG       _MMIO(0x4ab8)
1684 #define   GAMT_CHKN_DISABLE_DYNAMIC_CREDIT_SHARING      (1<<28)
1685
1686 #if 0
1687 #define PRB0_TAIL       _MMIO(0x2030)
1688 #define PRB0_HEAD       _MMIO(0x2034)
1689 #define PRB0_START      _MMIO(0x2038)
1690 #define PRB0_CTL        _MMIO(0x203c)
1691 #define PRB1_TAIL       _MMIO(0x2040) /* 915+ only */
1692 #define PRB1_HEAD       _MMIO(0x2044) /* 915+ only */
1693 #define PRB1_START      _MMIO(0x2048) /* 915+ only */
1694 #define PRB1_CTL        _MMIO(0x204c) /* 915+ only */
1695 #endif
1696 #define IPEIR_I965      _MMIO(0x2064)
1697 #define IPEHR_I965      _MMIO(0x2068)
1698 #define GEN7_SC_INSTDONE        _MMIO(0x7100)
1699 #define GEN7_SAMPLER_INSTDONE   _MMIO(0xe160)
1700 #define GEN7_ROW_INSTDONE       _MMIO(0xe164)
1701 #define I915_NUM_INSTDONE_REG   4
1702 #define RING_IPEIR(base)        _MMIO((base)+0x64)
1703 #define RING_IPEHR(base)        _MMIO((base)+0x68)
1704 /*
1705  * On GEN4, only the render ring INSTDONE exists and has a different
1706  * layout than the GEN7+ version.
1707  * The GEN2 counterpart of this register is GEN2_INSTDONE.
1708  */
1709 #define RING_INSTDONE(base)     _MMIO((base)+0x6c)
1710 #define RING_INSTPS(base)       _MMIO((base)+0x70)
1711 #define RING_DMA_FADD(base)     _MMIO((base)+0x78)
1712 #define RING_DMA_FADD_UDW(base) _MMIO((base)+0x60) /* gen8+ */
1713 #define RING_INSTPM(base)       _MMIO((base)+0xc0)
1714 #define RING_MI_MODE(base)      _MMIO((base)+0x9c)
1715 #define INSTPS          _MMIO(0x2070) /* 965+ only */
1716 #define GEN4_INSTDONE1  _MMIO(0x207c) /* 965+ only, aka INSTDONE_2 on SNB */
1717 #define ACTHD_I965      _MMIO(0x2074)
1718 #define HWS_PGA         _MMIO(0x2080)
1719 #define HWS_ADDRESS_MASK        0xfffff000
1720 #define HWS_START_ADDRESS_SHIFT 4
1721 #define PWRCTXA         _MMIO(0x2088) /* 965GM+ only */
1722 #define   PWRCTX_EN     (1<<0)
1723 #define IPEIR           _MMIO(0x2088)
1724 #define IPEHR           _MMIO(0x208c)
1725 #define GEN2_INSTDONE   _MMIO(0x2090)
1726 #define NOPID           _MMIO(0x2094)
1727 #define HWSTAM          _MMIO(0x2098)
1728 #define DMA_FADD_I8XX   _MMIO(0x20d0)
1729 #define RING_BBSTATE(base)      _MMIO((base)+0x110)
1730 #define   RING_BB_PPGTT         (1 << 5)
1731 #define RING_SBBADDR(base)      _MMIO((base)+0x114) /* hsw+ */
1732 #define RING_SBBSTATE(base)     _MMIO((base)+0x118) /* hsw+ */
1733 #define RING_SBBADDR_UDW(base)  _MMIO((base)+0x11c) /* gen8+ */
1734 #define RING_BBADDR(base)       _MMIO((base)+0x140)
1735 #define RING_BBADDR_UDW(base)   _MMIO((base)+0x168) /* gen8+ */
1736 #define RING_BB_PER_CTX_PTR(base)       _MMIO((base)+0x1c0) /* gen8+ */
1737 #define RING_INDIRECT_CTX(base)         _MMIO((base)+0x1c4) /* gen8+ */
1738 #define RING_INDIRECT_CTX_OFFSET(base)  _MMIO((base)+0x1c8) /* gen8+ */
1739 #define RING_CTX_TIMESTAMP(base)        _MMIO((base)+0x3a8) /* gen8+ */
1740
1741 #define ERROR_GEN6      _MMIO(0x40a0)
1742 #define GEN7_ERR_INT    _MMIO(0x44040)
1743 #define   ERR_INT_POISON                (1<<31)
1744 #define   ERR_INT_MMIO_UNCLAIMED        (1<<13)
1745 #define   ERR_INT_PIPE_CRC_DONE_C       (1<<8)
1746 #define   ERR_INT_FIFO_UNDERRUN_C       (1<<6)
1747 #define   ERR_INT_PIPE_CRC_DONE_B       (1<<5)
1748 #define   ERR_INT_FIFO_UNDERRUN_B       (1<<3)
1749 #define   ERR_INT_PIPE_CRC_DONE_A       (1<<2)
1750 #define   ERR_INT_PIPE_CRC_DONE(pipe)   (1<<(2 + (pipe)*3))
1751 #define   ERR_INT_FIFO_UNDERRUN_A       (1<<0)
1752 #define   ERR_INT_FIFO_UNDERRUN(pipe)   (1<<((pipe)*3))
1753
1754 #define GEN8_FAULT_TLB_DATA0            _MMIO(0x4b10)
1755 #define GEN8_FAULT_TLB_DATA1            _MMIO(0x4b14)
1756
1757 #define FPGA_DBG                _MMIO(0x42300)
1758 #define   FPGA_DBG_RM_NOCLAIM   (1<<31)
1759
1760 #define CLAIM_ER                _MMIO(VLV_DISPLAY_BASE + 0x2028)
1761 #define   CLAIM_ER_CLR          (1 << 31)
1762 #define   CLAIM_ER_OVERFLOW     (1 << 16)
1763 #define   CLAIM_ER_CTR_MASK     0xffff
1764
1765 #define DERRMR          _MMIO(0x44050)
1766 /* Note that HBLANK events are reserved on bdw+ */
1767 #define   DERRMR_PIPEA_SCANLINE         (1<<0)
1768 #define   DERRMR_PIPEA_PRI_FLIP_DONE    (1<<1)
1769 #define   DERRMR_PIPEA_SPR_FLIP_DONE    (1<<2)
1770 #define   DERRMR_PIPEA_VBLANK           (1<<3)
1771 #define   DERRMR_PIPEA_HBLANK           (1<<5)
1772 #define   DERRMR_PIPEB_SCANLINE         (1<<8)
1773 #define   DERRMR_PIPEB_PRI_FLIP_DONE    (1<<9)
1774 #define   DERRMR_PIPEB_SPR_FLIP_DONE    (1<<10)
1775 #define   DERRMR_PIPEB_VBLANK           (1<<11)
1776 #define   DERRMR_PIPEB_HBLANK           (1<<13)
1777 /* Note that PIPEC is not a simple translation of PIPEA/PIPEB */
1778 #define   DERRMR_PIPEC_SCANLINE         (1<<14)
1779 #define   DERRMR_PIPEC_PRI_FLIP_DONE    (1<<15)
1780 #define   DERRMR_PIPEC_SPR_FLIP_DONE    (1<<20)
1781 #define   DERRMR_PIPEC_VBLANK           (1<<21)
1782 #define   DERRMR_PIPEC_HBLANK           (1<<22)
1783
1784
1785 /* GM45+ chicken bits -- debug workaround bits that may be required
1786  * for various sorts of correct behavior.  The top 16 bits of each are
1787  * the enables for writing to the corresponding low bit.
1788  */
1789 #define _3D_CHICKEN     _MMIO(0x2084)
1790 #define  _3D_CHICKEN_HIZ_PLANE_DISABLE_MSAA_4X_SNB      (1 << 10)
1791 #define _3D_CHICKEN2    _MMIO(0x208c)
1792 /* Disables pipelining of read flushes past the SF-WIZ interface.
1793  * Required on all Ironlake steppings according to the B-Spec, but the
1794  * particular danger of not doing so is not specified.
1795  */
1796 # define _3D_CHICKEN2_WM_READ_PIPELINED                 (1 << 14)
1797 #define _3D_CHICKEN3    _MMIO(0x2090)
1798 #define  _3D_CHICKEN_SF_DISABLE_OBJEND_CULL             (1 << 10)
1799 #define  _3D_CHICKEN3_SF_DISABLE_FASTCLIP_CULL          (1 << 5)
1800 #define  _3D_CHICKEN_SDE_LIMIT_FIFO_POLY_DEPTH(x)       ((x)<<1) /* gen8+ */
1801 #define  _3D_CHICKEN3_SF_DISABLE_PIPELINED_ATTR_FETCH   (1 << 1) /* gen6 */
1802
1803 #define MI_MODE         _MMIO(0x209c)
1804 # define VS_TIMER_DISPATCH                              (1 << 6)
1805 # define MI_FLUSH_ENABLE                                (1 << 12)
1806 # define ASYNC_FLIP_PERF_DISABLE                        (1 << 14)
1807 # define MODE_IDLE                                      (1 << 9)
1808 # define STOP_RING                                      (1 << 8)
1809
1810 #define GEN6_GT_MODE    _MMIO(0x20d0)
1811 #define GEN7_GT_MODE    _MMIO(0x7008)
1812 #define   GEN6_WIZ_HASHING(hi, lo)                      (((hi) << 9) | ((lo) << 7))
1813 #define   GEN6_WIZ_HASHING_8x8                          GEN6_WIZ_HASHING(0, 0)
1814 #define   GEN6_WIZ_HASHING_8x4                          GEN6_WIZ_HASHING(0, 1)
1815 #define   GEN6_WIZ_HASHING_16x4                         GEN6_WIZ_HASHING(1, 0)
1816 #define   GEN6_WIZ_HASHING_MASK                         GEN6_WIZ_HASHING(1, 1)
1817 #define   GEN6_TD_FOUR_ROW_DISPATCH_DISABLE             (1 << 5)
1818 #define   GEN9_IZ_HASHING_MASK(slice)                   (0x3 << ((slice) * 2))
1819 #define   GEN9_IZ_HASHING(slice, val)                   ((val) << ((slice) * 2))
1820
1821 /* chicken reg for WaConextSwitchWithConcurrentTLBInvalidate */
1822 #define GEN9_CSFE_CHICKEN1_RCS _MMIO(0x20D4)
1823 #define   GEN9_PREEMPT_GPGPU_SYNC_SWITCH_DISABLE (1 << 2)
1824
1825 /* WaClearTdlStateAckDirtyBits */
1826 #define GEN8_STATE_ACK          _MMIO(0x20F0)
1827 #define GEN9_STATE_ACK_SLICE1   _MMIO(0x20F8)
1828 #define GEN9_STATE_ACK_SLICE2   _MMIO(0x2100)
1829 #define   GEN9_STATE_ACK_TDL0 (1 << 12)
1830 #define   GEN9_STATE_ACK_TDL1 (1 << 13)
1831 #define   GEN9_STATE_ACK_TDL2 (1 << 14)
1832 #define   GEN9_STATE_ACK_TDL3 (1 << 15)
1833 #define   GEN9_SUBSLICE_TDL_ACK_BITS \
1834         (GEN9_STATE_ACK_TDL3 | GEN9_STATE_ACK_TDL2 | \
1835          GEN9_STATE_ACK_TDL1 | GEN9_STATE_ACK_TDL0)
1836
1837 #define GFX_MODE        _MMIO(0x2520)
1838 #define GFX_MODE_GEN7   _MMIO(0x229c)
1839 #define RING_MODE_GEN7(ring)    _MMIO((ring)->mmio_base+0x29c)
1840 #define   GFX_RUN_LIST_ENABLE           (1<<15)
1841 #define   GFX_INTERRUPT_STEERING        (1<<14)
1842 #define   GFX_TLB_INVALIDATE_EXPLICIT   (1<<13)
1843 #define   GFX_SURFACE_FAULT_ENABLE      (1<<12)
1844 #define   GFX_REPLAY_MODE               (1<<11)
1845 #define   GFX_PSMI_GRANULARITY          (1<<10)
1846 #define   GFX_PPGTT_ENABLE              (1<<9)
1847 #define   GEN8_GFX_PPGTT_48B            (1<<7)
1848
1849 #define   GFX_FORWARD_VBLANK_MASK       (3<<5)
1850 #define   GFX_FORWARD_VBLANK_NEVER      (0<<5)
1851 #define   GFX_FORWARD_VBLANK_ALWAYS     (1<<5)
1852 #define   GFX_FORWARD_VBLANK_COND       (2<<5)
1853
1854 #define VLV_DISPLAY_BASE 0x180000
1855 #define VLV_MIPI_BASE VLV_DISPLAY_BASE
1856 #define BXT_MIPI_BASE 0x60000
1857
1858 #define VLV_GU_CTL0     _MMIO(VLV_DISPLAY_BASE + 0x2030)
1859 #define VLV_GU_CTL1     _MMIO(VLV_DISPLAY_BASE + 0x2034)
1860 #define SCPD0           _MMIO(0x209c) /* 915+ only */
1861 #define IER             _MMIO(0x20a0)
1862 #define IIR             _MMIO(0x20a4)
1863 #define IMR             _MMIO(0x20a8)
1864 #define ISR             _MMIO(0x20ac)
1865 #define VLV_GUNIT_CLOCK_GATE    _MMIO(VLV_DISPLAY_BASE + 0x2060)
1866 #define   GINT_DIS              (1<<22)
1867 #define   GCFG_DIS              (1<<8)
1868 #define VLV_GUNIT_CLOCK_GATE2   _MMIO(VLV_DISPLAY_BASE + 0x2064)
1869 #define VLV_IIR_RW      _MMIO(VLV_DISPLAY_BASE + 0x2084)
1870 #define VLV_IER         _MMIO(VLV_DISPLAY_BASE + 0x20a0)
1871 #define VLV_IIR         _MMIO(VLV_DISPLAY_BASE + 0x20a4)
1872 #define VLV_IMR         _MMIO(VLV_DISPLAY_BASE + 0x20a8)
1873 #define VLV_ISR         _MMIO(VLV_DISPLAY_BASE + 0x20ac)
1874 #define VLV_PCBR        _MMIO(VLV_DISPLAY_BASE + 0x2120)
1875 #define VLV_PCBR_ADDR_SHIFT     12
1876
1877 #define   DISPLAY_PLANE_FLIP_PENDING(plane) (1<<(11-(plane))) /* A and B only */
1878 #define EIR             _MMIO(0x20b0)
1879 #define EMR             _MMIO(0x20b4)
1880 #define ESR             _MMIO(0x20b8)
1881 #define   GM45_ERROR_PAGE_TABLE                         (1<<5)
1882 #define   GM45_ERROR_MEM_PRIV                           (1<<4)
1883 #define   I915_ERROR_PAGE_TABLE                         (1<<4)
1884 #define   GM45_ERROR_CP_PRIV                            (1<<3)
1885 #define   I915_ERROR_MEMORY_REFRESH                     (1<<1)
1886 #define   I915_ERROR_INSTRUCTION                        (1<<0)
1887 #define INSTPM          _MMIO(0x20c0)
1888 #define   INSTPM_SELF_EN (1<<12) /* 915GM only */
1889 #define   INSTPM_AGPBUSY_INT_EN (1<<11) /* gen3: when disabled, pending interrupts
1890                                         will not assert AGPBUSY# and will only
1891                                         be delivered when out of C3. */
1892 #define   INSTPM_FORCE_ORDERING                         (1<<7) /* GEN6+ */
1893 #define   INSTPM_TLB_INVALIDATE (1<<9)
1894 #define   INSTPM_SYNC_FLUSH     (1<<5)
1895 #define ACTHD           _MMIO(0x20c8)
1896 #define MEM_MODE        _MMIO(0x20cc)
1897 #define   MEM_DISPLAY_B_TRICKLE_FEED_DISABLE (1<<3) /* 830 only */
1898 #define   MEM_DISPLAY_A_TRICKLE_FEED_DISABLE (1<<2) /* 830/845 only */
1899 #define   MEM_DISPLAY_TRICKLE_FEED_DISABLE (1<<2) /* 85x only */
1900 #define FW_BLC          _MMIO(0x20d8)
1901 #define FW_BLC2         _MMIO(0x20dc)
1902 #define FW_BLC_SELF     _MMIO(0x20e0) /* 915+ only */
1903 #define   FW_BLC_SELF_EN_MASK      (1<<31)
1904 #define   FW_BLC_SELF_FIFO_MASK    (1<<16) /* 945 only */
1905 #define   FW_BLC_SELF_EN           (1<<15) /* 945 only */
1906 #define MM_BURST_LENGTH     0x00700000
1907 #define MM_FIFO_WATERMARK   0x0001F000
1908 #define LM_BURST_LENGTH     0x00000700
1909 #define LM_FIFO_WATERMARK   0x0000001F
1910 #define MI_ARB_STATE    _MMIO(0x20e4) /* 915+ only */
1911
1912 /* Make render/texture TLB fetches lower priorty than associated data
1913  *   fetches. This is not turned on by default
1914  */
1915 #define   MI_ARB_RENDER_TLB_LOW_PRIORITY        (1 << 15)
1916
1917 /* Isoch request wait on GTT enable (Display A/B/C streams).
1918  * Make isoch requests stall on the TLB update. May cause
1919  * display underruns (test mode only)
1920  */
1921 #define   MI_ARB_ISOCH_WAIT_GTT                 (1 << 14)
1922
1923 /* Block grant count for isoch requests when block count is
1924  * set to a finite value.
1925  */
1926 #define   MI_ARB_BLOCK_GRANT_MASK               (3 << 12)
1927 #define   MI_ARB_BLOCK_GRANT_8                  (0 << 12)       /* for 3 display planes */
1928 #define   MI_ARB_BLOCK_GRANT_4                  (1 << 12)       /* for 2 display planes */
1929 #define   MI_ARB_BLOCK_GRANT_2                  (2 << 12)       /* for 1 display plane */
1930 #define   MI_ARB_BLOCK_GRANT_0                  (3 << 12)       /* don't use */
1931
1932 /* Enable render writes to complete in C2/C3/C4 power states.
1933  * If this isn't enabled, render writes are prevented in low
1934  * power states. That seems bad to me.
1935  */
1936 #define   MI_ARB_C3_LP_WRITE_ENABLE             (1 << 11)
1937
1938 /* This acknowledges an async flip immediately instead
1939  * of waiting for 2TLB fetches.
1940  */
1941 #define   MI_ARB_ASYNC_FLIP_ACK_IMMEDIATE       (1 << 10)
1942
1943 /* Enables non-sequential data reads through arbiter
1944  */
1945 #define   MI_ARB_DUAL_DATA_PHASE_DISABLE        (1 << 9)
1946
1947 /* Disable FSB snooping of cacheable write cycles from binner/render
1948  * command stream
1949  */
1950 #define   MI_ARB_CACHE_SNOOP_DISABLE            (1 << 8)
1951
1952 /* Arbiter time slice for non-isoch streams */
1953 #define   MI_ARB_TIME_SLICE_MASK                (7 << 5)
1954 #define   MI_ARB_TIME_SLICE_1                   (0 << 5)
1955 #define   MI_ARB_TIME_SLICE_2                   (1 << 5)
1956 #define   MI_ARB_TIME_SLICE_4                   (2 << 5)
1957 #define   MI_ARB_TIME_SLICE_6                   (3 << 5)
1958 #define   MI_ARB_TIME_SLICE_8                   (4 << 5)
1959 #define   MI_ARB_TIME_SLICE_10                  (5 << 5)
1960 #define   MI_ARB_TIME_SLICE_14                  (6 << 5)
1961 #define   MI_ARB_TIME_SLICE_16                  (7 << 5)
1962
1963 /* Low priority grace period page size */
1964 #define   MI_ARB_LOW_PRIORITY_GRACE_4KB         (0 << 4)        /* default */
1965 #define   MI_ARB_LOW_PRIORITY_GRACE_8KB         (1 << 4)
1966
1967 /* Disable display A/B trickle feed */
1968 #define   MI_ARB_DISPLAY_TRICKLE_FEED_DISABLE   (1 << 2)
1969
1970 /* Set display plane priority */
1971 #define   MI_ARB_DISPLAY_PRIORITY_A_B           (0 << 0)        /* display A > display B */
1972 #define   MI_ARB_DISPLAY_PRIORITY_B_A           (1 << 0)        /* display B > display A */
1973
1974 #define MI_STATE        _MMIO(0x20e4) /* gen2 only */
1975 #define   MI_AGPBUSY_INT_EN                     (1 << 1) /* 85x only */
1976 #define   MI_AGPBUSY_830_MODE                   (1 << 0) /* 85x only */
1977
1978 #define CACHE_MODE_0    _MMIO(0x2120) /* 915+ only */
1979 #define   CM0_PIPELINED_RENDER_FLUSH_DISABLE (1<<8)
1980 #define   CM0_IZ_OPT_DISABLE      (1<<6)
1981 #define   CM0_ZR_OPT_DISABLE      (1<<5)
1982 #define   CM0_STC_EVICT_DISABLE_LRA_SNB (1<<5)
1983 #define   CM0_DEPTH_EVICT_DISABLE (1<<4)
1984 #define   CM0_COLOR_EVICT_DISABLE (1<<3)
1985 #define   CM0_DEPTH_WRITE_DISABLE (1<<1)
1986 #define   CM0_RC_OP_FLUSH_DISABLE (1<<0)
1987 #define GFX_FLSH_CNTL   _MMIO(0x2170) /* 915+ only */
1988 #define GFX_FLSH_CNTL_GEN6      _MMIO(0x101008)
1989 #define   GFX_FLSH_CNTL_EN      (1<<0)
1990 #define ECOSKPD         _MMIO(0x21d0)
1991 #define   ECO_GATING_CX_ONLY    (1<<3)
1992 #define   ECO_FLIP_DONE         (1<<0)
1993
1994 #define CACHE_MODE_0_GEN7       _MMIO(0x7000) /* IVB+ */
1995 #define RC_OP_FLUSH_ENABLE (1<<0)
1996 #define   HIZ_RAW_STALL_OPT_DISABLE (1<<2)
1997 #define CACHE_MODE_1            _MMIO(0x7004) /* IVB+ */
1998 #define   PIXEL_SUBSPAN_COLLECT_OPT_DISABLE     (1<<6)
1999 #define   GEN8_4x4_STC_OPTIMIZATION_DISABLE     (1<<6)
2000 #define   GEN9_PARTIAL_RESOLVE_IN_VC_DISABLE    (1<<1)
2001
2002 #define GEN6_BLITTER_ECOSKPD    _MMIO(0x221d0)
2003 #define   GEN6_BLITTER_LOCK_SHIFT                       16
2004 #define   GEN6_BLITTER_FBC_NOTIFY                       (1<<3)
2005
2006 #define GEN6_RC_SLEEP_PSMI_CONTROL      _MMIO(0x2050)
2007 #define   GEN6_PSMI_SLEEP_MSG_DISABLE   (1 << 0)
2008 #define   GEN8_RC_SEMA_IDLE_MSG_DISABLE (1 << 12)
2009 #define   GEN8_FF_DOP_CLOCK_GATE_DISABLE        (1<<10)
2010
2011 /* Fuse readout registers for GT */
2012 #define CHV_FUSE_GT                     _MMIO(VLV_DISPLAY_BASE + 0x2168)
2013 #define   CHV_FGT_DISABLE_SS0           (1 << 10)
2014 #define   CHV_FGT_DISABLE_SS1           (1 << 11)
2015 #define   CHV_FGT_EU_DIS_SS0_R0_SHIFT   16
2016 #define   CHV_FGT_EU_DIS_SS0_R0_MASK    (0xf << CHV_FGT_EU_DIS_SS0_R0_SHIFT)
2017 #define   CHV_FGT_EU_DIS_SS0_R1_SHIFT   20
2018 #define   CHV_FGT_EU_DIS_SS0_R1_MASK    (0xf << CHV_FGT_EU_DIS_SS0_R1_SHIFT)
2019 #define   CHV_FGT_EU_DIS_SS1_R0_SHIFT   24
2020 #define   CHV_FGT_EU_DIS_SS1_R0_MASK    (0xf << CHV_FGT_EU_DIS_SS1_R0_SHIFT)
2021 #define   CHV_FGT_EU_DIS_SS1_R1_SHIFT   28
2022 #define   CHV_FGT_EU_DIS_SS1_R1_MASK    (0xf << CHV_FGT_EU_DIS_SS1_R1_SHIFT)
2023
2024 #define GEN8_FUSE2                      _MMIO(0x9120)
2025 #define   GEN8_F2_SS_DIS_SHIFT          21
2026 #define   GEN8_F2_SS_DIS_MASK           (0x7 << GEN8_F2_SS_DIS_SHIFT)
2027 #define   GEN8_F2_S_ENA_SHIFT           25
2028 #define   GEN8_F2_S_ENA_MASK            (0x7 << GEN8_F2_S_ENA_SHIFT)
2029
2030 #define   GEN9_F2_SS_DIS_SHIFT          20
2031 #define   GEN9_F2_SS_DIS_MASK           (0xf << GEN9_F2_SS_DIS_SHIFT)
2032
2033 #define GEN8_EU_DISABLE0                _MMIO(0x9134)
2034 #define   GEN8_EU_DIS0_S0_MASK          0xffffff
2035 #define   GEN8_EU_DIS0_S1_SHIFT         24
2036 #define   GEN8_EU_DIS0_S1_MASK          (0xff << GEN8_EU_DIS0_S1_SHIFT)
2037
2038 #define GEN8_EU_DISABLE1                _MMIO(0x9138)
2039 #define   GEN8_EU_DIS1_S1_MASK          0xffff
2040 #define   GEN8_EU_DIS1_S2_SHIFT         16
2041 #define   GEN8_EU_DIS1_S2_MASK          (0xffff << GEN8_EU_DIS1_S2_SHIFT)
2042
2043 #define GEN8_EU_DISABLE2                _MMIO(0x913c)
2044 #define   GEN8_EU_DIS2_S2_MASK          0xff
2045
2046 #define GEN9_EU_DISABLE(slice)          _MMIO(0x9134 + (slice)*0x4)
2047
2048 #define GEN6_BSD_SLEEP_PSMI_CONTROL     _MMIO(0x12050)
2049 #define   GEN6_BSD_SLEEP_MSG_DISABLE    (1 << 0)
2050 #define   GEN6_BSD_SLEEP_FLUSH_DISABLE  (1 << 2)
2051 #define   GEN6_BSD_SLEEP_INDICATOR      (1 << 3)
2052 #define   GEN6_BSD_GO_INDICATOR         (1 << 4)
2053
2054 /* On modern GEN architectures interrupt control consists of two sets
2055  * of registers. The first set pertains to the ring generating the
2056  * interrupt. The second control is for the functional block generating the
2057  * interrupt. These are PM, GT, DE, etc.
2058  *
2059  * Luckily *knocks on wood* all the ring interrupt bits match up with the
2060  * GT interrupt bits, so we don't need to duplicate the defines.
2061  *
2062  * These defines should cover us well from SNB->HSW with minor exceptions
2063  * it can also work on ILK.
2064  */
2065 #define GT_BLT_FLUSHDW_NOTIFY_INTERRUPT         (1 << 26)
2066 #define GT_BLT_CS_ERROR_INTERRUPT               (1 << 25)
2067 #define GT_BLT_USER_INTERRUPT                   (1 << 22)
2068 #define GT_BSD_CS_ERROR_INTERRUPT               (1 << 15)
2069 #define GT_BSD_USER_INTERRUPT                   (1 << 12)
2070 #define GT_RENDER_L3_PARITY_ERROR_INTERRUPT_S1  (1 << 11) /* hsw+; rsvd on snb, ivb, vlv */
2071 #define GT_CONTEXT_SWITCH_INTERRUPT             (1 <<  8)
2072 #define GT_RENDER_L3_PARITY_ERROR_INTERRUPT     (1 <<  5) /* !snb */
2073 #define GT_RENDER_PIPECTL_NOTIFY_INTERRUPT      (1 <<  4)
2074 #define GT_RENDER_CS_MASTER_ERROR_INTERRUPT     (1 <<  3)
2075 #define GT_RENDER_SYNC_STATUS_INTERRUPT         (1 <<  2)
2076 #define GT_RENDER_DEBUG_INTERRUPT               (1 <<  1)
2077 #define GT_RENDER_USER_INTERRUPT                (1 <<  0)
2078
2079 #define PM_VEBOX_CS_ERROR_INTERRUPT             (1 << 12) /* hsw+ */
2080 #define PM_VEBOX_USER_INTERRUPT                 (1 << 10) /* hsw+ */
2081
2082 #define GT_PARITY_ERROR(dev) \
2083         (GT_RENDER_L3_PARITY_ERROR_INTERRUPT | \
2084          (IS_HASWELL(dev) ? GT_RENDER_L3_PARITY_ERROR_INTERRUPT_S1 : 0))
2085
2086 /* These are all the "old" interrupts */
2087 #define ILK_BSD_USER_INTERRUPT                          (1<<5)
2088
2089 #define I915_PM_INTERRUPT                               (1<<31)
2090 #define I915_ISP_INTERRUPT                              (1<<22)
2091 #define I915_LPE_PIPE_B_INTERRUPT                       (1<<21)
2092 #define I915_LPE_PIPE_A_INTERRUPT                       (1<<20)
2093 #define I915_MIPIC_INTERRUPT                            (1<<19)
2094 #define I915_MIPIA_INTERRUPT                            (1<<18)
2095 #define I915_PIPE_CONTROL_NOTIFY_INTERRUPT              (1<<18)
2096 #define I915_DISPLAY_PORT_INTERRUPT                     (1<<17)
2097 #define I915_DISPLAY_PIPE_C_HBLANK_INTERRUPT            (1<<16)
2098 #define I915_MASTER_ERROR_INTERRUPT                     (1<<15)
2099 #define I915_RENDER_COMMAND_PARSER_ERROR_INTERRUPT      (1<<15)
2100 #define I915_DISPLAY_PIPE_B_HBLANK_INTERRUPT            (1<<14)
2101 #define I915_GMCH_THERMAL_SENSOR_EVENT_INTERRUPT        (1<<14) /* p-state */
2102 #define I915_DISPLAY_PIPE_A_HBLANK_INTERRUPT            (1<<13)
2103 #define I915_HWB_OOM_INTERRUPT                          (1<<13)
2104 #define I915_LPE_PIPE_C_INTERRUPT                       (1<<12)
2105 #define I915_SYNC_STATUS_INTERRUPT                      (1<<12)
2106 #define I915_MISC_INTERRUPT                             (1<<11)
2107 #define I915_DISPLAY_PLANE_A_FLIP_PENDING_INTERRUPT     (1<<11)
2108 #define I915_DISPLAY_PIPE_C_VBLANK_INTERRUPT            (1<<10)
2109 #define I915_DISPLAY_PLANE_B_FLIP_PENDING_INTERRUPT     (1<<10)
2110 #define I915_DISPLAY_PIPE_C_EVENT_INTERRUPT             (1<<9)
2111 #define I915_OVERLAY_PLANE_FLIP_PENDING_INTERRUPT       (1<<9)
2112 #define I915_DISPLAY_PIPE_C_DPBM_INTERRUPT              (1<<8)
2113 #define I915_DISPLAY_PLANE_C_FLIP_PENDING_INTERRUPT     (1<<8)
2114 #define I915_DISPLAY_PIPE_A_VBLANK_INTERRUPT            (1<<7)
2115 #define I915_DISPLAY_PIPE_A_EVENT_INTERRUPT             (1<<6)
2116 #define I915_DISPLAY_PIPE_B_VBLANK_INTERRUPT            (1<<5)
2117 #define I915_DISPLAY_PIPE_B_EVENT_INTERRUPT             (1<<4)
2118 #define I915_DISPLAY_PIPE_A_DPBM_INTERRUPT              (1<<3)
2119 #define I915_DISPLAY_PIPE_B_DPBM_INTERRUPT              (1<<2)
2120 #define I915_DEBUG_INTERRUPT                            (1<<2)
2121 #define I915_WINVALID_INTERRUPT                         (1<<1)
2122 #define I915_USER_INTERRUPT                             (1<<1)
2123 #define I915_ASLE_INTERRUPT                             (1<<0)
2124 #define I915_BSD_USER_INTERRUPT                         (1<<25)
2125
2126 #define GEN6_BSD_RNCID                  _MMIO(0x12198)
2127
2128 #define GEN7_FF_THREAD_MODE             _MMIO(0x20a0)
2129 #define   GEN7_FF_SCHED_MASK            0x0077070
2130 #define   GEN8_FF_DS_REF_CNT_FFME       (1 << 19)
2131 #define   GEN7_FF_TS_SCHED_HS1          (0x5<<16)
2132 #define   GEN7_FF_TS_SCHED_HS0          (0x3<<16)
2133 #define   GEN7_FF_TS_SCHED_LOAD_BALANCE (0x1<<16)
2134 #define   GEN7_FF_TS_SCHED_HW           (0x0<<16) /* Default */
2135 #define   GEN7_FF_VS_REF_CNT_FFME       (1 << 15)
2136 #define   GEN7_FF_VS_SCHED_HS1          (0x5<<12)
2137 #define   GEN7_FF_VS_SCHED_HS0          (0x3<<12)
2138 #define   GEN7_FF_VS_SCHED_LOAD_BALANCE (0x1<<12) /* Default */
2139 #define   GEN7_FF_VS_SCHED_HW           (0x0<<12)
2140 #define   GEN7_FF_DS_SCHED_HS1          (0x5<<4)
2141 #define   GEN7_FF_DS_SCHED_HS0          (0x3<<4)
2142 #define   GEN7_FF_DS_SCHED_LOAD_BALANCE (0x1<<4)  /* Default */
2143 #define   GEN7_FF_DS_SCHED_HW           (0x0<<4)
2144
2145 /*
2146  * Framebuffer compression (915+ only)
2147  */
2148
2149 #define FBC_CFB_BASE            _MMIO(0x3200) /* 4k page aligned */
2150 #define FBC_LL_BASE             _MMIO(0x3204) /* 4k page aligned */
2151 #define FBC_CONTROL             _MMIO(0x3208)
2152 #define   FBC_CTL_EN            (1<<31)
2153 #define   FBC_CTL_PERIODIC      (1<<30)
2154 #define   FBC_CTL_INTERVAL_SHIFT (16)
2155 #define   FBC_CTL_UNCOMPRESSIBLE (1<<14)
2156 #define   FBC_CTL_C3_IDLE       (1<<13)
2157 #define   FBC_CTL_STRIDE_SHIFT  (5)
2158 #define   FBC_CTL_FENCENO_SHIFT (0)
2159 #define FBC_COMMAND             _MMIO(0x320c)
2160 #define   FBC_CMD_COMPRESS      (1<<0)
2161 #define FBC_STATUS              _MMIO(0x3210)
2162 #define   FBC_STAT_COMPRESSING  (1<<31)
2163 #define   FBC_STAT_COMPRESSED   (1<<30)
2164 #define   FBC_STAT_MODIFIED     (1<<29)
2165 #define   FBC_STAT_CURRENT_LINE_SHIFT   (0)
2166 #define FBC_CONTROL2            _MMIO(0x3214)
2167 #define   FBC_CTL_FENCE_DBL     (0<<4)
2168 #define   FBC_CTL_IDLE_IMM      (0<<2)
2169 #define   FBC_CTL_IDLE_FULL     (1<<2)
2170 #define   FBC_CTL_IDLE_LINE     (2<<2)
2171 #define   FBC_CTL_IDLE_DEBUG    (3<<2)
2172 #define   FBC_CTL_CPU_FENCE     (1<<1)
2173 #define   FBC_CTL_PLANE(plane)  ((plane)<<0)
2174 #define FBC_FENCE_OFF           _MMIO(0x3218) /* BSpec typo has 321Bh */
2175 #define FBC_TAG(i)              _MMIO(0x3300 + (i) * 4)
2176
2177 #define FBC_STATUS2             _MMIO(0x43214)
2178 #define  FBC_COMPRESSION_MASK   0x7ff
2179
2180 #define FBC_LL_SIZE             (1536)
2181
2182 /* Framebuffer compression for GM45+ */
2183 #define DPFC_CB_BASE            _MMIO(0x3200)
2184 #define DPFC_CONTROL            _MMIO(0x3208)
2185 #define   DPFC_CTL_EN           (1<<31)
2186 #define   DPFC_CTL_PLANE(plane) ((plane)<<30)
2187 #define   IVB_DPFC_CTL_PLANE(plane)     ((plane)<<29)
2188 #define   DPFC_CTL_FENCE_EN     (1<<29)
2189 #define   IVB_DPFC_CTL_FENCE_EN (1<<28)
2190 #define   DPFC_CTL_PERSISTENT_MODE      (1<<25)
2191 #define   DPFC_SR_EN            (1<<10)
2192 #define   DPFC_CTL_LIMIT_1X     (0<<6)
2193 #define   DPFC_CTL_LIMIT_2X     (1<<6)
2194 #define   DPFC_CTL_LIMIT_4X     (2<<6)
2195 #define DPFC_RECOMP_CTL         _MMIO(0x320c)
2196 #define   DPFC_RECOMP_STALL_EN  (1<<27)
2197 #define   DPFC_RECOMP_STALL_WM_SHIFT (16)
2198 #define   DPFC_RECOMP_STALL_WM_MASK (0x07ff0000)
2199 #define   DPFC_RECOMP_TIMER_COUNT_SHIFT (0)
2200 #define   DPFC_RECOMP_TIMER_COUNT_MASK (0x0000003f)
2201 #define DPFC_STATUS             _MMIO(0x3210)
2202 #define   DPFC_INVAL_SEG_SHIFT  (16)
2203 #define   DPFC_INVAL_SEG_MASK   (0x07ff0000)
2204 #define   DPFC_COMP_SEG_SHIFT   (0)
2205 #define   DPFC_COMP_SEG_MASK    (0x000003ff)
2206 #define DPFC_STATUS2            _MMIO(0x3214)
2207 #define DPFC_FENCE_YOFF         _MMIO(0x3218)
2208 #define DPFC_CHICKEN            _MMIO(0x3224)
2209 #define   DPFC_HT_MODIFY        (1<<31)
2210
2211 /* Framebuffer compression for Ironlake */
2212 #define ILK_DPFC_CB_BASE        _MMIO(0x43200)
2213 #define ILK_DPFC_CONTROL        _MMIO(0x43208)
2214 #define   FBC_CTL_FALSE_COLOR   (1<<10)
2215 /* The bit 28-8 is reserved */
2216 #define   DPFC_RESERVED         (0x1FFFFF00)
2217 #define ILK_DPFC_RECOMP_CTL     _MMIO(0x4320c)
2218 #define ILK_DPFC_STATUS         _MMIO(0x43210)
2219 #define ILK_DPFC_FENCE_YOFF     _MMIO(0x43218)
2220 #define ILK_DPFC_CHICKEN        _MMIO(0x43224)
2221 #define   ILK_DPFC_DISABLE_DUMMY0 (1<<8)
2222 #define   ILK_DPFC_NUKE_ON_ANY_MODIFICATION     (1<<23)
2223 #define ILK_FBC_RT_BASE         _MMIO(0x2128)
2224 #define   ILK_FBC_RT_VALID      (1<<0)
2225 #define   SNB_FBC_FRONT_BUFFER  (1<<1)
2226
2227 #define ILK_DISPLAY_CHICKEN1    _MMIO(0x42000)
2228 #define   ILK_FBCQ_DIS          (1<<22)
2229 #define   ILK_PABSTRETCH_DIS    (1<<21)
2230
2231
2232 /*
2233  * Framebuffer compression for Sandybridge
2234  *
2235  * The following two registers are of type GTTMMADR
2236  */
2237 #define SNB_DPFC_CTL_SA         _MMIO(0x100100)
2238 #define   SNB_CPU_FENCE_ENABLE  (1<<29)
2239 #define DPFC_CPU_FENCE_OFFSET   _MMIO(0x100104)
2240
2241 /* Framebuffer compression for Ivybridge */
2242 #define IVB_FBC_RT_BASE                 _MMIO(0x7020)
2243
2244 #define IPS_CTL         _MMIO(0x43408)
2245 #define   IPS_ENABLE    (1 << 31)
2246
2247 #define MSG_FBC_REND_STATE      _MMIO(0x50380)
2248 #define   FBC_REND_NUKE         (1<<2)
2249 #define   FBC_REND_CACHE_CLEAN  (1<<1)
2250
2251 /*
2252  * GPIO regs
2253  */
2254 #define GPIOA                   _MMIO(0x5010)
2255 #define GPIOB                   _MMIO(0x5014)
2256 #define GPIOC                   _MMIO(0x5018)
2257 #define GPIOD                   _MMIO(0x501c)
2258 #define GPIOE                   _MMIO(0x5020)
2259 #define GPIOF                   _MMIO(0x5024)
2260 #define GPIOG                   _MMIO(0x5028)
2261 #define GPIOH                   _MMIO(0x502c)
2262 # define GPIO_CLOCK_DIR_MASK            (1 << 0)
2263 # define GPIO_CLOCK_DIR_IN              (0 << 1)
2264 # define GPIO_CLOCK_DIR_OUT             (1 << 1)
2265 # define GPIO_CLOCK_VAL_MASK            (1 << 2)
2266 # define GPIO_CLOCK_VAL_OUT             (1 << 3)
2267 # define GPIO_CLOCK_VAL_IN              (1 << 4)
2268 # define GPIO_CLOCK_PULLUP_DISABLE      (1 << 5)
2269 # define GPIO_DATA_DIR_MASK             (1 << 8)
2270 # define GPIO_DATA_DIR_IN               (0 << 9)
2271 # define GPIO_DATA_DIR_OUT              (1 << 9)
2272 # define GPIO_DATA_VAL_MASK             (1 << 10)
2273 # define GPIO_DATA_VAL_OUT              (1 << 11)
2274 # define GPIO_DATA_VAL_IN               (1 << 12)
2275 # define GPIO_DATA_PULLUP_DISABLE       (1 << 13)
2276
2277 #define GMBUS0                  _MMIO(dev_priv->gpio_mmio_base + 0x5100) /* clock/port select */
2278 #define   GMBUS_RATE_100KHZ     (0<<8)
2279 #define   GMBUS_RATE_50KHZ      (1<<8)
2280 #define   GMBUS_RATE_400KHZ     (2<<8) /* reserved on Pineview */
2281 #define   GMBUS_RATE_1MHZ       (3<<8) /* reserved on Pineview */
2282 #define   GMBUS_HOLD_EXT        (1<<7) /* 300ns hold time, rsvd on Pineview */
2283 #define   GMBUS_PIN_DISABLED    0
2284 #define   GMBUS_PIN_SSC         1
2285 #define   GMBUS_PIN_VGADDC      2
2286 #define   GMBUS_PIN_PANEL       3
2287 #define   GMBUS_PIN_DPD_CHV     3 /* HDMID_CHV */
2288 #define   GMBUS_PIN_DPC         4 /* HDMIC */
2289 #define   GMBUS_PIN_DPB         5 /* SDVO, HDMIB */
2290 #define   GMBUS_PIN_DPD         6 /* HDMID */
2291 #define   GMBUS_PIN_RESERVED    7 /* 7 reserved */
2292 #define   GMBUS_PIN_1_BXT       1
2293 #define   GMBUS_PIN_2_BXT       2
2294 #define   GMBUS_PIN_3_BXT       3
2295 #define   GMBUS_NUM_PINS        7 /* including 0 */
2296 #define GMBUS1                  _MMIO(dev_priv->gpio_mmio_base + 0x5104) /* command/status */
2297 #define   GMBUS_SW_CLR_INT      (1<<31)
2298 #define   GMBUS_SW_RDY          (1<<30)
2299 #define   GMBUS_ENT             (1<<29) /* enable timeout */
2300 #define   GMBUS_CYCLE_NONE      (0<<25)
2301 #define   GMBUS_CYCLE_WAIT      (1<<25)
2302 #define   GMBUS_CYCLE_INDEX     (2<<25)
2303 #define   GMBUS_CYCLE_STOP      (4<<25)
2304 #define   GMBUS_BYTE_COUNT_SHIFT 16
2305 #define   GMBUS_BYTE_COUNT_MAX   256U
2306 #define   GMBUS_SLAVE_INDEX_SHIFT 8
2307 #define   GMBUS_SLAVE_ADDR_SHIFT 1
2308 #define   GMBUS_SLAVE_READ      (1<<0)
2309 #define   GMBUS_SLAVE_WRITE     (0<<0)
2310 #define GMBUS2                  _MMIO(dev_priv->gpio_mmio_base + 0x5108) /* status */
2311 #define   GMBUS_INUSE           (1<<15)
2312 #define   GMBUS_HW_WAIT_PHASE   (1<<14)
2313 #define   GMBUS_STALL_TIMEOUT   (1<<13)
2314 #define   GMBUS_INT             (1<<12)
2315 #define   GMBUS_HW_RDY          (1<<11)
2316 #define   GMBUS_SATOER          (1<<10)
2317 #define   GMBUS_ACTIVE          (1<<9)
2318 #define GMBUS3                  _MMIO(dev_priv->gpio_mmio_base + 0x510c) /* data buffer bytes 3-0 */
2319 #define GMBUS4                  _MMIO(dev_priv->gpio_mmio_base + 0x5110) /* interrupt mask (Pineview+) */
2320 #define   GMBUS_SLAVE_TIMEOUT_EN (1<<4)
2321 #define   GMBUS_NAK_EN          (1<<3)
2322 #define   GMBUS_IDLE_EN         (1<<2)
2323 #define   GMBUS_HW_WAIT_EN      (1<<1)
2324 #define   GMBUS_HW_RDY_EN       (1<<0)
2325 #define GMBUS5                  _MMIO(dev_priv->gpio_mmio_base + 0x5120) /* byte index */
2326 #define   GMBUS_2BYTE_INDEX_EN  (1<<31)
2327
2328 /*
2329  * Clock control & power management
2330  */
2331 #define _DPLL_A (dev_priv->info.display_mmio_offset + 0x6014)
2332 #define _DPLL_B (dev_priv->info.display_mmio_offset + 0x6018)
2333 #define _CHV_DPLL_C (dev_priv->info.display_mmio_offset + 0x6030)
2334 #define DPLL(pipe) _MMIO_PIPE3((pipe), _DPLL_A, _DPLL_B, _CHV_DPLL_C)
2335
2336 #define VGA0    _MMIO(0x6000)
2337 #define VGA1    _MMIO(0x6004)
2338 #define VGA_PD  _MMIO(0x6010)
2339 #define   VGA0_PD_P2_DIV_4      (1 << 7)
2340 #define   VGA0_PD_P1_DIV_2      (1 << 5)
2341 #define   VGA0_PD_P1_SHIFT      0
2342 #define   VGA0_PD_P1_MASK       (0x1f << 0)
2343 #define   VGA1_PD_P2_DIV_4      (1 << 15)
2344 #define   VGA1_PD_P1_DIV_2      (1 << 13)
2345 #define   VGA1_PD_P1_SHIFT      8
2346 #define   VGA1_PD_P1_MASK       (0x1f << 8)
2347 #define   DPLL_VCO_ENABLE               (1 << 31)
2348 #define   DPLL_SDVO_HIGH_SPEED          (1 << 30)
2349 #define   DPLL_DVO_2X_MODE              (1 << 30)
2350 #define   DPLL_EXT_BUFFER_ENABLE_VLV    (1 << 30)
2351 #define   DPLL_SYNCLOCK_ENABLE          (1 << 29)
2352 #define   DPLL_REF_CLK_ENABLE_VLV       (1 << 29)
2353 #define   DPLL_VGA_MODE_DIS             (1 << 28)
2354 #define   DPLLB_MODE_DAC_SERIAL         (1 << 26) /* i915 */
2355 #define   DPLLB_MODE_LVDS               (2 << 26) /* i915 */
2356 #define   DPLL_MODE_MASK                (3 << 26)
2357 #define   DPLL_DAC_SERIAL_P2_CLOCK_DIV_10 (0 << 24) /* i915 */
2358 #define   DPLL_DAC_SERIAL_P2_CLOCK_DIV_5 (1 << 24) /* i915 */
2359 #define   DPLLB_LVDS_P2_CLOCK_DIV_14    (0 << 24) /* i915 */
2360 #define   DPLLB_LVDS_P2_CLOCK_DIV_7     (1 << 24) /* i915 */
2361 #define   DPLL_P2_CLOCK_DIV_MASK        0x03000000 /* i915 */
2362 #define   DPLL_FPA01_P1_POST_DIV_MASK   0x00ff0000 /* i915 */
2363 #define   DPLL_FPA01_P1_POST_DIV_MASK_PINEVIEW  0x00ff8000 /* Pineview */
2364 #define   DPLL_LOCK_VLV                 (1<<15)
2365 #define   DPLL_INTEGRATED_CRI_CLK_VLV   (1<<14)
2366 #define   DPLL_INTEGRATED_REF_CLK_VLV   (1<<13)
2367 #define   DPLL_SSC_REF_CLK_CHV          (1<<13)
2368 #define   DPLL_PORTC_READY_MASK         (0xf << 4)
2369 #define   DPLL_PORTB_READY_MASK         (0xf)
2370
2371 #define   DPLL_FPA01_P1_POST_DIV_MASK_I830      0x001f0000
2372
2373 /* Additional CHV pll/phy registers */
2374 #define DPIO_PHY_STATUS                 _MMIO(VLV_DISPLAY_BASE + 0x6240)
2375 #define   DPLL_PORTD_READY_MASK         (0xf)
2376 #define DISPLAY_PHY_CONTROL _MMIO(VLV_DISPLAY_BASE + 0x60100)
2377 #define   PHY_CH_POWER_DOWN_OVRD_EN(phy, ch)    (1 << (2*(phy)+(ch)+27))
2378 #define   PHY_LDO_DELAY_0NS                     0x0
2379 #define   PHY_LDO_DELAY_200NS                   0x1
2380 #define   PHY_LDO_DELAY_600NS                   0x2
2381 #define   PHY_LDO_SEQ_DELAY(delay, phy)         ((delay) << (2*(phy)+23))
2382 #define   PHY_CH_POWER_DOWN_OVRD(mask, phy, ch) ((mask) << (8*(phy)+4*(ch)+11))
2383 #define   PHY_CH_SU_PSR                         0x1
2384 #define   PHY_CH_DEEP_PSR                       0x7
2385 #define   PHY_CH_POWER_MODE(mode, phy, ch)      ((mode) << (6*(phy)+3*(ch)+2))
2386 #define   PHY_COM_LANE_RESET_DEASSERT(phy)      (1 << (phy))
2387 #define DISPLAY_PHY_STATUS _MMIO(VLV_DISPLAY_BASE + 0x60104)
2388 #define   PHY_POWERGOOD(phy)    (((phy) == DPIO_PHY0) ? (1<<31) : (1<<30))
2389 #define   PHY_STATUS_CMN_LDO(phy, ch)                   (1 << (6-(6*(phy)+3*(ch))))
2390 #define   PHY_STATUS_SPLINE_LDO(phy, ch, spline)        (1 << (8-(6*(phy)+3*(ch)+(spline))))
2391
2392 /*
2393  * The i830 generation, in LVDS mode, defines P1 as the bit number set within
2394  * this field (only one bit may be set).
2395  */
2396 #define   DPLL_FPA01_P1_POST_DIV_MASK_I830_LVDS 0x003f0000
2397 #define   DPLL_FPA01_P1_POST_DIV_SHIFT  16
2398 #define   DPLL_FPA01_P1_POST_DIV_SHIFT_PINEVIEW 15
2399 /* i830, required in DVO non-gang */
2400 #define   PLL_P2_DIVIDE_BY_4            (1 << 23)
2401 #define   PLL_P1_DIVIDE_BY_TWO          (1 << 21) /* i830 */
2402 #define   PLL_REF_INPUT_DREFCLK         (0 << 13)
2403 #define   PLL_REF_INPUT_TVCLKINA        (1 << 13) /* i830 */
2404 #define   PLL_REF_INPUT_TVCLKINBC       (2 << 13) /* SDVO TVCLKIN */
2405 #define   PLLB_REF_INPUT_SPREADSPECTRUMIN (3 << 13)
2406 #define   PLL_REF_INPUT_MASK            (3 << 13)
2407 #define   PLL_LOAD_PULSE_PHASE_SHIFT            9
2408 /* Ironlake */
2409 # define PLL_REF_SDVO_HDMI_MULTIPLIER_SHIFT     9
2410 # define PLL_REF_SDVO_HDMI_MULTIPLIER_MASK      (7 << 9)
2411 # define PLL_REF_SDVO_HDMI_MULTIPLIER(x)        (((x)-1) << 9)
2412 # define DPLL_FPA1_P1_POST_DIV_SHIFT            0
2413 # define DPLL_FPA1_P1_POST_DIV_MASK             0xff
2414
2415 /*
2416  * Parallel to Serial Load Pulse phase selection.
2417  * Selects the phase for the 10X DPLL clock for the PCIe
2418  * digital display port. The range is 4 to 13; 10 or more
2419  * is just a flip delay. The default is 6
2420  */
2421 #define   PLL_LOAD_PULSE_PHASE_MASK             (0xf << PLL_LOAD_PULSE_PHASE_SHIFT)
2422 #define   DISPLAY_RATE_SELECT_FPA1              (1 << 8)
2423 /*
2424  * SDVO multiplier for 945G/GM. Not used on 965.
2425  */
2426 #define   SDVO_MULTIPLIER_MASK                  0x000000ff
2427 #define   SDVO_MULTIPLIER_SHIFT_HIRES           4
2428 #define   SDVO_MULTIPLIER_SHIFT_VGA             0
2429
2430 #define _DPLL_A_MD (dev_priv->info.display_mmio_offset + 0x601c)
2431 #define _DPLL_B_MD (dev_priv->info.display_mmio_offset + 0x6020)
2432 #define _CHV_DPLL_C_MD (dev_priv->info.display_mmio_offset + 0x603c)
2433 #define DPLL_MD(pipe) _MMIO_PIPE3((pipe), _DPLL_A_MD, _DPLL_B_MD, _CHV_DPLL_C_MD)
2434
2435 /*
2436  * UDI pixel divider, controlling how many pixels are stuffed into a packet.
2437  *
2438  * Value is pixels minus 1.  Must be set to 1 pixel for SDVO.
2439  */
2440 #define   DPLL_MD_UDI_DIVIDER_MASK              0x3f000000
2441 #define   DPLL_MD_UDI_DIVIDER_SHIFT             24
2442 /* UDI pixel divider for VGA, same as DPLL_MD_UDI_DIVIDER_MASK. */
2443 #define   DPLL_MD_VGA_UDI_DIVIDER_MASK          0x003f0000
2444 #define   DPLL_MD_VGA_UDI_DIVIDER_SHIFT         16
2445 /*
2446  * SDVO/UDI pixel multiplier.
2447  *
2448  * SDVO requires that the bus clock rate be between 1 and 2 Ghz, and the bus
2449  * clock rate is 10 times the DPLL clock.  At low resolution/refresh rate
2450  * modes, the bus rate would be below the limits, so SDVO allows for stuffing
2451  * dummy bytes in the datastream at an increased clock rate, with both sides of
2452  * the link knowing how many bytes are fill.
2453  *
2454  * So, for a mode with a dotclock of 65Mhz, we would want to double the clock
2455  * rate to 130Mhz to get a bus rate of 1.30Ghz.  The DPLL clock rate would be
2456  * set to 130Mhz, and the SDVO multiplier set to 2x in this register and
2457  * through an SDVO command.
2458  *
2459  * This register field has values of multiplication factor minus 1, with
2460  * a maximum multiplier of 5 for SDVO.
2461  */
2462 #define   DPLL_MD_UDI_MULTIPLIER_MASK           0x00003f00
2463 #define   DPLL_MD_UDI_MULTIPLIER_SHIFT          8
2464 /*
2465  * SDVO/UDI pixel multiplier for VGA, same as DPLL_MD_UDI_MULTIPLIER_MASK.
2466  * This best be set to the default value (3) or the CRT won't work. No,
2467  * I don't entirely understand what this does...
2468  */
2469 #define   DPLL_MD_VGA_UDI_MULTIPLIER_MASK       0x0000003f
2470 #define   DPLL_MD_VGA_UDI_MULTIPLIER_SHIFT      0
2471
2472 #define _FPA0   0x6040
2473 #define _FPA1   0x6044
2474 #define _FPB0   0x6048
2475 #define _FPB1   0x604c
2476 #define FP0(pipe) _MMIO_PIPE(pipe, _FPA0, _FPB0)
2477 #define FP1(pipe) _MMIO_PIPE(pipe, _FPA1, _FPB1)
2478 #define   FP_N_DIV_MASK         0x003f0000
2479 #define   FP_N_PINEVIEW_DIV_MASK        0x00ff0000
2480 #define   FP_N_DIV_SHIFT                16
2481 #define   FP_M1_DIV_MASK        0x00003f00
2482 #define   FP_M1_DIV_SHIFT                8
2483 #define   FP_M2_DIV_MASK        0x0000003f
2484 #define   FP_M2_PINEVIEW_DIV_MASK       0x000000ff
2485 #define   FP_M2_DIV_SHIFT                0
2486 #define DPLL_TEST       _MMIO(0x606c)
2487 #define   DPLLB_TEST_SDVO_DIV_1         (0 << 22)
2488 #define   DPLLB_TEST_SDVO_DIV_2         (1 << 22)
2489 #define   DPLLB_TEST_SDVO_DIV_4         (2 << 22)
2490 #define   DPLLB_TEST_SDVO_DIV_MASK      (3 << 22)
2491 #define   DPLLB_TEST_N_BYPASS           (1 << 19)
2492 #define   DPLLB_TEST_M_BYPASS           (1 << 18)
2493 #define   DPLLB_INPUT_BUFFER_ENABLE     (1 << 16)
2494 #define   DPLLA_TEST_N_BYPASS           (1 << 3)
2495 #define   DPLLA_TEST_M_BYPASS           (1 << 2)
2496 #define   DPLLA_INPUT_BUFFER_ENABLE     (1 << 0)
2497 #define D_STATE         _MMIO(0x6104)
2498 #define  DSTATE_GFX_RESET_I830                  (1<<6)
2499 #define  DSTATE_PLL_D3_OFF                      (1<<3)
2500 #define  DSTATE_GFX_CLOCK_GATING                (1<<1)
2501 #define  DSTATE_DOT_CLOCK_GATING                (1<<0)
2502 #define DSPCLK_GATE_D   _MMIO(dev_priv->info.display_mmio_offset + 0x6200)
2503 # define DPUNIT_B_CLOCK_GATE_DISABLE            (1 << 30) /* 965 */
2504 # define VSUNIT_CLOCK_GATE_DISABLE              (1 << 29) /* 965 */
2505 # define VRHUNIT_CLOCK_GATE_DISABLE             (1 << 28) /* 965 */
2506 # define VRDUNIT_CLOCK_GATE_DISABLE             (1 << 27) /* 965 */
2507 # define AUDUNIT_CLOCK_GATE_DISABLE             (1 << 26) /* 965 */
2508 # define DPUNIT_A_CLOCK_GATE_DISABLE            (1 << 25) /* 965 */
2509 # define DPCUNIT_CLOCK_GATE_DISABLE             (1 << 24) /* 965 */
2510 # define TVRUNIT_CLOCK_GATE_DISABLE             (1 << 23) /* 915-945 */
2511 # define TVCUNIT_CLOCK_GATE_DISABLE             (1 << 22) /* 915-945 */
2512 # define TVFUNIT_CLOCK_GATE_DISABLE             (1 << 21) /* 915-945 */
2513 # define TVEUNIT_CLOCK_GATE_DISABLE             (1 << 20) /* 915-945 */
2514 # define DVSUNIT_CLOCK_GATE_DISABLE             (1 << 19) /* 915-945 */
2515 # define DSSUNIT_CLOCK_GATE_DISABLE             (1 << 18) /* 915-945 */
2516 # define DDBUNIT_CLOCK_GATE_DISABLE             (1 << 17) /* 915-945 */
2517 # define DPRUNIT_CLOCK_GATE_DISABLE             (1 << 16) /* 915-945 */
2518 # define DPFUNIT_CLOCK_GATE_DISABLE             (1 << 15) /* 915-945 */
2519 # define DPBMUNIT_CLOCK_GATE_DISABLE            (1 << 14) /* 915-945 */
2520 # define DPLSUNIT_CLOCK_GATE_DISABLE            (1 << 13) /* 915-945 */
2521 # define DPLUNIT_CLOCK_GATE_DISABLE             (1 << 12) /* 915-945 */
2522 # define DPOUNIT_CLOCK_GATE_DISABLE             (1 << 11)
2523 # define DPBUNIT_CLOCK_GATE_DISABLE             (1 << 10)
2524 # define DCUNIT_CLOCK_GATE_DISABLE              (1 << 9)
2525 # define DPUNIT_CLOCK_GATE_DISABLE              (1 << 8)
2526 # define VRUNIT_CLOCK_GATE_DISABLE              (1 << 7) /* 915+: reserved */
2527 # define OVHUNIT_CLOCK_GATE_DISABLE             (1 << 6) /* 830-865 */
2528 # define DPIOUNIT_CLOCK_GATE_DISABLE            (1 << 6) /* 915-945 */
2529 # define OVFUNIT_CLOCK_GATE_DISABLE             (1 << 5)
2530 # define OVBUNIT_CLOCK_GATE_DISABLE             (1 << 4)
2531 /*
2532  * This bit must be set on the 830 to prevent hangs when turning off the
2533  * overlay scaler.
2534  */
2535 # define OVRUNIT_CLOCK_GATE_DISABLE             (1 << 3)
2536 # define OVCUNIT_CLOCK_GATE_DISABLE             (1 << 2)
2537 # define OVUUNIT_CLOCK_GATE_DISABLE             (1 << 1)
2538 # define ZVUNIT_CLOCK_GATE_DISABLE              (1 << 0) /* 830 */
2539 # define OVLUNIT_CLOCK_GATE_DISABLE             (1 << 0) /* 845,865 */
2540
2541 #define RENCLK_GATE_D1          _MMIO(0x6204)
2542 # define BLITTER_CLOCK_GATE_DISABLE             (1 << 13) /* 945GM only */
2543 # define MPEG_CLOCK_GATE_DISABLE                (1 << 12) /* 945GM only */
2544 # define PC_FE_CLOCK_GATE_DISABLE               (1 << 11)
2545 # define PC_BE_CLOCK_GATE_DISABLE               (1 << 10)
2546 # define WINDOWER_CLOCK_GATE_DISABLE            (1 << 9)
2547 # define INTERPOLATOR_CLOCK_GATE_DISABLE        (1 << 8)
2548 # define COLOR_CALCULATOR_CLOCK_GATE_DISABLE    (1 << 7)
2549 # define MOTION_COMP_CLOCK_GATE_DISABLE         (1 << 6)
2550 # define MAG_CLOCK_GATE_DISABLE                 (1 << 5)
2551 /* This bit must be unset on 855,865 */
2552 # define MECI_CLOCK_GATE_DISABLE                (1 << 4)
2553 # define DCMP_CLOCK_GATE_DISABLE                (1 << 3)
2554 # define MEC_CLOCK_GATE_DISABLE                 (1 << 2)
2555 # define MECO_CLOCK_GATE_DISABLE                (1 << 1)
2556 /* This bit must be set on 855,865. */
2557 # define SV_CLOCK_GATE_DISABLE                  (1 << 0)
2558 # define I915_MPEG_CLOCK_GATE_DISABLE           (1 << 16)
2559 # define I915_VLD_IP_PR_CLOCK_GATE_DISABLE      (1 << 15)
2560 # define I915_MOTION_COMP_CLOCK_GATE_DISABLE    (1 << 14)
2561 # define I915_BD_BF_CLOCK_GATE_DISABLE          (1 << 13)
2562 # define I915_SF_SE_CLOCK_GATE_DISABLE          (1 << 12)
2563 # define I915_WM_CLOCK_GATE_DISABLE             (1 << 11)
2564 # define I915_IZ_CLOCK_GATE_DISABLE             (1 << 10)
2565 # define I915_PI_CLOCK_GATE_DISABLE             (1 << 9)
2566 # define I915_DI_CLOCK_GATE_DISABLE             (1 << 8)
2567 # define I915_SH_SV_CLOCK_GATE_DISABLE          (1 << 7)
2568 # define I915_PL_DG_QC_FT_CLOCK_GATE_DISABLE    (1 << 6)
2569 # define I915_SC_CLOCK_GATE_DISABLE             (1 << 5)
2570 # define I915_FL_CLOCK_GATE_DISABLE             (1 << 4)
2571 # define I915_DM_CLOCK_GATE_DISABLE             (1 << 3)
2572 # define I915_PS_CLOCK_GATE_DISABLE             (1 << 2)
2573 # define I915_CC_CLOCK_GATE_DISABLE             (1 << 1)
2574 # define I915_BY_CLOCK_GATE_DISABLE             (1 << 0)
2575
2576 # define I965_RCZ_CLOCK_GATE_DISABLE            (1 << 30)
2577 /* This bit must always be set on 965G/965GM */
2578 # define I965_RCC_CLOCK_GATE_DISABLE            (1 << 29)
2579 # define I965_RCPB_CLOCK_GATE_DISABLE           (1 << 28)
2580 # define I965_DAP_CLOCK_GATE_DISABLE            (1 << 27)
2581 # define I965_ROC_CLOCK_GATE_DISABLE            (1 << 26)
2582 # define I965_GW_CLOCK_GATE_DISABLE             (1 << 25)
2583 # define I965_TD_CLOCK_GATE_DISABLE             (1 << 24)
2584 /* This bit must always be set on 965G */
2585 # define I965_ISC_CLOCK_GATE_DISABLE            (1 << 23)
2586 # define I965_IC_CLOCK_GATE_DISABLE             (1 << 22)
2587 # define I965_EU_CLOCK_GATE_DISABLE             (1 << 21)
2588 # define I965_IF_CLOCK_GATE_DISABLE             (1 << 20)
2589 # define I965_TC_CLOCK_GATE_DISABLE             (1 << 19)
2590 # define I965_SO_CLOCK_GATE_DISABLE             (1 << 17)
2591 # define I965_FBC_CLOCK_GATE_DISABLE            (1 << 16)
2592 # define I965_MARI_CLOCK_GATE_DISABLE           (1 << 15)
2593 # define I965_MASF_CLOCK_GATE_DISABLE           (1 << 14)
2594 # define I965_MAWB_CLOCK_GATE_DISABLE           (1 << 13)
2595 # define I965_EM_CLOCK_GATE_DISABLE             (1 << 12)
2596 # define I965_UC_CLOCK_GATE_DISABLE             (1 << 11)
2597 # define I965_SI_CLOCK_GATE_DISABLE             (1 << 6)
2598 # define I965_MT_CLOCK_GATE_DISABLE             (1 << 5)
2599 # define I965_PL_CLOCK_GATE_DISABLE             (1 << 4)
2600 # define I965_DG_CLOCK_GATE_DISABLE             (1 << 3)
2601 # define I965_QC_CLOCK_GATE_DISABLE             (1 << 2)
2602 # define I965_FT_CLOCK_GATE_DISABLE             (1 << 1)
2603 # define I965_DM_CLOCK_GATE_DISABLE             (1 << 0)
2604
2605 #define RENCLK_GATE_D2          _MMIO(0x6208)
2606 #define VF_UNIT_CLOCK_GATE_DISABLE              (1 << 9)
2607 #define GS_UNIT_CLOCK_GATE_DISABLE              (1 << 7)
2608 #define CL_UNIT_CLOCK_GATE_DISABLE              (1 << 6)
2609
2610 #define VDECCLK_GATE_D          _MMIO(0x620C)           /* g4x only */
2611 #define  VCP_UNIT_CLOCK_GATE_DISABLE            (1 << 4)
2612
2613 #define RAMCLK_GATE_D           _MMIO(0x6210)           /* CRL only */
2614 #define DEUC                    _MMIO(0x6214)          /* CRL only */
2615
2616 #define FW_BLC_SELF_VLV         _MMIO(VLV_DISPLAY_BASE + 0x6500)
2617 #define  FW_CSPWRDWNEN          (1<<15)
2618
2619 #define MI_ARB_VLV              _MMIO(VLV_DISPLAY_BASE + 0x6504)
2620
2621 #define CZCLK_CDCLK_FREQ_RATIO  _MMIO(VLV_DISPLAY_BASE + 0x6508)
2622 #define   CDCLK_FREQ_SHIFT      4
2623 #define   CDCLK_FREQ_MASK       (0x1f << CDCLK_FREQ_SHIFT)
2624 #define   CZCLK_FREQ_MASK       0xf
2625
2626 #define GCI_CONTROL             _MMIO(VLV_DISPLAY_BASE + 0x650C)
2627 #define   PFI_CREDIT_63         (9 << 28)               /* chv only */
2628 #define   PFI_CREDIT_31         (8 << 28)               /* chv only */
2629 #define   PFI_CREDIT(x)         (((x) - 8) << 28)       /* 8-15 */
2630 #define   PFI_CREDIT_RESEND     (1 << 27)
2631 #define   VGA_FAST_MODE_DISABLE (1 << 14)
2632
2633 #define GMBUSFREQ_VLV           _MMIO(VLV_DISPLAY_BASE + 0x6510)
2634
2635 /*
2636  * Palette regs
2637  */
2638 #define PALETTE_A_OFFSET 0xa000
2639 #define PALETTE_B_OFFSET 0xa800
2640 #define CHV_PALETTE_C_OFFSET 0xc000
2641 #define PALETTE(pipe, i) _MMIO(dev_priv->info.palette_offsets[pipe] +   \
2642                               dev_priv->info.display_mmio_offset + (i) * 4)
2643
2644 /* MCH MMIO space */
2645
2646 /*
2647  * MCHBAR mirror.
2648  *
2649  * This mirrors the MCHBAR MMIO space whose location is determined by
2650  * device 0 function 0's pci config register 0x44 or 0x48 and matches it in
2651  * every way.  It is not accessible from the CP register read instructions.
2652  *
2653  * Starting from Haswell, you can't write registers using the MCHBAR mirror,
2654  * just read.
2655  */
2656 #define MCHBAR_MIRROR_BASE      0x10000
2657
2658 #define MCHBAR_MIRROR_BASE_SNB  0x140000
2659
2660 #define CTG_STOLEN_RESERVED             _MMIO(MCHBAR_MIRROR_BASE + 0x34)
2661 #define ELK_STOLEN_RESERVED             _MMIO(MCHBAR_MIRROR_BASE + 0x48)
2662 #define G4X_STOLEN_RESERVED_ADDR1_MASK  (0xFFFF << 16)
2663 #define G4X_STOLEN_RESERVED_ADDR2_MASK  (0xFFF << 4)
2664
2665 /* Memory controller frequency in MCHBAR for Haswell (possible SNB+) */
2666 #define DCLK _MMIO(MCHBAR_MIRROR_BASE_SNB + 0x5e04)
2667
2668 /* 915-945 and GM965 MCH register controlling DRAM channel access */
2669 #define DCC                     _MMIO(MCHBAR_MIRROR_BASE + 0x200)
2670 #define DCC_ADDRESSING_MODE_SINGLE_CHANNEL              (0 << 0)
2671 #define DCC_ADDRESSING_MODE_DUAL_CHANNEL_ASYMMETRIC     (1 << 0)
2672 #define DCC_ADDRESSING_MODE_DUAL_CHANNEL_INTERLEAVED    (2 << 0)
2673 #define DCC_ADDRESSING_MODE_MASK                        (3 << 0)
2674 #define DCC_CHANNEL_XOR_DISABLE                         (1 << 10)
2675 #define DCC_CHANNEL_XOR_BIT_17                          (1 << 9)
2676 #define DCC2                    _MMIO(MCHBAR_MIRROR_BASE + 0x204)
2677 #define DCC2_MODIFIED_ENHANCED_DISABLE                  (1 << 20)
2678
2679 /* Pineview MCH register contains DDR3 setting */
2680 #define CSHRDDR3CTL            _MMIO(MCHBAR_MIRROR_BASE + 0x1a8)
2681 #define CSHRDDR3CTL_DDR3       (1 << 2)
2682
2683 /* 965 MCH register controlling DRAM channel configuration */
2684 #define C0DRB3                  _MMIO(MCHBAR_MIRROR_BASE + 0x206)
2685 #define C1DRB3                  _MMIO(MCHBAR_MIRROR_BASE + 0x606)
2686
2687 /* snb MCH registers for reading the DRAM channel configuration */
2688 #define MAD_DIMM_C0                     _MMIO(MCHBAR_MIRROR_BASE_SNB + 0x5004)
2689 #define MAD_DIMM_C1                     _MMIO(MCHBAR_MIRROR_BASE_SNB + 0x5008)
2690 #define MAD_DIMM_C2                     _MMIO(MCHBAR_MIRROR_BASE_SNB + 0x500C)
2691 #define   MAD_DIMM_ECC_MASK             (0x3 << 24)
2692 #define   MAD_DIMM_ECC_OFF              (0x0 << 24)
2693 #define   MAD_DIMM_ECC_IO_ON_LOGIC_OFF  (0x1 << 24)
2694 #define   MAD_DIMM_ECC_IO_OFF_LOGIC_ON  (0x2 << 24)
2695 #define   MAD_DIMM_ECC_ON               (0x3 << 24)
2696 #define   MAD_DIMM_ENH_INTERLEAVE       (0x1 << 22)
2697 #define   MAD_DIMM_RANK_INTERLEAVE      (0x1 << 21)
2698 #define   MAD_DIMM_B_WIDTH_X16          (0x1 << 20) /* X8 chips if unset */
2699 #define   MAD_DIMM_A_WIDTH_X16          (0x1 << 19) /* X8 chips if unset */
2700 #define   MAD_DIMM_B_DUAL_RANK          (0x1 << 18)
2701 #define   MAD_DIMM_A_DUAL_RANK          (0x1 << 17)
2702 #define   MAD_DIMM_A_SELECT             (0x1 << 16)
2703 /* DIMM sizes are in multiples of 256mb. */
2704 #define   MAD_DIMM_B_SIZE_SHIFT         8
2705 #define   MAD_DIMM_B_SIZE_MASK          (0xff << MAD_DIMM_B_SIZE_SHIFT)
2706 #define   MAD_DIMM_A_SIZE_SHIFT         0
2707 #define   MAD_DIMM_A_SIZE_MASK          (0xff << MAD_DIMM_A_SIZE_SHIFT)
2708
2709 /* snb MCH registers for priority tuning */
2710 #define MCH_SSKPD                       _MMIO(MCHBAR_MIRROR_BASE_SNB + 0x5d10)
2711 #define   MCH_SSKPD_WM0_MASK            0x3f
2712 #define   MCH_SSKPD_WM0_VAL             0xc
2713
2714 #define MCH_SECP_NRG_STTS               _MMIO(MCHBAR_MIRROR_BASE_SNB + 0x592c)
2715
2716 /* Clocking configuration register */
2717 #define CLKCFG                  _MMIO(MCHBAR_MIRROR_BASE + 0xc00)
2718 #define CLKCFG_FSB_400                                  (5 << 0)        /* hrawclk 100 */
2719 #define CLKCFG_FSB_533                                  (1 << 0)        /* hrawclk 133 */
2720 #define CLKCFG_FSB_667                                  (3 << 0)        /* hrawclk 166 */
2721 #define CLKCFG_FSB_800                                  (2 << 0)        /* hrawclk 200 */
2722 #define CLKCFG_FSB_1067                                 (6 << 0)        /* hrawclk 266 */
2723 #define CLKCFG_FSB_1333                                 (7 << 0)        /* hrawclk 333 */
2724 /* Note, below two are guess */
2725 #define CLKCFG_FSB_1600                                 (4 << 0)        /* hrawclk 400 */
2726 #define CLKCFG_FSB_1600_ALT                             (0 << 0)        /* hrawclk 400 */
2727 #define CLKCFG_FSB_MASK                                 (7 << 0)
2728 #define CLKCFG_MEM_533                                  (1 << 4)
2729 #define CLKCFG_MEM_667                                  (2 << 4)
2730 #define CLKCFG_MEM_800                                  (3 << 4)
2731 #define CLKCFG_MEM_MASK                                 (7 << 4)
2732
2733 #define HPLLVCO                 _MMIO(MCHBAR_MIRROR_BASE + 0xc38)
2734 #define HPLLVCO_MOBILE          _MMIO(MCHBAR_MIRROR_BASE + 0xc0f)
2735
2736 #define TSC1                    _MMIO(0x11001)
2737 #define   TSE                   (1<<0)
2738 #define TR1                     _MMIO(0x11006)
2739 #define TSFS                    _MMIO(0x11020)
2740 #define   TSFS_SLOPE_MASK       0x0000ff00
2741 #define   TSFS_SLOPE_SHIFT      8
2742 #define   TSFS_INTR_MASK        0x000000ff
2743
2744 #define CRSTANDVID              _MMIO(0x11100)
2745 #define PXVFREQ(fstart)         _MMIO(0x11110 + (fstart) * 4)  /* P[0-15]VIDFREQ (0x1114c) (Ironlake) */
2746 #define   PXVFREQ_PX_MASK       0x7f000000
2747 #define   PXVFREQ_PX_SHIFT      24
2748 #define VIDFREQ_BASE            _MMIO(0x11110)
2749 #define VIDFREQ1                _MMIO(0x11110) /* VIDFREQ1-4 (0x1111c) (Cantiga) */
2750 #define VIDFREQ2                _MMIO(0x11114)
2751 #define VIDFREQ3                _MMIO(0x11118)
2752 #define VIDFREQ4                _MMIO(0x1111c)
2753 #define   VIDFREQ_P0_MASK       0x1f000000
2754 #define   VIDFREQ_P0_SHIFT      24
2755 #define   VIDFREQ_P0_CSCLK_MASK 0x00f00000
2756 #define   VIDFREQ_P0_CSCLK_SHIFT 20
2757 #define   VIDFREQ_P0_CRCLK_MASK 0x000f0000
2758 #define   VIDFREQ_P0_CRCLK_SHIFT 16
2759 #define   VIDFREQ_P1_MASK       0x00001f00
2760 #define   VIDFREQ_P1_SHIFT      8
2761 #define   VIDFREQ_P1_CSCLK_MASK 0x000000f0
2762 #define   VIDFREQ_P1_CSCLK_SHIFT 4
2763 #define   VIDFREQ_P1_CRCLK_MASK 0x0000000f
2764 #define INTTOEXT_BASE_ILK       _MMIO(0x11300)
2765 #define INTTOEXT_BASE           _MMIO(0x11120) /* INTTOEXT1-8 (0x1113c) */
2766 #define   INTTOEXT_MAP3_SHIFT   24
2767 #define   INTTOEXT_MAP3_MASK    (0x1f << INTTOEXT_MAP3_SHIFT)
2768 #define   INTTOEXT_MAP2_SHIFT   16
2769 #define   INTTOEXT_MAP2_MASK    (0x1f << INTTOEXT_MAP2_SHIFT)
2770 #define   INTTOEXT_MAP1_SHIFT   8
2771 #define   INTTOEXT_MAP1_MASK    (0x1f << INTTOEXT_MAP1_SHIFT)
2772 #define   INTTOEXT_MAP0_SHIFT   0
2773 #define   INTTOEXT_MAP0_MASK    (0x1f << INTTOEXT_MAP0_SHIFT)
2774 #define MEMSWCTL                _MMIO(0x11170) /* Ironlake only */
2775 #define   MEMCTL_CMD_MASK       0xe000
2776 #define   MEMCTL_CMD_SHIFT      13
2777 #define   MEMCTL_CMD_RCLK_OFF   0
2778 #define   MEMCTL_CMD_RCLK_ON    1
2779 #define   MEMCTL_CMD_CHFREQ     2
2780 #define   MEMCTL_CMD_CHVID      3
2781 #define   MEMCTL_CMD_VMMOFF     4
2782 #define   MEMCTL_CMD_VMMON      5
2783 #define   MEMCTL_CMD_STS        (1<<12) /* write 1 triggers command, clears
2784                                            when command complete */
2785 #define   MEMCTL_FREQ_MASK      0x0f00 /* jitter, from 0-15 */
2786 #define   MEMCTL_FREQ_SHIFT     8
2787 #define   MEMCTL_SFCAVM         (1<<7)
2788 #define   MEMCTL_TGT_VID_MASK   0x007f
2789 #define MEMIHYST                _MMIO(0x1117c)
2790 #define MEMINTREN               _MMIO(0x11180) /* 16 bits */
2791 #define   MEMINT_RSEXIT_EN      (1<<8)
2792 #define   MEMINT_CX_SUPR_EN     (1<<7)
2793 #define   MEMINT_CONT_BUSY_EN   (1<<6)
2794 #define   MEMINT_AVG_BUSY_EN    (1<<5)
2795 #define   MEMINT_EVAL_CHG_EN    (1<<4)
2796 #define   MEMINT_MON_IDLE_EN    (1<<3)
2797 #define   MEMINT_UP_EVAL_EN     (1<<2)
2798 #define   MEMINT_DOWN_EVAL_EN   (1<<1)
2799 #define   MEMINT_SW_CMD_EN      (1<<0)
2800 #define MEMINTRSTR              _MMIO(0x11182) /* 16 bits */
2801 #define   MEM_RSEXIT_MASK       0xc000
2802 #define   MEM_RSEXIT_SHIFT      14
2803 #define   MEM_CONT_BUSY_MASK    0x3000
2804 #define   MEM_CONT_BUSY_SHIFT   12
2805 #define   MEM_AVG_BUSY_MASK     0x0c00
2806 #define   MEM_AVG_BUSY_SHIFT    10
2807 #define   MEM_EVAL_CHG_MASK     0x0300
2808 #define   MEM_EVAL_BUSY_SHIFT   8
2809 #define   MEM_MON_IDLE_MASK     0x00c0
2810 #define   MEM_MON_IDLE_SHIFT    6
2811 #define   MEM_UP_EVAL_MASK      0x0030
2812 #define   MEM_UP_EVAL_SHIFT     4
2813 #define   MEM_DOWN_EVAL_MASK    0x000c
2814 #define   MEM_DOWN_EVAL_SHIFT   2
2815 #define   MEM_SW_CMD_MASK       0x0003
2816 #define   MEM_INT_STEER_GFX     0
2817 #define   MEM_INT_STEER_CMR     1
2818 #define   MEM_INT_STEER_SMI     2
2819 #define   MEM_INT_STEER_SCI     3
2820 #define MEMINTRSTS              _MMIO(0x11184)
2821 #define   MEMINT_RSEXIT         (1<<7)
2822 #define   MEMINT_CONT_BUSY      (1<<6)
2823 #define   MEMINT_AVG_BUSY       (1<<5)
2824 #define   MEMINT_EVAL_CHG       (1<<4)
2825 #define   MEMINT_MON_IDLE       (1<<3)
2826 #define   MEMINT_UP_EVAL        (1<<2)
2827 #define   MEMINT_DOWN_EVAL      (1<<1)
2828 #define   MEMINT_SW_CMD         (1<<0)
2829 #define MEMMODECTL              _MMIO(0x11190)
2830 #define   MEMMODE_BOOST_EN      (1<<31)
2831 #define   MEMMODE_BOOST_FREQ_MASK 0x0f000000 /* jitter for boost, 0-15 */
2832 #define   MEMMODE_BOOST_FREQ_SHIFT 24
2833 #define   MEMMODE_IDLE_MODE_MASK 0x00030000
2834 #define   MEMMODE_IDLE_MODE_SHIFT 16
2835 #define   MEMMODE_IDLE_MODE_EVAL 0
2836 #define   MEMMODE_IDLE_MODE_CONT 1
2837 #define   MEMMODE_HWIDLE_EN     (1<<15)
2838 #define   MEMMODE_SWMODE_EN     (1<<14)
2839 #define   MEMMODE_RCLK_GATE     (1<<13)
2840 #define   MEMMODE_HW_UPDATE     (1<<12)
2841 #define   MEMMODE_FSTART_MASK   0x00000f00 /* starting jitter, 0-15 */
2842 #define   MEMMODE_FSTART_SHIFT  8
2843 #define   MEMMODE_FMAX_MASK     0x000000f0 /* max jitter, 0-15 */
2844 #define   MEMMODE_FMAX_SHIFT    4
2845 #define   MEMMODE_FMIN_MASK     0x0000000f /* min jitter, 0-15 */
2846 #define RCBMAXAVG               _MMIO(0x1119c)
2847 #define MEMSWCTL2               _MMIO(0x1119e) /* Cantiga only */
2848 #define   SWMEMCMD_RENDER_OFF   (0 << 13)
2849 #define   SWMEMCMD_RENDER_ON    (1 << 13)
2850 #define   SWMEMCMD_SWFREQ       (2 << 13)
2851 #define   SWMEMCMD_TARVID       (3 << 13)
2852 #define   SWMEMCMD_VRM_OFF      (4 << 13)
2853 #define   SWMEMCMD_VRM_ON       (5 << 13)
2854 #define   CMDSTS                (1<<12)
2855 #define   SFCAVM                (1<<11)
2856 #define   SWFREQ_MASK           0x0380 /* P0-7 */
2857 #define   SWFREQ_SHIFT          7
2858 #define   TARVID_MASK           0x001f
2859 #define MEMSTAT_CTG             _MMIO(0x111a0)
2860 #define RCBMINAVG               _MMIO(0x111a0)
2861 #define RCUPEI                  _MMIO(0x111b0)
2862 #define RCDNEI                  _MMIO(0x111b4)
2863 #define RSTDBYCTL               _MMIO(0x111b8)
2864 #define   RS1EN                 (1<<31)
2865 #define   RS2EN                 (1<<30)
2866 #define   RS3EN                 (1<<29)
2867 #define   D3RS3EN               (1<<28) /* Display D3 imlies RS3 */
2868 #define   SWPROMORSX            (1<<27) /* RSx promotion timers ignored */
2869 #define   RCWAKERW              (1<<26) /* Resetwarn from PCH causes wakeup */
2870 #define   DPRSLPVREN            (1<<25) /* Fast voltage ramp enable */
2871 #define   GFXTGHYST             (1<<24) /* Hysteresis to allow trunk gating */
2872 #define   RCX_SW_EXIT           (1<<23) /* Leave RSx and prevent re-entry */
2873 #define   RSX_STATUS_MASK       (7<<20)
2874 #define   RSX_STATUS_ON         (0<<20)
2875 #define   RSX_STATUS_RC1        (1<<20)
2876 #define   RSX_STATUS_RC1E       (2<<20)
2877 #define   RSX_STATUS_RS1        (3<<20)
2878 #define   RSX_STATUS_RS2        (4<<20) /* aka rc6 */
2879 #define   RSX_STATUS_RSVD       (5<<20) /* deep rc6 unsupported on ilk */
2880 #define   RSX_STATUS_RS3        (6<<20) /* rs3 unsupported on ilk */
2881 #define   RSX_STATUS_RSVD2      (7<<20)
2882 #define   UWRCRSXE              (1<<19) /* wake counter limit prevents rsx */
2883 #define   RSCRP                 (1<<18) /* rs requests control on rs1/2 reqs */
2884 #define   JRSC                  (1<<17) /* rsx coupled to cpu c-state */
2885 #define   RS2INC0               (1<<16) /* allow rs2 in cpu c0 */
2886 #define   RS1CONTSAV_MASK       (3<<14)
2887 #define   RS1CONTSAV_NO_RS1     (0<<14) /* rs1 doesn't save/restore context */
2888 #define   RS1CONTSAV_RSVD       (1<<14)
2889 #define   RS1CONTSAV_SAVE_RS1   (2<<14) /* rs1 saves context */
2890 #define   RS1CONTSAV_FULL_RS1   (3<<14) /* rs1 saves and restores context */
2891 #define   NORMSLEXLAT_MASK      (3<<12)
2892 #define   SLOW_RS123            (0<<12)
2893 #define   SLOW_RS23             (1<<12)
2894 #define   SLOW_RS3              (2<<12)
2895 #define   NORMAL_RS123          (3<<12)
2896 #define   RCMODE_TIMEOUT        (1<<11) /* 0 is eval interval method */
2897 #define   IMPROMOEN             (1<<10) /* promo is immediate or delayed until next idle interval (only for timeout method above) */
2898 #define   RCENTSYNC             (1<<9) /* rs coupled to cpu c-state (3/6/7) */
2899 #define   STATELOCK             (1<<7) /* locked to rs_cstate if 0 */
2900 #define   RS_CSTATE_MASK        (3<<4)
2901 #define   RS_CSTATE_C367_RS1    (0<<4)
2902 #define   RS_CSTATE_C36_RS1_C7_RS2 (1<<4)
2903 #define   RS_CSTATE_RSVD        (2<<4)
2904 #define   RS_CSTATE_C367_RS2    (3<<4)
2905 #define   REDSAVES              (1<<3) /* no context save if was idle during rs0 */
2906 #define   REDRESTORES           (1<<2) /* no restore if was idle during rs0 */
2907 #define VIDCTL                  _MMIO(0x111c0)
2908 #define VIDSTS                  _MMIO(0x111c8)
2909 #define VIDSTART                _MMIO(0x111cc) /* 8 bits */
2910 #define MEMSTAT_ILK             _MMIO(0x111f8)
2911 #define   MEMSTAT_VID_MASK      0x7f00
2912 #define   MEMSTAT_VID_SHIFT     8
2913 #define   MEMSTAT_PSTATE_MASK   0x00f8
2914 #define   MEMSTAT_PSTATE_SHIFT  3
2915 #define   MEMSTAT_MON_ACTV      (1<<2)
2916 #define   MEMSTAT_SRC_CTL_MASK  0x0003
2917 #define   MEMSTAT_SRC_CTL_CORE  0
2918 #define   MEMSTAT_SRC_CTL_TRB   1
2919 #define   MEMSTAT_SRC_CTL_THM   2
2920 #define   MEMSTAT_SRC_CTL_STDBY 3
2921 #define RCPREVBSYTUPAVG         _MMIO(0x113b8)
2922 #define RCPREVBSYTDNAVG         _MMIO(0x113bc)
2923 #define PMMISC                  _MMIO(0x11214)
2924 #define   MCPPCE_EN             (1<<0) /* enable PM_MSG from PCH->MPC */
2925 #define SDEW                    _MMIO(0x1124c)
2926 #define CSIEW0                  _MMIO(0x11250)
2927 #define CSIEW1                  _MMIO(0x11254)
2928 #define CSIEW2                  _MMIO(0x11258)
2929 #define PEW(i)                  _MMIO(0x1125c + (i) * 4) /* 5 registers */
2930 #define DEW(i)                  _MMIO(0x11270 + (i) * 4) /* 3 registers */
2931 #define MCHAFE                  _MMIO(0x112c0)
2932 #define CSIEC                   _MMIO(0x112e0)
2933 #define DMIEC                   _MMIO(0x112e4)
2934 #define DDREC                   _MMIO(0x112e8)
2935 #define PEG0EC                  _MMIO(0x112ec)
2936 #define PEG1EC                  _MMIO(0x112f0)
2937 #define GFXEC                   _MMIO(0x112f4)
2938 #define RPPREVBSYTUPAVG         _MMIO(0x113b8)
2939 #define RPPREVBSYTDNAVG         _MMIO(0x113bc)
2940 #define ECR                     _MMIO(0x11600)
2941 #define   ECR_GPFE              (1<<31)
2942 #define   ECR_IMONE             (1<<30)
2943 #define   ECR_CAP_MASK          0x0000001f /* Event range, 0-31 */
2944 #define OGW0                    _MMIO(0x11608)
2945 #define OGW1                    _MMIO(0x1160c)
2946 #define EG0                     _MMIO(0x11610)
2947 #define EG1                     _MMIO(0x11614)
2948 #define EG2                     _MMIO(0x11618)
2949 #define EG3                     _MMIO(0x1161c)
2950 #define EG4                     _MMIO(0x11620)
2951 #define EG5                     _MMIO(0x11624)
2952 #define EG6                     _MMIO(0x11628)
2953 #define EG7                     _MMIO(0x1162c)
2954 #define PXW(i)                  _MMIO(0x11664 + (i) * 4) /* 4 registers */
2955 #define PXWL(i)                 _MMIO(0x11680 + (i) * 8) /* 8 registers */
2956 #define LCFUSE02                _MMIO(0x116c0)
2957 #define   LCFUSE_HIV_MASK       0x000000ff
2958 #define CSIPLL0                 _MMIO(0x12c10)
2959 #define DDRMPLL1                _MMIO(0X12c20)
2960 #define PEG_BAND_GAP_DATA       _MMIO(0x14d68)
2961
2962 #define GEN6_GT_THREAD_STATUS_REG _MMIO(0x13805c)
2963 #define GEN6_GT_THREAD_STATUS_CORE_MASK 0x7
2964
2965 #define GEN6_GT_PERF_STATUS     _MMIO(MCHBAR_MIRROR_BASE_SNB + 0x5948)
2966 #define BXT_GT_PERF_STATUS      _MMIO(MCHBAR_MIRROR_BASE_SNB + 0x7070)
2967 #define GEN6_RP_STATE_LIMITS    _MMIO(MCHBAR_MIRROR_BASE_SNB + 0x5994)
2968 #define GEN6_RP_STATE_CAP       _MMIO(MCHBAR_MIRROR_BASE_SNB + 0x5998)
2969 #define BXT_RP_STATE_CAP        _MMIO(0x138170)
2970
2971 /*
2972  * Make these a multiple of magic 25 to avoid SNB (eg. Dell XPS
2973  * 8300) freezing up around GPU hangs. Looks as if even
2974  * scheduling/timer interrupts start misbehaving if the RPS
2975  * EI/thresholds are "bad", leading to a very sluggish or even
2976  * frozen machine.
2977  */
2978 #define INTERVAL_1_28_US(us)    roundup(((us) * 100) >> 7, 25)
2979 #define INTERVAL_1_33_US(us)    (((us) * 3)   >> 2)
2980 #define INTERVAL_0_833_US(us)   (((us) * 6) / 5)
2981 #define GT_INTERVAL_FROM_US(dev_priv, us) (IS_GEN9(dev_priv) ? \
2982                                 (IS_BROXTON(dev_priv) ? \
2983                                 INTERVAL_0_833_US(us) : \
2984                                 INTERVAL_1_33_US(us)) : \
2985                                 INTERVAL_1_28_US(us))
2986
2987 #define INTERVAL_1_28_TO_US(interval)  (((interval) << 7) / 100)
2988 #define INTERVAL_1_33_TO_US(interval)  (((interval) << 2) / 3)
2989 #define INTERVAL_0_833_TO_US(interval) (((interval) * 5)  / 6)
2990 #define GT_PM_INTERVAL_TO_US(dev_priv, interval) (IS_GEN9(dev_priv) ? \
2991                            (IS_BROXTON(dev_priv) ? \
2992                            INTERVAL_0_833_TO_US(interval) : \
2993                            INTERVAL_1_33_TO_US(interval)) : \
2994                            INTERVAL_1_28_TO_US(interval))
2995
2996 /*
2997  * Logical Context regs
2998  */
2999 #define CCID                    _MMIO(0x2180)
3000 #define   CCID_EN               (1<<0)
3001 /*
3002  * Notes on SNB/IVB/VLV context size:
3003  * - Power context is saved elsewhere (LLC or stolen)
3004  * - Ring/execlist context is saved on SNB, not on IVB
3005  * - Extended context size already includes render context size
3006  * - We always need to follow the extended context size.
3007  *   SNB BSpec has comments indicating that we should use the
3008  *   render context size instead if execlists are disabled, but
3009  *   based on empirical testing that's just nonsense.
3010  * - Pipelined/VF state is saved on SNB/IVB respectively
3011  * - GT1 size just indicates how much of render context
3012  *   doesn't need saving on GT1
3013  */
3014 #define CXT_SIZE                _MMIO(0x21a0)
3015 #define GEN6_CXT_POWER_SIZE(cxt_reg)    (((cxt_reg) >> 24) & 0x3f)
3016 #define GEN6_CXT_RING_SIZE(cxt_reg)     (((cxt_reg) >> 18) & 0x3f)
3017 #define GEN6_CXT_RENDER_SIZE(cxt_reg)   (((cxt_reg) >> 12) & 0x3f)
3018 #define GEN6_CXT_EXTENDED_SIZE(cxt_reg) (((cxt_reg) >> 6) & 0x3f)
3019 #define GEN6_CXT_PIPELINE_SIZE(cxt_reg) (((cxt_reg) >> 0) & 0x3f)
3020 #define GEN6_CXT_TOTAL_SIZE(cxt_reg)    (GEN6_CXT_RING_SIZE(cxt_reg) + \
3021                                         GEN6_CXT_EXTENDED_SIZE(cxt_reg) + \
3022                                         GEN6_CXT_PIPELINE_SIZE(cxt_reg))
3023 #define GEN7_CXT_SIZE           _MMIO(0x21a8)
3024 #define GEN7_CXT_POWER_SIZE(ctx_reg)    (((ctx_reg) >> 25) & 0x7f)
3025 #define GEN7_CXT_RING_SIZE(ctx_reg)     (((ctx_reg) >> 22) & 0x7)
3026 #define GEN7_CXT_RENDER_SIZE(ctx_reg)   (((ctx_reg) >> 16) & 0x3f)
3027 #define GEN7_CXT_EXTENDED_SIZE(ctx_reg) (((ctx_reg) >> 9) & 0x7f)
3028 #define GEN7_CXT_GT1_SIZE(ctx_reg)      (((ctx_reg) >> 6) & 0x7)
3029 #define GEN7_CXT_VFSTATE_SIZE(ctx_reg)  (((ctx_reg) >> 0) & 0x3f)
3030 #define GEN7_CXT_TOTAL_SIZE(ctx_reg)    (GEN7_CXT_EXTENDED_SIZE(ctx_reg) + \
3031                                          GEN7_CXT_VFSTATE_SIZE(ctx_reg))
3032 /* Haswell does have the CXT_SIZE register however it does not appear to be
3033  * valid. Now, docs explain in dwords what is in the context object. The full
3034  * size is 70720 bytes, however, the power context and execlist context will
3035  * never be saved (power context is stored elsewhere, and execlists don't work
3036  * on HSW) - so the final size, including the extra state required for the
3037  * Resource Streamer, is 66944 bytes, which rounds to 17 pages.
3038  */
3039 #define HSW_CXT_TOTAL_SIZE              (17 * PAGE_SIZE)
3040 /* Same as Haswell, but 72064 bytes now. */
3041 #define GEN8_CXT_TOTAL_SIZE             (18 * PAGE_SIZE)
3042
3043 #define CHV_CLK_CTL1                    _MMIO(0x101100)
3044 #define VLV_CLK_CTL2                    _MMIO(0x101104)
3045 #define   CLK_CTL2_CZCOUNT_30NS_SHIFT   28
3046
3047 /*
3048  * Overlay regs
3049  */
3050
3051 #define OVADD                   _MMIO(0x30000)
3052 #define DOVSTA                  _MMIO(0x30008)
3053 #define OC_BUF                  (0x3<<20)
3054 #define OGAMC5                  _MMIO(0x30010)
3055 #define OGAMC4                  _MMIO(0x30014)
3056 #define OGAMC3                  _MMIO(0x30018)
3057 #define OGAMC2                  _MMIO(0x3001c)
3058 #define OGAMC1                  _MMIO(0x30020)
3059 #define OGAMC0                  _MMIO(0x30024)
3060
3061 /*
3062  * GEN9 clock gating regs
3063  */
3064 #define GEN9_CLKGATE_DIS_0              _MMIO(0x46530)
3065 #define   PWM2_GATING_DIS               (1 << 14)
3066 #define   PWM1_GATING_DIS               (1 << 13)
3067
3068 /*
3069  * Display engine regs
3070  */
3071
3072 /* Pipe A CRC regs */
3073 #define _PIPE_CRC_CTL_A                 0x60050
3074 #define   PIPE_CRC_ENABLE               (1 << 31)
3075 /* ivb+ source selection */
3076 #define   PIPE_CRC_SOURCE_PRIMARY_IVB   (0 << 29)
3077 #define   PIPE_CRC_SOURCE_SPRITE_IVB    (1 << 29)
3078 #define   PIPE_CRC_SOURCE_PF_IVB        (2 << 29)
3079 /* ilk+ source selection */
3080 #define   PIPE_CRC_SOURCE_PRIMARY_ILK   (0 << 28)
3081 #define   PIPE_CRC_SOURCE_SPRITE_ILK    (1 << 28)
3082 #define   PIPE_CRC_SOURCE_PIPE_ILK      (2 << 28)
3083 /* embedded DP port on the north display block, reserved on ivb */
3084 #define   PIPE_CRC_SOURCE_PORT_A_ILK    (4 << 28)
3085 #define   PIPE_CRC_SOURCE_FDI_ILK       (5 << 28) /* reserved on ivb */
3086 /* vlv source selection */
3087 #define   PIPE_CRC_SOURCE_PIPE_VLV      (0 << 27)
3088 #define   PIPE_CRC_SOURCE_HDMIB_VLV     (1 << 27)
3089 #define   PIPE_CRC_SOURCE_HDMIC_VLV     (2 << 27)
3090 /* with DP port the pipe source is invalid */
3091 #define   PIPE_CRC_SOURCE_DP_D_VLV      (3 << 27)
3092 #define   PIPE_CRC_SOURCE_DP_B_VLV      (6 << 27)
3093 #define   PIPE_CRC_SOURCE_DP_C_VLV      (7 << 27)
3094 /* gen3+ source selection */
3095 #define   PIPE_CRC_SOURCE_PIPE_I9XX     (0 << 28)
3096 #define   PIPE_CRC_SOURCE_SDVOB_I9XX    (1 << 28)
3097 #define   PIPE_CRC_SOURCE_SDVOC_I9XX    (2 << 28)
3098 /* with DP/TV port the pipe source is invalid */
3099 #define   PIPE_CRC_SOURCE_DP_D_G4X      (3 << 28)
3100 #define   PIPE_CRC_SOURCE_TV_PRE        (4 << 28)
3101 #define   PIPE_CRC_SOURCE_TV_POST       (5 << 28)
3102 #define   PIPE_CRC_SOURCE_DP_B_G4X      (6 << 28)
3103 #define   PIPE_CRC_SOURCE_DP_C_G4X      (7 << 28)
3104 /* gen2 doesn't have source selection bits */
3105 #define   PIPE_CRC_INCLUDE_BORDER_I8XX  (1 << 30)
3106
3107 #define _PIPE_CRC_RES_1_A_IVB           0x60064
3108 #define _PIPE_CRC_RES_2_A_IVB           0x60068
3109 #define _PIPE_CRC_RES_3_A_IVB           0x6006c
3110 #define _PIPE_CRC_RES_4_A_IVB           0x60070
3111 #define _PIPE_CRC_RES_5_A_IVB           0x60074
3112
3113 #define _PIPE_CRC_RES_RED_A             0x60060
3114 #define _PIPE_CRC_RES_GREEN_A           0x60064
3115 #define _PIPE_CRC_RES_BLUE_A            0x60068
3116 #define _PIPE_CRC_RES_RES1_A_I915       0x6006c
3117 #define _PIPE_CRC_RES_RES2_A_G4X        0x60080
3118
3119 /* Pipe B CRC regs */
3120 #define _PIPE_CRC_RES_1_B_IVB           0x61064
3121 #define _PIPE_CRC_RES_2_B_IVB           0x61068
3122 #define _PIPE_CRC_RES_3_B_IVB           0x6106c
3123 #define _PIPE_CRC_RES_4_B_IVB           0x61070
3124 #define _PIPE_CRC_RES_5_B_IVB           0x61074
3125
3126 #define PIPE_CRC_CTL(pipe)              _MMIO_TRANS2(pipe, _PIPE_CRC_CTL_A)
3127 #define PIPE_CRC_RES_1_IVB(pipe)        _MMIO_TRANS2(pipe, _PIPE_CRC_RES_1_A_IVB)
3128 #define PIPE_CRC_RES_2_IVB(pipe)        _MMIO_TRANS2(pipe, _PIPE_CRC_RES_2_A_IVB)
3129 #define PIPE_CRC_RES_3_IVB(pipe)        _MMIO_TRANS2(pipe, _PIPE_CRC_RES_3_A_IVB)
3130 #define PIPE_CRC_RES_4_IVB(pipe)        _MMIO_TRANS2(pipe, _PIPE_CRC_RES_4_A_IVB)
3131 #define PIPE_CRC_RES_5_IVB(pipe)        _MMIO_TRANS2(pipe, _PIPE_CRC_RES_5_A_IVB)
3132
3133 #define PIPE_CRC_RES_RED(pipe)          _MMIO_TRANS2(pipe, _PIPE_CRC_RES_RED_A)
3134 #define PIPE_CRC_RES_GREEN(pipe)        _MMIO_TRANS2(pipe, _PIPE_CRC_RES_GREEN_A)
3135 #define PIPE_CRC_RES_BLUE(pipe)         _MMIO_TRANS2(pipe, _PIPE_CRC_RES_BLUE_A)
3136 #define PIPE_CRC_RES_RES1_I915(pipe)    _MMIO_TRANS2(pipe, _PIPE_CRC_RES_RES1_A_I915)
3137 #define PIPE_CRC_RES_RES2_G4X(pipe)     _MMIO_TRANS2(pipe, _PIPE_CRC_RES_RES2_A_G4X)
3138
3139 /* Pipe A timing regs */
3140 #define _HTOTAL_A       0x60000
3141 #define _HBLANK_A       0x60004
3142 #define _HSYNC_A        0x60008
3143 #define _VTOTAL_A       0x6000c
3144 #define _VBLANK_A       0x60010
3145 #define _VSYNC_A        0x60014
3146 #define _PIPEASRC       0x6001c
3147 #define _BCLRPAT_A      0x60020
3148 #define _VSYNCSHIFT_A   0x60028
3149 #define _PIPE_MULT_A    0x6002c
3150
3151 /* Pipe B timing regs */
3152 #define _HTOTAL_B       0x61000
3153 #define _HBLANK_B       0x61004
3154 #define _HSYNC_B        0x61008
3155 #define _VTOTAL_B       0x6100c
3156 #define _VBLANK_B       0x61010
3157 #define _VSYNC_B        0x61014
3158 #define _PIPEBSRC       0x6101c
3159 #define _BCLRPAT_B      0x61020
3160 #define _VSYNCSHIFT_B   0x61028
3161 #define _PIPE_MULT_B    0x6102c
3162
3163 #define TRANSCODER_A_OFFSET 0x60000
3164 #define TRANSCODER_B_OFFSET 0x61000
3165 #define TRANSCODER_C_OFFSET 0x62000
3166 #define CHV_TRANSCODER_C_OFFSET 0x63000
3167 #define TRANSCODER_EDP_OFFSET 0x6f000
3168
3169 #define _MMIO_TRANS2(pipe, reg) _MMIO(dev_priv->info.trans_offsets[(pipe)] - \
3170         dev_priv->info.trans_offsets[TRANSCODER_A] + (reg) + \
3171         dev_priv->info.display_mmio_offset)
3172
3173 #define HTOTAL(trans)           _MMIO_TRANS2(trans, _HTOTAL_A)
3174 #define HBLANK(trans)           _MMIO_TRANS2(trans, _HBLANK_A)
3175 #define HSYNC(trans)            _MMIO_TRANS2(trans, _HSYNC_A)
3176 #define VTOTAL(trans)           _MMIO_TRANS2(trans, _VTOTAL_A)
3177 #define VBLANK(trans)           _MMIO_TRANS2(trans, _VBLANK_A)
3178 #define VSYNC(trans)            _MMIO_TRANS2(trans, _VSYNC_A)
3179 #define BCLRPAT(trans)          _MMIO_TRANS2(trans, _BCLRPAT_A)
3180 #define VSYNCSHIFT(trans)       _MMIO_TRANS2(trans, _VSYNCSHIFT_A)
3181 #define PIPESRC(trans)          _MMIO_TRANS2(trans, _PIPEASRC)
3182 #define PIPE_MULT(trans)        _MMIO_TRANS2(trans, _PIPE_MULT_A)
3183
3184 /* VLV eDP PSR registers */
3185 #define _PSRCTLA                                (VLV_DISPLAY_BASE + 0x60090)
3186 #define _PSRCTLB                                (VLV_DISPLAY_BASE + 0x61090)
3187 #define  VLV_EDP_PSR_ENABLE                     (1<<0)
3188 #define  VLV_EDP_PSR_RESET                      (1<<1)
3189 #define  VLV_EDP_PSR_MODE_MASK                  (7<<2)
3190 #define  VLV_EDP_PSR_MODE_HW_TIMER              (1<<3)
3191 #define  VLV_EDP_PSR_MODE_SW_TIMER              (1<<2)
3192 #define  VLV_EDP_PSR_SINGLE_FRAME_UPDATE        (1<<7)
3193 #define  VLV_EDP_PSR_ACTIVE_ENTRY               (1<<8)
3194 #define  VLV_EDP_PSR_SRC_TRANSMITTER_STATE      (1<<9)
3195 #define  VLV_EDP_PSR_DBL_FRAME                  (1<<10)
3196 #define  VLV_EDP_PSR_FRAME_COUNT_MASK           (0xff<<16)
3197 #define  VLV_EDP_PSR_IDLE_FRAME_SHIFT           16
3198 #define VLV_PSRCTL(pipe)        _MMIO_PIPE(pipe, _PSRCTLA, _PSRCTLB)
3199
3200 #define _VSCSDPA                        (VLV_DISPLAY_BASE + 0x600a0)
3201 #define _VSCSDPB                        (VLV_DISPLAY_BASE + 0x610a0)
3202 #define  VLV_EDP_PSR_SDP_FREQ_MASK      (3<<30)
3203 #define  VLV_EDP_PSR_SDP_FREQ_ONCE      (1<<31)
3204 #define  VLV_EDP_PSR_SDP_FREQ_EVFRAME   (1<<30)
3205 #define VLV_VSCSDP(pipe)        _MMIO_PIPE(pipe, _VSCSDPA, _VSCSDPB)
3206
3207 #define _PSRSTATA                       (VLV_DISPLAY_BASE + 0x60094)
3208 #define _PSRSTATB                       (VLV_DISPLAY_BASE + 0x61094)
3209 #define  VLV_EDP_PSR_LAST_STATE_MASK    (7<<3)
3210 #define  VLV_EDP_PSR_CURR_STATE_MASK    7
3211 #define  VLV_EDP_PSR_DISABLED           (0<<0)
3212 #define  VLV_EDP_PSR_INACTIVE           (1<<0)
3213 #define  VLV_EDP_PSR_IN_TRANS_TO_ACTIVE (2<<0)
3214 #define  VLV_EDP_PSR_ACTIVE_NORFB_UP    (3<<0)
3215 #define  VLV_EDP_PSR_ACTIVE_SF_UPDATE   (4<<0)
3216 #define  VLV_EDP_PSR_EXIT               (5<<0)
3217 #define  VLV_EDP_PSR_IN_TRANS           (1<<7)
3218 #define VLV_PSRSTAT(pipe)       _MMIO_PIPE(pipe, _PSRSTATA, _PSRSTATB)
3219
3220 /* HSW+ eDP PSR registers */
3221 #define HSW_EDP_PSR_BASE        0x64800
3222 #define BDW_EDP_PSR_BASE        0x6f800
3223 #define EDP_PSR_CTL                             _MMIO(dev_priv->psr_mmio_base + 0)
3224 #define   EDP_PSR_ENABLE                        (1<<31)
3225 #define   BDW_PSR_SINGLE_FRAME                  (1<<30)
3226 #define   EDP_PSR_LINK_STANDBY                  (1<<27)
3227 #define   EDP_PSR_MIN_LINK_ENTRY_TIME_MASK      (3<<25)
3228 #define   EDP_PSR_MIN_LINK_ENTRY_TIME_8_LINES   (0<<25)
3229 #define   EDP_PSR_MIN_LINK_ENTRY_TIME_4_LINES   (1<<25)
3230 #define   EDP_PSR_MIN_LINK_ENTRY_TIME_2_LINES   (2<<25)
3231 #define   EDP_PSR_MIN_LINK_ENTRY_TIME_0_LINES   (3<<25)
3232 #define   EDP_PSR_MAX_SLEEP_TIME_SHIFT          20
3233 #define   EDP_PSR_SKIP_AUX_EXIT                 (1<<12)
3234 #define   EDP_PSR_TP1_TP2_SEL                   (0<<11)
3235 #define   EDP_PSR_TP1_TP3_SEL                   (1<<11)
3236 #define   EDP_PSR_TP2_TP3_TIME_500us            (0<<8)
3237 #define   EDP_PSR_TP2_TP3_TIME_100us            (1<<8)
3238 #define   EDP_PSR_TP2_TP3_TIME_2500us           (2<<8)
3239 #define   EDP_PSR_TP2_TP3_TIME_0us              (3<<8)
3240 #define   EDP_PSR_TP1_TIME_500us                (0<<4)
3241 #define   EDP_PSR_TP1_TIME_100us                (1<<4)
3242 #define   EDP_PSR_TP1_TIME_2500us               (2<<4)
3243 #define   EDP_PSR_TP1_TIME_0us                  (3<<4)
3244 #define   EDP_PSR_IDLE_FRAME_SHIFT              0
3245
3246 #define EDP_PSR_AUX_CTL                         _MMIO(dev_priv->psr_mmio_base + 0x10)
3247 #define EDP_PSR_AUX_DATA(i)                     _MMIO(dev_priv->psr_mmio_base + 0x14 + (i) * 4) /* 5 registers */
3248
3249 #define EDP_PSR_STATUS_CTL                      _MMIO(dev_priv->psr_mmio_base + 0x40)
3250 #define   EDP_PSR_STATUS_STATE_MASK             (7<<29)
3251 #define   EDP_PSR_STATUS_STATE_IDLE             (0<<29)
3252 #define   EDP_PSR_STATUS_STATE_SRDONACK         (1<<29)
3253 #define   EDP_PSR_STATUS_STATE_SRDENT           (2<<29)
3254 #define   EDP_PSR_STATUS_STATE_BUFOFF           (3<<29)
3255 #define   EDP_PSR_STATUS_STATE_BUFON            (4<<29)
3256 #define   EDP_PSR_STATUS_STATE_AUXACK           (5<<29)
3257 #define   EDP_PSR_STATUS_STATE_SRDOFFACK        (6<<29)
3258 #define   EDP_PSR_STATUS_LINK_MASK              (3<<26)
3259 #define   EDP_PSR_STATUS_LINK_FULL_OFF          (0<<26)
3260 #define   EDP_PSR_STATUS_LINK_FULL_ON           (1<<26)
3261 #define   EDP_PSR_STATUS_LINK_STANDBY           (2<<26)
3262 #define   EDP_PSR_STATUS_MAX_SLEEP_TIMER_SHIFT  20
3263 #define   EDP_PSR_STATUS_MAX_SLEEP_TIMER_MASK   0x1f
3264 #define   EDP_PSR_STATUS_COUNT_SHIFT            16
3265 #define   EDP_PSR_STATUS_COUNT_MASK             0xf
3266 #define   EDP_PSR_STATUS_AUX_ERROR              (1<<15)
3267 #define   EDP_PSR_STATUS_AUX_SENDING            (1<<12)
3268 #define   EDP_PSR_STATUS_SENDING_IDLE           (1<<9)
3269 #define   EDP_PSR_STATUS_SENDING_TP2_TP3        (1<<8)
3270 #define   EDP_PSR_STATUS_SENDING_TP1            (1<<4)
3271 #define   EDP_PSR_STATUS_IDLE_MASK              0xf
3272
3273 #define EDP_PSR_PERF_CNT                _MMIO(dev_priv->psr_mmio_base + 0x44)
3274 #define   EDP_PSR_PERF_CNT_MASK         0xffffff
3275
3276 #define EDP_PSR_DEBUG_CTL               _MMIO(dev_priv->psr_mmio_base + 0x60)
3277 #define   EDP_PSR_DEBUG_MASK_LPSP       (1<<27)
3278 #define   EDP_PSR_DEBUG_MASK_MEMUP      (1<<26)
3279 #define   EDP_PSR_DEBUG_MASK_HPD        (1<<25)
3280
3281 #define EDP_PSR2_CTL                    _MMIO(0x6f900)
3282 #define   EDP_PSR2_ENABLE               (1<<31)
3283 #define   EDP_SU_TRACK_ENABLE           (1<<30)
3284 #define   EDP_MAX_SU_DISABLE_TIME(t)    ((t)<<20)
3285 #define   EDP_MAX_SU_DISABLE_TIME_MASK  (0x1f<<20)
3286 #define   EDP_PSR2_TP2_TIME_500         (0<<8)
3287 #define   EDP_PSR2_TP2_TIME_100         (1<<8)
3288 #define   EDP_PSR2_TP2_TIME_2500        (2<<8)
3289 #define   EDP_PSR2_TP2_TIME_50          (3<<8)
3290 #define   EDP_PSR2_TP2_TIME_MASK        (3<<8)
3291 #define   EDP_PSR2_FRAME_BEFORE_SU_SHIFT 4
3292 #define   EDP_PSR2_FRAME_BEFORE_SU_MASK (0xf<<4)
3293 #define   EDP_PSR2_IDLE_MASK            0xf
3294
3295 /* VGA port control */
3296 #define ADPA                    _MMIO(0x61100)
3297 #define PCH_ADPA                _MMIO(0xe1100)
3298 #define VLV_ADPA                _MMIO(VLV_DISPLAY_BASE + 0x61100)
3299
3300 #define   ADPA_DAC_ENABLE       (1<<31)
3301 #define   ADPA_DAC_DISABLE      0
3302 #define   ADPA_PIPE_SELECT_MASK (1<<30)
3303 #define   ADPA_PIPE_A_SELECT    0
3304 #define   ADPA_PIPE_B_SELECT    (1<<30)
3305 #define   ADPA_PIPE_SELECT(pipe) ((pipe) << 30)
3306 /* CPT uses bits 29:30 for pch transcoder select */
3307 #define   ADPA_CRT_HOTPLUG_MASK  0x03ff0000 /* bit 25-16 */
3308 #define   ADPA_CRT_HOTPLUG_MONITOR_NONE  (0<<24)
3309 #define   ADPA_CRT_HOTPLUG_MONITOR_MASK  (3<<24)
3310 #define   ADPA_CRT_HOTPLUG_MONITOR_COLOR (3<<24)
3311 #define   ADPA_CRT_HOTPLUG_MONITOR_MONO  (2<<24)
3312 #define   ADPA_CRT_HOTPLUG_ENABLE        (1<<23)
3313 #define   ADPA_CRT_HOTPLUG_PERIOD_64     (0<<22)
3314 #define   ADPA_CRT_HOTPLUG_PERIOD_128    (1<<22)
3315 #define   ADPA_CRT_HOTPLUG_WARMUP_5MS    (0<<21)
3316 #define   ADPA_CRT_HOTPLUG_WARMUP_10MS   (1<<21)
3317 #define   ADPA_CRT_HOTPLUG_SAMPLE_2S     (0<<20)
3318 #define   ADPA_CRT_HOTPLUG_SAMPLE_4S     (1<<20)
3319 #define   ADPA_CRT_HOTPLUG_VOLTAGE_40    (0<<18)
3320 #define   ADPA_CRT_HOTPLUG_VOLTAGE_50    (1<<18)
3321 #define   ADPA_CRT_HOTPLUG_VOLTAGE_60    (2<<18)
3322 #define   ADPA_CRT_HOTPLUG_VOLTAGE_70    (3<<18)
3323 #define   ADPA_CRT_HOTPLUG_VOLREF_325MV  (0<<17)
3324 #define   ADPA_CRT_HOTPLUG_VOLREF_475MV  (1<<17)
3325 #define   ADPA_CRT_HOTPLUG_FORCE_TRIGGER (1<<16)
3326 #define   ADPA_USE_VGA_HVPOLARITY (1<<15)
3327 #define   ADPA_SETS_HVPOLARITY  0
3328 #define   ADPA_VSYNC_CNTL_DISABLE (1<<10)
3329 #define   ADPA_VSYNC_CNTL_ENABLE 0
3330 #define   ADPA_HSYNC_CNTL_DISABLE (1<<11)
3331 #define   ADPA_HSYNC_CNTL_ENABLE 0
3332 #define   ADPA_VSYNC_ACTIVE_HIGH (1<<4)
3333 #define   ADPA_VSYNC_ACTIVE_LOW 0
3334 #define   ADPA_HSYNC_ACTIVE_HIGH (1<<3)
3335 #define   ADPA_HSYNC_ACTIVE_LOW 0
3336 #define   ADPA_DPMS_MASK        (~(3<<10))
3337 #define   ADPA_DPMS_ON          (0<<10)
3338 #define   ADPA_DPMS_SUSPEND     (1<<10)
3339 #define   ADPA_DPMS_STANDBY     (2<<10)
3340 #define   ADPA_DPMS_OFF         (3<<10)
3341
3342
3343 /* Hotplug control (945+ only) */
3344 #define PORT_HOTPLUG_EN         _MMIO(dev_priv->info.display_mmio_offset + 0x61110)
3345 #define   PORTB_HOTPLUG_INT_EN                  (1 << 29)
3346 #define   PORTC_HOTPLUG_INT_EN                  (1 << 28)
3347 #define   PORTD_HOTPLUG_INT_EN                  (1 << 27)
3348 #define   SDVOB_HOTPLUG_INT_EN                  (1 << 26)
3349 #define   SDVOC_HOTPLUG_INT_EN                  (1 << 25)
3350 #define   TV_HOTPLUG_INT_EN                     (1 << 18)
3351 #define   CRT_HOTPLUG_INT_EN                    (1 << 9)
3352 #define HOTPLUG_INT_EN_MASK                     (PORTB_HOTPLUG_INT_EN | \
3353                                                  PORTC_HOTPLUG_INT_EN | \
3354                                                  PORTD_HOTPLUG_INT_EN | \
3355                                                  SDVOC_HOTPLUG_INT_EN | \
3356                                                  SDVOB_HOTPLUG_INT_EN | \
3357                                                  CRT_HOTPLUG_INT_EN)
3358 #define   CRT_HOTPLUG_FORCE_DETECT              (1 << 3)
3359 #define CRT_HOTPLUG_ACTIVATION_PERIOD_32        (0 << 8)
3360 /* must use period 64 on GM45 according to docs */
3361 #define CRT_HOTPLUG_ACTIVATION_PERIOD_64        (1 << 8)
3362 #define CRT_HOTPLUG_DAC_ON_TIME_2M              (0 << 7)
3363 #define CRT_HOTPLUG_DAC_ON_TIME_4M              (1 << 7)
3364 #define CRT_HOTPLUG_VOLTAGE_COMPARE_40          (0 << 5)
3365 #define CRT_HOTPLUG_VOLTAGE_COMPARE_50          (1 << 5)
3366 #define CRT_HOTPLUG_VOLTAGE_COMPARE_60          (2 << 5)
3367 #define CRT_HOTPLUG_VOLTAGE_COMPARE_70          (3 << 5)
3368 #define CRT_HOTPLUG_VOLTAGE_COMPARE_MASK        (3 << 5)
3369 #define CRT_HOTPLUG_DETECT_DELAY_1G             (0 << 4)
3370 #define CRT_HOTPLUG_DETECT_DELAY_2G             (1 << 4)
3371 #define CRT_HOTPLUG_DETECT_VOLTAGE_325MV        (0 << 2)
3372 #define CRT_HOTPLUG_DETECT_VOLTAGE_475MV        (1 << 2)
3373
3374 #define PORT_HOTPLUG_STAT       _MMIO(dev_priv->info.display_mmio_offset + 0x61114)
3375 /*
3376  * HDMI/DP bits are g4x+
3377  *
3378  * WARNING: Bspec for hpd status bits on gen4 seems to be completely confused.
3379  * Please check the detailed lore in the commit message for for experimental
3380  * evidence.
3381  */
3382 /* Bspec says GM45 should match G4X/VLV/CHV, but reality disagrees */
3383 #define   PORTD_HOTPLUG_LIVE_STATUS_GM45        (1 << 29)
3384 #define   PORTC_HOTPLUG_LIVE_STATUS_GM45        (1 << 28)
3385 #define   PORTB_HOTPLUG_LIVE_STATUS_GM45        (1 << 27)
3386 /* G4X/VLV/CHV DP/HDMI bits again match Bspec */
3387 #define   PORTD_HOTPLUG_LIVE_STATUS_G4X         (1 << 27)
3388 #define   PORTC_HOTPLUG_LIVE_STATUS_G4X         (1 << 28)
3389 #define   PORTB_HOTPLUG_LIVE_STATUS_G4X         (1 << 29)
3390 #define   PORTD_HOTPLUG_INT_STATUS              (3 << 21)
3391 #define   PORTD_HOTPLUG_INT_LONG_PULSE          (2 << 21)
3392 #define   PORTD_HOTPLUG_INT_SHORT_PULSE         (1 << 21)
3393 #define   PORTC_HOTPLUG_INT_STATUS              (3 << 19)
3394 #define   PORTC_HOTPLUG_INT_LONG_PULSE          (2 << 19)
3395 #define   PORTC_HOTPLUG_INT_SHORT_PULSE         (1 << 19)
3396 #define   PORTB_HOTPLUG_INT_STATUS              (3 << 17)
3397 #define   PORTB_HOTPLUG_INT_LONG_PULSE          (2 << 17)
3398 #define   PORTB_HOTPLUG_INT_SHORT_PLUSE         (1 << 17)
3399 /* CRT/TV common between gen3+ */
3400 #define   CRT_HOTPLUG_INT_STATUS                (1 << 11)
3401 #define   TV_HOTPLUG_INT_STATUS                 (1 << 10)
3402 #define   CRT_HOTPLUG_MONITOR_MASK              (3 << 8)
3403 #define   CRT_HOTPLUG_MONITOR_COLOR             (3 << 8)
3404 #define   CRT_HOTPLUG_MONITOR_MONO              (2 << 8)
3405 #define   CRT_HOTPLUG_MONITOR_NONE              (0 << 8)
3406 #define   DP_AUX_CHANNEL_D_INT_STATUS_G4X       (1 << 6)
3407 #define   DP_AUX_CHANNEL_C_INT_STATUS_G4X       (1 << 5)
3408 #define   DP_AUX_CHANNEL_B_INT_STATUS_G4X       (1 << 4)
3409 #define   DP_AUX_CHANNEL_MASK_INT_STATUS_G4X    (7 << 4)
3410
3411 /* SDVO is different across gen3/4 */
3412 #define   SDVOC_HOTPLUG_INT_STATUS_G4X          (1 << 3)
3413 #define   SDVOB_HOTPLUG_INT_STATUS_G4X          (1 << 2)
3414 /*
3415  * Bspec seems to be seriously misleaded about the SDVO hpd bits on i965g/gm,
3416  * since reality corrobates that they're the same as on gen3. But keep these
3417  * bits here (and the comment!) to help any other lost wanderers back onto the
3418  * right tracks.
3419  */
3420 #define   SDVOC_HOTPLUG_INT_STATUS_I965         (3 << 4)
3421 #define   SDVOB_HOTPLUG_INT_STATUS_I965         (3 << 2)
3422 #define   SDVOC_HOTPLUG_INT_STATUS_I915         (1 << 7)
3423 #define   SDVOB_HOTPLUG_INT_STATUS_I915         (1 << 6)
3424 #define   HOTPLUG_INT_STATUS_G4X                (CRT_HOTPLUG_INT_STATUS | \
3425                                                  SDVOB_HOTPLUG_INT_STATUS_G4X | \
3426                                                  SDVOC_HOTPLUG_INT_STATUS_G4X | \
3427                                                  PORTB_HOTPLUG_INT_STATUS | \
3428                                                  PORTC_HOTPLUG_INT_STATUS | \
3429                                                  PORTD_HOTPLUG_INT_STATUS)
3430
3431 #define HOTPLUG_INT_STATUS_I915                 (CRT_HOTPLUG_INT_STATUS | \
3432                                                  SDVOB_HOTPLUG_INT_STATUS_I915 | \
3433                                                  SDVOC_HOTPLUG_INT_STATUS_I915 | \
3434                                                  PORTB_HOTPLUG_INT_STATUS | \
3435                                                  PORTC_HOTPLUG_INT_STATUS | \
3436                                                  PORTD_HOTPLUG_INT_STATUS)
3437
3438 /* SDVO and HDMI port control.
3439  * The same register may be used for SDVO or HDMI */
3440 #define _GEN3_SDVOB     0x61140
3441 #define _GEN3_SDVOC     0x61160
3442 #define GEN3_SDVOB      _MMIO(_GEN3_SDVOB)
3443 #define GEN3_SDVOC      _MMIO(_GEN3_SDVOC)
3444 #define GEN4_HDMIB      GEN3_SDVOB
3445 #define GEN4_HDMIC      GEN3_SDVOC
3446 #define VLV_HDMIB       _MMIO(VLV_DISPLAY_BASE + 0x61140)
3447 #define VLV_HDMIC       _MMIO(VLV_DISPLAY_BASE + 0x61160)
3448 #define CHV_HDMID       _MMIO(VLV_DISPLAY_BASE + 0x6116C)
3449 #define PCH_SDVOB       _MMIO(0xe1140)
3450 #define PCH_HDMIB       PCH_SDVOB
3451 #define PCH_HDMIC       _MMIO(0xe1150)
3452 #define PCH_HDMID       _MMIO(0xe1160)
3453
3454 #define PORT_DFT_I9XX                           _MMIO(0x61150)
3455 #define   DC_BALANCE_RESET                      (1 << 25)
3456 #define PORT_DFT2_G4X           _MMIO(dev_priv->info.display_mmio_offset + 0x61154)
3457 #define   DC_BALANCE_RESET_VLV                  (1 << 31)
3458 #define   PIPE_SCRAMBLE_RESET_MASK              ((1 << 14) | (0x3 << 0))
3459 #define   PIPE_C_SCRAMBLE_RESET                 (1 << 14) /* chv */
3460 #define   PIPE_B_SCRAMBLE_RESET                 (1 << 1)
3461 #define   PIPE_A_SCRAMBLE_RESET                 (1 << 0)
3462
3463 /* Gen 3 SDVO bits: */
3464 #define   SDVO_ENABLE                           (1 << 31)
3465 #define   SDVO_PIPE_SEL(pipe)                   ((pipe) << 30)
3466 #define   SDVO_PIPE_SEL_MASK                    (1 << 30)
3467 #define   SDVO_PIPE_B_SELECT                    (1 << 30)
3468 #define   SDVO_STALL_SELECT                     (1 << 29)
3469 #define   SDVO_INTERRUPT_ENABLE                 (1 << 26)
3470 /*
3471  * 915G/GM SDVO pixel multiplier.
3472  * Programmed value is multiplier - 1, up to 5x.
3473  * \sa DPLL_MD_UDI_MULTIPLIER_MASK
3474  */
3475 #define   SDVO_PORT_MULTIPLY_MASK               (7 << 23)
3476 #define   SDVO_PORT_MULTIPLY_SHIFT              23
3477 #define   SDVO_PHASE_SELECT_MASK                (15 << 19)
3478 #define   SDVO_PHASE_SELECT_DEFAULT             (6 << 19)
3479 #define   SDVO_CLOCK_OUTPUT_INVERT              (1 << 18)
3480 #define   SDVOC_GANG_MODE                       (1 << 16) /* Port C only */
3481 #define   SDVO_BORDER_ENABLE                    (1 << 7) /* SDVO only */
3482 #define   SDVOB_PCIE_CONCURRENCY                (1 << 3) /* Port B only */
3483 #define   SDVO_DETECTED                         (1 << 2)
3484 /* Bits to be preserved when writing */
3485 #define   SDVOB_PRESERVE_MASK ((1 << 17) | (1 << 16) | (1 << 14) | \
3486                                SDVO_INTERRUPT_ENABLE)
3487 #define   SDVOC_PRESERVE_MASK ((1 << 17) | SDVO_INTERRUPT_ENABLE)
3488
3489 /* Gen 4 SDVO/HDMI bits: */
3490 #define   SDVO_COLOR_FORMAT_8bpc                (0 << 26)
3491 #define   SDVO_COLOR_FORMAT_MASK                (7 << 26)
3492 #define   SDVO_ENCODING_SDVO                    (0 << 10)
3493 #define   SDVO_ENCODING_HDMI                    (2 << 10)
3494 #define   HDMI_MODE_SELECT_HDMI                 (1 << 9) /* HDMI only */
3495 #define   HDMI_MODE_SELECT_DVI                  (0 << 9) /* HDMI only */
3496 #define   HDMI_COLOR_RANGE_16_235               (1 << 8) /* HDMI only */
3497 #define   SDVO_AUDIO_ENABLE                     (1 << 6)
3498 /* VSYNC/HSYNC bits new with 965, default is to be set */
3499 #define   SDVO_VSYNC_ACTIVE_HIGH                (1 << 4)
3500 #define   SDVO_HSYNC_ACTIVE_HIGH                (1 << 3)
3501
3502 /* Gen 5 (IBX) SDVO/HDMI bits: */
3503 #define   HDMI_COLOR_FORMAT_12bpc               (3 << 26) /* HDMI only */
3504 #define   SDVOB_HOTPLUG_ENABLE                  (1 << 23) /* SDVO only */
3505
3506 /* Gen 6 (CPT) SDVO/HDMI bits: */
3507 #define   SDVO_PIPE_SEL_CPT(pipe)               ((pipe) << 29)
3508 #define   SDVO_PIPE_SEL_MASK_CPT                (3 << 29)
3509
3510 /* CHV SDVO/HDMI bits: */
3511 #define   SDVO_PIPE_SEL_CHV(pipe)               ((pipe) << 24)
3512 #define   SDVO_PIPE_SEL_MASK_CHV                (3 << 24)
3513
3514
3515 /* DVO port control */
3516 #define _DVOA                   0x61120
3517 #define DVOA                    _MMIO(_DVOA)
3518 #define _DVOB                   0x61140
3519 #define DVOB                    _MMIO(_DVOB)
3520 #define _DVOC                   0x61160
3521 #define DVOC                    _MMIO(_DVOC)
3522 #define   DVO_ENABLE                    (1 << 31)
3523 #define   DVO_PIPE_B_SELECT             (1 << 30)
3524 #define   DVO_PIPE_STALL_UNUSED         (0 << 28)
3525 #define   DVO_PIPE_STALL                (1 << 28)
3526 #define   DVO_PIPE_STALL_TV             (2 << 28)
3527 #define   DVO_PIPE_STALL_MASK           (3 << 28)
3528 #define   DVO_USE_VGA_SYNC              (1 << 15)
3529 #define   DVO_DATA_ORDER_I740           (0 << 14)
3530 #define   DVO_DATA_ORDER_FP             (1 << 14)
3531 #define   DVO_VSYNC_DISABLE             (1 << 11)
3532 #define   DVO_HSYNC_DISABLE             (1 << 10)
3533 #define   DVO_VSYNC_TRISTATE            (1 << 9)
3534 #define   DVO_HSYNC_TRISTATE            (1 << 8)
3535 #define   DVO_BORDER_ENABLE             (1 << 7)
3536 #define   DVO_DATA_ORDER_GBRG           (1 << 6)
3537 #define   DVO_DATA_ORDER_RGGB           (0 << 6)
3538 #define   DVO_DATA_ORDER_GBRG_ERRATA    (0 << 6)
3539 #define   DVO_DATA_ORDER_RGGB_ERRATA    (1 << 6)
3540 #define   DVO_VSYNC_ACTIVE_HIGH         (1 << 4)
3541 #define   DVO_HSYNC_ACTIVE_HIGH         (1 << 3)
3542 #define   DVO_BLANK_ACTIVE_HIGH         (1 << 2)
3543 #define   DVO_OUTPUT_CSTATE_PIXELS      (1 << 1)        /* SDG only */
3544 #define   DVO_OUTPUT_SOURCE_SIZE_PIXELS (1 << 0)        /* SDG only */
3545 #define   DVO_PRESERVE_MASK             (0x7<<24)
3546 #define DVOA_SRCDIM             _MMIO(0x61124)
3547 #define DVOB_SRCDIM             _MMIO(0x61144)
3548 #define DVOC_SRCDIM             _MMIO(0x61164)
3549 #define   DVO_SRCDIM_HORIZONTAL_SHIFT   12
3550 #define   DVO_SRCDIM_VERTICAL_SHIFT     0
3551
3552 /* LVDS port control */
3553 #define LVDS                    _MMIO(0x61180)
3554 /*
3555  * Enables the LVDS port.  This bit must be set before DPLLs are enabled, as
3556  * the DPLL semantics change when the LVDS is assigned to that pipe.
3557  */
3558 #define   LVDS_PORT_EN                  (1 << 31)
3559 /* Selects pipe B for LVDS data.  Must be set on pre-965. */
3560 #define   LVDS_PIPEB_SELECT             (1 << 30)
3561 #define   LVDS_PIPE_MASK                (1 << 30)
3562 #define   LVDS_PIPE(pipe)               ((pipe) << 30)
3563 /* LVDS dithering flag on 965/g4x platform */
3564 #define   LVDS_ENABLE_DITHER            (1 << 25)
3565 /* LVDS sync polarity flags. Set to invert (i.e. negative) */
3566 #define   LVDS_VSYNC_POLARITY           (1 << 21)
3567 #define   LVDS_HSYNC_POLARITY           (1 << 20)
3568
3569 /* Enable border for unscaled (or aspect-scaled) display */
3570 #define   LVDS_BORDER_ENABLE            (1 << 15)
3571 /*
3572  * Enables the A0-A2 data pairs and CLKA, containing 18 bits of color data per
3573  * pixel.
3574  */
3575 #define   LVDS_A0A2_CLKA_POWER_MASK     (3 << 8)
3576 #define   LVDS_A0A2_CLKA_POWER_DOWN     (0 << 8)
3577 #define   LVDS_A0A2_CLKA_POWER_UP       (3 << 8)
3578 /*
3579  * Controls the A3 data pair, which contains the additional LSBs for 24 bit
3580  * mode.  Only enabled if LVDS_A0A2_CLKA_POWER_UP also indicates it should be
3581  * on.
3582  */
3583 #define   LVDS_A3_POWER_MASK            (3 << 6)
3584 #define   LVDS_A3_POWER_DOWN            (0 << 6)
3585 #define   LVDS_A3_POWER_UP              (3 << 6)
3586 /*
3587  * Controls the CLKB pair.  This should only be set when LVDS_B0B3_POWER_UP
3588  * is set.
3589  */
3590 #define   LVDS_CLKB_POWER_MASK          (3 << 4)
3591 #define   LVDS_CLKB_POWER_DOWN          (0 << 4)
3592 #define   LVDS_CLKB_POWER_UP            (3 << 4)
3593 /*
3594  * Controls the B0-B3 data pairs.  This must be set to match the DPLL p2
3595  * setting for whether we are in dual-channel mode.  The B3 pair will
3596  * additionally only be powered up when LVDS_A3_POWER_UP is set.
3597  */
3598 #define   LVDS_B0B3_POWER_MASK          (3 << 2)
3599 #define   LVDS_B0B3_POWER_DOWN          (0 << 2)
3600 #define   LVDS_B0B3_POWER_UP            (3 << 2)
3601
3602 /* Video Data Island Packet control */
3603 #define VIDEO_DIP_DATA          _MMIO(0x61178)
3604 /* Read the description of VIDEO_DIP_DATA (before Haswell) or VIDEO_DIP_ECC
3605  * (Haswell and newer) to see which VIDEO_DIP_DATA byte corresponds to each byte
3606  * of the infoframe structure specified by CEA-861. */
3607 #define   VIDEO_DIP_DATA_SIZE   32
3608 #define   VIDEO_DIP_VSC_DATA_SIZE       36
3609 #define VIDEO_DIP_CTL           _MMIO(0x61170)
3610 /* Pre HSW: */
3611 #define   VIDEO_DIP_ENABLE              (1 << 31)
3612 #define   VIDEO_DIP_PORT(port)          ((port) << 29)
3613 #define   VIDEO_DIP_PORT_MASK           (3 << 29)
3614 #define   VIDEO_DIP_ENABLE_GCP          (1 << 25)
3615 #define   VIDEO_DIP_ENABLE_AVI          (1 << 21)
3616 #define   VIDEO_DIP_ENABLE_VENDOR       (2 << 21)
3617 #define   VIDEO_DIP_ENABLE_GAMUT        (4 << 21)
3618 #define   VIDEO_DIP_ENABLE_SPD          (8 << 21)
3619 #define   VIDEO_DIP_SELECT_AVI          (0 << 19)
3620 #define   VIDEO_DIP_SELECT_VENDOR       (1 << 19)
3621 #define   VIDEO_DIP_SELECT_SPD          (3 << 19)
3622 #define   VIDEO_DIP_SELECT_MASK         (3 << 19)
3623 #define   VIDEO_DIP_FREQ_ONCE           (0 << 16)
3624 #define   VIDEO_DIP_FREQ_VSYNC          (1 << 16)
3625 #define   VIDEO_DIP_FREQ_2VSYNC         (2 << 16)
3626 #define   VIDEO_DIP_FREQ_MASK           (3 << 16)
3627 /* HSW and later: */
3628 #define   VIDEO_DIP_ENABLE_VSC_HSW      (1 << 20)
3629 #define   VIDEO_DIP_ENABLE_GCP_HSW      (1 << 16)
3630 #define   VIDEO_DIP_ENABLE_AVI_HSW      (1 << 12)
3631 #define   VIDEO_DIP_ENABLE_VS_HSW       (1 << 8)
3632 #define   VIDEO_DIP_ENABLE_GMP_HSW      (1 << 4)
3633 #define   VIDEO_DIP_ENABLE_SPD_HSW      (1 << 0)
3634
3635 /* Panel power sequencing */
3636 #define PP_STATUS       _MMIO(0x61200)
3637 #define   PP_ON         (1 << 31)
3638 /*
3639  * Indicates that all dependencies of the panel are on:
3640  *
3641  * - PLL enabled
3642  * - pipe enabled
3643  * - LVDS/DVOB/DVOC on
3644  */
3645 #define   PP_READY              (1 << 30)
3646 #define   PP_SEQUENCE_NONE      (0 << 28)
3647 #define   PP_SEQUENCE_POWER_UP  (1 << 28)
3648 #define   PP_SEQUENCE_POWER_DOWN (2 << 28)
3649 #define   PP_SEQUENCE_MASK      (3 << 28)
3650 #define   PP_SEQUENCE_SHIFT     28
3651 #define   PP_CYCLE_DELAY_ACTIVE (1 << 27)
3652 #define   PP_SEQUENCE_STATE_MASK 0x0000000f
3653 #define   PP_SEQUENCE_STATE_OFF_IDLE    (0x0 << 0)
3654 #define   PP_SEQUENCE_STATE_OFF_S0_1    (0x1 << 0)
3655 #define   PP_SEQUENCE_STATE_OFF_S0_2    (0x2 << 0)
3656 #define   PP_SEQUENCE_STATE_OFF_S0_3    (0x3 << 0)
3657 #define   PP_SEQUENCE_STATE_ON_IDLE     (0x8 << 0)
3658 #define   PP_SEQUENCE_STATE_ON_S1_0     (0x9 << 0)
3659 #define   PP_SEQUENCE_STATE_ON_S1_2     (0xa << 0)
3660 #define   PP_SEQUENCE_STATE_ON_S1_3     (0xb << 0)
3661 #define   PP_SEQUENCE_STATE_RESET       (0xf << 0)
3662 #define PP_CONTROL      _MMIO(0x61204)
3663 #define   POWER_TARGET_ON       (1 << 0)
3664 #define PP_ON_DELAYS    _MMIO(0x61208)
3665 #define PP_OFF_DELAYS   _MMIO(0x6120c)
3666 #define PP_DIVISOR      _MMIO(0x61210)
3667
3668 /* Panel fitting */
3669 #define PFIT_CONTROL    _MMIO(dev_priv->info.display_mmio_offset + 0x61230)
3670 #define   PFIT_ENABLE           (1 << 31)
3671 #define   PFIT_PIPE_MASK        (3 << 29)
3672 #define   PFIT_PIPE_SHIFT       29
3673 #define   VERT_INTERP_DISABLE   (0 << 10)
3674 #define   VERT_INTERP_BILINEAR  (1 << 10)
3675 #define   VERT_INTERP_MASK      (3 << 10)
3676 #define   VERT_AUTO_SCALE       (1 << 9)
3677 #define   HORIZ_INTERP_DISABLE  (0 << 6)
3678 #define   HORIZ_INTERP_BILINEAR (1 << 6)
3679 #define   HORIZ_INTERP_MASK     (3 << 6)
3680 #define   HORIZ_AUTO_SCALE      (1 << 5)
3681 #define   PANEL_8TO6_DITHER_ENABLE (1 << 3)
3682 #define   PFIT_FILTER_FUZZY     (0 << 24)
3683 #define   PFIT_SCALING_AUTO     (0 << 26)
3684 #define   PFIT_SCALING_PROGRAMMED (1 << 26)
3685 #define   PFIT_SCALING_PILLAR   (2 << 26)
3686 #define   PFIT_SCALING_LETTER   (3 << 26)
3687 #define PFIT_PGM_RATIOS _MMIO(dev_priv->info.display_mmio_offset + 0x61234)
3688 /* Pre-965 */
3689 #define         PFIT_VERT_SCALE_SHIFT           20
3690 #define         PFIT_VERT_SCALE_MASK            0xfff00000
3691 #define         PFIT_HORIZ_SCALE_SHIFT          4
3692 #define         PFIT_HORIZ_SCALE_MASK           0x0000fff0
3693 /* 965+ */
3694 #define         PFIT_VERT_SCALE_SHIFT_965       16
3695 #define         PFIT_VERT_SCALE_MASK_965        0x1fff0000
3696 #define         PFIT_HORIZ_SCALE_SHIFT_965      0
3697 #define         PFIT_HORIZ_SCALE_MASK_965       0x00001fff
3698
3699 #define PFIT_AUTO_RATIOS _MMIO(dev_priv->info.display_mmio_offset + 0x61238)
3700
3701 #define _VLV_BLC_PWM_CTL2_A (dev_priv->info.display_mmio_offset + 0x61250)
3702 #define _VLV_BLC_PWM_CTL2_B (dev_priv->info.display_mmio_offset + 0x61350)
3703 #define VLV_BLC_PWM_CTL2(pipe) _MMIO_PIPE(pipe, _VLV_BLC_PWM_CTL2_A, \
3704                                          _VLV_BLC_PWM_CTL2_B)
3705
3706 #define _VLV_BLC_PWM_CTL_A (dev_priv->info.display_mmio_offset + 0x61254)
3707 #define _VLV_BLC_PWM_CTL_B (dev_priv->info.display_mmio_offset + 0x61354)
3708 #define VLV_BLC_PWM_CTL(pipe) _MMIO_PIPE(pipe, _VLV_BLC_PWM_CTL_A, \
3709                                         _VLV_BLC_PWM_CTL_B)
3710
3711 #define _VLV_BLC_HIST_CTL_A (dev_priv->info.display_mmio_offset + 0x61260)
3712 #define _VLV_BLC_HIST_CTL_B (dev_priv->info.display_mmio_offset + 0x61360)
3713 #define VLV_BLC_HIST_CTL(pipe) _MMIO_PIPE(pipe, _VLV_BLC_HIST_CTL_A, \
3714                                          _VLV_BLC_HIST_CTL_B)
3715
3716 /* Backlight control */
3717 #define BLC_PWM_CTL2    _MMIO(dev_priv->info.display_mmio_offset + 0x61250) /* 965+ only */
3718 #define   BLM_PWM_ENABLE                (1 << 31)
3719 #define   BLM_COMBINATION_MODE          (1 << 30) /* gen4 only */
3720 #define   BLM_PIPE_SELECT               (1 << 29)
3721 #define   BLM_PIPE_SELECT_IVB           (3 << 29)
3722 #define   BLM_PIPE_A                    (0 << 29)
3723 #define   BLM_PIPE_B                    (1 << 29)
3724 #define   BLM_PIPE_C                    (2 << 29) /* ivb + */
3725 #define   BLM_TRANSCODER_A              BLM_PIPE_A /* hsw */
3726 #define   BLM_TRANSCODER_B              BLM_PIPE_B
3727 #define   BLM_TRANSCODER_C              BLM_PIPE_C
3728 #define   BLM_TRANSCODER_EDP            (3 << 29)
3729 #define   BLM_PIPE(pipe)                ((pipe) << 29)
3730 #define   BLM_POLARITY_I965             (1 << 28) /* gen4 only */
3731 #define   BLM_PHASE_IN_INTERUPT_STATUS  (1 << 26)
3732 #define   BLM_PHASE_IN_ENABLE           (1 << 25)
3733 #define   BLM_PHASE_IN_INTERUPT_ENABL   (1 << 24)
3734 #define   BLM_PHASE_IN_TIME_BASE_SHIFT  (16)
3735 #define   BLM_PHASE_IN_TIME_BASE_MASK   (0xff << 16)
3736 #define   BLM_PHASE_IN_COUNT_SHIFT      (8)
3737 #define   BLM_PHASE_IN_COUNT_MASK       (0xff << 8)
3738 #define   BLM_PHASE_IN_INCR_SHIFT       (0)
3739 #define   BLM_PHASE_IN_INCR_MASK        (0xff << 0)
3740 #define BLC_PWM_CTL     _MMIO(dev_priv->info.display_mmio_offset + 0x61254)
3741 /*
3742  * This is the most significant 15 bits of the number of backlight cycles in a
3743  * complete cycle of the modulated backlight control.
3744  *
3745  * The actual value is this field multiplied by two.
3746  */
3747 #define   BACKLIGHT_MODULATION_FREQ_SHIFT       (17)
3748 #define   BACKLIGHT_MODULATION_FREQ_MASK        (0x7fff << 17)
3749 #define   BLM_LEGACY_MODE                       (1 << 16) /* gen2 only */
3750 /*
3751  * This is the number of cycles out of the backlight modulation cycle for which
3752  * the backlight is on.
3753  *
3754  * This field must be no greater than the number of cycles in the complete
3755  * backlight modulation cycle.
3756  */
3757 #define   BACKLIGHT_DUTY_CYCLE_SHIFT            (0)
3758 #define   BACKLIGHT_DUTY_CYCLE_MASK             (0xffff)
3759 #define   BACKLIGHT_DUTY_CYCLE_MASK_PNV         (0xfffe)
3760 #define   BLM_POLARITY_PNV                      (1 << 0) /* pnv only */
3761
3762 #define BLC_HIST_CTL    _MMIO(dev_priv->info.display_mmio_offset + 0x61260)
3763 #define  BLM_HISTOGRAM_ENABLE                   (1 << 31)
3764
3765 /* New registers for PCH-split platforms. Safe where new bits show up, the
3766  * register layout machtes with gen4 BLC_PWM_CTL[12]. */
3767 #define BLC_PWM_CPU_CTL2        _MMIO(0x48250)
3768 #define BLC_PWM_CPU_CTL         _MMIO(0x48254)
3769
3770 #define HSW_BLC_PWM2_CTL        _MMIO(0x48350)
3771
3772 /* PCH CTL1 is totally different, all but the below bits are reserved. CTL2 is
3773  * like the normal CTL from gen4 and earlier. Hooray for confusing naming. */
3774 #define BLC_PWM_PCH_CTL1        _MMIO(0xc8250)
3775 #define   BLM_PCH_PWM_ENABLE                    (1 << 31)
3776 #define   BLM_PCH_OVERRIDE_ENABLE               (1 << 30)
3777 #define   BLM_PCH_POLARITY                      (1 << 29)
3778 #define BLC_PWM_PCH_CTL2        _MMIO(0xc8254)
3779
3780 #define UTIL_PIN_CTL            _MMIO(0x48400)
3781 #define   UTIL_PIN_ENABLE       (1 << 31)
3782
3783 #define   UTIL_PIN_PIPE(x)     ((x) << 29)
3784 #define   UTIL_PIN_PIPE_MASK   (3 << 29)
3785 #define   UTIL_PIN_MODE_PWM    (1 << 24)
3786 #define   UTIL_PIN_MODE_MASK   (0xf << 24)
3787 #define   UTIL_PIN_POLARITY    (1 << 22)
3788
3789 /* BXT backlight register definition. */
3790 #define _BXT_BLC_PWM_CTL1                       0xC8250
3791 #define   BXT_BLC_PWM_ENABLE                    (1 << 31)
3792 #define   BXT_BLC_PWM_POLARITY                  (1 << 29)
3793 #define _BXT_BLC_PWM_FREQ1                      0xC8254
3794 #define _BXT_BLC_PWM_DUTY1                      0xC8258
3795
3796 #define _BXT_BLC_PWM_CTL2                       0xC8350
3797 #define _BXT_BLC_PWM_FREQ2                      0xC8354
3798 #define _BXT_BLC_PWM_DUTY2                      0xC8358
3799
3800 #define BXT_BLC_PWM_CTL(controller)    _MMIO_PIPE(controller,           \
3801                                         _BXT_BLC_PWM_CTL1, _BXT_BLC_PWM_CTL2)
3802 #define BXT_BLC_PWM_FREQ(controller)   _MMIO_PIPE(controller, \
3803                                         _BXT_BLC_PWM_FREQ1, _BXT_BLC_PWM_FREQ2)
3804 #define BXT_BLC_PWM_DUTY(controller)   _MMIO_PIPE(controller, \
3805                                         _BXT_BLC_PWM_DUTY1, _BXT_BLC_PWM_DUTY2)
3806
3807 #define PCH_GTC_CTL             _MMIO(0xe7000)
3808 #define   PCH_GTC_ENABLE        (1 << 31)
3809
3810 /* TV port control */
3811 #define TV_CTL                  _MMIO(0x68000)
3812 /* Enables the TV encoder */
3813 # define TV_ENC_ENABLE                  (1 << 31)
3814 /* Sources the TV encoder input from pipe B instead of A. */
3815 # define TV_ENC_PIPEB_SELECT            (1 << 30)
3816 /* Outputs composite video (DAC A only) */
3817 # define TV_ENC_OUTPUT_COMPOSITE        (0 << 28)
3818 /* Outputs SVideo video (DAC B/C) */
3819 # define TV_ENC_OUTPUT_SVIDEO           (1 << 28)
3820 /* Outputs Component video (DAC A/B/C) */
3821 # define TV_ENC_OUTPUT_COMPONENT        (2 << 28)
3822 /* Outputs Composite and SVideo (DAC A/B/C) */
3823 # define TV_ENC_OUTPUT_SVIDEO_COMPOSITE (3 << 28)
3824 # define TV_TRILEVEL_SYNC               (1 << 21)
3825 /* Enables slow sync generation (945GM only) */
3826 # define TV_SLOW_SYNC                   (1 << 20)
3827 /* Selects 4x oversampling for 480i and 576p */
3828 # define TV_OVERSAMPLE_4X               (0 << 18)
3829 /* Selects 2x oversampling for 720p and 1080i */
3830 # define TV_OVERSAMPLE_2X               (1 << 18)
3831 /* Selects no oversampling for 1080p */
3832 # define TV_OVERSAMPLE_NONE             (2 << 18)
3833 /* Selects 8x oversampling */
3834 # define TV_OVERSAMPLE_8X               (3 << 18)
3835 /* Selects progressive mode rather than interlaced */
3836 # define TV_PROGRESSIVE                 (1 << 17)
3837 /* Sets the colorburst to PAL mode.  Required for non-M PAL modes. */
3838 # define TV_PAL_BURST                   (1 << 16)
3839 /* Field for setting delay of Y compared to C */
3840 # define TV_YC_SKEW_MASK                (7 << 12)
3841 /* Enables a fix for 480p/576p standard definition modes on the 915GM only */
3842 # define TV_ENC_SDP_FIX                 (1 << 11)
3843 /*
3844  * Enables a fix for the 915GM only.
3845  *
3846  * Not sure what it does.
3847  */
3848 # define TV_ENC_C0_FIX                  (1 << 10)
3849 /* Bits that must be preserved by software */
3850 # define TV_CTL_SAVE                    ((1 << 11) | (3 << 9) | (7 << 6) | 0xf)
3851 # define TV_FUSE_STATE_MASK             (3 << 4)
3852 /* Read-only state that reports all features enabled */
3853 # define TV_FUSE_STATE_ENABLED          (0 << 4)
3854 /* Read-only state that reports that Macrovision is disabled in hardware*/
3855 # define TV_FUSE_STATE_NO_MACROVISION   (1 << 4)
3856 /* Read-only state that reports that TV-out is disabled in hardware. */
3857 # define TV_FUSE_STATE_DISABLED         (2 << 4)
3858 /* Normal operation */
3859 # define TV_TEST_MODE_NORMAL            (0 << 0)
3860 /* Encoder test pattern 1 - combo pattern */
3861 # define TV_TEST_MODE_PATTERN_1         (1 << 0)
3862 /* Encoder test pattern 2 - full screen vertical 75% color bars */
3863 # define TV_TEST_MODE_PATTERN_2         (2 << 0)
3864 /* Encoder test pattern 3 - full screen horizontal 75% color bars */
3865 # define TV_TEST_MODE_PATTERN_3         (3 << 0)
3866 /* Encoder test pattern 4 - random noise */
3867 # define TV_TEST_MODE_PATTERN_4         (4 << 0)
3868 /* Encoder test pattern 5 - linear color ramps */
3869 # define TV_TEST_MODE_PATTERN_5         (5 << 0)
3870 /*
3871  * This test mode forces the DACs to 50% of full output.
3872  *
3873  * This is used for load detection in combination with TVDAC_SENSE_MASK
3874  */
3875 # define TV_TEST_MODE_MONITOR_DETECT    (7 << 0)
3876 # define TV_TEST_MODE_MASK              (7 << 0)
3877
3878 #define TV_DAC                  _MMIO(0x68004)
3879 # define TV_DAC_SAVE            0x00ffff00
3880 /*
3881  * Reports that DAC state change logic has reported change (RO).
3882  *
3883  * This gets cleared when TV_DAC_STATE_EN is cleared
3884 */
3885 # define TVDAC_STATE_CHG                (1 << 31)
3886 # define TVDAC_SENSE_MASK               (7 << 28)
3887 /* Reports that DAC A voltage is above the detect threshold */
3888 # define TVDAC_A_SENSE                  (1 << 30)
3889 /* Reports that DAC B voltage is above the detect threshold */
3890 # define TVDAC_B_SENSE                  (1 << 29)
3891 /* Reports that DAC C voltage is above the detect threshold */
3892 # define TVDAC_C_SENSE                  (1 << 28)
3893 /*
3894  * Enables DAC state detection logic, for load-based TV detection.
3895  *
3896  * The PLL of the chosen pipe (in TV_CTL) must be running, and the encoder set
3897  * to off, for load detection to work.
3898  */
3899 # define TVDAC_STATE_CHG_EN             (1 << 27)
3900 /* Sets the DAC A sense value to high */
3901 # define TVDAC_A_SENSE_CTL              (1 << 26)
3902 /* Sets the DAC B sense value to high */
3903 # define TVDAC_B_SENSE_CTL              (1 << 25)
3904 /* Sets the DAC C sense value to high */
3905 # define TVDAC_C_SENSE_CTL              (1 << 24)
3906 /* Overrides the ENC_ENABLE and DAC voltage levels */
3907 # define DAC_CTL_OVERRIDE               (1 << 7)
3908 /* Sets the slew rate.  Must be preserved in software */
3909 # define ENC_TVDAC_SLEW_FAST            (1 << 6)
3910 # define DAC_A_1_3_V                    (0 << 4)
3911 # define DAC_A_1_1_V                    (1 << 4)
3912 # define DAC_A_0_7_V                    (2 << 4)
3913 # define DAC_A_MASK                     (3 << 4)
3914 # define DAC_B_1_3_V                    (0 << 2)
3915 # define DAC_B_1_1_V                    (1 << 2)
3916 # define DAC_B_0_7_V                    (2 << 2)
3917 # define DAC_B_MASK                     (3 << 2)
3918 # define DAC_C_1_3_V                    (0 << 0)
3919 # define DAC_C_1_1_V                    (1 << 0)
3920 # define DAC_C_0_7_V                    (2 << 0)
3921 # define DAC_C_MASK                     (3 << 0)
3922
3923 /*
3924  * CSC coefficients are stored in a floating point format with 9 bits of
3925  * mantissa and 2 or 3 bits of exponent.  The exponent is represented as 2**-n,
3926  * where 2-bit exponents are unsigned n, and 3-bit exponents are signed n with
3927  * -1 (0x3) being the only legal negative value.
3928  */
3929 #define TV_CSC_Y                _MMIO(0x68010)
3930 # define TV_RY_MASK                     0x07ff0000
3931 # define TV_RY_SHIFT                    16
3932 # define TV_GY_MASK                     0x00000fff
3933 # define TV_GY_SHIFT                    0
3934
3935 #define TV_CSC_Y2               _MMIO(0x68014)
3936 # define TV_BY_MASK                     0x07ff0000
3937 # define TV_BY_SHIFT                    16
3938 /*
3939  * Y attenuation for component video.
3940  *
3941  * Stored in 1.9 fixed point.
3942  */
3943 # define TV_AY_MASK                     0x000003ff
3944 # define TV_AY_SHIFT                    0
3945
3946 #define TV_CSC_U                _MMIO(0x68018)
3947 # define TV_RU_MASK                     0x07ff0000
3948 # define TV_RU_SHIFT                    16
3949 # define TV_GU_MASK                     0x000007ff
3950 # define TV_GU_SHIFT                    0
3951
3952 #define TV_CSC_U2               _MMIO(0x6801c)
3953 # define TV_BU_MASK                     0x07ff0000
3954 # define TV_BU_SHIFT                    16
3955 /*
3956  * U attenuation for component video.
3957  *
3958  * Stored in 1.9 fixed point.
3959  */
3960 # define TV_AU_MASK                     0x000003ff
3961 # define TV_AU_SHIFT                    0
3962
3963 #define TV_CSC_V                _MMIO(0x68020)
3964 # define TV_RV_MASK                     0x0fff0000
3965 # define TV_RV_SHIFT                    16
3966 # define TV_GV_MASK                     0x000007ff
3967 # define TV_GV_SHIFT                    0
3968
3969 #define TV_CSC_V2               _MMIO(0x68024)
3970 # define TV_BV_MASK                     0x07ff0000
3971 # define TV_BV_SHIFT                    16
3972 /*
3973  * V attenuation for component video.
3974  *
3975  * Stored in 1.9 fixed point.
3976  */
3977 # define TV_AV_MASK                     0x000007ff
3978 # define TV_AV_SHIFT                    0
3979
3980 #define TV_CLR_KNOBS            _MMIO(0x68028)
3981 /* 2s-complement brightness adjustment */
3982 # define TV_BRIGHTNESS_MASK             0xff000000
3983 # define TV_BRIGHTNESS_SHIFT            24
3984 /* Contrast adjustment, as a 2.6 unsigned floating point number */
3985 # define TV_CONTRAST_MASK               0x00ff0000
3986 # define TV_CONTRAST_SHIFT              16
3987 /* Saturation adjustment, as a 2.6 unsigned floating point number */
3988 # define TV_SATURATION_MASK             0x0000ff00
3989 # define TV_SATURATION_SHIFT            8
3990 /* Hue adjustment, as an integer phase angle in degrees */
3991 # define TV_HUE_MASK                    0x000000ff
3992 # define TV_HUE_SHIFT                   0
3993
3994 #define TV_CLR_LEVEL            _MMIO(0x6802c)
3995 /* Controls the DAC level for black */
3996 # define TV_BLACK_LEVEL_MASK            0x01ff0000
3997 # define TV_BLACK_LEVEL_SHIFT           16
3998 /* Controls the DAC level for blanking */
3999 # define TV_BLANK_LEVEL_MASK            0x000001ff
4000 # define TV_BLANK_LEVEL_SHIFT           0
4001
4002 #define TV_H_CTL_1              _MMIO(0x68030)
4003 /* Number of pixels in the hsync. */
4004 # define TV_HSYNC_END_MASK              0x1fff0000
4005 # define TV_HSYNC_END_SHIFT             16
4006 /* Total number of pixels minus one in the line (display and blanking). */
4007 # define TV_HTOTAL_MASK                 0x00001fff
4008 # define TV_HTOTAL_SHIFT                0
4009
4010 #define TV_H_CTL_2              _MMIO(0x68034)
4011 /* Enables the colorburst (needed for non-component color) */
4012 # define TV_BURST_ENA                   (1 << 31)
4013 /* Offset of the colorburst from the start of hsync, in pixels minus one. */
4014 # define TV_HBURST_START_SHIFT          16
4015 # define TV_HBURST_START_MASK           0x1fff0000
4016 /* Length of the colorburst */
4017 # define TV_HBURST_LEN_SHIFT            0
4018 # define TV_HBURST_LEN_MASK             0x0001fff
4019
4020 #define TV_H_CTL_3              _MMIO(0x68038)
4021 /* End of hblank, measured in pixels minus one from start of hsync */
4022 # define TV_HBLANK_END_SHIFT            16
4023 # define TV_HBLANK_END_MASK             0x1fff0000
4024 /* Start of hblank, measured in pixels minus one from start of hsync */
4025 # define TV_HBLANK_START_SHIFT          0
4026 # define TV_HBLANK_START_MASK           0x0001fff
4027
4028 #define TV_V_CTL_1              _MMIO(0x6803c)
4029 /* XXX */
4030 # define TV_NBR_END_SHIFT               16
4031 # define TV_NBR_END_MASK                0x07ff0000
4032 /* XXX */
4033 # define TV_VI_END_F1_SHIFT             8
4034 # define TV_VI_END_F1_MASK              0x00003f00
4035 /* XXX */
4036 # define TV_VI_END_F2_SHIFT             0
4037 # define TV_VI_END_F2_MASK              0x0000003f
4038
4039 #define TV_V_CTL_2              _MMIO(0x68040)
4040 /* Length of vsync, in half lines */
4041 # define TV_VSYNC_LEN_MASK              0x07ff0000
4042 # define TV_VSYNC_LEN_SHIFT             16
4043 /* Offset of the start of vsync in field 1, measured in one less than the
4044  * number of half lines.
4045  */
4046 # define TV_VSYNC_START_F1_MASK         0x00007f00
4047 # define TV_VSYNC_START_F1_SHIFT        8
4048 /*
4049  * Offset of the start of vsync in field 2, measured in one less than the
4050  * number of half lines.
4051  */
4052 # define TV_VSYNC_START_F2_MASK         0x0000007f
4053 # define TV_VSYNC_START_F2_SHIFT        0
4054
4055 #define TV_V_CTL_3              _MMIO(0x68044)
4056 /* Enables generation of the equalization signal */
4057 # define TV_EQUAL_ENA                   (1 << 31)
4058 /* Length of vsync, in half lines */
4059 # define TV_VEQ_LEN_MASK                0x007f0000
4060 # define TV_VEQ_LEN_SHIFT               16
4061 /* Offset of the start of equalization in field 1, measured in one less than
4062  * the number of half lines.
4063  */
4064 # define TV_VEQ_START_F1_MASK           0x0007f00
4065 # define TV_VEQ_START_F1_SHIFT          8
4066 /*
4067  * Offset of the start of equalization in field 2, measured in one less than
4068  * the number of half lines.
4069  */
4070 # define TV_VEQ_START_F2_MASK           0x000007f
4071 # define TV_VEQ_START_F2_SHIFT          0
4072
4073 #define TV_V_CTL_4              _MMIO(0x68048)
4074 /*
4075  * Offset to start of vertical colorburst, measured in one less than the
4076  * number of lines from vertical start.
4077  */
4078 # define TV_VBURST_START_F1_MASK        0x003f0000
4079 # define TV_VBURST_START_F1_SHIFT       16
4080 /*
4081  * Offset to the end of vertical colorburst, measured in one less than the
4082  * number of lines from the start of NBR.
4083  */
4084 # define TV_VBURST_END_F1_MASK          0x000000ff
4085 # define TV_VBURST_END_F1_SHIFT         0
4086
4087 #define TV_V_CTL_5              _MMIO(0x6804c)
4088 /*
4089  * Offset to start of vertical colorburst, measured in one less than the
4090  * number of lines from vertical start.
4091  */
4092 # define TV_VBURST_START_F2_MASK        0x003f0000
4093 # define TV_VBURST_START_F2_SHIFT       16
4094 /*
4095  * Offset to the end of vertical colorburst, measured in one less than the
4096  * number of lines from the start of NBR.
4097  */
4098 # define TV_VBURST_END_F2_MASK          0x000000ff
4099 # define TV_VBURST_END_F2_SHIFT         0
4100
4101 #define TV_V_CTL_6              _MMIO(0x68050)
4102 /*
4103  * Offset to start of vertical colorburst, measured in one less than the
4104  * number of lines from vertical start.
4105  */
4106 # define TV_VBURST_START_F3_MASK        0x003f0000
4107 # define TV_VBURST_START_F3_SHIFT       16
4108 /*
4109  * Offset to the end of vertical colorburst, measured in one less than the
4110  * number of lines from the start of NBR.
4111  */
4112 # define TV_VBURST_END_F3_MASK          0x000000ff
4113 # define TV_VBURST_END_F3_SHIFT         0
4114
4115 #define TV_V_CTL_7              _MMIO(0x68054)
4116 /*
4117  * Offset to start of vertical colorburst, measured in one less than the
4118  * number of lines from vertical start.
4119  */
4120 # define TV_VBURST_START_F4_MASK        0x003f0000
4121 # define TV_VBURST_START_F4_SHIFT       16
4122 /*
4123  * Offset to the end of vertical colorburst, measured in one less than the
4124  * number of lines from the start of NBR.
4125  */
4126 # define TV_VBURST_END_F4_MASK          0x000000ff
4127 # define TV_VBURST_END_F4_SHIFT         0
4128
4129 #define TV_SC_CTL_1             _MMIO(0x68060)
4130 /* Turns on the first subcarrier phase generation DDA */
4131 # define TV_SC_DDA1_EN                  (1 << 31)
4132 /* Turns on the first subcarrier phase generation DDA */
4133 # define TV_SC_DDA2_EN                  (1 << 30)
4134 /* Turns on the first subcarrier phase generation DDA */
4135 # define TV_SC_DDA3_EN                  (1 << 29)
4136 /* Sets the subcarrier DDA to reset frequency every other field */
4137 # define TV_SC_RESET_EVERY_2            (0 << 24)
4138 /* Sets the subcarrier DDA to reset frequency every fourth field */
4139 # define TV_SC_RESET_EVERY_4            (1 << 24)
4140 /* Sets the subcarrier DDA to reset frequency every eighth field */
4141 # define TV_SC_RESET_EVERY_8            (2 << 24)
4142 /* Sets the subcarrier DDA to never reset the frequency */
4143 # define TV_SC_RESET_NEVER              (3 << 24)
4144 /* Sets the peak amplitude of the colorburst.*/
4145 # define TV_BURST_LEVEL_MASK            0x00ff0000
4146 # define TV_BURST_LEVEL_SHIFT           16
4147 /* Sets the increment of the first subcarrier phase generation DDA */
4148 # define TV_SCDDA1_INC_MASK             0x00000fff
4149 # define TV_SCDDA1_INC_SHIFT            0
4150
4151 #define TV_SC_CTL_2             _MMIO(0x68064)
4152 /* Sets the rollover for the second subcarrier phase generation DDA */
4153 # define TV_SCDDA2_SIZE_MASK            0x7fff0000
4154 # define TV_SCDDA2_SIZE_SHIFT           16
4155 /* Sets the increent of the second subcarrier phase generation DDA */
4156 # define TV_SCDDA2_INC_MASK             0x00007fff
4157 # define TV_SCDDA2_INC_SHIFT            0
4158
4159 #define TV_SC_CTL_3             _MMIO(0x68068)
4160 /* Sets the rollover for the third subcarrier phase generation DDA */
4161 # define TV_SCDDA3_SIZE_MASK            0x7fff0000
4162 # define TV_SCDDA3_SIZE_SHIFT           16
4163 /* Sets the increent of the third subcarrier phase generation DDA */
4164 # define TV_SCDDA3_INC_MASK             0x00007fff
4165 # define TV_SCDDA3_INC_SHIFT            0
4166
4167 #define TV_WIN_POS              _MMIO(0x68070)
4168 /* X coordinate of the display from the start of horizontal active */
4169 # define TV_XPOS_MASK                   0x1fff0000
4170 # define TV_XPOS_SHIFT                  16
4171 /* Y coordinate of the display from the start of vertical active (NBR) */
4172 # define TV_YPOS_MASK                   0x00000fff
4173 # define TV_YPOS_SHIFT                  0
4174
4175 #define TV_WIN_SIZE             _MMIO(0x68074)
4176 /* Horizontal size of the display window, measured in pixels*/
4177 # define TV_XSIZE_MASK                  0x1fff0000
4178 # define TV_XSIZE_SHIFT                 16
4179 /*
4180  * Vertical size of the display window, measured in pixels.
4181  *
4182  * Must be even for interlaced modes.
4183  */
4184 # define TV_YSIZE_MASK                  0x00000fff
4185 # define TV_YSIZE_SHIFT                 0
4186
4187 #define TV_FILTER_CTL_1         _MMIO(0x68080)
4188 /*
4189  * Enables automatic scaling calculation.
4190  *
4191  * If set, the rest of the registers are ignored, and the calculated values can
4192  * be read back from the register.
4193  */
4194 # define TV_AUTO_SCALE                  (1 << 31)
4195 /*
4196  * Disables the vertical filter.
4197  *
4198  * This is required on modes more than 1024 pixels wide */
4199 # define TV_V_FILTER_BYPASS             (1 << 29)
4200 /* Enables adaptive vertical filtering */
4201 # define TV_VADAPT                      (1 << 28)
4202 # define TV_VADAPT_MODE_MASK            (3 << 26)
4203 /* Selects the least adaptive vertical filtering mode */
4204 # define TV_VADAPT_MODE_LEAST           (0 << 26)
4205 /* Selects the moderately adaptive vertical filtering mode */
4206 # define TV_VADAPT_MODE_MODERATE        (1 << 26)
4207 /* Selects the most adaptive vertical filtering mode */
4208 # define TV_VADAPT_MODE_MOST            (3 << 26)
4209 /*
4210  * Sets the horizontal scaling factor.
4211  *
4212  * This should be the fractional part of the horizontal scaling factor divided
4213  * by the oversampling rate.  TV_HSCALE should be less than 1, and set to:
4214  *
4215  * (src width - 1) / ((oversample * dest width) - 1)
4216  */
4217 # define TV_HSCALE_FRAC_MASK            0x00003fff
4218 # define TV_HSCALE_FRAC_SHIFT           0
4219
4220 #define TV_FILTER_CTL_2         _MMIO(0x68084)
4221 /*
4222  * Sets the integer part of the 3.15 fixed-point vertical scaling factor.
4223  *
4224  * TV_VSCALE should be (src height - 1) / ((interlace * dest height) - 1)
4225  */
4226 # define TV_VSCALE_INT_MASK             0x00038000
4227 # define TV_VSCALE_INT_SHIFT            15
4228 /*
4229  * Sets the fractional part of the 3.15 fixed-point vertical scaling factor.
4230  *
4231  * \sa TV_VSCALE_INT_MASK
4232  */
4233 # define TV_VSCALE_FRAC_MASK            0x00007fff
4234 # define TV_VSCALE_FRAC_SHIFT           0
4235
4236 #define TV_FILTER_CTL_3         _MMIO(0x68088)
4237 /*
4238  * Sets the integer part of the 3.15 fixed-point vertical scaling factor.
4239  *
4240  * TV_VSCALE should be (src height - 1) / (1/4 * (dest height - 1))
4241  *
4242  * For progressive modes, TV_VSCALE_IP_INT should be set to zeroes.
4243  */
4244 # define TV_VSCALE_IP_INT_MASK          0x00038000
4245 # define TV_VSCALE_IP_INT_SHIFT         15
4246 /*
4247  * Sets the fractional part of the 3.15 fixed-point vertical scaling factor.
4248  *
4249  * For progressive modes, TV_VSCALE_IP_INT should be set to zeroes.
4250  *
4251  * \sa TV_VSCALE_IP_INT_MASK
4252  */
4253 # define TV_VSCALE_IP_FRAC_MASK         0x00007fff
4254 # define TV_VSCALE_IP_FRAC_SHIFT                0
4255
4256 #define TV_CC_CONTROL           _MMIO(0x68090)
4257 # define TV_CC_ENABLE                   (1 << 31)
4258 /*
4259  * Specifies which field to send the CC data in.
4260  *
4261  * CC data is usually sent in field 0.
4262  */
4263 # define TV_CC_FID_MASK                 (1 << 27)
4264 # define TV_CC_FID_SHIFT                27
4265 /* Sets the horizontal position of the CC data.  Usually 135. */
4266 # define TV_CC_HOFF_MASK                0x03ff0000
4267 # define TV_CC_HOFF_SHIFT               16
4268 /* Sets the vertical position of the CC data.  Usually 21 */
4269 # define TV_CC_LINE_MASK                0x0000003f
4270 # define TV_CC_LINE_SHIFT               0
4271
4272 #define TV_CC_DATA              _MMIO(0x68094)
4273 # define TV_CC_RDY                      (1 << 31)
4274 /* Second word of CC data to be transmitted. */
4275 # define TV_CC_DATA_2_MASK              0x007f0000
4276 # define TV_CC_DATA_2_SHIFT             16
4277 /* First word of CC data to be transmitted. */
4278 # define TV_CC_DATA_1_MASK              0x0000007f
4279 # define TV_CC_DATA_1_SHIFT             0
4280
4281 #define TV_H_LUMA(i)            _MMIO(0x68100 + (i) * 4) /* 60 registers */
4282 #define TV_H_CHROMA(i)          _MMIO(0x68200 + (i) * 4) /* 60 registers */
4283 #define TV_V_LUMA(i)            _MMIO(0x68300 + (i) * 4) /* 43 registers */
4284 #define TV_V_CHROMA(i)          _MMIO(0x68400 + (i) * 4) /* 43 registers */
4285
4286 /* Display Port */
4287 #define DP_A                    _MMIO(0x64000) /* eDP */
4288 #define DP_B                    _MMIO(0x64100)
4289 #define DP_C                    _MMIO(0x64200)
4290 #define DP_D                    _MMIO(0x64300)
4291
4292 #define VLV_DP_B                _MMIO(VLV_DISPLAY_BASE + 0x64100)
4293 #define VLV_DP_C                _MMIO(VLV_DISPLAY_BASE + 0x64200)
4294 #define CHV_DP_D                _MMIO(VLV_DISPLAY_BASE + 0x64300)
4295
4296 #define   DP_PORT_EN                    (1 << 31)
4297 #define   DP_PIPEB_SELECT               (1 << 30)
4298 #define   DP_PIPE_MASK                  (1 << 30)
4299 #define   DP_PIPE_SELECT_CHV(pipe)      ((pipe) << 16)
4300 #define   DP_PIPE_MASK_CHV              (3 << 16)
4301
4302 /* Link training mode - select a suitable mode for each stage */
4303 #define   DP_LINK_TRAIN_PAT_1           (0 << 28)
4304 #define   DP_LINK_TRAIN_PAT_2           (1 << 28)
4305 #define   DP_LINK_TRAIN_PAT_IDLE        (2 << 28)
4306 #define   DP_LINK_TRAIN_OFF             (3 << 28)
4307 #define   DP_LINK_TRAIN_MASK            (3 << 28)
4308 #define   DP_LINK_TRAIN_SHIFT           28
4309 #define   DP_LINK_TRAIN_PAT_3_CHV       (1 << 14)
4310 #define   DP_LINK_TRAIN_MASK_CHV        ((3 << 28)|(1<<14))
4311
4312 /* CPT Link training mode */
4313 #define   DP_LINK_TRAIN_PAT_1_CPT       (0 << 8)
4314 #define   DP_LINK_TRAIN_PAT_2_CPT       (1 << 8)
4315 #define   DP_LINK_TRAIN_PAT_IDLE_CPT    (2 << 8)
4316 #define   DP_LINK_TRAIN_OFF_CPT         (3 << 8)
4317 #define   DP_LINK_TRAIN_MASK_CPT        (7 << 8)
4318 #define   DP_LINK_TRAIN_SHIFT_CPT       8
4319
4320 /* Signal voltages. These are mostly controlled by the other end */
4321 #define   DP_VOLTAGE_0_4                (0 << 25)
4322 #define   DP_VOLTAGE_0_6                (1 << 25)
4323 #define   DP_VOLTAGE_0_8                (2 << 25)
4324 #define   DP_VOLTAGE_1_2                (3 << 25)
4325 #define   DP_VOLTAGE_MASK               (7 << 25)
4326 #define   DP_VOLTAGE_SHIFT              25
4327
4328 /* Signal pre-emphasis levels, like voltages, the other end tells us what
4329  * they want
4330  */
4331 #define   DP_PRE_EMPHASIS_0             (0 << 22)
4332 #define   DP_PRE_EMPHASIS_3_5           (1 << 22)
4333 #define   DP_PRE_EMPHASIS_6             (2 << 22)
4334 #define   DP_PRE_EMPHASIS_9_5           (3 << 22)
4335 #define   DP_PRE_EMPHASIS_MASK          (7 << 22)
4336 #define   DP_PRE_EMPHASIS_SHIFT         22
4337
4338 /* How many wires to use. I guess 3 was too hard */
4339 #define   DP_PORT_WIDTH(width)          (((width) - 1) << 19)
4340 #define   DP_PORT_WIDTH_MASK            (7 << 19)
4341 #define   DP_PORT_WIDTH_SHIFT           19
4342
4343 /* Mystic DPCD version 1.1 special mode */
4344 #define   DP_ENHANCED_FRAMING           (1 << 18)
4345
4346 /* eDP */
4347 #define   DP_PLL_FREQ_270MHZ            (0 << 16)
4348 #define   DP_PLL_FREQ_162MHZ            (1 << 16)
4349 #define   DP_PLL_FREQ_MASK              (3 << 16)
4350
4351 /* locked once port is enabled */
4352 #define   DP_PORT_REVERSAL              (1 << 15)
4353
4354 /* eDP */
4355 #define   DP_PLL_ENABLE                 (1 << 14)
4356
4357 /* sends the clock on lane 15 of the PEG for debug */
4358 #define   DP_CLOCK_OUTPUT_ENABLE        (1 << 13)
4359
4360 #define   DP_SCRAMBLING_DISABLE         (1 << 12)
4361 #define   DP_SCRAMBLING_DISABLE_IRONLAKE        (1 << 7)
4362
4363 /* limit RGB values to avoid confusing TVs */
4364 #define   DP_COLOR_RANGE_16_235         (1 << 8)
4365
4366 /* Turn on the audio link */
4367 #define   DP_AUDIO_OUTPUT_ENABLE        (1 << 6)
4368
4369 /* vs and hs sync polarity */
4370 #define   DP_SYNC_VS_HIGH               (1 << 4)
4371 #define   DP_SYNC_HS_HIGH               (1 << 3)
4372
4373 /* A fantasy */
4374 #define   DP_DETECTED                   (1 << 2)
4375
4376 /* The aux channel provides a way to talk to the
4377  * signal sink for DDC etc. Max packet size supported
4378  * is 20 bytes in each direction, hence the 5 fixed
4379  * data registers
4380  */
4381 #define _DPA_AUX_CH_CTL         (dev_priv->info.display_mmio_offset + 0x64010)
4382 #define _DPA_AUX_CH_DATA1       (dev_priv->info.display_mmio_offset + 0x64014)
4383 #define _DPA_AUX_CH_DATA2       (dev_priv->info.display_mmio_offset + 0x64018)
4384 #define _DPA_AUX_CH_DATA3       (dev_priv->info.display_mmio_offset + 0x6401c)
4385 #define _DPA_AUX_CH_DATA4       (dev_priv->info.display_mmio_offset + 0x64020)
4386 #define _DPA_AUX_CH_DATA5       (dev_priv->info.display_mmio_offset + 0x64024)
4387
4388 #define _DPB_AUX_CH_CTL         (dev_priv->info.display_mmio_offset + 0x64110)
4389 #define _DPB_AUX_CH_DATA1       (dev_priv->info.display_mmio_offset + 0x64114)
4390 #define _DPB_AUX_CH_DATA2       (dev_priv->info.display_mmio_offset + 0x64118)
4391 #define _DPB_AUX_CH_DATA3       (dev_priv->info.display_mmio_offset + 0x6411c)
4392 #define _DPB_AUX_CH_DATA4       (dev_priv->info.display_mmio_offset + 0x64120)
4393 #define _DPB_AUX_CH_DATA5       (dev_priv->info.display_mmio_offset + 0x64124)
4394
4395 #define _DPC_AUX_CH_CTL         (dev_priv->info.display_mmio_offset + 0x64210)
4396 #define _DPC_AUX_CH_DATA1       (dev_priv->info.display_mmio_offset + 0x64214)
4397 #define _DPC_AUX_CH_DATA2       (dev_priv->info.display_mmio_offset + 0x64218)
4398 #define _DPC_AUX_CH_DATA3       (dev_priv->info.display_mmio_offset + 0x6421c)
4399 #define _DPC_AUX_CH_DATA4       (dev_priv->info.display_mmio_offset + 0x64220)
4400 #define _DPC_AUX_CH_DATA5       (dev_priv->info.display_mmio_offset + 0x64224)
4401
4402 #define _DPD_AUX_CH_CTL         (dev_priv->info.display_mmio_offset + 0x64310)
4403 #define _DPD_AUX_CH_DATA1       (dev_priv->info.display_mmio_offset + 0x64314)
4404 #define _DPD_AUX_CH_DATA2       (dev_priv->info.display_mmio_offset + 0x64318)
4405 #define _DPD_AUX_CH_DATA3       (dev_priv->info.display_mmio_offset + 0x6431c)
4406 #define _DPD_AUX_CH_DATA4       (dev_priv->info.display_mmio_offset + 0x64320)
4407 #define _DPD_AUX_CH_DATA5       (dev_priv->info.display_mmio_offset + 0x64324)
4408
4409 #define DP_AUX_CH_CTL(port)     _MMIO_PORT(port, _DPA_AUX_CH_CTL, _DPB_AUX_CH_CTL)
4410 #define DP_AUX_CH_DATA(port, i) _MMIO(_PORT(port, _DPA_AUX_CH_DATA1, _DPB_AUX_CH_DATA1) + (i) * 4) /* 5 registers */
4411
4412 #define   DP_AUX_CH_CTL_SEND_BUSY           (1 << 31)
4413 #define   DP_AUX_CH_CTL_DONE                (1 << 30)
4414 #define   DP_AUX_CH_CTL_INTERRUPT           (1 << 29)
4415 #define   DP_AUX_CH_CTL_TIME_OUT_ERROR      (1 << 28)
4416 #define   DP_AUX_CH_CTL_TIME_OUT_400us      (0 << 26)
4417 #define   DP_AUX_CH_CTL_TIME_OUT_600us      (1 << 26)
4418 #define   DP_AUX_CH_CTL_TIME_OUT_800us      (2 << 26)
4419 #define   DP_AUX_CH_CTL_TIME_OUT_1600us     (3 << 26)
4420 #define   DP_AUX_CH_CTL_TIME_OUT_MASK       (3 << 26)
4421 #define   DP_AUX_CH_CTL_RECEIVE_ERROR       (1 << 25)
4422 #define   DP_AUX_CH_CTL_MESSAGE_SIZE_MASK    (0x1f << 20)
4423 #define   DP_AUX_CH_CTL_MESSAGE_SIZE_SHIFT   20
4424 #define   DP_AUX_CH_CTL_PRECHARGE_2US_MASK   (0xf << 16)
4425 #define   DP_AUX_CH_CTL_PRECHARGE_2US_SHIFT  16
4426 #define   DP_AUX_CH_CTL_AUX_AKSV_SELECT     (1 << 15)
4427 #define   DP_AUX_CH_CTL_MANCHESTER_TEST     (1 << 14)
4428 #define   DP_AUX_CH_CTL_SYNC_TEST           (1 << 13)
4429 #define   DP_AUX_CH_CTL_DEGLITCH_TEST       (1 << 12)
4430 #define   DP_AUX_CH_CTL_PRECHARGE_TEST      (1 << 11)
4431 #define   DP_AUX_CH_CTL_BIT_CLOCK_2X_MASK    (0x7ff)
4432 #define   DP_AUX_CH_CTL_BIT_CLOCK_2X_SHIFT   0
4433 #define   DP_AUX_CH_CTL_PSR_DATA_AUX_REG_SKL    (1 << 14)
4434 #define   DP_AUX_CH_CTL_FS_DATA_AUX_REG_SKL     (1 << 13)
4435 #define   DP_AUX_CH_CTL_GTC_DATA_AUX_REG_SKL    (1 << 12)
4436 #define   DP_AUX_CH_CTL_FW_SYNC_PULSE_SKL_MASK (0x1f << 5)
4437 #define   DP_AUX_CH_CTL_FW_SYNC_PULSE_SKL(c) (((c) - 1) << 5)
4438 #define   DP_AUX_CH_CTL_SYNC_PULSE_SKL(c)   ((c) - 1)
4439
4440 /*
4441  * Computing GMCH M and N values for the Display Port link
4442  *
4443  * GMCH M/N = dot clock * bytes per pixel / ls_clk * # of lanes
4444  *
4445  * ls_clk (we assume) is the DP link clock (1.62 or 2.7 GHz)
4446  *
4447  * The GMCH value is used internally
4448  *
4449  * bytes_per_pixel is the number of bytes coming out of the plane,
4450  * which is after the LUTs, so we want the bytes for our color format.
4451  * For our current usage, this is always 3, one byte for R, G and B.
4452  */
4453 #define _PIPEA_DATA_M_G4X       0x70050
4454 #define _PIPEB_DATA_M_G4X       0x71050
4455
4456 /* Transfer unit size for display port - 1, default is 0x3f (for TU size 64) */
4457 #define  TU_SIZE(x)             (((x)-1) << 25) /* default size 64 */
4458 #define  TU_SIZE_SHIFT          25
4459 #define  TU_SIZE_MASK           (0x3f << 25)
4460
4461 #define  DATA_LINK_M_N_MASK     (0xffffff)
4462 #define  DATA_LINK_N_MAX        (0x800000)
4463
4464 #define _PIPEA_DATA_N_G4X       0x70054
4465 #define _PIPEB_DATA_N_G4X       0x71054
4466 #define   PIPE_GMCH_DATA_N_MASK                 (0xffffff)
4467
4468 /*
4469  * Computing Link M and N values for the Display Port link
4470  *
4471  * Link M / N = pixel_clock / ls_clk
4472  *
4473  * (the DP spec calls pixel_clock the 'strm_clk')
4474  *
4475  * The Link value is transmitted in the Main Stream
4476  * Attributes and VB-ID.
4477  */
4478
4479 #define _PIPEA_LINK_M_G4X       0x70060
4480 #define _PIPEB_LINK_M_G4X       0x71060
4481 #define   PIPEA_DP_LINK_M_MASK                  (0xffffff)
4482
4483 #define _PIPEA_LINK_N_G4X       0x70064
4484 #define _PIPEB_LINK_N_G4X       0x71064
4485 #define   PIPEA_DP_LINK_N_MASK                  (0xffffff)
4486
4487 #define PIPE_DATA_M_G4X(pipe) _MMIO_PIPE(pipe, _PIPEA_DATA_M_G4X, _PIPEB_DATA_M_G4X)
4488 #define PIPE_DATA_N_G4X(pipe) _MMIO_PIPE(pipe, _PIPEA_DATA_N_G4X, _PIPEB_DATA_N_G4X)
4489 #define PIPE_LINK_M_G4X(pipe) _MMIO_PIPE(pipe, _PIPEA_LINK_M_G4X, _PIPEB_LINK_M_G4X)
4490 #define PIPE_LINK_N_G4X(pipe) _MMIO_PIPE(pipe, _PIPEA_LINK_N_G4X, _PIPEB_LINK_N_G4X)
4491
4492 /* Display & cursor control */
4493
4494 /* Pipe A */
4495 #define _PIPEADSL               0x70000
4496 #define   DSL_LINEMASK_GEN2     0x00000fff
4497 #define   DSL_LINEMASK_GEN3     0x00001fff
4498 #define _PIPEACONF              0x70008
4499 #define   PIPECONF_ENABLE       (1<<31)
4500 #define   PIPECONF_DISABLE      0
4501 #define   PIPECONF_DOUBLE_WIDE  (1<<30)
4502 #define   I965_PIPECONF_ACTIVE  (1<<30)
4503 #define   PIPECONF_DSI_PLL_LOCKED       (1<<29) /* vlv & pipe A only */
4504 #define   PIPECONF_FRAME_START_DELAY_MASK (3<<27)
4505 #define   PIPECONF_SINGLE_WIDE  0
4506 #define   PIPECONF_PIPE_UNLOCKED 0
4507 #define   PIPECONF_PIPE_LOCKED  (1<<25)
4508 #define   PIPECONF_PALETTE      0
4509 #define   PIPECONF_GAMMA                (1<<24)
4510 #define   PIPECONF_FORCE_BORDER (1<<25)
4511 #define   PIPECONF_INTERLACE_MASK       (7 << 21)
4512 #define   PIPECONF_INTERLACE_MASK_HSW   (3 << 21)
4513 /* Note that pre-gen3 does not support interlaced display directly. Panel
4514  * fitting must be disabled on pre-ilk for interlaced. */
4515 #define   PIPECONF_PROGRESSIVE                  (0 << 21)
4516 #define   PIPECONF_INTERLACE_W_SYNC_SHIFT_PANEL (4 << 21) /* gen4 only */
4517 #define   PIPECONF_INTERLACE_W_SYNC_SHIFT       (5 << 21) /* gen4 only */
4518 #define   PIPECONF_INTERLACE_W_FIELD_INDICATION (6 << 21)
4519 #define   PIPECONF_INTERLACE_FIELD_0_ONLY       (7 << 21) /* gen3 only */
4520 /* Ironlake and later have a complete new set of values for interlaced. PFIT
4521  * means panel fitter required, PF means progressive fetch, DBL means power
4522  * saving pixel doubling. */
4523 #define   PIPECONF_PFIT_PF_INTERLACED_ILK       (1 << 21)
4524 #define   PIPECONF_INTERLACED_ILK               (3 << 21)
4525 #define   PIPECONF_INTERLACED_DBL_ILK           (4 << 21) /* ilk/snb only */
4526 #define   PIPECONF_PFIT_PF_INTERLACED_DBL_ILK   (5 << 21) /* ilk/snb only */
4527 #define   PIPECONF_INTERLACE_MODE_MASK          (7 << 21)
4528 #define   PIPECONF_EDP_RR_MODE_SWITCH           (1 << 20)
4529 #define   PIPECONF_CXSR_DOWNCLOCK       (1<<16)
4530 #define   PIPECONF_EDP_RR_MODE_SWITCH_VLV       (1 << 14)
4531 #define   PIPECONF_COLOR_RANGE_SELECT   (1 << 13)
4532 #define   PIPECONF_BPC_MASK     (0x7 << 5)
4533 #define   PIPECONF_8BPC         (0<<5)
4534 #define   PIPECONF_10BPC        (1<<5)
4535 #define   PIPECONF_6BPC         (2<<5)
4536 #define   PIPECONF_12BPC        (3<<5)
4537 #define   PIPECONF_DITHER_EN    (1<<4)
4538 #define   PIPECONF_DITHER_TYPE_MASK (0x0000000c)
4539 #define   PIPECONF_DITHER_TYPE_SP (0<<2)
4540 #define   PIPECONF_DITHER_TYPE_ST1 (1<<2)
4541 #define   PIPECONF_DITHER_TYPE_ST2 (2<<2)
4542 #define   PIPECONF_DITHER_TYPE_TEMP (3<<2)
4543 #define _PIPEASTAT              0x70024
4544 #define   PIPE_FIFO_UNDERRUN_STATUS             (1UL<<31)
4545 #define   SPRITE1_FLIP_DONE_INT_EN_VLV          (1UL<<30)
4546 #define   PIPE_CRC_ERROR_ENABLE                 (1UL<<29)
4547 #define   PIPE_CRC_DONE_ENABLE                  (1UL<<28)
4548 #define   PERF_COUNTER2_INTERRUPT_EN            (1UL<<27)
4549 #define   PIPE_GMBUS_EVENT_ENABLE               (1UL<<27)
4550 #define   PLANE_FLIP_DONE_INT_EN_VLV            (1UL<<26)
4551 #define   PIPE_HOTPLUG_INTERRUPT_ENABLE         (1UL<<26)
4552 #define   PIPE_VSYNC_INTERRUPT_ENABLE           (1UL<<25)
4553 #define   PIPE_DISPLAY_LINE_COMPARE_ENABLE      (1UL<<24)
4554 #define   PIPE_DPST_EVENT_ENABLE                (1UL<<23)
4555 #define   SPRITE0_FLIP_DONE_INT_EN_VLV          (1UL<<22)
4556 #define   PIPE_LEGACY_BLC_EVENT_ENABLE          (1UL<<22)
4557 #define   PIPE_ODD_FIELD_INTERRUPT_ENABLE       (1UL<<21)
4558 #define   PIPE_EVEN_FIELD_INTERRUPT_ENABLE      (1UL<<20)
4559 #define   PIPE_B_PSR_INTERRUPT_ENABLE_VLV       (1UL<<19)
4560 #define   PERF_COUNTER_INTERRUPT_EN             (1UL<<19)
4561 #define   PIPE_HOTPLUG_TV_INTERRUPT_ENABLE      (1UL<<18) /* pre-965 */
4562 #define   PIPE_START_VBLANK_INTERRUPT_ENABLE    (1UL<<18) /* 965 or later */
4563 #define   PIPE_FRAMESTART_INTERRUPT_ENABLE      (1UL<<17)
4564 #define   PIPE_VBLANK_INTERRUPT_ENABLE          (1UL<<17)
4565 #define   PIPEA_HBLANK_INT_EN_VLV               (1UL<<16)
4566 #define   PIPE_OVERLAY_UPDATED_ENABLE           (1UL<<16)
4567 #define   SPRITE1_FLIP_DONE_INT_STATUS_VLV      (1UL<<15)
4568 #define   SPRITE0_FLIP_DONE_INT_STATUS_VLV      (1UL<<14)
4569 #define   PIPE_CRC_ERROR_INTERRUPT_STATUS       (1UL<<13)
4570 #define   PIPE_CRC_DONE_INTERRUPT_STATUS        (1UL<<12)
4571 #define   PERF_COUNTER2_INTERRUPT_STATUS        (1UL<<11)
4572 #define   PIPE_GMBUS_INTERRUPT_STATUS           (1UL<<11)
4573 #define   PLANE_FLIP_DONE_INT_STATUS_VLV        (1UL<<10)
4574 #define   PIPE_HOTPLUG_INTERRUPT_STATUS         (1UL<<10)
4575 #define   PIPE_VSYNC_INTERRUPT_STATUS           (1UL<<9)
4576 #define   PIPE_DISPLAY_LINE_COMPARE_STATUS      (1UL<<8)
4577 #define   PIPE_DPST_EVENT_STATUS                (1UL<<7)
4578 #define   PIPE_A_PSR_STATUS_VLV                 (1UL<<6)
4579 #define   PIPE_LEGACY_BLC_EVENT_STATUS          (1UL<<6)
4580 #define   PIPE_ODD_FIELD_INTERRUPT_STATUS       (1UL<<5)
4581 #define   PIPE_EVEN_FIELD_INTERRUPT_STATUS      (1UL<<4)
4582 #define   PIPE_B_PSR_STATUS_VLV                 (1UL<<3)
4583 #define   PERF_COUNTER_INTERRUPT_STATUS         (1UL<<3)
4584 #define   PIPE_HOTPLUG_TV_INTERRUPT_STATUS      (1UL<<2) /* pre-965 */
4585 #define   PIPE_START_VBLANK_INTERRUPT_STATUS    (1UL<<2) /* 965 or later */
4586 #define   PIPE_FRAMESTART_INTERRUPT_STATUS      (1UL<<1)
4587 #define   PIPE_VBLANK_INTERRUPT_STATUS          (1UL<<1)
4588 #define   PIPE_HBLANK_INT_STATUS                (1UL<<0)
4589 #define   PIPE_OVERLAY_UPDATED_STATUS           (1UL<<0)
4590
4591 #define PIPESTAT_INT_ENABLE_MASK                0x7fff0000
4592 #define PIPESTAT_INT_STATUS_MASK                0x0000ffff
4593
4594 #define PIPE_A_OFFSET           0x70000
4595 #define PIPE_B_OFFSET           0x71000
4596 #define PIPE_C_OFFSET           0x72000
4597 #define CHV_PIPE_C_OFFSET       0x74000
4598 /*
4599  * There's actually no pipe EDP. Some pipe registers have
4600  * simply shifted from the pipe to the transcoder, while
4601  * keeping their original offset. Thus we need PIPE_EDP_OFFSET
4602  * to access such registers in transcoder EDP.
4603  */
4604 #define PIPE_EDP_OFFSET 0x7f000
4605
4606 #define _MMIO_PIPE2(pipe, reg) _MMIO(dev_priv->info.pipe_offsets[pipe] - \
4607         dev_priv->info.pipe_offsets[PIPE_A] + (reg) + \
4608         dev_priv->info.display_mmio_offset)
4609
4610 #define PIPECONF(pipe)          _MMIO_PIPE2(pipe, _PIPEACONF)
4611 #define PIPEDSL(pipe)           _MMIO_PIPE2(pipe, _PIPEADSL)
4612 #define PIPEFRAME(pipe)         _MMIO_PIPE2(pipe, _PIPEAFRAMEHIGH)
4613 #define PIPEFRAMEPIXEL(pipe)    _MMIO_PIPE2(pipe, _PIPEAFRAMEPIXEL)
4614 #define PIPESTAT(pipe)          _MMIO_PIPE2(pipe, _PIPEASTAT)
4615
4616 #define _PIPE_MISC_A                    0x70030
4617 #define _PIPE_MISC_B                    0x71030
4618 #define   PIPEMISC_DITHER_BPC_MASK      (7<<5)
4619 #define   PIPEMISC_DITHER_8_BPC         (0<<5)
4620 #define   PIPEMISC_DITHER_10_BPC        (1<<5)
4621 #define   PIPEMISC_DITHER_6_BPC         (2<<5)
4622 #define   PIPEMISC_DITHER_12_BPC        (3<<5)
4623 #define   PIPEMISC_DITHER_ENABLE        (1<<4)
4624 #define   PIPEMISC_DITHER_TYPE_MASK     (3<<2)
4625 #define   PIPEMISC_DITHER_TYPE_SP       (0<<2)
4626 #define PIPEMISC(pipe)                  _MMIO_PIPE2(pipe, _PIPE_MISC_A)
4627
4628 #define VLV_DPFLIPSTAT                          _MMIO(VLV_DISPLAY_BASE + 0x70028)
4629 #define   PIPEB_LINE_COMPARE_INT_EN             (1<<29)
4630 #define   PIPEB_HLINE_INT_EN                    (1<<28)
4631 #define   PIPEB_VBLANK_INT_EN                   (1<<27)
4632 #define   SPRITED_FLIP_DONE_INT_EN              (1<<26)
4633 #define   SPRITEC_FLIP_DONE_INT_EN              (1<<25)
4634 #define   PLANEB_FLIP_DONE_INT_EN               (1<<24)
4635 #define   PIPE_PSR_INT_EN                       (1<<22)
4636 #define   PIPEA_LINE_COMPARE_INT_EN             (1<<21)
4637 #define   PIPEA_HLINE_INT_EN                    (1<<20)
4638 #define   PIPEA_VBLANK_INT_EN                   (1<<19)
4639 #define   SPRITEB_FLIP_DONE_INT_EN              (1<<18)
4640 #define   SPRITEA_FLIP_DONE_INT_EN              (1<<17)
4641 #define   PLANEA_FLIPDONE_INT_EN                (1<<16)
4642 #define   PIPEC_LINE_COMPARE_INT_EN             (1<<13)
4643 #define   PIPEC_HLINE_INT_EN                    (1<<12)
4644 #define   PIPEC_VBLANK_INT_EN                   (1<<11)
4645 #define   SPRITEF_FLIPDONE_INT_EN               (1<<10)
4646 #define   SPRITEE_FLIPDONE_INT_EN               (1<<9)
4647 #define   PLANEC_FLIPDONE_INT_EN                (1<<8)
4648
4649 #define DPINVGTT                                _MMIO(VLV_DISPLAY_BASE + 0x7002c) /* VLV/CHV only */
4650 #define   SPRITEF_INVALID_GTT_INT_EN            (1<<27)
4651 #define   SPRITEE_INVALID_GTT_INT_EN            (1<<26)
4652 #define   PLANEC_INVALID_GTT_INT_EN             (1<<25)
4653 #define   CURSORC_INVALID_GTT_INT_EN            (1<<24)
4654 #define   CURSORB_INVALID_GTT_INT_EN            (1<<23)
4655 #define   CURSORA_INVALID_GTT_INT_EN            (1<<22)
4656 #define   SPRITED_INVALID_GTT_INT_EN            (1<<21)
4657 #define   SPRITEC_INVALID_GTT_INT_EN            (1<<20)
4658 #define   PLANEB_INVALID_GTT_INT_EN             (1<<19)
4659 #define   SPRITEB_INVALID_GTT_INT_EN            (1<<18)
4660 #define   SPRITEA_INVALID_GTT_INT_EN            (1<<17)
4661 #define   PLANEA_INVALID_GTT_INT_EN             (1<<16)
4662 #define   DPINVGTT_EN_MASK                      0xff0000
4663 #define   DPINVGTT_EN_MASK_CHV                  0xfff0000
4664 #define   SPRITEF_INVALID_GTT_STATUS            (1<<11)
4665 #define   SPRITEE_INVALID_GTT_STATUS            (1<<10)
4666 #define   PLANEC_INVALID_GTT_STATUS             (1<<9)
4667 #define   CURSORC_INVALID_GTT_STATUS            (1<<8)
4668 #define   CURSORB_INVALID_GTT_STATUS            (1<<7)
4669 #define   CURSORA_INVALID_GTT_STATUS            (1<<6)
4670 #define   SPRITED_INVALID_GTT_STATUS            (1<<5)
4671 #define   SPRITEC_INVALID_GTT_STATUS            (1<<4)
4672 #define   PLANEB_INVALID_GTT_STATUS             (1<<3)
4673 #define   SPRITEB_INVALID_GTT_STATUS            (1<<2)
4674 #define   SPRITEA_INVALID_GTT_STATUS            (1<<1)
4675 #define   PLANEA_INVALID_GTT_STATUS             (1<<0)
4676 #define   DPINVGTT_STATUS_MASK                  0xff
4677 #define   DPINVGTT_STATUS_MASK_CHV              0xfff
4678
4679 #define DSPARB                  _MMIO(dev_priv->info.display_mmio_offset + 0x70030)
4680 #define   DSPARB_CSTART_MASK    (0x7f << 7)
4681 #define   DSPARB_CSTART_SHIFT   7
4682 #define   DSPARB_BSTART_MASK    (0x7f)
4683 #define   DSPARB_BSTART_SHIFT   0
4684 #define   DSPARB_BEND_SHIFT     9 /* on 855 */
4685 #define   DSPARB_AEND_SHIFT     0
4686 #define   DSPARB_SPRITEA_SHIFT_VLV      0
4687 #define   DSPARB_SPRITEA_MASK_VLV       (0xff << 0)
4688 #define   DSPARB_SPRITEB_SHIFT_VLV      8
4689 #define   DSPARB_SPRITEB_MASK_VLV       (0xff << 8)
4690 #define   DSPARB_SPRITEC_SHIFT_VLV      16
4691 #define   DSPARB_SPRITEC_MASK_VLV       (0xff << 16)
4692 #define   DSPARB_SPRITED_SHIFT_VLV      24
4693 #define   DSPARB_SPRITED_MASK_VLV       (0xff << 24)
4694 #define DSPARB2                         _MMIO(VLV_DISPLAY_BASE + 0x70060) /* vlv/chv */
4695 #define   DSPARB_SPRITEA_HI_SHIFT_VLV   0
4696 #define   DSPARB_SPRITEA_HI_MASK_VLV    (0x1 << 0)
4697 #define   DSPARB_SPRITEB_HI_SHIFT_VLV   4
4698 #define   DSPARB_SPRITEB_HI_MASK_VLV    (0x1 << 4)
4699 #define   DSPARB_SPRITEC_HI_SHIFT_VLV   8
4700 #define   DSPARB_SPRITEC_HI_MASK_VLV    (0x1 << 8)
4701 #define   DSPARB_SPRITED_HI_SHIFT_VLV   12
4702 #define   DSPARB_SPRITED_HI_MASK_VLV    (0x1 << 12)
4703 #define   DSPARB_SPRITEE_HI_SHIFT_VLV   16
4704 #define   DSPARB_SPRITEE_HI_MASK_VLV    (0x1 << 16)
4705 #define   DSPARB_SPRITEF_HI_SHIFT_VLV   20
4706 #define   DSPARB_SPRITEF_HI_MASK_VLV    (0x1 << 20)
4707 #define DSPARB3                         _MMIO(VLV_DISPLAY_BASE + 0x7006c) /* chv */
4708 #define   DSPARB_SPRITEE_SHIFT_VLV      0
4709 #define   DSPARB_SPRITEE_MASK_VLV       (0xff << 0)
4710 #define   DSPARB_SPRITEF_SHIFT_VLV      8
4711 #define   DSPARB_SPRITEF_MASK_VLV       (0xff << 8)
4712
4713 /* pnv/gen4/g4x/vlv/chv */
4714 #define DSPFW1          _MMIO(dev_priv->info.display_mmio_offset + 0x70034)
4715 #define   DSPFW_SR_SHIFT                23
4716 #define   DSPFW_SR_MASK                 (0x1ff<<23)
4717 #define   DSPFW_CURSORB_SHIFT           16
4718 #define   DSPFW_CURSORB_MASK            (0x3f<<16)
4719 #define   DSPFW_PLANEB_SHIFT            8
4720 #define   DSPFW_PLANEB_MASK             (0x7f<<8)
4721 #define   DSPFW_PLANEB_MASK_VLV         (0xff<<8) /* vlv/chv */
4722 #define   DSPFW_PLANEA_SHIFT            0
4723 #define   DSPFW_PLANEA_MASK             (0x7f<<0)
4724 #define   DSPFW_PLANEA_MASK_VLV         (0xff<<0) /* vlv/chv */
4725 #define DSPFW2          _MMIO(dev_priv->info.display_mmio_offset + 0x70038)
4726 #define   DSPFW_FBC_SR_EN               (1<<31)   /* g4x */
4727 #define   DSPFW_FBC_SR_SHIFT            28
4728 #define   DSPFW_FBC_SR_MASK             (0x7<<28) /* g4x */
4729 #define   DSPFW_FBC_HPLL_SR_SHIFT       24
4730 #define   DSPFW_FBC_HPLL_SR_MASK        (0xf<<24) /* g4x */
4731 #define   DSPFW_SPRITEB_SHIFT           (16)
4732 #define   DSPFW_SPRITEB_MASK            (0x7f<<16) /* g4x */
4733 #define   DSPFW_SPRITEB_MASK_VLV        (0xff<<16) /* vlv/chv */
4734 #define   DSPFW_CURSORA_SHIFT           8
4735 #define   DSPFW_CURSORA_MASK            (0x3f<<8)
4736 #define   DSPFW_PLANEC_OLD_SHIFT        0
4737 #define   DSPFW_PLANEC_OLD_MASK         (0x7f<<0) /* pre-gen4 sprite C */
4738 #define   DSPFW_SPRITEA_SHIFT           0
4739 #define   DSPFW_SPRITEA_MASK            (0x7f<<0) /* g4x */
4740 #define   DSPFW_SPRITEA_MASK_VLV        (0xff<<0) /* vlv/chv */
4741 #define DSPFW3          _MMIO(dev_priv->info.display_mmio_offset + 0x7003c)
4742 #define   DSPFW_HPLL_SR_EN              (1<<31)
4743 #define   PINEVIEW_SELF_REFRESH_EN      (1<<30)
4744 #define   DSPFW_CURSOR_SR_SHIFT         24
4745 #define   DSPFW_CURSOR_SR_MASK          (0x3f<<24)
4746 #define   DSPFW_HPLL_CURSOR_SHIFT       16
4747 #define   DSPFW_HPLL_CURSOR_MASK        (0x3f<<16)
4748 #define   DSPFW_HPLL_SR_SHIFT           0
4749 #define   DSPFW_HPLL_SR_MASK            (0x1ff<<0)
4750
4751 /* vlv/chv */
4752 #define DSPFW4          _MMIO(VLV_DISPLAY_BASE + 0x70070)
4753 #define   DSPFW_SPRITEB_WM1_SHIFT       16
4754 #define   DSPFW_SPRITEB_WM1_MASK        (0xff<<16)
4755 #define   DSPFW_CURSORA_WM1_SHIFT       8
4756 #define   DSPFW_CURSORA_WM1_MASK        (0x3f<<8)
4757 #define   DSPFW_SPRITEA_WM1_SHIFT       0
4758 #define   DSPFW_SPRITEA_WM1_MASK        (0xff<<0)
4759 #define DSPFW5          _MMIO(VLV_DISPLAY_BASE + 0x70074)
4760 #define   DSPFW_PLANEB_WM1_SHIFT        24
4761 #define   DSPFW_PLANEB_WM1_MASK         (0xff<<24)
4762 #define   DSPFW_PLANEA_WM1_SHIFT        16
4763 #define   DSPFW_PLANEA_WM1_MASK         (0xff<<16)
4764 #define   DSPFW_CURSORB_WM1_SHIFT       8
4765 #define   DSPFW_CURSORB_WM1_MASK        (0x3f<<8)
4766 #define   DSPFW_CURSOR_SR_WM1_SHIFT     0
4767 #define   DSPFW_CURSOR_SR_WM1_MASK      (0x3f<<0)
4768 #define DSPFW6          _MMIO(VLV_DISPLAY_BASE + 0x70078)
4769 #define   DSPFW_SR_WM1_SHIFT            0
4770 #define   DSPFW_SR_WM1_MASK             (0x1ff<<0)
4771 #define DSPFW7          _MMIO(VLV_DISPLAY_BASE + 0x7007c)
4772 #define DSPFW7_CHV      _MMIO(VLV_DISPLAY_BASE + 0x700b4) /* wtf #1? */
4773 #define   DSPFW_SPRITED_WM1_SHIFT       24
4774 #define   DSPFW_SPRITED_WM1_MASK        (0xff<<24)
4775 #define   DSPFW_SPRITED_SHIFT           16
4776 #define   DSPFW_SPRITED_MASK_VLV        (0xff<<16)
4777 #define   DSPFW_SPRITEC_WM1_SHIFT       8
4778 #define   DSPFW_SPRITEC_WM1_MASK        (0xff<<8)
4779 #define   DSPFW_SPRITEC_SHIFT           0
4780 #define   DSPFW_SPRITEC_MASK_VLV        (0xff<<0)
4781 #define DSPFW8_CHV      _MMIO(VLV_DISPLAY_BASE + 0x700b8)
4782 #define   DSPFW_SPRITEF_WM1_SHIFT       24
4783 #define   DSPFW_SPRITEF_WM1_MASK        (0xff<<24)
4784 #define   DSPFW_SPRITEF_SHIFT           16
4785 #define   DSPFW_SPRITEF_MASK_VLV        (0xff<<16)
4786 #define   DSPFW_SPRITEE_WM1_SHIFT       8
4787 #define   DSPFW_SPRITEE_WM1_MASK        (0xff<<8)
4788 #define   DSPFW_SPRITEE_SHIFT           0
4789 #define   DSPFW_SPRITEE_MASK_VLV        (0xff<<0)
4790 #define DSPFW9_CHV      _MMIO(VLV_DISPLAY_BASE + 0x7007c) /* wtf #2? */
4791 #define   DSPFW_PLANEC_WM1_SHIFT        24
4792 #define   DSPFW_PLANEC_WM1_MASK         (0xff<<24)
4793 #define   DSPFW_PLANEC_SHIFT            16
4794 #define   DSPFW_PLANEC_MASK_VLV         (0xff<<16)
4795 #define   DSPFW_CURSORC_WM1_SHIFT       8
4796 #define   DSPFW_CURSORC_WM1_MASK        (0x3f<<16)
4797 #define   DSPFW_CURSORC_SHIFT           0
4798 #define   DSPFW_CURSORC_MASK            (0x3f<<0)
4799
4800 /* vlv/chv high order bits */
4801 #define DSPHOWM         _MMIO(VLV_DISPLAY_BASE + 0x70064)
4802 #define   DSPFW_SR_HI_SHIFT             24
4803 #define   DSPFW_SR_HI_MASK              (3<<24) /* 2 bits for chv, 1 for vlv */
4804 #define   DSPFW_SPRITEF_HI_SHIFT        23
4805 #define   DSPFW_SPRITEF_HI_MASK         (1<<23)
4806 #define   DSPFW_SPRITEE_HI_SHIFT        22
4807 #define   DSPFW_SPRITEE_HI_MASK         (1<<22)
4808 #define   DSPFW_PLANEC_HI_SHIFT         21
4809 #define   DSPFW_PLANEC_HI_MASK          (1<<21)
4810 #define   DSPFW_SPRITED_HI_SHIFT        20
4811 #define   DSPFW_SPRITED_HI_MASK         (1<<20)
4812 #define   DSPFW_SPRITEC_HI_SHIFT        16
4813 #define   DSPFW_SPRITEC_HI_MASK         (1<<16)
4814 #define   DSPFW_PLANEB_HI_SHIFT         12
4815 #define   DSPFW_PLANEB_HI_MASK          (1<<12)
4816 #define   DSPFW_SPRITEB_HI_SHIFT        8
4817 #define   DSPFW_SPRITEB_HI_MASK         (1<<8)
4818 #define   DSPFW_SPRITEA_HI_SHIFT        4
4819 #define   DSPFW_SPRITEA_HI_MASK         (1<<4)
4820 #define   DSPFW_PLANEA_HI_SHIFT         0
4821 #define   DSPFW_PLANEA_HI_MASK          (1<<0)
4822 #define DSPHOWM1        _MMIO(VLV_DISPLAY_BASE + 0x70068)
4823 #define   DSPFW_SR_WM1_HI_SHIFT         24
4824 #define   DSPFW_SR_WM1_HI_MASK          (3<<24) /* 2 bits for chv, 1 for vlv */
4825 #define   DSPFW_SPRITEF_WM1_HI_SHIFT    23
4826 #define   DSPFW_SPRITEF_WM1_HI_MASK     (1<<23)
4827 #define   DSPFW_SPRITEE_WM1_HI_SHIFT    22
4828 #define   DSPFW_SPRITEE_WM1_HI_MASK     (1<<22)
4829 #define   DSPFW_PLANEC_WM1_HI_SHIFT     21
4830 #define   DSPFW_PLANEC_WM1_HI_MASK      (1<<21)
4831 #define   DSPFW_SPRITED_WM1_HI_SHIFT    20
4832 #define   DSPFW_SPRITED_WM1_HI_MASK     (1<<20)
4833 #define   DSPFW_SPRITEC_WM1_HI_SHIFT    16
4834 #define   DSPFW_SPRITEC_WM1_HI_MASK     (1<<16)
4835 #define   DSPFW_PLANEB_WM1_HI_SHIFT     12
4836 #define   DSPFW_PLANEB_WM1_HI_MASK      (1<<12)
4837 #define   DSPFW_SPRITEB_WM1_HI_SHIFT    8
4838 #define   DSPFW_SPRITEB_WM1_HI_MASK     (1<<8)
4839 #define   DSPFW_SPRITEA_WM1_HI_SHIFT    4
4840 #define   DSPFW_SPRITEA_WM1_HI_MASK     (1<<4)
4841 #define   DSPFW_PLANEA_WM1_HI_SHIFT     0
4842 #define   DSPFW_PLANEA_WM1_HI_MASK      (1<<0)
4843
4844 /* drain latency register values*/
4845 #define VLV_DDL(pipe)                   _MMIO(VLV_DISPLAY_BASE + 0x70050 + 4 * (pipe))
4846 #define DDL_CURSOR_SHIFT                24
4847 #define DDL_SPRITE_SHIFT(sprite)        (8+8*(sprite))
4848 #define DDL_PLANE_SHIFT                 0
4849 #define DDL_PRECISION_HIGH              (1<<7)
4850 #define DDL_PRECISION_LOW               (0<<7)
4851 #define DRAIN_LATENCY_MASK              0x7f
4852
4853 #define CBR1_VLV                        _MMIO(VLV_DISPLAY_BASE + 0x70400)
4854 #define  CBR_PND_DEADLINE_DISABLE       (1<<31)
4855 #define  CBR_PWM_CLOCK_MUX_SELECT       (1<<30)
4856
4857 #define CBR4_VLV                        _MMIO(VLV_DISPLAY_BASE + 0x70450)
4858 #define  CBR_DPLLBMD_PIPE_C             (1<<29)
4859 #define  CBR_DPLLBMD_PIPE_B             (1<<18)
4860
4861 /* FIFO watermark sizes etc */
4862 #define G4X_FIFO_LINE_SIZE      64
4863 #define I915_FIFO_LINE_SIZE     64
4864 #define I830_FIFO_LINE_SIZE     32
4865
4866 #define VALLEYVIEW_FIFO_SIZE    255
4867 #define G4X_FIFO_SIZE           127
4868 #define I965_FIFO_SIZE          512
4869 #define I945_FIFO_SIZE          127
4870 #define I915_FIFO_SIZE          95
4871 #define I855GM_FIFO_SIZE        127 /* In cachelines */
4872 #define I830_FIFO_SIZE          95
4873
4874 #define VALLEYVIEW_MAX_WM       0xff
4875 #define G4X_MAX_WM              0x3f
4876 #define I915_MAX_WM             0x3f
4877
4878 #define PINEVIEW_DISPLAY_FIFO   512 /* in 64byte unit */
4879 #define PINEVIEW_FIFO_LINE_SIZE 64
4880 #define PINEVIEW_MAX_WM         0x1ff
4881 #define PINEVIEW_DFT_WM         0x3f
4882 #define PINEVIEW_DFT_HPLLOFF_WM 0
4883 #define PINEVIEW_GUARD_WM               10
4884 #define PINEVIEW_CURSOR_FIFO            64
4885 #define PINEVIEW_CURSOR_MAX_WM  0x3f
4886 #define PINEVIEW_CURSOR_DFT_WM  0
4887 #define PINEVIEW_CURSOR_GUARD_WM        5
4888
4889 #define VALLEYVIEW_CURSOR_MAX_WM 64
4890 #define I965_CURSOR_FIFO        64
4891 #define I965_CURSOR_MAX_WM      32
4892 #define I965_CURSOR_DFT_WM      8
4893
4894 /* Watermark register definitions for SKL */
4895 #define _CUR_WM_A_0             0x70140
4896 #define _CUR_WM_B_0             0x71140
4897 #define _PLANE_WM_1_A_0         0x70240
4898 #define _PLANE_WM_1_B_0         0x71240
4899 #define _PLANE_WM_2_A_0         0x70340
4900 #define _PLANE_WM_2_B_0         0x71340
4901 #define _PLANE_WM_TRANS_1_A_0   0x70268
4902 #define _PLANE_WM_TRANS_1_B_0   0x71268
4903 #define _PLANE_WM_TRANS_2_A_0   0x70368
4904 #define _PLANE_WM_TRANS_2_B_0   0x71368
4905 #define _CUR_WM_TRANS_A_0       0x70168
4906 #define _CUR_WM_TRANS_B_0       0x71168
4907 #define   PLANE_WM_EN           (1 << 31)
4908 #define   PLANE_WM_LINES_SHIFT  14
4909 #define   PLANE_WM_LINES_MASK   0x1f
4910 #define   PLANE_WM_BLOCKS_MASK  0x3ff
4911
4912 #define _CUR_WM_0(pipe) _PIPE(pipe, _CUR_WM_A_0, _CUR_WM_B_0)
4913 #define CUR_WM(pipe, level) _MMIO(_CUR_WM_0(pipe) + ((4) * (level)))
4914 #define CUR_WM_TRANS(pipe) _MMIO_PIPE(pipe, _CUR_WM_TRANS_A_0, _CUR_WM_TRANS_B_0)
4915
4916 #define _PLANE_WM_1(pipe) _PIPE(pipe, _PLANE_WM_1_A_0, _PLANE_WM_1_B_0)
4917 #define _PLANE_WM_2(pipe) _PIPE(pipe, _PLANE_WM_2_A_0, _PLANE_WM_2_B_0)
4918 #define _PLANE_WM_BASE(pipe, plane)     \
4919                         _PLANE(plane, _PLANE_WM_1(pipe), _PLANE_WM_2(pipe))
4920 #define PLANE_WM(pipe, plane, level)    \
4921                         _MMIO(_PLANE_WM_BASE(pipe, plane) + ((4) * (level)))
4922 #define _PLANE_WM_TRANS_1(pipe) \
4923                         _PIPE(pipe, _PLANE_WM_TRANS_1_A_0, _PLANE_WM_TRANS_1_B_0)
4924 #define _PLANE_WM_TRANS_2(pipe) \
4925                         _PIPE(pipe, _PLANE_WM_TRANS_2_A_0, _PLANE_WM_TRANS_2_B_0)
4926 #define PLANE_WM_TRANS(pipe, plane)     \
4927         _MMIO(_PLANE(plane, _PLANE_WM_TRANS_1(pipe), _PLANE_WM_TRANS_2(pipe)))
4928
4929 /* define the Watermark register on Ironlake */
4930 #define WM0_PIPEA_ILK           _MMIO(0x45100)
4931 #define  WM0_PIPE_PLANE_MASK    (0xffff<<16)
4932 #define  WM0_PIPE_PLANE_SHIFT   16
4933 #define  WM0_PIPE_SPRITE_MASK   (0xff<<8)
4934 #define  WM0_PIPE_SPRITE_SHIFT  8
4935 #define  WM0_PIPE_CURSOR_MASK   (0xff)
4936
4937 #define WM0_PIPEB_ILK           _MMIO(0x45104)
4938 #define WM0_PIPEC_IVB           _MMIO(0x45200)
4939 #define WM1_LP_ILK              _MMIO(0x45108)
4940 #define  WM1_LP_SR_EN           (1<<31)
4941 #define  WM1_LP_LATENCY_SHIFT   24
4942 #define  WM1_LP_LATENCY_MASK    (0x7f<<24)
4943 #define  WM1_LP_FBC_MASK        (0xf<<20)
4944 #define  WM1_LP_FBC_SHIFT       20
4945 #define  WM1_LP_FBC_SHIFT_BDW   19
4946 #define  WM1_LP_SR_MASK         (0x7ff<<8)
4947 #define  WM1_LP_SR_SHIFT        8
4948 #define  WM1_LP_CURSOR_MASK     (0xff)
4949 #define WM2_LP_ILK              _MMIO(0x4510c)
4950 #define  WM2_LP_EN              (1<<31)
4951 #define WM3_LP_ILK              _MMIO(0x45110)
4952 #define  WM3_LP_EN              (1<<31)
4953 #define WM1S_LP_ILK             _MMIO(0x45120)
4954 #define WM2S_LP_IVB             _MMIO(0x45124)
4955 #define WM3S_LP_IVB             _MMIO(0x45128)
4956 #define  WM1S_LP_EN             (1<<31)
4957
4958 #define HSW_WM_LP_VAL(lat, fbc, pri, cur) \
4959         (WM3_LP_EN | ((lat) << WM1_LP_LATENCY_SHIFT) | \
4960          ((fbc) << WM1_LP_FBC_SHIFT) | ((pri) << WM1_LP_SR_SHIFT) | (cur))
4961
4962 /* Memory latency timer register */
4963 #define MLTR_ILK                _MMIO(0x11222)
4964 #define  MLTR_WM1_SHIFT         0
4965 #define  MLTR_WM2_SHIFT         8
4966 /* the unit of memory self-refresh latency time is 0.5us */
4967 #define  ILK_SRLT_MASK          0x3f
4968
4969
4970 /* the address where we get all kinds of latency value */
4971 #define SSKPD                   _MMIO(0x5d10)
4972 #define SSKPD_WM_MASK           0x3f
4973 #define SSKPD_WM0_SHIFT         0
4974 #define SSKPD_WM1_SHIFT         8
4975 #define SSKPD_WM2_SHIFT         16
4976 #define SSKPD_WM3_SHIFT         24
4977
4978 /*
4979  * The two pipe frame counter registers are not synchronized, so
4980  * reading a stable value is somewhat tricky. The following code
4981  * should work:
4982  *
4983  *  do {
4984  *    high1 = ((INREG(PIPEAFRAMEHIGH) & PIPE_FRAME_HIGH_MASK) >>
4985  *             PIPE_FRAME_HIGH_SHIFT;
4986  *    low1 =  ((INREG(PIPEAFRAMEPIXEL) & PIPE_FRAME_LOW_MASK) >>
4987  *             PIPE_FRAME_LOW_SHIFT);
4988  *    high2 = ((INREG(PIPEAFRAMEHIGH) & PIPE_FRAME_HIGH_MASK) >>
4989  *             PIPE_FRAME_HIGH_SHIFT);
4990  *  } while (high1 != high2);
4991  *  frame = (high1 << 8) | low1;
4992  */
4993 #define _PIPEAFRAMEHIGH          0x70040
4994 #define   PIPE_FRAME_HIGH_MASK    0x0000ffff
4995 #define   PIPE_FRAME_HIGH_SHIFT   0
4996 #define _PIPEAFRAMEPIXEL         0x70044
4997 #define   PIPE_FRAME_LOW_MASK     0xff000000
4998 #define   PIPE_FRAME_LOW_SHIFT    24
4999 #define   PIPE_PIXEL_MASK         0x00ffffff
5000 #define   PIPE_PIXEL_SHIFT        0
5001 /* GM45+ just has to be different */
5002 #define _PIPEA_FRMCOUNT_G4X     0x70040
5003 #define _PIPEA_FLIPCOUNT_G4X    0x70044
5004 #define PIPE_FRMCOUNT_G4X(pipe) _MMIO_PIPE2(pipe, _PIPEA_FRMCOUNT_G4X)
5005 #define PIPE_FLIPCOUNT_G4X(pipe) _MMIO_PIPE2(pipe, _PIPEA_FLIPCOUNT_G4X)
5006
5007 /* Cursor A & B regs */
5008 #define _CURACNTR               0x70080
5009 /* Old style CUR*CNTR flags (desktop 8xx) */
5010 #define   CURSOR_ENABLE         0x80000000
5011 #define   CURSOR_GAMMA_ENABLE   0x40000000
5012 #define   CURSOR_STRIDE_SHIFT   28
5013 #define   CURSOR_STRIDE(x)      ((ffs(x)-9) << CURSOR_STRIDE_SHIFT) /* 256,512,1k,2k */
5014 #define   CURSOR_PIPE_CSC_ENABLE (1<<24)
5015 #define   CURSOR_FORMAT_SHIFT   24
5016 #define   CURSOR_FORMAT_MASK    (0x07 << CURSOR_FORMAT_SHIFT)
5017 #define   CURSOR_FORMAT_2C      (0x00 << CURSOR_FORMAT_SHIFT)
5018 #define   CURSOR_FORMAT_3C      (0x01 << CURSOR_FORMAT_SHIFT)
5019 #define   CURSOR_FORMAT_4C      (0x02 << CURSOR_FORMAT_SHIFT)
5020 #define   CURSOR_FORMAT_ARGB    (0x04 << CURSOR_FORMAT_SHIFT)
5021 #define   CURSOR_FORMAT_XRGB    (0x05 << CURSOR_FORMAT_SHIFT)
5022 /* New style CUR*CNTR flags */
5023 #define   CURSOR_MODE           0x27
5024 #define   CURSOR_MODE_DISABLE   0x00
5025 #define   CURSOR_MODE_128_32B_AX 0x02
5026 #define   CURSOR_MODE_256_32B_AX 0x03
5027 #define   CURSOR_MODE_64_32B_AX 0x07
5028 #define   CURSOR_MODE_128_ARGB_AX ((1 << 5) | CURSOR_MODE_128_32B_AX)
5029 #define   CURSOR_MODE_256_ARGB_AX ((1 << 5) | CURSOR_MODE_256_32B_AX)
5030 #define   CURSOR_MODE_64_ARGB_AX ((1 << 5) | CURSOR_MODE_64_32B_AX)
5031 #define   MCURSOR_PIPE_SELECT   (1 << 28)
5032 #define   MCURSOR_PIPE_A        0x00
5033 #define   MCURSOR_PIPE_B        (1 << 28)
5034 #define   MCURSOR_GAMMA_ENABLE  (1 << 26)
5035 #define   CURSOR_ROTATE_180     (1<<15)
5036 #define   CURSOR_TRICKLE_FEED_DISABLE   (1 << 14)
5037 #define _CURABASE               0x70084
5038 #define _CURAPOS                0x70088
5039 #define   CURSOR_POS_MASK       0x007FF
5040 #define   CURSOR_POS_SIGN       0x8000
5041 #define   CURSOR_X_SHIFT        0
5042 #define   CURSOR_Y_SHIFT        16
5043 #define CURSIZE                 _MMIO(0x700a0)
5044 #define _CURBCNTR               0x700c0
5045 #define _CURBBASE               0x700c4
5046 #define _CURBPOS                0x700c8
5047
5048 #define _CURBCNTR_IVB           0x71080
5049 #define _CURBBASE_IVB           0x71084
5050 #define _CURBPOS_IVB            0x71088
5051
5052 #define _CURSOR2(pipe, reg) _MMIO(dev_priv->info.cursor_offsets[(pipe)] - \
5053         dev_priv->info.cursor_offsets[PIPE_A] + (reg) + \
5054         dev_priv->info.display_mmio_offset)
5055
5056 #define CURCNTR(pipe) _CURSOR2(pipe, _CURACNTR)
5057 #define CURBASE(pipe) _CURSOR2(pipe, _CURABASE)
5058 #define CURPOS(pipe) _CURSOR2(pipe, _CURAPOS)
5059
5060 #define CURSOR_A_OFFSET 0x70080
5061 #define CURSOR_B_OFFSET 0x700c0
5062 #define CHV_CURSOR_C_OFFSET 0x700e0
5063 #define IVB_CURSOR_B_OFFSET 0x71080
5064 #define IVB_CURSOR_C_OFFSET 0x72080
5065
5066 /* Display A control */
5067 #define _DSPACNTR                               0x70180
5068 #define   DISPLAY_PLANE_ENABLE                  (1<<31)
5069 #define   DISPLAY_PLANE_DISABLE                 0
5070 #define   DISPPLANE_GAMMA_ENABLE                (1<<30)
5071 #define   DISPPLANE_GAMMA_DISABLE               0
5072 #define   DISPPLANE_PIXFORMAT_MASK              (0xf<<26)
5073 #define   DISPPLANE_YUV422                      (0x0<<26)
5074 #define   DISPPLANE_8BPP                        (0x2<<26)
5075 #define   DISPPLANE_BGRA555                     (0x3<<26)
5076 #define   DISPPLANE_BGRX555                     (0x4<<26)
5077 #define   DISPPLANE_BGRX565                     (0x5<<26)
5078 #define   DISPPLANE_BGRX888                     (0x6<<26)
5079 #define   DISPPLANE_BGRA888                     (0x7<<26)
5080 #define   DISPPLANE_RGBX101010                  (0x8<<26)
5081 #define   DISPPLANE_RGBA101010                  (0x9<<26)
5082 #define   DISPPLANE_BGRX101010                  (0xa<<26)
5083 #define   DISPPLANE_RGBX161616                  (0xc<<26)
5084 #define   DISPPLANE_RGBX888                     (0xe<<26)
5085 #define   DISPPLANE_RGBA888                     (0xf<<26)
5086 #define   DISPPLANE_STEREO_ENABLE               (1<<25)
5087 #define   DISPPLANE_STEREO_DISABLE              0
5088 #define   DISPPLANE_PIPE_CSC_ENABLE             (1<<24)
5089 #define   DISPPLANE_SEL_PIPE_SHIFT              24
5090 #define   DISPPLANE_SEL_PIPE_MASK               (3<<DISPPLANE_SEL_PIPE_SHIFT)
5091 #define   DISPPLANE_SEL_PIPE_A                  0
5092 #define   DISPPLANE_SEL_PIPE_B                  (1<<DISPPLANE_SEL_PIPE_SHIFT)
5093 #define   DISPPLANE_SRC_KEY_ENABLE              (1<<22)
5094 #define   DISPPLANE_SRC_KEY_DISABLE             0
5095 #define   DISPPLANE_LINE_DOUBLE                 (1<<20)
5096 #define   DISPPLANE_NO_LINE_DOUBLE              0
5097 #define   DISPPLANE_STEREO_POLARITY_FIRST       0
5098 #define   DISPPLANE_STEREO_POLARITY_SECOND      (1<<18)
5099 #define   DISPPLANE_ALPHA_PREMULTIPLY           (1<<16) /* CHV pipe B */
5100 #define   DISPPLANE_ROTATE_180                  (1<<15)
5101 #define   DISPPLANE_TRICKLE_FEED_DISABLE        (1<<14) /* Ironlake */
5102 #define   DISPPLANE_TILED                       (1<<10)
5103 #define   DISPPLANE_MIRROR                      (1<<8) /* CHV pipe B */
5104 #define _DSPAADDR                               0x70184
5105 #define _DSPASTRIDE                             0x70188
5106 #define _DSPAPOS                                0x7018C /* reserved */
5107 #define _DSPASIZE                               0x70190
5108 #define _DSPASURF                               0x7019C /* 965+ only */
5109 #define _DSPATILEOFF                            0x701A4 /* 965+ only */
5110 #define _DSPAOFFSET                             0x701A4 /* HSW */
5111 #define _DSPASURFLIVE                           0x701AC
5112
5113 #define DSPCNTR(plane)          _MMIO_PIPE2(plane, _DSPACNTR)
5114 #define DSPADDR(plane)          _MMIO_PIPE2(plane, _DSPAADDR)
5115 #define DSPSTRIDE(plane)        _MMIO_PIPE2(plane, _DSPASTRIDE)
5116 #define DSPPOS(plane)           _MMIO_PIPE2(plane, _DSPAPOS)
5117 #define DSPSIZE(plane)          _MMIO_PIPE2(plane, _DSPASIZE)
5118 #define DSPSURF(plane)          _MMIO_PIPE2(plane, _DSPASURF)
5119 #define DSPTILEOFF(plane)       _MMIO_PIPE2(plane, _DSPATILEOFF)
5120 #define DSPLINOFF(plane)        DSPADDR(plane)
5121 #define DSPOFFSET(plane)        _MMIO_PIPE2(plane, _DSPAOFFSET)
5122 #define DSPSURFLIVE(plane)      _MMIO_PIPE2(plane, _DSPASURFLIVE)
5123
5124 /* CHV pipe B blender and primary plane */
5125 #define _CHV_BLEND_A            0x60a00
5126 #define   CHV_BLEND_LEGACY              (0<<30)
5127 #define   CHV_BLEND_ANDROID             (1<<30)
5128 #define   CHV_BLEND_MPO                 (2<<30)
5129 #define   CHV_BLEND_MASK                (3<<30)
5130 #define _CHV_CANVAS_A           0x60a04
5131 #define _PRIMPOS_A              0x60a08
5132 #define _PRIMSIZE_A             0x60a0c
5133 #define _PRIMCNSTALPHA_A        0x60a10
5134 #define   PRIM_CONST_ALPHA_ENABLE       (1<<31)
5135
5136 #define CHV_BLEND(pipe)         _MMIO_TRANS2(pipe, _CHV_BLEND_A)
5137 #define CHV_CANVAS(pipe)        _MMIO_TRANS2(pipe, _CHV_CANVAS_A)
5138 #define PRIMPOS(plane)          _MMIO_TRANS2(plane, _PRIMPOS_A)
5139 #define PRIMSIZE(plane)         _MMIO_TRANS2(plane, _PRIMSIZE_A)
5140 #define PRIMCNSTALPHA(plane)    _MMIO_TRANS2(plane, _PRIMCNSTALPHA_A)
5141
5142 /* Display/Sprite base address macros */
5143 #define DISP_BASEADDR_MASK      (0xfffff000)
5144 #define I915_LO_DISPBASE(val)   (val & ~DISP_BASEADDR_MASK)
5145 #define I915_HI_DISPBASE(val)   (val & DISP_BASEADDR_MASK)
5146
5147 /*
5148  * VBIOS flags
5149  * gen2:
5150  * [00:06] alm,mgm
5151  * [10:16] all
5152  * [30:32] alm,mgm
5153  * gen3+:
5154  * [00:0f] all
5155  * [10:1f] all
5156  * [30:32] all
5157  */
5158 #define SWF0(i) _MMIO(dev_priv->info.display_mmio_offset + 0x70410 + (i) * 4)
5159 #define SWF1(i) _MMIO(dev_priv->info.display_mmio_offset + 0x71410 + (i) * 4)
5160 #define SWF3(i) _MMIO(dev_priv->info.display_mmio_offset + 0x72414 + (i) * 4)
5161 #define SWF_ILK(i)      _MMIO(0x4F000 + (i) * 4)
5162
5163 /* Pipe B */
5164 #define _PIPEBDSL               (dev_priv->info.display_mmio_offset + 0x71000)
5165 #define _PIPEBCONF              (dev_priv->info.display_mmio_offset + 0x71008)
5166 #define _PIPEBSTAT              (dev_priv->info.display_mmio_offset + 0x71024)
5167 #define _PIPEBFRAMEHIGH         0x71040
5168 #define _PIPEBFRAMEPIXEL        0x71044
5169 #define _PIPEB_FRMCOUNT_G4X     (dev_priv->info.display_mmio_offset + 0x71040)
5170 #define _PIPEB_FLIPCOUNT_G4X    (dev_priv->info.display_mmio_offset + 0x71044)
5171
5172
5173 /* Display B control */
5174 #define _DSPBCNTR               (dev_priv->info.display_mmio_offset + 0x71180)
5175 #define   DISPPLANE_ALPHA_TRANS_ENABLE          (1<<15)
5176 #define   DISPPLANE_ALPHA_TRANS_DISABLE         0
5177 #define   DISPPLANE_SPRITE_ABOVE_DISPLAY        0
5178 #define   DISPPLANE_SPRITE_ABOVE_OVERLAY        (1)
5179 #define _DSPBADDR               (dev_priv->info.display_mmio_offset + 0x71184)
5180 #define _DSPBSTRIDE             (dev_priv->info.display_mmio_offset + 0x71188)
5181 #define _DSPBPOS                (dev_priv->info.display_mmio_offset + 0x7118C)
5182 #define _DSPBSIZE               (dev_priv->info.display_mmio_offset + 0x71190)
5183 #define _DSPBSURF               (dev_priv->info.display_mmio_offset + 0x7119C)
5184 #define _DSPBTILEOFF            (dev_priv->info.display_mmio_offset + 0x711A4)
5185 #define _DSPBOFFSET             (dev_priv->info.display_mmio_offset + 0x711A4)
5186 #define _DSPBSURFLIVE           (dev_priv->info.display_mmio_offset + 0x711AC)
5187
5188 /* Sprite A control */
5189 #define _DVSACNTR               0x72180
5190 #define   DVS_ENABLE            (1<<31)
5191 #define   DVS_GAMMA_ENABLE      (1<<30)
5192 #define   DVS_PIXFORMAT_MASK    (3<<25)
5193 #define   DVS_FORMAT_YUV422     (0<<25)
5194 #define   DVS_FORMAT_RGBX101010 (1<<25)
5195 #define   DVS_FORMAT_RGBX888    (2<<25)
5196 #define   DVS_FORMAT_RGBX161616 (3<<25)
5197 #define   DVS_PIPE_CSC_ENABLE   (1<<24)
5198 #define   DVS_SOURCE_KEY        (1<<22)
5199 #define   DVS_RGB_ORDER_XBGR    (1<<20)
5200 #define   DVS_YUV_BYTE_ORDER_MASK (3<<16)
5201 #define   DVS_YUV_ORDER_YUYV    (0<<16)
5202 #define   DVS_YUV_ORDER_UYVY    (1<<16)
5203 #define   DVS_YUV_ORDER_YVYU    (2<<16)
5204 #define   DVS_YUV_ORDER_VYUY    (3<<16)
5205 #define   DVS_ROTATE_180        (1<<15)
5206 #define   DVS_DEST_KEY          (1<<2)
5207 #define   DVS_TRICKLE_FEED_DISABLE (1<<14)
5208 #define   DVS_TILED             (1<<10)
5209 #define _DVSALINOFF             0x72184
5210 #define _DVSASTRIDE             0x72188
5211 #define _DVSAPOS                0x7218c
5212 #define _DVSASIZE               0x72190
5213 #define _DVSAKEYVAL             0x72194
5214 #define _DVSAKEYMSK             0x72198
5215 #define _DVSASURF               0x7219c
5216 #define _DVSAKEYMAXVAL          0x721a0
5217 #define _DVSATILEOFF            0x721a4
5218 #define _DVSASURFLIVE           0x721ac
5219 #define _DVSASCALE              0x72204
5220 #define   DVS_SCALE_ENABLE      (1<<31)
5221 #define   DVS_FILTER_MASK       (3<<29)
5222 #define   DVS_FILTER_MEDIUM     (0<<29)
5223 #define   DVS_FILTER_ENHANCING  (1<<29)
5224 #define   DVS_FILTER_SOFTENING  (2<<29)
5225 #define   DVS_VERTICAL_OFFSET_HALF (1<<28) /* must be enabled below */
5226 #define   DVS_VERTICAL_OFFSET_ENABLE (1<<27)
5227 #define _DVSAGAMC               0x72300
5228
5229 #define _DVSBCNTR               0x73180
5230 #define _DVSBLINOFF             0x73184
5231 #define _DVSBSTRIDE             0x73188
5232 #define _DVSBPOS                0x7318c
5233 #define _DVSBSIZE               0x73190
5234 #define _DVSBKEYVAL             0x73194
5235 #define _DVSBKEYMSK             0x73198
5236 #define _DVSBSURF               0x7319c
5237 #define _DVSBKEYMAXVAL          0x731a0
5238 #define _DVSBTILEOFF            0x731a4
5239 #define _DVSBSURFLIVE           0x731ac
5240 #define _DVSBSCALE              0x73204
5241 #define _DVSBGAMC               0x73300
5242
5243 #define DVSCNTR(pipe) _MMIO_PIPE(pipe, _DVSACNTR, _DVSBCNTR)
5244 #define DVSLINOFF(pipe) _MMIO_PIPE(pipe, _DVSALINOFF, _DVSBLINOFF)
5245 #define DVSSTRIDE(pipe) _MMIO_PIPE(pipe, _DVSASTRIDE, _DVSBSTRIDE)
5246 #define DVSPOS(pipe) _MMIO_PIPE(pipe, _DVSAPOS, _DVSBPOS)
5247 #define DVSSURF(pipe) _MMIO_PIPE(pipe, _DVSASURF, _DVSBSURF)
5248 #define DVSKEYMAX(pipe) _MMIO_PIPE(pipe, _DVSAKEYMAXVAL, _DVSBKEYMAXVAL)
5249 #define DVSSIZE(pipe) _MMIO_PIPE(pipe, _DVSASIZE, _DVSBSIZE)
5250 #define DVSSCALE(pipe) _MMIO_PIPE(pipe, _DVSASCALE, _DVSBSCALE)
5251 #define DVSTILEOFF(pipe) _MMIO_PIPE(pipe, _DVSATILEOFF, _DVSBTILEOFF)
5252 #define DVSKEYVAL(pipe) _MMIO_PIPE(pipe, _DVSAKEYVAL, _DVSBKEYVAL)
5253 #define DVSKEYMSK(pipe) _MMIO_PIPE(pipe, _DVSAKEYMSK, _DVSBKEYMSK)
5254 #define DVSSURFLIVE(pipe) _MMIO_PIPE(pipe, _DVSASURFLIVE, _DVSBSURFLIVE)
5255
5256 #define _SPRA_CTL               0x70280
5257 #define   SPRITE_ENABLE                 (1<<31)
5258 #define   SPRITE_GAMMA_ENABLE           (1<<30)
5259 #define   SPRITE_PIXFORMAT_MASK         (7<<25)
5260 #define   SPRITE_FORMAT_YUV422          (0<<25)
5261 #define   SPRITE_FORMAT_RGBX101010      (1<<25)
5262 #define   SPRITE_FORMAT_RGBX888         (2<<25)
5263 #define   SPRITE_FORMAT_RGBX161616      (3<<25)
5264 #define   SPRITE_FORMAT_YUV444          (4<<25)
5265 #define   SPRITE_FORMAT_XR_BGR101010    (5<<25) /* Extended range */
5266 #define   SPRITE_PIPE_CSC_ENABLE        (1<<24)
5267 #define   SPRITE_SOURCE_KEY             (1<<22)
5268 #define   SPRITE_RGB_ORDER_RGBX         (1<<20) /* only for 888 and 161616 */
5269 #define   SPRITE_YUV_TO_RGB_CSC_DISABLE (1<<19)
5270 #define   SPRITE_YUV_CSC_FORMAT_BT709   (1<<18) /* 0 is BT601 */
5271 #define   SPRITE_YUV_BYTE_ORDER_MASK    (3<<16)
5272 #define   SPRITE_YUV_ORDER_YUYV         (0<<16)
5273 #define   SPRITE_YUV_ORDER_UYVY         (1<<16)
5274 #define   SPRITE_YUV_ORDER_YVYU         (2<<16)
5275 #define   SPRITE_YUV_ORDER_VYUY         (3<<16)
5276 #define   SPRITE_ROTATE_180             (1<<15)
5277 #define   SPRITE_TRICKLE_FEED_DISABLE   (1<<14)
5278 #define   SPRITE_INT_GAMMA_ENABLE       (1<<13)
5279 #define   SPRITE_TILED                  (1<<10)
5280 #define   SPRITE_DEST_KEY               (1<<2)
5281 #define _SPRA_LINOFF            0x70284
5282 #define _SPRA_STRIDE            0x70288
5283 #define _SPRA_POS               0x7028c
5284 #define _SPRA_SIZE              0x70290
5285 #define _SPRA_KEYVAL            0x70294
5286 #define _SPRA_KEYMSK            0x70298
5287 #define _SPRA_SURF              0x7029c
5288 #define _SPRA_KEYMAX            0x702a0
5289 #define _SPRA_TILEOFF           0x702a4
5290 #define _SPRA_OFFSET            0x702a4
5291 #define _SPRA_SURFLIVE          0x702ac
5292 #define _SPRA_SCALE             0x70304
5293 #define   SPRITE_SCALE_ENABLE   (1<<31)
5294 #define   SPRITE_FILTER_MASK    (3<<29)
5295 #define   SPRITE_FILTER_MEDIUM  (0<<29)
5296 #define   SPRITE_FILTER_ENHANCING       (1<<29)
5297 #define   SPRITE_FILTER_SOFTENING       (2<<29)
5298 #define   SPRITE_VERTICAL_OFFSET_HALF   (1<<28) /* must be enabled below */
5299 #define   SPRITE_VERTICAL_OFFSET_ENABLE (1<<27)
5300 #define _SPRA_GAMC              0x70400
5301
5302 #define _SPRB_CTL               0x71280
5303 #define _SPRB_LINOFF            0x71284
5304 #define _SPRB_STRIDE            0x71288
5305 #define _SPRB_POS               0x7128c
5306 #define _SPRB_SIZE              0x71290
5307 #define _SPRB_KEYVAL            0x71294
5308 #define _SPRB_KEYMSK            0x71298
5309 #define _SPRB_SURF              0x7129c
5310 #define _SPRB_KEYMAX            0x712a0
5311 #define _SPRB_TILEOFF           0x712a4
5312 #define _SPRB_OFFSET            0x712a4
5313 #define _SPRB_SURFLIVE          0x712ac
5314 #define _SPRB_SCALE             0x71304
5315 #define _SPRB_GAMC              0x71400
5316
5317 #define SPRCTL(pipe) _MMIO_PIPE(pipe, _SPRA_CTL, _SPRB_CTL)
5318 #define SPRLINOFF(pipe) _MMIO_PIPE(pipe, _SPRA_LINOFF, _SPRB_LINOFF)
5319 #define SPRSTRIDE(pipe) _MMIO_PIPE(pipe, _SPRA_STRIDE, _SPRB_STRIDE)
5320 #define SPRPOS(pipe) _MMIO_PIPE(pipe, _SPRA_POS, _SPRB_POS)
5321 #define SPRSIZE(pipe) _MMIO_PIPE(pipe, _SPRA_SIZE, _SPRB_SIZE)
5322 #define SPRKEYVAL(pipe) _MMIO_PIPE(pipe, _SPRA_KEYVAL, _SPRB_KEYVAL)
5323 #define SPRKEYMSK(pipe) _MMIO_PIPE(pipe, _SPRA_KEYMSK, _SPRB_KEYMSK)
5324 #define SPRSURF(pipe) _MMIO_PIPE(pipe, _SPRA_SURF, _SPRB_SURF)
5325 #define SPRKEYMAX(pipe) _MMIO_PIPE(pipe, _SPRA_KEYMAX, _SPRB_KEYMAX)
5326 #define SPRTILEOFF(pipe) _MMIO_PIPE(pipe, _SPRA_TILEOFF, _SPRB_TILEOFF)
5327 #define SPROFFSET(pipe) _MMIO_PIPE(pipe, _SPRA_OFFSET, _SPRB_OFFSET)
5328 #define SPRSCALE(pipe) _MMIO_PIPE(pipe, _SPRA_SCALE, _SPRB_SCALE)
5329 #define SPRGAMC(pipe) _MMIO_PIPE(pipe, _SPRA_GAMC, _SPRB_GAMC)
5330 #define SPRSURFLIVE(pipe) _MMIO_PIPE(pipe, _SPRA_SURFLIVE, _SPRB_SURFLIVE)
5331
5332 #define _SPACNTR                (VLV_DISPLAY_BASE + 0x72180)
5333 #define   SP_ENABLE                     (1<<31)
5334 #define   SP_GAMMA_ENABLE               (1<<30)
5335 #define   SP_PIXFORMAT_MASK             (0xf<<26)
5336 #define   SP_FORMAT_YUV422              (0<<26)
5337 #define   SP_FORMAT_BGR565              (5<<26)
5338 #define   SP_FORMAT_BGRX8888            (6<<26)
5339 #define   SP_FORMAT_BGRA8888            (7<<26)
5340 #define   SP_FORMAT_RGBX1010102         (8<<26)
5341 #define   SP_FORMAT_RGBA1010102         (9<<26)
5342 #define   SP_FORMAT_RGBX8888            (0xe<<26)
5343 #define   SP_FORMAT_RGBA8888            (0xf<<26)
5344 #define   SP_ALPHA_PREMULTIPLY          (1<<23) /* CHV pipe B */
5345 #define   SP_SOURCE_KEY                 (1<<22)
5346 #define   SP_YUV_BYTE_ORDER_MASK        (3<<16)
5347 #define   SP_YUV_ORDER_YUYV             (0<<16)
5348 #define   SP_YUV_ORDER_UYVY             (1<<16)
5349 #define   SP_YUV_ORDER_YVYU             (2<<16)
5350 #define   SP_YUV_ORDER_VYUY             (3<<16)
5351 #define   SP_ROTATE_180                 (1<<15)
5352 #define   SP_TILED                      (1<<10)
5353 #define   SP_MIRROR                     (1<<8) /* CHV pipe B */
5354 #define _SPALINOFF              (VLV_DISPLAY_BASE + 0x72184)
5355 #define _SPASTRIDE              (VLV_DISPLAY_BASE + 0x72188)
5356 #define _SPAPOS                 (VLV_DISPLAY_BASE + 0x7218c)
5357 #define _SPASIZE                (VLV_DISPLAY_BASE + 0x72190)
5358 #define _SPAKEYMINVAL           (VLV_DISPLAY_BASE + 0x72194)
5359 #define _SPAKEYMSK              (VLV_DISPLAY_BASE + 0x72198)
5360 #define _SPASURF                (VLV_DISPLAY_BASE + 0x7219c)
5361 #define _SPAKEYMAXVAL           (VLV_DISPLAY_BASE + 0x721a0)
5362 #define _SPATILEOFF             (VLV_DISPLAY_BASE + 0x721a4)
5363 #define _SPACONSTALPHA          (VLV_DISPLAY_BASE + 0x721a8)
5364 #define   SP_CONST_ALPHA_ENABLE         (1<<31)
5365 #define _SPAGAMC                (VLV_DISPLAY_BASE + 0x721f4)
5366
5367 #define _SPBCNTR                (VLV_DISPLAY_BASE + 0x72280)
5368 #define _SPBLINOFF              (VLV_DISPLAY_BASE + 0x72284)
5369 #define _SPBSTRIDE              (VLV_DISPLAY_BASE + 0x72288)
5370 #define _SPBPOS                 (VLV_DISPLAY_BASE + 0x7228c)
5371 #define _SPBSIZE                (VLV_DISPLAY_BASE + 0x72290)
5372 #define _SPBKEYMINVAL           (VLV_DISPLAY_BASE + 0x72294)
5373 #define _SPBKEYMSK              (VLV_DISPLAY_BASE + 0x72298)
5374 #define _SPBSURF                (VLV_DISPLAY_BASE + 0x7229c)
5375 #define _SPBKEYMAXVAL           (VLV_DISPLAY_BASE + 0x722a0)
5376 #define _SPBTILEOFF             (VLV_DISPLAY_BASE + 0x722a4)
5377 #define _SPBCONSTALPHA          (VLV_DISPLAY_BASE + 0x722a8)
5378 #define _SPBGAMC                (VLV_DISPLAY_BASE + 0x722f4)
5379
5380 #define SPCNTR(pipe, plane) _MMIO_PIPE((pipe) * 2 + (plane), _SPACNTR, _SPBCNTR)
5381 #define SPLINOFF(pipe, plane) _MMIO_PIPE((pipe) * 2 + (plane), _SPALINOFF, _SPBLINOFF)
5382 #define SPSTRIDE(pipe, plane) _MMIO_PIPE((pipe) * 2 + (plane), _SPASTRIDE, _SPBSTRIDE)
5383 #define SPPOS(pipe, plane) _MMIO_PIPE((pipe) * 2 + (plane), _SPAPOS, _SPBPOS)
5384 #define SPSIZE(pipe, plane) _MMIO_PIPE((pipe) * 2 + (plane), _SPASIZE, _SPBSIZE)
5385 #define SPKEYMINVAL(pipe, plane) _MMIO_PIPE((pipe) * 2 + (plane), _SPAKEYMINVAL, _SPBKEYMINVAL)
5386 #define SPKEYMSK(pipe, plane) _MMIO_PIPE((pipe) * 2 + (plane), _SPAKEYMSK, _SPBKEYMSK)
5387 #define SPSURF(pipe, plane) _MMIO_PIPE((pipe) * 2 + (plane), _SPASURF, _SPBSURF)
5388 #define SPKEYMAXVAL(pipe, plane) _MMIO_PIPE((pipe) * 2 + (plane), _SPAKEYMAXVAL, _SPBKEYMAXVAL)
5389 #define SPTILEOFF(pipe, plane) _MMIO_PIPE((pipe) * 2 + (plane), _SPATILEOFF, _SPBTILEOFF)
5390 #define SPCONSTALPHA(pipe, plane) _MMIO_PIPE((pipe) * 2 + (plane), _SPACONSTALPHA, _SPBCONSTALPHA)
5391 #define SPGAMC(pipe, plane) _MMIO_PIPE((pipe) * 2 + (plane), _SPAGAMC, _SPBGAMC)
5392
5393 /*
5394  * CHV pipe B sprite CSC
5395  *
5396  * |cr|   |c0 c1 c2|   |cr + cr_ioff|   |cr_ooff|
5397  * |yg| = |c3 c4 c5| x |yg + yg_ioff| + |yg_ooff|
5398  * |cb|   |c6 c7 c8|   |cb + cr_ioff|   |cb_ooff|
5399  */
5400 #define SPCSCYGOFF(sprite)      _MMIO(VLV_DISPLAY_BASE + 0x6d900 + (sprite) * 0x1000)
5401 #define SPCSCCBOFF(sprite)      _MMIO(VLV_DISPLAY_BASE + 0x6d904 + (sprite) * 0x1000)
5402 #define SPCSCCROFF(sprite)      _MMIO(VLV_DISPLAY_BASE + 0x6d908 + (sprite) * 0x1000)
5403 #define  SPCSC_OOFF(x)          (((x) & 0x7ff) << 16) /* s11 */
5404 #define  SPCSC_IOFF(x)          (((x) & 0x7ff) << 0) /* s11 */
5405
5406 #define SPCSCC01(sprite)        _MMIO(VLV_DISPLAY_BASE + 0x6d90c + (sprite) * 0x1000)
5407 #define SPCSCC23(sprite)        _MMIO(VLV_DISPLAY_BASE + 0x6d910 + (sprite) * 0x1000)
5408 #define SPCSCC45(sprite)        _MMIO(VLV_DISPLAY_BASE + 0x6d914 + (sprite) * 0x1000)
5409 #define SPCSCC67(sprite)        _MMIO(VLV_DISPLAY_BASE + 0x6d918 + (sprite) * 0x1000)
5410 #define SPCSCC8(sprite)         _MMIO(VLV_DISPLAY_BASE + 0x6d91c + (sprite) * 0x1000)
5411 #define  SPCSC_C1(x)            (((x) & 0x7fff) << 16) /* s3.12 */
5412 #define  SPCSC_C0(x)            (((x) & 0x7fff) << 0) /* s3.12 */
5413
5414 #define SPCSCYGICLAMP(sprite)   _MMIO(VLV_DISPLAY_BASE + 0x6d920 + (sprite) * 0x1000)
5415 #define SPCSCCBICLAMP(sprite)   _MMIO(VLV_DISPLAY_BASE + 0x6d924 + (sprite) * 0x1000)
5416 #define SPCSCCRICLAMP(sprite)   _MMIO(VLV_DISPLAY_BASE + 0x6d928 + (sprite) * 0x1000)
5417 #define  SPCSC_IMAX(x)          (((x) & 0x7ff) << 16) /* s11 */
5418 #define  SPCSC_IMIN(x)          (((x) & 0x7ff) << 0) /* s11 */
5419
5420 #define SPCSCYGOCLAMP(sprite)   _MMIO(VLV_DISPLAY_BASE + 0x6d92c + (sprite) * 0x1000)
5421 #define SPCSCCBOCLAMP(sprite)   _MMIO(VLV_DISPLAY_BASE + 0x6d930 + (sprite) * 0x1000)
5422 #define SPCSCCROCLAMP(sprite)   _MMIO(VLV_DISPLAY_BASE + 0x6d934 + (sprite) * 0x1000)
5423 #define  SPCSC_OMAX(x)          ((x) << 16) /* u10 */
5424 #define  SPCSC_OMIN(x)          ((x) << 0) /* u10 */
5425
5426 /* Skylake plane registers */
5427
5428 #define _PLANE_CTL_1_A                          0x70180
5429 #define _PLANE_CTL_2_A                          0x70280
5430 #define _PLANE_CTL_3_A                          0x70380
5431 #define   PLANE_CTL_ENABLE                      (1 << 31)
5432 #define   PLANE_CTL_PIPE_GAMMA_ENABLE           (1 << 30)
5433 #define   PLANE_CTL_FORMAT_MASK                 (0xf << 24)
5434 #define   PLANE_CTL_FORMAT_YUV422               (  0 << 24)
5435 #define   PLANE_CTL_FORMAT_NV12                 (  1 << 24)
5436 #define   PLANE_CTL_FORMAT_XRGB_2101010         (  2 << 24)
5437 #define   PLANE_CTL_FORMAT_XRGB_8888            (  4 << 24)
5438 #define   PLANE_CTL_FORMAT_XRGB_16161616F       (  6 << 24)
5439 #define   PLANE_CTL_FORMAT_AYUV                 (  8 << 24)
5440 #define   PLANE_CTL_FORMAT_INDEXED              ( 12 << 24)
5441 #define   PLANE_CTL_FORMAT_RGB_565              ( 14 << 24)
5442 #define   PLANE_CTL_PIPE_CSC_ENABLE             (1 << 23)
5443 #define   PLANE_CTL_KEY_ENABLE_MASK             (0x3 << 21)
5444 #define   PLANE_CTL_KEY_ENABLE_SOURCE           (  1 << 21)
5445 #define   PLANE_CTL_KEY_ENABLE_DESTINATION      (  2 << 21)
5446 #define   PLANE_CTL_ORDER_BGRX                  (0 << 20)
5447 #define   PLANE_CTL_ORDER_RGBX                  (1 << 20)
5448 #define   PLANE_CTL_YUV422_ORDER_MASK           (0x3 << 16)
5449 #define   PLANE_CTL_YUV422_YUYV                 (  0 << 16)
5450 #define   PLANE_CTL_YUV422_UYVY                 (  1 << 16)
5451 #define   PLANE_CTL_YUV422_YVYU                 (  2 << 16)
5452 #define   PLANE_CTL_YUV422_VYUY                 (  3 << 16)
5453 #define   PLANE_CTL_DECOMPRESSION_ENABLE        (1 << 15)
5454 #define   PLANE_CTL_TRICKLE_FEED_DISABLE        (1 << 14)
5455 #define   PLANE_CTL_PLANE_GAMMA_DISABLE         (1 << 13)
5456 #define   PLANE_CTL_TILED_MASK                  (0x7 << 10)
5457 #define   PLANE_CTL_TILED_LINEAR                (  0 << 10)
5458 #define   PLANE_CTL_TILED_X                     (  1 << 10)
5459 #define   PLANE_CTL_TILED_Y                     (  4 << 10)
5460 #define   PLANE_CTL_TILED_YF                    (  5 << 10)
5461 #define   PLANE_CTL_ALPHA_MASK                  (0x3 << 4)
5462 #define   PLANE_CTL_ALPHA_DISABLE               (  0 << 4)
5463 #define   PLANE_CTL_ALPHA_SW_PREMULTIPLY        (  2 << 4)
5464 #define   PLANE_CTL_ALPHA_HW_PREMULTIPLY        (  3 << 4)
5465 #define   PLANE_CTL_ROTATE_MASK                 0x3
5466 #define   PLANE_CTL_ROTATE_0                    0x0
5467 #define   PLANE_CTL_ROTATE_90                   0x1
5468 #define   PLANE_CTL_ROTATE_180                  0x2
5469 #define   PLANE_CTL_ROTATE_270                  0x3
5470 #define _PLANE_STRIDE_1_A                       0x70188
5471 #define _PLANE_STRIDE_2_A                       0x70288
5472 #define _PLANE_STRIDE_3_A                       0x70388
5473 #define _PLANE_POS_1_A                          0x7018c
5474 #define _PLANE_POS_2_A                          0x7028c
5475 #define _PLANE_POS_3_A                          0x7038c
5476 #define _PLANE_SIZE_1_A                         0x70190
5477 #define _PLANE_SIZE_2_A                         0x70290
5478 #define _PLANE_SIZE_3_A                         0x70390
5479 #define _PLANE_SURF_1_A                         0x7019c
5480 #define _PLANE_SURF_2_A                         0x7029c
5481 #define _PLANE_SURF_3_A                         0x7039c
5482 #define _PLANE_OFFSET_1_A                       0x701a4
5483 #define _PLANE_OFFSET_2_A                       0x702a4
5484 #define _PLANE_OFFSET_3_A                       0x703a4
5485 #define _PLANE_KEYVAL_1_A                       0x70194
5486 #define _PLANE_KEYVAL_2_A                       0x70294
5487 #define _PLANE_KEYMSK_1_A                       0x70198
5488 #define _PLANE_KEYMSK_2_A                       0x70298
5489 #define _PLANE_KEYMAX_1_A                       0x701a0
5490 #define _PLANE_KEYMAX_2_A                       0x702a0
5491 #define _PLANE_BUF_CFG_1_A                      0x7027c
5492 #define _PLANE_BUF_CFG_2_A                      0x7037c
5493 #define _PLANE_NV12_BUF_CFG_1_A         0x70278
5494 #define _PLANE_NV12_BUF_CFG_2_A         0x70378
5495
5496 #define _PLANE_CTL_1_B                          0x71180
5497 #define _PLANE_CTL_2_B                          0x71280
5498 #define _PLANE_CTL_3_B                          0x71380
5499 #define _PLANE_CTL_1(pipe)      _PIPE(pipe, _PLANE_CTL_1_A, _PLANE_CTL_1_B)
5500 #define _PLANE_CTL_2(pipe)      _PIPE(pipe, _PLANE_CTL_2_A, _PLANE_CTL_2_B)
5501 #define _PLANE_CTL_3(pipe)      _PIPE(pipe, _PLANE_CTL_3_A, _PLANE_CTL_3_B)
5502 #define PLANE_CTL(pipe, plane)  \
5503         _MMIO_PLANE(plane, _PLANE_CTL_1(pipe), _PLANE_CTL_2(pipe))
5504
5505 #define _PLANE_STRIDE_1_B                       0x71188
5506 #define _PLANE_STRIDE_2_B                       0x71288
5507 #define _PLANE_STRIDE_3_B                       0x71388
5508 #define _PLANE_STRIDE_1(pipe)   \
5509         _PIPE(pipe, _PLANE_STRIDE_1_A, _PLANE_STRIDE_1_B)
5510 #define _PLANE_STRIDE_2(pipe)   \
5511         _PIPE(pipe, _PLANE_STRIDE_2_A, _PLANE_STRIDE_2_B)
5512 #define _PLANE_STRIDE_3(pipe)   \
5513         _PIPE(pipe, _PLANE_STRIDE_3_A, _PLANE_STRIDE_3_B)
5514 #define PLANE_STRIDE(pipe, plane)       \
5515         _MMIO_PLANE(plane, _PLANE_STRIDE_1(pipe), _PLANE_STRIDE_2(pipe))
5516
5517 #define _PLANE_POS_1_B                          0x7118c
5518 #define _PLANE_POS_2_B                          0x7128c
5519 #define _PLANE_POS_3_B                          0x7138c
5520 #define _PLANE_POS_1(pipe)      _PIPE(pipe, _PLANE_POS_1_A, _PLANE_POS_1_B)
5521 #define _PLANE_POS_2(pipe)      _PIPE(pipe, _PLANE_POS_2_A, _PLANE_POS_2_B)
5522 #define _PLANE_POS_3(pipe)      _PIPE(pipe, _PLANE_POS_3_A, _PLANE_POS_3_B)
5523 #define PLANE_POS(pipe, plane)  \
5524         _MMIO_PLANE(plane, _PLANE_POS_1(pipe), _PLANE_POS_2(pipe))
5525
5526 #define _PLANE_SIZE_1_B                         0x71190
5527 #define _PLANE_SIZE_2_B                         0x71290
5528 #define _PLANE_SIZE_3_B                         0x71390
5529 #define _PLANE_SIZE_1(pipe)     _PIPE(pipe, _PLANE_SIZE_1_A, _PLANE_SIZE_1_B)
5530 #define _PLANE_SIZE_2(pipe)     _PIPE(pipe, _PLANE_SIZE_2_A, _PLANE_SIZE_2_B)
5531 #define _PLANE_SIZE_3(pipe)     _PIPE(pipe, _PLANE_SIZE_3_A, _PLANE_SIZE_3_B)
5532 #define PLANE_SIZE(pipe, plane) \
5533         _MMIO_PLANE(plane, _PLANE_SIZE_1(pipe), _PLANE_SIZE_2(pipe))
5534
5535 #define _PLANE_SURF_1_B                         0x7119c
5536 #define _PLANE_SURF_2_B                         0x7129c
5537 #define _PLANE_SURF_3_B                         0x7139c
5538 #define _PLANE_SURF_1(pipe)     _PIPE(pipe, _PLANE_SURF_1_A, _PLANE_SURF_1_B)
5539 #define _PLANE_SURF_2(pipe)     _PIPE(pipe, _PLANE_SURF_2_A, _PLANE_SURF_2_B)
5540 #define _PLANE_SURF_3(pipe)     _PIPE(pipe, _PLANE_SURF_3_A, _PLANE_SURF_3_B)
5541 #define PLANE_SURF(pipe, plane) \
5542         _MMIO_PLANE(plane, _PLANE_SURF_1(pipe), _PLANE_SURF_2(pipe))
5543
5544 #define _PLANE_OFFSET_1_B                       0x711a4
5545 #define _PLANE_OFFSET_2_B                       0x712a4
5546 #define _PLANE_OFFSET_1(pipe) _PIPE(pipe, _PLANE_OFFSET_1_A, _PLANE_OFFSET_1_B)
5547 #define _PLANE_OFFSET_2(pipe) _PIPE(pipe, _PLANE_OFFSET_2_A, _PLANE_OFFSET_2_B)
5548 #define PLANE_OFFSET(pipe, plane)       \
5549         _MMIO_PLANE(plane, _PLANE_OFFSET_1(pipe), _PLANE_OFFSET_2(pipe))
5550
5551 #define _PLANE_KEYVAL_1_B                       0x71194
5552 #define _PLANE_KEYVAL_2_B                       0x71294
5553 #define _PLANE_KEYVAL_1(pipe) _PIPE(pipe, _PLANE_KEYVAL_1_A, _PLANE_KEYVAL_1_B)
5554 #define _PLANE_KEYVAL_2(pipe) _PIPE(pipe, _PLANE_KEYVAL_2_A, _PLANE_KEYVAL_2_B)
5555 #define PLANE_KEYVAL(pipe, plane)       \
5556         _MMIO_PLANE(plane, _PLANE_KEYVAL_1(pipe), _PLANE_KEYVAL_2(pipe))
5557
5558 #define _PLANE_KEYMSK_1_B                       0x71198
5559 #define _PLANE_KEYMSK_2_B                       0x71298
5560 #define _PLANE_KEYMSK_1(pipe) _PIPE(pipe, _PLANE_KEYMSK_1_A, _PLANE_KEYMSK_1_B)
5561 #define _PLANE_KEYMSK_2(pipe) _PIPE(pipe, _PLANE_KEYMSK_2_A, _PLANE_KEYMSK_2_B)
5562 #define PLANE_KEYMSK(pipe, plane)       \
5563         _MMIO_PLANE(plane, _PLANE_KEYMSK_1(pipe), _PLANE_KEYMSK_2(pipe))
5564
5565 #define _PLANE_KEYMAX_1_B                       0x711a0
5566 #define _PLANE_KEYMAX_2_B                       0x712a0
5567 #define _PLANE_KEYMAX_1(pipe) _PIPE(pipe, _PLANE_KEYMAX_1_A, _PLANE_KEYMAX_1_B)
5568 #define _PLANE_KEYMAX_2(pipe) _PIPE(pipe, _PLANE_KEYMAX_2_A, _PLANE_KEYMAX_2_B)
5569 #define PLANE_KEYMAX(pipe, plane)       \
5570         _MMIO_PLANE(plane, _PLANE_KEYMAX_1(pipe), _PLANE_KEYMAX_2(pipe))
5571
5572 #define _PLANE_BUF_CFG_1_B                      0x7127c
5573 #define _PLANE_BUF_CFG_2_B                      0x7137c
5574 #define _PLANE_BUF_CFG_1(pipe)  \
5575         _PIPE(pipe, _PLANE_BUF_CFG_1_A, _PLANE_BUF_CFG_1_B)
5576 #define _PLANE_BUF_CFG_2(pipe)  \
5577         _PIPE(pipe, _PLANE_BUF_CFG_2_A, _PLANE_BUF_CFG_2_B)
5578 #define PLANE_BUF_CFG(pipe, plane)      \
5579         _MMIO_PLANE(plane, _PLANE_BUF_CFG_1(pipe), _PLANE_BUF_CFG_2(pipe))
5580
5581 #define _PLANE_NV12_BUF_CFG_1_B         0x71278
5582 #define _PLANE_NV12_BUF_CFG_2_B         0x71378
5583 #define _PLANE_NV12_BUF_CFG_1(pipe)     \
5584         _PIPE(pipe, _PLANE_NV12_BUF_CFG_1_A, _PLANE_NV12_BUF_CFG_1_B)
5585 #define _PLANE_NV12_BUF_CFG_2(pipe)     \
5586         _PIPE(pipe, _PLANE_NV12_BUF_CFG_2_A, _PLANE_NV12_BUF_CFG_2_B)
5587 #define PLANE_NV12_BUF_CFG(pipe, plane) \
5588         _MMIO_PLANE(plane, _PLANE_NV12_BUF_CFG_1(pipe), _PLANE_NV12_BUF_CFG_2(pipe))
5589
5590 /* SKL new cursor registers */
5591 #define _CUR_BUF_CFG_A                          0x7017c
5592 #define _CUR_BUF_CFG_B                          0x7117c
5593 #define CUR_BUF_CFG(pipe)       _MMIO_PIPE(pipe, _CUR_BUF_CFG_A, _CUR_BUF_CFG_B)
5594
5595 /* VBIOS regs */
5596 #define VGACNTRL                _MMIO(0x71400)
5597 # define VGA_DISP_DISABLE                       (1 << 31)
5598 # define VGA_2X_MODE                            (1 << 30)
5599 # define VGA_PIPE_B_SELECT                      (1 << 29)
5600
5601 #define VLV_VGACNTRL            _MMIO(VLV_DISPLAY_BASE + 0x71400)
5602
5603 /* Ironlake */
5604
5605 #define CPU_VGACNTRL    _MMIO(0x41000)
5606
5607 #define DIGITAL_PORT_HOTPLUG_CNTRL      _MMIO(0x44030)
5608 #define  DIGITAL_PORTA_HOTPLUG_ENABLE           (1 << 4)
5609 #define  DIGITAL_PORTA_PULSE_DURATION_2ms       (0 << 2) /* pre-HSW */
5610 #define  DIGITAL_PORTA_PULSE_DURATION_4_5ms     (1 << 2) /* pre-HSW */
5611 #define  DIGITAL_PORTA_PULSE_DURATION_6ms       (2 << 2) /* pre-HSW */
5612 #define  DIGITAL_PORTA_PULSE_DURATION_100ms     (3 << 2) /* pre-HSW */
5613 #define  DIGITAL_PORTA_PULSE_DURATION_MASK      (3 << 2) /* pre-HSW */
5614 #define  DIGITAL_PORTA_HOTPLUG_STATUS_MASK      (3 << 0)
5615 #define  DIGITAL_PORTA_HOTPLUG_NO_DETECT        (0 << 0)
5616 #define  DIGITAL_PORTA_HOTPLUG_SHORT_DETECT     (1 << 0)
5617 #define  DIGITAL_PORTA_HOTPLUG_LONG_DETECT      (2 << 0)
5618
5619 /* refresh rate hardware control */
5620 #define RR_HW_CTL       _MMIO(0x45300)
5621 #define  RR_HW_LOW_POWER_FRAMES_MASK    0xff
5622 #define  RR_HW_HIGH_POWER_FRAMES_MASK   0xff00
5623
5624 #define FDI_PLL_BIOS_0  _MMIO(0x46000)
5625 #define  FDI_PLL_FB_CLOCK_MASK  0xff
5626 #define FDI_PLL_BIOS_1  _MMIO(0x46004)
5627 #define FDI_PLL_BIOS_2  _MMIO(0x46008)
5628 #define DISPLAY_PORT_PLL_BIOS_0         _MMIO(0x4600c)
5629 #define DISPLAY_PORT_PLL_BIOS_1         _MMIO(0x46010)
5630 #define DISPLAY_PORT_PLL_BIOS_2         _MMIO(0x46014)
5631
5632 #define PCH_3DCGDIS0            _MMIO(0x46020)
5633 # define MARIUNIT_CLOCK_GATE_DISABLE            (1 << 18)
5634 # define SVSMUNIT_CLOCK_GATE_DISABLE            (1 << 1)
5635
5636 #define PCH_3DCGDIS1            _MMIO(0x46024)
5637 # define VFMUNIT_CLOCK_GATE_DISABLE             (1 << 11)
5638
5639 #define FDI_PLL_FREQ_CTL        _MMIO(0x46030)
5640 #define  FDI_PLL_FREQ_CHANGE_REQUEST    (1<<24)
5641 #define  FDI_PLL_FREQ_LOCK_LIMIT_MASK   0xfff00
5642 #define  FDI_PLL_FREQ_DISABLE_COUNT_LIMIT_MASK  0xff
5643
5644
5645 #define _PIPEA_DATA_M1          0x60030
5646 #define  PIPE_DATA_M1_OFFSET    0
5647 #define _PIPEA_DATA_N1          0x60034
5648 #define  PIPE_DATA_N1_OFFSET    0
5649
5650 #define _PIPEA_DATA_M2          0x60038
5651 #define  PIPE_DATA_M2_OFFSET    0
5652 #define _PIPEA_DATA_N2          0x6003c
5653 #define  PIPE_DATA_N2_OFFSET    0
5654
5655 #define _PIPEA_LINK_M1          0x60040
5656 #define  PIPE_LINK_M1_OFFSET    0
5657 #define _PIPEA_LINK_N1          0x60044
5658 #define  PIPE_LINK_N1_OFFSET    0
5659
5660 #define _PIPEA_LINK_M2          0x60048
5661 #define  PIPE_LINK_M2_OFFSET    0
5662 #define _PIPEA_LINK_N2          0x6004c
5663 #define  PIPE_LINK_N2_OFFSET    0
5664
5665 /* PIPEB timing regs are same start from 0x61000 */
5666
5667 #define _PIPEB_DATA_M1          0x61030
5668 #define _PIPEB_DATA_N1          0x61034
5669 #define _PIPEB_DATA_M2          0x61038
5670 #define _PIPEB_DATA_N2          0x6103c
5671 #define _PIPEB_LINK_M1          0x61040
5672 #define _PIPEB_LINK_N1          0x61044
5673 #define _PIPEB_LINK_M2          0x61048
5674 #define _PIPEB_LINK_N2          0x6104c
5675
5676 #define PIPE_DATA_M1(tran) _MMIO_TRANS2(tran, _PIPEA_DATA_M1)
5677 #define PIPE_DATA_N1(tran) _MMIO_TRANS2(tran, _PIPEA_DATA_N1)
5678 #define PIPE_DATA_M2(tran) _MMIO_TRANS2(tran, _PIPEA_DATA_M2)
5679 #define PIPE_DATA_N2(tran) _MMIO_TRANS2(tran, _PIPEA_DATA_N2)
5680 #define PIPE_LINK_M1(tran) _MMIO_TRANS2(tran, _PIPEA_LINK_M1)
5681 #define PIPE_LINK_N1(tran) _MMIO_TRANS2(tran, _PIPEA_LINK_N1)
5682 #define PIPE_LINK_M2(tran) _MMIO_TRANS2(tran, _PIPEA_LINK_M2)
5683 #define PIPE_LINK_N2(tran) _MMIO_TRANS2(tran, _PIPEA_LINK_N2)
5684
5685 /* CPU panel fitter */
5686 /* IVB+ has 3 fitters, 0 is 7x5 capable, the other two only 3x3 */
5687 #define _PFA_CTL_1               0x68080
5688 #define _PFB_CTL_1               0x68880
5689 #define  PF_ENABLE              (1<<31)
5690 #define  PF_PIPE_SEL_MASK_IVB   (3<<29)
5691 #define  PF_PIPE_SEL_IVB(pipe)  ((pipe)<<29)
5692 #define  PF_FILTER_MASK         (3<<23)
5693 #define  PF_FILTER_PROGRAMMED   (0<<23)
5694 #define  PF_FILTER_MED_3x3      (1<<23)
5695 #define  PF_FILTER_EDGE_ENHANCE (2<<23)
5696 #define  PF_FILTER_EDGE_SOFTEN  (3<<23)
5697 #define _PFA_WIN_SZ             0x68074
5698 #define _PFB_WIN_SZ             0x68874
5699 #define _PFA_WIN_POS            0x68070
5700 #define _PFB_WIN_POS            0x68870
5701 #define _PFA_VSCALE             0x68084
5702 #define _PFB_VSCALE             0x68884
5703 #define _PFA_HSCALE             0x68090
5704 #define _PFB_HSCALE             0x68890
5705
5706 #define PF_CTL(pipe)            _MMIO_PIPE(pipe, _PFA_CTL_1, _PFB_CTL_1)
5707 #define PF_WIN_SZ(pipe)         _MMIO_PIPE(pipe, _PFA_WIN_SZ, _PFB_WIN_SZ)
5708 #define PF_WIN_POS(pipe)        _MMIO_PIPE(pipe, _PFA_WIN_POS, _PFB_WIN_POS)
5709 #define PF_VSCALE(pipe)         _MMIO_PIPE(pipe, _PFA_VSCALE, _PFB_VSCALE)
5710 #define PF_HSCALE(pipe)         _MMIO_PIPE(pipe, _PFA_HSCALE, _PFB_HSCALE)
5711
5712 #define _PSA_CTL                0x68180
5713 #define _PSB_CTL                0x68980
5714 #define PS_ENABLE               (1<<31)
5715 #define _PSA_WIN_SZ             0x68174
5716 #define _PSB_WIN_SZ             0x68974
5717 #define _PSA_WIN_POS            0x68170
5718 #define _PSB_WIN_POS            0x68970
5719
5720 #define PS_CTL(pipe)            _MMIO_PIPE(pipe, _PSA_CTL, _PSB_CTL)
5721 #define PS_WIN_SZ(pipe)         _MMIO_PIPE(pipe, _PSA_WIN_SZ, _PSB_WIN_SZ)
5722 #define PS_WIN_POS(pipe)        _MMIO_PIPE(pipe, _PSA_WIN_POS, _PSB_WIN_POS)
5723
5724 /*
5725  * Skylake scalers
5726  */
5727 #define _PS_1A_CTRL      0x68180
5728 #define _PS_2A_CTRL      0x68280
5729 #define _PS_1B_CTRL      0x68980
5730 #define _PS_2B_CTRL      0x68A80
5731 #define _PS_1C_CTRL      0x69180
5732 #define PS_SCALER_EN        (1 << 31)
5733 #define PS_SCALER_MODE_MASK (3 << 28)
5734 #define PS_SCALER_MODE_DYN  (0 << 28)
5735 #define PS_SCALER_MODE_HQ  (1 << 28)
5736 #define PS_PLANE_SEL_MASK  (7 << 25)
5737 #define PS_PLANE_SEL(plane) (((plane) + 1) << 25)
5738 #define PS_FILTER_MASK         (3 << 23)
5739 #define PS_FILTER_MEDIUM       (0 << 23)
5740 #define PS_FILTER_EDGE_ENHANCE (2 << 23)
5741 #define PS_FILTER_BILINEAR     (3 << 23)
5742 #define PS_VERT3TAP            (1 << 21)
5743 #define PS_VERT_INT_INVERT_FIELD1 (0 << 20)
5744 #define PS_VERT_INT_INVERT_FIELD0 (1 << 20)
5745 #define PS_PWRUP_PROGRESS         (1 << 17)
5746 #define PS_V_FILTER_BYPASS        (1 << 8)
5747 #define PS_VADAPT_EN              (1 << 7)
5748 #define PS_VADAPT_MODE_MASK        (3 << 5)
5749 #define PS_VADAPT_MODE_LEAST_ADAPT (0 << 5)
5750 #define PS_VADAPT_MODE_MOD_ADAPT   (1 << 5)
5751 #define PS_VADAPT_MODE_MOST_ADAPT  (3 << 5)
5752
5753 #define _PS_PWR_GATE_1A     0x68160
5754 #define _PS_PWR_GATE_2A     0x68260
5755 #define _PS_PWR_GATE_1B     0x68960
5756 #define _PS_PWR_GATE_2B     0x68A60
5757 #define _PS_PWR_GATE_1C     0x69160
5758 #define PS_PWR_GATE_DIS_OVERRIDE       (1 << 31)
5759 #define PS_PWR_GATE_SETTLING_TIME_32   (0 << 3)
5760 #define PS_PWR_GATE_SETTLING_TIME_64   (1 << 3)
5761 #define PS_PWR_GATE_SETTLING_TIME_96   (2 << 3)
5762 #define PS_PWR_GATE_SETTLING_TIME_128  (3 << 3)
5763 #define PS_PWR_GATE_SLPEN_8             0
5764 #define PS_PWR_GATE_SLPEN_16            1
5765 #define PS_PWR_GATE_SLPEN_24            2
5766 #define PS_PWR_GATE_SLPEN_32            3
5767
5768 #define _PS_WIN_POS_1A      0x68170
5769 #define _PS_WIN_POS_2A      0x68270
5770 #define _PS_WIN_POS_1B      0x68970
5771 #define _PS_WIN_POS_2B      0x68A70
5772 #define _PS_WIN_POS_1C      0x69170
5773
5774 #define _PS_WIN_SZ_1A       0x68174
5775 #define _PS_WIN_SZ_2A       0x68274
5776 #define _PS_WIN_SZ_1B       0x68974
5777 #define _PS_WIN_SZ_2B       0x68A74
5778 #define _PS_WIN_SZ_1C       0x69174
5779
5780 #define _PS_VSCALE_1A       0x68184
5781 #define _PS_VSCALE_2A       0x68284
5782 #define _PS_VSCALE_1B       0x68984
5783 #define _PS_VSCALE_2B       0x68A84
5784 #define _PS_VSCALE_1C       0x69184
5785
5786 #define _PS_HSCALE_1A       0x68190
5787 #define _PS_HSCALE_2A       0x68290
5788 #define _PS_HSCALE_1B       0x68990
5789 #define _PS_HSCALE_2B       0x68A90
5790 #define _PS_HSCALE_1C       0x69190
5791
5792 #define _PS_VPHASE_1A       0x68188
5793 #define _PS_VPHASE_2A       0x68288
5794 #define _PS_VPHASE_1B       0x68988
5795 #define _PS_VPHASE_2B       0x68A88
5796 #define _PS_VPHASE_1C       0x69188
5797
5798 #define _PS_HPHASE_1A       0x68194
5799 #define _PS_HPHASE_2A       0x68294
5800 #define _PS_HPHASE_1B       0x68994
5801 #define _PS_HPHASE_2B       0x68A94
5802 #define _PS_HPHASE_1C       0x69194
5803
5804 #define _PS_ECC_STAT_1A     0x681D0
5805 #define _PS_ECC_STAT_2A     0x682D0
5806 #define _PS_ECC_STAT_1B     0x689D0
5807 #define _PS_ECC_STAT_2B     0x68AD0
5808 #define _PS_ECC_STAT_1C     0x691D0
5809
5810 #define _ID(id, a, b) ((a) + (id)*((b)-(a)))
5811 #define SKL_PS_CTRL(pipe, id) _MMIO_PIPE(pipe,        \
5812                         _ID(id, _PS_1A_CTRL, _PS_2A_CTRL),       \
5813                         _ID(id, _PS_1B_CTRL, _PS_2B_CTRL))
5814 #define SKL_PS_PWR_GATE(pipe, id) _MMIO_PIPE(pipe,    \
5815                         _ID(id, _PS_PWR_GATE_1A, _PS_PWR_GATE_2A), \
5816                         _ID(id, _PS_PWR_GATE_1B, _PS_PWR_GATE_2B))
5817 #define SKL_PS_WIN_POS(pipe, id) _MMIO_PIPE(pipe,     \
5818                         _ID(id, _PS_WIN_POS_1A, _PS_WIN_POS_2A), \
5819                         _ID(id, _PS_WIN_POS_1B, _PS_WIN_POS_2B))
5820 #define SKL_PS_WIN_SZ(pipe, id)  _MMIO_PIPE(pipe,     \
5821                         _ID(id, _PS_WIN_SZ_1A, _PS_WIN_SZ_2A),   \
5822                         _ID(id, _PS_WIN_SZ_1B, _PS_WIN_SZ_2B))
5823 #define SKL_PS_VSCALE(pipe, id)  _MMIO_PIPE(pipe,     \
5824                         _ID(id, _PS_VSCALE_1A, _PS_VSCALE_2A),   \
5825                         _ID(id, _PS_VSCALE_1B, _PS_VSCALE_2B))
5826 #define SKL_PS_HSCALE(pipe, id)  _MMIO_PIPE(pipe,     \
5827                         _ID(id, _PS_HSCALE_1A, _PS_HSCALE_2A),   \
5828                         _ID(id, _PS_HSCALE_1B, _PS_HSCALE_2B))
5829 #define SKL_PS_VPHASE(pipe, id)  _MMIO_PIPE(pipe,     \
5830                         _ID(id, _PS_VPHASE_1A, _PS_VPHASE_2A),   \
5831                         _ID(id, _PS_VPHASE_1B, _PS_VPHASE_2B))
5832 #define SKL_PS_HPHASE(pipe, id)  _MMIO_PIPE(pipe,     \
5833                         _ID(id, _PS_HPHASE_1A, _PS_HPHASE_2A),   \
5834                         _ID(id, _PS_HPHASE_1B, _PS_HPHASE_2B))
5835 #define SKL_PS_ECC_STAT(pipe, id)  _MMIO_PIPE(pipe,     \
5836                         _ID(id, _PS_ECC_STAT_1A, _PS_ECC_STAT_2A),   \
5837                         _ID(id, _PS_ECC_STAT_1B, _PS_ECC_STAT_2B))
5838
5839 /* legacy palette */
5840 #define _LGC_PALETTE_A           0x4a000
5841 #define _LGC_PALETTE_B           0x4a800
5842 #define LGC_PALETTE(pipe, i) _MMIO(_PIPE(pipe, _LGC_PALETTE_A, _LGC_PALETTE_B) + (i) * 4)
5843
5844 #define _GAMMA_MODE_A           0x4a480
5845 #define _GAMMA_MODE_B           0x4ac80
5846 #define GAMMA_MODE(pipe) _MMIO_PIPE(pipe, _GAMMA_MODE_A, _GAMMA_MODE_B)
5847 #define GAMMA_MODE_MODE_MASK    (3 << 0)
5848 #define GAMMA_MODE_MODE_8BIT    (0 << 0)
5849 #define GAMMA_MODE_MODE_10BIT   (1 << 0)
5850 #define GAMMA_MODE_MODE_12BIT   (2 << 0)
5851 #define GAMMA_MODE_MODE_SPLIT   (3 << 0)
5852
5853 /* DMC/CSR */
5854 #define CSR_PROGRAM(i)          _MMIO(0x80000 + (i) * 4)
5855 #define CSR_SSP_BASE_ADDR_GEN9  0x00002FC0
5856 #define CSR_HTP_ADDR_SKL        0x00500034
5857 #define CSR_SSP_BASE            _MMIO(0x8F074)
5858 #define CSR_HTP_SKL             _MMIO(0x8F004)
5859 #define CSR_LAST_WRITE          _MMIO(0x8F034)
5860 #define CSR_LAST_WRITE_VALUE    0xc003b400
5861 /* MMIO address range for CSR program (0x80000 - 0x82FFF) */
5862 #define CSR_MMIO_START_RANGE    0x80000
5863 #define CSR_MMIO_END_RANGE      0x8FFFF
5864 #define SKL_CSR_DC3_DC5_COUNT   _MMIO(0x80030)
5865 #define SKL_CSR_DC5_DC6_COUNT   _MMIO(0x8002C)
5866 #define BXT_CSR_DC3_DC5_COUNT   _MMIO(0x80038)
5867
5868 /* interrupts */
5869 #define DE_MASTER_IRQ_CONTROL   (1 << 31)
5870 #define DE_SPRITEB_FLIP_DONE    (1 << 29)
5871 #define DE_SPRITEA_FLIP_DONE    (1 << 28)
5872 #define DE_PLANEB_FLIP_DONE     (1 << 27)
5873 #define DE_PLANEA_FLIP_DONE     (1 << 26)
5874 #define DE_PLANE_FLIP_DONE(plane) (1 << (26 + (plane)))
5875 #define DE_PCU_EVENT            (1 << 25)
5876 #define DE_GTT_FAULT            (1 << 24)
5877 #define DE_POISON               (1 << 23)
5878 #define DE_PERFORM_COUNTER      (1 << 22)
5879 #define DE_PCH_EVENT            (1 << 21)
5880 #define DE_AUX_CHANNEL_A        (1 << 20)
5881 #define DE_DP_A_HOTPLUG         (1 << 19)
5882 #define DE_GSE                  (1 << 18)
5883 #define DE_PIPEB_VBLANK         (1 << 15)
5884 #define DE_PIPEB_EVEN_FIELD     (1 << 14)
5885 #define DE_PIPEB_ODD_FIELD      (1 << 13)
5886 #define DE_PIPEB_LINE_COMPARE   (1 << 12)
5887 #define DE_PIPEB_VSYNC          (1 << 11)
5888 #define DE_PIPEB_CRC_DONE       (1 << 10)
5889 #define DE_PIPEB_FIFO_UNDERRUN  (1 << 8)
5890 #define DE_PIPEA_VBLANK         (1 << 7)
5891 #define DE_PIPE_VBLANK(pipe)    (1 << (7 + 8*(pipe)))
5892 #define DE_PIPEA_EVEN_FIELD     (1 << 6)
5893 #define DE_PIPEA_ODD_FIELD      (1 << 5)
5894 #define DE_PIPEA_LINE_COMPARE   (1 << 4)
5895 #define DE_PIPEA_VSYNC          (1 << 3)
5896 #define DE_PIPEA_CRC_DONE       (1 << 2)
5897 #define DE_PIPE_CRC_DONE(pipe)  (1 << (2 + 8*(pipe)))
5898 #define DE_PIPEA_FIFO_UNDERRUN  (1 << 0)
5899 #define DE_PIPE_FIFO_UNDERRUN(pipe)  (1 << (8*(pipe)))
5900
5901 /* More Ivybridge lolz */
5902 #define DE_ERR_INT_IVB                  (1<<30)
5903 #define DE_GSE_IVB                      (1<<29)
5904 #define DE_PCH_EVENT_IVB                (1<<28)
5905 #define DE_DP_A_HOTPLUG_IVB             (1<<27)
5906 #define DE_AUX_CHANNEL_A_IVB            (1<<26)
5907 #define DE_SPRITEC_FLIP_DONE_IVB        (1<<14)
5908 #define DE_PLANEC_FLIP_DONE_IVB         (1<<13)
5909 #define DE_PIPEC_VBLANK_IVB             (1<<10)
5910 #define DE_SPRITEB_FLIP_DONE_IVB        (1<<9)
5911 #define DE_PLANEB_FLIP_DONE_IVB         (1<<8)
5912 #define DE_PIPEB_VBLANK_IVB             (1<<5)
5913 #define DE_SPRITEA_FLIP_DONE_IVB        (1<<4)
5914 #define DE_PLANEA_FLIP_DONE_IVB         (1<<3)
5915 #define DE_PLANE_FLIP_DONE_IVB(plane)   (1<< (3 + 5*(plane)))
5916 #define DE_PIPEA_VBLANK_IVB             (1<<0)
5917 #define DE_PIPE_VBLANK_IVB(pipe)        (1 << ((pipe) * 5))
5918
5919 #define VLV_MASTER_IER                  _MMIO(0x4400c) /* Gunit master IER */
5920 #define   MASTER_INTERRUPT_ENABLE       (1<<31)
5921
5922 #define DEISR   _MMIO(0x44000)
5923 #define DEIMR   _MMIO(0x44004)
5924 #define DEIIR   _MMIO(0x44008)
5925 #define DEIER   _MMIO(0x4400c)
5926
5927 #define GTISR   _MMIO(0x44010)
5928 #define GTIMR   _MMIO(0x44014)
5929 #define GTIIR   _MMIO(0x44018)
5930 #define GTIER   _MMIO(0x4401c)
5931
5932 #define GEN8_MASTER_IRQ                 _MMIO(0x44200)
5933 #define  GEN8_MASTER_IRQ_CONTROL        (1<<31)
5934 #define  GEN8_PCU_IRQ                   (1<<30)
5935 #define  GEN8_DE_PCH_IRQ                (1<<23)
5936 #define  GEN8_DE_MISC_IRQ               (1<<22)
5937 #define  GEN8_DE_PORT_IRQ               (1<<20)
5938 #define  GEN8_DE_PIPE_C_IRQ             (1<<18)
5939 #define  GEN8_DE_PIPE_B_IRQ             (1<<17)
5940 #define  GEN8_DE_PIPE_A_IRQ             (1<<16)
5941 #define  GEN8_DE_PIPE_IRQ(pipe)         (1<<(16+(pipe)))
5942 #define  GEN8_GT_VECS_IRQ               (1<<6)
5943 #define  GEN8_GT_PM_IRQ                 (1<<4)
5944 #define  GEN8_GT_VCS2_IRQ               (1<<3)
5945 #define  GEN8_GT_VCS1_IRQ               (1<<2)
5946 #define  GEN8_GT_BCS_IRQ                (1<<1)
5947 #define  GEN8_GT_RCS_IRQ                (1<<0)
5948
5949 #define GEN8_GT_ISR(which) _MMIO(0x44300 + (0x10 * (which)))
5950 #define GEN8_GT_IMR(which) _MMIO(0x44304 + (0x10 * (which)))
5951 #define GEN8_GT_IIR(which) _MMIO(0x44308 + (0x10 * (which)))
5952 #define GEN8_GT_IER(which) _MMIO(0x4430c + (0x10 * (which)))
5953
5954 #define GEN8_RCS_IRQ_SHIFT 0
5955 #define GEN8_BCS_IRQ_SHIFT 16
5956 #define GEN8_VCS1_IRQ_SHIFT 0
5957 #define GEN8_VCS2_IRQ_SHIFT 16
5958 #define GEN8_VECS_IRQ_SHIFT 0
5959 #define GEN8_WD_IRQ_SHIFT 16
5960
5961 #define GEN8_DE_PIPE_ISR(pipe) _MMIO(0x44400 + (0x10 * (pipe)))
5962 #define GEN8_DE_PIPE_IMR(pipe) _MMIO(0x44404 + (0x10 * (pipe)))
5963 #define GEN8_DE_PIPE_IIR(pipe) _MMIO(0x44408 + (0x10 * (pipe)))
5964 #define GEN8_DE_PIPE_IER(pipe) _MMIO(0x4440c + (0x10 * (pipe)))
5965 #define  GEN8_PIPE_FIFO_UNDERRUN        (1 << 31)
5966 #define  GEN8_PIPE_CDCLK_CRC_ERROR      (1 << 29)
5967 #define  GEN8_PIPE_CDCLK_CRC_DONE       (1 << 28)
5968 #define  GEN8_PIPE_CURSOR_FAULT         (1 << 10)
5969 #define  GEN8_PIPE_SPRITE_FAULT         (1 << 9)
5970 #define  GEN8_PIPE_PRIMARY_FAULT        (1 << 8)
5971 #define  GEN8_PIPE_SPRITE_FLIP_DONE     (1 << 5)
5972 #define  GEN8_PIPE_PRIMARY_FLIP_DONE    (1 << 4)
5973 #define  GEN8_PIPE_SCAN_LINE_EVENT      (1 << 2)
5974 #define  GEN8_PIPE_VSYNC                (1 << 1)
5975 #define  GEN8_PIPE_VBLANK               (1 << 0)
5976 #define  GEN9_PIPE_CURSOR_FAULT         (1 << 11)
5977 #define  GEN9_PIPE_PLANE4_FAULT         (1 << 10)
5978 #define  GEN9_PIPE_PLANE3_FAULT         (1 << 9)
5979 #define  GEN9_PIPE_PLANE2_FAULT         (1 << 8)
5980 #define  GEN9_PIPE_PLANE1_FAULT         (1 << 7)
5981 #define  GEN9_PIPE_PLANE4_FLIP_DONE     (1 << 6)
5982 #define  GEN9_PIPE_PLANE3_FLIP_DONE     (1 << 5)
5983 #define  GEN9_PIPE_PLANE2_FLIP_DONE     (1 << 4)
5984 #define  GEN9_PIPE_PLANE1_FLIP_DONE     (1 << 3)
5985 #define  GEN9_PIPE_PLANE_FLIP_DONE(p)   (1 << (3 + (p)))
5986 #define GEN8_DE_PIPE_IRQ_FAULT_ERRORS \
5987         (GEN8_PIPE_CURSOR_FAULT | \
5988          GEN8_PIPE_SPRITE_FAULT | \
5989          GEN8_PIPE_PRIMARY_FAULT)
5990 #define GEN9_DE_PIPE_IRQ_FAULT_ERRORS \
5991         (GEN9_PIPE_CURSOR_FAULT | \
5992          GEN9_PIPE_PLANE4_FAULT | \
5993          GEN9_PIPE_PLANE3_FAULT | \
5994          GEN9_PIPE_PLANE2_FAULT | \
5995          GEN9_PIPE_PLANE1_FAULT)
5996
5997 #define GEN8_DE_PORT_ISR _MMIO(0x44440)
5998 #define GEN8_DE_PORT_IMR _MMIO(0x44444)
5999 #define GEN8_DE_PORT_IIR _MMIO(0x44448)
6000 #define GEN8_DE_PORT_IER _MMIO(0x4444c)
6001 #define  GEN9_AUX_CHANNEL_D             (1 << 27)
6002 #define  GEN9_AUX_CHANNEL_C             (1 << 26)
6003 #define  GEN9_AUX_CHANNEL_B             (1 << 25)
6004 #define  BXT_DE_PORT_HP_DDIC            (1 << 5)
6005 #define  BXT_DE_PORT_HP_DDIB            (1 << 4)
6006 #define  BXT_DE_PORT_HP_DDIA            (1 << 3)
6007 #define  BXT_DE_PORT_HOTPLUG_MASK       (BXT_DE_PORT_HP_DDIA | \
6008                                          BXT_DE_PORT_HP_DDIB | \
6009                                          BXT_DE_PORT_HP_DDIC)
6010 #define  GEN8_PORT_DP_A_HOTPLUG         (1 << 3)
6011 #define  BXT_DE_PORT_GMBUS              (1 << 1)
6012 #define  GEN8_AUX_CHANNEL_A             (1 << 0)
6013
6014 #define GEN8_DE_MISC_ISR _MMIO(0x44460)
6015 #define GEN8_DE_MISC_IMR _MMIO(0x44464)
6016 #define GEN8_DE_MISC_IIR _MMIO(0x44468)
6017 #define GEN8_DE_MISC_IER _MMIO(0x4446c)
6018 #define  GEN8_DE_MISC_GSE               (1 << 27)
6019
6020 #define GEN8_PCU_ISR _MMIO(0x444e0)
6021 #define GEN8_PCU_IMR _MMIO(0x444e4)
6022 #define GEN8_PCU_IIR _MMIO(0x444e8)
6023 #define GEN8_PCU_IER _MMIO(0x444ec)
6024
6025 #define ILK_DISPLAY_CHICKEN2    _MMIO(0x42004)
6026 /* Required on all Ironlake and Sandybridge according to the B-Spec. */
6027 #define  ILK_ELPIN_409_SELECT   (1 << 25)
6028 #define  ILK_DPARB_GATE (1<<22)
6029 #define  ILK_VSDPFD_FULL        (1<<21)
6030 #define FUSE_STRAP                      _MMIO(0x42014)
6031 #define  ILK_INTERNAL_GRAPHICS_DISABLE  (1 << 31)
6032 #define  ILK_INTERNAL_DISPLAY_DISABLE   (1 << 30)
6033 #define  ILK_DISPLAY_DEBUG_DISABLE      (1 << 29)
6034 #define  IVB_PIPE_C_DISABLE             (1 << 28)
6035 #define  ILK_HDCP_DISABLE               (1 << 25)
6036 #define  ILK_eDP_A_DISABLE              (1 << 24)
6037 #define  HSW_CDCLK_LIMIT                (1 << 24)
6038 #define  ILK_DESKTOP                    (1 << 23)
6039
6040 #define ILK_DSPCLK_GATE_D                       _MMIO(0x42020)
6041 #define   ILK_VRHUNIT_CLOCK_GATE_DISABLE        (1 << 28)
6042 #define   ILK_DPFCUNIT_CLOCK_GATE_DISABLE       (1 << 9)
6043 #define   ILK_DPFCRUNIT_CLOCK_GATE_DISABLE      (1 << 8)
6044 #define   ILK_DPFDUNIT_CLOCK_GATE_ENABLE        (1 << 7)
6045 #define   ILK_DPARBUNIT_CLOCK_GATE_ENABLE       (1 << 5)
6046
6047 #define IVB_CHICKEN3    _MMIO(0x4200c)
6048 # define CHICKEN3_DGMG_REQ_OUT_FIX_DISABLE      (1 << 5)
6049 # define CHICKEN3_DGMG_DONE_FIX_DISABLE         (1 << 2)
6050
6051 #define CHICKEN_PAR1_1          _MMIO(0x42080)
6052 #define  DPA_MASK_VBLANK_SRD    (1 << 15)
6053 #define  FORCE_ARB_IDLE_PLANES  (1 << 14)
6054 #define  SKL_EDP_PSR_FIX_RDWRAP (1 << 3)
6055
6056 #define _CHICKEN_PIPESL_1_A     0x420b0
6057 #define _CHICKEN_PIPESL_1_B     0x420b4
6058 #define  HSW_FBCQ_DIS                   (1 << 22)
6059 #define  BDW_DPRS_MASK_VBLANK_SRD       (1 << 0)
6060 #define CHICKEN_PIPESL_1(pipe) _MMIO_PIPE(pipe, _CHICKEN_PIPESL_1_A, _CHICKEN_PIPESL_1_B)
6061
6062 #define DISP_ARB_CTL    _MMIO(0x45000)
6063 #define  DISP_FBC_MEMORY_WAKE           (1<<31)
6064 #define  DISP_TILE_SURFACE_SWIZZLING    (1<<13)
6065 #define  DISP_FBC_WM_DIS                (1<<15)
6066 #define DISP_ARB_CTL2   _MMIO(0x45004)
6067 #define  DISP_DATA_PARTITION_5_6        (1<<6)
6068 #define DBUF_CTL        _MMIO(0x45008)
6069 #define  DBUF_POWER_REQUEST             (1<<31)
6070 #define  DBUF_POWER_STATE               (1<<30)
6071 #define GEN7_MSG_CTL    _MMIO(0x45010)
6072 #define  WAIT_FOR_PCH_RESET_ACK         (1<<1)
6073 #define  WAIT_FOR_PCH_FLR_ACK           (1<<0)
6074 #define HSW_NDE_RSTWRN_OPT      _MMIO(0x46408)
6075 #define  RESET_PCH_HANDSHAKE_ENABLE     (1<<4)
6076
6077 #define GEN8_CHICKEN_DCPR_1             _MMIO(0x46430)
6078 #define   MASK_WAKEMEM                  (1<<13)
6079
6080 #define SKL_DFSM                        _MMIO(0x51000)
6081 #define SKL_DFSM_CDCLK_LIMIT_MASK       (3 << 23)
6082 #define SKL_DFSM_CDCLK_LIMIT_675        (0 << 23)
6083 #define SKL_DFSM_CDCLK_LIMIT_540        (1 << 23)
6084 #define SKL_DFSM_CDCLK_LIMIT_450        (2 << 23)
6085 #define SKL_DFSM_CDCLK_LIMIT_337_5      (3 << 23)
6086 #define SKL_DFSM_PIPE_A_DISABLE         (1 << 30)
6087 #define SKL_DFSM_PIPE_B_DISABLE         (1 << 21)
6088 #define SKL_DFSM_PIPE_C_DISABLE         (1 << 28)
6089
6090 #define GEN7_FF_SLICE_CS_CHICKEN1       _MMIO(0x20e0)
6091 #define   GEN9_FFSC_PERCTX_PREEMPT_CTRL (1<<14)
6092
6093 #define FF_SLICE_CS_CHICKEN2                    _MMIO(0x20e4)
6094 #define  GEN9_TSG_BARRIER_ACK_DISABLE           (1<<8)
6095
6096 #define GEN9_CS_DEBUG_MODE1             _MMIO(0x20ec)
6097 #define GEN9_CTX_PREEMPT_REG            _MMIO(0x2248)
6098 #define GEN8_CS_CHICKEN1                _MMIO(0x2580)
6099
6100 /* GEN7 chicken */
6101 #define GEN7_COMMON_SLICE_CHICKEN1              _MMIO(0x7010)
6102 # define GEN7_CSC1_RHWO_OPT_DISABLE_IN_RCC      ((1<<10) | (1<<26))
6103 # define GEN9_RHWO_OPTIMIZATION_DISABLE         (1<<14)
6104 #define COMMON_SLICE_CHICKEN2                   _MMIO(0x7014)
6105 # define GEN8_SBE_DISABLE_REPLAY_BUF_OPTIMIZATION (1<<8)
6106 # define GEN8_CSC2_SBE_VUE_CACHE_CONSERVATIVE   (1<<0)
6107
6108 #define HIZ_CHICKEN                                     _MMIO(0x7018)
6109 # define CHV_HZ_8X8_MODE_IN_1X                          (1<<15)
6110 # define BDW_HIZ_POWER_COMPILER_CLOCK_GATING_DISABLE    (1<<3)
6111
6112 #define GEN9_SLICE_COMMON_ECO_CHICKEN0          _MMIO(0x7308)
6113 #define  DISABLE_PIXEL_MASK_CAMMING             (1<<14)
6114
6115 #define GEN7_L3SQCREG1                          _MMIO(0xB010)
6116 #define  VLV_B0_WA_L3SQCREG1_VALUE              0x00D30000
6117
6118 #define GEN8_L3SQCREG1                          _MMIO(0xB100)
6119 #define  BDW_WA_L3SQCREG1_DEFAULT               0x784000
6120
6121 #define GEN7_L3CNTLREG1                         _MMIO(0xB01C)
6122 #define  GEN7_WA_FOR_GEN7_L3_CONTROL                    0x3C47FF8C
6123 #define  GEN7_L3AGDIS                           (1<<19)
6124 #define GEN7_L3CNTLREG2                         _MMIO(0xB020)
6125 #define GEN7_L3CNTLREG3                         _MMIO(0xB024)
6126
6127 #define GEN7_L3_CHICKEN_MODE_REGISTER           _MMIO(0xB030)
6128 #define  GEN7_WA_L3_CHICKEN_MODE                                0x20000000
6129
6130 #define GEN7_L3SQCREG4                          _MMIO(0xb034)
6131 #define  L3SQ_URB_READ_CAM_MATCH_DISABLE        (1<<27)
6132
6133 #define GEN8_L3SQCREG4                          _MMIO(0xb118)
6134 #define  GEN8_LQSC_RO_PERF_DIS                  (1<<27)
6135 #define  GEN8_LQSC_FLUSH_COHERENT_LINES         (1<<21)
6136
6137 /* GEN8 chicken */
6138 #define HDC_CHICKEN0                            _MMIO(0x7300)
6139 #define  HDC_FORCE_CSR_NON_COHERENT_OVR_DISABLE (1<<15)
6140 #define  HDC_FENCE_DEST_SLM_DISABLE             (1<<14)
6141 #define  HDC_DONOT_FETCH_MEM_WHEN_MASKED        (1<<11)
6142 #define  HDC_FORCE_CONTEXT_SAVE_RESTORE_NON_COHERENT    (1<<5)
6143 #define  HDC_FORCE_NON_COHERENT                 (1<<4)
6144 #define  HDC_BARRIER_PERFORMANCE_DISABLE        (1<<10)
6145
6146 #define GEN8_HDC_CHICKEN1                       _MMIO(0x7304)
6147
6148 /* GEN9 chicken */
6149 #define SLICE_ECO_CHICKEN0                      _MMIO(0x7308)
6150 #define   PIXEL_MASK_CAMMING_DISABLE            (1 << 14)
6151
6152 /* WaCatErrorRejectionIssue */
6153 #define GEN7_SQ_CHICKEN_MBCUNIT_CONFIG          _MMIO(0x9030)
6154 #define  GEN7_SQ_CHICKEN_MBCUNIT_SQINTMOB       (1<<11)
6155
6156 #define HSW_SCRATCH1                            _MMIO(0xb038)
6157 #define  HSW_SCRATCH1_L3_DATA_ATOMICS_DISABLE   (1<<27)
6158
6159 #define BDW_SCRATCH1                                    _MMIO(0xb11c)
6160 #define  GEN9_LBS_SLA_RETRY_TIMER_DECREMENT_ENABLE      (1<<2)
6161
6162 /* PCH */
6163
6164 /* south display engine interrupt: IBX */
6165 #define SDE_AUDIO_POWER_D       (1 << 27)
6166 #define SDE_AUDIO_POWER_C       (1 << 26)
6167 #define SDE_AUDIO_POWER_B       (1 << 25)
6168 #define SDE_AUDIO_POWER_SHIFT   (25)
6169 #define SDE_AUDIO_POWER_MASK    (7 << SDE_AUDIO_POWER_SHIFT)
6170 #define SDE_GMBUS               (1 << 24)
6171 #define SDE_AUDIO_HDCP_TRANSB   (1 << 23)
6172 #define SDE_AUDIO_HDCP_TRANSA   (1 << 22)
6173 #define SDE_AUDIO_HDCP_MASK     (3 << 22)
6174 #define SDE_AUDIO_TRANSB        (1 << 21)
6175 #define SDE_AUDIO_TRANSA        (1 << 20)
6176 #define SDE_AUDIO_TRANS_MASK    (3 << 20)
6177 #define SDE_POISON              (1 << 19)
6178 /* 18 reserved */
6179 #define SDE_FDI_RXB             (1 << 17)
6180 #define SDE_FDI_RXA             (1 << 16)
6181 #define SDE_FDI_MASK            (3 << 16)
6182 #define SDE_AUXD                (1 << 15)
6183 #define SDE_AUXC                (1 << 14)
6184 #define SDE_AUXB                (1 << 13)
6185 #define SDE_AUX_MASK            (7 << 13)
6186 /* 12 reserved */
6187 #define SDE_CRT_HOTPLUG         (1 << 11)
6188 #define SDE_PORTD_HOTPLUG       (1 << 10)
6189 #define SDE_PORTC_HOTPLUG       (1 << 9)
6190 #define SDE_PORTB_HOTPLUG       (1 << 8)
6191 #define SDE_SDVOB_HOTPLUG       (1 << 6)
6192 #define SDE_HOTPLUG_MASK        (SDE_CRT_HOTPLUG | \
6193                                  SDE_SDVOB_HOTPLUG |    \
6194                                  SDE_PORTB_HOTPLUG |    \
6195                                  SDE_PORTC_HOTPLUG |    \
6196                                  SDE_PORTD_HOTPLUG)
6197 #define SDE_TRANSB_CRC_DONE     (1 << 5)
6198 #define SDE_TRANSB_CRC_ERR      (1 << 4)
6199 #define SDE_TRANSB_FIFO_UNDER   (1 << 3)
6200 #define SDE_TRANSA_CRC_DONE     (1 << 2)
6201 #define SDE_TRANSA_CRC_ERR      (1 << 1)
6202 #define SDE_TRANSA_FIFO_UNDER   (1 << 0)
6203 #define SDE_TRANS_MASK          (0x3f)
6204
6205 /* south display engine interrupt: CPT/PPT */
6206 #define SDE_AUDIO_POWER_D_CPT   (1 << 31)
6207 #define SDE_AUDIO_POWER_C_CPT   (1 << 30)
6208 #define SDE_AUDIO_POWER_B_CPT   (1 << 29)
6209 #define SDE_AUDIO_POWER_SHIFT_CPT   29
6210 #define SDE_AUDIO_POWER_MASK_CPT    (7 << 29)
6211 #define SDE_AUXD_CPT            (1 << 27)
6212 #define SDE_AUXC_CPT            (1 << 26)
6213 #define SDE_AUXB_CPT            (1 << 25)
6214 #define SDE_AUX_MASK_CPT        (7 << 25)
6215 #define SDE_PORTE_HOTPLUG_SPT   (1 << 25)
6216 #define SDE_PORTA_HOTPLUG_SPT   (1 << 24)
6217 #define SDE_PORTD_HOTPLUG_CPT   (1 << 23)
6218 #define SDE_PORTC_HOTPLUG_CPT   (1 << 22)
6219 #define SDE_PORTB_HOTPLUG_CPT   (1 << 21)
6220 #define SDE_CRT_HOTPLUG_CPT     (1 << 19)
6221 #define SDE_SDVOB_HOTPLUG_CPT   (1 << 18)
6222 #define SDE_HOTPLUG_MASK_CPT    (SDE_CRT_HOTPLUG_CPT |          \
6223                                  SDE_SDVOB_HOTPLUG_CPT |        \
6224                                  SDE_PORTD_HOTPLUG_CPT |        \
6225                                  SDE_PORTC_HOTPLUG_CPT |        \
6226                                  SDE_PORTB_HOTPLUG_CPT)
6227 #define SDE_HOTPLUG_MASK_SPT    (SDE_PORTE_HOTPLUG_SPT |        \
6228                                  SDE_PORTD_HOTPLUG_CPT |        \
6229                                  SDE_PORTC_HOTPLUG_CPT |        \
6230                                  SDE_PORTB_HOTPLUG_CPT |        \
6231                                  SDE_PORTA_HOTPLUG_SPT)
6232 #define SDE_GMBUS_CPT           (1 << 17)
6233 #define SDE_ERROR_CPT           (1 << 16)
6234 #define SDE_AUDIO_CP_REQ_C_CPT  (1 << 10)
6235 #define SDE_AUDIO_CP_CHG_C_CPT  (1 << 9)
6236 #define SDE_FDI_RXC_CPT         (1 << 8)
6237 #define SDE_AUDIO_CP_REQ_B_CPT  (1 << 6)
6238 #define SDE_AUDIO_CP_CHG_B_CPT  (1 << 5)
6239 #define SDE_FDI_RXB_CPT         (1 << 4)
6240 #define SDE_AUDIO_CP_REQ_A_CPT  (1 << 2)
6241 #define SDE_AUDIO_CP_CHG_A_CPT  (1 << 1)
6242 #define SDE_FDI_RXA_CPT         (1 << 0)
6243 #define SDE_AUDIO_CP_REQ_CPT    (SDE_AUDIO_CP_REQ_C_CPT | \
6244                                  SDE_AUDIO_CP_REQ_B_CPT | \
6245                                  SDE_AUDIO_CP_REQ_A_CPT)
6246 #define SDE_AUDIO_CP_CHG_CPT    (SDE_AUDIO_CP_CHG_C_CPT | \
6247                                  SDE_AUDIO_CP_CHG_B_CPT | \
6248                                  SDE_AUDIO_CP_CHG_A_CPT)
6249 #define SDE_FDI_MASK_CPT        (SDE_FDI_RXC_CPT | \
6250                                  SDE_FDI_RXB_CPT | \
6251                                  SDE_FDI_RXA_CPT)
6252
6253 #define SDEISR  _MMIO(0xc4000)
6254 #define SDEIMR  _MMIO(0xc4004)
6255 #define SDEIIR  _MMIO(0xc4008)
6256 #define SDEIER  _MMIO(0xc400c)
6257
6258 #define SERR_INT                        _MMIO(0xc4040)
6259 #define  SERR_INT_POISON                (1<<31)
6260 #define  SERR_INT_TRANS_C_FIFO_UNDERRUN (1<<6)
6261 #define  SERR_INT_TRANS_B_FIFO_UNDERRUN (1<<3)
6262 #define  SERR_INT_TRANS_A_FIFO_UNDERRUN (1<<0)
6263 #define  SERR_INT_TRANS_FIFO_UNDERRUN(pipe)     (1<<((pipe)*3))
6264
6265 /* digital port hotplug */
6266 #define PCH_PORT_HOTPLUG                _MMIO(0xc4030)  /* SHOTPLUG_CTL */
6267 #define  PORTA_HOTPLUG_ENABLE           (1 << 28) /* LPT:LP+ & BXT */
6268 #define  BXT_DDIA_HPD_INVERT            (1 << 27)
6269 #define  PORTA_HOTPLUG_STATUS_MASK      (3 << 24) /* SPT+ & BXT */
6270 #define  PORTA_HOTPLUG_NO_DETECT        (0 << 24) /* SPT+ & BXT */
6271 #define  PORTA_HOTPLUG_SHORT_DETECT     (1 << 24) /* SPT+ & BXT */
6272 #define  PORTA_HOTPLUG_LONG_DETECT      (2 << 24) /* SPT+ & BXT */
6273 #define  PORTD_HOTPLUG_ENABLE           (1 << 20)
6274 #define  PORTD_PULSE_DURATION_2ms       (0 << 18) /* pre-LPT */
6275 #define  PORTD_PULSE_DURATION_4_5ms     (1 << 18) /* pre-LPT */
6276 #define  PORTD_PULSE_DURATION_6ms       (2 << 18) /* pre-LPT */
6277 #define  PORTD_PULSE_DURATION_100ms     (3 << 18) /* pre-LPT */
6278 #define  PORTD_PULSE_DURATION_MASK      (3 << 18) /* pre-LPT */
6279 #define  PORTD_HOTPLUG_STATUS_MASK      (3 << 16)
6280 #define  PORTD_HOTPLUG_NO_DETECT        (0 << 16)
6281 #define  PORTD_HOTPLUG_SHORT_DETECT     (1 << 16)
6282 #define  PORTD_HOTPLUG_LONG_DETECT      (2 << 16)
6283 #define  PORTC_HOTPLUG_ENABLE           (1 << 12)
6284 #define  BXT_DDIC_HPD_INVERT            (1 << 11)
6285 #define  PORTC_PULSE_DURATION_2ms       (0 << 10) /* pre-LPT */
6286 #define  PORTC_PULSE_DURATION_4_5ms     (1 << 10) /* pre-LPT */
6287 #define  PORTC_PULSE_DURATION_6ms       (2 << 10) /* pre-LPT */
6288 #define  PORTC_PULSE_DURATION_100ms     (3 << 10) /* pre-LPT */
6289 #define  PORTC_PULSE_DURATION_MASK      (3 << 10) /* pre-LPT */
6290 #define  PORTC_HOTPLUG_STATUS_MASK      (3 << 8)
6291 #define  PORTC_HOTPLUG_NO_DETECT        (0 << 8)
6292 #define  PORTC_HOTPLUG_SHORT_DETECT     (1 << 8)
6293 #define  PORTC_HOTPLUG_LONG_DETECT      (2 << 8)
6294 #define  PORTB_HOTPLUG_ENABLE           (1 << 4)
6295 #define  BXT_DDIB_HPD_INVERT            (1 << 3)
6296 #define  PORTB_PULSE_DURATION_2ms       (0 << 2) /* pre-LPT */
6297 #define  PORTB_PULSE_DURATION_4_5ms     (1 << 2) /* pre-LPT */
6298 #define  PORTB_PULSE_DURATION_6ms       (2 << 2) /* pre-LPT */
6299 #define  PORTB_PULSE_DURATION_100ms     (3 << 2) /* pre-LPT */
6300 #define  PORTB_PULSE_DURATION_MASK      (3 << 2) /* pre-LPT */
6301 #define  PORTB_HOTPLUG_STATUS_MASK      (3 << 0)
6302 #define  PORTB_HOTPLUG_NO_DETECT        (0 << 0)
6303 #define  PORTB_HOTPLUG_SHORT_DETECT     (1 << 0)
6304 #define  PORTB_HOTPLUG_LONG_DETECT      (2 << 0)
6305 #define  BXT_DDI_HPD_INVERT_MASK        (BXT_DDIA_HPD_INVERT | \
6306                                         BXT_DDIB_HPD_INVERT | \
6307                                         BXT_DDIC_HPD_INVERT)
6308
6309 #define PCH_PORT_HOTPLUG2               _MMIO(0xc403C)  /* SHOTPLUG_CTL2 SPT+ */
6310 #define  PORTE_HOTPLUG_ENABLE           (1 << 4)
6311 #define  PORTE_HOTPLUG_STATUS_MASK      (3 << 0)
6312 #define  PORTE_HOTPLUG_NO_DETECT        (0 << 0)
6313 #define  PORTE_HOTPLUG_SHORT_DETECT     (1 << 0)
6314 #define  PORTE_HOTPLUG_LONG_DETECT      (2 << 0)
6315
6316 #define PCH_GPIOA               _MMIO(0xc5010)
6317 #define PCH_GPIOB               _MMIO(0xc5014)
6318 #define PCH_GPIOC               _MMIO(0xc5018)
6319 #define PCH_GPIOD               _MMIO(0xc501c)
6320 #define PCH_GPIOE               _MMIO(0xc5020)
6321 #define PCH_GPIOF               _MMIO(0xc5024)
6322
6323 #define PCH_GMBUS0              _MMIO(0xc5100)
6324 #define PCH_GMBUS1              _MMIO(0xc5104)
6325 #define PCH_GMBUS2              _MMIO(0xc5108)
6326 #define PCH_GMBUS3              _MMIO(0xc510c)
6327 #define PCH_GMBUS4              _MMIO(0xc5110)
6328 #define PCH_GMBUS5              _MMIO(0xc5120)
6329
6330 #define _PCH_DPLL_A              0xc6014
6331 #define _PCH_DPLL_B              0xc6018
6332 #define PCH_DPLL(pll) _MMIO(pll == 0 ? _PCH_DPLL_A : _PCH_DPLL_B)
6333
6334 #define _PCH_FPA0                0xc6040
6335 #define  FP_CB_TUNE             (0x3<<22)
6336 #define _PCH_FPA1                0xc6044
6337 #define _PCH_FPB0                0xc6048
6338 #define _PCH_FPB1                0xc604c
6339 #define PCH_FP0(pll) _MMIO(pll == 0 ? _PCH_FPA0 : _PCH_FPB0)
6340 #define PCH_FP1(pll) _MMIO(pll == 0 ? _PCH_FPA1 : _PCH_FPB1)
6341
6342 #define PCH_DPLL_TEST           _MMIO(0xc606c)
6343
6344 #define PCH_DREF_CONTROL        _MMIO(0xC6200)
6345 #define  DREF_CONTROL_MASK      0x7fc3
6346 #define  DREF_CPU_SOURCE_OUTPUT_DISABLE         (0<<13)
6347 #define  DREF_CPU_SOURCE_OUTPUT_DOWNSPREAD      (2<<13)
6348 #define  DREF_CPU_SOURCE_OUTPUT_NONSPREAD       (3<<13)
6349 #define  DREF_CPU_SOURCE_OUTPUT_MASK            (3<<13)
6350 #define  DREF_SSC_SOURCE_DISABLE                (0<<11)
6351 #define  DREF_SSC_SOURCE_ENABLE                 (2<<11)
6352 #define  DREF_SSC_SOURCE_MASK                   (3<<11)
6353 #define  DREF_NONSPREAD_SOURCE_DISABLE          (0<<9)
6354 #define  DREF_NONSPREAD_CK505_ENABLE            (1<<9)
6355 #define  DREF_NONSPREAD_SOURCE_ENABLE           (2<<9)
6356 #define  DREF_NONSPREAD_SOURCE_MASK             (3<<9)
6357 #define  DREF_SUPERSPREAD_SOURCE_DISABLE        (0<<7)
6358 #define  DREF_SUPERSPREAD_SOURCE_ENABLE         (2<<7)
6359 #define  DREF_SUPERSPREAD_SOURCE_MASK           (3<<7)
6360 #define  DREF_SSC4_DOWNSPREAD                   (0<<6)
6361 #define  DREF_SSC4_CENTERSPREAD                 (1<<6)
6362 #define  DREF_SSC1_DISABLE                      (0<<1)
6363 #define  DREF_SSC1_ENABLE                       (1<<1)
6364 #define  DREF_SSC4_DISABLE                      (0)
6365 #define  DREF_SSC4_ENABLE                       (1)
6366
6367 #define PCH_RAWCLK_FREQ         _MMIO(0xc6204)
6368 #define  FDL_TP1_TIMER_SHIFT    12
6369 #define  FDL_TP1_TIMER_MASK     (3<<12)
6370 #define  FDL_TP2_TIMER_SHIFT    10
6371 #define  FDL_TP2_TIMER_MASK     (3<<10)
6372 #define  RAWCLK_FREQ_MASK       0x3ff
6373
6374 #define PCH_DPLL_TMR_CFG        _MMIO(0xc6208)
6375
6376 #define PCH_SSC4_PARMS          _MMIO(0xc6210)
6377 #define PCH_SSC4_AUX_PARMS      _MMIO(0xc6214)
6378
6379 #define PCH_DPLL_SEL            _MMIO(0xc7000)
6380 #define  TRANS_DPLLB_SEL(pipe)          (1 << ((pipe) * 4))
6381 #define  TRANS_DPLLA_SEL(pipe)          0
6382 #define  TRANS_DPLL_ENABLE(pipe)        (1 << ((pipe) * 4 + 3))
6383
6384 /* transcoder */
6385
6386 #define _PCH_TRANS_HTOTAL_A             0xe0000
6387 #define  TRANS_HTOTAL_SHIFT             16
6388 #define  TRANS_HACTIVE_SHIFT            0
6389 #define _PCH_TRANS_HBLANK_A             0xe0004
6390 #define  TRANS_HBLANK_END_SHIFT         16
6391 #define  TRANS_HBLANK_START_SHIFT       0
6392 #define _PCH_TRANS_HSYNC_A              0xe0008
6393 #define  TRANS_HSYNC_END_SHIFT          16
6394 #define  TRANS_HSYNC_START_SHIFT        0
6395 #define _PCH_TRANS_VTOTAL_A             0xe000c
6396 #define  TRANS_VTOTAL_SHIFT             16
6397 #define  TRANS_VACTIVE_SHIFT            0
6398 #define _PCH_TRANS_VBLANK_A             0xe0010
6399 #define  TRANS_VBLANK_END_SHIFT         16
6400 #define  TRANS_VBLANK_START_SHIFT       0
6401 #define _PCH_TRANS_VSYNC_A              0xe0014
6402 #define  TRANS_VSYNC_END_SHIFT          16
6403 #define  TRANS_VSYNC_START_SHIFT        0
6404 #define _PCH_TRANS_VSYNCSHIFT_A         0xe0028
6405
6406 #define _PCH_TRANSA_DATA_M1     0xe0030
6407 #define _PCH_TRANSA_DATA_N1     0xe0034
6408 #define _PCH_TRANSA_DATA_M2     0xe0038
6409 #define _PCH_TRANSA_DATA_N2     0xe003c
6410 #define _PCH_TRANSA_LINK_M1     0xe0040
6411 #define _PCH_TRANSA_LINK_N1     0xe0044
6412 #define _PCH_TRANSA_LINK_M2     0xe0048
6413 #define _PCH_TRANSA_LINK_N2     0xe004c
6414
6415 /* Per-transcoder DIP controls (PCH) */
6416 #define _VIDEO_DIP_CTL_A         0xe0200
6417 #define _VIDEO_DIP_DATA_A        0xe0208
6418 #define _VIDEO_DIP_GCP_A         0xe0210
6419 #define  GCP_COLOR_INDICATION           (1 << 2)
6420 #define  GCP_DEFAULT_PHASE_ENABLE       (1 << 1)
6421 #define  GCP_AV_MUTE                    (1 << 0)
6422
6423 #define _VIDEO_DIP_CTL_B         0xe1200
6424 #define _VIDEO_DIP_DATA_B        0xe1208
6425 #define _VIDEO_DIP_GCP_B         0xe1210
6426
6427 #define TVIDEO_DIP_CTL(pipe) _MMIO_PIPE(pipe, _VIDEO_DIP_CTL_A, _VIDEO_DIP_CTL_B)
6428 #define TVIDEO_DIP_DATA(pipe) _MMIO_PIPE(pipe, _VIDEO_DIP_DATA_A, _VIDEO_DIP_DATA_B)
6429 #define TVIDEO_DIP_GCP(pipe) _MMIO_PIPE(pipe, _VIDEO_DIP_GCP_A, _VIDEO_DIP_GCP_B)
6430
6431 /* Per-transcoder DIP controls (VLV) */
6432 #define _VLV_VIDEO_DIP_CTL_A            (VLV_DISPLAY_BASE + 0x60200)
6433 #define _VLV_VIDEO_DIP_DATA_A           (VLV_DISPLAY_BASE + 0x60208)
6434 #define _VLV_VIDEO_DIP_GDCP_PAYLOAD_A   (VLV_DISPLAY_BASE + 0x60210)
6435
6436 #define _VLV_VIDEO_DIP_CTL_B            (VLV_DISPLAY_BASE + 0x61170)
6437 #define _VLV_VIDEO_DIP_DATA_B           (VLV_DISPLAY_BASE + 0x61174)
6438 #define _VLV_VIDEO_DIP_GDCP_PAYLOAD_B   (VLV_DISPLAY_BASE + 0x61178)
6439
6440 #define _CHV_VIDEO_DIP_CTL_C            (VLV_DISPLAY_BASE + 0x611f0)
6441 #define _CHV_VIDEO_DIP_DATA_C           (VLV_DISPLAY_BASE + 0x611f4)
6442 #define _CHV_VIDEO_DIP_GDCP_PAYLOAD_C   (VLV_DISPLAY_BASE + 0x611f8)
6443
6444 #define VLV_TVIDEO_DIP_CTL(pipe) \
6445         _MMIO_PIPE3((pipe), _VLV_VIDEO_DIP_CTL_A, \
6446                _VLV_VIDEO_DIP_CTL_B, _CHV_VIDEO_DIP_CTL_C)
6447 #define VLV_TVIDEO_DIP_DATA(pipe) \
6448         _MMIO_PIPE3((pipe), _VLV_VIDEO_DIP_DATA_A, \
6449                _VLV_VIDEO_DIP_DATA_B, _CHV_VIDEO_DIP_DATA_C)
6450 #define VLV_TVIDEO_DIP_GCP(pipe) \
6451         _MMIO_PIPE3((pipe), _VLV_VIDEO_DIP_GDCP_PAYLOAD_A, \
6452                 _VLV_VIDEO_DIP_GDCP_PAYLOAD_B, _CHV_VIDEO_DIP_GDCP_PAYLOAD_C)
6453
6454 /* Haswell DIP controls */
6455
6456 #define _HSW_VIDEO_DIP_CTL_A            0x60200
6457 #define _HSW_VIDEO_DIP_AVI_DATA_A       0x60220
6458 #define _HSW_VIDEO_DIP_VS_DATA_A        0x60260
6459 #define _HSW_VIDEO_DIP_SPD_DATA_A       0x602A0
6460 #define _HSW_VIDEO_DIP_GMP_DATA_A       0x602E0
6461 #define _HSW_VIDEO_DIP_VSC_DATA_A       0x60320
6462 #define _HSW_VIDEO_DIP_AVI_ECC_A        0x60240
6463 #define _HSW_VIDEO_DIP_VS_ECC_A         0x60280
6464 #define _HSW_VIDEO_DIP_SPD_ECC_A        0x602C0
6465 #define _HSW_VIDEO_DIP_GMP_ECC_A        0x60300
6466 #define _HSW_VIDEO_DIP_VSC_ECC_A        0x60344
6467 #define _HSW_VIDEO_DIP_GCP_A            0x60210
6468
6469 #define _HSW_VIDEO_DIP_CTL_B            0x61200
6470 #define _HSW_VIDEO_DIP_AVI_DATA_B       0x61220
6471 #define _HSW_VIDEO_DIP_VS_DATA_B        0x61260
6472 #define _HSW_VIDEO_DIP_SPD_DATA_B       0x612A0
6473 #define _HSW_VIDEO_DIP_GMP_DATA_B       0x612E0
6474 #define _HSW_VIDEO_DIP_VSC_DATA_B       0x61320
6475 #define _HSW_VIDEO_DIP_BVI_ECC_B        0x61240
6476 #define _HSW_VIDEO_DIP_VS_ECC_B         0x61280
6477 #define _HSW_VIDEO_DIP_SPD_ECC_B        0x612C0
6478 #define _HSW_VIDEO_DIP_GMP_ECC_B        0x61300
6479 #define _HSW_VIDEO_DIP_VSC_ECC_B        0x61344
6480 #define _HSW_VIDEO_DIP_GCP_B            0x61210
6481
6482 #define HSW_TVIDEO_DIP_CTL(trans)               _MMIO_TRANS2(trans, _HSW_VIDEO_DIP_CTL_A)
6483 #define HSW_TVIDEO_DIP_AVI_DATA(trans, i)       _MMIO_TRANS2(trans, _HSW_VIDEO_DIP_AVI_DATA_A + (i) * 4)
6484 #define HSW_TVIDEO_DIP_VS_DATA(trans, i)        _MMIO_TRANS2(trans, _HSW_VIDEO_DIP_VS_DATA_A + (i) * 4)
6485 #define HSW_TVIDEO_DIP_SPD_DATA(trans, i)       _MMIO_TRANS2(trans, _HSW_VIDEO_DIP_SPD_DATA_A + (i) * 4)
6486 #define HSW_TVIDEO_DIP_GCP(trans)               _MMIO_TRANS2(trans, _HSW_VIDEO_DIP_GCP_A)
6487 #define HSW_TVIDEO_DIP_VSC_DATA(trans, i)       _MMIO_TRANS2(trans, _HSW_VIDEO_DIP_VSC_DATA_A + (i) * 4)
6488
6489 #define _HSW_STEREO_3D_CTL_A            0x70020
6490 #define   S3D_ENABLE                    (1<<31)
6491 #define _HSW_STEREO_3D_CTL_B            0x71020
6492
6493 #define HSW_STEREO_3D_CTL(trans)        _MMIO_PIPE2(trans, _HSW_STEREO_3D_CTL_A)
6494
6495 #define _PCH_TRANS_HTOTAL_B          0xe1000
6496 #define _PCH_TRANS_HBLANK_B          0xe1004
6497 #define _PCH_TRANS_HSYNC_B           0xe1008
6498 #define _PCH_TRANS_VTOTAL_B          0xe100c
6499 #define _PCH_TRANS_VBLANK_B          0xe1010
6500 #define _PCH_TRANS_VSYNC_B           0xe1014
6501 #define _PCH_TRANS_VSYNCSHIFT_B 0xe1028
6502
6503 #define PCH_TRANS_HTOTAL(pipe)          _MMIO_PIPE(pipe, _PCH_TRANS_HTOTAL_A, _PCH_TRANS_HTOTAL_B)
6504 #define PCH_TRANS_HBLANK(pipe)          _MMIO_PIPE(pipe, _PCH_TRANS_HBLANK_A, _PCH_TRANS_HBLANK_B)
6505 #define PCH_TRANS_HSYNC(pipe)           _MMIO_PIPE(pipe, _PCH_TRANS_HSYNC_A, _PCH_TRANS_HSYNC_B)
6506 #define PCH_TRANS_VTOTAL(pipe)          _MMIO_PIPE(pipe, _PCH_TRANS_VTOTAL_A, _PCH_TRANS_VTOTAL_B)
6507 #define PCH_TRANS_VBLANK(pipe)          _MMIO_PIPE(pipe, _PCH_TRANS_VBLANK_A, _PCH_TRANS_VBLANK_B)
6508 #define PCH_TRANS_VSYNC(pipe)           _MMIO_PIPE(pipe, _PCH_TRANS_VSYNC_A, _PCH_TRANS_VSYNC_B)
6509 #define PCH_TRANS_VSYNCSHIFT(pipe)      _MMIO_PIPE(pipe, _PCH_TRANS_VSYNCSHIFT_A, _PCH_TRANS_VSYNCSHIFT_B)
6510
6511 #define _PCH_TRANSB_DATA_M1     0xe1030
6512 #define _PCH_TRANSB_DATA_N1     0xe1034
6513 #define _PCH_TRANSB_DATA_M2     0xe1038
6514 #define _PCH_TRANSB_DATA_N2     0xe103c
6515 #define _PCH_TRANSB_LINK_M1     0xe1040
6516 #define _PCH_TRANSB_LINK_N1     0xe1044
6517 #define _PCH_TRANSB_LINK_M2     0xe1048
6518 #define _PCH_TRANSB_LINK_N2     0xe104c
6519
6520 #define PCH_TRANS_DATA_M1(pipe) _MMIO_PIPE(pipe, _PCH_TRANSA_DATA_M1, _PCH_TRANSB_DATA_M1)
6521 #define PCH_TRANS_DATA_N1(pipe) _MMIO_PIPE(pipe, _PCH_TRANSA_DATA_N1, _PCH_TRANSB_DATA_N1)
6522 #define PCH_TRANS_DATA_M2(pipe) _MMIO_PIPE(pipe, _PCH_TRANSA_DATA_M2, _PCH_TRANSB_DATA_M2)
6523 #define PCH_TRANS_DATA_N2(pipe) _MMIO_PIPE(pipe, _PCH_TRANSA_DATA_N2, _PCH_TRANSB_DATA_N2)
6524 #define PCH_TRANS_LINK_M1(pipe) _MMIO_PIPE(pipe, _PCH_TRANSA_LINK_M1, _PCH_TRANSB_LINK_M1)
6525 #define PCH_TRANS_LINK_N1(pipe) _MMIO_PIPE(pipe, _PCH_TRANSA_LINK_N1, _PCH_TRANSB_LINK_N1)
6526 #define PCH_TRANS_LINK_M2(pipe) _MMIO_PIPE(pipe, _PCH_TRANSA_LINK_M2, _PCH_TRANSB_LINK_M2)
6527 #define PCH_TRANS_LINK_N2(pipe) _MMIO_PIPE(pipe, _PCH_TRANSA_LINK_N2, _PCH_TRANSB_LINK_N2)
6528
6529 #define _PCH_TRANSACONF              0xf0008
6530 #define _PCH_TRANSBCONF              0xf1008
6531 #define PCH_TRANSCONF(pipe)     _MMIO_PIPE(pipe, _PCH_TRANSACONF, _PCH_TRANSBCONF)
6532 #define LPT_TRANSCONF           PCH_TRANSCONF(PIPE_A) /* lpt has only one transcoder */
6533 #define  TRANS_DISABLE          (0<<31)
6534 #define  TRANS_ENABLE           (1<<31)
6535 #define  TRANS_STATE_MASK       (1<<30)
6536 #define  TRANS_STATE_DISABLE    (0<<30)
6537 #define  TRANS_STATE_ENABLE     (1<<30)
6538 #define  TRANS_FSYNC_DELAY_HB1  (0<<27)
6539 #define  TRANS_FSYNC_DELAY_HB2  (1<<27)
6540 #define  TRANS_FSYNC_DELAY_HB3  (2<<27)
6541 #define  TRANS_FSYNC_DELAY_HB4  (3<<27)
6542 #define  TRANS_INTERLACE_MASK   (7<<21)
6543 #define  TRANS_PROGRESSIVE      (0<<21)
6544 #define  TRANS_INTERLACED       (3<<21)
6545 #define  TRANS_LEGACY_INTERLACED_ILK (2<<21)
6546 #define  TRANS_8BPC             (0<<5)
6547 #define  TRANS_10BPC            (1<<5)
6548 #define  TRANS_6BPC             (2<<5)
6549 #define  TRANS_12BPC            (3<<5)
6550
6551 #define _TRANSA_CHICKEN1         0xf0060
6552 #define _TRANSB_CHICKEN1         0xf1060
6553 #define TRANS_CHICKEN1(pipe)    _MMIO_PIPE(pipe, _TRANSA_CHICKEN1, _TRANSB_CHICKEN1)
6554 #define  TRANS_CHICKEN1_HDMIUNIT_GC_DISABLE     (1<<10)
6555 #define  TRANS_CHICKEN1_DP0UNIT_GC_DISABLE      (1<<4)
6556 #define _TRANSA_CHICKEN2         0xf0064
6557 #define _TRANSB_CHICKEN2         0xf1064
6558 #define TRANS_CHICKEN2(pipe)    _MMIO_PIPE(pipe, _TRANSA_CHICKEN2, _TRANSB_CHICKEN2)
6559 #define  TRANS_CHICKEN2_TIMING_OVERRIDE                 (1<<31)
6560 #define  TRANS_CHICKEN2_FDI_POLARITY_REVERSED           (1<<29)
6561 #define  TRANS_CHICKEN2_FRAME_START_DELAY_MASK          (3<<27)
6562 #define  TRANS_CHICKEN2_DISABLE_DEEP_COLOR_COUNTER      (1<<26)
6563 #define  TRANS_CHICKEN2_DISABLE_DEEP_COLOR_MODESWITCH   (1<<25)
6564
6565 #define SOUTH_CHICKEN1          _MMIO(0xc2000)
6566 #define  FDIA_PHASE_SYNC_SHIFT_OVR      19
6567 #define  FDIA_PHASE_SYNC_SHIFT_EN       18
6568 #define  FDI_PHASE_SYNC_OVR(pipe) (1<<(FDIA_PHASE_SYNC_SHIFT_OVR - ((pipe) * 2)))
6569 #define  FDI_PHASE_SYNC_EN(pipe) (1<<(FDIA_PHASE_SYNC_SHIFT_EN - ((pipe) * 2)))
6570 #define  FDI_BC_BIFURCATION_SELECT      (1 << 12)
6571 #define  SPT_PWM_GRANULARITY            (1<<0)
6572 #define SOUTH_CHICKEN2          _MMIO(0xc2004)
6573 #define  FDI_MPHY_IOSFSB_RESET_STATUS   (1<<13)
6574 #define  FDI_MPHY_IOSFSB_RESET_CTL      (1<<12)
6575 #define  LPT_PWM_GRANULARITY            (1<<5)
6576 #define  DPLS_EDP_PPS_FIX_DIS           (1<<0)
6577
6578 #define _FDI_RXA_CHICKEN        0xc200c
6579 #define _FDI_RXB_CHICKEN        0xc2010
6580 #define  FDI_RX_PHASE_SYNC_POINTER_OVR  (1<<1)
6581 #define  FDI_RX_PHASE_SYNC_POINTER_EN   (1<<0)
6582 #define FDI_RX_CHICKEN(pipe)    _MMIO_PIPE(pipe, _FDI_RXA_CHICKEN, _FDI_RXB_CHICKEN)
6583
6584 #define SOUTH_DSPCLK_GATE_D     _MMIO(0xc2020)
6585 #define  PCH_DPLUNIT_CLOCK_GATE_DISABLE (1<<30)
6586 #define  PCH_DPLSUNIT_CLOCK_GATE_DISABLE (1<<29)
6587 #define  PCH_CPUNIT_CLOCK_GATE_DISABLE (1<<14)
6588 #define  PCH_LP_PARTITION_LEVEL_DISABLE  (1<<12)
6589
6590 /* CPU: FDI_TX */
6591 #define _FDI_TXA_CTL            0x60100
6592 #define _FDI_TXB_CTL            0x61100
6593 #define FDI_TX_CTL(pipe)        _MMIO_PIPE(pipe, _FDI_TXA_CTL, _FDI_TXB_CTL)
6594 #define  FDI_TX_DISABLE         (0<<31)
6595 #define  FDI_TX_ENABLE          (1<<31)
6596 #define  FDI_LINK_TRAIN_PATTERN_1       (0<<28)
6597 #define  FDI_LINK_TRAIN_PATTERN_2       (1<<28)
6598 #define  FDI_LINK_TRAIN_PATTERN_IDLE    (2<<28)
6599 #define  FDI_LINK_TRAIN_NONE            (3<<28)
6600 #define  FDI_LINK_TRAIN_VOLTAGE_0_4V    (0<<25)
6601 #define  FDI_LINK_TRAIN_VOLTAGE_0_6V    (1<<25)
6602 #define  FDI_LINK_TRAIN_VOLTAGE_0_8V    (2<<25)
6603 #define  FDI_LINK_TRAIN_VOLTAGE_1_2V    (3<<25)
6604 #define  FDI_LINK_TRAIN_PRE_EMPHASIS_NONE (0<<22)
6605 #define  FDI_LINK_TRAIN_PRE_EMPHASIS_1_5X (1<<22)
6606 #define  FDI_LINK_TRAIN_PRE_EMPHASIS_2X   (2<<22)
6607 #define  FDI_LINK_TRAIN_PRE_EMPHASIS_3X   (3<<22)
6608 /* ILK always use 400mV 0dB for voltage swing and pre-emphasis level.
6609    SNB has different settings. */
6610 /* SNB A-stepping */
6611 #define  FDI_LINK_TRAIN_400MV_0DB_SNB_A         (0x38<<22)
6612 #define  FDI_LINK_TRAIN_400MV_6DB_SNB_A         (0x02<<22)
6613 #define  FDI_LINK_TRAIN_600MV_3_5DB_SNB_A       (0x01<<22)
6614 #define  FDI_LINK_TRAIN_800MV_0DB_SNB_A         (0x0<<22)
6615 /* SNB B-stepping */
6616 #define  FDI_LINK_TRAIN_400MV_0DB_SNB_B         (0x0<<22)
6617 #define  FDI_LINK_TRAIN_400MV_6DB_SNB_B         (0x3a<<22)
6618 #define  FDI_LINK_TRAIN_600MV_3_5DB_SNB_B       (0x39<<22)
6619 #define  FDI_LINK_TRAIN_800MV_0DB_SNB_B         (0x38<<22)
6620 #define  FDI_LINK_TRAIN_VOL_EMP_MASK            (0x3f<<22)
6621 #define  FDI_DP_PORT_WIDTH_SHIFT                19
6622 #define  FDI_DP_PORT_WIDTH_MASK                 (7 << FDI_DP_PORT_WIDTH_SHIFT)
6623 #define  FDI_DP_PORT_WIDTH(width)           (((width) - 1) << FDI_DP_PORT_WIDTH_SHIFT)
6624 #define  FDI_TX_ENHANCE_FRAME_ENABLE    (1<<18)
6625 /* Ironlake: hardwired to 1 */
6626 #define  FDI_TX_PLL_ENABLE              (1<<14)
6627
6628 /* Ivybridge has different bits for lolz */
6629 #define  FDI_LINK_TRAIN_PATTERN_1_IVB       (0<<8)
6630 #define  FDI_LINK_TRAIN_PATTERN_2_IVB       (1<<8)
6631 #define  FDI_LINK_TRAIN_PATTERN_IDLE_IVB    (2<<8)
6632 #define  FDI_LINK_TRAIN_NONE_IVB            (3<<8)
6633
6634 /* both Tx and Rx */
6635 #define  FDI_COMPOSITE_SYNC             (1<<11)
6636 #define  FDI_LINK_TRAIN_AUTO            (1<<10)
6637 #define  FDI_SCRAMBLING_ENABLE          (0<<7)
6638 #define  FDI_SCRAMBLING_DISABLE         (1<<7)
6639
6640 /* FDI_RX, FDI_X is hard-wired to Transcoder_X */
6641 #define _FDI_RXA_CTL             0xf000c
6642 #define _FDI_RXB_CTL             0xf100c
6643 #define FDI_RX_CTL(pipe)        _MMIO_PIPE(pipe, _FDI_RXA_CTL, _FDI_RXB_CTL)
6644 #define  FDI_RX_ENABLE          (1<<31)
6645 /* train, dp width same as FDI_TX */
6646 #define  FDI_FS_ERRC_ENABLE             (1<<27)
6647 #define  FDI_FE_ERRC_ENABLE             (1<<26)
6648 #define  FDI_RX_POLARITY_REVERSED_LPT   (1<<16)
6649 #define  FDI_8BPC                       (0<<16)
6650 #define  FDI_10BPC                      (1<<16)
6651 #define  FDI_6BPC                       (2<<16)
6652 #define  FDI_12BPC                      (3<<16)
6653 #define  FDI_RX_LINK_REVERSAL_OVERRIDE  (1<<15)
6654 #define  FDI_DMI_LINK_REVERSE_MASK      (1<<14)
6655 #define  FDI_RX_PLL_ENABLE              (1<<13)
6656 #define  FDI_FS_ERR_CORRECT_ENABLE      (1<<11)
6657 #define  FDI_FE_ERR_CORRECT_ENABLE      (1<<10)
6658 #define  FDI_FS_ERR_REPORT_ENABLE       (1<<9)
6659 #define  FDI_FE_ERR_REPORT_ENABLE       (1<<8)
6660 #define  FDI_RX_ENHANCE_FRAME_ENABLE    (1<<6)
6661 #define  FDI_PCDCLK                     (1<<4)
6662 /* CPT */
6663 #define  FDI_AUTO_TRAINING                      (1<<10)
6664 #define  FDI_LINK_TRAIN_PATTERN_1_CPT           (0<<8)
6665 #define  FDI_LINK_TRAIN_PATTERN_2_CPT           (1<<8)
6666 #define  FDI_LINK_TRAIN_PATTERN_IDLE_CPT        (2<<8)
6667 #define  FDI_LINK_TRAIN_NORMAL_CPT              (3<<8)
6668 #define  FDI_LINK_TRAIN_PATTERN_MASK_CPT        (3<<8)
6669
6670 #define _FDI_RXA_MISC                   0xf0010
6671 #define _FDI_RXB_MISC                   0xf1010
6672 #define  FDI_RX_PWRDN_LANE1_MASK        (3<<26)
6673 #define  FDI_RX_PWRDN_LANE1_VAL(x)      ((x)<<26)
6674 #define  FDI_RX_PWRDN_LANE0_MASK        (3<<24)
6675 #define  FDI_RX_PWRDN_LANE0_VAL(x)      ((x)<<24)
6676 #define  FDI_RX_TP1_TO_TP2_48           (2<<20)
6677 #define  FDI_RX_TP1_TO_TP2_64           (3<<20)
6678 #define  FDI_RX_FDI_DELAY_90            (0x90<<0)
6679 #define FDI_RX_MISC(pipe)       _MMIO_PIPE(pipe, _FDI_RXA_MISC, _FDI_RXB_MISC)
6680
6681 #define _FDI_RXA_TUSIZE1        0xf0030
6682 #define _FDI_RXA_TUSIZE2        0xf0038
6683 #define _FDI_RXB_TUSIZE1        0xf1030
6684 #define _FDI_RXB_TUSIZE2        0xf1038
6685 #define FDI_RX_TUSIZE1(pipe)    _MMIO_PIPE(pipe, _FDI_RXA_TUSIZE1, _FDI_RXB_TUSIZE1)
6686 #define FDI_RX_TUSIZE2(pipe)    _MMIO_PIPE(pipe, _FDI_RXA_TUSIZE2, _FDI_RXB_TUSIZE2)
6687
6688 /* FDI_RX interrupt register format */
6689 #define FDI_RX_INTER_LANE_ALIGN         (1<<10)
6690 #define FDI_RX_SYMBOL_LOCK              (1<<9) /* train 2 */
6691 #define FDI_RX_BIT_LOCK                 (1<<8) /* train 1 */
6692 #define FDI_RX_TRAIN_PATTERN_2_FAIL     (1<<7)
6693 #define FDI_RX_FS_CODE_ERR              (1<<6)
6694 #define FDI_RX_FE_CODE_ERR              (1<<5)
6695 #define FDI_RX_SYMBOL_ERR_RATE_ABOVE    (1<<4)
6696 #define FDI_RX_HDCP_LINK_FAIL           (1<<3)
6697 #define FDI_RX_PIXEL_FIFO_OVERFLOW      (1<<2)
6698 #define FDI_RX_CROSS_CLOCK_OVERFLOW     (1<<1)
6699 #define FDI_RX_SYMBOL_QUEUE_OVERFLOW    (1<<0)
6700
6701 #define _FDI_RXA_IIR            0xf0014
6702 #define _FDI_RXA_IMR            0xf0018
6703 #define _FDI_RXB_IIR            0xf1014
6704 #define _FDI_RXB_IMR            0xf1018
6705 #define FDI_RX_IIR(pipe)        _MMIO_PIPE(pipe, _FDI_RXA_IIR, _FDI_RXB_IIR)
6706 #define FDI_RX_IMR(pipe)        _MMIO_PIPE(pipe, _FDI_RXA_IMR, _FDI_RXB_IMR)
6707
6708 #define FDI_PLL_CTL_1           _MMIO(0xfe000)
6709 #define FDI_PLL_CTL_2           _MMIO(0xfe004)
6710
6711 #define PCH_LVDS        _MMIO(0xe1180)
6712 #define  LVDS_DETECTED  (1 << 1)
6713
6714 /* vlv has 2 sets of panel control regs. */
6715 #define _PIPEA_PP_STATUS         (VLV_DISPLAY_BASE + 0x61200)
6716 #define _PIPEA_PP_CONTROL        (VLV_DISPLAY_BASE + 0x61204)
6717 #define _PIPEA_PP_ON_DELAYS      (VLV_DISPLAY_BASE + 0x61208)
6718 #define  PANEL_PORT_SELECT_VLV(port)    ((port) << 30)
6719 #define _PIPEA_PP_OFF_DELAYS     (VLV_DISPLAY_BASE + 0x6120c)
6720 #define _PIPEA_PP_DIVISOR        (VLV_DISPLAY_BASE + 0x61210)
6721
6722 #define _PIPEB_PP_STATUS         (VLV_DISPLAY_BASE + 0x61300)
6723 #define _PIPEB_PP_CONTROL        (VLV_DISPLAY_BASE + 0x61304)
6724 #define _PIPEB_PP_ON_DELAYS      (VLV_DISPLAY_BASE + 0x61308)
6725 #define _PIPEB_PP_OFF_DELAYS     (VLV_DISPLAY_BASE + 0x6130c)
6726 #define _PIPEB_PP_DIVISOR        (VLV_DISPLAY_BASE + 0x61310)
6727
6728 #define VLV_PIPE_PP_STATUS(pipe)        _MMIO_PIPE(pipe, _PIPEA_PP_STATUS, _PIPEB_PP_STATUS)
6729 #define VLV_PIPE_PP_CONTROL(pipe)       _MMIO_PIPE(pipe, _PIPEA_PP_CONTROL, _PIPEB_PP_CONTROL)
6730 #define VLV_PIPE_PP_ON_DELAYS(pipe)     _MMIO_PIPE(pipe, _PIPEA_PP_ON_DELAYS, _PIPEB_PP_ON_DELAYS)
6731 #define VLV_PIPE_PP_OFF_DELAYS(pipe)    _MMIO_PIPE(pipe, _PIPEA_PP_OFF_DELAYS, _PIPEB_PP_OFF_DELAYS)
6732 #define VLV_PIPE_PP_DIVISOR(pipe)       _MMIO_PIPE(pipe, _PIPEA_PP_DIVISOR, _PIPEB_PP_DIVISOR)
6733
6734 #define _PCH_PP_STATUS          0xc7200
6735 #define _PCH_PP_CONTROL         0xc7204
6736 #define  PANEL_UNLOCK_REGS      (0xabcd << 16)
6737 #define  PANEL_UNLOCK_MASK      (0xffff << 16)
6738 #define  BXT_POWER_CYCLE_DELAY_MASK     (0x1f0)
6739 #define  BXT_POWER_CYCLE_DELAY_SHIFT    4
6740 #define  EDP_FORCE_VDD          (1 << 3)
6741 #define  EDP_BLC_ENABLE         (1 << 2)
6742 #define  PANEL_POWER_RESET      (1 << 1)
6743 #define  PANEL_POWER_OFF        (0 << 0)
6744 #define  PANEL_POWER_ON         (1 << 0)
6745 #define _PCH_PP_ON_DELAYS       0xc7208
6746 #define  PANEL_PORT_SELECT_MASK (3 << 30)
6747 #define  PANEL_PORT_SELECT_LVDS (0 << 30)
6748 #define  PANEL_PORT_SELECT_DPA  (1 << 30)
6749 #define  PANEL_PORT_SELECT_DPC  (2 << 30)
6750 #define  PANEL_PORT_SELECT_DPD  (3 << 30)
6751 #define  PANEL_POWER_UP_DELAY_MASK      (0x1fff0000)
6752 #define  PANEL_POWER_UP_DELAY_SHIFT     16
6753 #define  PANEL_LIGHT_ON_DELAY_MASK      (0x1fff)
6754 #define  PANEL_LIGHT_ON_DELAY_SHIFT     0
6755
6756 #define _PCH_PP_OFF_DELAYS              0xc720c
6757 #define  PANEL_POWER_DOWN_DELAY_MASK    (0x1fff0000)
6758 #define  PANEL_POWER_DOWN_DELAY_SHIFT   16
6759 #define  PANEL_LIGHT_OFF_DELAY_MASK     (0x1fff)
6760 #define  PANEL_LIGHT_OFF_DELAY_SHIFT    0
6761
6762 #define _PCH_PP_DIVISOR                 0xc7210
6763 #define  PP_REFERENCE_DIVIDER_MASK      (0xffffff00)
6764 #define  PP_REFERENCE_DIVIDER_SHIFT     8
6765 #define  PANEL_POWER_CYCLE_DELAY_MASK   (0x1f)
6766 #define  PANEL_POWER_CYCLE_DELAY_SHIFT  0
6767
6768 #define PCH_PP_STATUS                   _MMIO(_PCH_PP_STATUS)
6769 #define PCH_PP_CONTROL                  _MMIO(_PCH_PP_CONTROL)
6770 #define PCH_PP_ON_DELAYS                _MMIO(_PCH_PP_ON_DELAYS)
6771 #define PCH_PP_OFF_DELAYS               _MMIO(_PCH_PP_OFF_DELAYS)
6772 #define PCH_PP_DIVISOR                  _MMIO(_PCH_PP_DIVISOR)
6773
6774 /* BXT PPS changes - 2nd set of PPS registers */
6775 #define _BXT_PP_STATUS2         0xc7300
6776 #define _BXT_PP_CONTROL2        0xc7304
6777 #define _BXT_PP_ON_DELAYS2      0xc7308
6778 #define _BXT_PP_OFF_DELAYS2     0xc730c
6779
6780 #define BXT_PP_STATUS(n)        _MMIO_PIPE(n, _PCH_PP_STATUS, _BXT_PP_STATUS2)
6781 #define BXT_PP_CONTROL(n)       _MMIO_PIPE(n, _PCH_PP_CONTROL, _BXT_PP_CONTROL2)
6782 #define BXT_PP_ON_DELAYS(n)     _MMIO_PIPE(n, _PCH_PP_ON_DELAYS, _BXT_PP_ON_DELAYS2)
6783 #define BXT_PP_OFF_DELAYS(n)    _MMIO_PIPE(n, _PCH_PP_OFF_DELAYS, _BXT_PP_OFF_DELAYS2)
6784
6785 #define _PCH_DP_B               0xe4100
6786 #define PCH_DP_B                _MMIO(_PCH_DP_B)
6787 #define _PCH_DPB_AUX_CH_CTL     0xe4110
6788 #define _PCH_DPB_AUX_CH_DATA1   0xe4114
6789 #define _PCH_DPB_AUX_CH_DATA2   0xe4118
6790 #define _PCH_DPB_AUX_CH_DATA3   0xe411c
6791 #define _PCH_DPB_AUX_CH_DATA4   0xe4120
6792 #define _PCH_DPB_AUX_CH_DATA5   0xe4124
6793
6794 #define _PCH_DP_C               0xe4200
6795 #define PCH_DP_C                _MMIO(_PCH_DP_C)
6796 #define _PCH_DPC_AUX_CH_CTL     0xe4210
6797 #define _PCH_DPC_AUX_CH_DATA1   0xe4214
6798 #define _PCH_DPC_AUX_CH_DATA2   0xe4218
6799 #define _PCH_DPC_AUX_CH_DATA3   0xe421c
6800 #define _PCH_DPC_AUX_CH_DATA4   0xe4220
6801 #define _PCH_DPC_AUX_CH_DATA5   0xe4224
6802
6803 #define _PCH_DP_D               0xe4300
6804 #define PCH_DP_D                _MMIO(_PCH_DP_D)
6805 #define _PCH_DPD_AUX_CH_CTL     0xe4310
6806 #define _PCH_DPD_AUX_CH_DATA1   0xe4314
6807 #define _PCH_DPD_AUX_CH_DATA2   0xe4318
6808 #define _PCH_DPD_AUX_CH_DATA3   0xe431c
6809 #define _PCH_DPD_AUX_CH_DATA4   0xe4320
6810 #define _PCH_DPD_AUX_CH_DATA5   0xe4324
6811
6812 #define PCH_DP_AUX_CH_CTL(port)         _MMIO_PORT((port) - PORT_B, _PCH_DPB_AUX_CH_CTL, _PCH_DPC_AUX_CH_CTL)
6813 #define PCH_DP_AUX_CH_DATA(port, i)     _MMIO(_PORT((port) - PORT_B, _PCH_DPB_AUX_CH_DATA1, _PCH_DPC_AUX_CH_DATA1) + (i) * 4) /* 5 registers */
6814
6815 /* CPT */
6816 #define  PORT_TRANS_A_SEL_CPT   0
6817 #define  PORT_TRANS_B_SEL_CPT   (1<<29)
6818 #define  PORT_TRANS_C_SEL_CPT   (2<<29)
6819 #define  PORT_TRANS_SEL_MASK    (3<<29)
6820 #define  PORT_TRANS_SEL_CPT(pipe)       ((pipe) << 29)
6821 #define  PORT_TO_PIPE(val)      (((val) & (1<<30)) >> 30)
6822 #define  PORT_TO_PIPE_CPT(val)  (((val) & PORT_TRANS_SEL_MASK) >> 29)
6823 #define  SDVO_PORT_TO_PIPE_CHV(val)     (((val) & (3<<24)) >> 24)
6824 #define  DP_PORT_TO_PIPE_CHV(val)       (((val) & (3<<16)) >> 16)
6825
6826 #define _TRANS_DP_CTL_A         0xe0300
6827 #define _TRANS_DP_CTL_B         0xe1300
6828 #define _TRANS_DP_CTL_C         0xe2300
6829 #define TRANS_DP_CTL(pipe)      _MMIO_PIPE(pipe, _TRANS_DP_CTL_A, _TRANS_DP_CTL_B)
6830 #define  TRANS_DP_OUTPUT_ENABLE (1<<31)
6831 #define  TRANS_DP_PORT_SEL_B    (0<<29)
6832 #define  TRANS_DP_PORT_SEL_C    (1<<29)
6833 #define  TRANS_DP_PORT_SEL_D    (2<<29)
6834 #define  TRANS_DP_PORT_SEL_NONE (3<<29)
6835 #define  TRANS_DP_PORT_SEL_MASK (3<<29)
6836 #define  TRANS_DP_PIPE_TO_PORT(val)     ((((val) & TRANS_DP_PORT_SEL_MASK) >> 29) + PORT_B)
6837 #define  TRANS_DP_AUDIO_ONLY    (1<<26)
6838 #define  TRANS_DP_ENH_FRAMING   (1<<18)
6839 #define  TRANS_DP_8BPC          (0<<9)
6840 #define  TRANS_DP_10BPC         (1<<9)
6841 #define  TRANS_DP_6BPC          (2<<9)
6842 #define  TRANS_DP_12BPC         (3<<9)
6843 #define  TRANS_DP_BPC_MASK      (3<<9)
6844 #define  TRANS_DP_VSYNC_ACTIVE_HIGH     (1<<4)
6845 #define  TRANS_DP_VSYNC_ACTIVE_LOW      0
6846 #define  TRANS_DP_HSYNC_ACTIVE_HIGH     (1<<3)
6847 #define  TRANS_DP_HSYNC_ACTIVE_LOW      0
6848 #define  TRANS_DP_SYNC_MASK     (3<<3)
6849
6850 /* SNB eDP training params */
6851 /* SNB A-stepping */
6852 #define  EDP_LINK_TRAIN_400MV_0DB_SNB_A         (0x38<<22)
6853 #define  EDP_LINK_TRAIN_400MV_6DB_SNB_A         (0x02<<22)
6854 #define  EDP_LINK_TRAIN_600MV_3_5DB_SNB_A       (0x01<<22)
6855 #define  EDP_LINK_TRAIN_800MV_0DB_SNB_A         (0x0<<22)
6856 /* SNB B-stepping */
6857 #define  EDP_LINK_TRAIN_400_600MV_0DB_SNB_B     (0x0<<22)
6858 #define  EDP_LINK_TRAIN_400MV_3_5DB_SNB_B       (0x1<<22)
6859 #define  EDP_LINK_TRAIN_400_600MV_6DB_SNB_B     (0x3a<<22)
6860 #define  EDP_LINK_TRAIN_600_800MV_3_5DB_SNB_B   (0x39<<22)
6861 #define  EDP_LINK_TRAIN_800_1200MV_0DB_SNB_B    (0x38<<22)
6862 #define  EDP_LINK_TRAIN_VOL_EMP_MASK_SNB        (0x3f<<22)
6863
6864 /* IVB */
6865 #define EDP_LINK_TRAIN_400MV_0DB_IVB            (0x24 <<22)
6866 #define EDP_LINK_TRAIN_400MV_3_5DB_IVB          (0x2a <<22)
6867 #define EDP_LINK_TRAIN_400MV_6DB_IVB            (0x2f <<22)
6868 #define EDP_LINK_TRAIN_600MV_0DB_IVB            (0x30 <<22)
6869 #define EDP_LINK_TRAIN_600MV_3_5DB_IVB          (0x36 <<22)
6870 #define EDP_LINK_TRAIN_800MV_0DB_IVB            (0x38 <<22)
6871 #define EDP_LINK_TRAIN_800MV_3_5DB_IVB          (0x3e <<22)
6872
6873 /* legacy values */
6874 #define EDP_LINK_TRAIN_500MV_0DB_IVB            (0x00 <<22)
6875 #define EDP_LINK_TRAIN_1000MV_0DB_IVB           (0x20 <<22)
6876 #define EDP_LINK_TRAIN_500MV_3_5DB_IVB          (0x02 <<22)
6877 #define EDP_LINK_TRAIN_1000MV_3_5DB_IVB         (0x22 <<22)
6878 #define EDP_LINK_TRAIN_1000MV_6DB_IVB           (0x23 <<22)
6879
6880 #define  EDP_LINK_TRAIN_VOL_EMP_MASK_IVB        (0x3f<<22)
6881
6882 #define  VLV_PMWGICZ                            _MMIO(0x1300a4)
6883
6884 #define  RC6_LOCATION                           _MMIO(0xD40)
6885 #define    RC6_CTX_IN_DRAM                      (1 << 0)
6886 #define  RC6_CTX_BASE                           _MMIO(0xD48)
6887 #define    RC6_CTX_BASE_MASK                    0xFFFFFFF0
6888 #define  PWRCTX_MAXCNT_RCSUNIT                  _MMIO(0x2054)
6889 #define  PWRCTX_MAXCNT_VCSUNIT0                 _MMIO(0x12054)
6890 #define  PWRCTX_MAXCNT_BCSUNIT                  _MMIO(0x22054)
6891 #define  PWRCTX_MAXCNT_VECSUNIT                 _MMIO(0x1A054)
6892 #define  PWRCTX_MAXCNT_VCSUNIT1                 _MMIO(0x1C054)
6893 #define    IDLE_TIME_MASK                       0xFFFFF
6894 #define  FORCEWAKE                              _MMIO(0xA18C)
6895 #define  FORCEWAKE_VLV                          _MMIO(0x1300b0)
6896 #define  FORCEWAKE_ACK_VLV                      _MMIO(0x1300b4)
6897 #define  FORCEWAKE_MEDIA_VLV                    _MMIO(0x1300b8)
6898 #define  FORCEWAKE_ACK_MEDIA_VLV                _MMIO(0x1300bc)
6899 #define  FORCEWAKE_ACK_HSW                      _MMIO(0x130044)
6900 #define  FORCEWAKE_ACK                          _MMIO(0x130090)
6901 #define  VLV_GTLC_WAKE_CTRL                     _MMIO(0x130090)
6902 #define   VLV_GTLC_RENDER_CTX_EXISTS            (1 << 25)
6903 #define   VLV_GTLC_MEDIA_CTX_EXISTS             (1 << 24)
6904 #define   VLV_GTLC_ALLOWWAKEREQ                 (1 << 0)
6905
6906 #define  VLV_GTLC_PW_STATUS                     _MMIO(0x130094)
6907 #define   VLV_GTLC_ALLOWWAKEACK                 (1 << 0)
6908 #define   VLV_GTLC_ALLOWWAKEERR                 (1 << 1)
6909 #define   VLV_GTLC_PW_MEDIA_STATUS_MASK         (1 << 5)
6910 #define   VLV_GTLC_PW_RENDER_STATUS_MASK        (1 << 7)
6911 #define  FORCEWAKE_MT                           _MMIO(0xa188) /* multi-threaded */
6912 #define  FORCEWAKE_MEDIA_GEN9                   _MMIO(0xa270)
6913 #define  FORCEWAKE_RENDER_GEN9                  _MMIO(0xa278)
6914 #define  FORCEWAKE_BLITTER_GEN9                 _MMIO(0xa188)
6915 #define  FORCEWAKE_ACK_MEDIA_GEN9               _MMIO(0x0D88)
6916 #define  FORCEWAKE_ACK_RENDER_GEN9              _MMIO(0x0D84)
6917 #define  FORCEWAKE_ACK_BLITTER_GEN9             _MMIO(0x130044)
6918 #define   FORCEWAKE_KERNEL                      0x1
6919 #define   FORCEWAKE_USER                        0x2
6920 #define  FORCEWAKE_MT_ACK                       _MMIO(0x130040)
6921 #define  ECOBUS                                 _MMIO(0xa180)
6922 #define    FORCEWAKE_MT_ENABLE                  (1<<5)
6923 #define  VLV_SPAREG2H                           _MMIO(0xA194)
6924
6925 #define  GTFIFODBG                              _MMIO(0x120000)
6926 #define    GT_FIFO_SBDEDICATE_FREE_ENTRY_CHV    (0x1f << 20)
6927 #define    GT_FIFO_FREE_ENTRIES_CHV             (0x7f << 13)
6928 #define    GT_FIFO_SBDROPERR                    (1<<6)
6929 #define    GT_FIFO_BLOBDROPERR                  (1<<5)
6930 #define    GT_FIFO_SB_READ_ABORTERR             (1<<4)
6931 #define    GT_FIFO_DROPERR                      (1<<3)
6932 #define    GT_FIFO_OVFERR                       (1<<2)
6933 #define    GT_FIFO_IAWRERR                      (1<<1)
6934 #define    GT_FIFO_IARDERR                      (1<<0)
6935
6936 #define  GTFIFOCTL                              _MMIO(0x120008)
6937 #define    GT_FIFO_FREE_ENTRIES_MASK            0x7f
6938 #define    GT_FIFO_NUM_RESERVED_ENTRIES         20
6939 #define    GT_FIFO_CTL_BLOCK_ALL_POLICY_STALL   (1 << 12)
6940 #define    GT_FIFO_CTL_RC6_POLICY_STALL         (1 << 11)
6941
6942 #define  HSW_IDICR                              _MMIO(0x9008)
6943 #define    IDIHASHMSK(x)                        (((x) & 0x3f) << 16)
6944 #define  HSW_EDRAM_CAP                          _MMIO(0x120010)
6945 #define    EDRAM_ENABLED                        0x1
6946 #define    EDRAM_NUM_BANKS(cap)                 (((cap) >> 1) & 0xf)
6947 #define    EDRAM_WAYS_IDX(cap)                  (((cap) >> 5) & 0x7)
6948 #define    EDRAM_SETS_IDX(cap)                  (((cap) >> 8) & 0x3)
6949
6950 #define GEN6_UCGCTL1                            _MMIO(0x9400)
6951 # define GEN6_GAMUNIT_CLOCK_GATE_DISABLE                (1 << 22)
6952 # define GEN6_EU_TCUNIT_CLOCK_GATE_DISABLE              (1 << 16)
6953 # define GEN6_BLBUNIT_CLOCK_GATE_DISABLE                (1 << 5)
6954 # define GEN6_CSUNIT_CLOCK_GATE_DISABLE                 (1 << 7)
6955
6956 #define GEN6_UCGCTL2                            _MMIO(0x9404)
6957 # define GEN6_VFUNIT_CLOCK_GATE_DISABLE                 (1 << 31)
6958 # define GEN7_VDSUNIT_CLOCK_GATE_DISABLE                (1 << 30)
6959 # define GEN7_TDLUNIT_CLOCK_GATE_DISABLE                (1 << 22)
6960 # define GEN6_RCZUNIT_CLOCK_GATE_DISABLE                (1 << 13)
6961 # define GEN6_RCPBUNIT_CLOCK_GATE_DISABLE               (1 << 12)
6962 # define GEN6_RCCUNIT_CLOCK_GATE_DISABLE                (1 << 11)
6963
6964 #define GEN6_UCGCTL3                            _MMIO(0x9408)
6965
6966 #define GEN7_UCGCTL4                            _MMIO(0x940c)
6967 #define  GEN7_L3BANK2X_CLOCK_GATE_DISABLE       (1<<25)
6968 #define  GEN8_EU_GAUNIT_CLOCK_GATE_DISABLE      (1<<14)
6969
6970 #define GEN6_RCGCTL1                            _MMIO(0x9410)
6971 #define GEN6_RCGCTL2                            _MMIO(0x9414)
6972 #define GEN6_RSTCTL                             _MMIO(0x9420)
6973
6974 #define GEN8_UCGCTL6                            _MMIO(0x9430)
6975 #define   GEN8_GAPSUNIT_CLOCK_GATE_DISABLE      (1<<24)
6976 #define   GEN8_SDEUNIT_CLOCK_GATE_DISABLE       (1<<14)
6977 #define   GEN8_HDCUNIT_CLOCK_GATE_DISABLE_HDCREQ (1<<28)
6978
6979 #define GEN6_GFXPAUSE                           _MMIO(0xA000)
6980 #define GEN6_RPNSWREQ                           _MMIO(0xA008)
6981 #define   GEN6_TURBO_DISABLE                    (1<<31)
6982 #define   GEN6_FREQUENCY(x)                     ((x)<<25)
6983 #define   HSW_FREQUENCY(x)                      ((x)<<24)
6984 #define   GEN9_FREQUENCY(x)                     ((x)<<23)
6985 #define   GEN6_OFFSET(x)                        ((x)<<19)
6986 #define   GEN6_AGGRESSIVE_TURBO                 (0<<15)
6987 #define GEN6_RC_VIDEO_FREQ                      _MMIO(0xA00C)
6988 #define GEN6_RC_CONTROL                         _MMIO(0xA090)
6989 #define   GEN6_RC_CTL_RC6pp_ENABLE              (1<<16)
6990 #define   GEN6_RC_CTL_RC6p_ENABLE               (1<<17)
6991 #define   GEN6_RC_CTL_RC6_ENABLE                (1<<18)
6992 #define   GEN6_RC_CTL_RC1e_ENABLE               (1<<20)
6993 #define   GEN6_RC_CTL_RC7_ENABLE                (1<<22)
6994 #define   VLV_RC_CTL_CTX_RST_PARALLEL           (1<<24)
6995 #define   GEN7_RC_CTL_TO_MODE                   (1<<28)
6996 #define   GEN6_RC_CTL_EI_MODE(x)                ((x)<<27)
6997 #define   GEN6_RC_CTL_HW_ENABLE                 (1<<31)
6998 #define GEN6_RP_DOWN_TIMEOUT                    _MMIO(0xA010)
6999 #define GEN6_RP_INTERRUPT_LIMITS                _MMIO(0xA014)
7000 #define GEN6_RPSTAT1                            _MMIO(0xA01C)
7001 #define   GEN6_CAGF_SHIFT                       8
7002 #define   HSW_CAGF_SHIFT                        7
7003 #define   GEN9_CAGF_SHIFT                       23
7004 #define   GEN6_CAGF_MASK                        (0x7f << GEN6_CAGF_SHIFT)
7005 #define   HSW_CAGF_MASK                         (0x7f << HSW_CAGF_SHIFT)
7006 #define   GEN9_CAGF_MASK                        (0x1ff << GEN9_CAGF_SHIFT)
7007 #define GEN6_RP_CONTROL                         _MMIO(0xA024)
7008 #define   GEN6_RP_MEDIA_TURBO                   (1<<11)
7009 #define   GEN6_RP_MEDIA_MODE_MASK               (3<<9)
7010 #define   GEN6_RP_MEDIA_HW_TURBO_MODE           (3<<9)
7011 #define   GEN6_RP_MEDIA_HW_NORMAL_MODE          (2<<9)
7012 #define   GEN6_RP_MEDIA_HW_MODE                 (1<<9)
7013 #define   GEN6_RP_MEDIA_SW_MODE                 (0<<9)
7014 #define   GEN6_RP_MEDIA_IS_GFX                  (1<<8)
7015 #define   GEN6_RP_ENABLE                        (1<<7)
7016 #define   GEN6_RP_UP_IDLE_MIN                   (0x1<<3)
7017 #define   GEN6_RP_UP_BUSY_AVG                   (0x2<<3)
7018 #define   GEN6_RP_UP_BUSY_CONT                  (0x4<<3)
7019 #define   GEN6_RP_DOWN_IDLE_AVG                 (0x2<<0)
7020 #define   GEN6_RP_DOWN_IDLE_CONT                (0x1<<0)
7021 #define GEN6_RP_UP_THRESHOLD                    _MMIO(0xA02C)
7022 #define GEN6_RP_DOWN_THRESHOLD                  _MMIO(0xA030)
7023 #define GEN6_RP_CUR_UP_EI                       _MMIO(0xA050)
7024 #define   GEN6_CURICONT_MASK                    0xffffff
7025 #define GEN6_RP_CUR_UP                          _MMIO(0xA054)
7026 #define   GEN6_CURBSYTAVG_MASK                  0xffffff
7027 #define GEN6_RP_PREV_UP                         _MMIO(0xA058)
7028 #define GEN6_RP_CUR_DOWN_EI                     _MMIO(0xA05C)
7029 #define   GEN6_CURIAVG_MASK                     0xffffff
7030 #define GEN6_RP_CUR_DOWN                        _MMIO(0xA060)
7031 #define GEN6_RP_PREV_DOWN                       _MMIO(0xA064)
7032 #define GEN6_RP_UP_EI                           _MMIO(0xA068)
7033 #define GEN6_RP_DOWN_EI                         _MMIO(0xA06C)
7034 #define GEN6_RP_IDLE_HYSTERSIS                  _MMIO(0xA070)
7035 #define GEN6_RPDEUHWTC                          _MMIO(0xA080)
7036 #define GEN6_RPDEUC                             _MMIO(0xA084)
7037 #define GEN6_RPDEUCSW                           _MMIO(0xA088)
7038 #define GEN6_RC_STATE                           _MMIO(0xA094)
7039 #define   RC6_STATE                             (1 << 18)
7040 #define GEN6_RC1_WAKE_RATE_LIMIT                _MMIO(0xA098)
7041 #define GEN6_RC6_WAKE_RATE_LIMIT                _MMIO(0xA09C)
7042 #define GEN6_RC6pp_WAKE_RATE_LIMIT              _MMIO(0xA0A0)
7043 #define GEN6_RC_EVALUATION_INTERVAL             _MMIO(0xA0A8)
7044 #define GEN6_RC_IDLE_HYSTERSIS                  _MMIO(0xA0AC)
7045 #define GEN6_RC_SLEEP                           _MMIO(0xA0B0)
7046 #define GEN6_RCUBMABDTMR                        _MMIO(0xA0B0)
7047 #define GEN6_RC1e_THRESHOLD                     _MMIO(0xA0B4)
7048 #define GEN6_RC6_THRESHOLD                      _MMIO(0xA0B8)
7049 #define GEN6_RC6p_THRESHOLD                     _MMIO(0xA0BC)
7050 #define VLV_RCEDATA                             _MMIO(0xA0BC)
7051 #define GEN6_RC6pp_THRESHOLD                    _MMIO(0xA0C0)
7052 #define GEN6_PMINTRMSK                          _MMIO(0xA168)
7053 #define GEN8_PMINTR_REDIRECT_TO_NON_DISP        (1<<31)
7054 #define VLV_PWRDWNUPCTL                         _MMIO(0xA294)
7055 #define GEN9_MEDIA_PG_IDLE_HYSTERESIS           _MMIO(0xA0C4)
7056 #define GEN9_RENDER_PG_IDLE_HYSTERESIS          _MMIO(0xA0C8)
7057 #define GEN9_PG_ENABLE                          _MMIO(0xA210)
7058 #define GEN9_RENDER_PG_ENABLE                   (1<<0)
7059 #define GEN9_MEDIA_PG_ENABLE                    (1<<1)
7060
7061 #define VLV_CHICKEN_3                           _MMIO(VLV_DISPLAY_BASE + 0x7040C)
7062 #define  PIXEL_OVERLAP_CNT_MASK                 (3 << 30)
7063 #define  PIXEL_OVERLAP_CNT_SHIFT                30
7064
7065 #define GEN6_PMISR                              _MMIO(0x44020)
7066 #define GEN6_PMIMR                              _MMIO(0x44024) /* rps_lock */
7067 #define GEN6_PMIIR                              _MMIO(0x44028)
7068 #define GEN6_PMIER                              _MMIO(0x4402C)
7069 #define  GEN6_PM_MBOX_EVENT                     (1<<25)
7070 #define  GEN6_PM_THERMAL_EVENT                  (1<<24)
7071 #define  GEN6_PM_RP_DOWN_TIMEOUT                (1<<6)
7072 #define  GEN6_PM_RP_UP_THRESHOLD                (1<<5)
7073 #define  GEN6_PM_RP_DOWN_THRESHOLD              (1<<4)
7074 #define  GEN6_PM_RP_UP_EI_EXPIRED               (1<<2)
7075 #define  GEN6_PM_RP_DOWN_EI_EXPIRED             (1<<1)
7076 #define  GEN6_PM_RPS_EVENTS                     (GEN6_PM_RP_UP_THRESHOLD | \
7077                                                  GEN6_PM_RP_DOWN_THRESHOLD | \
7078                                                  GEN6_PM_RP_DOWN_TIMEOUT)
7079
7080 #define GEN7_GT_SCRATCH(i)                      _MMIO(0x4F100 + (i) * 4)
7081 #define GEN7_GT_SCRATCH_REG_NUM                 8
7082
7083 #define VLV_GTLC_SURVIVABILITY_REG              _MMIO(0x130098)
7084 #define VLV_GFX_CLK_STATUS_BIT                  (1<<3)
7085 #define VLV_GFX_CLK_FORCE_ON_BIT                (1<<2)
7086
7087 #define GEN6_GT_GFX_RC6_LOCKED                  _MMIO(0x138104)
7088 #define VLV_COUNTER_CONTROL                     _MMIO(0x138104)
7089 #define   VLV_COUNT_RANGE_HIGH                  (1<<15)
7090 #define   VLV_MEDIA_RC0_COUNT_EN                (1<<5)
7091 #define   VLV_RENDER_RC0_COUNT_EN               (1<<4)
7092 #define   VLV_MEDIA_RC6_COUNT_EN                (1<<1)
7093 #define   VLV_RENDER_RC6_COUNT_EN               (1<<0)
7094 #define GEN6_GT_GFX_RC6                         _MMIO(0x138108)
7095 #define VLV_GT_RENDER_RC6                       _MMIO(0x138108)
7096 #define VLV_GT_MEDIA_RC6                        _MMIO(0x13810C)
7097
7098 #define GEN6_GT_GFX_RC6p                        _MMIO(0x13810C)
7099 #define GEN6_GT_GFX_RC6pp                       _MMIO(0x138110)
7100 #define VLV_RENDER_C0_COUNT                     _MMIO(0x138118)
7101 #define VLV_MEDIA_C0_COUNT                      _MMIO(0x13811C)
7102
7103 #define GEN6_PCODE_MAILBOX                      _MMIO(0x138124)
7104 #define   GEN6_PCODE_READY                      (1<<31)
7105 #define   GEN6_PCODE_WRITE_RC6VIDS              0x4
7106 #define   GEN6_PCODE_READ_RC6VIDS               0x5
7107 #define     GEN6_ENCODE_RC6_VID(mv)             (((mv) - 245) / 5)
7108 #define     GEN6_DECODE_RC6_VID(vids)           (((vids) * 5) + 245)
7109 #define   BDW_PCODE_DISPLAY_FREQ_CHANGE_REQ     0x18
7110 #define   GEN9_PCODE_READ_MEM_LATENCY           0x6
7111 #define     GEN9_MEM_LATENCY_LEVEL_MASK         0xFF
7112 #define     GEN9_MEM_LATENCY_LEVEL_1_5_SHIFT    8
7113 #define     GEN9_MEM_LATENCY_LEVEL_2_6_SHIFT    16
7114 #define     GEN9_MEM_LATENCY_LEVEL_3_7_SHIFT    24
7115 #define   SKL_PCODE_CDCLK_CONTROL               0x7
7116 #define     SKL_CDCLK_PREPARE_FOR_CHANGE        0x3
7117 #define     SKL_CDCLK_READY_FOR_CHANGE          0x1
7118 #define   GEN6_PCODE_WRITE_MIN_FREQ_TABLE       0x8
7119 #define   GEN6_PCODE_READ_MIN_FREQ_TABLE        0x9
7120 #define   GEN6_READ_OC_PARAMS                   0xc
7121 #define   GEN6_PCODE_READ_D_COMP                0x10
7122 #define   GEN6_PCODE_WRITE_D_COMP               0x11
7123 #define   HSW_PCODE_DE_WRITE_FREQ_REQ           0x17
7124 #define   DISPLAY_IPS_CONTROL                   0x19
7125 #define   HSW_PCODE_DYNAMIC_DUTY_CYCLE_CONTROL  0x1A
7126 #define GEN6_PCODE_DATA                         _MMIO(0x138128)
7127 #define   GEN6_PCODE_FREQ_IA_RATIO_SHIFT        8
7128 #define   GEN6_PCODE_FREQ_RING_RATIO_SHIFT      16
7129 #define GEN6_PCODE_DATA1                        _MMIO(0x13812C)
7130
7131 #define GEN6_GT_CORE_STATUS             _MMIO(0x138060)
7132 #define   GEN6_CORE_CPD_STATE_MASK      (7<<4)
7133 #define   GEN6_RCn_MASK                 7
7134 #define   GEN6_RC0                      0
7135 #define   GEN6_RC3                      2
7136 #define   GEN6_RC6                      3
7137 #define   GEN6_RC7                      4
7138
7139 #define GEN8_GT_SLICE_INFO              _MMIO(0x138064)
7140 #define   GEN8_LSLICESTAT_MASK          0x7
7141
7142 #define CHV_POWER_SS0_SIG1              _MMIO(0xa720)
7143 #define CHV_POWER_SS1_SIG1              _MMIO(0xa728)
7144 #define   CHV_SS_PG_ENABLE              (1<<1)
7145 #define   CHV_EU08_PG_ENABLE            (1<<9)
7146 #define   CHV_EU19_PG_ENABLE            (1<<17)
7147 #define   CHV_EU210_PG_ENABLE           (1<<25)
7148
7149 #define CHV_POWER_SS0_SIG2              _MMIO(0xa724)
7150 #define CHV_POWER_SS1_SIG2              _MMIO(0xa72c)
7151 #define   CHV_EU311_PG_ENABLE           (1<<1)
7152
7153 #define GEN9_SLICE_PGCTL_ACK(slice)     _MMIO(0x804c + (slice)*0x4)
7154 #define   GEN9_PGCTL_SLICE_ACK          (1 << 0)
7155 #define   GEN9_PGCTL_SS_ACK(subslice)   (1 << (2 + (subslice)*2))
7156
7157 #define GEN9_SS01_EU_PGCTL_ACK(slice)   _MMIO(0x805c + (slice)*0x8)
7158 #define GEN9_SS23_EU_PGCTL_ACK(slice)   _MMIO(0x8060 + (slice)*0x8)
7159 #define   GEN9_PGCTL_SSA_EU08_ACK       (1 << 0)
7160 #define   GEN9_PGCTL_SSA_EU19_ACK       (1 << 2)
7161 #define   GEN9_PGCTL_SSA_EU210_ACK      (1 << 4)
7162 #define   GEN9_PGCTL_SSA_EU311_ACK      (1 << 6)
7163 #define   GEN9_PGCTL_SSB_EU08_ACK       (1 << 8)
7164 #define   GEN9_PGCTL_SSB_EU19_ACK       (1 << 10)
7165 #define   GEN9_PGCTL_SSB_EU210_ACK      (1 << 12)
7166 #define   GEN9_PGCTL_SSB_EU311_ACK      (1 << 14)
7167
7168 #define GEN7_MISCCPCTL                          _MMIO(0x9424)
7169 #define   GEN7_DOP_CLOCK_GATE_ENABLE            (1<<0)
7170 #define   GEN8_DOP_CLOCK_GATE_CFCLK_ENABLE      (1<<2)
7171 #define   GEN8_DOP_CLOCK_GATE_GUC_ENABLE        (1<<4)
7172 #define   GEN8_DOP_CLOCK_GATE_MEDIA_ENABLE     (1<<6)
7173
7174 #define GEN8_GARBCNTL                   _MMIO(0xB004)
7175 #define   GEN9_GAPS_TSV_CREDIT_DISABLE  (1<<7)
7176
7177 /* IVYBRIDGE DPF */
7178 #define GEN7_L3CDERRST1(slice)          _MMIO(0xB008 + (slice) * 0x200) /* L3CD Error Status 1 */
7179 #define   GEN7_L3CDERRST1_ROW_MASK      (0x7ff<<14)
7180 #define   GEN7_PARITY_ERROR_VALID       (1<<13)
7181 #define   GEN7_L3CDERRST1_BANK_MASK     (3<<11)
7182 #define   GEN7_L3CDERRST1_SUBBANK_MASK  (7<<8)
7183 #define GEN7_PARITY_ERROR_ROW(reg) \
7184                 ((reg & GEN7_L3CDERRST1_ROW_MASK) >> 14)
7185 #define GEN7_PARITY_ERROR_BANK(reg) \
7186                 ((reg & GEN7_L3CDERRST1_BANK_MASK) >> 11)
7187 #define GEN7_PARITY_ERROR_SUBBANK(reg) \
7188                 ((reg & GEN7_L3CDERRST1_SUBBANK_MASK) >> 8)
7189 #define   GEN7_L3CDERRST1_ENABLE        (1<<7)
7190
7191 #define GEN7_L3LOG(slice, i)            _MMIO(0xB070 + (slice) * 0x200 + (i) * 4)
7192 #define GEN7_L3LOG_SIZE                 0x80
7193
7194 #define GEN7_HALF_SLICE_CHICKEN1        _MMIO(0xe100) /* IVB GT1 + VLV */
7195 #define GEN7_HALF_SLICE_CHICKEN1_GT2    _MMIO(0xf100)
7196 #define   GEN7_MAX_PS_THREAD_DEP                (8<<12)
7197 #define   GEN7_SINGLE_SUBSCAN_DISPATCH_ENABLE   (1<<10)
7198 #define   GEN7_SBE_SS_CACHE_DISPATCH_PORT_SHARING_DISABLE       (1<<4)
7199 #define   GEN7_PSD_SINGLE_PORT_DISPATCH_ENABLE  (1<<3)
7200
7201 #define GEN9_HALF_SLICE_CHICKEN5        _MMIO(0xe188)
7202 #define   GEN9_DG_MIRROR_FIX_ENABLE     (1<<5)
7203 #define   GEN9_CCS_TLB_PREFETCH_ENABLE  (1<<3)
7204
7205 #define GEN8_ROW_CHICKEN                _MMIO(0xe4f0)
7206 #define   FLOW_CONTROL_ENABLE           (1<<15)
7207 #define   PARTIAL_INSTRUCTION_SHOOTDOWN_DISABLE (1<<8)
7208 #define   STALL_DOP_GATING_DISABLE              (1<<5)
7209
7210 #define GEN7_ROW_CHICKEN2               _MMIO(0xe4f4)
7211 #define GEN7_ROW_CHICKEN2_GT2           _MMIO(0xf4f4)
7212 #define   DOP_CLOCK_GATING_DISABLE      (1<<0)
7213
7214 #define HSW_ROW_CHICKEN3                _MMIO(0xe49c)
7215 #define  HSW_ROW_CHICKEN3_L3_GLOBAL_ATOMICS_DISABLE    (1 << 6)
7216
7217 #define HALF_SLICE_CHICKEN2             _MMIO(0xe180)
7218 #define   GEN8_ST_PO_DISABLE            (1<<13)
7219
7220 #define HALF_SLICE_CHICKEN3             _MMIO(0xe184)
7221 #define   HSW_SAMPLE_C_PERFORMANCE      (1<<9)
7222 #define   GEN8_CENTROID_PIXEL_OPT_DIS   (1<<8)
7223 #define   GEN9_DISABLE_OCL_OOB_SUPPRESS_LOGIC   (1<<5)
7224 #define   GEN8_SAMPLER_POWER_BYPASS_DIS (1<<1)
7225
7226 #define GEN9_HALF_SLICE_CHICKEN7        _MMIO(0xe194)
7227 #define   GEN9_ENABLE_YV12_BUGFIX       (1<<4)
7228 #define   GEN9_ENABLE_GPGPU_PREEMPTION  (1<<2)
7229
7230 /* Audio */
7231 #define G4X_AUD_VID_DID                 _MMIO(dev_priv->info.display_mmio_offset + 0x62020)
7232 #define   INTEL_AUDIO_DEVCL             0x808629FB
7233 #define   INTEL_AUDIO_DEVBLC            0x80862801
7234 #define   INTEL_AUDIO_DEVCTG            0x80862802
7235
7236 #define G4X_AUD_CNTL_ST                 _MMIO(0x620B4)
7237 #define   G4X_ELDV_DEVCL_DEVBLC         (1 << 13)
7238 #define   G4X_ELDV_DEVCTG               (1 << 14)
7239 #define   G4X_ELD_ADDR_MASK             (0xf << 5)
7240 #define   G4X_ELD_ACK                   (1 << 4)
7241 #define G4X_HDMIW_HDMIEDID              _MMIO(0x6210C)
7242
7243 #define _IBX_HDMIW_HDMIEDID_A           0xE2050
7244 #define _IBX_HDMIW_HDMIEDID_B           0xE2150
7245 #define IBX_HDMIW_HDMIEDID(pipe)        _MMIO_PIPE(pipe, _IBX_HDMIW_HDMIEDID_A, \
7246                                                   _IBX_HDMIW_HDMIEDID_B)
7247 #define _IBX_AUD_CNTL_ST_A              0xE20B4
7248 #define _IBX_AUD_CNTL_ST_B              0xE21B4
7249 #define IBX_AUD_CNTL_ST(pipe)           _MMIO_PIPE(pipe, _IBX_AUD_CNTL_ST_A, \
7250                                                   _IBX_AUD_CNTL_ST_B)
7251 #define   IBX_ELD_BUFFER_SIZE_MASK      (0x1f << 10)
7252 #define   IBX_ELD_ADDRESS_MASK          (0x1f << 5)
7253 #define   IBX_ELD_ACK                   (1 << 4)
7254 #define IBX_AUD_CNTL_ST2                _MMIO(0xE20C0)
7255 #define   IBX_CP_READY(port)            ((1 << 1) << (((port) - 1) * 4))
7256 #define   IBX_ELD_VALID(port)           ((1 << 0) << (((port) - 1) * 4))
7257
7258 #define _CPT_HDMIW_HDMIEDID_A           0xE5050
7259 #define _CPT_HDMIW_HDMIEDID_B           0xE5150
7260 #define CPT_HDMIW_HDMIEDID(pipe)        _MMIO_PIPE(pipe, _CPT_HDMIW_HDMIEDID_A, _CPT_HDMIW_HDMIEDID_B)
7261 #define _CPT_AUD_CNTL_ST_A              0xE50B4
7262 #define _CPT_AUD_CNTL_ST_B              0xE51B4
7263 #define CPT_AUD_CNTL_ST(pipe)           _MMIO_PIPE(pipe, _CPT_AUD_CNTL_ST_A, _CPT_AUD_CNTL_ST_B)
7264 #define CPT_AUD_CNTRL_ST2               _MMIO(0xE50C0)
7265
7266 #define _VLV_HDMIW_HDMIEDID_A           (VLV_DISPLAY_BASE + 0x62050)
7267 #define _VLV_HDMIW_HDMIEDID_B           (VLV_DISPLAY_BASE + 0x62150)
7268 #define VLV_HDMIW_HDMIEDID(pipe)        _MMIO_PIPE(pipe, _VLV_HDMIW_HDMIEDID_A, _VLV_HDMIW_HDMIEDID_B)
7269 #define _VLV_AUD_CNTL_ST_A              (VLV_DISPLAY_BASE + 0x620B4)
7270 #define _VLV_AUD_CNTL_ST_B              (VLV_DISPLAY_BASE + 0x621B4)
7271 #define VLV_AUD_CNTL_ST(pipe)           _MMIO_PIPE(pipe, _VLV_AUD_CNTL_ST_A, _VLV_AUD_CNTL_ST_B)
7272 #define VLV_AUD_CNTL_ST2                _MMIO(VLV_DISPLAY_BASE + 0x620C0)
7273
7274 /* These are the 4 32-bit write offset registers for each stream
7275  * output buffer.  It determines the offset from the
7276  * 3DSTATE_SO_BUFFERs that the next streamed vertex output goes to.
7277  */
7278 #define GEN7_SO_WRITE_OFFSET(n)         _MMIO(0x5280 + (n) * 4)
7279
7280 #define _IBX_AUD_CONFIG_A               0xe2000
7281 #define _IBX_AUD_CONFIG_B               0xe2100
7282 #define IBX_AUD_CFG(pipe)               _MMIO_PIPE(pipe, _IBX_AUD_CONFIG_A, _IBX_AUD_CONFIG_B)
7283 #define _CPT_AUD_CONFIG_A               0xe5000
7284 #define _CPT_AUD_CONFIG_B               0xe5100
7285 #define CPT_AUD_CFG(pipe)               _MMIO_PIPE(pipe, _CPT_AUD_CONFIG_A, _CPT_AUD_CONFIG_B)
7286 #define _VLV_AUD_CONFIG_A               (VLV_DISPLAY_BASE + 0x62000)
7287 #define _VLV_AUD_CONFIG_B               (VLV_DISPLAY_BASE + 0x62100)
7288 #define VLV_AUD_CFG(pipe)               _MMIO_PIPE(pipe, _VLV_AUD_CONFIG_A, _VLV_AUD_CONFIG_B)
7289
7290 #define   AUD_CONFIG_N_VALUE_INDEX              (1 << 29)
7291 #define   AUD_CONFIG_N_PROG_ENABLE              (1 << 28)
7292 #define   AUD_CONFIG_UPPER_N_SHIFT              20
7293 #define   AUD_CONFIG_UPPER_N_MASK               (0xff << 20)
7294 #define   AUD_CONFIG_LOWER_N_SHIFT              4
7295 #define   AUD_CONFIG_LOWER_N_MASK               (0xfff << 4)
7296 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_SHIFT     16
7297 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_MASK      (0xf << 16)
7298 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_25175     (0 << 16)
7299 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_25200     (1 << 16)
7300 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_27000     (2 << 16)
7301 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_27027     (3 << 16)
7302 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_54000     (4 << 16)
7303 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_54054     (5 << 16)
7304 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_74176     (6 << 16)
7305 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_74250     (7 << 16)
7306 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_148352    (8 << 16)
7307 #define   AUD_CONFIG_PIXEL_CLOCK_HDMI_148500    (9 << 16)
7308 #define   AUD_CONFIG_DISABLE_NCTS               (1 << 3)
7309
7310 /* HSW Audio */
7311 #define _HSW_AUD_CONFIG_A               0x65000
7312 #define _HSW_AUD_CONFIG_B               0x65100
7313 #define HSW_AUD_CFG(pipe)               _MMIO_PIPE(pipe, _HSW_AUD_CONFIG_A, _HSW_AUD_CONFIG_B)
7314
7315 #define _HSW_AUD_MISC_CTRL_A            0x65010
7316 #define _HSW_AUD_MISC_CTRL_B            0x65110
7317 #define HSW_AUD_MISC_CTRL(pipe)         _MMIO_PIPE(pipe, _HSW_AUD_MISC_CTRL_A, _HSW_AUD_MISC_CTRL_B)
7318
7319 #define _HSW_AUD_DIP_ELD_CTRL_ST_A      0x650b4
7320 #define _HSW_AUD_DIP_ELD_CTRL_ST_B      0x651b4
7321 #define HSW_AUD_DIP_ELD_CTRL(pipe)      _MMIO_PIPE(pipe, _HSW_AUD_DIP_ELD_CTRL_ST_A, _HSW_AUD_DIP_ELD_CTRL_ST_B)
7322
7323 /* Audio Digital Converter */
7324 #define _HSW_AUD_DIG_CNVT_1             0x65080
7325 #define _HSW_AUD_DIG_CNVT_2             0x65180
7326 #define AUD_DIG_CNVT(pipe)              _MMIO_PIPE(pipe, _HSW_AUD_DIG_CNVT_1, _HSW_AUD_DIG_CNVT_2)
7327 #define DIP_PORT_SEL_MASK               0x3
7328
7329 #define _HSW_AUD_EDID_DATA_A            0x65050
7330 #define _HSW_AUD_EDID_DATA_B            0x65150
7331 #define HSW_AUD_EDID_DATA(pipe)         _MMIO_PIPE(pipe, _HSW_AUD_EDID_DATA_A, _HSW_AUD_EDID_DATA_B)
7332
7333 #define HSW_AUD_PIPE_CONV_CFG           _MMIO(0x6507c)
7334 #define HSW_AUD_PIN_ELD_CP_VLD          _MMIO(0x650c0)
7335 #define   AUDIO_INACTIVE(trans)         ((1 << 3) << ((trans) * 4))
7336 #define   AUDIO_OUTPUT_ENABLE(trans)    ((1 << 2) << ((trans) * 4))
7337 #define   AUDIO_CP_READY(trans)         ((1 << 1) << ((trans) * 4))
7338 #define   AUDIO_ELD_VALID(trans)        ((1 << 0) << ((trans) * 4))
7339
7340 #define HSW_AUD_CHICKENBIT                      _MMIO(0x65f10)
7341 #define   SKL_AUD_CODEC_WAKE_SIGNAL             (1 << 15)
7342
7343 /* HSW Power Wells */
7344 #define HSW_PWR_WELL_BIOS                       _MMIO(0x45400) /* CTL1 */
7345 #define HSW_PWR_WELL_DRIVER                     _MMIO(0x45404) /* CTL2 */
7346 #define HSW_PWR_WELL_KVMR                       _MMIO(0x45408) /* CTL3 */
7347 #define HSW_PWR_WELL_DEBUG                      _MMIO(0x4540C) /* CTL4 */
7348 #define   HSW_PWR_WELL_ENABLE_REQUEST           (1<<31)
7349 #define   HSW_PWR_WELL_STATE_ENABLED            (1<<30)
7350 #define HSW_PWR_WELL_CTL5                       _MMIO(0x45410)
7351 #define   HSW_PWR_WELL_ENABLE_SINGLE_STEP       (1<<31)
7352 #define   HSW_PWR_WELL_PWR_GATE_OVERRIDE        (1<<20)
7353 #define   HSW_PWR_WELL_FORCE_ON                 (1<<19)
7354 #define HSW_PWR_WELL_CTL6                       _MMIO(0x45414)
7355
7356 /* SKL Fuse Status */
7357 #define SKL_FUSE_STATUS                         _MMIO(0x42000)
7358 #define  SKL_FUSE_DOWNLOAD_STATUS              (1<<31)
7359 #define  SKL_FUSE_PG0_DIST_STATUS              (1<<27)
7360 #define  SKL_FUSE_PG1_DIST_STATUS              (1<<26)
7361 #define  SKL_FUSE_PG2_DIST_STATUS              (1<<25)
7362
7363 /* Per-pipe DDI Function Control */
7364 #define _TRANS_DDI_FUNC_CTL_A           0x60400
7365 #define _TRANS_DDI_FUNC_CTL_B           0x61400
7366 #define _TRANS_DDI_FUNC_CTL_C           0x62400
7367 #define _TRANS_DDI_FUNC_CTL_EDP         0x6F400
7368 #define TRANS_DDI_FUNC_CTL(tran) _MMIO_TRANS2(tran, _TRANS_DDI_FUNC_CTL_A)
7369
7370 #define  TRANS_DDI_FUNC_ENABLE          (1<<31)
7371 /* Those bits are ignored by pipe EDP since it can only connect to DDI A */
7372 #define  TRANS_DDI_PORT_MASK            (7<<28)
7373 #define  TRANS_DDI_PORT_SHIFT           28
7374 #define  TRANS_DDI_SELECT_PORT(x)       ((x)<<28)
7375 #define  TRANS_DDI_PORT_NONE            (0<<28)
7376 #define  TRANS_DDI_MODE_SELECT_MASK     (7<<24)
7377 #define  TRANS_DDI_MODE_SELECT_HDMI     (0<<24)
7378 #define  TRANS_DDI_MODE_SELECT_DVI      (1<<24)
7379 #define  TRANS_DDI_MODE_SELECT_DP_SST   (2<<24)
7380 #define  TRANS_DDI_MODE_SELECT_DP_MST   (3<<24)
7381 #define  TRANS_DDI_MODE_SELECT_FDI      (4<<24)
7382 #define  TRANS_DDI_BPC_MASK             (7<<20)
7383 #define  TRANS_DDI_BPC_8                (0<<20)
7384 #define  TRANS_DDI_BPC_10               (1<<20)
7385 #define  TRANS_DDI_BPC_6                (2<<20)
7386 #define  TRANS_DDI_BPC_12               (3<<20)
7387 #define  TRANS_DDI_PVSYNC               (1<<17)
7388 #define  TRANS_DDI_PHSYNC               (1<<16)
7389 #define  TRANS_DDI_EDP_INPUT_MASK       (7<<12)
7390 #define  TRANS_DDI_EDP_INPUT_A_ON       (0<<12)
7391 #define  TRANS_DDI_EDP_INPUT_A_ONOFF    (4<<12)
7392 #define  TRANS_DDI_EDP_INPUT_B_ONOFF    (5<<12)
7393 #define  TRANS_DDI_EDP_INPUT_C_ONOFF    (6<<12)
7394 #define  TRANS_DDI_DP_VC_PAYLOAD_ALLOC  (1<<8)
7395 #define  TRANS_DDI_BFI_ENABLE           (1<<4)
7396
7397 /* DisplayPort Transport Control */
7398 #define _DP_TP_CTL_A                    0x64040
7399 #define _DP_TP_CTL_B                    0x64140
7400 #define DP_TP_CTL(port) _MMIO_PORT(port, _DP_TP_CTL_A, _DP_TP_CTL_B)
7401 #define  DP_TP_CTL_ENABLE                       (1<<31)
7402 #define  DP_TP_CTL_MODE_SST                     (0<<27)
7403 #define  DP_TP_CTL_MODE_MST                     (1<<27)
7404 #define  DP_TP_CTL_FORCE_ACT                    (1<<25)
7405 #define  DP_TP_CTL_ENHANCED_FRAME_ENABLE        (1<<18)
7406 #define  DP_TP_CTL_FDI_AUTOTRAIN                (1<<15)
7407 #define  DP_TP_CTL_LINK_TRAIN_MASK              (7<<8)
7408 #define  DP_TP_CTL_LINK_TRAIN_PAT1              (0<<8)
7409 #define  DP_TP_CTL_LINK_TRAIN_PAT2              (1<<8)
7410 #define  DP_TP_CTL_LINK_TRAIN_PAT3              (4<<8)
7411 #define  DP_TP_CTL_LINK_TRAIN_IDLE              (2<<8)
7412 #define  DP_TP_CTL_LINK_TRAIN_NORMAL            (3<<8)
7413 #define  DP_TP_CTL_SCRAMBLE_DISABLE             (1<<7)
7414
7415 /* DisplayPort Transport Status */
7416 #define _DP_TP_STATUS_A                 0x64044
7417 #define _DP_TP_STATUS_B                 0x64144
7418 #define DP_TP_STATUS(port) _MMIO_PORT(port, _DP_TP_STATUS_A, _DP_TP_STATUS_B)
7419 #define  DP_TP_STATUS_IDLE_DONE                 (1<<25)
7420 #define  DP_TP_STATUS_ACT_SENT                  (1<<24)
7421 #define  DP_TP_STATUS_MODE_STATUS_MST           (1<<23)
7422 #define  DP_TP_STATUS_AUTOTRAIN_DONE            (1<<12)
7423 #define  DP_TP_STATUS_PAYLOAD_MAPPING_VC2       (3 << 8)
7424 #define  DP_TP_STATUS_PAYLOAD_MAPPING_VC1       (3 << 4)
7425 #define  DP_TP_STATUS_PAYLOAD_MAPPING_VC0       (3 << 0)
7426
7427 /* DDI Buffer Control */
7428 #define _DDI_BUF_CTL_A                          0x64000
7429 #define _DDI_BUF_CTL_B                          0x64100
7430 #define DDI_BUF_CTL(port) _MMIO_PORT(port, _DDI_BUF_CTL_A, _DDI_BUF_CTL_B)
7431 #define  DDI_BUF_CTL_ENABLE                     (1<<31)
7432 #define  DDI_BUF_TRANS_SELECT(n)        ((n) << 24)
7433 #define  DDI_BUF_EMP_MASK                       (0xf<<24)
7434 #define  DDI_BUF_PORT_REVERSAL                  (1<<16)
7435 #define  DDI_BUF_IS_IDLE                        (1<<7)
7436 #define  DDI_A_4_LANES                          (1<<4)
7437 #define  DDI_PORT_WIDTH(width)                  (((width) - 1) << 1)
7438 #define  DDI_PORT_WIDTH_MASK                    (7 << 1)
7439 #define  DDI_PORT_WIDTH_SHIFT                   1
7440 #define  DDI_INIT_DISPLAY_DETECTED              (1<<0)
7441
7442 /* DDI Buffer Translations */
7443 #define _DDI_BUF_TRANS_A                0x64E00
7444 #define _DDI_BUF_TRANS_B                0x64E60
7445 #define DDI_BUF_TRANS_LO(port, i)       _MMIO(_PORT(port, _DDI_BUF_TRANS_A, _DDI_BUF_TRANS_B) + (i) * 8)
7446 #define DDI_BUF_TRANS_HI(port, i)       _MMIO(_PORT(port, _DDI_BUF_TRANS_A, _DDI_BUF_TRANS_B) + (i) * 8 + 4)
7447
7448 /* Sideband Interface (SBI) is programmed indirectly, via
7449  * SBI_ADDR, which contains the register offset; and SBI_DATA,
7450  * which contains the payload */
7451 #define SBI_ADDR                        _MMIO(0xC6000)
7452 #define SBI_DATA                        _MMIO(0xC6004)
7453 #define SBI_CTL_STAT                    _MMIO(0xC6008)
7454 #define  SBI_CTL_DEST_ICLK              (0x0<<16)
7455 #define  SBI_CTL_DEST_MPHY              (0x1<<16)
7456 #define  SBI_CTL_OP_IORD                (0x2<<8)
7457 #define  SBI_CTL_OP_IOWR                (0x3<<8)
7458 #define  SBI_CTL_OP_CRRD                (0x6<<8)
7459 #define  SBI_CTL_OP_CRWR                (0x7<<8)
7460 #define  SBI_RESPONSE_FAIL              (0x1<<1)
7461 #define  SBI_RESPONSE_SUCCESS           (0x0<<1)
7462 #define  SBI_BUSY                       (0x1<<0)
7463 #define  SBI_READY                      (0x0<<0)
7464
7465 /* SBI offsets */
7466 #define  SBI_SSCDIVINTPHASE                     0x0200
7467 #define  SBI_SSCDIVINTPHASE6                    0x0600
7468 #define   SBI_SSCDIVINTPHASE_DIVSEL_SHIFT       1
7469 #define   SBI_SSCDIVINTPHASE_DIVSEL_MASK        (0x7f<<1)
7470 #define   SBI_SSCDIVINTPHASE_DIVSEL(x)          ((x)<<1)
7471 #define   SBI_SSCDIVINTPHASE_INCVAL_SHIFT       8
7472 #define   SBI_SSCDIVINTPHASE_INCVAL_MASK        (0x7f<<8)
7473 #define   SBI_SSCDIVINTPHASE_INCVAL(x)          ((x)<<8)
7474 #define   SBI_SSCDIVINTPHASE_DIR(x)             ((x)<<15)
7475 #define   SBI_SSCDIVINTPHASE_PROPAGATE          (1<<0)
7476 #define  SBI_SSCDITHPHASE                       0x0204
7477 #define  SBI_SSCCTL                             0x020c
7478 #define  SBI_SSCCTL6                            0x060C
7479 #define   SBI_SSCCTL_PATHALT                    (1<<3)
7480 #define   SBI_SSCCTL_DISABLE                    (1<<0)
7481 #define  SBI_SSCAUXDIV6                         0x0610
7482 #define   SBI_SSCAUXDIV_FINALDIV2SEL_SHIFT      4
7483 #define   SBI_SSCAUXDIV_FINALDIV2SEL_MASK       (1<<4)
7484 #define   SBI_SSCAUXDIV_FINALDIV2SEL(x)         ((x)<<4)
7485 #define  SBI_DBUFF0                             0x2a00
7486 #define  SBI_GEN0                               0x1f00
7487 #define   SBI_GEN0_CFG_BUFFENABLE_DISABLE       (1<<0)
7488
7489 /* LPT PIXCLK_GATE */
7490 #define PIXCLK_GATE                     _MMIO(0xC6020)
7491 #define  PIXCLK_GATE_UNGATE             (1<<0)
7492 #define  PIXCLK_GATE_GATE               (0<<0)
7493
7494 /* SPLL */
7495 #define SPLL_CTL                        _MMIO(0x46020)
7496 #define  SPLL_PLL_ENABLE                (1<<31)
7497 #define  SPLL_PLL_SSC                   (1<<28)
7498 #define  SPLL_PLL_NON_SSC               (2<<28)
7499 #define  SPLL_PLL_LCPLL                 (3<<28)
7500 #define  SPLL_PLL_REF_MASK              (3<<28)
7501 #define  SPLL_PLL_FREQ_810MHz           (0<<26)
7502 #define  SPLL_PLL_FREQ_1350MHz          (1<<26)
7503 #define  SPLL_PLL_FREQ_2700MHz          (2<<26)
7504 #define  SPLL_PLL_FREQ_MASK             (3<<26)
7505
7506 /* WRPLL */
7507 #define _WRPLL_CTL1                     0x46040
7508 #define _WRPLL_CTL2                     0x46060
7509 #define WRPLL_CTL(pll)                  _MMIO_PIPE(pll, _WRPLL_CTL1, _WRPLL_CTL2)
7510 #define  WRPLL_PLL_ENABLE               (1<<31)
7511 #define  WRPLL_PLL_SSC                  (1<<28)
7512 #define  WRPLL_PLL_NON_SSC              (2<<28)
7513 #define  WRPLL_PLL_LCPLL                (3<<28)
7514 #define  WRPLL_PLL_REF_MASK             (3<<28)
7515 /* WRPLL divider programming */
7516 #define  WRPLL_DIVIDER_REFERENCE(x)     ((x)<<0)
7517 #define  WRPLL_DIVIDER_REF_MASK         (0xff)
7518 #define  WRPLL_DIVIDER_POST(x)          ((x)<<8)
7519 #define  WRPLL_DIVIDER_POST_MASK        (0x3f<<8)
7520 #define  WRPLL_DIVIDER_POST_SHIFT       8
7521 #define  WRPLL_DIVIDER_FEEDBACK(x)      ((x)<<16)
7522 #define  WRPLL_DIVIDER_FB_SHIFT         16
7523 #define  WRPLL_DIVIDER_FB_MASK          (0xff<<16)
7524
7525 /* Port clock selection */
7526 #define _PORT_CLK_SEL_A                 0x46100
7527 #define _PORT_CLK_SEL_B                 0x46104
7528 #define PORT_CLK_SEL(port) _MMIO_PORT(port, _PORT_CLK_SEL_A, _PORT_CLK_SEL_B)
7529 #define  PORT_CLK_SEL_LCPLL_2700        (0<<29)
7530 #define  PORT_CLK_SEL_LCPLL_1350        (1<<29)
7531 #define  PORT_CLK_SEL_LCPLL_810         (2<<29)
7532 #define  PORT_CLK_SEL_SPLL              (3<<29)
7533 #define  PORT_CLK_SEL_WRPLL(pll)        (((pll)+4)<<29)
7534 #define  PORT_CLK_SEL_WRPLL1            (4<<29)
7535 #define  PORT_CLK_SEL_WRPLL2            (5<<29)
7536 #define  PORT_CLK_SEL_NONE              (7<<29)
7537 #define  PORT_CLK_SEL_MASK              (7<<29)
7538
7539 /* Transcoder clock selection */
7540 #define _TRANS_CLK_SEL_A                0x46140
7541 #define _TRANS_CLK_SEL_B                0x46144
7542 #define TRANS_CLK_SEL(tran) _MMIO_TRANS(tran, _TRANS_CLK_SEL_A, _TRANS_CLK_SEL_B)
7543 /* For each transcoder, we need to select the corresponding port clock */
7544 #define  TRANS_CLK_SEL_DISABLED         (0x0<<29)
7545 #define  TRANS_CLK_SEL_PORT(x)          (((x)+1)<<29)
7546
7547 #define CDCLK_FREQ                      _MMIO(0x46200)
7548
7549 #define _TRANSA_MSA_MISC                0x60410
7550 #define _TRANSB_MSA_MISC                0x61410
7551 #define _TRANSC_MSA_MISC                0x62410
7552 #define _TRANS_EDP_MSA_MISC             0x6f410
7553 #define TRANS_MSA_MISC(tran) _MMIO_TRANS2(tran, _TRANSA_MSA_MISC)
7554
7555 #define  TRANS_MSA_SYNC_CLK             (1<<0)
7556 #define  TRANS_MSA_6_BPC                (0<<5)
7557 #define  TRANS_MSA_8_BPC                (1<<5)
7558 #define  TRANS_MSA_10_BPC               (2<<5)
7559 #define  TRANS_MSA_12_BPC               (3<<5)
7560 #define  TRANS_MSA_16_BPC               (4<<5)
7561
7562 /* LCPLL Control */
7563 #define LCPLL_CTL                       _MMIO(0x130040)
7564 #define  LCPLL_PLL_DISABLE              (1<<31)
7565 #define  LCPLL_PLL_LOCK                 (1<<30)
7566 #define  LCPLL_CLK_FREQ_MASK            (3<<26)
7567 #define  LCPLL_CLK_FREQ_450             (0<<26)
7568 #define  LCPLL_CLK_FREQ_54O_BDW         (1<<26)
7569 #define  LCPLL_CLK_FREQ_337_5_BDW       (2<<26)
7570 #define  LCPLL_CLK_FREQ_675_BDW         (3<<26)
7571 #define  LCPLL_CD_CLOCK_DISABLE         (1<<25)
7572 #define  LCPLL_ROOT_CD_CLOCK_DISABLE    (1<<24)
7573 #define  LCPLL_CD2X_CLOCK_DISABLE       (1<<23)
7574 #define  LCPLL_POWER_DOWN_ALLOW         (1<<22)
7575 #define  LCPLL_CD_SOURCE_FCLK           (1<<21)
7576 #define  LCPLL_CD_SOURCE_FCLK_DONE      (1<<19)
7577
7578 /*
7579  * SKL Clocks
7580  */
7581
7582 /* CDCLK_CTL */
7583 #define CDCLK_CTL                       _MMIO(0x46000)
7584 #define  CDCLK_FREQ_SEL_MASK            (3<<26)
7585 #define  CDCLK_FREQ_450_432             (0<<26)
7586 #define  CDCLK_FREQ_540                 (1<<26)
7587 #define  CDCLK_FREQ_337_308             (2<<26)
7588 #define  CDCLK_FREQ_675_617             (3<<26)
7589 #define  CDCLK_FREQ_DECIMAL_MASK        (0x7ff)
7590
7591 #define  BXT_CDCLK_CD2X_DIV_SEL_MASK    (3<<22)
7592 #define  BXT_CDCLK_CD2X_DIV_SEL_1       (0<<22)
7593 #define  BXT_CDCLK_CD2X_DIV_SEL_1_5     (1<<22)
7594 #define  BXT_CDCLK_CD2X_DIV_SEL_2       (2<<22)
7595 #define  BXT_CDCLK_CD2X_DIV_SEL_4       (3<<22)
7596 #define  BXT_CDCLK_SSA_PRECHARGE_ENABLE (1<<16)
7597
7598 /* LCPLL_CTL */
7599 #define LCPLL1_CTL              _MMIO(0x46010)
7600 #define LCPLL2_CTL              _MMIO(0x46014)
7601 #define  LCPLL_PLL_ENABLE       (1<<31)
7602
7603 /* DPLL control1 */
7604 #define DPLL_CTRL1              _MMIO(0x6C058)
7605 #define  DPLL_CTRL1_HDMI_MODE(id)               (1<<((id)*6+5))
7606 #define  DPLL_CTRL1_SSC(id)                     (1<<((id)*6+4))
7607 #define  DPLL_CTRL1_LINK_RATE_MASK(id)          (7<<((id)*6+1))
7608 #define  DPLL_CTRL1_LINK_RATE_SHIFT(id)         ((id)*6+1)
7609 #define  DPLL_CTRL1_LINK_RATE(linkrate, id)     ((linkrate)<<((id)*6+1))
7610 #define  DPLL_CTRL1_OVERRIDE(id)                (1<<((id)*6))
7611 #define  DPLL_CTRL1_LINK_RATE_2700              0
7612 #define  DPLL_CTRL1_LINK_RATE_1350              1
7613 #define  DPLL_CTRL1_LINK_RATE_810               2
7614 #define  DPLL_CTRL1_LINK_RATE_1620              3
7615 #define  DPLL_CTRL1_LINK_RATE_1080              4
7616 #define  DPLL_CTRL1_LINK_RATE_2160              5
7617
7618 /* DPLL control2 */
7619 #define DPLL_CTRL2                              _MMIO(0x6C05C)
7620 #define  DPLL_CTRL2_DDI_CLK_OFF(port)           (1<<((port)+15))
7621 #define  DPLL_CTRL2_DDI_CLK_SEL_MASK(port)      (3<<((port)*3+1))
7622 #define  DPLL_CTRL2_DDI_CLK_SEL_SHIFT(port)    ((port)*3+1)
7623 #define  DPLL_CTRL2_DDI_CLK_SEL(clk, port)      ((clk)<<((port)*3+1))
7624 #define  DPLL_CTRL2_DDI_SEL_OVERRIDE(port)     (1<<((port)*3))
7625
7626 /* DPLL Status */
7627 #define DPLL_STATUS     _MMIO(0x6C060)
7628 #define  DPLL_LOCK(id) (1<<((id)*8))
7629
7630 /* DPLL cfg */
7631 #define _DPLL1_CFGCR1   0x6C040
7632 #define _DPLL2_CFGCR1   0x6C048
7633 #define _DPLL3_CFGCR1   0x6C050
7634 #define  DPLL_CFGCR1_FREQ_ENABLE        (1<<31)
7635 #define  DPLL_CFGCR1_DCO_FRACTION_MASK  (0x7fff<<9)
7636 #define  DPLL_CFGCR1_DCO_FRACTION(x)    ((x)<<9)
7637 #define  DPLL_CFGCR1_DCO_INTEGER_MASK   (0x1ff)
7638
7639 #define _DPLL1_CFGCR2   0x6C044
7640 #define _DPLL2_CFGCR2   0x6C04C
7641 #define _DPLL3_CFGCR2   0x6C054
7642 #define  DPLL_CFGCR2_QDIV_RATIO_MASK    (0xff<<8)
7643 #define  DPLL_CFGCR2_QDIV_RATIO(x)      ((x)<<8)
7644 #define  DPLL_CFGCR2_QDIV_MODE(x)       ((x)<<7)
7645 #define  DPLL_CFGCR2_KDIV_MASK          (3<<5)
7646 #define  DPLL_CFGCR2_KDIV(x)            ((x)<<5)
7647 #define  DPLL_CFGCR2_KDIV_5 (0<<5)
7648 #define  DPLL_CFGCR2_KDIV_2 (1<<5)
7649 #define  DPLL_CFGCR2_KDIV_3 (2<<5)
7650 #define  DPLL_CFGCR2_KDIV_1 (3<<5)
7651 #define  DPLL_CFGCR2_PDIV_MASK          (7<<2)
7652 #define  DPLL_CFGCR2_PDIV(x)            ((x)<<2)
7653 #define  DPLL_CFGCR2_PDIV_1 (0<<2)
7654 #define  DPLL_CFGCR2_PDIV_2 (1<<2)
7655 #define  DPLL_CFGCR2_PDIV_3 (2<<2)
7656 #define  DPLL_CFGCR2_PDIV_7 (4<<2)
7657 #define  DPLL_CFGCR2_CENTRAL_FREQ_MASK  (3)
7658
7659 #define DPLL_CFGCR1(id) _MMIO_PIPE((id) - SKL_DPLL1, _DPLL1_CFGCR1, _DPLL2_CFGCR1)
7660 #define DPLL_CFGCR2(id) _MMIO_PIPE((id) - SKL_DPLL1, _DPLL1_CFGCR2, _DPLL2_CFGCR2)
7661
7662 /* BXT display engine PLL */
7663 #define BXT_DE_PLL_CTL                  _MMIO(0x6d000)
7664 #define   BXT_DE_PLL_RATIO(x)           (x)     /* {60,65,100} * 19.2MHz */
7665 #define   BXT_DE_PLL_RATIO_MASK         0xff
7666
7667 #define BXT_DE_PLL_ENABLE               _MMIO(0x46070)
7668 #define   BXT_DE_PLL_PLL_ENABLE         (1 << 31)
7669 #define   BXT_DE_PLL_LOCK               (1 << 30)
7670
7671 /* GEN9 DC */
7672 #define DC_STATE_EN                     _MMIO(0x45504)
7673 #define  DC_STATE_DISABLE               0
7674 #define  DC_STATE_EN_UPTO_DC5           (1<<0)
7675 #define  DC_STATE_EN_DC9                (1<<3)
7676 #define  DC_STATE_EN_UPTO_DC6           (2<<0)
7677 #define  DC_STATE_EN_UPTO_DC5_DC6_MASK   0x3
7678
7679 #define  DC_STATE_DEBUG                  _MMIO(0x45520)
7680 #define  DC_STATE_DEBUG_MASK_CORES      (1<<0)
7681 #define  DC_STATE_DEBUG_MASK_MEMORY_UP  (1<<1)
7682
7683 /* Please see hsw_read_dcomp() and hsw_write_dcomp() before using this register,
7684  * since on HSW we can't write to it using I915_WRITE. */
7685 #define D_COMP_HSW                      _MMIO(MCHBAR_MIRROR_BASE_SNB + 0x5F0C)
7686 #define D_COMP_BDW                      _MMIO(0x138144)
7687 #define  D_COMP_RCOMP_IN_PROGRESS       (1<<9)
7688 #define  D_COMP_COMP_FORCE              (1<<8)
7689 #define  D_COMP_COMP_DISABLE            (1<<0)
7690
7691 /* Pipe WM_LINETIME - watermark line time */
7692 #define _PIPE_WM_LINETIME_A             0x45270
7693 #define _PIPE_WM_LINETIME_B             0x45274
7694 #define PIPE_WM_LINETIME(pipe) _MMIO_PIPE(pipe, _PIPE_WM_LINETIME_A, _PIPE_WM_LINETIME_B)
7695 #define   PIPE_WM_LINETIME_MASK                 (0x1ff)
7696 #define   PIPE_WM_LINETIME_TIME(x)              ((x))
7697 #define   PIPE_WM_LINETIME_IPS_LINETIME_MASK    (0x1ff<<16)
7698 #define   PIPE_WM_LINETIME_IPS_LINETIME(x)      ((x)<<16)
7699
7700 /* SFUSE_STRAP */
7701 #define SFUSE_STRAP                     _MMIO(0xc2014)
7702 #define  SFUSE_STRAP_FUSE_LOCK          (1<<13)
7703 #define  SFUSE_STRAP_DISPLAY_DISABLED   (1<<7)
7704 #define  SFUSE_STRAP_CRT_DISABLED       (1<<6)
7705 #define  SFUSE_STRAP_DDIB_DETECTED      (1<<2)
7706 #define  SFUSE_STRAP_DDIC_DETECTED      (1<<1)
7707 #define  SFUSE_STRAP_DDID_DETECTED      (1<<0)
7708
7709 #define WM_MISC                         _MMIO(0x45260)
7710 #define  WM_MISC_DATA_PARTITION_5_6     (1 << 0)
7711
7712 #define WM_DBG                          _MMIO(0x45280)
7713 #define  WM_DBG_DISALLOW_MULTIPLE_LP    (1<<0)
7714 #define  WM_DBG_DISALLOW_MAXFIFO        (1<<1)
7715 #define  WM_DBG_DISALLOW_SPRITE         (1<<2)
7716
7717 /* pipe CSC */
7718 #define _PIPE_A_CSC_COEFF_RY_GY 0x49010
7719 #define _PIPE_A_CSC_COEFF_BY    0x49014
7720 #define _PIPE_A_CSC_COEFF_RU_GU 0x49018
7721 #define _PIPE_A_CSC_COEFF_BU    0x4901c
7722 #define _PIPE_A_CSC_COEFF_RV_GV 0x49020
7723 #define _PIPE_A_CSC_COEFF_BV    0x49024
7724 #define _PIPE_A_CSC_MODE        0x49028
7725 #define   CSC_BLACK_SCREEN_OFFSET       (1 << 2)
7726 #define   CSC_POSITION_BEFORE_GAMMA     (1 << 1)
7727 #define   CSC_MODE_YUV_TO_RGB           (1 << 0)
7728 #define _PIPE_A_CSC_PREOFF_HI   0x49030
7729 #define _PIPE_A_CSC_PREOFF_ME   0x49034
7730 #define _PIPE_A_CSC_PREOFF_LO   0x49038
7731 #define _PIPE_A_CSC_POSTOFF_HI  0x49040
7732 #define _PIPE_A_CSC_POSTOFF_ME  0x49044
7733 #define _PIPE_A_CSC_POSTOFF_LO  0x49048
7734
7735 #define _PIPE_B_CSC_COEFF_RY_GY 0x49110
7736 #define _PIPE_B_CSC_COEFF_BY    0x49114
7737 #define _PIPE_B_CSC_COEFF_RU_GU 0x49118
7738 #define _PIPE_B_CSC_COEFF_BU    0x4911c
7739 #define _PIPE_B_CSC_COEFF_RV_GV 0x49120
7740 #define _PIPE_B_CSC_COEFF_BV    0x49124
7741 #define _PIPE_B_CSC_MODE        0x49128
7742 #define _PIPE_B_CSC_PREOFF_HI   0x49130
7743 #define _PIPE_B_CSC_PREOFF_ME   0x49134
7744 #define _PIPE_B_CSC_PREOFF_LO   0x49138
7745 #define _PIPE_B_CSC_POSTOFF_HI  0x49140
7746 #define _PIPE_B_CSC_POSTOFF_ME  0x49144
7747 #define _PIPE_B_CSC_POSTOFF_LO  0x49148
7748
7749 #define PIPE_CSC_COEFF_RY_GY(pipe)      _MMIO_PIPE(pipe, _PIPE_A_CSC_COEFF_RY_GY, _PIPE_B_CSC_COEFF_RY_GY)
7750 #define PIPE_CSC_COEFF_BY(pipe)         _MMIO_PIPE(pipe, _PIPE_A_CSC_COEFF_BY, _PIPE_B_CSC_COEFF_BY)
7751 #define PIPE_CSC_COEFF_RU_GU(pipe)      _MMIO_PIPE(pipe, _PIPE_A_CSC_COEFF_RU_GU, _PIPE_B_CSC_COEFF_RU_GU)
7752 #define PIPE_CSC_COEFF_BU(pipe)         _MMIO_PIPE(pipe, _PIPE_A_CSC_COEFF_BU, _PIPE_B_CSC_COEFF_BU)
7753 #define PIPE_CSC_COEFF_RV_GV(pipe)      _MMIO_PIPE(pipe, _PIPE_A_CSC_COEFF_RV_GV, _PIPE_B_CSC_COEFF_RV_GV)
7754 #define PIPE_CSC_COEFF_BV(pipe)         _MMIO_PIPE(pipe, _PIPE_A_CSC_COEFF_BV, _PIPE_B_CSC_COEFF_BV)
7755 #define PIPE_CSC_MODE(pipe)             _MMIO_PIPE(pipe, _PIPE_A_CSC_MODE, _PIPE_B_CSC_MODE)
7756 #define PIPE_CSC_PREOFF_HI(pipe)        _MMIO_PIPE(pipe, _PIPE_A_CSC_PREOFF_HI, _PIPE_B_CSC_PREOFF_HI)
7757 #define PIPE_CSC_PREOFF_ME(pipe)        _MMIO_PIPE(pipe, _PIPE_A_CSC_PREOFF_ME, _PIPE_B_CSC_PREOFF_ME)
7758 #define PIPE_CSC_PREOFF_LO(pipe)        _MMIO_PIPE(pipe, _PIPE_A_CSC_PREOFF_LO, _PIPE_B_CSC_PREOFF_LO)
7759 #define PIPE_CSC_POSTOFF_HI(pipe)       _MMIO_PIPE(pipe, _PIPE_A_CSC_POSTOFF_HI, _PIPE_B_CSC_POSTOFF_HI)
7760 #define PIPE_CSC_POSTOFF_ME(pipe)       _MMIO_PIPE(pipe, _PIPE_A_CSC_POSTOFF_ME, _PIPE_B_CSC_POSTOFF_ME)
7761 #define PIPE_CSC_POSTOFF_LO(pipe)       _MMIO_PIPE(pipe, _PIPE_A_CSC_POSTOFF_LO, _PIPE_B_CSC_POSTOFF_LO)
7762
7763 /* pipe degamma/gamma LUTs on IVB+ */
7764 #define _PAL_PREC_INDEX_A       0x4A400
7765 #define _PAL_PREC_INDEX_B       0x4AC00
7766 #define _PAL_PREC_INDEX_C       0x4B400
7767 #define   PAL_PREC_10_12_BIT            (0 << 31)
7768 #define   PAL_PREC_SPLIT_MODE           (1 << 31)
7769 #define   PAL_PREC_AUTO_INCREMENT       (1 << 15)
7770 #define _PAL_PREC_DATA_A        0x4A404
7771 #define _PAL_PREC_DATA_B        0x4AC04
7772 #define _PAL_PREC_DATA_C        0x4B404
7773 #define _PAL_PREC_GC_MAX_A      0x4A410
7774 #define _PAL_PREC_GC_MAX_B      0x4AC10
7775 #define _PAL_PREC_GC_MAX_C      0x4B410
7776 #define _PAL_PREC_EXT_GC_MAX_A  0x4A420
7777 #define _PAL_PREC_EXT_GC_MAX_B  0x4AC20
7778 #define _PAL_PREC_EXT_GC_MAX_C  0x4B420
7779
7780 #define PREC_PAL_INDEX(pipe)            _MMIO_PIPE(pipe, _PAL_PREC_INDEX_A, _PAL_PREC_INDEX_B)
7781 #define PREC_PAL_DATA(pipe)             _MMIO_PIPE(pipe, _PAL_PREC_DATA_A, _PAL_PREC_DATA_B)
7782 #define PREC_PAL_GC_MAX(pipe, i)        _MMIO(_PIPE(pipe, _PAL_PREC_GC_MAX_A, _PAL_PREC_GC_MAX_B) + (i) * 4)
7783 #define PREC_PAL_EXT_GC_MAX(pipe, i)    _MMIO(_PIPE(pipe, _PAL_PREC_EXT_GC_MAX_A, _PAL_PREC_EXT_GC_MAX_B) + (i) * 4)
7784
7785 /* pipe CSC & degamma/gamma LUTs on CHV */
7786 #define _CGM_PIPE_A_CSC_COEFF01 (VLV_DISPLAY_BASE + 0x67900)
7787 #define _CGM_PIPE_A_CSC_COEFF23 (VLV_DISPLAY_BASE + 0x67904)
7788 #define _CGM_PIPE_A_CSC_COEFF45 (VLV_DISPLAY_BASE + 0x67908)
7789 #define _CGM_PIPE_A_CSC_COEFF67 (VLV_DISPLAY_BASE + 0x6790C)
7790 #define _CGM_PIPE_A_CSC_COEFF8  (VLV_DISPLAY_BASE + 0x67910)
7791 #define _CGM_PIPE_A_DEGAMMA     (VLV_DISPLAY_BASE + 0x66000)
7792 #define _CGM_PIPE_A_GAMMA       (VLV_DISPLAY_BASE + 0x67000)
7793 #define _CGM_PIPE_A_MODE        (VLV_DISPLAY_BASE + 0x67A00)
7794 #define   CGM_PIPE_MODE_GAMMA   (1 << 2)
7795 #define   CGM_PIPE_MODE_CSC     (1 << 1)
7796 #define   CGM_PIPE_MODE_DEGAMMA (1 << 0)
7797
7798 #define _CGM_PIPE_B_CSC_COEFF01 (VLV_DISPLAY_BASE + 0x69900)
7799 #define _CGM_PIPE_B_CSC_COEFF23 (VLV_DISPLAY_BASE + 0x69904)
7800 #define _CGM_PIPE_B_CSC_COEFF45 (VLV_DISPLAY_BASE + 0x69908)
7801 #define _CGM_PIPE_B_CSC_COEFF67 (VLV_DISPLAY_BASE + 0x6990C)
7802 #define _CGM_PIPE_B_CSC_COEFF8  (VLV_DISPLAY_BASE + 0x69910)
7803 #define _CGM_PIPE_B_DEGAMMA     (VLV_DISPLAY_BASE + 0x68000)
7804 #define _CGM_PIPE_B_GAMMA       (VLV_DISPLAY_BASE + 0x69000)
7805 #define _CGM_PIPE_B_MODE        (VLV_DISPLAY_BASE + 0x69A00)
7806
7807 #define CGM_PIPE_CSC_COEFF01(pipe)      _MMIO_PIPE(pipe, _CGM_PIPE_A_CSC_COEFF01, _CGM_PIPE_B_CSC_COEFF01)
7808 #define CGM_PIPE_CSC_COEFF23(pipe)      _MMIO_PIPE(pipe, _CGM_PIPE_A_CSC_COEFF23, _CGM_PIPE_B_CSC_COEFF23)
7809 #define CGM_PIPE_CSC_COEFF45(pipe)      _MMIO_PIPE(pipe, _CGM_PIPE_A_CSC_COEFF45, _CGM_PIPE_B_CSC_COEFF45)
7810 #define CGM_PIPE_CSC_COEFF67(pipe)      _MMIO_PIPE(pipe, _CGM_PIPE_A_CSC_COEFF67, _CGM_PIPE_B_CSC_COEFF67)
7811 #define CGM_PIPE_CSC_COEFF8(pipe)       _MMIO_PIPE(pipe, _CGM_PIPE_A_CSC_COEFF8, _CGM_PIPE_B_CSC_COEFF8)
7812 #define CGM_PIPE_DEGAMMA(pipe, i, w)    _MMIO(_PIPE(pipe, _CGM_PIPE_A_DEGAMMA, _CGM_PIPE_B_DEGAMMA) + (i) * 8 + (w) * 4)
7813 #define CGM_PIPE_GAMMA(pipe, i, w)      _MMIO(_PIPE(pipe, _CGM_PIPE_A_GAMMA, _CGM_PIPE_B_GAMMA) + (i) * 8 + (w) * 4)
7814 #define CGM_PIPE_MODE(pipe)             _MMIO_PIPE(pipe, _CGM_PIPE_A_MODE, _CGM_PIPE_B_MODE)
7815
7816 /* MIPI DSI registers */
7817
7818 #define _MIPI_PORT(port, a, c)  _PORT3(port, a, 0, c)   /* ports A and C only */
7819 #define _MMIO_MIPI(port, a, c)  _MMIO(_MIPI_PORT(port, a, c))
7820
7821 /* BXT MIPI clock controls */
7822 #define BXT_MAX_VAR_OUTPUT_KHZ                  39500
7823
7824 #define BXT_MIPI_CLOCK_CTL                      _MMIO(0x46090)
7825 #define  BXT_MIPI1_DIV_SHIFT                    26
7826 #define  BXT_MIPI2_DIV_SHIFT                    10
7827 #define  BXT_MIPI_DIV_SHIFT(port)               \
7828                         _MIPI_PORT(port, BXT_MIPI1_DIV_SHIFT, \
7829                                         BXT_MIPI2_DIV_SHIFT)
7830
7831 /* TX control divider to select actual TX clock output from (8x/var) */
7832 #define  BXT_MIPI1_TX_ESCLK_SHIFT               26
7833 #define  BXT_MIPI2_TX_ESCLK_SHIFT               10
7834 #define  BXT_MIPI_TX_ESCLK_SHIFT(port)          \
7835                         _MIPI_PORT(port, BXT_MIPI1_TX_ESCLK_SHIFT, \
7836                                         BXT_MIPI2_TX_ESCLK_SHIFT)
7837 #define  BXT_MIPI1_TX_ESCLK_FIXDIV_MASK         (0x3F << 26)
7838 #define  BXT_MIPI2_TX_ESCLK_FIXDIV_MASK         (0x3F << 10)
7839 #define  BXT_MIPI_TX_ESCLK_FIXDIV_MASK(port)    \
7840                         _MIPI_PORT(port, BXT_MIPI1_TX_ESCLK_FIXDIV_MASK, \
7841                                         BXT_MIPI2_TX_ESCLK_FIXDIV_MASK)
7842 #define  BXT_MIPI_TX_ESCLK_DIVIDER(port, val)   \
7843                 ((val & 0x3F) << BXT_MIPI_TX_ESCLK_SHIFT(port))
7844 /* RX upper control divider to select actual RX clock output from 8x */
7845 #define  BXT_MIPI1_RX_ESCLK_UPPER_SHIFT         21
7846 #define  BXT_MIPI2_RX_ESCLK_UPPER_SHIFT         5
7847 #define  BXT_MIPI_RX_ESCLK_UPPER_SHIFT(port)            \
7848                         _MIPI_PORT(port, BXT_MIPI1_RX_ESCLK_UPPER_SHIFT, \
7849                                         BXT_MIPI2_RX_ESCLK_UPPER_SHIFT)
7850 #define  BXT_MIPI1_RX_ESCLK_UPPER_FIXDIV_MASK           (3 << 21)
7851 #define  BXT_MIPI2_RX_ESCLK_UPPER_FIXDIV_MASK           (3 << 5)
7852 #define  BXT_MIPI_RX_ESCLK_UPPER_FIXDIV_MASK(port)      \
7853                         _MIPI_PORT(port, BXT_MIPI1_RX_ESCLK_UPPER_FIXDIV_MASK, \
7854                                         BXT_MIPI2_RX_ESCLK_UPPER_FIXDIV_MASK)
7855 #define  BXT_MIPI_RX_ESCLK_UPPER_DIVIDER(port, val)     \
7856                 ((val & 3) << BXT_MIPI_RX_ESCLK_UPPER_SHIFT(port))
7857 /* 8/3X divider to select the actual 8/3X clock output from 8x */
7858 #define  BXT_MIPI1_8X_BY3_SHIFT                19
7859 #define  BXT_MIPI2_8X_BY3_SHIFT                3
7860 #define  BXT_MIPI_8X_BY3_SHIFT(port)          \
7861                         _MIPI_PORT(port, BXT_MIPI1_8X_BY3_SHIFT, \
7862                                         BXT_MIPI2_8X_BY3_SHIFT)
7863 #define  BXT_MIPI1_8X_BY3_DIVIDER_MASK         (3 << 19)
7864 #define  BXT_MIPI2_8X_BY3_DIVIDER_MASK         (3 << 3)
7865 #define  BXT_MIPI_8X_BY3_DIVIDER_MASK(port)    \
7866                         _MIPI_PORT(port, BXT_MIPI1_8X_BY3_DIVIDER_MASK, \
7867                                                 BXT_MIPI2_8X_BY3_DIVIDER_MASK)
7868 #define  BXT_MIPI_8X_BY3_DIVIDER(port, val)    \
7869                         ((val & 3) << BXT_MIPI_8X_BY3_SHIFT(port))
7870 /* RX lower control divider to select actual RX clock output from 8x */
7871 #define  BXT_MIPI1_RX_ESCLK_LOWER_SHIFT         16
7872 #define  BXT_MIPI2_RX_ESCLK_LOWER_SHIFT         0
7873 #define  BXT_MIPI_RX_ESCLK_LOWER_SHIFT(port)            \
7874                         _MIPI_PORT(port, BXT_MIPI1_RX_ESCLK_LOWER_SHIFT, \
7875                                         BXT_MIPI2_RX_ESCLK_LOWER_SHIFT)
7876 #define  BXT_MIPI1_RX_ESCLK_LOWER_FIXDIV_MASK           (3 << 16)
7877 #define  BXT_MIPI2_RX_ESCLK_LOWER_FIXDIV_MASK           (3 << 0)
7878 #define  BXT_MIPI_RX_ESCLK_LOWER_FIXDIV_MASK(port)      \
7879                         _MIPI_PORT(port, BXT_MIPI1_RX_ESCLK_LOWER_FIXDIV_MASK, \
7880                                         BXT_MIPI2_RX_ESCLK_LOWER_FIXDIV_MASK)
7881 #define  BXT_MIPI_RX_ESCLK_LOWER_DIVIDER(port, val)     \
7882                 ((val & 3) << BXT_MIPI_RX_ESCLK_LOWER_SHIFT(port))
7883
7884 #define RX_DIVIDER_BIT_1_2                     0x3
7885 #define RX_DIVIDER_BIT_3_4                     0xC
7886
7887 /* BXT MIPI mode configure */
7888 #define  _BXT_MIPIA_TRANS_HACTIVE                       0x6B0F8
7889 #define  _BXT_MIPIC_TRANS_HACTIVE                       0x6B8F8
7890 #define  BXT_MIPI_TRANS_HACTIVE(tc)     _MMIO_MIPI(tc, \
7891                 _BXT_MIPIA_TRANS_HACTIVE, _BXT_MIPIC_TRANS_HACTIVE)
7892
7893 #define  _BXT_MIPIA_TRANS_VACTIVE                       0x6B0FC
7894 #define  _BXT_MIPIC_TRANS_VACTIVE                       0x6B8FC
7895 #define  BXT_MIPI_TRANS_VACTIVE(tc)     _MMIO_MIPI(tc, \
7896                 _BXT_MIPIA_TRANS_VACTIVE, _BXT_MIPIC_TRANS_VACTIVE)
7897
7898 #define  _BXT_MIPIA_TRANS_VTOTAL                        0x6B100
7899 #define  _BXT_MIPIC_TRANS_VTOTAL                        0x6B900
7900 #define  BXT_MIPI_TRANS_VTOTAL(tc)      _MMIO_MIPI(tc, \
7901                 _BXT_MIPIA_TRANS_VTOTAL, _BXT_MIPIC_TRANS_VTOTAL)
7902
7903 #define BXT_DSI_PLL_CTL                 _MMIO(0x161000)
7904 #define  BXT_DSI_PLL_PVD_RATIO_SHIFT    16
7905 #define  BXT_DSI_PLL_PVD_RATIO_MASK     (3 << BXT_DSI_PLL_PVD_RATIO_SHIFT)
7906 #define  BXT_DSI_PLL_PVD_RATIO_1        (1 << BXT_DSI_PLL_PVD_RATIO_SHIFT)
7907 #define  BXT_DSIC_16X_BY2               (1 << 10)
7908 #define  BXT_DSIC_16X_BY3               (2 << 10)
7909 #define  BXT_DSIC_16X_BY4               (3 << 10)
7910 #define  BXT_DSIC_16X_MASK              (3 << 10)
7911 #define  BXT_DSIA_16X_BY2               (1 << 8)
7912 #define  BXT_DSIA_16X_BY3               (2 << 8)
7913 #define  BXT_DSIA_16X_BY4               (3 << 8)
7914 #define  BXT_DSIA_16X_MASK              (3 << 8)
7915 #define  BXT_DSI_FREQ_SEL_SHIFT         8
7916 #define  BXT_DSI_FREQ_SEL_MASK          (0xF << BXT_DSI_FREQ_SEL_SHIFT)
7917
7918 #define BXT_DSI_PLL_RATIO_MAX           0x7D
7919 #define BXT_DSI_PLL_RATIO_MIN           0x22
7920 #define BXT_DSI_PLL_RATIO_MASK          0xFF
7921 #define BXT_REF_CLOCK_KHZ               19200
7922
7923 #define BXT_DSI_PLL_ENABLE              _MMIO(0x46080)
7924 #define  BXT_DSI_PLL_DO_ENABLE          (1 << 31)
7925 #define  BXT_DSI_PLL_LOCKED             (1 << 30)
7926
7927 #define _MIPIA_PORT_CTRL                        (VLV_DISPLAY_BASE + 0x61190)
7928 #define _MIPIC_PORT_CTRL                        (VLV_DISPLAY_BASE + 0x61700)
7929 #define MIPI_PORT_CTRL(port)    _MMIO_MIPI(port, _MIPIA_PORT_CTRL, _MIPIC_PORT_CTRL)
7930
7931  /* BXT port control */
7932 #define _BXT_MIPIA_PORT_CTRL                            0x6B0C0
7933 #define _BXT_MIPIC_PORT_CTRL                            0x6B8C0
7934 #define BXT_MIPI_PORT_CTRL(tc)  _MMIO_MIPI(tc, _BXT_MIPIA_PORT_CTRL, _BXT_MIPIC_PORT_CTRL)
7935
7936 #define  DPI_ENABLE                                     (1 << 31) /* A + C */
7937 #define  MIPIA_MIPI4DPHY_DELAY_COUNT_SHIFT              27
7938 #define  MIPIA_MIPI4DPHY_DELAY_COUNT_MASK               (0xf << 27)
7939 #define  DUAL_LINK_MODE_SHIFT                           26
7940 #define  DUAL_LINK_MODE_MASK                            (1 << 26)
7941 #define  DUAL_LINK_MODE_FRONT_BACK                      (0 << 26)
7942 #define  DUAL_LINK_MODE_PIXEL_ALTERNATIVE               (1 << 26)
7943 #define  DITHERING_ENABLE                               (1 << 25) /* A + C */
7944 #define  FLOPPED_HSTX                                   (1 << 23)
7945 #define  DE_INVERT                                      (1 << 19) /* XXX */
7946 #define  MIPIA_FLISDSI_DELAY_COUNT_SHIFT                18
7947 #define  MIPIA_FLISDSI_DELAY_COUNT_MASK                 (0xf << 18)
7948 #define  AFE_LATCHOUT                                   (1 << 17)
7949 #define  LP_OUTPUT_HOLD                                 (1 << 16)
7950 #define  MIPIC_FLISDSI_DELAY_COUNT_HIGH_SHIFT           15
7951 #define  MIPIC_FLISDSI_DELAY_COUNT_HIGH_MASK            (1 << 15)
7952 #define  MIPIC_MIPI4DPHY_DELAY_COUNT_SHIFT              11
7953 #define  MIPIC_MIPI4DPHY_DELAY_COUNT_MASK               (0xf << 11)
7954 #define  CSB_SHIFT                                      9
7955 #define  CSB_MASK                                       (3 << 9)
7956 #define  CSB_20MHZ                                      (0 << 9)
7957 #define  CSB_10MHZ                                      (1 << 9)
7958 #define  CSB_40MHZ                                      (2 << 9)
7959 #define  BANDGAP_MASK                                   (1 << 8)
7960 #define  BANDGAP_PNW_CIRCUIT                            (0 << 8)
7961 #define  BANDGAP_LNC_CIRCUIT                            (1 << 8)
7962 #define  MIPIC_FLISDSI_DELAY_COUNT_LOW_SHIFT            5
7963 #define  MIPIC_FLISDSI_DELAY_COUNT_LOW_MASK             (7 << 5)
7964 #define  TEARING_EFFECT_DELAY                           (1 << 4) /* A + C */
7965 #define  TEARING_EFFECT_SHIFT                           2 /* A + C */
7966 #define  TEARING_EFFECT_MASK                            (3 << 2)
7967 #define  TEARING_EFFECT_OFF                             (0 << 2)
7968 #define  TEARING_EFFECT_DSI                             (1 << 2)
7969 #define  TEARING_EFFECT_GPIO                            (2 << 2)
7970 #define  LANE_CONFIGURATION_SHIFT                       0
7971 #define  LANE_CONFIGURATION_MASK                        (3 << 0)
7972 #define  LANE_CONFIGURATION_4LANE                       (0 << 0)
7973 #define  LANE_CONFIGURATION_DUAL_LINK_A                 (1 << 0)
7974 #define  LANE_CONFIGURATION_DUAL_LINK_B                 (2 << 0)
7975
7976 #define _MIPIA_TEARING_CTRL                     (VLV_DISPLAY_BASE + 0x61194)
7977 #define _MIPIC_TEARING_CTRL                     (VLV_DISPLAY_BASE + 0x61704)
7978 #define MIPI_TEARING_CTRL(port)                 _MMIO_MIPI(port, _MIPIA_TEARING_CTRL, _MIPIC_TEARING_CTRL)
7979 #define  TEARING_EFFECT_DELAY_SHIFT                     0
7980 #define  TEARING_EFFECT_DELAY_MASK                      (0xffff << 0)
7981
7982 /* XXX: all bits reserved */
7983 #define _MIPIA_AUTOPWG                  (VLV_DISPLAY_BASE + 0x611a0)
7984
7985 /* MIPI DSI Controller and D-PHY registers */
7986
7987 #define _MIPIA_DEVICE_READY             (dev_priv->mipi_mmio_base + 0xb000)
7988 #define _MIPIC_DEVICE_READY             (dev_priv->mipi_mmio_base + 0xb800)
7989 #define MIPI_DEVICE_READY(port)         _MMIO_MIPI(port, _MIPIA_DEVICE_READY, _MIPIC_DEVICE_READY)
7990 #define  BUS_POSSESSION                                 (1 << 3) /* set to give bus to receiver */
7991 #define  ULPS_STATE_MASK                                (3 << 1)
7992 #define  ULPS_STATE_ENTER                               (2 << 1)
7993 #define  ULPS_STATE_EXIT                                (1 << 1)
7994 #define  ULPS_STATE_NORMAL_OPERATION                    (0 << 1)
7995 #define  DEVICE_READY                                   (1 << 0)
7996
7997 #define _MIPIA_INTR_STAT                (dev_priv->mipi_mmio_base + 0xb004)
7998 #define _MIPIC_INTR_STAT                (dev_priv->mipi_mmio_base + 0xb804)
7999 #define MIPI_INTR_STAT(port)            _MMIO_MIPI(port, _MIPIA_INTR_STAT, _MIPIC_INTR_STAT)
8000 #define _MIPIA_INTR_EN                  (dev_priv->mipi_mmio_base + 0xb008)
8001 #define _MIPIC_INTR_EN                  (dev_priv->mipi_mmio_base + 0xb808)
8002 #define MIPI_INTR_EN(port)              _MMIO_MIPI(port, _MIPIA_INTR_EN, _MIPIC_INTR_EN)
8003 #define  TEARING_EFFECT                                 (1 << 31)
8004 #define  SPL_PKT_SENT_INTERRUPT                         (1 << 30)
8005 #define  GEN_READ_DATA_AVAIL                            (1 << 29)
8006 #define  LP_GENERIC_WR_FIFO_FULL                        (1 << 28)
8007 #define  HS_GENERIC_WR_FIFO_FULL                        (1 << 27)
8008 #define  RX_PROT_VIOLATION                              (1 << 26)
8009 #define  RX_INVALID_TX_LENGTH                           (1 << 25)
8010 #define  ACK_WITH_NO_ERROR                              (1 << 24)
8011 #define  TURN_AROUND_ACK_TIMEOUT                        (1 << 23)
8012 #define  LP_RX_TIMEOUT                                  (1 << 22)
8013 #define  HS_TX_TIMEOUT                                  (1 << 21)
8014 #define  DPI_FIFO_UNDERRUN                              (1 << 20)
8015 #define  LOW_CONTENTION                                 (1 << 19)
8016 #define  HIGH_CONTENTION                                (1 << 18)
8017 #define  TXDSI_VC_ID_INVALID                            (1 << 17)
8018 #define  TXDSI_DATA_TYPE_NOT_RECOGNISED                 (1 << 16)
8019 #define  TXCHECKSUM_ERROR                               (1 << 15)
8020 #define  TXECC_MULTIBIT_ERROR                           (1 << 14)
8021 #define  TXECC_SINGLE_BIT_ERROR                         (1 << 13)
8022 #define  TXFALSE_CONTROL_ERROR                          (1 << 12)
8023 #define  RXDSI_VC_ID_INVALID                            (1 << 11)
8024 #define  RXDSI_DATA_TYPE_NOT_REGOGNISED                 (1 << 10)
8025 #define  RXCHECKSUM_ERROR                               (1 << 9)
8026 #define  RXECC_MULTIBIT_ERROR                           (1 << 8)
8027 #define  RXECC_SINGLE_BIT_ERROR                         (1 << 7)
8028 #define  RXFALSE_CONTROL_ERROR                          (1 << 6)
8029 #define  RXHS_RECEIVE_TIMEOUT_ERROR                     (1 << 5)
8030 #define  RX_LP_TX_SYNC_ERROR                            (1 << 4)
8031 #define  RXEXCAPE_MODE_ENTRY_ERROR                      (1 << 3)
8032 #define  RXEOT_SYNC_ERROR                               (1 << 2)
8033 #define  RXSOT_SYNC_ERROR                               (1 << 1)
8034 #define  RXSOT_ERROR                                    (1 << 0)
8035
8036 #define _MIPIA_DSI_FUNC_PRG             (dev_priv->mipi_mmio_base + 0xb00c)
8037 #define _MIPIC_DSI_FUNC_PRG             (dev_priv->mipi_mmio_base + 0xb80c)
8038 #define MIPI_DSI_FUNC_PRG(port)         _MMIO_MIPI(port, _MIPIA_DSI_FUNC_PRG, _MIPIC_DSI_FUNC_PRG)
8039 #define  CMD_MODE_DATA_WIDTH_MASK                       (7 << 13)
8040 #define  CMD_MODE_NOT_SUPPORTED                         (0 << 13)
8041 #define  CMD_MODE_DATA_WIDTH_16_BIT                     (1 << 13)
8042 #define  CMD_MODE_DATA_WIDTH_9_BIT                      (2 << 13)
8043 #define  CMD_MODE_DATA_WIDTH_8_BIT                      (3 << 13)
8044 #define  CMD_MODE_DATA_WIDTH_OPTION1                    (4 << 13)
8045 #define  CMD_MODE_DATA_WIDTH_OPTION2                    (5 << 13)
8046 #define  VID_MODE_FORMAT_MASK                           (0xf << 7)
8047 #define  VID_MODE_NOT_SUPPORTED                         (0 << 7)
8048 #define  VID_MODE_FORMAT_RGB565                         (1 << 7)
8049 #define  VID_MODE_FORMAT_RGB666_PACKED                  (2 << 7)
8050 #define  VID_MODE_FORMAT_RGB666                         (3 << 7)
8051 #define  VID_MODE_FORMAT_RGB888                         (4 << 7)
8052 #define  CMD_MODE_CHANNEL_NUMBER_SHIFT                  5
8053 #define  CMD_MODE_CHANNEL_NUMBER_MASK                   (3 << 5)
8054 #define  VID_MODE_CHANNEL_NUMBER_SHIFT                  3
8055 #define  VID_MODE_CHANNEL_NUMBER_MASK                   (3 << 3)
8056 #define  DATA_LANES_PRG_REG_SHIFT                       0
8057 #define  DATA_LANES_PRG_REG_MASK                        (7 << 0)
8058
8059 #define _MIPIA_HS_TX_TIMEOUT            (dev_priv->mipi_mmio_base + 0xb010)
8060 #define _MIPIC_HS_TX_TIMEOUT            (dev_priv->mipi_mmio_base + 0xb810)
8061 #define MIPI_HS_TX_TIMEOUT(port)        _MMIO_MIPI(port, _MIPIA_HS_TX_TIMEOUT, _MIPIC_HS_TX_TIMEOUT)
8062 #define  HIGH_SPEED_TX_TIMEOUT_COUNTER_MASK             0xffffff
8063
8064 #define _MIPIA_LP_RX_TIMEOUT            (dev_priv->mipi_mmio_base + 0xb014)
8065 #define _MIPIC_LP_RX_TIMEOUT            (dev_priv->mipi_mmio_base + 0xb814)
8066 #define MIPI_LP_RX_TIMEOUT(port)        _MMIO_MIPI(port, _MIPIA_LP_RX_TIMEOUT, _MIPIC_LP_RX_TIMEOUT)
8067 #define  LOW_POWER_RX_TIMEOUT_COUNTER_MASK              0xffffff
8068
8069 #define _MIPIA_TURN_AROUND_TIMEOUT      (dev_priv->mipi_mmio_base + 0xb018)
8070 #define _MIPIC_TURN_AROUND_TIMEOUT      (dev_priv->mipi_mmio_base + 0xb818)
8071 #define MIPI_TURN_AROUND_TIMEOUT(port)  _MMIO_MIPI(port, _MIPIA_TURN_AROUND_TIMEOUT, _MIPIC_TURN_AROUND_TIMEOUT)
8072 #define  TURN_AROUND_TIMEOUT_MASK                       0x3f
8073
8074 #define _MIPIA_DEVICE_RESET_TIMER       (dev_priv->mipi_mmio_base + 0xb01c)
8075 #define _MIPIC_DEVICE_RESET_TIMER       (dev_priv->mipi_mmio_base + 0xb81c)
8076 #define MIPI_DEVICE_RESET_TIMER(port)   _MMIO_MIPI(port, _MIPIA_DEVICE_RESET_TIMER, _MIPIC_DEVICE_RESET_TIMER)
8077 #define  DEVICE_RESET_TIMER_MASK                        0xffff
8078
8079 #define _MIPIA_DPI_RESOLUTION           (dev_priv->mipi_mmio_base + 0xb020)
8080 #define _MIPIC_DPI_RESOLUTION           (dev_priv->mipi_mmio_base + 0xb820)
8081 #define MIPI_DPI_RESOLUTION(port)       _MMIO_MIPI(port, _MIPIA_DPI_RESOLUTION, _MIPIC_DPI_RESOLUTION)
8082 #define  VERTICAL_ADDRESS_SHIFT                         16
8083 #define  VERTICAL_ADDRESS_MASK                          (0xffff << 16)
8084 #define  HORIZONTAL_ADDRESS_SHIFT                       0
8085 #define  HORIZONTAL_ADDRESS_MASK                        0xffff
8086
8087 #define _MIPIA_DBI_FIFO_THROTTLE        (dev_priv->mipi_mmio_base + 0xb024)
8088 #define _MIPIC_DBI_FIFO_THROTTLE        (dev_priv->mipi_mmio_base + 0xb824)
8089 #define MIPI_DBI_FIFO_THROTTLE(port)    _MMIO_MIPI(port, _MIPIA_DBI_FIFO_THROTTLE, _MIPIC_DBI_FIFO_THROTTLE)
8090 #define  DBI_FIFO_EMPTY_HALF                            (0 << 0)
8091 #define  DBI_FIFO_EMPTY_QUARTER                         (1 << 0)
8092 #define  DBI_FIFO_EMPTY_7_LOCATIONS                     (2 << 0)
8093
8094 /* regs below are bits 15:0 */
8095 #define _MIPIA_HSYNC_PADDING_COUNT      (dev_priv->mipi_mmio_base + 0xb028)
8096 #define _MIPIC_HSYNC_PADDING_COUNT      (dev_priv->mipi_mmio_base + 0xb828)
8097 #define MIPI_HSYNC_PADDING_COUNT(port)  _MMIO_MIPI(port, _MIPIA_HSYNC_PADDING_COUNT, _MIPIC_HSYNC_PADDING_COUNT)
8098
8099 #define _MIPIA_HBP_COUNT                (dev_priv->mipi_mmio_base + 0xb02c)
8100 #define _MIPIC_HBP_COUNT                (dev_priv->mipi_mmio_base + 0xb82c)
8101 #define MIPI_HBP_COUNT(port)            _MMIO_MIPI(port, _MIPIA_HBP_COUNT, _MIPIC_HBP_COUNT)
8102
8103 #define _MIPIA_HFP_COUNT                (dev_priv->mipi_mmio_base + 0xb030)
8104 #define _MIPIC_HFP_COUNT                (dev_priv->mipi_mmio_base + 0xb830)
8105 #define MIPI_HFP_COUNT(port)            _MMIO_MIPI(port, _MIPIA_HFP_COUNT, _MIPIC_HFP_COUNT)
8106
8107 #define _MIPIA_HACTIVE_AREA_COUNT       (dev_priv->mipi_mmio_base + 0xb034)
8108 #define _MIPIC_HACTIVE_AREA_COUNT       (dev_priv->mipi_mmio_base + 0xb834)
8109 #define MIPI_HACTIVE_AREA_COUNT(port)   _MMIO_MIPI(port, _MIPIA_HACTIVE_AREA_COUNT, _MIPIC_HACTIVE_AREA_COUNT)
8110
8111 #define _MIPIA_VSYNC_PADDING_COUNT      (dev_priv->mipi_mmio_base + 0xb038)
8112 #define _MIPIC_VSYNC_PADDING_COUNT      (dev_priv->mipi_mmio_base + 0xb838)
8113 #define MIPI_VSYNC_PADDING_COUNT(port)  _MMIO_MIPI(port, _MIPIA_VSYNC_PADDING_COUNT, _MIPIC_VSYNC_PADDING_COUNT)
8114
8115 #define _MIPIA_VBP_COUNT                (dev_priv->mipi_mmio_base + 0xb03c)
8116 #define _MIPIC_VBP_COUNT                (dev_priv->mipi_mmio_base + 0xb83c)
8117 #define MIPI_VBP_COUNT(port)            _MMIO_MIPI(port, _MIPIA_VBP_COUNT, _MIPIC_VBP_COUNT)
8118
8119 #define _MIPIA_VFP_COUNT                (dev_priv->mipi_mmio_base + 0xb040)
8120 #define _MIPIC_VFP_COUNT                (dev_priv->mipi_mmio_base + 0xb840)
8121 #define MIPI_VFP_COUNT(port)            _MMIO_MIPI(port, _MIPIA_VFP_COUNT, _MIPIC_VFP_COUNT)
8122
8123 #define _MIPIA_HIGH_LOW_SWITCH_COUNT    (dev_priv->mipi_mmio_base + 0xb044)
8124 #define _MIPIC_HIGH_LOW_SWITCH_COUNT    (dev_priv->mipi_mmio_base + 0xb844)
8125 #define MIPI_HIGH_LOW_SWITCH_COUNT(port)        _MMIO_MIPI(port,        _MIPIA_HIGH_LOW_SWITCH_COUNT, _MIPIC_HIGH_LOW_SWITCH_COUNT)
8126
8127 /* regs above are bits 15:0 */
8128
8129 #define _MIPIA_DPI_CONTROL              (dev_priv->mipi_mmio_base + 0xb048)
8130 #define _MIPIC_DPI_CONTROL              (dev_priv->mipi_mmio_base + 0xb848)
8131 #define MIPI_DPI_CONTROL(port)          _MMIO_MIPI(port, _MIPIA_DPI_CONTROL, _MIPIC_DPI_CONTROL)
8132 #define  DPI_LP_MODE                                    (1 << 6)
8133 #define  BACKLIGHT_OFF                                  (1 << 5)
8134 #define  BACKLIGHT_ON                                   (1 << 4)
8135 #define  COLOR_MODE_OFF                                 (1 << 3)
8136 #define  COLOR_MODE_ON                                  (1 << 2)
8137 #define  TURN_ON                                        (1 << 1)
8138 #define  SHUTDOWN                                       (1 << 0)
8139
8140 #define _MIPIA_DPI_DATA                 (dev_priv->mipi_mmio_base + 0xb04c)
8141 #define _MIPIC_DPI_DATA                 (dev_priv->mipi_mmio_base + 0xb84c)
8142 #define MIPI_DPI_DATA(port)             _MMIO_MIPI(port, _MIPIA_DPI_DATA, _MIPIC_DPI_DATA)
8143 #define  COMMAND_BYTE_SHIFT                             0
8144 #define  COMMAND_BYTE_MASK                              (0x3f << 0)
8145
8146 #define _MIPIA_INIT_COUNT               (dev_priv->mipi_mmio_base + 0xb050)
8147 #define _MIPIC_INIT_COUNT               (dev_priv->mipi_mmio_base + 0xb850)
8148 #define MIPI_INIT_COUNT(port)           _MMIO_MIPI(port, _MIPIA_INIT_COUNT, _MIPIC_INIT_COUNT)
8149 #define  MASTER_INIT_TIMER_SHIFT                        0
8150 #define  MASTER_INIT_TIMER_MASK                         (0xffff << 0)
8151
8152 #define _MIPIA_MAX_RETURN_PKT_SIZE      (dev_priv->mipi_mmio_base + 0xb054)
8153 #define _MIPIC_MAX_RETURN_PKT_SIZE      (dev_priv->mipi_mmio_base + 0xb854)
8154 #define MIPI_MAX_RETURN_PKT_SIZE(port)  _MMIO_MIPI(port, \
8155                         _MIPIA_MAX_RETURN_PKT_SIZE, _MIPIC_MAX_RETURN_PKT_SIZE)
8156 #define  MAX_RETURN_PKT_SIZE_SHIFT                      0
8157 #define  MAX_RETURN_PKT_SIZE_MASK                       (0x3ff << 0)
8158
8159 #define _MIPIA_VIDEO_MODE_FORMAT        (dev_priv->mipi_mmio_base + 0xb058)
8160 #define _MIPIC_VIDEO_MODE_FORMAT        (dev_priv->mipi_mmio_base + 0xb858)
8161 #define MIPI_VIDEO_MODE_FORMAT(port)    _MMIO_MIPI(port, _MIPIA_VIDEO_MODE_FORMAT, _MIPIC_VIDEO_MODE_FORMAT)
8162 #define  RANDOM_DPI_DISPLAY_RESOLUTION                  (1 << 4)
8163 #define  DISABLE_VIDEO_BTA                              (1 << 3)
8164 #define  IP_TG_CONFIG                                   (1 << 2)
8165 #define  VIDEO_MODE_NON_BURST_WITH_SYNC_PULSE           (1 << 0)
8166 #define  VIDEO_MODE_NON_BURST_WITH_SYNC_EVENTS          (2 << 0)
8167 #define  VIDEO_MODE_BURST                               (3 << 0)
8168
8169 #define _MIPIA_EOT_DISABLE              (dev_priv->mipi_mmio_base + 0xb05c)
8170 #define _MIPIC_EOT_DISABLE              (dev_priv->mipi_mmio_base + 0xb85c)
8171 #define MIPI_EOT_DISABLE(port)          _MMIO_MIPI(port, _MIPIA_EOT_DISABLE, _MIPIC_EOT_DISABLE)
8172 #define  LP_RX_TIMEOUT_ERROR_RECOVERY_DISABLE           (1 << 7)
8173 #define  HS_RX_TIMEOUT_ERROR_RECOVERY_DISABLE           (1 << 6)
8174 #define  LOW_CONTENTION_RECOVERY_DISABLE                (1 << 5)
8175 #define  HIGH_CONTENTION_RECOVERY_DISABLE               (1 << 4)
8176 #define  TXDSI_TYPE_NOT_RECOGNISED_ERROR_RECOVERY_DISABLE (1 << 3)
8177 #define  TXECC_MULTIBIT_ERROR_RECOVERY_DISABLE          (1 << 2)
8178 #define  CLOCKSTOP                                      (1 << 1)
8179 #define  EOT_DISABLE                                    (1 << 0)
8180
8181 #define _MIPIA_LP_BYTECLK               (dev_priv->mipi_mmio_base + 0xb060)
8182 #define _MIPIC_LP_BYTECLK               (dev_priv->mipi_mmio_base + 0xb860)
8183 #define MIPI_LP_BYTECLK(port)           _MMIO_MIPI(port, _MIPIA_LP_BYTECLK, _MIPIC_LP_BYTECLK)
8184 #define  LP_BYTECLK_SHIFT                               0
8185 #define  LP_BYTECLK_MASK                                (0xffff << 0)
8186
8187 /* bits 31:0 */
8188 #define _MIPIA_LP_GEN_DATA              (dev_priv->mipi_mmio_base + 0xb064)
8189 #define _MIPIC_LP_GEN_DATA              (dev_priv->mipi_mmio_base + 0xb864)
8190 #define MIPI_LP_GEN_DATA(port)          _MMIO_MIPI(port, _MIPIA_LP_GEN_DATA, _MIPIC_LP_GEN_DATA)
8191
8192 /* bits 31:0 */
8193 #define _MIPIA_HS_GEN_DATA              (dev_priv->mipi_mmio_base + 0xb068)
8194 #define _MIPIC_HS_GEN_DATA              (dev_priv->mipi_mmio_base + 0xb868)
8195 #define MIPI_HS_GEN_DATA(port)          _MMIO_MIPI(port, _MIPIA_HS_GEN_DATA, _MIPIC_HS_GEN_DATA)
8196
8197 #define _MIPIA_LP_GEN_CTRL              (dev_priv->mipi_mmio_base + 0xb06c)
8198 #define _MIPIC_LP_GEN_CTRL              (dev_priv->mipi_mmio_base + 0xb86c)
8199 #define MIPI_LP_GEN_CTRL(port)          _MMIO_MIPI(port, _MIPIA_LP_GEN_CTRL, _MIPIC_LP_GEN_CTRL)
8200 #define _MIPIA_HS_GEN_CTRL              (dev_priv->mipi_mmio_base + 0xb070)
8201 #define _MIPIC_HS_GEN_CTRL              (dev_priv->mipi_mmio_base + 0xb870)
8202 #define MIPI_HS_GEN_CTRL(port)          _MMIO_MIPI(port, _MIPIA_HS_GEN_CTRL, _MIPIC_HS_GEN_CTRL)
8203 #define  LONG_PACKET_WORD_COUNT_SHIFT                   8
8204 #define  LONG_PACKET_WORD_COUNT_MASK                    (0xffff << 8)
8205 #define  SHORT_PACKET_PARAM_SHIFT                       8
8206 #define  SHORT_PACKET_PARAM_MASK                        (0xffff << 8)
8207 #define  VIRTUAL_CHANNEL_SHIFT                          6
8208 #define  VIRTUAL_CHANNEL_MASK                           (3 << 6)
8209 #define  DATA_TYPE_SHIFT                                0
8210 #define  DATA_TYPE_MASK                                 (0x3f << 0)
8211 /* data type values, see include/video/mipi_display.h */
8212
8213 #define _MIPIA_GEN_FIFO_STAT            (dev_priv->mipi_mmio_base + 0xb074)
8214 #define _MIPIC_GEN_FIFO_STAT            (dev_priv->mipi_mmio_base + 0xb874)
8215 #define MIPI_GEN_FIFO_STAT(port)        _MMIO_MIPI(port, _MIPIA_GEN_FIFO_STAT, _MIPIC_GEN_FIFO_STAT)
8216 #define  DPI_FIFO_EMPTY                                 (1 << 28)
8217 #define  DBI_FIFO_EMPTY                                 (1 << 27)
8218 #define  LP_CTRL_FIFO_EMPTY                             (1 << 26)
8219 #define  LP_CTRL_FIFO_HALF_EMPTY                        (1 << 25)
8220 #define  LP_CTRL_FIFO_FULL                              (1 << 24)
8221 #define  HS_CTRL_FIFO_EMPTY                             (1 << 18)
8222 #define  HS_CTRL_FIFO_HALF_EMPTY                        (1 << 17)
8223 #define  HS_CTRL_FIFO_FULL                              (1 << 16)
8224 #define  LP_DATA_FIFO_EMPTY                             (1 << 10)
8225 #define  LP_DATA_FIFO_HALF_EMPTY                        (1 << 9)
8226 #define  LP_DATA_FIFO_FULL                              (1 << 8)
8227 #define  HS_DATA_FIFO_EMPTY                             (1 << 2)
8228 #define  HS_DATA_FIFO_HALF_EMPTY                        (1 << 1)
8229 #define  HS_DATA_FIFO_FULL                              (1 << 0)
8230
8231 #define _MIPIA_HS_LS_DBI_ENABLE         (dev_priv->mipi_mmio_base + 0xb078)
8232 #define _MIPIC_HS_LS_DBI_ENABLE         (dev_priv->mipi_mmio_base + 0xb878)
8233 #define MIPI_HS_LP_DBI_ENABLE(port)     _MMIO_MIPI(port, _MIPIA_HS_LS_DBI_ENABLE, _MIPIC_HS_LS_DBI_ENABLE)
8234 #define  DBI_HS_LP_MODE_MASK                            (1 << 0)
8235 #define  DBI_LP_MODE                                    (1 << 0)
8236 #define  DBI_HS_MODE                                    (0 << 0)
8237
8238 #define _MIPIA_DPHY_PARAM               (dev_priv->mipi_mmio_base + 0xb080)
8239 #define _MIPIC_DPHY_PARAM               (dev_priv->mipi_mmio_base + 0xb880)
8240 #define MIPI_DPHY_PARAM(port)           _MMIO_MIPI(port, _MIPIA_DPHY_PARAM, _MIPIC_DPHY_PARAM)
8241 #define  EXIT_ZERO_COUNT_SHIFT                          24
8242 #define  EXIT_ZERO_COUNT_MASK                           (0x3f << 24)
8243 #define  TRAIL_COUNT_SHIFT                              16
8244 #define  TRAIL_COUNT_MASK                               (0x1f << 16)
8245 #define  CLK_ZERO_COUNT_SHIFT                           8
8246 #define  CLK_ZERO_COUNT_MASK                            (0xff << 8)
8247 #define  PREPARE_COUNT_SHIFT                            0
8248 #define  PREPARE_COUNT_MASK                             (0x3f << 0)
8249
8250 /* bits 31:0 */
8251 #define _MIPIA_DBI_BW_CTRL              (dev_priv->mipi_mmio_base + 0xb084)
8252 #define _MIPIC_DBI_BW_CTRL              (dev_priv->mipi_mmio_base + 0xb884)
8253 #define MIPI_DBI_BW_CTRL(port)          _MMIO_MIPI(port, _MIPIA_DBI_BW_CTRL, _MIPIC_DBI_BW_CTRL)
8254
8255 #define _MIPIA_CLK_LANE_SWITCH_TIME_CNT         (dev_priv->mipi_mmio_base + 0xb088)
8256 #define _MIPIC_CLK_LANE_SWITCH_TIME_CNT         (dev_priv->mipi_mmio_base + 0xb888)
8257 #define MIPI_CLK_LANE_SWITCH_TIME_CNT(port)     _MMIO_MIPI(port, _MIPIA_CLK_LANE_SWITCH_TIME_CNT, _MIPIC_CLK_LANE_SWITCH_TIME_CNT)
8258 #define  LP_HS_SSW_CNT_SHIFT                            16
8259 #define  LP_HS_SSW_CNT_MASK                             (0xffff << 16)
8260 #define  HS_LP_PWR_SW_CNT_SHIFT                         0
8261 #define  HS_LP_PWR_SW_CNT_MASK                          (0xffff << 0)
8262
8263 #define _MIPIA_STOP_STATE_STALL         (dev_priv->mipi_mmio_base + 0xb08c)
8264 #define _MIPIC_STOP_STATE_STALL         (dev_priv->mipi_mmio_base + 0xb88c)
8265 #define MIPI_STOP_STATE_STALL(port)     _MMIO_MIPI(port, _MIPIA_STOP_STATE_STALL, _MIPIC_STOP_STATE_STALL)
8266 #define  STOP_STATE_STALL_COUNTER_SHIFT                 0
8267 #define  STOP_STATE_STALL_COUNTER_MASK                  (0xff << 0)
8268
8269 #define _MIPIA_INTR_STAT_REG_1          (dev_priv->mipi_mmio_base + 0xb090)
8270 #define _MIPIC_INTR_STAT_REG_1          (dev_priv->mipi_mmio_base + 0xb890)
8271 #define MIPI_INTR_STAT_REG_1(port)      _MMIO_MIPI(port, _MIPIA_INTR_STAT_REG_1, _MIPIC_INTR_STAT_REG_1)
8272 #define _MIPIA_INTR_EN_REG_1            (dev_priv->mipi_mmio_base + 0xb094)
8273 #define _MIPIC_INTR_EN_REG_1            (dev_priv->mipi_mmio_base + 0xb894)
8274 #define MIPI_INTR_EN_REG_1(port)        _MMIO_MIPI(port, _MIPIA_INTR_EN_REG_1, _MIPIC_INTR_EN_REG_1)
8275 #define  RX_CONTENTION_DETECTED                         (1 << 0)
8276
8277 /* XXX: only pipe A ?!? */
8278 #define MIPIA_DBI_TYPEC_CTRL            (dev_priv->mipi_mmio_base + 0xb100)
8279 #define  DBI_TYPEC_ENABLE                               (1 << 31)
8280 #define  DBI_TYPEC_WIP                                  (1 << 30)
8281 #define  DBI_TYPEC_OPTION_SHIFT                         28
8282 #define  DBI_TYPEC_OPTION_MASK                          (3 << 28)
8283 #define  DBI_TYPEC_FREQ_SHIFT                           24
8284 #define  DBI_TYPEC_FREQ_MASK                            (0xf << 24)
8285 #define  DBI_TYPEC_OVERRIDE                             (1 << 8)
8286 #define  DBI_TYPEC_OVERRIDE_COUNTER_SHIFT               0
8287 #define  DBI_TYPEC_OVERRIDE_COUNTER_MASK                (0xff << 0)
8288
8289
8290 /* MIPI adapter registers */
8291
8292 #define _MIPIA_CTRL                     (dev_priv->mipi_mmio_base + 0xb104)
8293 #define _MIPIC_CTRL                     (dev_priv->mipi_mmio_base + 0xb904)
8294 #define MIPI_CTRL(port)                 _MMIO_MIPI(port, _MIPIA_CTRL, _MIPIC_CTRL)
8295 #define  ESCAPE_CLOCK_DIVIDER_SHIFT                     5 /* A only */
8296 #define  ESCAPE_CLOCK_DIVIDER_MASK                      (3 << 5)
8297 #define  ESCAPE_CLOCK_DIVIDER_1                         (0 << 5)
8298 #define  ESCAPE_CLOCK_DIVIDER_2                         (1 << 5)
8299 #define  ESCAPE_CLOCK_DIVIDER_4                         (2 << 5)
8300 #define  READ_REQUEST_PRIORITY_SHIFT                    3
8301 #define  READ_REQUEST_PRIORITY_MASK                     (3 << 3)
8302 #define  READ_REQUEST_PRIORITY_LOW                      (0 << 3)
8303 #define  READ_REQUEST_PRIORITY_HIGH                     (3 << 3)
8304 #define  RGB_FLIP_TO_BGR                                (1 << 2)
8305
8306 #define  BXT_PIPE_SELECT_SHIFT                          7
8307 #define  BXT_PIPE_SELECT_MASK                           (7 << 7)
8308 #define  BXT_PIPE_SELECT(pipe)                          ((pipe) << 7)
8309
8310 #define _MIPIA_DATA_ADDRESS             (dev_priv->mipi_mmio_base + 0xb108)
8311 #define _MIPIC_DATA_ADDRESS             (dev_priv->mipi_mmio_base + 0xb908)
8312 #define MIPI_DATA_ADDRESS(port)         _MMIO_MIPI(port, _MIPIA_DATA_ADDRESS, _MIPIC_DATA_ADDRESS)
8313 #define  DATA_MEM_ADDRESS_SHIFT                         5
8314 #define  DATA_MEM_ADDRESS_MASK                          (0x7ffffff << 5)
8315 #define  DATA_VALID                                     (1 << 0)
8316
8317 #define _MIPIA_DATA_LENGTH              (dev_priv->mipi_mmio_base + 0xb10c)
8318 #define _MIPIC_DATA_LENGTH              (dev_priv->mipi_mmio_base + 0xb90c)
8319 #define MIPI_DATA_LENGTH(port)          _MMIO_MIPI(port, _MIPIA_DATA_LENGTH, _MIPIC_DATA_LENGTH)
8320 #define  DATA_LENGTH_SHIFT                              0
8321 #define  DATA_LENGTH_MASK                               (0xfffff << 0)
8322
8323 #define _MIPIA_COMMAND_ADDRESS          (dev_priv->mipi_mmio_base + 0xb110)
8324 #define _MIPIC_COMMAND_ADDRESS          (dev_priv->mipi_mmio_base + 0xb910)
8325 #define MIPI_COMMAND_ADDRESS(port)      _MMIO_MIPI(port, _MIPIA_COMMAND_ADDRESS, _MIPIC_COMMAND_ADDRESS)
8326 #define  COMMAND_MEM_ADDRESS_SHIFT                      5
8327 #define  COMMAND_MEM_ADDRESS_MASK                       (0x7ffffff << 5)
8328 #define  AUTO_PWG_ENABLE                                (1 << 2)
8329 #define  MEMORY_WRITE_DATA_FROM_PIPE_RENDERING          (1 << 1)
8330 #define  COMMAND_VALID                                  (1 << 0)
8331
8332 #define _MIPIA_COMMAND_LENGTH           (dev_priv->mipi_mmio_base + 0xb114)
8333 #define _MIPIC_COMMAND_LENGTH           (dev_priv->mipi_mmio_base + 0xb914)
8334 #define MIPI_COMMAND_LENGTH(port)       _MMIO_MIPI(port, _MIPIA_COMMAND_LENGTH, _MIPIC_COMMAND_LENGTH)
8335 #define  COMMAND_LENGTH_SHIFT(n)                        (8 * (n)) /* n: 0...3 */
8336 #define  COMMAND_LENGTH_MASK(n)                         (0xff << (8 * (n)))
8337
8338 #define _MIPIA_READ_DATA_RETURN0        (dev_priv->mipi_mmio_base + 0xb118)
8339 #define _MIPIC_READ_DATA_RETURN0        (dev_priv->mipi_mmio_base + 0xb918)
8340 #define MIPI_READ_DATA_RETURN(port, n) _MMIO(_MIPI(port, _MIPIA_READ_DATA_RETURN0, _MIPIC_READ_DATA_RETURN0) + 4 * (n)) /* n: 0...7 */
8341
8342 #define _MIPIA_READ_DATA_VALID          (dev_priv->mipi_mmio_base + 0xb138)
8343 #define _MIPIC_READ_DATA_VALID          (dev_priv->mipi_mmio_base + 0xb938)
8344 #define MIPI_READ_DATA_VALID(port)      _MMIO_MIPI(port, _MIPIA_READ_DATA_VALID, _MIPIC_READ_DATA_VALID)
8345 #define  READ_DATA_VALID(n)                             (1 << (n))
8346
8347 /* For UMS only (deprecated): */
8348 #define _PALETTE_A (dev_priv->info.display_mmio_offset + 0xa000)
8349 #define _PALETTE_B (dev_priv->info.display_mmio_offset + 0xa800)
8350
8351 /* MOCS (Memory Object Control State) registers */
8352 #define GEN9_LNCFCMOCS(i)       _MMIO(0xb020 + (i) * 4) /* L3 Cache Control */
8353
8354 #define GEN9_GFX_MOCS(i)        _MMIO(0xc800 + (i) * 4) /* Graphics MOCS registers */
8355 #define GEN9_MFX0_MOCS(i)       _MMIO(0xc900 + (i) * 4) /* Media 0 MOCS registers */
8356 #define GEN9_MFX1_MOCS(i)       _MMIO(0xca00 + (i) * 4) /* Media 1 MOCS registers */
8357 #define GEN9_VEBOX_MOCS(i)      _MMIO(0xcb00 + (i) * 4) /* Video MOCS registers */
8358 #define GEN9_BLT_MOCS(i)        _MMIO(0xcc00 + (i) * 4) /* Blitter MOCS registers */
8359
8360 /* gamt regs */
8361 #define GEN8_L3_LRA_1_GPGPU _MMIO(0x4dd4)
8362 #define   GEN8_L3_LRA_1_GPGPU_DEFAULT_VALUE_BDW  0x67F1427F /* max/min for LRA1/2 */
8363 #define   GEN8_L3_LRA_1_GPGPU_DEFAULT_VALUE_CHV  0x5FF101FF /* max/min for LRA1/2 */
8364 #define   GEN9_L3_LRA_1_GPGPU_DEFAULT_VALUE_SKL  0x67F1427F /*    "        " */
8365 #define   GEN9_L3_LRA_1_GPGPU_DEFAULT_VALUE_BXT  0x5FF101FF /*    "        " */
8366
8367 #endif /* _I915_REG_H_ */