Import pre-release gcc-5.0 to new vendor branch
[dragonfly.git] / contrib / gcc-5.0 / libitm / config / linux / x86 / tls.h
1 /* Copyright (C) 2008-2015 Free Software Foundation, Inc.
2    Contributed by Richard Henderson <rth@redhat.com>.
3
4    This file is part of the GNU Transactional Memory Library (libitm).
5
6    Libitm is free software; you can redistribute it and/or modify it
7    under the terms of the GNU General Public License as published by
8    the Free Software Foundation; either version 3 of the License, or
9    (at your option) any later version.
10
11    Libitm is distributed in the hope that it will be useful, but WITHOUT ANY
12    WARRANTY; without even the implied warranty of MERCHANTABILITY or FITNESS
13    FOR A PARTICULAR PURPOSE.  See the GNU General Public License for
14    more details.
15
16    Under Section 7 of GPL version 3, you are granted additional
17    permissions described in the GCC Runtime Library Exception, version
18    3.1, as published by the Free Software Foundation.
19
20    You should have received a copy of the GNU General Public License and
21    a copy of the GCC Runtime Library Exception along with this program;
22    see the files COPYING3 and COPYING.RUNTIME respectively.  If not, see
23    <http://www.gnu.org/licenses/>.  */
24
25 #ifndef LIBITM_X86_TLS_H
26 #define LIBITM_X86_TLS_H 1
27
28 #if defined(__GLIBC_PREREQ) && __GLIBC_PREREQ(2, 10)
29 /* Use slots in the TCB head rather than __thread lookups.
30    GLIBC has reserved words 10 through 13 for TM.  */
31 #define HAVE_ARCH_GTM_THREAD 1
32 #define HAVE_ARCH_GTM_THREAD_DISP 1
33 #endif
34
35 #include "config/generic/tls.h"
36
37 #if defined(__GLIBC_PREREQ) && __GLIBC_PREREQ(2, 10)
38 namespace GTM HIDDEN {
39
40 #ifdef __x86_64__
41 #ifdef __LP64__
42 # define SEG_READ(OFS)          "movq\t%%fs:(" #OFS "*8),%0"
43 # define SEG_WRITE(OFS)         "movq\t%0,%%fs:(" #OFS "*8)"
44 # define SEG_DECODE_READ(OFS)   SEG_READ(OFS) "\n\t" \
45                                 "rorq\t$17,%0\n\t" \
46                                 "xorq\t%%fs:48,%0"
47 # define SEG_ENCODE_WRITE(OFS)  "xorq\t%%fs:48,%0\n\t" \
48                                 "rolq\t$17,%0\n\t" \
49                                 SEG_WRITE(OFS)
50 #else
51 // For X32.
52 # define SEG_READ(OFS)          "movl\t%%fs:(" #OFS "*4),%0"
53 # define SEG_WRITE(OFS)         "movl\t%0,%%fs:(" #OFS "*4)"
54 # define SEG_DECODE_READ(OFS)   SEG_READ(OFS) "\n\t" \
55                                 "rorl\t$9,%0\n\t" \
56                                 "xorl\t%%fs:24,%0"
57 # define SEG_ENCODE_WRITE(OFS)  "xorl\t%%fs:24,%0\n\t" \
58                                 "roll\t$9,%0\n\t" \
59                                 SEG_WRITE(OFS)
60 #endif
61 #else
62 # define SEG_READ(OFS)  "movl\t%%gs:(" #OFS "*4),%0"
63 # define SEG_WRITE(OFS) "movl\t%0,%%gs:(" #OFS "*4)"
64 # define SEG_DECODE_READ(OFS)   SEG_READ(OFS) "\n\t" \
65                                 "rorl\t$9,%0\n\t" \
66                                 "xorl\t%%gs:24,%0"
67 # define SEG_ENCODE_WRITE(OFS)  "xorl\t%%gs:24,%0\n\t" \
68                                 "roll\t$9,%0\n\t" \
69                                 SEG_WRITE(OFS)
70 #endif
71
72 static inline struct gtm_thread *gtm_thr(void)
73 {
74   struct gtm_thread *r;
75   asm volatile (SEG_READ(10) : "=r"(r));
76   return r;
77 }
78
79 static inline void set_gtm_thr(struct gtm_thread *x)
80 {
81   asm volatile (SEG_WRITE(10) : : "r"(x));
82 }
83
84 static inline struct abi_dispatch *abi_disp(void)
85 {
86   struct abi_dispatch *r;
87   asm volatile (SEG_DECODE_READ(11) : "=r"(r));
88   return r;
89 }
90
91 static inline void set_abi_disp(struct abi_dispatch *x)
92 {
93   void *scratch;
94   asm volatile (SEG_ENCODE_WRITE(11) : "=r"(scratch) : "0"(x));
95 }
96
97 #undef SEG_READ
98 #undef SEG_WRITE
99 #undef SEG_DECODE_READ
100 #undef SEG_ENCODE_WRITE
101
102 } // namespace GTM
103 #endif /* >= GLIBC 2.10 */
104
105 #endif // LIBITM_X86_TLS_H