Merge branch 'apic_io'
[dragonfly.git] / sys / platform / pc32 / apic / apic_ipl.s
1 /*
2  * Copyright (c) 2003,2004 The DragonFly Project.  All rights reserved.
3  * 
4  * This code is derived from software contributed to The DragonFly Project
5  * by Matthew Dillon <dillon@backplane.com>
6  * 
7  * Redistribution and use in source and binary forms, with or without
8  * modification, are permitted provided that the following conditions
9  * are met:
10  * 
11  * 1. Redistributions of source code must retain the above copyright
12  *    notice, this list of conditions and the following disclaimer.
13  * 2. Redistributions in binary form must reproduce the above copyright
14  *    notice, this list of conditions and the following disclaimer in
15  *    the documentation and/or other materials provided with the
16  *    distribution.
17  * 3. Neither the name of The DragonFly Project nor the names of its
18  *    contributors may be used to endorse or promote products derived
19  *    from this software without specific, prior written permission.
20  * 
21  * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS
22  * ``AS IS'' AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
23  * LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS
24  * FOR A PARTICULAR PURPOSE ARE DISCLAIMED.  IN NO EVENT SHALL THE
25  * COPYRIGHT HOLDERS OR CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT,
26  * INCIDENTAL, SPECIAL, EXEMPLARY OR CONSEQUENTIAL DAMAGES (INCLUDING,
27  * BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES;
28  * LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED
29  * AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY,
30  * OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT
31  * OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
32  * SUCH DAMAGE.
33  * 
34  * Copyright (c) 1997, by Steve Passe,  All rights reserved.
35  *
36  * Redistribution and use in source and binary forms, with or without
37  * modification, are permitted provided that the following conditions
38  * are met:
39  * 1. Redistributions of source code must retain the above copyright
40  *    notice, this list of conditions and the following disclaimer.
41  * 2. The name of the developer may NOT be used to endorse or promote products
42  *    derived from this software without specific prior written permission.
43  *
44  * THIS SOFTWARE IS PROVIDED BY THE AUTHOR AND CONTRIBUTORS ``AS IS'' AND
45  * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
46  * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
47  * ARE DISCLAIMED.  IN NO EVENT SHALL THE AUTHOR OR CONTRIBUTORS BE LIABLE
48  * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
49  * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS
50  * OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION)
51  * HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
52  * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
53  * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
54  * SUCH DAMAGE.
55  *
56  * $FreeBSD: src/sys/i386/isa/apic_ipl.s,v 1.27.2.2 2000/09/30 02:49:35 ps Exp $
57  */
58
59 #include <machine/asmacros.h>
60 #include <machine/segments.h>
61 #include <machine/lock.h>
62 #include <machine/psl.h>
63 #include <machine/trap.h>
64
65 #include "apicreg.h"
66 #include "apic_ipl.h"
67 #include "assym.s"
68
69 #ifdef SMP /* APIC-IO */
70
71         .text
72         SUPERALIGN_TEXT
73
74         /*
75          * Functions to enable and disable a hardware interrupt.  The
76          * IRQ number is passed as an argument.
77          */
78 ENTRY(APIC_INTRDIS)
79         APIC_IMASK_LOCK                 /* enter critical reg */
80         movl    4(%esp),%eax
81 1:
82         shll    $IOAPIC_IM_SZSHIFT, %eax
83         orl     $IOAPIC_IM_FLAG_MASKED, CNAME(int_to_apicintpin) + IOAPIC_IM_FLAGS(%eax)
84         movl    CNAME(int_to_apicintpin) + IOAPIC_IM_ADDR(%eax), %edx
85         movl    CNAME(int_to_apicintpin) + IOAPIC_IM_ENTIDX(%eax), %ecx
86         testl   %edx, %edx
87         jz      2f
88         movl    %ecx, (%edx)            /* target register index */
89         orl     $IOART_INTMASK, IOAPIC_WINDOW(%edx)
90                                         /* set intmask in target apic reg */
91 2:
92         APIC_IMASK_UNLOCK               /* exit critical reg */
93         ret
94
95 ENTRY(APIC_INTREN)
96         APIC_IMASK_LOCK                 /* enter critical reg */
97         movl    4(%esp), %eax           /* mask into %eax */
98 1:
99         shll    $IOAPIC_IM_SZSHIFT, %eax
100         andl    $~IOAPIC_IM_FLAG_MASKED, CNAME(int_to_apicintpin) + IOAPIC_IM_FLAGS(%eax)
101         movl    CNAME(int_to_apicintpin) + IOAPIC_IM_ADDR(%eax), %edx
102         movl    CNAME(int_to_apicintpin) + IOAPIC_IM_ENTIDX(%eax), %ecx
103         testl   %edx, %edx
104         jz      2f
105         movl    %ecx, (%edx)            /* write the target register index */
106         andl    $~IOART_INTMASK, IOAPIC_WINDOW(%edx)
107                                         /* clear mask bit */
108 2:      
109         APIC_IMASK_UNLOCK               /* exit critical reg */
110         ret
111
112 /******************************************************************************
113  * 
114  */
115
116 /*
117  * u_int io_apic_write(int apic, int select);
118  */
119 ENTRY(io_apic_read)
120         movl    4(%esp), %ecx           /* APIC # */
121         movl    ioapic, %eax
122         movl    (%eax,%ecx,4), %edx     /* APIC base register address */
123         movl    8(%esp), %eax           /* target register index */
124         movl    %eax, (%edx)            /* write the target register index */
125         movl    IOAPIC_WINDOW(%edx), %eax /* read the APIC register data */
126         ret                             /* %eax = register value */
127
128 /*
129  * void io_apic_write(int apic, int select, int value);
130  */
131 ENTRY(io_apic_write)
132         movl    4(%esp), %ecx           /* APIC # */
133         movl    ioapic, %eax
134         movl    (%eax,%ecx,4), %edx     /* APIC base register address */
135         movl    8(%esp), %eax           /* target register index */
136         movl    %eax, (%edx)            /* write the target register index */
137         movl    12(%esp), %eax          /* target register value */
138         movl    %eax, IOAPIC_WINDOW(%edx) /* write the APIC register data */
139         ret                             /* %eax = void */
140
141 /*
142  * Send an EOI to the local APIC.
143  */
144 ENTRY(apic_eoi)
145         movl    $0, lapic+0xb0
146         ret
147
148 #endif