Add a DECLARE_DUMMY_MODULE() so we can get linker_set module names
[dragonfly.git] / sys / dev / netif / tl / if_tl.c
1 /*
2  * Copyright (c) 1997, 1998
3  *      Bill Paul <wpaul@ctr.columbia.edu>.  All rights reserved.
4  *
5  * Redistribution and use in source and binary forms, with or without
6  * modification, are permitted provided that the following conditions
7  * are met:
8  * 1. Redistributions of source code must retain the above copyright
9  *    notice, this list of conditions and the following disclaimer.
10  * 2. Redistributions in binary form must reproduce the above copyright
11  *    notice, this list of conditions and the following disclaimer in the
12  *    documentation and/or other materials provided with the distribution.
13  * 3. All advertising materials mentioning features or use of this software
14  *    must display the following acknowledgement:
15  *      This product includes software developed by Bill Paul.
16  * 4. Neither the name of the author nor the names of any co-contributors
17  *    may be used to endorse or promote products derived from this software
18  *    without specific prior written permission.
19  *
20  * THIS SOFTWARE IS PROVIDED BY Bill Paul AND CONTRIBUTORS ``AS IS'' AND
21  * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
22  * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
23  * ARE DISCLAIMED.  IN NO EVENT SHALL Bill Paul OR THE VOICES IN HIS HEAD
24  * BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR
25  * CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF
26  * SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS
27  * INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN
28  * CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE)
29  * ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF
30  * THE POSSIBILITY OF SUCH DAMAGE.
31  *
32  * $FreeBSD: src/sys/pci/if_tl.c,v 1.51.2.5 2001/12/16 15:46:08 luigi Exp $
33  * $DragonFly: src/sys/dev/netif/tl/if_tl.c,v 1.6 2003/11/20 22:07:31 dillon Exp $
34  *
35  * $FreeBSD: src/sys/pci/if_tl.c,v 1.51.2.5 2001/12/16 15:46:08 luigi Exp $
36  */
37
38 /*
39  * Texas Instruments ThunderLAN driver for FreeBSD 2.2.6 and 3.x.
40  * Supports many Compaq PCI NICs based on the ThunderLAN ethernet controller,
41  * the National Semiconductor DP83840A physical interface and the
42  * Microchip Technology 24Cxx series serial EEPROM.
43  *
44  * Written using the following four documents:
45  *
46  * Texas Instruments ThunderLAN Programmer's Guide (www.ti.com)
47  * National Semiconductor DP83840A data sheet (www.national.com)
48  * Microchip Technology 24C02C data sheet (www.microchip.com)
49  * Micro Linear ML6692 100BaseTX only PHY data sheet (www.microlinear.com)
50  * 
51  * Written by Bill Paul <wpaul@ctr.columbia.edu>
52  * Electrical Engineering Department
53  * Columbia University, New York City
54  */
55
56 /*
57  * Some notes about the ThunderLAN:
58  *
59  * The ThunderLAN controller is a single chip containing PCI controller
60  * logic, approximately 3K of on-board SRAM, a LAN controller, and media
61  * independent interface (MII) bus. The MII allows the ThunderLAN chip to
62  * control up to 32 different physical interfaces (PHYs). The ThunderLAN
63  * also has a built-in 10baseT PHY, allowing a single ThunderLAN controller
64  * to act as a complete ethernet interface.
65  *
66  * Other PHYs may be attached to the ThunderLAN; the Compaq 10/100 cards
67  * use a National Semiconductor DP83840A PHY that supports 10 or 100Mb/sec
68  * in full or half duplex. Some of the Compaq Deskpro machines use a
69  * Level 1 LXT970 PHY with the same capabilities. Certain Olicom adapters
70  * use a Micro Linear ML6692 100BaseTX only PHY, which can be used in
71  * concert with the ThunderLAN's internal PHY to provide full 10/100
72  * support. This is cheaper than using a standalone external PHY for both
73  * 10/100 modes and letting the ThunderLAN's internal PHY go to waste.
74  * A serial EEPROM is also attached to the ThunderLAN chip to provide
75  * power-up default register settings and for storing the adapter's
76  * station address. Although not supported by this driver, the ThunderLAN
77  * chip can also be connected to token ring PHYs.
78  *
79  * The ThunderLAN has a set of registers which can be used to issue
80  * commands, acknowledge interrupts, and to manipulate other internal
81  * registers on its DIO bus. The primary registers can be accessed
82  * using either programmed I/O (inb/outb) or via PCI memory mapping,
83  * depending on how the card is configured during the PCI probing
84  * phase. It is even possible to have both PIO and memory mapped
85  * access turned on at the same time.
86  * 
87  * Frame reception and transmission with the ThunderLAN chip is done
88  * using frame 'lists.' A list structure looks more or less like this:
89  *
90  * struct tl_frag {
91  *      u_int32_t               fragment_address;
92  *      u_int32_t               fragment_size;
93  * };
94  * struct tl_list {
95  *      u_int32_t               forward_pointer;
96  *      u_int16_t               cstat;
97  *      u_int16_t               frame_size;
98  *      struct tl_frag          fragments[10];
99  * };
100  *
101  * The forward pointer in the list header can be either a 0 or the address
102  * of another list, which allows several lists to be linked together. Each
103  * list contains up to 10 fragment descriptors. This means the chip allows
104  * ethernet frames to be broken up into up to 10 chunks for transfer to
105  * and from the SRAM. Note that the forward pointer and fragment buffer
106  * addresses are physical memory addresses, not virtual. Note also that
107  * a single ethernet frame can not span lists: if the host wants to
108  * transmit a frame and the frame data is split up over more than 10
109  * buffers, the frame has to collapsed before it can be transmitted.
110  *
111  * To receive frames, the driver sets up a number of lists and populates
112  * the fragment descriptors, then it sends an RX GO command to the chip.
113  * When a frame is received, the chip will DMA it into the memory regions
114  * specified by the fragment descriptors and then trigger an RX 'end of
115  * frame interrupt' when done. The driver may choose to use only one
116  * fragment per list; this may result is slighltly less efficient use
117  * of memory in exchange for improving performance.
118  *
119  * To transmit frames, the driver again sets up lists and fragment
120  * descriptors, only this time the buffers contain frame data that
121  * is to be DMA'ed into the chip instead of out of it. Once the chip
122  * has transfered the data into its on-board SRAM, it will trigger a
123  * TX 'end of frame' interrupt. It will also generate an 'end of channel'
124  * interrupt when it reaches the end of the list.
125  */
126
127 /*
128  * Some notes about this driver:
129  *
130  * The ThunderLAN chip provides a couple of different ways to organize
131  * reception, transmission and interrupt handling. The simplest approach
132  * is to use one list each for transmission and reception. In this mode,
133  * the ThunderLAN will generate two interrupts for every received frame
134  * (one RX EOF and one RX EOC) and two for each transmitted frame (one
135  * TX EOF and one TX EOC). This may make the driver simpler but it hurts
136  * performance to have to handle so many interrupts.
137  *
138  * Initially I wanted to create a circular list of receive buffers so
139  * that the ThunderLAN chip would think there was an infinitely long
140  * receive channel and never deliver an RXEOC interrupt. However this
141  * doesn't work correctly under heavy load: while the manual says the
142  * chip will trigger an RXEOF interrupt each time a frame is copied into
143  * memory, you can't count on the chip waiting around for you to acknowledge
144  * the interrupt before it starts trying to DMA the next frame. The result
145  * is that the chip might traverse the entire circular list and then wrap
146  * around before you have a chance to do anything about it. Consequently,
147  * the receive list is terminated (with a 0 in the forward pointer in the
148  * last element). Each time an RXEOF interrupt arrives, the used list
149  * is shifted to the end of the list. This gives the appearance of an
150  * infinitely large RX chain so long as the driver doesn't fall behind
151  * the chip and allow all of the lists to be filled up.
152  *
153  * If all the lists are filled, the adapter will deliver an RX 'end of
154  * channel' interrupt when it hits the 0 forward pointer at the end of
155  * the chain. The RXEOC handler then cleans out the RX chain and resets
156  * the list head pointer in the ch_parm register and restarts the receiver.
157  *
158  * For frame transmission, it is possible to program the ThunderLAN's
159  * transmit interrupt threshold so that the chip can acknowledge multiple
160  * lists with only a single TX EOF interrupt. This allows the driver to
161  * queue several frames in one shot, and only have to handle a total
162  * two interrupts (one TX EOF and one TX EOC) no matter how many frames
163  * are transmitted. Frame transmission is done directly out of the
164  * mbufs passed to the tl_start() routine via the interface send queue.
165  * The driver simply sets up the fragment descriptors in the transmit
166  * lists to point to the mbuf data regions and sends a TX GO command.
167  *
168  * Note that since the RX and TX lists themselves are always used
169  * only by the driver, the are malloc()ed once at driver initialization
170  * time and never free()ed.
171  *
172  * Also, in order to remain as platform independent as possible, this
173  * driver uses memory mapped register access to manipulate the card
174  * as opposed to programmed I/O. This avoids the use of the inb/outb
175  * (and related) instructions which are specific to the i386 platform.
176  *
177  * Using these techniques, this driver achieves very high performance
178  * by minimizing the amount of interrupts generated during large
179  * transfers and by completely avoiding buffer copies. Frame transfer
180  * to and from the ThunderLAN chip is performed entirely by the chip
181  * itself thereby reducing the load on the host CPU.
182  */
183
184 #include <sys/param.h>
185 #include <sys/systm.h>
186 #include <sys/sockio.h>
187 #include <sys/mbuf.h>
188 #include <sys/malloc.h>
189 #include <sys/kernel.h>
190 #include <sys/socket.h>
191
192 #include <net/if.h>
193 #include <net/if_arp.h>
194 #include <net/ethernet.h>
195 #include <net/if_dl.h>
196 #include <net/if_media.h>
197
198 #include <net/bpf.h>
199
200 #include <vm/vm.h>              /* for vtophys */
201 #include <vm/pmap.h>            /* for vtophys */
202 #include <machine/clock.h>      /* for DELAY */
203 #include <machine/bus_memio.h>
204 #include <machine/bus_pio.h>
205 #include <machine/bus.h>
206 #include <machine/resource.h>
207 #include <sys/bus.h>
208 #include <sys/rman.h>
209
210 #include "../mii_layer/mii.h"
211 #include "../mii_layer/miivar.h"
212
213 #include <bus/pci/pcireg.h>
214 #include <bus/pci/pcivar.h>
215
216 /*
217  * Default to using PIO register access mode to pacify certain
218  * laptop docking stations with built-in ThunderLAN chips that
219  * don't seem to handle memory mapped mode properly.
220  */
221 #define TL_USEIOSPACE
222
223 #include "if_tlreg.h"
224
225 /* "controller miibus0" required.  See GENERIC if you get errors here. */
226 #include "miibus_if.h"
227
228 /*
229  * Various supported device vendors/types and their names.
230  */
231
232 static struct tl_type tl_devs[] = {
233         { TI_VENDORID,  TI_DEVICEID_THUNDERLAN,
234                 "Texas Instruments ThunderLAN" },
235         { COMPAQ_VENDORID, COMPAQ_DEVICEID_NETEL_10,
236                 "Compaq Netelligent 10" },
237         { COMPAQ_VENDORID, COMPAQ_DEVICEID_NETEL_10_100,
238                 "Compaq Netelligent 10/100" },
239         { COMPAQ_VENDORID, COMPAQ_DEVICEID_NETEL_10_100_PROLIANT,
240                 "Compaq Netelligent 10/100 Proliant" },
241         { COMPAQ_VENDORID, COMPAQ_DEVICEID_NETEL_10_100_DUAL,
242                 "Compaq Netelligent 10/100 Dual Port" },
243         { COMPAQ_VENDORID, COMPAQ_DEVICEID_NETFLEX_3P_INTEGRATED,
244                 "Compaq NetFlex-3/P Integrated" },
245         { COMPAQ_VENDORID, COMPAQ_DEVICEID_NETFLEX_3P,
246                 "Compaq NetFlex-3/P" },
247         { COMPAQ_VENDORID, COMPAQ_DEVICEID_NETFLEX_3P_BNC,
248                 "Compaq NetFlex 3/P w/ BNC" },
249         { COMPAQ_VENDORID, COMPAQ_DEVICEID_NETEL_10_100_EMBEDDED,
250                 "Compaq Netelligent 10/100 TX Embedded UTP" },
251         { COMPAQ_VENDORID, COMPAQ_DEVICEID_NETEL_10_T2_UTP_COAX,
252                 "Compaq Netelligent 10 T/2 PCI UTP/Coax" },
253         { COMPAQ_VENDORID, COMPAQ_DEVICEID_NETEL_10_100_TX_UTP,
254                 "Compaq Netelligent 10/100 TX UTP" },
255         { OLICOM_VENDORID, OLICOM_DEVICEID_OC2183,
256                 "Olicom OC-2183/2185" },
257         { OLICOM_VENDORID, OLICOM_DEVICEID_OC2325,
258                 "Olicom OC-2325" },
259         { OLICOM_VENDORID, OLICOM_DEVICEID_OC2326,
260                 "Olicom OC-2326 10/100 TX UTP" },
261         { 0, 0, NULL }
262 };
263
264 static int tl_probe             (device_t);
265 static int tl_attach            (device_t);
266 static int tl_detach            (device_t);
267 static int tl_intvec_rxeoc      (void *, u_int32_t);
268 static int tl_intvec_txeoc      (void *, u_int32_t);
269 static int tl_intvec_txeof      (void *, u_int32_t);
270 static int tl_intvec_rxeof      (void *, u_int32_t);
271 static int tl_intvec_adchk      (void *, u_int32_t);
272 static int tl_intvec_netsts     (void *, u_int32_t);
273
274 static int tl_newbuf            (struct tl_softc *,
275                                         struct tl_chain_onefrag *);
276 static void tl_stats_update     (void *);
277 static int tl_encap             (struct tl_softc *, struct tl_chain *,
278                                                 struct mbuf *);
279
280 static void tl_intr             (void *);
281 static void tl_start            (struct ifnet *);
282 static int tl_ioctl             (struct ifnet *, u_long, caddr_t);
283 static void tl_init             (void *);
284 static void tl_stop             (struct tl_softc *);
285 static void tl_watchdog         (struct ifnet *);
286 static void tl_shutdown         (device_t);
287 static int tl_ifmedia_upd       (struct ifnet *);
288 static void tl_ifmedia_sts      (struct ifnet *, struct ifmediareq *);
289
290 static u_int8_t tl_eeprom_putbyte       (struct tl_softc *, int);
291 static u_int8_t tl_eeprom_getbyte       (struct tl_softc *,
292                                                 int, u_int8_t *);
293 static int tl_read_eeprom       (struct tl_softc *, caddr_t, int, int);
294
295 static void tl_mii_sync         (struct tl_softc *);
296 static void tl_mii_send         (struct tl_softc *, u_int32_t, int);
297 static int tl_mii_readreg       (struct tl_softc *, struct tl_mii_frame *);
298 static int tl_mii_writereg      (struct tl_softc *, struct tl_mii_frame *);
299 static int tl_miibus_readreg    (device_t, int, int);
300 static int tl_miibus_writereg   (device_t, int, int, int);
301 static void tl_miibus_statchg   (device_t);
302
303 static void tl_setmode          (struct tl_softc *, int);
304 static int tl_calchash          (caddr_t);
305 static void tl_setmulti         (struct tl_softc *);
306 static void tl_setfilt          (struct tl_softc *, caddr_t, int);
307 static void tl_softreset        (struct tl_softc *, int);
308 static void tl_hardreset        (device_t);
309 static int tl_list_rx_init      (struct tl_softc *);
310 static int tl_list_tx_init      (struct tl_softc *);
311
312 static u_int8_t tl_dio_read8    (struct tl_softc *, int);
313 static u_int16_t tl_dio_read16  (struct tl_softc *, int);
314 static u_int32_t tl_dio_read32  (struct tl_softc *, int);
315 static void tl_dio_write8       (struct tl_softc *, int, int);
316 static void tl_dio_write16      (struct tl_softc *, int, int);
317 static void tl_dio_write32      (struct tl_softc *, int, int);
318 static void tl_dio_setbit       (struct tl_softc *, int, int);
319 static void tl_dio_clrbit       (struct tl_softc *, int, int);
320 static void tl_dio_setbit16     (struct tl_softc *, int, int);
321 static void tl_dio_clrbit16     (struct tl_softc *, int, int);
322
323 #ifdef TL_USEIOSPACE
324 #define TL_RES          SYS_RES_IOPORT
325 #define TL_RID          TL_PCI_LOIO
326 #else
327 #define TL_RES          SYS_RES_MEMORY
328 #define TL_RID          TL_PCI_LOMEM
329 #endif
330
331 static device_method_t tl_methods[] = {
332         /* Device interface */
333         DEVMETHOD(device_probe,         tl_probe),
334         DEVMETHOD(device_attach,        tl_attach),
335         DEVMETHOD(device_detach,        tl_detach),
336         DEVMETHOD(device_shutdown,      tl_shutdown),
337
338         /* bus interface */
339         DEVMETHOD(bus_print_child,      bus_generic_print_child),
340         DEVMETHOD(bus_driver_added,     bus_generic_driver_added),
341
342         /* MII interface */
343         DEVMETHOD(miibus_readreg,       tl_miibus_readreg),
344         DEVMETHOD(miibus_writereg,      tl_miibus_writereg),
345         DEVMETHOD(miibus_statchg,       tl_miibus_statchg),
346
347         { 0, 0 }
348 };
349
350 static driver_t tl_driver = {
351         "tl",
352         tl_methods,
353         sizeof(struct tl_softc)
354 };
355
356 static devclass_t tl_devclass;
357
358 DECLARE_DUMMY_MODULE(if_tl);
359 DRIVER_MODULE(if_tl, pci, tl_driver, tl_devclass, 0, 0);
360 DRIVER_MODULE(miibus, tl, miibus_driver, miibus_devclass, 0, 0);
361
362 static u_int8_t tl_dio_read8(sc, reg)
363         struct tl_softc         *sc;
364         int                     reg;
365 {
366         CSR_WRITE_2(sc, TL_DIO_ADDR, reg);
367         return(CSR_READ_1(sc, TL_DIO_DATA + (reg & 3)));
368 }
369
370 static u_int16_t tl_dio_read16(sc, reg)
371         struct tl_softc         *sc;
372         int                     reg;
373 {
374         CSR_WRITE_2(sc, TL_DIO_ADDR, reg);
375         return(CSR_READ_2(sc, TL_DIO_DATA + (reg & 3)));
376 }
377
378 static u_int32_t tl_dio_read32(sc, reg)
379         struct tl_softc         *sc;
380         int                     reg;
381 {
382         CSR_WRITE_2(sc, TL_DIO_ADDR, reg);
383         return(CSR_READ_4(sc, TL_DIO_DATA + (reg & 3)));
384 }
385
386 static void tl_dio_write8(sc, reg, val)
387         struct tl_softc         *sc;
388         int                     reg;
389         int                     val;
390 {
391         CSR_WRITE_2(sc, TL_DIO_ADDR, reg);
392         CSR_WRITE_1(sc, TL_DIO_DATA + (reg & 3), val);
393         return;
394 }
395
396 static void tl_dio_write16(sc, reg, val)
397         struct tl_softc         *sc;
398         int                     reg;
399         int                     val;
400 {
401         CSR_WRITE_2(sc, TL_DIO_ADDR, reg);
402         CSR_WRITE_2(sc, TL_DIO_DATA + (reg & 3), val);
403         return;
404 }
405
406 static void tl_dio_write32(sc, reg, val)
407         struct tl_softc         *sc;
408         int                     reg;
409         int                     val;
410 {
411         CSR_WRITE_2(sc, TL_DIO_ADDR, reg);
412         CSR_WRITE_4(sc, TL_DIO_DATA + (reg & 3), val);
413         return;
414 }
415
416 static void tl_dio_setbit(sc, reg, bit)
417         struct tl_softc         *sc;
418         int                     reg;
419         int                     bit;
420 {
421         u_int8_t                        f;
422
423         CSR_WRITE_2(sc, TL_DIO_ADDR, reg);
424         f = CSR_READ_1(sc, TL_DIO_DATA + (reg & 3));
425         f |= bit;
426         CSR_WRITE_1(sc, TL_DIO_DATA + (reg & 3), f);
427
428         return;
429 }
430
431 static void tl_dio_clrbit(sc, reg, bit)
432         struct tl_softc         *sc;
433         int                     reg;
434         int                     bit;
435 {
436         u_int8_t                        f;
437
438         CSR_WRITE_2(sc, TL_DIO_ADDR, reg);
439         f = CSR_READ_1(sc, TL_DIO_DATA + (reg & 3));
440         f &= ~bit;
441         CSR_WRITE_1(sc, TL_DIO_DATA + (reg & 3), f);
442
443         return;
444 }
445
446 static void tl_dio_setbit16(sc, reg, bit)
447         struct tl_softc         *sc;
448         int                     reg;
449         int                     bit;
450 {
451         u_int16_t                       f;
452
453         CSR_WRITE_2(sc, TL_DIO_ADDR, reg);
454         f = CSR_READ_2(sc, TL_DIO_DATA + (reg & 3));
455         f |= bit;
456         CSR_WRITE_2(sc, TL_DIO_DATA + (reg & 3), f);
457
458         return;
459 }
460
461 static void tl_dio_clrbit16(sc, reg, bit)
462         struct tl_softc         *sc;
463         int                     reg;
464         int                     bit;
465 {
466         u_int16_t                       f;
467
468         CSR_WRITE_2(sc, TL_DIO_ADDR, reg);
469         f = CSR_READ_2(sc, TL_DIO_DATA + (reg & 3));
470         f &= ~bit;
471         CSR_WRITE_2(sc, TL_DIO_DATA + (reg & 3), f);
472
473         return;
474 }
475
476 /*
477  * Send an instruction or address to the EEPROM, check for ACK.
478  */
479 static u_int8_t tl_eeprom_putbyte(sc, byte)
480         struct tl_softc         *sc;
481         int                     byte;
482 {
483         int             i, ack = 0;
484
485         /*
486          * Make sure we're in TX mode.
487          */
488         tl_dio_setbit(sc, TL_NETSIO, TL_SIO_ETXEN);
489
490         /*
491          * Feed in each bit and stobe the clock.
492          */
493         for (i = 0x80; i; i >>= 1) {
494                 if (byte & i) {
495                         tl_dio_setbit(sc, TL_NETSIO, TL_SIO_EDATA);
496                 } else {
497                         tl_dio_clrbit(sc, TL_NETSIO, TL_SIO_EDATA);
498                 }
499                 DELAY(1);
500                 tl_dio_setbit(sc, TL_NETSIO, TL_SIO_ECLOK);
501                 DELAY(1);
502                 tl_dio_clrbit(sc, TL_NETSIO, TL_SIO_ECLOK);
503         }
504
505         /*
506          * Turn off TX mode.
507          */
508         tl_dio_clrbit(sc, TL_NETSIO, TL_SIO_ETXEN);
509
510         /*
511          * Check for ack.
512          */
513         tl_dio_setbit(sc, TL_NETSIO, TL_SIO_ECLOK);
514         ack = tl_dio_read8(sc, TL_NETSIO) & TL_SIO_EDATA;
515         tl_dio_clrbit(sc, TL_NETSIO, TL_SIO_ECLOK);
516
517         return(ack);
518 }
519
520 /*
521  * Read a byte of data stored in the EEPROM at address 'addr.'
522  */
523 static u_int8_t tl_eeprom_getbyte(sc, addr, dest)
524         struct tl_softc         *sc;
525         int                     addr;
526         u_int8_t                *dest;
527 {
528         int             i;
529         u_int8_t                byte = 0;
530
531         tl_dio_write8(sc, TL_NETSIO, 0);
532
533         EEPROM_START;
534
535         /*
536          * Send write control code to EEPROM.
537          */
538         if (tl_eeprom_putbyte(sc, EEPROM_CTL_WRITE)) {
539                 printf("tl%d: failed to send write command, status: %x\n",
540                                 sc->tl_unit, tl_dio_read8(sc, TL_NETSIO));
541                 return(1);
542         }
543
544         /*
545          * Send address of byte we want to read.
546          */
547         if (tl_eeprom_putbyte(sc, addr)) {
548                 printf("tl%d: failed to send address, status: %x\n",
549                                 sc->tl_unit, tl_dio_read8(sc, TL_NETSIO));
550                 return(1);
551         }
552
553         EEPROM_STOP;
554         EEPROM_START;
555         /*
556          * Send read control code to EEPROM.
557          */
558         if (tl_eeprom_putbyte(sc, EEPROM_CTL_READ)) {
559                 printf("tl%d: failed to send write command, status: %x\n",
560                                 sc->tl_unit, tl_dio_read8(sc, TL_NETSIO));
561                 return(1);
562         }
563
564         /*
565          * Start reading bits from EEPROM.
566          */
567         tl_dio_clrbit(sc, TL_NETSIO, TL_SIO_ETXEN);
568         for (i = 0x80; i; i >>= 1) {
569                 tl_dio_setbit(sc, TL_NETSIO, TL_SIO_ECLOK);
570                 DELAY(1);
571                 if (tl_dio_read8(sc, TL_NETSIO) & TL_SIO_EDATA)
572                         byte |= i;
573                 tl_dio_clrbit(sc, TL_NETSIO, TL_SIO_ECLOK);
574                 DELAY(1);
575         }
576
577         EEPROM_STOP;
578
579         /*
580          * No ACK generated for read, so just return byte.
581          */
582
583         *dest = byte;
584
585         return(0);
586 }
587
588 /*
589  * Read a sequence of bytes from the EEPROM.
590  */
591 static int tl_read_eeprom(sc, dest, off, cnt)
592         struct tl_softc         *sc;
593         caddr_t                 dest;
594         int                     off;
595         int                     cnt;
596 {
597         int                     err = 0, i;
598         u_int8_t                byte = 0;
599
600         for (i = 0; i < cnt; i++) {
601                 err = tl_eeprom_getbyte(sc, off + i, &byte);
602                 if (err)
603                         break;
604                 *(dest + i) = byte;
605         }
606
607         return(err ? 1 : 0);
608 }
609
610 static void tl_mii_sync(sc)
611         struct tl_softc         *sc;
612 {
613         int             i;
614
615         tl_dio_clrbit(sc, TL_NETSIO, TL_SIO_MTXEN);
616
617         for (i = 0; i < 32; i++) {
618                 tl_dio_setbit(sc, TL_NETSIO, TL_SIO_MCLK);
619                 tl_dio_clrbit(sc, TL_NETSIO, TL_SIO_MCLK);
620         }
621
622         return;
623 }
624
625 static void tl_mii_send(sc, bits, cnt)
626         struct tl_softc         *sc;
627         u_int32_t               bits;
628         int                     cnt;
629 {
630         int                     i;
631
632         for (i = (0x1 << (cnt - 1)); i; i >>= 1) {
633                 tl_dio_clrbit(sc, TL_NETSIO, TL_SIO_MCLK);
634                 if (bits & i) {
635                         tl_dio_setbit(sc, TL_NETSIO, TL_SIO_MDATA);
636                 } else {
637                         tl_dio_clrbit(sc, TL_NETSIO, TL_SIO_MDATA);
638                 }
639                 tl_dio_setbit(sc, TL_NETSIO, TL_SIO_MCLK);
640         }
641 }
642
643 static int tl_mii_readreg(sc, frame)
644         struct tl_softc         *sc;
645         struct tl_mii_frame     *frame;
646         
647 {
648         int                     i, ack, s;
649         int                     minten = 0;
650
651         s = splimp();
652
653         tl_mii_sync(sc);
654
655         /*
656          * Set up frame for RX.
657          */
658         frame->mii_stdelim = TL_MII_STARTDELIM;
659         frame->mii_opcode = TL_MII_READOP;
660         frame->mii_turnaround = 0;
661         frame->mii_data = 0;
662         
663         /*
664          * Turn off MII interrupt by forcing MINTEN low.
665          */
666         minten = tl_dio_read8(sc, TL_NETSIO) & TL_SIO_MINTEN;
667         if (minten) {
668                 tl_dio_clrbit(sc, TL_NETSIO, TL_SIO_MINTEN);
669         }
670
671         /*
672          * Turn on data xmit.
673          */
674         tl_dio_setbit(sc, TL_NETSIO, TL_SIO_MTXEN);
675
676         /*
677          * Send command/address info.
678          */
679         tl_mii_send(sc, frame->mii_stdelim, 2);
680         tl_mii_send(sc, frame->mii_opcode, 2);
681         tl_mii_send(sc, frame->mii_phyaddr, 5);
682         tl_mii_send(sc, frame->mii_regaddr, 5);
683
684         /*
685          * Turn off xmit.
686          */
687         tl_dio_clrbit(sc, TL_NETSIO, TL_SIO_MTXEN);
688
689         /* Idle bit */
690         tl_dio_clrbit(sc, TL_NETSIO, TL_SIO_MCLK);
691         tl_dio_setbit(sc, TL_NETSIO, TL_SIO_MCLK);
692
693         /* Check for ack */
694         tl_dio_clrbit(sc, TL_NETSIO, TL_SIO_MCLK);
695         ack = tl_dio_read8(sc, TL_NETSIO) & TL_SIO_MDATA;
696
697         /* Complete the cycle */
698         tl_dio_setbit(sc, TL_NETSIO, TL_SIO_MCLK);
699
700         /*
701          * Now try reading data bits. If the ack failed, we still
702          * need to clock through 16 cycles to keep the PHYs in sync.
703          */
704         if (ack) {
705                 for(i = 0; i < 16; i++) {
706                         tl_dio_clrbit(sc, TL_NETSIO, TL_SIO_MCLK);
707                         tl_dio_setbit(sc, TL_NETSIO, TL_SIO_MCLK);
708                 }
709                 goto fail;
710         }
711
712         for (i = 0x8000; i; i >>= 1) {
713                 tl_dio_clrbit(sc, TL_NETSIO, TL_SIO_MCLK);
714                 if (!ack) {
715                         if (tl_dio_read8(sc, TL_NETSIO) & TL_SIO_MDATA)
716                                 frame->mii_data |= i;
717                 }
718                 tl_dio_setbit(sc, TL_NETSIO, TL_SIO_MCLK);
719         }
720
721 fail:
722
723         tl_dio_setbit(sc, TL_NETSIO, TL_SIO_MCLK);
724         tl_dio_clrbit(sc, TL_NETSIO, TL_SIO_MCLK);
725
726         /* Reenable interrupts */
727         if (minten) {
728                 tl_dio_setbit(sc, TL_NETSIO, TL_SIO_MINTEN);
729         }
730
731         splx(s);
732
733         if (ack)
734                 return(1);
735         return(0);
736 }
737
738 static int tl_mii_writereg(sc, frame)
739         struct tl_softc         *sc;
740         struct tl_mii_frame     *frame;
741         
742 {
743         int                     s;
744         int                     minten;
745
746         tl_mii_sync(sc);
747
748         s = splimp();
749         /*
750          * Set up frame for TX.
751          */
752
753         frame->mii_stdelim = TL_MII_STARTDELIM;
754         frame->mii_opcode = TL_MII_WRITEOP;
755         frame->mii_turnaround = TL_MII_TURNAROUND;
756         
757         /*
758          * Turn off MII interrupt by forcing MINTEN low.
759          */
760         minten = tl_dio_read8(sc, TL_NETSIO) & TL_SIO_MINTEN;
761         if (minten) {
762                 tl_dio_clrbit(sc, TL_NETSIO, TL_SIO_MINTEN);
763         }
764
765         /*
766          * Turn on data output.
767          */
768         tl_dio_setbit(sc, TL_NETSIO, TL_SIO_MTXEN);
769
770         tl_mii_send(sc, frame->mii_stdelim, 2);
771         tl_mii_send(sc, frame->mii_opcode, 2);
772         tl_mii_send(sc, frame->mii_phyaddr, 5);
773         tl_mii_send(sc, frame->mii_regaddr, 5);
774         tl_mii_send(sc, frame->mii_turnaround, 2);
775         tl_mii_send(sc, frame->mii_data, 16);
776
777         tl_dio_setbit(sc, TL_NETSIO, TL_SIO_MCLK);
778         tl_dio_clrbit(sc, TL_NETSIO, TL_SIO_MCLK);
779
780         /*
781          * Turn off xmit.
782          */
783         tl_dio_clrbit(sc, TL_NETSIO, TL_SIO_MTXEN);
784
785         /* Reenable interrupts */
786         if (minten)
787                 tl_dio_setbit(sc, TL_NETSIO, TL_SIO_MINTEN);
788
789         splx(s);
790
791         return(0);
792 }
793
794 static int tl_miibus_readreg(dev, phy, reg)
795         device_t                dev;
796         int                     phy, reg;
797 {
798         struct tl_softc         *sc;
799         struct tl_mii_frame     frame;
800
801         sc = device_get_softc(dev);
802         bzero((char *)&frame, sizeof(frame));
803
804         frame.mii_phyaddr = phy;
805         frame.mii_regaddr = reg;
806         tl_mii_readreg(sc, &frame);
807
808         return(frame.mii_data);
809 }
810
811 static int tl_miibus_writereg(dev, phy, reg, data)
812         device_t                dev;
813         int                     phy, reg, data;
814 {
815         struct tl_softc         *sc;
816         struct tl_mii_frame     frame;
817
818         sc = device_get_softc(dev);
819         bzero((char *)&frame, sizeof(frame));
820
821         frame.mii_phyaddr = phy;
822         frame.mii_regaddr = reg;
823         frame.mii_data = data;
824
825         tl_mii_writereg(sc, &frame);
826
827         return(0);
828 }
829
830 static void tl_miibus_statchg(dev)
831         device_t                dev;
832 {
833         struct tl_softc         *sc;
834         struct mii_data         *mii;
835
836         sc = device_get_softc(dev);
837         mii = device_get_softc(sc->tl_miibus);
838
839         if ((mii->mii_media_active & IFM_GMASK) == IFM_FDX) {
840                 tl_dio_setbit(sc, TL_NETCMD, TL_CMD_DUPLEX);
841         } else {
842                 tl_dio_clrbit(sc, TL_NETCMD, TL_CMD_DUPLEX);
843         }
844
845         return;
846 }
847
848 /*
849  * Set modes for bitrate devices.
850  */
851 static void tl_setmode(sc, media)
852         struct tl_softc         *sc;
853         int                     media;
854 {
855         if (IFM_SUBTYPE(media) == IFM_10_5)
856                 tl_dio_setbit(sc, TL_ACOMMIT, TL_AC_MTXD1);
857         if (IFM_SUBTYPE(media) == IFM_10_T) {
858                 tl_dio_clrbit(sc, TL_ACOMMIT, TL_AC_MTXD1);
859                 if ((media & IFM_GMASK) == IFM_FDX) {
860                         tl_dio_clrbit(sc, TL_ACOMMIT, TL_AC_MTXD3);
861                         tl_dio_setbit(sc, TL_NETCMD, TL_CMD_DUPLEX);
862                 } else {
863                         tl_dio_setbit(sc, TL_ACOMMIT, TL_AC_MTXD3);
864                         tl_dio_clrbit(sc, TL_NETCMD, TL_CMD_DUPLEX);
865                 }
866         }
867
868         return;
869 }
870
871 /*
872  * Calculate the hash of a MAC address for programming the multicast hash
873  * table.  This hash is simply the address split into 6-bit chunks
874  * XOR'd, e.g.
875  * byte: 000000|00 1111|1111 22|222222|333333|33 4444|4444 55|555555
876  * bit:  765432|10 7654|3210 76|543210|765432|10 7654|3210 76|543210
877  * Bytes 0-2 and 3-5 are symmetrical, so are folded together.  Then
878  * the folded 24-bit value is split into 6-bit portions and XOR'd.
879  */
880 static int tl_calchash(addr)
881         caddr_t                 addr;
882 {
883         int                     t;
884
885         t = (addr[0] ^ addr[3]) << 16 | (addr[1] ^ addr[4]) << 8 |
886                 (addr[2] ^ addr[5]);
887         return ((t >> 18) ^ (t >> 12) ^ (t >> 6) ^ t) & 0x3f;
888 }
889
890 /*
891  * The ThunderLAN has a perfect MAC address filter in addition to
892  * the multicast hash filter. The perfect filter can be programmed
893  * with up to four MAC addresses. The first one is always used to
894  * hold the station address, which leaves us free to use the other
895  * three for multicast addresses.
896  */
897 static void tl_setfilt(sc, addr, slot)
898         struct tl_softc         *sc;
899         caddr_t                 addr;
900         int                     slot;
901 {
902         int                     i;
903         u_int16_t               regaddr;
904
905         regaddr = TL_AREG0_B5 + (slot * ETHER_ADDR_LEN);
906
907         for (i = 0; i < ETHER_ADDR_LEN; i++)
908                 tl_dio_write8(sc, regaddr + i, *(addr + i));
909
910         return;
911 }
912
913 /*
914  * XXX In FreeBSD 3.0, multicast addresses are managed using a doubly
915  * linked list. This is fine, except addresses are added from the head
916  * end of the list. We want to arrange for 224.0.0.1 (the "all hosts")
917  * group to always be in the perfect filter, but as more groups are added,
918  * the 224.0.0.1 entry (which is always added first) gets pushed down
919  * the list and ends up at the tail. So after 3 or 4 multicast groups
920  * are added, the all-hosts entry gets pushed out of the perfect filter
921  * and into the hash table.
922  *
923  * Because the multicast list is a doubly-linked list as opposed to a
924  * circular queue, we don't have the ability to just grab the tail of
925  * the list and traverse it backwards. Instead, we have to traverse
926  * the list once to find the tail, then traverse it again backwards to
927  * update the multicast filter.
928  */
929 static void tl_setmulti(sc)
930         struct tl_softc         *sc;
931 {
932         struct ifnet            *ifp;
933         u_int32_t               hashes[2] = { 0, 0 };
934         int                     h, i;
935         struct ifmultiaddr      *ifma;
936         u_int8_t                dummy[] = { 0, 0, 0, 0, 0 ,0 };
937         ifp = &sc->arpcom.ac_if;
938
939         /* First, zot all the existing filters. */
940         for (i = 1; i < 4; i++)
941                 tl_setfilt(sc, (caddr_t)&dummy, i);
942         tl_dio_write32(sc, TL_HASH1, 0);
943         tl_dio_write32(sc, TL_HASH2, 0);
944
945         /* Now program new ones. */
946         if (ifp->if_flags & IFF_ALLMULTI) {
947                 hashes[0] = 0xFFFFFFFF;
948                 hashes[1] = 0xFFFFFFFF;
949         } else {
950                 i = 1;
951                 /* First find the tail of the list. */
952                 for (ifma = ifp->if_multiaddrs.lh_first; ifma != NULL;
953                                         ifma = ifma->ifma_link.le_next) {
954                         if (ifma->ifma_link.le_next == NULL)
955                                 break;
956                 }
957                 /* Now traverse the list backwards. */
958                 for (; ifma != NULL && ifma != (void *)&ifp->if_multiaddrs;
959                         ifma = (struct ifmultiaddr *)ifma->ifma_link.le_prev) {
960                         if (ifma->ifma_addr->sa_family != AF_LINK)
961                                 continue;
962                         /*
963                          * Program the first three multicast groups
964                          * into the perfect filter. For all others,
965                          * use the hash table.
966                          */
967                         if (i < 4) {
968                                 tl_setfilt(sc,
969                         LLADDR((struct sockaddr_dl *)ifma->ifma_addr), i);
970                                 i++;
971                                 continue;
972                         }
973
974                         h = tl_calchash(
975                                 LLADDR((struct sockaddr_dl *)ifma->ifma_addr));
976                         if (h < 32)
977                                 hashes[0] |= (1 << h);
978                         else
979                                 hashes[1] |= (1 << (h - 32));
980                 }
981         }
982
983         tl_dio_write32(sc, TL_HASH1, hashes[0]);
984         tl_dio_write32(sc, TL_HASH2, hashes[1]);
985
986         return;
987 }
988
989 /*
990  * This routine is recommended by the ThunderLAN manual to insure that
991  * the internal PHY is powered up correctly. It also recommends a one
992  * second pause at the end to 'wait for the clocks to start' but in my
993  * experience this isn't necessary.
994  */
995 static void tl_hardreset(dev)
996         device_t                dev;
997 {
998         struct tl_softc         *sc;
999         int                     i;
1000         u_int16_t               flags;
1001
1002         sc = device_get_softc(dev);
1003
1004         tl_mii_sync(sc);
1005
1006         flags = BMCR_LOOP|BMCR_ISO|BMCR_PDOWN;
1007
1008         for (i = 0; i < MII_NPHY; i++)
1009                 tl_miibus_writereg(dev, i, MII_BMCR, flags);
1010
1011         tl_miibus_writereg(dev, 31, MII_BMCR, BMCR_ISO);
1012         DELAY(50000);
1013         tl_miibus_writereg(dev, 31, MII_BMCR, BMCR_LOOP|BMCR_ISO);
1014         tl_mii_sync(sc);
1015         while(tl_miibus_readreg(dev, 31, MII_BMCR) & BMCR_RESET);
1016
1017         DELAY(50000);
1018         return;
1019 }
1020
1021 static void tl_softreset(sc, internal)
1022         struct tl_softc         *sc;
1023         int                     internal;
1024 {
1025         u_int32_t               cmd, dummy, i;
1026
1027         /* Assert the adapter reset bit. */
1028         CMD_SET(sc, TL_CMD_ADRST);
1029
1030         /* Turn off interrupts */
1031         CMD_SET(sc, TL_CMD_INTSOFF);
1032
1033         /* First, clear the stats registers. */
1034         for (i = 0; i < 5; i++)
1035                 dummy = tl_dio_read32(sc, TL_TXGOODFRAMES);
1036
1037         /* Clear Areg and Hash registers */
1038         for (i = 0; i < 8; i++)
1039                 tl_dio_write32(sc, TL_AREG0_B5, 0x00000000);
1040
1041         /*
1042          * Set up Netconfig register. Enable one channel and
1043          * one fragment mode.
1044          */
1045         tl_dio_setbit16(sc, TL_NETCONFIG, TL_CFG_ONECHAN|TL_CFG_ONEFRAG);
1046         if (internal && !sc->tl_bitrate) {
1047                 tl_dio_setbit16(sc, TL_NETCONFIG, TL_CFG_PHYEN);
1048         } else {
1049                 tl_dio_clrbit16(sc, TL_NETCONFIG, TL_CFG_PHYEN);
1050         }
1051
1052         /* Handle cards with bitrate devices. */
1053         if (sc->tl_bitrate)
1054                 tl_dio_setbit16(sc, TL_NETCONFIG, TL_CFG_BITRATE);
1055
1056         /*
1057          * Load adapter irq pacing timer and tx threshold.
1058          * We make the transmit threshold 1 initially but we may
1059          * change that later.
1060          */
1061         cmd = CSR_READ_4(sc, TL_HOSTCMD);
1062         cmd |= TL_CMD_NES;
1063         cmd &= ~(TL_CMD_RT|TL_CMD_EOC|TL_CMD_ACK_MASK|TL_CMD_CHSEL_MASK);
1064         CMD_PUT(sc, cmd | (TL_CMD_LDTHR | TX_THR));
1065         CMD_PUT(sc, cmd | (TL_CMD_LDTMR | 0x00000003));
1066
1067         /* Unreset the MII */
1068         tl_dio_setbit(sc, TL_NETSIO, TL_SIO_NMRST);
1069
1070         /* Take the adapter out of reset */
1071         tl_dio_setbit(sc, TL_NETCMD, TL_CMD_NRESET|TL_CMD_NWRAP);
1072
1073         /* Wait for things to settle down a little. */
1074         DELAY(500);
1075
1076         return;
1077 }
1078
1079 /*
1080  * Probe for a ThunderLAN chip. Check the PCI vendor and device IDs
1081  * against our list and return its name if we find a match.
1082  */
1083 static int tl_probe(dev)
1084         device_t                dev;
1085 {
1086         struct tl_type          *t;
1087
1088         t = tl_devs;
1089
1090         while(t->tl_name != NULL) {
1091                 if ((pci_get_vendor(dev) == t->tl_vid) &&
1092                     (pci_get_device(dev) == t->tl_did)) {
1093                         device_set_desc(dev, t->tl_name);
1094                         return(0);
1095                 }
1096                 t++;
1097         }
1098
1099         return(ENXIO);
1100 }
1101
1102 static int tl_attach(dev)
1103         device_t                dev;
1104 {
1105         int                     s, i;
1106         u_int32_t               command;
1107         u_int16_t               did, vid;
1108         struct tl_type          *t;
1109         struct ifnet            *ifp;
1110         struct tl_softc         *sc;
1111         int                     unit, error = 0, rid;
1112
1113         s = splimp();
1114
1115         vid = pci_get_vendor(dev);
1116         did = pci_get_device(dev);
1117         sc = device_get_softc(dev);
1118         unit = device_get_unit(dev);
1119         bzero(sc, sizeof(struct tl_softc));
1120
1121         t = tl_devs;
1122         while(t->tl_name != NULL) {
1123                 if (vid == t->tl_vid && did == t->tl_did)
1124                         break;
1125                 t++;
1126         }
1127
1128         if (t->tl_name == NULL) {
1129                 printf("tl%d: unknown device!?\n", unit);
1130                 goto fail;
1131         }
1132
1133         /*
1134          * Map control/status registers.
1135          */
1136         command = pci_read_config(dev, PCIR_COMMAND, 4);
1137         command |= (PCIM_CMD_PORTEN|PCIM_CMD_MEMEN|PCIM_CMD_BUSMASTEREN);
1138         pci_write_config(dev, PCIR_COMMAND, command, 4);
1139         command = pci_read_config(dev, PCIR_COMMAND, 4);
1140
1141 #ifdef TL_USEIOSPACE
1142         if (!(command & PCIM_CMD_PORTEN)) {
1143                 printf("tl%d: failed to enable I/O ports!\n", unit);
1144                 error = ENXIO;
1145                 goto fail;
1146         }
1147
1148         rid = TL_PCI_LOIO;
1149         sc->tl_res = bus_alloc_resource(dev, SYS_RES_IOPORT, &rid,
1150                 0, ~0, 1, RF_ACTIVE);
1151
1152         /*
1153          * Some cards have the I/O and memory mapped address registers
1154          * reversed. Try both combinations before giving up.
1155          */
1156         if (sc->tl_res == NULL) {
1157                 rid = TL_PCI_LOMEM;
1158                 sc->tl_res = bus_alloc_resource(dev, SYS_RES_IOPORT, &rid,
1159                     0, ~0, 1, RF_ACTIVE);
1160         }
1161 #else
1162         if (!(command & PCIM_CMD_MEMEN)) {
1163                 printf("tl%d: failed to enable memory mapping!\n", unit);
1164                 error = ENXIO;
1165                 goto fail;
1166         }
1167
1168         rid = TL_PCI_LOMEM;
1169         sc->tl_res = bus_alloc_resource(dev, SYS_RES_MEMORY, &rid,
1170             0, ~0, 1, RF_ACTIVE);
1171         if (sc->tl_res == NULL) {
1172                 rid = TL_PCI_LOIO;
1173                 sc->tl_res = bus_alloc_resource(dev, SYS_RES_MEMORY, &rid,
1174                     0, ~0, 1, RF_ACTIVE);
1175         }
1176 #endif
1177
1178         if (sc->tl_res == NULL) {
1179                 printf("tl%d: couldn't map ports/memory\n", unit);
1180                 error = ENXIO;
1181                 goto fail;
1182         }
1183
1184         sc->tl_btag = rman_get_bustag(sc->tl_res);
1185         sc->tl_bhandle = rman_get_bushandle(sc->tl_res);
1186
1187 #ifdef notdef
1188         /*
1189          * The ThunderLAN manual suggests jacking the PCI latency
1190          * timer all the way up to its maximum value. I'm not sure
1191          * if this is really necessary, but what the manual wants,
1192          * the manual gets.
1193          */
1194         command = pci_read_config(dev, TL_PCI_LATENCY_TIMER, 4);
1195         command |= 0x0000FF00;
1196         pci_write_config(dev, TL_PCI_LATENCY_TIMER, command, 4);
1197 #endif
1198
1199         /* Allocate interrupt */
1200         rid = 0;
1201         sc->tl_irq = bus_alloc_resource(dev, SYS_RES_IRQ, &rid, 0, ~0, 1,
1202             RF_SHAREABLE | RF_ACTIVE);
1203
1204         if (sc->tl_irq == NULL) {
1205                 bus_release_resource(dev, TL_RES, TL_RID, sc->tl_res);
1206                 printf("tl%d: couldn't map interrupt\n", unit);
1207                 error = ENXIO;
1208                 goto fail;
1209         }
1210
1211         error = bus_setup_intr(dev, sc->tl_irq, INTR_TYPE_NET,
1212             tl_intr, sc, &sc->tl_intrhand);
1213
1214         if (error) {
1215                 bus_release_resource(dev, SYS_RES_IRQ, 0, sc->tl_irq);
1216                 bus_release_resource(dev, TL_RES, TL_RID, sc->tl_res);
1217                 printf("tl%d: couldn't set up irq\n", unit);
1218                 goto fail;
1219         }
1220
1221         /*
1222          * Now allocate memory for the TX and RX lists.
1223          */
1224         sc->tl_ldata = contigmalloc(sizeof(struct tl_list_data), M_DEVBUF,
1225             M_NOWAIT, 0, 0xffffffff, PAGE_SIZE, 0);
1226
1227         if (sc->tl_ldata == NULL) {
1228                 bus_teardown_intr(dev, sc->tl_irq, sc->tl_intrhand);
1229                 bus_release_resource(dev, SYS_RES_IRQ, 0, sc->tl_irq);
1230                 bus_release_resource(dev, TL_RES, TL_RID, sc->tl_res);
1231                 printf("tl%d: no memory for list buffers!\n", unit);
1232                 error = ENXIO;
1233                 goto fail;
1234         }
1235
1236         bzero(sc->tl_ldata, sizeof(struct tl_list_data));
1237
1238         sc->tl_unit = unit;
1239         sc->tl_dinfo = t;
1240         if (t->tl_vid == COMPAQ_VENDORID || t->tl_vid == TI_VENDORID)
1241                 sc->tl_eeaddr = TL_EEPROM_EADDR;
1242         if (t->tl_vid == OLICOM_VENDORID)
1243                 sc->tl_eeaddr = TL_EEPROM_EADDR_OC;
1244
1245         /* Reset the adapter. */
1246         tl_softreset(sc, 1);
1247         tl_hardreset(dev);
1248         tl_softreset(sc, 1);
1249
1250         /*
1251          * Get station address from the EEPROM.
1252          */
1253         if (tl_read_eeprom(sc, (caddr_t)&sc->arpcom.ac_enaddr,
1254                                 sc->tl_eeaddr, ETHER_ADDR_LEN)) {
1255                 bus_teardown_intr(dev, sc->tl_irq, sc->tl_intrhand);
1256                 bus_release_resource(dev, SYS_RES_IRQ, 0, sc->tl_irq);
1257                 bus_release_resource(dev, TL_RES, TL_RID, sc->tl_res);
1258                 contigfree(sc->tl_ldata,
1259                     sizeof(struct tl_list_data), M_DEVBUF);
1260                 printf("tl%d: failed to read station address\n", unit);
1261                 error = ENXIO;
1262                 goto fail;
1263         }
1264
1265         /*
1266          * XXX Olicom, in its desire to be different from the
1267          * rest of the world, has done strange things with the
1268          * encoding of the station address in the EEPROM. First
1269          * of all, they store the address at offset 0xF8 rather
1270          * than at 0x83 like the ThunderLAN manual suggests.
1271          * Second, they store the address in three 16-bit words in
1272          * network byte order, as opposed to storing it sequentially
1273          * like all the other ThunderLAN cards. In order to get
1274          * the station address in a form that matches what the Olicom
1275          * diagnostic utility specifies, we have to byte-swap each
1276          * word. To make things even more confusing, neither 00:00:28
1277          * nor 00:00:24 appear in the IEEE OUI database.
1278          */
1279         if (sc->tl_dinfo->tl_vid == OLICOM_VENDORID) {
1280                 for (i = 0; i < ETHER_ADDR_LEN; i += 2) {
1281                         u_int16_t               *p;
1282                         p = (u_int16_t *)&sc->arpcom.ac_enaddr[i];
1283                         *p = ntohs(*p);
1284                 }
1285         }
1286
1287         /*
1288          * A ThunderLAN chip was detected. Inform the world.
1289          */
1290         printf("tl%d: Ethernet address: %6D\n", unit,
1291                                 sc->arpcom.ac_enaddr, ":");
1292
1293         ifp = &sc->arpcom.ac_if;
1294         ifp->if_softc = sc;
1295         ifp->if_unit = sc->tl_unit;
1296         ifp->if_name = "tl";
1297         ifp->if_flags = IFF_BROADCAST | IFF_SIMPLEX | IFF_MULTICAST;
1298         ifp->if_ioctl = tl_ioctl;
1299         ifp->if_output = ether_output;
1300         ifp->if_start = tl_start;
1301         ifp->if_watchdog = tl_watchdog;
1302         ifp->if_init = tl_init;
1303         ifp->if_mtu = ETHERMTU;
1304         ifp->if_snd.ifq_maxlen = TL_TX_LIST_CNT - 1;
1305         callout_handle_init(&sc->tl_stat_ch);
1306
1307         /* Reset the adapter again. */
1308         tl_softreset(sc, 1);
1309         tl_hardreset(dev);
1310         tl_softreset(sc, 1);
1311
1312         /*
1313          * Do MII setup. If no PHYs are found, then this is a
1314          * bitrate ThunderLAN chip that only supports 10baseT
1315          * and AUI/BNC.
1316          */
1317         if (mii_phy_probe(dev, &sc->tl_miibus,
1318             tl_ifmedia_upd, tl_ifmedia_sts)) {
1319                 struct ifmedia          *ifm;
1320                 sc->tl_bitrate = 1;
1321                 ifmedia_init(&sc->ifmedia, 0, tl_ifmedia_upd, tl_ifmedia_sts);
1322                 ifmedia_add(&sc->ifmedia, IFM_ETHER|IFM_10_T, 0, NULL);
1323                 ifmedia_add(&sc->ifmedia, IFM_ETHER|IFM_10_T|IFM_HDX, 0, NULL);
1324                 ifmedia_add(&sc->ifmedia, IFM_ETHER|IFM_10_T|IFM_FDX, 0, NULL);
1325                 ifmedia_add(&sc->ifmedia, IFM_ETHER|IFM_10_5, 0, NULL);
1326                 ifmedia_set(&sc->ifmedia, IFM_ETHER|IFM_10_T);
1327                 /* Reset again, this time setting bitrate mode. */
1328                 tl_softreset(sc, 1);
1329                 ifm = &sc->ifmedia;
1330                 ifm->ifm_media = ifm->ifm_cur->ifm_media;
1331                 tl_ifmedia_upd(ifp);
1332         }
1333
1334         /*
1335          * Call MI attach routine.
1336          */
1337         ether_ifattach(ifp, ETHER_BPF_SUPPORTED);
1338
1339 fail:
1340         splx(s);
1341         return(error);
1342 }
1343
1344 static int tl_detach(dev)
1345         device_t                dev;
1346 {
1347         struct tl_softc         *sc;
1348         struct ifnet            *ifp;
1349         int                     s;
1350
1351         s = splimp();
1352
1353         sc = device_get_softc(dev);
1354         ifp = &sc->arpcom.ac_if;
1355
1356         tl_stop(sc);
1357         ether_ifdetach(ifp, ETHER_BPF_SUPPORTED);
1358
1359         bus_generic_detach(dev);
1360         device_delete_child(dev, sc->tl_miibus);
1361
1362         contigfree(sc->tl_ldata, sizeof(struct tl_list_data), M_DEVBUF);
1363         if (sc->tl_bitrate)
1364                 ifmedia_removeall(&sc->ifmedia);
1365
1366         bus_teardown_intr(dev, sc->tl_irq, sc->tl_intrhand);
1367         bus_release_resource(dev, SYS_RES_IRQ, 0, sc->tl_irq);
1368         bus_release_resource(dev, TL_RES, TL_RID, sc->tl_res);
1369
1370         splx(s);
1371
1372         return(0);
1373 }
1374
1375 /*
1376  * Initialize the transmit lists.
1377  */
1378 static int tl_list_tx_init(sc)
1379         struct tl_softc         *sc;
1380 {
1381         struct tl_chain_data    *cd;
1382         struct tl_list_data     *ld;
1383         int                     i;
1384
1385         cd = &sc->tl_cdata;
1386         ld = sc->tl_ldata;
1387         for (i = 0; i < TL_TX_LIST_CNT; i++) {
1388                 cd->tl_tx_chain[i].tl_ptr = &ld->tl_tx_list[i];
1389                 if (i == (TL_TX_LIST_CNT - 1))
1390                         cd->tl_tx_chain[i].tl_next = NULL;
1391                 else
1392                         cd->tl_tx_chain[i].tl_next = &cd->tl_tx_chain[i + 1];
1393         }
1394
1395         cd->tl_tx_free = &cd->tl_tx_chain[0];
1396         cd->tl_tx_tail = cd->tl_tx_head = NULL;
1397         sc->tl_txeoc = 1;
1398
1399         return(0);
1400 }
1401
1402 /*
1403  * Initialize the RX lists and allocate mbufs for them.
1404  */
1405 static int tl_list_rx_init(sc)
1406         struct tl_softc         *sc;
1407 {
1408         struct tl_chain_data    *cd;
1409         struct tl_list_data     *ld;
1410         int                     i;
1411
1412         cd = &sc->tl_cdata;
1413         ld = sc->tl_ldata;
1414
1415         for (i = 0; i < TL_RX_LIST_CNT; i++) {
1416                 cd->tl_rx_chain[i].tl_ptr =
1417                         (struct tl_list_onefrag *)&ld->tl_rx_list[i];
1418                 if (tl_newbuf(sc, &cd->tl_rx_chain[i]) == ENOBUFS)
1419                         return(ENOBUFS);
1420                 if (i == (TL_RX_LIST_CNT - 1)) {
1421                         cd->tl_rx_chain[i].tl_next = NULL;
1422                         ld->tl_rx_list[i].tlist_fptr = 0;
1423                 } else {
1424                         cd->tl_rx_chain[i].tl_next = &cd->tl_rx_chain[i + 1];
1425                         ld->tl_rx_list[i].tlist_fptr =
1426                                         vtophys(&ld->tl_rx_list[i + 1]);
1427                 }
1428         }
1429
1430         cd->tl_rx_head = &cd->tl_rx_chain[0];
1431         cd->tl_rx_tail = &cd->tl_rx_chain[TL_RX_LIST_CNT - 1];
1432
1433         return(0);
1434 }
1435
1436 static int tl_newbuf(sc, c)
1437         struct tl_softc         *sc;
1438         struct tl_chain_onefrag *c;
1439 {
1440         struct mbuf             *m_new = NULL;
1441
1442         MGETHDR(m_new, M_DONTWAIT, MT_DATA);
1443         if (m_new == NULL)
1444                 return(ENOBUFS);
1445
1446         MCLGET(m_new, M_DONTWAIT);
1447         if (!(m_new->m_flags & M_EXT)) {
1448                 m_freem(m_new);
1449                 return(ENOBUFS);
1450         }
1451
1452 #ifdef __alpha__
1453         m_new->m_data += 2;
1454 #endif
1455
1456         c->tl_mbuf = m_new;
1457         c->tl_next = NULL;
1458         c->tl_ptr->tlist_frsize = MCLBYTES;
1459         c->tl_ptr->tlist_fptr = 0;
1460         c->tl_ptr->tl_frag.tlist_dadr = vtophys(mtod(m_new, caddr_t));
1461         c->tl_ptr->tl_frag.tlist_dcnt = MCLBYTES;
1462         c->tl_ptr->tlist_cstat = TL_CSTAT_READY;
1463
1464         return(0);
1465 }
1466 /*
1467  * Interrupt handler for RX 'end of frame' condition (EOF). This
1468  * tells us that a full ethernet frame has been captured and we need
1469  * to handle it.
1470  *
1471  * Reception is done using 'lists' which consist of a header and a
1472  * series of 10 data count/data address pairs that point to buffers.
1473  * Initially you're supposed to create a list, populate it with pointers
1474  * to buffers, then load the physical address of the list into the
1475  * ch_parm register. The adapter is then supposed to DMA the received
1476  * frame into the buffers for you.
1477  *
1478  * To make things as fast as possible, we have the chip DMA directly
1479  * into mbufs. This saves us from having to do a buffer copy: we can
1480  * just hand the mbufs directly to ether_input(). Once the frame has
1481  * been sent on its way, the 'list' structure is assigned a new buffer
1482  * and moved to the end of the RX chain. As long we we stay ahead of
1483  * the chip, it will always think it has an endless receive channel.
1484  *
1485  * If we happen to fall behind and the chip manages to fill up all of
1486  * the buffers, it will generate an end of channel interrupt and wait
1487  * for us to empty the chain and restart the receiver.
1488  */
1489 static int tl_intvec_rxeof(xsc, type)
1490         void                    *xsc;
1491         u_int32_t               type;
1492 {
1493         struct tl_softc         *sc;
1494         int                     r = 0, total_len = 0;
1495         struct ether_header     *eh;
1496         struct mbuf             *m;
1497         struct ifnet            *ifp;
1498         struct tl_chain_onefrag *cur_rx;
1499
1500         sc = xsc;
1501         ifp = &sc->arpcom.ac_if;
1502
1503         while(sc->tl_cdata.tl_rx_head != NULL) {
1504                 cur_rx = sc->tl_cdata.tl_rx_head;
1505                 if (!(cur_rx->tl_ptr->tlist_cstat & TL_CSTAT_FRAMECMP))
1506                         break;
1507                 r++;
1508                 sc->tl_cdata.tl_rx_head = cur_rx->tl_next;
1509                 m = cur_rx->tl_mbuf;
1510                 total_len = cur_rx->tl_ptr->tlist_frsize;
1511
1512                 if (tl_newbuf(sc, cur_rx) == ENOBUFS) {
1513                         ifp->if_ierrors++;
1514                         cur_rx->tl_ptr->tlist_frsize = MCLBYTES;
1515                         cur_rx->tl_ptr->tlist_cstat = TL_CSTAT_READY;
1516                         cur_rx->tl_ptr->tl_frag.tlist_dcnt = MCLBYTES;
1517                         continue;
1518                 }
1519
1520                 sc->tl_cdata.tl_rx_tail->tl_ptr->tlist_fptr =
1521                                                 vtophys(cur_rx->tl_ptr);
1522                 sc->tl_cdata.tl_rx_tail->tl_next = cur_rx;
1523                 sc->tl_cdata.tl_rx_tail = cur_rx;
1524
1525                 eh = mtod(m, struct ether_header *);
1526                 m->m_pkthdr.rcvif = ifp;
1527
1528                 /*
1529                  * Note: when the ThunderLAN chip is in 'capture all
1530                  * frames' mode, it will receive its own transmissions.
1531                  * We drop don't need to process our own transmissions,
1532                  * so we drop them here and continue.
1533                  */
1534                 /*if (ifp->if_flags & IFF_PROMISC && */
1535                 if (!bcmp(eh->ether_shost, sc->arpcom.ac_enaddr,
1536                                                         ETHER_ADDR_LEN)) {
1537                                 m_freem(m);
1538                                 continue;
1539                 }
1540
1541                 /* Remove header from mbuf and pass it on. */
1542                 m->m_pkthdr.len = m->m_len =
1543                                 total_len - sizeof(struct ether_header);
1544                 m->m_data += sizeof(struct ether_header);
1545                 ether_input(ifp, eh, m);
1546         }
1547
1548         return(r);
1549 }
1550
1551 /*
1552  * The RX-EOC condition hits when the ch_parm address hasn't been
1553  * initialized or the adapter reached a list with a forward pointer
1554  * of 0 (which indicates the end of the chain). In our case, this means
1555  * the card has hit the end of the receive buffer chain and we need to
1556  * empty out the buffers and shift the pointer back to the beginning again.
1557  */
1558 static int tl_intvec_rxeoc(xsc, type)
1559         void                    *xsc;
1560         u_int32_t               type;
1561 {
1562         struct tl_softc         *sc;
1563         int                     r;
1564         struct tl_chain_data    *cd;
1565
1566
1567         sc = xsc;
1568         cd = &sc->tl_cdata;
1569
1570         /* Flush out the receive queue and ack RXEOF interrupts. */
1571         r = tl_intvec_rxeof(xsc, type);
1572         CMD_PUT(sc, TL_CMD_ACK | r | (type & ~(0x00100000)));
1573         r = 1;
1574         cd->tl_rx_head = &cd->tl_rx_chain[0];
1575         cd->tl_rx_tail = &cd->tl_rx_chain[TL_RX_LIST_CNT - 1];
1576         CSR_WRITE_4(sc, TL_CH_PARM, vtophys(sc->tl_cdata.tl_rx_head->tl_ptr));
1577         r |= (TL_CMD_GO|TL_CMD_RT);
1578         return(r);
1579 }
1580
1581 static int tl_intvec_txeof(xsc, type)
1582         void                    *xsc;
1583         u_int32_t               type;
1584 {
1585         struct tl_softc         *sc;
1586         int                     r = 0;
1587         struct tl_chain         *cur_tx;
1588
1589         sc = xsc;
1590
1591         /*
1592          * Go through our tx list and free mbufs for those
1593          * frames that have been sent.
1594          */
1595         while (sc->tl_cdata.tl_tx_head != NULL) {
1596                 cur_tx = sc->tl_cdata.tl_tx_head;
1597                 if (!(cur_tx->tl_ptr->tlist_cstat & TL_CSTAT_FRAMECMP))
1598                         break;
1599                 sc->tl_cdata.tl_tx_head = cur_tx->tl_next;
1600
1601                 r++;
1602                 m_freem(cur_tx->tl_mbuf);
1603                 cur_tx->tl_mbuf = NULL;
1604
1605                 cur_tx->tl_next = sc->tl_cdata.tl_tx_free;
1606                 sc->tl_cdata.tl_tx_free = cur_tx;
1607                 if (!cur_tx->tl_ptr->tlist_fptr)
1608                         break;
1609         }
1610
1611         return(r);
1612 }
1613
1614 /*
1615  * The transmit end of channel interrupt. The adapter triggers this
1616  * interrupt to tell us it hit the end of the current transmit list.
1617  *
1618  * A note about this: it's possible for a condition to arise where
1619  * tl_start() may try to send frames between TXEOF and TXEOC interrupts.
1620  * You have to avoid this since the chip expects things to go in a
1621  * particular order: transmit, acknowledge TXEOF, acknowledge TXEOC.
1622  * When the TXEOF handler is called, it will free all of the transmitted
1623  * frames and reset the tx_head pointer to NULL. However, a TXEOC
1624  * interrupt should be received and acknowledged before any more frames
1625  * are queued for transmission. If tl_statrt() is called after TXEOF
1626  * resets the tx_head pointer but _before_ the TXEOC interrupt arrives,
1627  * it could attempt to issue a transmit command prematurely.
1628  *
1629  * To guard against this, tl_start() will only issue transmit commands
1630  * if the tl_txeoc flag is set, and only the TXEOC interrupt handler
1631  * can set this flag once tl_start() has cleared it.
1632  */
1633 static int tl_intvec_txeoc(xsc, type)
1634         void                    *xsc;
1635         u_int32_t               type;
1636 {
1637         struct tl_softc         *sc;
1638         struct ifnet            *ifp;
1639         u_int32_t               cmd;
1640
1641         sc = xsc;
1642         ifp = &sc->arpcom.ac_if;
1643
1644         /* Clear the timeout timer. */
1645         ifp->if_timer = 0;
1646
1647         if (sc->tl_cdata.tl_tx_head == NULL) {
1648                 ifp->if_flags &= ~IFF_OACTIVE;
1649                 sc->tl_cdata.tl_tx_tail = NULL;
1650                 sc->tl_txeoc = 1;
1651         } else {
1652                 sc->tl_txeoc = 0;
1653                 /* First we have to ack the EOC interrupt. */
1654                 CMD_PUT(sc, TL_CMD_ACK | 0x00000001 | type);
1655                 /* Then load the address of the next TX list. */
1656                 CSR_WRITE_4(sc, TL_CH_PARM,
1657                     vtophys(sc->tl_cdata.tl_tx_head->tl_ptr));
1658                 /* Restart TX channel. */
1659                 cmd = CSR_READ_4(sc, TL_HOSTCMD);
1660                 cmd &= ~TL_CMD_RT;
1661                 cmd |= TL_CMD_GO|TL_CMD_INTSON;
1662                 CMD_PUT(sc, cmd);
1663                 return(0);
1664         }
1665
1666         return(1);
1667 }
1668
1669 static int tl_intvec_adchk(xsc, type)
1670         void                    *xsc;
1671         u_int32_t               type;
1672 {
1673         struct tl_softc         *sc;
1674
1675         sc = xsc;
1676
1677         if (type)
1678                 printf("tl%d: adapter check: %x\n", sc->tl_unit,
1679                         (unsigned int)CSR_READ_4(sc, TL_CH_PARM));
1680
1681         tl_softreset(sc, 1);
1682         tl_stop(sc);
1683         tl_init(sc);
1684         CMD_SET(sc, TL_CMD_INTSON);
1685
1686         return(0);
1687 }
1688
1689 static int tl_intvec_netsts(xsc, type)
1690         void                    *xsc;
1691         u_int32_t               type;
1692 {
1693         struct tl_softc         *sc;
1694         u_int16_t               netsts;
1695
1696         sc = xsc;
1697
1698         netsts = tl_dio_read16(sc, TL_NETSTS);
1699         tl_dio_write16(sc, TL_NETSTS, netsts);
1700
1701         printf("tl%d: network status: %x\n", sc->tl_unit, netsts);
1702
1703         return(1);
1704 }
1705
1706 static void tl_intr(xsc)
1707         void                    *xsc;
1708 {
1709         struct tl_softc         *sc;
1710         struct ifnet            *ifp;
1711         int                     r = 0;
1712         u_int32_t               type = 0;
1713         u_int16_t               ints = 0;
1714         u_int8_t                ivec = 0;
1715
1716         sc = xsc;
1717
1718         /* Disable interrupts */
1719         ints = CSR_READ_2(sc, TL_HOST_INT);
1720         CSR_WRITE_2(sc, TL_HOST_INT, ints);
1721         type = (ints << 16) & 0xFFFF0000;
1722         ivec = (ints & TL_VEC_MASK) >> 5;
1723         ints = (ints & TL_INT_MASK) >> 2;
1724
1725         ifp = &sc->arpcom.ac_if;
1726
1727         switch(ints) {
1728         case (TL_INTR_INVALID):
1729 #ifdef DIAGNOSTIC
1730                 printf("tl%d: got an invalid interrupt!\n", sc->tl_unit);
1731 #endif
1732                 /* Re-enable interrupts but don't ack this one. */
1733                 CMD_PUT(sc, type);
1734                 r = 0;
1735                 break;
1736         case (TL_INTR_TXEOF):
1737                 r = tl_intvec_txeof((void *)sc, type);
1738                 break;
1739         case (TL_INTR_TXEOC):
1740                 r = tl_intvec_txeoc((void *)sc, type);
1741                 break;
1742         case (TL_INTR_STATOFLOW):
1743                 tl_stats_update(sc);
1744                 r = 1;
1745                 break;
1746         case (TL_INTR_RXEOF):
1747                 r = tl_intvec_rxeof((void *)sc, type);
1748                 break;
1749         case (TL_INTR_DUMMY):
1750                 printf("tl%d: got a dummy interrupt\n", sc->tl_unit);
1751                 r = 1;
1752                 break;
1753         case (TL_INTR_ADCHK):
1754                 if (ivec)
1755                         r = tl_intvec_adchk((void *)sc, type);
1756                 else
1757                         r = tl_intvec_netsts((void *)sc, type);
1758                 break;
1759         case (TL_INTR_RXEOC):
1760                 r = tl_intvec_rxeoc((void *)sc, type);
1761                 break;
1762         default:
1763                 printf("tl%d: bogus interrupt type\n", ifp->if_unit);
1764                 break;
1765         }
1766
1767         /* Re-enable interrupts */
1768         if (r) {
1769                 CMD_PUT(sc, TL_CMD_ACK | r | type);
1770         }
1771
1772         if (ifp->if_snd.ifq_head != NULL)
1773                 tl_start(ifp);
1774
1775         return;
1776 }
1777
1778 static void tl_stats_update(xsc)
1779         void                    *xsc;
1780 {
1781         struct tl_softc         *sc;
1782         struct ifnet            *ifp;
1783         struct tl_stats         tl_stats;
1784         struct mii_data         *mii;
1785         u_int32_t               *p;
1786         int                     s;
1787
1788         s = splimp();
1789
1790         bzero((char *)&tl_stats, sizeof(struct tl_stats));
1791
1792         sc = xsc;
1793         ifp = &sc->arpcom.ac_if;
1794
1795         p = (u_int32_t *)&tl_stats;
1796
1797         CSR_WRITE_2(sc, TL_DIO_ADDR, TL_TXGOODFRAMES|TL_DIO_ADDR_INC);
1798         *p++ = CSR_READ_4(sc, TL_DIO_DATA);
1799         *p++ = CSR_READ_4(sc, TL_DIO_DATA);
1800         *p++ = CSR_READ_4(sc, TL_DIO_DATA);
1801         *p++ = CSR_READ_4(sc, TL_DIO_DATA);
1802         *p++ = CSR_READ_4(sc, TL_DIO_DATA);
1803
1804         ifp->if_opackets += tl_tx_goodframes(tl_stats);
1805         ifp->if_collisions += tl_stats.tl_tx_single_collision +
1806                                 tl_stats.tl_tx_multi_collision;
1807         ifp->if_ipackets += tl_rx_goodframes(tl_stats);
1808         ifp->if_ierrors += tl_stats.tl_crc_errors + tl_stats.tl_code_errors +
1809                             tl_rx_overrun(tl_stats);
1810         ifp->if_oerrors += tl_tx_underrun(tl_stats);
1811
1812         if (tl_tx_underrun(tl_stats)) {
1813                 u_int8_t                tx_thresh;
1814                 tx_thresh = tl_dio_read8(sc, TL_ACOMMIT) & TL_AC_TXTHRESH;
1815                 if (tx_thresh != TL_AC_TXTHRESH_WHOLEPKT) {
1816                         tx_thresh >>= 4;
1817                         tx_thresh++;
1818                         printf("tl%d: tx underrun -- increasing "
1819                             "tx threshold to %d bytes\n", sc->tl_unit,
1820                             (64 * (tx_thresh * 4)));
1821                         tl_dio_clrbit(sc, TL_ACOMMIT, TL_AC_TXTHRESH);
1822                         tl_dio_setbit(sc, TL_ACOMMIT, tx_thresh << 4);
1823                 }
1824         }
1825
1826         sc->tl_stat_ch = timeout(tl_stats_update, sc, hz);
1827
1828         if (!sc->tl_bitrate) {
1829                 mii = device_get_softc(sc->tl_miibus);
1830                 mii_tick(mii);
1831         }
1832
1833         splx(s);
1834
1835         return;
1836 }
1837
1838 /*
1839  * Encapsulate an mbuf chain in a list by coupling the mbuf data
1840  * pointers to the fragment pointers.
1841  */
1842 static int tl_encap(sc, c, m_head)
1843         struct tl_softc         *sc;
1844         struct tl_chain         *c;
1845         struct mbuf             *m_head;
1846 {
1847         int                     frag = 0;
1848         struct tl_frag          *f = NULL;
1849         int                     total_len;
1850         struct mbuf             *m;
1851
1852         /*
1853          * Start packing the mbufs in this chain into
1854          * the fragment pointers. Stop when we run out
1855          * of fragments or hit the end of the mbuf chain.
1856          */
1857         m = m_head;
1858         total_len = 0;
1859
1860         for (m = m_head, frag = 0; m != NULL; m = m->m_next) {
1861                 if (m->m_len != 0) {
1862                         if (frag == TL_MAXFRAGS)
1863                                 break;
1864                         total_len+= m->m_len;
1865                         c->tl_ptr->tl_frag[frag].tlist_dadr =
1866                                 vtophys(mtod(m, vm_offset_t));
1867                         c->tl_ptr->tl_frag[frag].tlist_dcnt = m->m_len;
1868                         frag++;
1869                 }
1870         }
1871
1872         /*
1873          * Handle special cases.
1874          * Special case #1: we used up all 10 fragments, but
1875          * we have more mbufs left in the chain. Copy the
1876          * data into an mbuf cluster. Note that we don't
1877          * bother clearing the values in the other fragment
1878          * pointers/counters; it wouldn't gain us anything,
1879          * and would waste cycles.
1880          */
1881         if (m != NULL) {
1882                 struct mbuf             *m_new = NULL;
1883
1884                 MGETHDR(m_new, M_DONTWAIT, MT_DATA);
1885                 if (m_new == NULL) {
1886                         printf("tl%d: no memory for tx list\n", sc->tl_unit);
1887                         return(1);
1888                 }
1889                 if (m_head->m_pkthdr.len > MHLEN) {
1890                         MCLGET(m_new, M_DONTWAIT);
1891                         if (!(m_new->m_flags & M_EXT)) {
1892                                 m_freem(m_new);
1893                                 printf("tl%d: no memory for tx list\n",
1894                                 sc->tl_unit);
1895                                 return(1);
1896                         }
1897                 }
1898                 m_copydata(m_head, 0, m_head->m_pkthdr.len,     
1899                                         mtod(m_new, caddr_t));
1900                 m_new->m_pkthdr.len = m_new->m_len = m_head->m_pkthdr.len;
1901                 m_freem(m_head);
1902                 m_head = m_new;
1903                 f = &c->tl_ptr->tl_frag[0];
1904                 f->tlist_dadr = vtophys(mtod(m_new, caddr_t));
1905                 f->tlist_dcnt = total_len = m_new->m_len;
1906                 frag = 1;
1907         }
1908
1909         /*
1910          * Special case #2: the frame is smaller than the minimum
1911          * frame size. We have to pad it to make the chip happy.
1912          */
1913         if (total_len < TL_MIN_FRAMELEN) {
1914                 if (frag == TL_MAXFRAGS)
1915                         printf("tl%d: all frags filled but "
1916                                 "frame still to small!\n", sc->tl_unit);
1917                 f = &c->tl_ptr->tl_frag[frag];
1918                 f->tlist_dcnt = TL_MIN_FRAMELEN - total_len;
1919                 f->tlist_dadr = vtophys(&sc->tl_ldata->tl_pad);
1920                 total_len += f->tlist_dcnt;
1921                 frag++;
1922         }
1923
1924         c->tl_mbuf = m_head;
1925         c->tl_ptr->tl_frag[frag - 1].tlist_dcnt |= TL_LAST_FRAG;
1926         c->tl_ptr->tlist_frsize = total_len;
1927         c->tl_ptr->tlist_cstat = TL_CSTAT_READY;
1928         c->tl_ptr->tlist_fptr = 0;
1929
1930         return(0);
1931 }
1932
1933 /*
1934  * Main transmit routine. To avoid having to do mbuf copies, we put pointers
1935  * to the mbuf data regions directly in the transmit lists. We also save a
1936  * copy of the pointers since the transmit list fragment pointers are
1937  * physical addresses.
1938  */
1939 static void tl_start(ifp)
1940         struct ifnet            *ifp;
1941 {
1942         struct tl_softc         *sc;
1943         struct mbuf             *m_head = NULL;
1944         u_int32_t               cmd;
1945         struct tl_chain         *prev = NULL, *cur_tx = NULL, *start_tx;
1946
1947         sc = ifp->if_softc;
1948
1949         /*
1950          * Check for an available queue slot. If there are none,
1951          * punt.
1952          */
1953         if (sc->tl_cdata.tl_tx_free == NULL) {
1954                 ifp->if_flags |= IFF_OACTIVE;
1955                 return;
1956         }
1957
1958         start_tx = sc->tl_cdata.tl_tx_free;
1959
1960         while(sc->tl_cdata.tl_tx_free != NULL) {
1961                 IF_DEQUEUE(&ifp->if_snd, m_head);
1962                 if (m_head == NULL)
1963                         break;
1964
1965                 /* Pick a chain member off the free list. */
1966                 cur_tx = sc->tl_cdata.tl_tx_free;
1967                 sc->tl_cdata.tl_tx_free = cur_tx->tl_next;
1968
1969                 cur_tx->tl_next = NULL;
1970
1971                 /* Pack the data into the list. */
1972                 tl_encap(sc, cur_tx, m_head);
1973
1974                 /* Chain it together */
1975                 if (prev != NULL) {
1976                         prev->tl_next = cur_tx;
1977                         prev->tl_ptr->tlist_fptr = vtophys(cur_tx->tl_ptr);
1978                 }
1979                 prev = cur_tx;
1980
1981                 /*
1982                  * If there's a BPF listener, bounce a copy of this frame
1983                  * to him.
1984                  */
1985                 if (ifp->if_bpf)
1986                         bpf_mtap(ifp, cur_tx->tl_mbuf);
1987         }
1988
1989         /*
1990          * If there are no packets queued, bail.
1991          */
1992         if (cur_tx == NULL)
1993                 return;
1994
1995         /*
1996          * That's all we can stands, we can't stands no more.
1997          * If there are no other transfers pending, then issue the
1998          * TX GO command to the adapter to start things moving.
1999          * Otherwise, just leave the data in the queue and let
2000          * the EOF/EOC interrupt handler send.
2001          */
2002         if (sc->tl_cdata.tl_tx_head == NULL) {
2003                 sc->tl_cdata.tl_tx_head = start_tx;
2004                 sc->tl_cdata.tl_tx_tail = cur_tx;
2005
2006                 if (sc->tl_txeoc) {
2007                         sc->tl_txeoc = 0;
2008                         CSR_WRITE_4(sc, TL_CH_PARM, vtophys(start_tx->tl_ptr));
2009                         cmd = CSR_READ_4(sc, TL_HOSTCMD);
2010                         cmd &= ~TL_CMD_RT;
2011                         cmd |= TL_CMD_GO|TL_CMD_INTSON;
2012                         CMD_PUT(sc, cmd);
2013                 }
2014         } else {
2015                 sc->tl_cdata.tl_tx_tail->tl_next = start_tx;
2016                 sc->tl_cdata.tl_tx_tail = cur_tx;
2017         }
2018
2019         /*
2020          * Set a timeout in case the chip goes out to lunch.
2021          */
2022         ifp->if_timer = 5;
2023
2024         return;
2025 }
2026
2027 static void tl_init(xsc)
2028         void                    *xsc;
2029 {
2030         struct tl_softc         *sc = xsc;
2031         struct ifnet            *ifp = &sc->arpcom.ac_if;
2032         int                     s;
2033         struct mii_data         *mii;
2034
2035         s = splimp();
2036
2037         ifp = &sc->arpcom.ac_if;
2038
2039         /*
2040          * Cancel pending I/O.
2041          */
2042         tl_stop(sc);
2043
2044         /* Initialize TX FIFO threshold */
2045         tl_dio_clrbit(sc, TL_ACOMMIT, TL_AC_TXTHRESH);
2046         tl_dio_setbit(sc, TL_ACOMMIT, TL_AC_TXTHRESH_16LONG);
2047
2048         /* Set PCI burst size */
2049         tl_dio_write8(sc, TL_BSIZEREG, TL_RXBURST_16LONG|TL_TXBURST_16LONG);
2050
2051         /*
2052          * Set 'capture all frames' bit for promiscuous mode.
2053          */
2054         if (ifp->if_flags & IFF_PROMISC)
2055                 tl_dio_setbit(sc, TL_NETCMD, TL_CMD_CAF);
2056         else
2057                 tl_dio_clrbit(sc, TL_NETCMD, TL_CMD_CAF);
2058
2059         /*
2060          * Set capture broadcast bit to capture broadcast frames.
2061          */
2062         if (ifp->if_flags & IFF_BROADCAST)
2063                 tl_dio_clrbit(sc, TL_NETCMD, TL_CMD_NOBRX);
2064         else
2065                 tl_dio_setbit(sc, TL_NETCMD, TL_CMD_NOBRX);
2066
2067         tl_dio_write16(sc, TL_MAXRX, MCLBYTES);
2068
2069         /* Init our MAC address */
2070         tl_setfilt(sc, (caddr_t)&sc->arpcom.ac_enaddr, 0);
2071
2072         /* Init multicast filter, if needed. */
2073         tl_setmulti(sc);
2074
2075         /* Init circular RX list. */
2076         if (tl_list_rx_init(sc) == ENOBUFS) {
2077                 printf("tl%d: initialization failed: no "
2078                         "memory for rx buffers\n", sc->tl_unit);
2079                 tl_stop(sc);
2080                 return;
2081         }
2082
2083         /* Init TX pointers. */
2084         tl_list_tx_init(sc);
2085
2086         /* Enable PCI interrupts. */
2087         CMD_SET(sc, TL_CMD_INTSON);
2088
2089         /* Load the address of the rx list */
2090         CMD_SET(sc, TL_CMD_RT);
2091         CSR_WRITE_4(sc, TL_CH_PARM, vtophys(&sc->tl_ldata->tl_rx_list[0]));
2092
2093         if (!sc->tl_bitrate) {
2094                 if (sc->tl_miibus != NULL) {
2095                         mii = device_get_softc(sc->tl_miibus);
2096                         mii_mediachg(mii);
2097                 }
2098         }
2099
2100         /* Send the RX go command */
2101         CMD_SET(sc, TL_CMD_GO|TL_CMD_NES|TL_CMD_RT);
2102
2103         ifp->if_flags |= IFF_RUNNING;
2104         ifp->if_flags &= ~IFF_OACTIVE;
2105
2106         (void)splx(s);
2107
2108         /* Start the stats update counter */
2109         sc->tl_stat_ch = timeout(tl_stats_update, sc, hz);
2110
2111         return;
2112 }
2113
2114 /*
2115  * Set media options.
2116  */
2117 static int tl_ifmedia_upd(ifp)
2118         struct ifnet            *ifp;
2119 {
2120         struct tl_softc         *sc;
2121         struct mii_data         *mii = NULL;
2122
2123         sc = ifp->if_softc;
2124
2125         if (sc->tl_bitrate)
2126                 tl_setmode(sc, sc->ifmedia.ifm_media);
2127         else {
2128                 mii = device_get_softc(sc->tl_miibus);
2129                 mii_mediachg(mii);
2130         }
2131
2132         return(0);
2133 }
2134
2135 /*
2136  * Report current media status.
2137  */
2138 static void tl_ifmedia_sts(ifp, ifmr)
2139         struct ifnet            *ifp;
2140         struct ifmediareq       *ifmr;
2141 {
2142         struct tl_softc         *sc;
2143         struct mii_data         *mii;
2144
2145         sc = ifp->if_softc;
2146
2147         ifmr->ifm_active = IFM_ETHER;
2148
2149         if (sc->tl_bitrate) {
2150                 if (tl_dio_read8(sc, TL_ACOMMIT) & TL_AC_MTXD1)
2151                         ifmr->ifm_active = IFM_ETHER|IFM_10_5;
2152                 else
2153                         ifmr->ifm_active = IFM_ETHER|IFM_10_T;
2154                 if (tl_dio_read8(sc, TL_ACOMMIT) & TL_AC_MTXD3)
2155                         ifmr->ifm_active |= IFM_HDX;
2156                 else
2157                         ifmr->ifm_active |= IFM_FDX;
2158                 return;
2159         } else {
2160                 mii = device_get_softc(sc->tl_miibus);
2161                 mii_pollstat(mii);
2162                 ifmr->ifm_active = mii->mii_media_active;
2163                 ifmr->ifm_status = mii->mii_media_status;
2164         }
2165
2166         return;
2167 }
2168
2169 static int tl_ioctl(ifp, command, data)
2170         struct ifnet            *ifp;
2171         u_long                  command;
2172         caddr_t                 data;
2173 {
2174         struct tl_softc         *sc = ifp->if_softc;
2175         struct ifreq            *ifr = (struct ifreq *) data;
2176         int                     s, error = 0;
2177
2178         s = splimp();
2179
2180         switch(command) {
2181         case SIOCSIFADDR:
2182         case SIOCGIFADDR:
2183         case SIOCSIFMTU:
2184                 error = ether_ioctl(ifp, command, data);
2185                 break;
2186         case SIOCSIFFLAGS:
2187                 if (ifp->if_flags & IFF_UP) {
2188                         if (ifp->if_flags & IFF_RUNNING &&
2189                             ifp->if_flags & IFF_PROMISC &&
2190                             !(sc->tl_if_flags & IFF_PROMISC)) {
2191                                 tl_dio_setbit(sc, TL_NETCMD, TL_CMD_CAF);
2192                                 tl_setmulti(sc);
2193                         } else if (ifp->if_flags & IFF_RUNNING &&
2194                             !(ifp->if_flags & IFF_PROMISC) &&
2195                             sc->tl_if_flags & IFF_PROMISC) {
2196                                 tl_dio_clrbit(sc, TL_NETCMD, TL_CMD_CAF);
2197                                 tl_setmulti(sc);
2198                         } else
2199                                 tl_init(sc);
2200                 } else {
2201                         if (ifp->if_flags & IFF_RUNNING) {
2202                                 tl_stop(sc);
2203                         }
2204                 }
2205                 sc->tl_if_flags = ifp->if_flags;
2206                 error = 0;
2207                 break;
2208         case SIOCADDMULTI:
2209         case SIOCDELMULTI:
2210                 tl_setmulti(sc);
2211                 error = 0;
2212                 break;
2213         case SIOCSIFMEDIA:
2214         case SIOCGIFMEDIA:
2215                 if (sc->tl_bitrate)
2216                         error = ifmedia_ioctl(ifp, ifr, &sc->ifmedia, command);
2217                 else {
2218                         struct mii_data         *mii;
2219                         mii = device_get_softc(sc->tl_miibus);
2220                         error = ifmedia_ioctl(ifp, ifr,
2221                             &mii->mii_media, command);
2222                 }
2223                 break;
2224         default:
2225                 error = EINVAL;
2226                 break;
2227         }
2228
2229         (void)splx(s);
2230
2231         return(error);
2232 }
2233
2234 static void tl_watchdog(ifp)
2235         struct ifnet            *ifp;
2236 {
2237         struct tl_softc         *sc;
2238
2239         sc = ifp->if_softc;
2240
2241         printf("tl%d: device timeout\n", sc->tl_unit);
2242
2243         ifp->if_oerrors++;
2244
2245         tl_softreset(sc, 1);
2246         tl_init(sc);
2247
2248         return;
2249 }
2250
2251 /*
2252  * Stop the adapter and free any mbufs allocated to the
2253  * RX and TX lists.
2254  */
2255 static void tl_stop(sc)
2256         struct tl_softc         *sc;
2257 {
2258         int             i;
2259         struct ifnet            *ifp;
2260
2261         ifp = &sc->arpcom.ac_if;
2262
2263         /* Stop the stats updater. */
2264         untimeout(tl_stats_update, sc, sc->tl_stat_ch);
2265
2266         /* Stop the transmitter */
2267         CMD_CLR(sc, TL_CMD_RT);
2268         CMD_SET(sc, TL_CMD_STOP);
2269         CSR_WRITE_4(sc, TL_CH_PARM, 0);
2270
2271         /* Stop the receiver */
2272         CMD_SET(sc, TL_CMD_RT);
2273         CMD_SET(sc, TL_CMD_STOP);
2274         CSR_WRITE_4(sc, TL_CH_PARM, 0);
2275
2276         /*
2277          * Disable host interrupts.
2278          */
2279         CMD_SET(sc, TL_CMD_INTSOFF);
2280
2281         /*
2282          * Clear list pointer.
2283          */
2284         CSR_WRITE_4(sc, TL_CH_PARM, 0);
2285
2286         /*
2287          * Free the RX lists.
2288          */
2289         for (i = 0; i < TL_RX_LIST_CNT; i++) {
2290                 if (sc->tl_cdata.tl_rx_chain[i].tl_mbuf != NULL) {
2291                         m_freem(sc->tl_cdata.tl_rx_chain[i].tl_mbuf);
2292                         sc->tl_cdata.tl_rx_chain[i].tl_mbuf = NULL;
2293                 }
2294         }
2295         bzero((char *)&sc->tl_ldata->tl_rx_list,
2296                 sizeof(sc->tl_ldata->tl_rx_list));
2297
2298         /*
2299          * Free the TX list buffers.
2300          */
2301         for (i = 0; i < TL_TX_LIST_CNT; i++) {
2302                 if (sc->tl_cdata.tl_tx_chain[i].tl_mbuf != NULL) {
2303                         m_freem(sc->tl_cdata.tl_tx_chain[i].tl_mbuf);
2304                         sc->tl_cdata.tl_tx_chain[i].tl_mbuf = NULL;
2305                 }
2306         }
2307         bzero((char *)&sc->tl_ldata->tl_tx_list,
2308                 sizeof(sc->tl_ldata->tl_tx_list));
2309
2310         ifp->if_flags &= ~(IFF_RUNNING | IFF_OACTIVE);
2311
2312         return;
2313 }
2314
2315 /*
2316  * Stop all chip I/O so that the kernel's probe routines don't
2317  * get confused by errant DMAs when rebooting.
2318  */
2319 static void tl_shutdown(dev)
2320         device_t                dev;
2321 {
2322         struct tl_softc         *sc;
2323
2324         sc = device_get_softc(dev);
2325
2326         tl_stop(sc);
2327
2328         return;
2329 }