ioapic/i386: Rearrange pin information for ioapic low level intrhandler
[dragonfly.git] / sys / platform / pc32 / apic / ioapic_ipl.s
1 /*
2  * Copyright (c) 2003,2004 The DragonFly Project.  All rights reserved.
3  * 
4  * This code is derived from software contributed to The DragonFly Project
5  * by Matthew Dillon <dillon@backplane.com>
6  * 
7  * Redistribution and use in source and binary forms, with or without
8  * modification, are permitted provided that the following conditions
9  * are met:
10  * 
11  * 1. Redistributions of source code must retain the above copyright
12  *    notice, this list of conditions and the following disclaimer.
13  * 2. Redistributions in binary form must reproduce the above copyright
14  *    notice, this list of conditions and the following disclaimer in
15  *    the documentation and/or other materials provided with the
16  *    distribution.
17  * 3. Neither the name of The DragonFly Project nor the names of its
18  *    contributors may be used to endorse or promote products derived
19  *    from this software without specific, prior written permission.
20  * 
21  * THIS SOFTWARE IS PROVIDED BY THE COPYRIGHT HOLDERS AND CONTRIBUTORS
22  * ``AS IS'' AND ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT
23  * LIMITED TO, THE IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS
24  * FOR A PARTICULAR PURPOSE ARE DISCLAIMED.  IN NO EVENT SHALL THE
25  * COPYRIGHT HOLDERS OR CONTRIBUTORS BE LIABLE FOR ANY DIRECT, INDIRECT,
26  * INCIDENTAL, SPECIAL, EXEMPLARY OR CONSEQUENTIAL DAMAGES (INCLUDING,
27  * BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES;
28  * LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED
29  * AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY,
30  * OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT
31  * OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
32  * SUCH DAMAGE.
33  * 
34  * Copyright (c) 1997, by Steve Passe,  All rights reserved.
35  *
36  * Redistribution and use in source and binary forms, with or without
37  * modification, are permitted provided that the following conditions
38  * are met:
39  * 1. Redistributions of source code must retain the above copyright
40  *    notice, this list of conditions and the following disclaimer.
41  * 2. The name of the developer may NOT be used to endorse or promote products
42  *    derived from this software without specific prior written permission.
43  *
44  * THIS SOFTWARE IS PROVIDED BY THE AUTHOR AND CONTRIBUTORS ``AS IS'' AND
45  * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
46  * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
47  * ARE DISCLAIMED.  IN NO EVENT SHALL THE AUTHOR OR CONTRIBUTORS BE LIABLE
48  * FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL
49  * DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS
50  * OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS INTERRUPTION)
51  * HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT
52  * LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY
53  * OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF
54  * SUCH DAMAGE.
55  *
56  * $FreeBSD: src/sys/i386/isa/apic_ipl.s,v 1.27.2.2 2000/09/30 02:49:35 ps Exp $
57  */
58
59 #include <machine/asmacros.h>
60 #include <machine/segments.h>
61 #include <machine/lock.h>
62 #include <machine/psl.h>
63 #include <machine/trap.h>
64
65 #include "apicreg.h"
66 #include <machine_base/apic/ioapic_ipl.h>
67 #include "assym.s"
68
69         .text
70         SUPERALIGN_TEXT
71
72         /*
73          * Functions to enable and disable a hardware interrupt.  The
74          * IRQ number is passed as an argument.
75          */
76 ENTRY(IOAPIC_INTRDIS)
77         IOAPIC_IMASK_LOCK               /* enter critical reg */
78         movl    4(%esp),%eax
79 1:
80         shll    $IOAPIC_IRQI_SZSHIFT, %eax
81         orl     $IOAPIC_IRQI_FLAG_MASKED, CNAME(ioapic_irqs) + IOAPIC_IRQI_FLAGS(%eax)
82         movl    CNAME(ioapic_irqs) + IOAPIC_IRQI_ADDR(%eax), %edx
83         movl    CNAME(ioapic_irqs) + IOAPIC_IRQI_IDX(%eax), %ecx
84         testl   %edx, %edx
85         jz      2f
86         movl    %ecx, (%edx)            /* target register index */
87         orl     $IOART_INTMASK, IOAPIC_WINDOW(%edx)
88                                         /* set intmask in target apic reg */
89 2:
90         IOAPIC_IMASK_UNLOCK             /* exit critical reg */
91         ret
92
93 ENTRY(IOAPIC_INTREN)
94         IOAPIC_IMASK_LOCK               /* enter critical reg */
95         movl    4(%esp), %eax           /* mask into %eax */
96 1:
97         shll    $IOAPIC_IRQI_SZSHIFT, %eax
98         andl    $~IOAPIC_IRQI_FLAG_MASKED, CNAME(ioapic_irqs) + IOAPIC_IRQI_FLAGS(%eax)
99         movl    CNAME(ioapic_irqs) + IOAPIC_IRQI_ADDR(%eax), %edx
100         movl    CNAME(ioapic_irqs) + IOAPIC_IRQI_IDX(%eax), %ecx
101         testl   %edx, %edx
102         jz      2f
103         movl    %ecx, (%edx)            /* write the target register index */
104         andl    $~IOART_INTMASK, IOAPIC_WINDOW(%edx)
105                                         /* clear mask bit */
106 2:      
107         IOAPIC_IMASK_UNLOCK             /* exit critical reg */
108         ret
109
110 /******************************************************************************
111  * 
112  */
113
114 /*
115  * u_int ioapic_read(volatile void *ioapic, int select);
116  */
117 ENTRY(ioapic_read)
118         movl    4(%esp), %edx           /* IOAPIC base register address */
119         movl    8(%esp), %eax           /* target register index */
120         movl    %eax, (%edx)            /* write the target register index */
121         movl    IOAPIC_WINDOW(%edx), %eax /* read the IOAPIC register data */
122         ret                             /* %eax = register value */
123
124 /*
125  * void ioapic_write(volatile void *ioapic, int select, int value);
126  */
127 ENTRY(ioapic_write)
128         movl    4(%esp), %edx           /* IOAPIC base register address */
129         movl    8(%esp), %eax           /* target register index */
130         movl    %eax, (%edx)            /* write the target register index */
131         movl    12(%esp), %eax          /* target register value */
132         movl    %eax, IOAPIC_WINDOW(%edx) /* write the IOAPIC register data */
133         ret                             /* %eax = void */