Initial import of binutils 2.22 on the new vendor branch
[dragonfly.git] / sys / dev / netif / vr / if_vr.c
1 /*
2  * Copyright (c) 1997, 1998
3  *      Bill Paul <wpaul@ctr.columbia.edu>.  All rights reserved.
4  *
5  * Redistribution and use in source and binary forms, with or without
6  * modification, are permitted provided that the following conditions
7  * are met:
8  * 1. Redistributions of source code must retain the above copyright
9  *    notice, this list of conditions and the following disclaimer.
10  * 2. Redistributions in binary form must reproduce the above copyright
11  *    notice, this list of conditions and the following disclaimer in the
12  *    documentation and/or other materials provided with the distribution.
13  * 3. All advertising materials mentioning features or use of this software
14  *    must display the following acknowledgement:
15  *      This product includes software developed by Bill Paul.
16  * 4. Neither the name of the author nor the names of any co-contributors
17  *    may be used to endorse or promote products derived from this software
18  *    without specific prior written permission.
19  *
20  * THIS SOFTWARE IS PROVIDED BY Bill Paul AND CONTRIBUTORS ``AS IS'' AND
21  * ANY EXPRESS OR IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE
22  * IMPLIED WARRANTIES OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE
23  * ARE DISCLAIMED.  IN NO EVENT SHALL Bill Paul OR THE VOICES IN HIS HEAD
24  * BE LIABLE FOR ANY DIRECT, INDIRECT, INCIDENTAL, SPECIAL, EXEMPLARY, OR
25  * CONSEQUENTIAL DAMAGES (INCLUDING, BUT NOT LIMITED TO, PROCUREMENT OF
26  * SUBSTITUTE GOODS OR SERVICES; LOSS OF USE, DATA, OR PROFITS; OR BUSINESS
27  * INTERRUPTION) HOWEVER CAUSED AND ON ANY THEORY OF LIABILITY, WHETHER IN
28  * CONTRACT, STRICT LIABILITY, OR TORT (INCLUDING NEGLIGENCE OR OTHERWISE)
29  * ARISING IN ANY WAY OUT OF THE USE OF THIS SOFTWARE, EVEN IF ADVISED OF
30  * THE POSSIBILITY OF SUCH DAMAGE.
31  *
32  * $FreeBSD: src/sys/pci/if_vr.c,v 1.26.2.13 2003/02/06 04:46:20 silby Exp $
33  */
34
35 /*
36  * VIA Rhine fast ethernet PCI NIC driver
37  *
38  * Supports various network adapters based on the VIA Rhine
39  * and Rhine II PCI controllers, including the D-Link DFE530TX.
40  * Datasheets are available at http://www.via.com.tw.
41  *
42  * Written by Bill Paul <wpaul@ctr.columbia.edu>
43  * Electrical Engineering Department
44  * Columbia University, New York City
45  */
46
47 /*
48  * The VIA Rhine controllers are similar in some respects to the
49  * the DEC tulip chips, except less complicated. The controller
50  * uses an MII bus and an external physical layer interface. The
51  * receiver has a one entry perfect filter and a 64-bit hash table
52  * multicast filter. Transmit and receive descriptors are similar
53  * to the tulip.
54  *
55  * The Rhine has a serious flaw in its transmit DMA mechanism:
56  * transmit buffers must be longword aligned. Unfortunately,
57  * FreeBSD doesn't guarantee that mbufs will be filled in starting
58  * at longword boundaries, so we have to do a buffer copy before
59  * transmission.
60  */
61
62 #include "opt_polling.h"
63
64 #include <sys/param.h>
65 #include <sys/systm.h>
66 #include <sys/sockio.h>
67 #include <sys/mbuf.h>
68 #include <sys/malloc.h>
69 #include <sys/kernel.h>
70 #include <sys/socket.h>
71 #include <sys/serialize.h>
72 #include <sys/bus.h>
73 #include <sys/rman.h>
74 #include <sys/thread2.h>
75 #include <sys/interrupt.h>
76
77 #include <net/if.h>
78 #include <net/ifq_var.h>
79 #include <net/if_arp.h>
80 #include <net/ethernet.h>
81 #include <net/if_dl.h>
82 #include <net/if_media.h>
83
84 #include <net/bpf.h>
85
86 #include <vm/vm.h>              /* for vtophys */
87 #include <vm/pmap.h>            /* for vtophys */
88
89 #include <dev/netif/mii_layer/mii.h>
90 #include <dev/netif/mii_layer/miivar.h>
91
92 #include <bus/pci/pcidevs.h>
93 #include <bus/pci/pcireg.h>
94 #include <bus/pci/pcivar.h>
95
96 #define VR_USEIOSPACE
97
98 #include <dev/netif/vr/if_vrreg.h>
99
100 /* "controller miibus0" required.  See GENERIC if you get errors here. */
101 #include "miibus_if.h"
102
103 #undef VR_USESWSHIFT
104
105 /*
106  * Various supported device vendors/types and their names.
107  */
108 static struct vr_type vr_devs[] = {
109         { PCI_VENDOR_VIATECH, PCI_PRODUCT_VIATECH_VT3043,
110                 "VIA VT3043 Rhine I 10/100BaseTX" },
111         { PCI_VENDOR_VIATECH, PCI_PRODUCT_VIATECH_VT86C100A,
112                 "VIA VT86C100A Rhine II 10/100BaseTX" },
113         { PCI_VENDOR_VIATECH, PCI_PRODUCT_VIATECH_VT6102,
114                 "VIA VT6102 Rhine II 10/100BaseTX" },
115         { PCI_VENDOR_VIATECH, PCI_PRODUCT_VIATECH_VT6105,
116                 "VIA VT6105 Rhine III 10/100BaseTX" },
117         { PCI_VENDOR_VIATECH, PCI_PRODUCT_VIATECH_VT6105M,
118                 "VIA VT6105M Rhine III 10/100BaseTX" },
119         { PCI_VENDOR_DELTA, PCI_PRODUCT_DELTA_RHINEII,
120                 "Delta Electronics Rhine II 10/100BaseTX" },
121         { PCI_VENDOR_ADDTRON, PCI_PRODUCT_ADDTRON_RHINEII,
122                 "Addtron Technology Rhine II 10/100BaseTX" },
123         { 0, 0, NULL }
124 };
125
126 static int      vr_probe(device_t);
127 static int      vr_attach(device_t);
128 static int      vr_detach(device_t);
129
130 static int      vr_newbuf(struct vr_softc *, struct vr_chain_onefrag *,
131                           struct mbuf *);
132 static int      vr_encap(struct vr_softc *, int, struct mbuf * );
133
134 static void     vr_rxeof(struct vr_softc *);
135 static void     vr_rxeoc(struct vr_softc *);
136 static void     vr_txeof(struct vr_softc *);
137 static void     vr_txeoc(struct vr_softc *);
138 static void     vr_tick(void *);
139 static void     vr_intr(void *);
140 static void     vr_start(struct ifnet *);
141 static int      vr_ioctl(struct ifnet *, u_long, caddr_t, struct ucred *);
142 static void     vr_init(void *);
143 static void     vr_stop(struct vr_softc *);
144 static void     vr_watchdog(struct ifnet *);
145 static void     vr_shutdown(device_t);
146 static int      vr_ifmedia_upd(struct ifnet *);
147 static void     vr_ifmedia_sts(struct ifnet *, struct ifmediareq *);
148
149 #ifdef VR_USESWSHIFT
150 static void     vr_mii_sync(struct vr_softc *);
151 static void     vr_mii_send(struct vr_softc *, uint32_t, int);
152 #endif
153 static int      vr_mii_readreg(struct vr_softc *, struct vr_mii_frame *);
154 static int      vr_mii_writereg(struct vr_softc *, struct vr_mii_frame *);
155 static int      vr_miibus_readreg(device_t, int, int);
156 static int      vr_miibus_writereg(device_t, int, int, int);
157 static void     vr_miibus_statchg(device_t);
158
159 static void     vr_setcfg(struct vr_softc *, int);
160 static void     vr_setmulti(struct vr_softc *);
161 static void     vr_reset(struct vr_softc *);
162 static int      vr_list_rx_init(struct vr_softc *);
163 static int      vr_list_tx_init(struct vr_softc *);
164 #ifdef DEVICE_POLLING
165 static void     vr_poll(struct ifnet *ifp, enum poll_cmd cmd, int count);
166 #endif
167
168 #ifdef VR_USEIOSPACE
169 #define VR_RES                  SYS_RES_IOPORT
170 #define VR_RID                  VR_PCI_LOIO
171 #else
172 #define VR_RES                  SYS_RES_MEMORY
173 #define VR_RID                  VR_PCI_LOMEM
174 #endif
175
176 static device_method_t vr_methods[] = {
177         /* Device interface */
178         DEVMETHOD(device_probe,         vr_probe),
179         DEVMETHOD(device_attach,        vr_attach),
180         DEVMETHOD(device_detach,        vr_detach),
181         DEVMETHOD(device_shutdown,      vr_shutdown),
182
183         /* bus interface */
184         DEVMETHOD(bus_print_child,      bus_generic_print_child),
185         DEVMETHOD(bus_driver_added,     bus_generic_driver_added),
186
187         /* MII interface */
188         DEVMETHOD(miibus_readreg,       vr_miibus_readreg),
189         DEVMETHOD(miibus_writereg,      vr_miibus_writereg),
190         DEVMETHOD(miibus_statchg,       vr_miibus_statchg),
191
192         { 0, 0 }
193 };
194
195 static driver_t vr_driver = {
196         "vr",
197         vr_methods,
198         sizeof(struct vr_softc)
199 };
200
201 static devclass_t vr_devclass;
202
203 DECLARE_DUMMY_MODULE(if_vr);
204 DRIVER_MODULE(if_vr, pci, vr_driver, vr_devclass, NULL, NULL);
205 DRIVER_MODULE(miibus, vr, miibus_driver, miibus_devclass, NULL, NULL);
206
207 #define VR_SETBIT(sc, reg, x)                           \
208         CSR_WRITE_1(sc, reg,                            \
209                 CSR_READ_1(sc, reg) | (x))
210
211 #define VR_CLRBIT(sc, reg, x)                           \
212         CSR_WRITE_1(sc, reg,                            \
213                 CSR_READ_1(sc, reg) & ~(x))
214
215 #define VR_SETBIT16(sc, reg, x)                         \
216         CSR_WRITE_2(sc, reg,                            \
217                 CSR_READ_2(sc, reg) | (x))
218
219 #define VR_CLRBIT16(sc, reg, x)                         \
220         CSR_WRITE_2(sc, reg,                            \
221                 CSR_READ_2(sc, reg) & ~(x))
222
223 #define VR_SETBIT32(sc, reg, x)                         \
224         CSR_WRITE_4(sc, reg,                            \
225                 CSR_READ_4(sc, reg) | (x))
226
227 #define VR_CLRBIT32(sc, reg, x)                         \
228         CSR_WRITE_4(sc, reg,                            \
229                 CSR_READ_4(sc, reg) & ~(x))
230
231 #define SIO_SET(x)                                      \
232         CSR_WRITE_1(sc, VR_MIICMD,                      \
233                 CSR_READ_1(sc, VR_MIICMD) | (x))
234
235 #define SIO_CLR(x)                                      \
236         CSR_WRITE_1(sc, VR_MIICMD,                      \
237                 CSR_READ_1(sc, VR_MIICMD) & ~(x))
238
239 #ifdef VR_USESWSHIFT
240 /*
241  * Sync the PHYs by setting data bit and strobing the clock 32 times.
242  */
243 static void
244 vr_mii_sync(struct vr_softc *sc)
245 {
246         int i;
247
248         SIO_SET(VR_MIICMD_DIR|VR_MIICMD_DATAIN);
249
250         for (i = 0; i < 32; i++) {
251                 SIO_SET(VR_MIICMD_CLK);
252                 DELAY(1);
253                 SIO_CLR(VR_MIICMD_CLK);
254                 DELAY(1);
255         }
256 }
257
258 /*
259  * Clock a series of bits through the MII.
260  */
261 static void
262 vr_mii_send(struct vr_softc *sc, uint32_t bits, int cnt)
263 {
264         int i;
265
266         SIO_CLR(VR_MIICMD_CLK);
267
268         for (i = (0x1 << (cnt - 1)); i; i >>= 1) {
269                 if (bits & i)
270                         SIO_SET(VR_MIICMD_DATAIN);
271                 else
272                         SIO_CLR(VR_MIICMD_DATAIN);
273                 DELAY(1);
274                 SIO_CLR(VR_MIICMD_CLK);
275                 DELAY(1);
276                 SIO_SET(VR_MIICMD_CLK);
277         }
278 }
279 #endif
280
281 /*
282  * Read an PHY register through the MII.
283  */
284 static int
285 vr_mii_readreg(struct vr_softc *sc, struct vr_mii_frame *frame)
286 #ifdef VR_USESWSHIFT    
287 {
288         int i, ack;
289
290         /* Set up frame for RX. */
291         frame->mii_stdelim = VR_MII_STARTDELIM;
292         frame->mii_opcode = VR_MII_READOP;
293         frame->mii_turnaround = 0;
294         frame->mii_data = 0;
295         
296         CSR_WRITE_1(sc, VR_MIICMD, 0);
297         VR_SETBIT(sc, VR_MIICMD, VR_MIICMD_DIRECTPGM);
298
299         /* Turn on data xmit. */
300         SIO_SET(VR_MIICMD_DIR);
301
302         vr_mii_sync(sc);
303
304         /* Send command/address info. */
305         vr_mii_send(sc, frame->mii_stdelim, 2);
306         vr_mii_send(sc, frame->mii_opcode, 2);
307         vr_mii_send(sc, frame->mii_phyaddr, 5);
308         vr_mii_send(sc, frame->mii_regaddr, 5);
309
310         /* Idle bit. */
311         SIO_CLR((VR_MIICMD_CLK|VR_MIICMD_DATAIN));
312         DELAY(1);
313         SIO_SET(VR_MIICMD_CLK);
314         DELAY(1);
315
316         /* Turn off xmit. */
317         SIO_CLR(VR_MIICMD_DIR);
318
319         /* Check for ack */
320         SIO_CLR(VR_MIICMD_CLK);
321         DELAY(1);
322         ack = CSR_READ_4(sc, VR_MIICMD) & VR_MIICMD_DATAOUT;
323         SIO_SET(VR_MIICMD_CLK);
324         DELAY(1);
325
326         /*
327          * Now try reading data bits. If the ack failed, we still
328          * need to clock through 16 cycles to keep the PHY(s) in sync.
329          */
330         if (ack) {
331                 for(i = 0; i < 16; i++) {
332                         SIO_CLR(VR_MIICMD_CLK);
333                         DELAY(1);
334                         SIO_SET(VR_MIICMD_CLK);
335                         DELAY(1);
336                 }
337                 goto fail;
338         }
339
340         for (i = 0x8000; i; i >>= 1) {
341                 SIO_CLR(VR_MIICMD_CLK);
342                 DELAY(1);
343                 if (!ack) {
344                         if (CSR_READ_4(sc, VR_MIICMD) & VR_MIICMD_DATAOUT)
345                                 frame->mii_data |= i;
346                         DELAY(1);
347                 }
348                 SIO_SET(VR_MIICMD_CLK);
349                 DELAY(1);
350         }
351
352 fail:
353         SIO_CLR(VR_MIICMD_CLK);
354         DELAY(1);
355         SIO_SET(VR_MIICMD_CLK);
356         DELAY(1);
357
358         if (ack)
359                 return(1);
360         return(0);
361 }
362 #else
363 {
364         int i;
365
366         /* Set the PHY address. */
367         CSR_WRITE_1(sc, VR_PHYADDR, (CSR_READ_1(sc, VR_PHYADDR)& 0xe0)|
368             frame->mii_phyaddr);
369
370         /* Set the register address. */
371         CSR_WRITE_1(sc, VR_MIIADDR, frame->mii_regaddr);
372         VR_SETBIT(sc, VR_MIICMD, VR_MIICMD_READ_ENB);
373         
374         for (i = 0; i < 10000; i++) {
375                 if ((CSR_READ_1(sc, VR_MIICMD) & VR_MIICMD_READ_ENB) == 0)
376                         break;
377                 DELAY(1);
378         }
379         frame->mii_data = CSR_READ_2(sc, VR_MIIDATA);
380
381         return(0);
382 }
383 #endif
384
385
386 /*
387  * Write to a PHY register through the MII.
388  */
389 static int
390 vr_mii_writereg(struct vr_softc *sc, struct vr_mii_frame *frame)
391 #ifdef VR_USESWSHIFT    
392 {
393         CSR_WRITE_1(sc, VR_MIICMD, 0);
394         VR_SETBIT(sc, VR_MIICMD, VR_MIICMD_DIRECTPGM);
395
396         /* Set up frame for TX. */
397         frame->mii_stdelim = VR_MII_STARTDELIM;
398         frame->mii_opcode = VR_MII_WRITEOP;
399         frame->mii_turnaround = VR_MII_TURNAROUND;
400         
401         /* Turn on data output. */
402         SIO_SET(VR_MIICMD_DIR);
403
404         vr_mii_sync(sc);
405
406         vr_mii_send(sc, frame->mii_stdelim, 2);
407         vr_mii_send(sc, frame->mii_opcode, 2);
408         vr_mii_send(sc, frame->mii_phyaddr, 5);
409         vr_mii_send(sc, frame->mii_regaddr, 5);
410         vr_mii_send(sc, frame->mii_turnaround, 2);
411         vr_mii_send(sc, frame->mii_data, 16);
412
413         /* Idle bit. */
414         SIO_SET(VR_MIICMD_CLK);
415         DELAY(1);
416         SIO_CLR(VR_MIICMD_CLK);
417         DELAY(1);
418
419         /* Turn off xmit. */
420         SIO_CLR(VR_MIICMD_DIR);
421
422         return(0);
423 }
424 #else
425 {
426         int i;
427
428         /* Set the PHY-adress */
429         CSR_WRITE_1(sc, VR_PHYADDR, (CSR_READ_1(sc, VR_PHYADDR)& 0xe0)|
430                     frame->mii_phyaddr);
431
432         /* Set the register address and data to write. */
433         CSR_WRITE_1(sc, VR_MIIADDR, frame->mii_regaddr);
434         CSR_WRITE_2(sc, VR_MIIDATA, frame->mii_data);
435
436         VR_SETBIT(sc, VR_MIICMD, VR_MIICMD_WRITE_ENB);
437
438         for (i = 0; i < 10000; i++) {
439                 if ((CSR_READ_1(sc, VR_MIICMD) & VR_MIICMD_WRITE_ENB) == 0)
440                         break;
441                 DELAY(1);
442         }
443         return(0);
444 }
445 #endif
446
447 static int
448 vr_miibus_readreg(device_t dev, int phy, int reg)
449 {
450         struct vr_mii_frame frame;
451         struct vr_softc *sc;
452
453         sc = device_get_softc(dev);
454
455         switch (sc->vr_revid) {
456         case REV_ID_VT6102_APOLLO:
457                 if (phy != 1)
458                         return(0);
459                 break;
460         default:
461                 break;
462         }
463
464         bzero(&frame, sizeof(frame));
465
466         frame.mii_phyaddr = phy;
467         frame.mii_regaddr = reg;
468         vr_mii_readreg(sc, &frame);
469
470         return(frame.mii_data);
471 }
472
473 static int
474 vr_miibus_writereg(device_t dev, int phy, int reg, int data)
475 {
476         struct vr_mii_frame frame;
477         struct vr_softc *sc;
478
479         sc = device_get_softc(dev);
480
481         switch (sc->vr_revid) {
482         case REV_ID_VT6102_APOLLO:
483                 if (phy != 1)
484                         return 0;
485                 break;
486         default:
487                 break;
488         }
489
490         bzero(&frame, sizeof(frame));
491
492         frame.mii_phyaddr = phy;
493         frame.mii_regaddr = reg;
494         frame.mii_data = data;
495
496         vr_mii_writereg(sc, &frame);
497
498         return(0);
499 }
500
501 static void
502 vr_miibus_statchg(device_t dev)
503 {
504         struct mii_data *mii;
505         struct vr_softc *sc;
506
507         sc = device_get_softc(dev);
508         mii = device_get_softc(sc->vr_miibus);
509         vr_setcfg(sc, mii->mii_media_active);
510 }
511
512 /*
513  * Program the 64-bit multicast hash filter.
514  */
515 static void
516 vr_setmulti(struct vr_softc *sc)
517 {
518         struct ifnet *ifp;
519         uint32_t hashes[2] = { 0, 0 };
520         struct ifmultiaddr *ifma;
521         uint8_t rxfilt;
522         int mcnt = 0;
523
524         ifp = &sc->arpcom.ac_if;
525
526         rxfilt = CSR_READ_1(sc, VR_RXCFG);
527
528         if (ifp->if_flags & IFF_ALLMULTI || ifp->if_flags & IFF_PROMISC) {
529                 rxfilt |= VR_RXCFG_RX_MULTI;
530                 CSR_WRITE_1(sc, VR_RXCFG, rxfilt);
531                 CSR_WRITE_4(sc, VR_MAR0, 0xFFFFFFFF);
532                 CSR_WRITE_4(sc, VR_MAR1, 0xFFFFFFFF);
533                 return;
534         }
535
536         /* First, zero out all the existing hash bits. */
537         CSR_WRITE_4(sc, VR_MAR0, 0);
538         CSR_WRITE_4(sc, VR_MAR1, 0);
539
540         /* Now program new ones. */
541         TAILQ_FOREACH(ifma, &ifp->if_multiaddrs, ifma_link) {
542                 int h;
543
544                 if (ifma->ifma_addr->sa_family != AF_LINK)
545                         continue;
546
547                 /* use the lower 6 bits */
548                 h = (ether_crc32_be(
549                         LLADDR((struct sockaddr_dl *)ifma->ifma_addr),
550                         ETHER_ADDR_LEN) >> 26) & 0x0000003F;
551                 if (h < 32)
552                         hashes[0] |= (1 << h);
553                 else
554                         hashes[1] |= (1 << (h - 32));
555                 mcnt++;
556         }
557
558         if (mcnt)
559                 rxfilt |= VR_RXCFG_RX_MULTI;
560         else
561                 rxfilt &= ~VR_RXCFG_RX_MULTI;
562
563         CSR_WRITE_4(sc, VR_MAR0, hashes[0]);
564         CSR_WRITE_4(sc, VR_MAR1, hashes[1]);
565         CSR_WRITE_1(sc, VR_RXCFG, rxfilt);
566 }
567
568 /*
569  * In order to fiddle with the
570  * 'full-duplex' and '100Mbps' bits in the netconfig register, we
571  * first have to put the transmit and/or receive logic in the idle state.
572  */
573 static void
574 vr_setcfg(struct vr_softc *sc, int media)
575 {
576         int restart = 0;
577
578         if (CSR_READ_2(sc, VR_COMMAND) & (VR_CMD_TX_ON|VR_CMD_RX_ON)) {
579                 restart = 1;
580                 VR_CLRBIT16(sc, VR_COMMAND, (VR_CMD_TX_ON|VR_CMD_RX_ON));
581         }
582
583         if ((media & IFM_GMASK) == IFM_FDX)
584                 VR_SETBIT16(sc, VR_COMMAND, VR_CMD_FULLDUPLEX);
585         else
586                 VR_CLRBIT16(sc, VR_COMMAND, VR_CMD_FULLDUPLEX);
587
588         if (restart)
589                 VR_SETBIT16(sc, VR_COMMAND, VR_CMD_TX_ON|VR_CMD_RX_ON);
590 }
591
592 static void
593 vr_reset(struct vr_softc *sc)
594 {
595         int i;
596
597         VR_SETBIT16(sc, VR_COMMAND, VR_CMD_RESET);
598
599         for (i = 0; i < VR_TIMEOUT; i++) {
600                 DELAY(10);
601                 if (!(CSR_READ_2(sc, VR_COMMAND) & VR_CMD_RESET))
602                         break;
603         }
604         if (i == VR_TIMEOUT) {
605                 struct ifnet *ifp = &sc->arpcom.ac_if;
606
607                 if (sc->vr_revid < REV_ID_VT3065_A) {
608                         if_printf(ifp, "reset never completed!\n");
609                 } else {
610                         /* Use newer force reset command */
611                         if_printf(ifp, "Using force reset command.\n");
612                         VR_SETBIT(sc, VR_MISC_CR1, VR_MISCCR1_FORSRST);
613                 }
614         }
615
616         /* Wait a little while for the chip to get its brains in order. */
617         DELAY(1000);
618 }
619
620 /*
621  * Probe for a VIA Rhine chip. Check the PCI vendor and device
622  * IDs against our list and return a device name if we find a match.
623  */
624 static int
625 vr_probe(device_t dev)
626 {
627         struct vr_type *t;
628         uint16_t vid, did;
629
630         vid = pci_get_vendor(dev);
631         did = pci_get_device(dev);
632
633         for (t = vr_devs; t->vr_name != NULL; ++t) {
634                 if (vid == t->vr_vid && did == t->vr_did) {
635                         device_set_desc(dev, t->vr_name);
636                         return(0);
637                 }
638         }
639
640         return(ENXIO);
641 }
642
643 /*
644  * Attach the interface. Allocate softc structures, do ifmedia
645  * setup and ethernet/BPF attach.
646  */
647 static int
648 vr_attach(device_t dev)
649 {
650         int i;
651         uint8_t eaddr[ETHER_ADDR_LEN];
652         struct vr_softc *sc;
653         struct ifnet *ifp;
654         int error = 0, rid;
655
656         sc = device_get_softc(dev);
657         callout_init(&sc->vr_stat_timer);
658
659         /*
660          * Handle power management nonsense.
661          */
662         if (pci_get_powerstate(dev) != PCI_POWERSTATE_D0) {
663                 uint32_t iobase, membase, irq;
664
665                 /* Save important PCI config data. */
666                 iobase = pci_read_config(dev, VR_PCI_LOIO, 4);
667                 membase = pci_read_config(dev, VR_PCI_LOMEM, 4);
668                 irq = pci_read_config(dev, VR_PCI_INTLINE, 4);
669
670                 /* Reset the power state. */
671                 device_printf(dev, "chip is in D%d power mode "
672                 "-- setting to D0\n", pci_get_powerstate(dev));
673                 pci_set_powerstate(dev, PCI_POWERSTATE_D0);
674
675                 /* Restore PCI config data. */
676                 pci_write_config(dev, VR_PCI_LOIO, iobase, 4);
677                 pci_write_config(dev, VR_PCI_LOMEM, membase, 4);
678                 pci_write_config(dev, VR_PCI_INTLINE, irq, 4);
679         }
680
681         pci_enable_busmaster(dev);
682
683         sc->vr_revid = pci_get_revid(dev);
684
685         rid = VR_RID;
686         sc->vr_res = bus_alloc_resource_any(dev, VR_RES, &rid, RF_ACTIVE);
687
688         if (sc->vr_res == NULL) {
689                 device_printf(dev, "couldn't map ports/memory\n");
690                 return ENXIO;
691         }
692
693         sc->vr_btag = rman_get_bustag(sc->vr_res);
694         sc->vr_bhandle = rman_get_bushandle(sc->vr_res);
695
696         /* Allocate interrupt */
697         rid = 0;
698         sc->vr_irq = bus_alloc_resource_any(dev, SYS_RES_IRQ, &rid,
699                                             RF_SHAREABLE | RF_ACTIVE);
700
701         if (sc->vr_irq == NULL) {
702                 device_printf(dev, "couldn't map interrupt\n");
703                 error = ENXIO;
704                 goto fail;
705         }
706
707         /*
708          * Windows may put the chip in suspend mode when it
709          * shuts down. Be sure to kick it in the head to wake it
710          * up again.
711          */
712         VR_CLRBIT(sc, VR_STICKHW, (VR_STICKHW_DS0|VR_STICKHW_DS1));
713
714         ifp = &sc->arpcom.ac_if;
715         if_initname(ifp, device_get_name(dev), device_get_unit(dev));
716
717         /* Reset the adapter. */
718         vr_reset(sc);
719
720         /*
721          * Turn on bit2 (MIION) in PCI configuration register 0x53 during
722          * initialization and disable AUTOPOLL.
723          */
724         pci_write_config(dev, VR_PCI_MODE,
725             pci_read_config(dev, VR_PCI_MODE, 4) | (VR_MODE3_MIION << 24), 4);
726         VR_CLRBIT(sc, VR_MIICMD, VR_MIICMD_AUTOPOLL);
727
728         /*
729          * Get station address. The way the Rhine chips work,
730          * you're not allowed to directly access the EEPROM once
731          * they've been programmed a special way. Consequently,
732          * we need to read the node address from the PAR0 and PAR1
733          * registers.
734          */
735         VR_SETBIT(sc, VR_EECSR, VR_EECSR_LOAD);
736         DELAY(200);
737         for (i = 0; i < ETHER_ADDR_LEN; i++)
738                 eaddr[i] = CSR_READ_1(sc, VR_PAR0 + i);
739
740         sc->vr_ldata = contigmalloc(sizeof(struct vr_list_data), M_DEVBUF,
741             M_WAITOK | M_ZERO, 0, 0xffffffff, PAGE_SIZE, 0);
742
743         if (sc->vr_ldata == NULL) {
744                 device_printf(dev, "no memory for list buffers!\n");
745                 error = ENXIO;
746                 goto fail;
747         }
748
749         /* Initialize TX buffer */
750         sc->vr_cdata.vr_tx_buf = contigmalloc(VR_TX_BUF_SIZE, M_DEVBUF,
751             M_WAITOK, 0, 0xffffffff, PAGE_SIZE, 0);
752         if (sc->vr_cdata.vr_tx_buf == NULL) {
753                 device_printf(dev, "can't allocate tx buffer!\n");
754                 error = ENXIO;
755                 goto fail;
756         }
757
758         /* Set various TX indexes to invalid value */
759         sc->vr_cdata.vr_tx_free_idx = -1;
760         sc->vr_cdata.vr_tx_tail_idx = -1;
761         sc->vr_cdata.vr_tx_head_idx = -1;
762
763
764         ifp->if_softc = sc;
765         ifp->if_mtu = ETHERMTU;
766         ifp->if_flags = IFF_BROADCAST | IFF_SIMPLEX | IFF_MULTICAST;
767         ifp->if_ioctl = vr_ioctl;
768         ifp->if_start = vr_start;
769 #ifdef DEVICE_POLLING
770         ifp->if_poll = vr_poll;
771 #endif
772         ifp->if_watchdog = vr_watchdog;
773         ifp->if_init = vr_init;
774         ifp->if_baudrate = 10000000;
775         ifq_set_maxlen(&ifp->if_snd, VR_TX_LIST_CNT - 1);
776         ifq_set_ready(&ifp->if_snd);
777
778         /*
779          * Do MII setup.
780          */
781         if (mii_phy_probe(dev, &sc->vr_miibus,
782             vr_ifmedia_upd, vr_ifmedia_sts)) {
783                 if_printf(ifp, "MII without any phy!\n");
784                 error = ENXIO;
785                 goto fail;
786         }
787
788         /* Call MI attach routine. */
789         ether_ifattach(ifp, eaddr, NULL);
790
791         error = bus_setup_intr(dev, sc->vr_irq, INTR_MPSAFE,
792                                vr_intr, sc, &sc->vr_intrhand, 
793                                ifp->if_serializer);
794         if (error) {
795                 device_printf(dev, "couldn't set up irq\n");
796                 ether_ifdetach(ifp);
797                 goto fail;
798         }
799
800         ifp->if_cpuid = ithread_cpuid(rman_get_start(sc->vr_irq));
801         KKASSERT(ifp->if_cpuid >= 0 && ifp->if_cpuid < ncpus);
802
803         return 0;
804
805 fail:
806         vr_detach(dev);
807         return(error);
808 }
809
810 static int
811 vr_detach(device_t dev)
812 {
813         struct vr_softc *sc = device_get_softc(dev);
814         struct ifnet *ifp = &sc->arpcom.ac_if;
815
816         if (device_is_attached(dev)) {
817                 lwkt_serialize_enter(ifp->if_serializer);
818                 vr_stop(sc);
819                 bus_teardown_intr(dev, sc->vr_irq, sc->vr_intrhand);
820                 lwkt_serialize_exit(ifp->if_serializer);
821
822                 ether_ifdetach(ifp);
823         }
824         if (sc->vr_miibus != NULL)
825                 device_delete_child(dev, sc->vr_miibus);
826         bus_generic_detach(dev);
827
828         if (sc->vr_irq != NULL)
829                 bus_release_resource(dev, SYS_RES_IRQ, 0, sc->vr_irq);
830         if (sc->vr_res != NULL)
831                 bus_release_resource(dev, VR_RES, VR_RID, sc->vr_res);
832         if (sc->vr_ldata != NULL)
833                 contigfree(sc->vr_ldata, sizeof(struct vr_list_data), M_DEVBUF);
834         if (sc->vr_cdata.vr_tx_buf != NULL)
835                 contigfree(sc->vr_cdata.vr_tx_buf, VR_TX_BUF_SIZE, M_DEVBUF);
836
837         return(0);
838 }
839
840 /*
841  * Initialize the transmit descriptors.
842  */
843 static int
844 vr_list_tx_init(struct vr_softc *sc)
845 {
846         struct vr_chain_data *cd;
847         struct vr_list_data *ld;
848         struct vr_chain *tx_chain;
849         int i;
850
851         cd = &sc->vr_cdata;
852         ld = sc->vr_ldata;
853         tx_chain = cd->vr_tx_chain;
854
855         for (i = 0; i < VR_TX_LIST_CNT; i++) {
856                 tx_chain[i].vr_ptr = &ld->vr_tx_list[i];
857                 if (i == (VR_TX_LIST_CNT - 1))
858                         tx_chain[i].vr_next_idx = 0;
859                 else
860                         tx_chain[i].vr_next_idx = i + 1;
861         }
862
863         for (i = 0; i < VR_TX_LIST_CNT; ++i) {
864                 void *tx_buf;
865                 int next_idx;
866
867                 tx_buf = VR_TX_BUF(sc, i);
868                 next_idx = tx_chain[i].vr_next_idx;
869
870                 tx_chain[i].vr_next_desc_paddr =
871                         vtophys(tx_chain[next_idx].vr_ptr);
872                 tx_chain[i].vr_buf_paddr = vtophys(tx_buf);
873         }
874
875         cd->vr_tx_free_idx = 0;
876         cd->vr_tx_tail_idx = cd->vr_tx_head_idx = -1;
877
878         return 0;
879 }
880
881
882 /*
883  * Initialize the RX descriptors and allocate mbufs for them. Note that
884  * we arrange the descriptors in a closed ring, so that the last descriptor
885  * points back to the first.
886  */
887 static int
888 vr_list_rx_init(struct vr_softc *sc)
889 {
890         struct vr_chain_data *cd;
891         struct vr_list_data *ld;
892         int i, nexti;
893
894         cd = &sc->vr_cdata;
895         ld = sc->vr_ldata;
896
897         for (i = 0; i < VR_RX_LIST_CNT; i++) {
898                 cd->vr_rx_chain[i].vr_ptr = (struct vr_desc *)&ld->vr_rx_list[i];
899                 if (vr_newbuf(sc, &cd->vr_rx_chain[i], NULL) == ENOBUFS)
900                         return(ENOBUFS);
901                 if (i == (VR_RX_LIST_CNT - 1))
902                         nexti = 0;
903                 else
904                         nexti = i + 1;
905                 cd->vr_rx_chain[i].vr_nextdesc = &cd->vr_rx_chain[nexti];
906                 ld->vr_rx_list[i].vr_next = vtophys(&ld->vr_rx_list[nexti]);
907         }
908
909         cd->vr_rx_head = &cd->vr_rx_chain[0];
910
911         return(0);
912 }
913
914 /*
915  * Initialize an RX descriptor and attach an MBUF cluster.
916  * Note: the length fields are only 11 bits wide, which means the
917  * largest size we can specify is 2047. This is important because
918  * MCLBYTES is 2048, so we have to subtract one otherwise we'll
919  * overflow the field and make a mess.
920  */
921 static int
922 vr_newbuf(struct vr_softc *sc, struct vr_chain_onefrag *c, struct mbuf *m)
923 {
924         struct mbuf *m_new = NULL;
925
926         if (m == NULL) {
927                 m_new = m_getcl(MB_DONTWAIT, MT_DATA, M_PKTHDR);
928                 if (m_new == NULL)
929                         return (ENOBUFS);
930                 m_new->m_len = m_new->m_pkthdr.len = MCLBYTES;
931         } else {
932                 m_new = m;
933                 m_new->m_len = m_new->m_pkthdr.len = MCLBYTES;
934                 m_new->m_data = m_new->m_ext.ext_buf;
935         }
936
937         m_adj(m_new, sizeof(uint64_t));
938
939         c->vr_mbuf = m_new;
940         c->vr_ptr->vr_status = VR_RXSTAT;
941         c->vr_ptr->vr_data = vtophys(mtod(m_new, caddr_t));
942         c->vr_ptr->vr_ctl = VR_RXCTL | VR_RXLEN;
943
944         return(0);
945 }
946
947 /*
948  * A frame has been uploaded: pass the resulting mbuf chain up to
949  * the higher level protocols.
950  */
951 static void
952 vr_rxeof(struct vr_softc *sc)
953 {
954         struct mbuf *m;
955         struct ifnet *ifp;
956         struct vr_chain_onefrag *cur_rx;
957         int total_len = 0;
958         uint32_t rxstat;
959
960         ifp = &sc->arpcom.ac_if;
961
962         while(!((rxstat = sc->vr_cdata.vr_rx_head->vr_ptr->vr_status) &
963                                                         VR_RXSTAT_OWN)) {
964                 struct mbuf *m0 = NULL;
965
966                 cur_rx = sc->vr_cdata.vr_rx_head;
967                 sc->vr_cdata.vr_rx_head = cur_rx->vr_nextdesc;
968                 m = cur_rx->vr_mbuf;
969
970                 /*
971                  * If an error occurs, update stats, clear the
972                  * status word and leave the mbuf cluster in place:
973                  * it should simply get re-used next time this descriptor
974                  * comes up in the ring.
975                  */
976                 if (rxstat & VR_RXSTAT_RXERR) {
977                         ifp->if_ierrors++;
978                         if_printf(ifp, "rx error (%02x):", rxstat & 0x000000ff);
979                         if (rxstat & VR_RXSTAT_CRCERR)
980                                 kprintf(" crc error");
981                         if (rxstat & VR_RXSTAT_FRAMEALIGNERR)
982                                 kprintf(" frame alignment error\n");
983                         if (rxstat & VR_RXSTAT_FIFOOFLOW)
984                                 kprintf(" FIFO overflow");
985                         if (rxstat & VR_RXSTAT_GIANT)
986                                 kprintf(" received giant packet");
987                         if (rxstat & VR_RXSTAT_RUNT)
988                                 kprintf(" received runt packet");
989                         if (rxstat & VR_RXSTAT_BUSERR)
990                                 kprintf(" system bus error");
991                         if (rxstat & VR_RXSTAT_BUFFERR)
992                                 kprintf("rx buffer error");
993                         kprintf("\n");
994                         vr_newbuf(sc, cur_rx, m);
995                         continue;
996                 }
997
998                 /* No errors; receive the packet. */    
999                 total_len = VR_RXBYTES(cur_rx->vr_ptr->vr_status);
1000
1001                 /*
1002                  * XXX The VIA Rhine chip includes the CRC with every
1003                  * received frame, and there's no way to turn this
1004                  * behavior off (at least, I can't find anything in
1005                  * the manual that explains how to do it) so we have
1006                  * to trim off the CRC manually.
1007                  */
1008                 total_len -= ETHER_CRC_LEN;
1009
1010                 m0 = m_devget(mtod(m, char *) - ETHER_ALIGN,
1011                     total_len + ETHER_ALIGN, 0, ifp, NULL);
1012                 vr_newbuf(sc, cur_rx, m);
1013                 if (m0 == NULL) {
1014                         ifp->if_ierrors++;
1015                         continue;
1016                 }
1017                 m_adj(m0, ETHER_ALIGN);
1018                 m = m0;
1019
1020                 ifp->if_ipackets++;
1021                 ifp->if_input(ifp, m);
1022         }
1023 }
1024
1025 static void
1026 vr_rxeoc(struct vr_softc *sc)
1027 {
1028         struct ifnet *ifp;
1029         int i;
1030
1031         ifp = &sc->arpcom.ac_if;
1032
1033         ifp->if_ierrors++;
1034
1035         VR_CLRBIT16(sc, VR_COMMAND, VR_CMD_RX_ON);      
1036         DELAY(10000);
1037
1038         /* Wait for receiver to stop */
1039         for (i = 0x400;
1040              i && (CSR_READ_2(sc, VR_COMMAND) & VR_CMD_RX_ON);
1041              i--)
1042                 ;       /* Wait for receiver to stop */
1043
1044         if (i == 0) {
1045                 if_printf(ifp, "rx shutdown error!\n");
1046                 sc->vr_flags |= VR_F_RESTART;
1047                 return;
1048         }
1049
1050         vr_rxeof(sc);
1051
1052         CSR_WRITE_4(sc, VR_RXADDR, vtophys(sc->vr_cdata.vr_rx_head->vr_ptr));
1053         VR_SETBIT16(sc, VR_COMMAND, VR_CMD_RX_ON);
1054         VR_SETBIT16(sc, VR_COMMAND, VR_CMD_RX_GO);
1055 }
1056
1057 /*
1058  * A frame was downloaded to the chip. It's safe for us to clean up
1059  * the list buffers.
1060  */
1061 static void
1062 vr_txeof(struct vr_softc *sc)
1063 {
1064         struct vr_chain_data *cd;
1065         struct vr_chain *tx_chain;
1066         struct ifnet *ifp;
1067
1068         ifp = &sc->arpcom.ac_if;
1069         cd = &sc->vr_cdata;
1070
1071         /* Reset the timeout timer; if_txeoc will clear it. */
1072         ifp->if_timer = 5;
1073
1074         /* Sanity check. */
1075         if (cd->vr_tx_head_idx == -1)
1076                 return;
1077
1078         tx_chain = cd->vr_tx_chain;
1079
1080         /*
1081          * Go through our tx list and free mbufs for those
1082          * frames that have been transmitted.
1083          */
1084         while(tx_chain[cd->vr_tx_head_idx].vr_buf != NULL) {
1085                 struct vr_chain *cur_tx;
1086                 uint32_t txstat;
1087                 int i;
1088
1089                 cur_tx = &tx_chain[cd->vr_tx_head_idx];
1090                 txstat = cur_tx->vr_ptr->vr_status;
1091
1092                 if ((txstat & VR_TXSTAT_ABRT) ||
1093                     (txstat & VR_TXSTAT_UDF)) {
1094                         for (i = 0x400;
1095                              i && (CSR_READ_2(sc, VR_COMMAND) & VR_CMD_TX_ON);
1096                              i--)
1097                                 ;       /* Wait for chip to shutdown */
1098                         if (i == 0) {
1099                                 if_printf(ifp, "tx shutdown timeout\n");
1100                                 sc->vr_flags |= VR_F_RESTART;
1101                                 break;
1102                         }
1103                         VR_TXOWN(cur_tx) = VR_TXSTAT_OWN;
1104                         CSR_WRITE_4(sc, VR_TXADDR, vtophys(cur_tx->vr_ptr));
1105                         break;
1106                 }
1107
1108                 if (txstat & VR_TXSTAT_OWN)
1109                         break;
1110
1111                 if (txstat & VR_TXSTAT_ERRSUM) {
1112                         ifp->if_oerrors++;
1113                         if (txstat & VR_TXSTAT_DEFER)
1114                                 ifp->if_collisions++;
1115                         if (txstat & VR_TXSTAT_LATECOLL)
1116                                 ifp->if_collisions++;
1117                 }
1118
1119                 ifp->if_collisions += (txstat & VR_TXSTAT_COLLCNT) >> 3;
1120
1121                 ifp->if_opackets++;
1122                 cur_tx->vr_buf = NULL;
1123
1124                 if (cd->vr_tx_head_idx == cd->vr_tx_tail_idx) {
1125                         cd->vr_tx_head_idx = -1;
1126                         cd->vr_tx_tail_idx = -1;
1127                         break;
1128                 }
1129
1130                 cd->vr_tx_head_idx = cur_tx->vr_next_idx;
1131         }
1132 }
1133
1134 /*
1135  * TX 'end of channel' interrupt handler.
1136  */
1137 static void
1138 vr_txeoc(struct vr_softc *sc)
1139 {
1140         struct ifnet *ifp;
1141
1142         ifp = &sc->arpcom.ac_if;
1143
1144         if (sc->vr_cdata.vr_tx_head_idx == -1) {
1145                 ifp->if_flags &= ~IFF_OACTIVE;
1146                 sc->vr_cdata.vr_tx_tail_idx = -1;
1147                 ifp->if_timer = 0;
1148         }
1149 }
1150
1151 static void
1152 vr_tick(void *xsc)
1153 {
1154         struct vr_softc *sc = xsc;
1155         struct ifnet *ifp = &sc->arpcom.ac_if;
1156         struct mii_data *mii;
1157
1158         lwkt_serialize_enter(ifp->if_serializer);
1159
1160         if (sc->vr_flags & VR_F_RESTART) {
1161                 if_printf(&sc->arpcom.ac_if, "restarting\n");
1162                 vr_stop(sc);
1163                 vr_reset(sc);
1164                 vr_init(sc);
1165                 sc->vr_flags &= ~VR_F_RESTART;
1166         }
1167
1168         mii = device_get_softc(sc->vr_miibus);
1169         mii_tick(mii);
1170
1171         callout_reset(&sc->vr_stat_timer, hz, vr_tick, sc);
1172
1173         lwkt_serialize_exit(ifp->if_serializer);
1174 }
1175
1176 static void
1177 vr_intr(void *arg)
1178 {
1179         struct vr_softc *sc;
1180         struct ifnet *ifp;
1181         uint16_t status;
1182
1183         sc = arg;
1184         ifp = &sc->arpcom.ac_if;
1185
1186         /* Supress unwanted interrupts. */
1187         if (!(ifp->if_flags & IFF_UP)) {
1188                 vr_stop(sc);
1189                 return;
1190         }
1191
1192         /* Disable interrupts. */
1193         if ((ifp->if_flags & IFF_POLLING) == 0)
1194                 CSR_WRITE_2(sc, VR_IMR, 0x0000);
1195
1196         for (;;) {
1197                 status = CSR_READ_2(sc, VR_ISR);
1198                 if (status)
1199                         CSR_WRITE_2(sc, VR_ISR, status);
1200
1201                 if ((status & VR_INTRS) == 0)
1202                         break;
1203
1204                 if (status & VR_ISR_RX_OK)
1205                         vr_rxeof(sc);
1206
1207                 if (status & VR_ISR_RX_DROPPED) {
1208                         if_printf(ifp, "rx packet lost\n");
1209                         ifp->if_ierrors++;
1210                         }
1211
1212                 if ((status & VR_ISR_RX_ERR) || (status & VR_ISR_RX_NOBUF) ||
1213                     (status & VR_ISR_RX_NOBUF) || (status & VR_ISR_RX_OFLOW)) {
1214                         if_printf(ifp, "receive error (%04x)", status);
1215                         if (status & VR_ISR_RX_NOBUF)
1216                                 kprintf(" no buffers");
1217                         if (status & VR_ISR_RX_OFLOW)
1218                                 kprintf(" overflow");
1219                         if (status & VR_ISR_RX_DROPPED)
1220                                 kprintf(" packet lost");
1221                         kprintf("\n");
1222                         vr_rxeoc(sc);
1223                 }
1224
1225                 if ((status & VR_ISR_BUSERR) || (status & VR_ISR_TX_UNDERRUN)) {
1226                         vr_reset(sc);
1227                         vr_init(sc);
1228                         break;
1229                 }
1230
1231                 if ((status & VR_ISR_TX_OK) || (status & VR_ISR_TX_ABRT) ||
1232                     (status & VR_ISR_TX_ABRT2) || (status & VR_ISR_UDFI)) {
1233                         vr_txeof(sc);
1234                         if ((status & VR_ISR_UDFI) ||
1235                             (status & VR_ISR_TX_ABRT2) ||
1236                             (status & VR_ISR_TX_ABRT)) {
1237                                 ifp->if_oerrors++;
1238                                 if (sc->vr_cdata.vr_tx_head_idx != -1) {
1239                                         VR_SETBIT16(sc, VR_COMMAND,
1240                                                     VR_CMD_TX_ON);
1241                                         VR_SETBIT16(sc, VR_COMMAND,
1242                                                     VR_CMD_TX_GO);
1243                                 }
1244                         } else {
1245                                 vr_txeoc(sc);
1246                         }
1247                 }
1248
1249         }
1250
1251         /* Re-enable interrupts. */
1252         if ((ifp->if_flags & IFF_POLLING) == 0)
1253                 CSR_WRITE_2(sc, VR_IMR, VR_INTRS);
1254
1255         if (!ifq_is_empty(&ifp->if_snd))
1256                 if_devstart(ifp);
1257 }
1258
1259 /*
1260  * Encapsulate an mbuf chain in a descriptor by coupling the mbuf data
1261  * pointers to the fragment pointers.
1262  */
1263 static int
1264 vr_encap(struct vr_softc *sc, int chain_idx, struct mbuf *m_head)
1265 {
1266         struct vr_chain *c;
1267         struct vr_desc *f;
1268         caddr_t tx_buf;
1269         int len;
1270
1271         KASSERT(chain_idx >= 0 && chain_idx < VR_TX_LIST_CNT,
1272                 ("%s: chain idx(%d) out of range 0-%d",
1273                  sc->arpcom.ac_if.if_xname, chain_idx, VR_TX_LIST_CNT));
1274
1275         /*
1276          * The VIA Rhine wants packet buffers to be longword
1277          * aligned, but very often our mbufs aren't. Rather than
1278          * waste time trying to decide when to copy and when not
1279          * to copy, just do it all the time.
1280          */
1281         tx_buf = VR_TX_BUF(sc, chain_idx);
1282         m_copydata(m_head, 0, m_head->m_pkthdr.len, tx_buf);
1283         len = m_head->m_pkthdr.len;
1284
1285         /*
1286          * The Rhine chip doesn't auto-pad, so we have to make
1287          * sure to pad short frames out to the minimum frame length
1288          * ourselves.
1289          */
1290         if (len < VR_MIN_FRAMELEN) {
1291                 bzero(tx_buf + len, VR_MIN_FRAMELEN - len);
1292                 len = VR_MIN_FRAMELEN;
1293         }
1294
1295         c = &sc->vr_cdata.vr_tx_chain[chain_idx];
1296         c->vr_buf = tx_buf;
1297
1298         f = c->vr_ptr;
1299         f->vr_data = c->vr_buf_paddr;
1300         f->vr_ctl = len;
1301         f->vr_ctl |= (VR_TXCTL_TLINK | VR_TXCTL_FIRSTFRAG);
1302         f->vr_ctl |= (VR_TXCTL_LASTFRAG | VR_TXCTL_FINT);
1303         f->vr_status = 0;
1304         f->vr_next = c->vr_next_desc_paddr;
1305
1306         return(0);
1307 }
1308
1309 /*
1310  * Main transmit routine. To avoid having to do mbuf copies, we put pointers
1311  * to the mbuf data regions directly in the transmit lists. We also save a
1312  * copy of the pointers since the transmit list fragment pointers are
1313  * physical addresses.
1314  */
1315 static void
1316 vr_start(struct ifnet *ifp)
1317 {
1318         struct vr_softc *sc;
1319         struct vr_chain_data *cd;
1320         struct vr_chain *tx_chain;
1321         int cur_tx_idx, start_tx_idx, prev_tx_idx;
1322
1323         if ((ifp->if_flags & (IFF_OACTIVE | IFF_RUNNING)) != IFF_RUNNING)
1324                 return;
1325
1326         sc = ifp->if_softc;
1327         cd = &sc->vr_cdata;
1328         tx_chain = cd->vr_tx_chain;
1329
1330         start_tx_idx = cd->vr_tx_free_idx;
1331         cur_tx_idx = prev_tx_idx = -1;
1332
1333         /* Check for an available queue slot. If there are none, punt. */
1334         if (tx_chain[start_tx_idx].vr_buf != NULL) {
1335                 ifp->if_flags |= IFF_OACTIVE;
1336                 return;
1337         }
1338
1339         while (tx_chain[cd->vr_tx_free_idx].vr_buf == NULL) {
1340                 struct mbuf *m_head;
1341                 struct vr_chain *cur_tx;
1342
1343                 m_head = ifq_dequeue(&ifp->if_snd, NULL);
1344                 if (m_head == NULL)
1345                         break;
1346
1347                 /* Pick a descriptor off the free list. */
1348                 cur_tx_idx = cd->vr_tx_free_idx;
1349                 cur_tx = &tx_chain[cur_tx_idx];
1350
1351                 /* Pack the data into the descriptor. */
1352                 if (vr_encap(sc, cur_tx_idx, m_head)) {
1353                         ifp->if_flags |= IFF_OACTIVE;
1354                         cur_tx_idx = prev_tx_idx;
1355                         break;
1356                 }
1357
1358                 /* XXX */
1359                 if (cur_tx_idx != start_tx_idx)
1360                         VR_TXOWN(cur_tx) = VR_TXSTAT_OWN;
1361
1362                 BPF_MTAP(ifp, m_head);
1363                 m_freem(m_head);
1364
1365                 VR_TXOWN(cur_tx) = VR_TXSTAT_OWN;
1366                 VR_SETBIT16(sc, VR_COMMAND, /*VR_CMD_TX_ON|*/VR_CMD_TX_GO);
1367
1368                 /* Iff everything went OK, we bump up free index. */
1369                 prev_tx_idx = cur_tx_idx;
1370                 cd->vr_tx_free_idx = cur_tx->vr_next_idx;
1371         }
1372
1373         /* If there are no frames queued, bail. */
1374         if (cur_tx_idx == -1)
1375                 return;
1376
1377         sc->vr_cdata.vr_tx_tail_idx = cur_tx_idx;
1378
1379         if (sc->vr_cdata.vr_tx_head_idx == -1)
1380                 sc->vr_cdata.vr_tx_head_idx = start_tx_idx;
1381
1382         /*
1383          * Set a timeout in case the chip goes out to lunch.
1384          */
1385         ifp->if_timer = 5;
1386 }
1387
1388 static void
1389 vr_init(void *xsc)
1390 {
1391         struct vr_softc *sc = xsc;
1392         struct ifnet *ifp = &sc->arpcom.ac_if;
1393         struct mii_data *mii;
1394         int i;
1395
1396         mii = device_get_softc(sc->vr_miibus);
1397
1398         /* Cancel pending I/O and free all RX/TX buffers. */
1399         vr_stop(sc);
1400         vr_reset(sc);
1401
1402         /* Set our station address. */
1403         for (i = 0; i < ETHER_ADDR_LEN; i++)
1404                 CSR_WRITE_1(sc, VR_PAR0 + i, sc->arpcom.ac_enaddr[i]);
1405
1406         /* Set DMA size. */
1407         VR_CLRBIT(sc, VR_BCR0, VR_BCR0_DMA_LENGTH);
1408         VR_SETBIT(sc, VR_BCR0, VR_BCR0_DMA_STORENFWD);
1409
1410         /*
1411          * BCR0 and BCR1 can override the RXCFG and TXCFG registers,
1412          * so we must set both.
1413          */
1414         VR_CLRBIT(sc, VR_BCR0, VR_BCR0_RX_THRESH);
1415         VR_SETBIT(sc, VR_BCR0, VR_BCR0_RXTHRESH128BYTES);
1416
1417         VR_CLRBIT(sc, VR_BCR1, VR_BCR1_TX_THRESH);
1418         VR_SETBIT(sc, VR_BCR1, VR_BCR1_TXTHRESHSTORENFWD);
1419
1420         VR_CLRBIT(sc, VR_RXCFG, VR_RXCFG_RX_THRESH);
1421         VR_SETBIT(sc, VR_RXCFG, VR_RXTHRESH_128BYTES);
1422
1423         VR_CLRBIT(sc, VR_TXCFG, VR_TXCFG_TX_THRESH);
1424         VR_SETBIT(sc, VR_TXCFG, VR_TXTHRESH_STORENFWD);
1425
1426         /* Init circular RX list. */
1427         if (vr_list_rx_init(sc) == ENOBUFS) {
1428                 vr_stop(sc);
1429                 if_printf(ifp, "initialization failed: no memory for rx buffers\n");
1430                 return;
1431         }
1432
1433         /* Init tx descriptors. */
1434         vr_list_tx_init(sc);
1435
1436         /* If we want promiscuous mode, set the allframes bit. */
1437         if (ifp->if_flags & IFF_PROMISC)
1438                 VR_SETBIT(sc, VR_RXCFG, VR_RXCFG_RX_PROMISC);
1439         else
1440                 VR_CLRBIT(sc, VR_RXCFG, VR_RXCFG_RX_PROMISC);
1441
1442         /* Set capture broadcast bit to capture broadcast frames. */
1443         if (ifp->if_flags & IFF_BROADCAST)
1444                 VR_SETBIT(sc, VR_RXCFG, VR_RXCFG_RX_BROAD);
1445         else
1446                 VR_CLRBIT(sc, VR_RXCFG, VR_RXCFG_RX_BROAD);
1447
1448         /*
1449          * Program the multicast filter, if necessary.
1450          */
1451         vr_setmulti(sc);
1452
1453         /*
1454          * Load the address of the RX list.
1455          */
1456         CSR_WRITE_4(sc, VR_RXADDR, vtophys(sc->vr_cdata.vr_rx_head->vr_ptr));
1457
1458         /* Enable receiver and transmitter. */
1459         CSR_WRITE_2(sc, VR_COMMAND, VR_CMD_TX_NOPOLL|VR_CMD_START|
1460                                     VR_CMD_TX_ON|VR_CMD_RX_ON|
1461                                     VR_CMD_RX_GO);
1462
1463         CSR_WRITE_4(sc, VR_TXADDR, vtophys(&sc->vr_ldata->vr_tx_list[0]));
1464
1465         /*
1466          * Enable interrupts, unless we are polling.
1467          */
1468         CSR_WRITE_2(sc, VR_ISR, 0xFFFF);
1469 #ifdef DEVICE_POLLING
1470         if ((ifp->if_flags & IFF_POLLING) == 0)
1471 #endif
1472                 CSR_WRITE_2(sc, VR_IMR, VR_INTRS);
1473
1474         mii_mediachg(mii);
1475
1476         ifp->if_flags |= IFF_RUNNING;
1477         ifp->if_flags &= ~IFF_OACTIVE;
1478
1479         callout_reset(&sc->vr_stat_timer, hz, vr_tick, sc);
1480 }
1481
1482 /*
1483  * Set media options.
1484  */
1485 static int
1486 vr_ifmedia_upd(struct ifnet *ifp)
1487 {
1488         struct vr_softc *sc;
1489
1490         sc = ifp->if_softc;
1491
1492         if (ifp->if_flags & IFF_UP)
1493                 vr_init(sc);
1494
1495         return(0);
1496 }
1497
1498 /*
1499  * Report current media status.
1500  */
1501 static void
1502 vr_ifmedia_sts(struct ifnet *ifp, struct ifmediareq *ifmr)
1503 {
1504         struct vr_softc *sc;
1505         struct mii_data *mii;
1506
1507         sc = ifp->if_softc;
1508         mii = device_get_softc(sc->vr_miibus);
1509         mii_pollstat(mii);
1510         ifmr->ifm_active = mii->mii_media_active;
1511         ifmr->ifm_status = mii->mii_media_status;
1512 }
1513
1514 static int
1515 vr_ioctl(struct ifnet *ifp, u_long command, caddr_t data, struct ucred *cr)
1516 {
1517         struct vr_softc *sc = ifp->if_softc;
1518         struct ifreq *ifr = (struct ifreq *) data;
1519         struct mii_data *mii;
1520         int error = 0;
1521
1522         switch(command) {
1523         case SIOCSIFFLAGS:
1524                 if (ifp->if_flags & IFF_UP) {
1525                         vr_init(sc);
1526                 } else {
1527                         if (ifp->if_flags & IFF_RUNNING)
1528                                 vr_stop(sc);
1529                 }
1530                 error = 0;
1531                 break;
1532         case SIOCADDMULTI:
1533         case SIOCDELMULTI:
1534                 vr_setmulti(sc);
1535                 error = 0;
1536                 break;
1537         case SIOCGIFMEDIA:
1538         case SIOCSIFMEDIA:
1539                 mii = device_get_softc(sc->vr_miibus);
1540                 error = ifmedia_ioctl(ifp, ifr, &mii->mii_media, command);
1541                 break;
1542         default:
1543                 error = ether_ioctl(ifp, command, data);
1544                 break;
1545         }
1546         return(error);
1547 }
1548
1549 #ifdef DEVICE_POLLING
1550
1551 static void
1552 vr_poll(struct ifnet *ifp, enum poll_cmd cmd, int count)
1553 {
1554         struct vr_softc *sc = ifp->if_softc;
1555
1556         switch(cmd) {
1557         case POLL_REGISTER:
1558                 /* disable interrupts */
1559                 CSR_WRITE_2(sc, VR_IMR, 0x0000);
1560                 break;
1561         case POLL_DEREGISTER:
1562                 /* enable interrupts */
1563                 CSR_WRITE_2(sc, VR_IMR, VR_INTRS);
1564                 break;
1565         default:
1566                 vr_intr(sc);
1567                 break;
1568         }
1569 }
1570 #endif
1571
1572 static void
1573 vr_watchdog(struct ifnet *ifp)
1574 {
1575         struct vr_softc *sc;
1576
1577         sc = ifp->if_softc;
1578
1579         ifp->if_oerrors++;
1580         if_printf(ifp, "watchdog timeout\n");
1581
1582         vr_stop(sc);
1583         vr_reset(sc);
1584         vr_init(sc);
1585
1586         if (!ifq_is_empty(&ifp->if_snd))
1587                 if_devstart(ifp);
1588 }
1589
1590 /*
1591  * Stop the adapter and free any mbufs allocated to the
1592  * RX and TX lists.
1593  */
1594 static void
1595 vr_stop(struct vr_softc *sc)
1596 {
1597         int i;
1598         struct ifnet *ifp;
1599
1600         ifp = &sc->arpcom.ac_if;
1601         ifp->if_timer = 0;
1602
1603         callout_stop(&sc->vr_stat_timer);
1604
1605         VR_SETBIT16(sc, VR_COMMAND, VR_CMD_STOP);
1606         VR_CLRBIT16(sc, VR_COMMAND, (VR_CMD_RX_ON|VR_CMD_TX_ON));
1607         CSR_WRITE_2(sc, VR_IMR, 0x0000);
1608         CSR_WRITE_4(sc, VR_TXADDR, 0x00000000);
1609         CSR_WRITE_4(sc, VR_RXADDR, 0x00000000);
1610
1611         /*
1612          * Free data in the RX lists.
1613          */
1614         for (i = 0; i < VR_RX_LIST_CNT; i++) {
1615                 if (sc->vr_cdata.vr_rx_chain[i].vr_mbuf != NULL) {
1616                         m_freem(sc->vr_cdata.vr_rx_chain[i].vr_mbuf);
1617                         sc->vr_cdata.vr_rx_chain[i].vr_mbuf = NULL;
1618                 }
1619         }
1620         bzero(&sc->vr_ldata->vr_rx_list, sizeof(sc->vr_ldata->vr_rx_list));
1621
1622         /*
1623          * Reset the TX list buffer pointers.
1624          */
1625         for (i = 0; i < VR_TX_LIST_CNT; i++)
1626                 sc->vr_cdata.vr_tx_chain[i].vr_buf = NULL;
1627
1628         bzero(&sc->vr_ldata->vr_tx_list, sizeof(sc->vr_ldata->vr_tx_list));
1629
1630         ifp->if_flags &= ~(IFF_RUNNING | IFF_OACTIVE);
1631 }
1632
1633 /*
1634  * Stop all chip I/O so that the kernel's probe routines don't
1635  * get confused by errant DMAs when rebooting.
1636  */
1637 static void
1638 vr_shutdown(device_t dev)
1639 {
1640         struct vr_softc *sc;
1641
1642         sc = device_get_softc(dev);
1643
1644         vr_stop(sc);
1645 }