uart: add AX99100 chipset support
[freebsd.git] / sys / dev / uart / uart_bus_pci.c
1 /*-
2  * Copyright (c) 2006 Marcel Moolenaar
3  * Copyright (c) 2001 M. Warner Losh
4  * All rights reserved.
5  *
6  * Redistribution and use in source and binary forms, with or without
7  * modification, are permitted provided that the following conditions
8  * are met:
9  * 1. Redistributions of source code must retain the above copyright
10  *    notice, this list of conditions and the following disclaimer.
11  * 2. Redistributions in binary form must reproduce the above copyright
12  *    notice, this list of conditions and the following disclaimer in the
13  *    documentation and/or other materials provided with the distribution.
14  *
15  * THIS SOFTWARE IS PROVIDED BY THE AUTHOR ``AS IS'' AND ANY EXPRESS OR
16  * IMPLIED WARRANTIES, INCLUDING, BUT NOT LIMITED TO, THE IMPLIED WARRANTIES
17  * OF MERCHANTABILITY AND FITNESS FOR A PARTICULAR PURPOSE ARE DISCLAIMED.
18  * IN NO EVENT SHALL THE AUTHOR BE LIABLE FOR ANY DIRECT, INDIRECT,
19  * INCIDENTAL, SPECIAL, EXEMPLARY, OR CONSEQUENTIAL DAMAGES (INCLUDING, BUT
20  * NOT LIMITED TO, PROCUREMENT OF SUBSTITUTE GOODS OR SERVICES; LOSS OF USE,
21  * DATA, OR PROFITS; OR BUSINESS INTERRUPTION) HOWEVER CAUSED AND ON ANY
22  * THEORY OF LIABILITY, WHETHER IN CONTRACT, STRICT LIABILITY, OR TORT
23  * (INCLUDING NEGLIGENCE OR OTHERWISE) ARISING IN ANY WAY OUT OF THE USE OF
24  * THIS SOFTWARE, EVEN IF ADVISED OF THE POSSIBILITY OF SUCH DAMAGE.
25  */
26
27 #include <sys/cdefs.h>
28 __FBSDID("$FreeBSD$");
29
30 #include <sys/param.h>
31 #include <sys/systm.h>
32 #include <sys/bus.h>
33 #include <sys/conf.h>
34 #include <sys/kernel.h>
35 #include <sys/module.h>
36 #include <machine/bus.h>
37 #include <sys/rman.h>
38 #include <machine/resource.h>
39
40 #include <dev/pci/pcivar.h>
41
42 #include <dev/uart/uart.h>
43 #include <dev/uart/uart_bus.h>
44
45 #define DEFAULT_RCLK    1843200
46
47 static int uart_pci_probe(device_t dev);
48 static int uart_pci_attach(device_t dev);
49 static int uart_pci_detach(device_t dev);
50
51 static device_method_t uart_pci_methods[] = {
52         /* Device interface */
53         DEVMETHOD(device_probe,         uart_pci_probe),
54         DEVMETHOD(device_attach,        uart_pci_attach),
55         DEVMETHOD(device_detach,        uart_pci_detach),
56         DEVMETHOD(device_resume,        uart_bus_resume),
57         DEVMETHOD_END
58 };
59
60 static driver_t uart_pci_driver = {
61         uart_driver_name,
62         uart_pci_methods,
63         sizeof(struct uart_softc),
64 };
65
66 struct pci_id {
67         uint16_t        vendor;
68         uint16_t        device;
69         uint16_t        subven;
70         uint16_t        subdev;
71         const char      *desc;
72         int             rid;
73         int             rclk;
74         int             regshft;
75 };
76
77 static const struct pci_id pci_ns8250_ids[] = {
78 { 0x1028, 0x0008, 0xffff, 0, "Dell Remote Access Card III", 0x14,
79         128 * DEFAULT_RCLK },
80 { 0x1028, 0x0012, 0xffff, 0, "Dell RAC 4 Daughter Card Virtual UART", 0x14,
81         128 * DEFAULT_RCLK },
82 { 0x1033, 0x0074, 0x1033, 0x8014, "NEC RCV56ACF 56k Voice Modem", 0x10 },
83 { 0x1033, 0x007d, 0x1033, 0x8012, "NEC RS232C", 0x10 },
84 { 0x103c, 0x1048, 0x103c, 0x1227, "HP Diva Serial [GSP] UART - Powerbar SP2",
85         0x10 },
86 { 0x103c, 0x1048, 0x103c, 0x1301, "HP Diva RMP3", 0x14 },
87 { 0x103c, 0x1290, 0xffff, 0, "HP Auxiliary Diva Serial Port", 0x18 },
88 { 0x103c, 0x3301, 0xffff, 0, "HP iLO serial port", 0x10 },
89 { 0x11c1, 0x0480, 0xffff, 0, "Agere Systems Venus Modem (V90, 56KFlex)", 0x14 },
90 { 0x115d, 0x0103, 0xffff, 0, "Xircom Cardbus Ethernet + 56k Modem", 0x10 },
91 { 0x125b, 0x9100, 0xa000, 0x1000,
92         "ASIX AX99100 PCIe 1/2/3/4-port RS-232/422/485", 0x10 },
93 { 0x1282, 0x6585, 0xffff, 0, "Davicom 56PDV PCI Modem", 0x10 },
94 { 0x12b9, 0x1008, 0xffff, 0, "3Com 56K FaxModem Model 5610", 0x10 },
95 { 0x131f, 0x1000, 0xffff, 0, "Siig CyberSerial (1-port) 16550", 0x18 },
96 { 0x131f, 0x1001, 0xffff, 0, "Siig CyberSerial (1-port) 16650", 0x18 },
97 { 0x131f, 0x1002, 0xffff, 0, "Siig CyberSerial (1-port) 16850", 0x18 },
98 { 0x131f, 0x2000, 0xffff, 0, "Siig CyberSerial (1-port) 16550", 0x10 },
99 { 0x131f, 0x2001, 0xffff, 0, "Siig CyberSerial (1-port) 16650", 0x10 },
100 { 0x131f, 0x2002, 0xffff, 0, "Siig CyberSerial (1-port) 16850", 0x10 },
101 { 0x135c, 0x0190, 0xffff, 0, "Quatech SSCLP-100", 0x18 },
102 { 0x135c, 0x01c0, 0xffff, 0, "Quatech SSCLP-200/300", 0x18 },
103 { 0x135e, 0x7101, 0xffff, 0, "Sealevel Systems Single Port RS-232/422/485/530",
104         0x18 },
105 { 0x1407, 0x0110, 0xffff, 0, "Lava Computer mfg DSerial-PCI Port A", 0x10 },
106 { 0x1407, 0x0111, 0xffff, 0, "Lava Computer mfg DSerial-PCI Port B", 0x10 },
107 { 0x1407, 0x0510, 0xffff, 0, "Lava SP Serial 550 PCI", 0x10 },
108 { 0x1409, 0x7168, 0x1409, 0x4025, "Timedia Technology Serial Port", 0x10,
109         8 * DEFAULT_RCLK },
110 { 0x1409, 0x7168, 0x1409, 0x4027, "Timedia Technology Serial Port", 0x10,
111         8 * DEFAULT_RCLK },
112 { 0x1409, 0x7168, 0x1409, 0x4028, "Timedia Technology Serial Port", 0x10,
113         8 * DEFAULT_RCLK },
114 { 0x1409, 0x7168, 0x1409, 0x5025, "Timedia Technology Serial Port", 0x10,
115         8 * DEFAULT_RCLK },
116 { 0x1409, 0x7168, 0x1409, 0x5027, "Timedia Technology Serial Port", 0x10,
117         8 * DEFAULT_RCLK },
118 { 0x1415, 0x950b, 0xffff, 0, "Oxford Semiconductor OXCB950 Cardbus 16950 UART",
119         0x10, 16384000 },
120 { 0x1415, 0xc120, 0xffff, 0, "Oxford Semiconductor OXPCIe952 PCIe 16950 UART",
121         0x10 },
122 { 0x14e4, 0x160a, 0xffff, 0, "Broadcom TruManage UART", 0x10,
123         128 * DEFAULT_RCLK, 2},
124 { 0x14e4, 0x4344, 0xffff, 0, "Sony Ericsson GC89 PC Card", 0x10},
125 { 0x151f, 0x0000, 0xffff, 0, "TOPIC Semiconductor TP560 56k modem", 0x10 },
126 { 0x1fd4, 0x1999, 0x1fd4, 0x0001, "Sunix SER5xxxx Serial Port", 0x10,
127         8 * DEFAULT_RCLK },
128 { 0x8086, 0x0f0a, 0xffff, 0, "Intel ValleyView LPIO1 HSUART#1", 0x10,
129         24 * DEFAULT_RCLK, 2 },
130 { 0x8086, 0x0f0c, 0xffff, 0, "Intel ValleyView LPIO1 HSUART#2", 0x10,
131         24 * DEFAULT_RCLK, 2 },
132 { 0x8086, 0x108f, 0xffff, 0, "Intel AMT - SOL", 0x10 },
133 { 0x8086, 0x1c3d, 0xffff, 0, "Intel AMT - KT Controller", 0x10 },
134 { 0x8086, 0x1d3d, 0xffff, 0, "Intel C600/X79 Series Chipset KT Controller", 0x10 },
135 { 0x8086, 0x1e3d, 0xffff, 0, "Intel Panther Point KT Controller", 0x10 },
136 { 0x8086, 0x228a, 0xffff, 0, "Intel Cherryview SIO HSUART#1", 0x10,
137        24 * DEFAULT_RCLK, 2 },
138 { 0x8086, 0x228c, 0xffff, 0, "Intel Cherryview SIO HSUART#2", 0x10,
139        24 * DEFAULT_RCLK, 2 },
140 { 0x8086, 0x2a07, 0xffff, 0, "Intel AMT - PM965/GM965 KT Controller", 0x10 },
141 { 0x8086, 0x2a47, 0xffff, 0, "Mobile 4 Series Chipset KT Controller", 0x10 },
142 { 0x8086, 0x2e17, 0xffff, 0, "4 Series Chipset Serial KT Controller", 0x10 },
143 { 0x8086, 0x3b67, 0xffff, 0, "5 Series/3400 Series Chipset KT Controller",
144         0x10 },
145 { 0x8086, 0x8811, 0xffff, 0, "Intel EG20T Serial Port 0", 0x10 },
146 { 0x8086, 0x8812, 0xffff, 0, "Intel EG20T Serial Port 1", 0x10 },
147 { 0x8086, 0x8813, 0xffff, 0, "Intel EG20T Serial Port 2", 0x10 },
148 { 0x8086, 0x8814, 0xffff, 0, "Intel EG20T Serial Port 3", 0x10 },
149 { 0x8086, 0x8c3d, 0xffff, 0, "Intel Lynx Point KT Controller", 0x10 },
150 { 0x8086, 0x8cbd, 0xffff, 0, "Intel Wildcat Point KT Controller", 0x10 },
151 { 0x8086, 0x9c3d, 0xffff, 0, "Intel Lynx Point-LP HECI KT", 0x10 },
152 { 0x9710, 0x9820, 0x1000, 1, "NetMos NM9820 Serial Port", 0x10 },
153 { 0x9710, 0x9835, 0x1000, 1, "NetMos NM9835 Serial Port", 0x10 },
154 { 0x9710, 0x9865, 0xa000, 0x1000, "NetMos NM9865 Serial Port", 0x10 },
155 { 0x9710, 0x9900, 0xa000, 0x1000,
156         "MosChip MCS9900 PCIe to Peripheral Controller", 0x10 },
157 { 0x9710, 0x9901, 0xa000, 0x1000,
158         "MosChip MCS9901 PCIe to Peripheral Controller", 0x10 },
159 { 0x9710, 0x9904, 0xa000, 0x1000,
160         "MosChip MCS9904 PCIe to Peripheral Controller", 0x10 },
161 { 0x9710, 0x9922, 0xa000, 0x1000,
162         "MosChip MCS9922 PCIe to Peripheral Controller", 0x10 },
163 { 0xdeaf, 0x9051, 0xffff, 0, "Middle Digital PC Weasel Serial Port", 0x10 },
164 { 0xffff, 0, 0xffff, 0, NULL, 0, 0}
165 };
166
167 const static struct pci_id *
168 uart_pci_match(device_t dev, const struct pci_id *id)
169 {
170         uint16_t device, subdev, subven, vendor;
171
172         vendor = pci_get_vendor(dev);
173         device = pci_get_device(dev);
174         while (id->vendor != 0xffff &&
175             (id->vendor != vendor || id->device != device))
176                 id++;
177         if (id->vendor == 0xffff)
178                 return (NULL);
179         if (id->subven == 0xffff)
180                 return (id);
181         subven = pci_get_subvendor(dev);
182         subdev = pci_get_subdevice(dev);
183         while (id->vendor == vendor && id->device == device &&
184             (id->subven != subven || id->subdev != subdev))
185                 id++;
186         return ((id->vendor == vendor && id->device == device) ? id : NULL);
187 }
188
189 static int
190 uart_pci_probe(device_t dev)
191 {
192         struct uart_softc *sc;
193         const struct pci_id *id;
194         int result;
195
196         sc = device_get_softc(dev);
197
198         id = uart_pci_match(dev, pci_ns8250_ids);
199         if (id != NULL) {
200                 sc->sc_class = &uart_ns8250_class;
201                 goto match;
202         }
203         /* Add checks for non-ns8250 IDs here. */
204         return (ENXIO);
205
206  match:
207         result = uart_bus_probe(dev, id->regshft, 0, id->rclk, id->rid, 0);
208         /* Bail out on error. */
209         if (result > 0)
210                 return (result);
211         /* Set/override the device description. */
212         if (id->desc)
213                 device_set_desc(dev, id->desc);
214         return (result);
215 }
216
217 static int
218 uart_pci_attach(device_t dev)
219 {
220         struct uart_softc *sc;
221         int count;
222
223         sc = device_get_softc(dev);
224
225         /*
226          * Use MSI in preference to legacy IRQ if available.
227          * Whilst some PCIe UARTs support >1 MSI vector, use only the first.
228          */
229         if (pci_msi_count(dev) > 0) {
230                 count = 1;
231                 if (pci_alloc_msi(dev, &count) == 0) {
232                         sc->sc_irid = 1;
233                         device_printf(dev, "Using %d MSI message\n", count);
234                 }
235         }
236
237         return (uart_bus_attach(dev));
238 }
239
240 static int
241 uart_pci_detach(device_t dev)
242 {
243         struct uart_softc *sc;
244
245         sc = device_get_softc(dev);
246
247         if (sc->sc_irid != 0)
248                 pci_release_msi(dev);
249
250         return (uart_bus_detach(dev));
251 }
252
253 DRIVER_MODULE(uart, pci, uart_pci_driver, uart_devclass, NULL, NULL);